KR0139540B1 - 반도체 디바이스 및 그 제작방법 - Google Patents
반도체 디바이스 및 그 제작방법Info
- Publication number
- KR0139540B1 KR0139540B1 KR1019890013004A KR890013004A KR0139540B1 KR 0139540 B1 KR0139540 B1 KR 0139540B1 KR 1019890013004 A KR1019890013004 A KR 1019890013004A KR 890013004 A KR890013004 A KR 890013004A KR 0139540 B1 KR0139540 B1 KR 0139540B1
- Authority
- KR
- South Korea
- Prior art keywords
- bonding
- bonding pad
- dielectric
- semiconductor die
- contact
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49541—Geometry of the lead-frame
- H01L23/49562—Geometry of the lead-frame for devices being provided for in H01L29/00
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L24/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L24/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L24/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L24/33—Structure, shape, material or disposition of the layer connectors after the connecting process of a plurality of layer connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/2612—Auxiliary members for layer connectors, e.g. spacers
- H01L2224/26122—Auxiliary members for layer connectors, e.g. spacers being formed on the semiconductor or solid-state body to be connected
- H01L2224/26145—Flow barriers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/2612—Auxiliary members for layer connectors, e.g. spacers
- H01L2224/26152—Auxiliary members for layer connectors, e.g. spacers being formed on an item to be connected not being a semiconductor or solid-state body
- H01L2224/26175—Flow barriers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/27—Manufacturing methods
- H01L2224/27011—Involving a permanent auxiliary member, i.e. a member which is left at least partly in the finished device, e.g. coating, dummy feature
- H01L2224/27013—Involving a permanent auxiliary member, i.e. a member which is left at least partly in the finished device, e.g. coating, dummy feature for holding or confining the layer connector, e.g. solder flow barrier
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L2224/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
- H01L2224/29001—Core members of the layer connector
- H01L2224/29099—Material
- H01L2224/291—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L2224/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
- H01L2224/29001—Core members of the layer connector
- H01L2224/29099—Material
- H01L2224/291—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/29101—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
- H01L2224/29111—Tin [Sn] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L2224/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
- H01L2224/29001—Core members of the layer connector
- H01L2224/29099—Material
- H01L2224/291—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/29101—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
- H01L2224/29116—Lead [Pb] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L2224/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
- H01L2224/29001—Core members of the layer connector
- H01L2224/29099—Material
- H01L2224/2919—Material with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/3205—Shape
- H01L2224/32057—Shape in side view
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32245—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48135—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/48137—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
- H01L2224/83053—Bonding environment
- H01L2224/83054—Composition of the atmosphere
- H01L2224/83065—Composition of the atmosphere being reducing
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
- H01L2224/8319—Arrangement of the layer connectors prior to mounting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
- H01L2224/8338—Bonding interfaces outside the semiconductor or solid-state body
- H01L2224/83385—Shape, e.g. interlocking features
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
- H01L2224/838—Bonding techniques
- H01L2224/83801—Soldering or alloying
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
- H01L2224/838—Bonding techniques
- H01L2224/83801—Soldering or alloying
- H01L2224/83815—Reflow soldering
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L24/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/00014—Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01005—Boron [B]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01006—Carbon [C]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01014—Silicon [Si]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01015—Phosphorus [P]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01029—Copper [Cu]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01033—Arsenic [As]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01047—Silver [Ag]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/0105—Tin [Sn]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01057—Lanthanum [La]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01082—Lead [Pb]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/013—Alloys
- H01L2924/0132—Binary Alloys
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/013—Alloys
- H01L2924/0133—Ternary Alloys
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/013—Alloys
- H01L2924/014—Solder alloys
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/06—Polymers
- H01L2924/0665—Epoxy resin
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/102—Material of the semiconductor or solid state bodies
- H01L2924/1025—Semiconducting materials
- H01L2924/10251—Elemental semiconductors, i.e. Group IV
- H01L2924/10253—Silicon [Si]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/12—Passive devices, e.g. 2 terminal devices
- H01L2924/1203—Rectifying Diode
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/12—Passive devices, e.g. 2 terminal devices
- H01L2924/1203—Rectifying Diode
- H01L2924/12036—PN diode
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/156—Material
- H01L2924/157—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2924/15738—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950 C and less than 1550 C
- H01L2924/15747—Copper [Cu] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/1901—Structure
- H01L2924/1904—Component type
- H01L2924/19043—Component type being a resistor
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10T—TECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
- Y10T29/00—Metal working
- Y10T29/49—Method of mechanical manufacture
- Y10T29/49002—Electrical device making
- Y10T29/49117—Conductor or circuit manufacturing
- Y10T29/49121—Beam lead frame or beam lead device
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Lead Frames For Integrated Circuits (AREA)
- Connections Effected By Soldering, Adhesion, Or Permanent Deformation (AREA)
- Die Bonding (AREA)
- Wire Bonding (AREA)
Abstract
내용 없음
Description
제1a도는 종래 기술의 전자 디바이스의 상부면에 대한 부분 단면도.
제1b도 및 제1c도는 종래의 전자 디바이스에 대한 단면도.
제2a도는 본 발명의 제1실시예에 따른 전자 디바이스의 상부면에 대한 부분 단면도.
제2b도는 제2a도에 도시된 전자 디바이스의 단면도.
제3a도는 본 발명의 또다른 실시예에 대한 전자 디바이스의 정면도.
제3b도는 제3a도에 도시한 실시예의 전자 디바이스의 단면도.
제4a도는 제3a도 및 제3b도에 도시한 실시예의 전자 디바이스의 부분 정면도.
제4b, 4c도 및 제4d도는 몇개의 실시예에 있어서의 전자 디바이스의 단면도.
*도면의 주요부분에 대한 부호의 설명*
16 : 반도체 다이18 : 유전체
22 : 접촉부30 : 리드
32 : 함몰부36 : 땜납(solder)
발명의 배경
본 발명은 전자 디바이스, 특히 반도체나 또는 그밖의 전자 칩에 리드를 설치하는 개선된 방법과 수단에 관한 것이다. 본 명세서에서 사용될 용어인 디바이스의 의미는 이하에서 설명될 접속 수단 및 리드를 사용하는 전자 디바이스와 집적회로 모두를 지칭하는 것이며, 반도체 디바이스에 국한되는 것은 아니다.
종래기술
전자공학 기술, 특히 반도체 디바이스의 회로 기술분야에서는 신호 처리를 주로 행하는 디바이스에는 가벼운 리드가, 큰 전류를 운반하는 디바이스에는 무거운 리드가 필요하다. 가는 와이어의 와이어 본딩 또는 금속 포일의 탭본딩 기술은 신호 처리용 디바이스에서 일반적으로 쓰이는 기법의 일례이다. 이러한 와이어 또는 포일은 일반적으로 마이크로암페어 또는 밀리암페어 정도의 전류를 운송하며, 두께가 통상 25㎛(1mil) 내지 그것의 수배이며 디바이스상의 본딩 패드와 직접 용접되어 있다.
수 십에서 수 백 암페어의 전류가 사용되는 전력 다이오드, 트랜지스터 또는 집적회로에는 고전류 디바이스가 요구되며, 이 디바이스의 접속된 리드는 더욱 강하게 하여야만 한다. 일반적으로 수 밀리미터분의 일에서 수십 밀리미터 두께의 금속 리드가 널리 쓰이고 있다. 이들 리드는 주로 땜납(soldering)에 의해 디바이스상의 본딩 영역에 부착된다.
접속될 디바이스가 불규칙 표면을 가진 경우, 이러한 무거운 리드를 불량품없이 부착하기가 어려워서 수율과 신뢰성이 떨어질 것이다. 예를 들면 전력용 반도체 다이가 마스킹 및/또는 불활성 유전체를 이용하여 제조될 때, 본딩 패드는 바깥쪽이 본딩 패드 표면보다 더 높은 유전체에 의해 둘러싸일 것이다. 종래의 판형 리드가 이러한 본딩 패드와 땜납 부착할 때 땜납의 양과 칠하는 것을 조정하는 것이 곤란하였다. 땜납이 유전체 표면에서 흘러 내릴 수도 있고 칩의 모서리부분에서 땜납이 서로 붙어서 전기적 쇼트를 유발하므로 디바이스가 동작불능이 되거나 신뢰성이 떨어진다. 그래서, 본딩 패드 또는 접속점이 근방의 바깥 표면보다 밑으로 들어간, 예를 들어 리드와 접속되지 않을 유전체나 다른 물질에 의해 또는 본딩 패드보다 기판에 대해 아주 높은 물질에 의해 본딩 패드가 최소한 부분적으로 둘러싸여 있는, 전력용 디바이스에의 이러한 무거운 리드 본딩에는 문제점이 계속 존재한다.
본 발명의 목적은, 본딩 패드 또는 접착 부위가 디바이스 주위의 외부면의 최소 한부분에 대해 안으로 들어가 있는 디바이스와 리드간의 접속을 행하기 위한 개량된 수단 및 방법을 제공하는데 있다.
본 발명의 또다른 목적은, 상기와 같이, 반도체 디바이스와 리드의 접속 수단 및 그 방법을 제공하고, 수 암페어 이상의 연속적 전류를 운반하도록 하는데 있다.
본 발명의 또다른 목적은, 상기와 같이, 반도체 디바이스와 리드간의 접속을 행하는 방법 및 수단을 제공하고, 땜납을 이용하여 부착하도록 하는데 있다.
본 발명의 또다른 목적은, 상기와 같이, 반도체 디바이스와 리드간의 접속을 행하는 방법 및 수단을 제공하며, 디바이스의 서지 용량(surge capability)을 향상시키도록 다이-리드 간격, 본딩 패드의 땜납 채우기, 리드-본딩 패드 간격을 접근시키는데 있다.
본 명세서에서 사용될 용어인 땜납(solder)은 리드의 부착 과정에만 잠시 반고체 상태이거나 액체 상태인 전기 전도성 접착 재료를 의미한다. 그러나 일반 금속, 합금, 금속부가 에폭시나 그밖의 전도성 플라스틱, 글래스 등도 사용된다.
발명의 요약
본 발명의 목적 및 특징적 사항은, 발명의 구성 부품이 다음과 같게 함으로 실현된다. 즉, 본 발명은 전자 다이, 전극 수단, 전기 전도성 접촉물질을 구비하는데, 상기 전자 다이는 서로 대향하는 제1면과 제2면을 가지고 이 제2면은 상기 다이의 인접 바깥 표면의 최소한 일부에 대해서 만곡되어 있는 본딩 패드를 가지고, 상기 전극 수단은 상기 다이를 장착하기 위한 제1부분과 본딩 위치에 본딩하기 위한 제2부분을 가지며 여기서 제2부분은 본딩 패드쪽으로 최소한 부분적으로 만곡되어 있고, 상기 전기 전도성 접촉 물질은 상기 부분적으로 만곡되어 있는 제2표면을 상기 본딩 패드에 본딩하기 위한 것으로서 상기 본딩 패드에서부터 상기 인접 바깥 표면위로 연장되지 않은 전기전도성 접촉물질이다.
지금까지 설명한 전자 디바이스는 표면상에 굴곡형 본딩 패드를 갖는 반도체 다이를 설치하고, 다이 탑재 부분 및 함몰부를 갖는 리드 수단을 설치하고 또한 리드 수단의 함몰부를 본딩 패드의 측면 밖으로 연장되지 않은 전도성 물질에 의해 본딩 패드에 부착시킴으로써 형성된다. 두 단계의 접착 단계는 동시에 행해진다. 부착 과정은 양호하게는 결속 형태로 행해진다. 다이가 탑재 부분과 절연되도록 설치되려면, 유전체가 삽입되어야 한다.
[도면의 상세한 설명]
제1a도는 종래 기술에 의한 전자 디바이스의 상부면의 부분 단면도이며, 제1b도 및 제1c도는 상기 전자 디바이스의 단면도이다. 제1전극(12)은 접착 수단(20)에 의해 부착된 실리콘 정류칩과 같은 전극 다이(16)를 갖는다. 다이(16)의 대향면에는 외부면(23)를 갖는 상승 유전체(raised dielectric ; 18)와 부분적으로 경계를 이루는 접촉부(22)를 갖는다.
다이(16)의 몸체(17)는 예컨대 P형 반도체 영역이고 접촉부 즉, 본딩 패드(22)는 예컨대 N형 반도체 영역이어서, 다이(16)내에 PN접합부(19)가 형성한다. 본 기술분야에 숙련된 사람이라면 다이(16)에 도시된 다이오드는 단순히 예시적인 것이며 본 발명에 관한한 소자(16)의 내부 구조는 중요하지 않으며 다이오드 일 수도 있고 저항, 트랜지스터 또는 반도체형이든 아니든 상관없이 전자구조를 갖는 것일 수도 있다. 제1b 내지 4d도에서는 표시를 명확히 하기 위해 해칭선으로 하여 다이(16)의 여러 부위를 표시하였으며, 땜납은 점을 찍어 나타내었다.
접착부(22)는 표면상에 노출된 디바이스(16) 몸체내의 일부 영역이며, 반도체 몸체 위 또는 디바이스 상의 절연층 위에 전도성 리드의 노출 부분을 표시하고 있다. 접착부(22)는 반도체, 금속, 합금 또는 이들의 화합으로 만들어진 것이다. 상기 몸체는 반도체이거나 유전체이다. 지금까지의 본 발명에서는 접촉부(22)는 제1b도에 도시된 바와 같이 다이(16)의 외부면의 인접 부분에 대해서 굴곡 형태인 것으로만 관심을 둔다. 제1b도에서는 접촉부와 인접한 유전체(18)의 표면(33)은 접촉부보다 훨씬 상승되어 있다.
접촉부(22)는 예컨대 땜납(24) 등에 의해 리드 수단(14)과 접속된다. 종래의 리드(14)는 판형이기 때문에 땜납(24)의 양과 리드(14)의 간격이 정확하게 조정되어 지지않으면, 땜납(24)는 유전체의 상부면(23)까지 연장될 것이다. 땜납의 변동은 이러한 목적을 위해 이용되기 때문에, 제1c도의 위치점(26)에서와 같이 땜납가 접합부(22)와 리드(16) 사이가 유전체의 상부면(18) 방향과 다이(16)의 엣지부까지 압축하여 초과 접속시키는 현상이 일어난다. 이것은 디바이스를 PN접합부(19)의 단락(shorting) 등에 의해 동작 불능 상태로 만든다. 땜납(24)가 접합부(19)를 단락시키지 않으나 유전체(18)의 상부면(23)까지 유동하면, 디바이스는 항복 전압의 감소로 신뢰성이 저하된다. 이러한 단락 현상과 항복 전압의 감소 효과는 땜납(24)가 리드(14)를 바르고, 유전체(18)와 리드(14)간에 약간의 갭이 있을때 더욱 심하게 나타난다. 따라서 생산 불량 및 제품 신뢰성의 감소가 종래의 리드 장치에서의 발생 가능이 있었다.
제2a도는 종래 디바이스의 한계점을 극복한 본 발명의 제1실시예인 개량된 디바이스의 상부면의 부분 단면 형태를 도시하고 있으며, 제2b도는 이것의 단면도이다.
제1전극(12)과 중심부(22) 및 몸체(17) 사이에 PN접합부(19)를 갖는 다이오드(16)는 제1a도 내지 제1c도에 도시한 것과 동일하며, 패드(22)상에 굴곡형의 여러 형태의 전자 디바이스 형태 PN접합부 유무를 도시하고 있다.
상부 리드(30)는 하부 부분(34)이 접촉부(22)로 향하고 땜납 부위(36)가 부착된 함몰부(32)가 있다. 영역(36)(제3b도 및 제4b도에서 영역(46) 및 (56)에 해당)은 금속 땜납, 전도성 플라스틱 글래스 또는 그밖의 전기적 전도체이며, 명세서에서는 일반적으로 땜납이라고 칭한다.
함몰부(32)의 하부(34)는 제2a도 및 제2b도에 도시된 바와 같이 접촉부(22)의 크기보다 작다는 사실과, 리드(30)의 하부면(33) 아래의 함몰부(32)에 대한 하부(34)의 깊이가 상승 유전체의 외부면(23) 아래로 함몰된 깊이보다 크다는 사실이 중요하다. 이러한 사실은 땜납(36)에 대해 양호한 형태를 제공해주며, 수평적 연장을 조정해 준다.
땜납(36)가 반 액체 또는 완전 액체 상태일 때 리드(30)의 접촉부(22)와 하강면(33)을 칠할 수 있다. 제2a도 내지 제2b도의 장치에 있어서, 땜납(36)의 수평적 이동은 땜납의 표면 장력과 반대된다.
제2a도, 제2b도에 도시된 본 발명의 장치에 있어서는, 함몰부(32)로 인한 접촉부(22)로부터 리드(30)의 하부면(33)의 분리의 증가는 비교적 크고 수평적으로 오목하게 하는 공간과 땜납의 인터페이스를 제공한다. 이러한 상태에서는, 공간-땜납의 인터페이스 면에서의 표면 장력 성분이 리드(30)에 삽입되는 땜납을 따라 표면 이동력과 반대가 된다. 종래의 디바이스에서는 땜납과 절연면(23)과의 접촉 각도가 비교적 크고, 리드(14)와 유전체(18) 사이의 공기-땜납 삽입이 외부 방향으로 수평적으로 볼록하여, 표면 장력이 외부 방향으로의 수평 이동력보다도 더 도움이 된다.
따라서 본 발명의 장치에서는 제조가 용이하며 리드-접착부 간격에 대한 내성과 땜납 양의 변동에 대한 내성도 강해진다. 이것은 유전체(18)의 상부면으로의 확장없이 땜납이 유동할 수 있는 본 발명의 구조에서 사용가능한 상당한 공간에 의해 도움을 받는다.
땜납(36)는 유전체(18)의 상부면(23)에서 접착부위(22)까지 연장된 유전체(18)의 측벽(37)과 접착될 수 있음을 주목하자. 그러나 이러한 상태는 아무 해가 안된다. 땜납(36)의 공기-표면 삽입이 수평적으로 내부 방향, 즉 접착부(22)의 중심 방향으로 향하기 때문에 유전체의 상부면(23)과 접착하지는 않는다.
본 발명의 또다른 잇점은, 표면 이동 및 표면 장력이 땜납(36)를 접착 영역(22)을 따라 외부 방향 연장시킨후, 접착 부위(22)상의 함몰부를 채우도록 측벽(37)을 따라 상승한다. 이렇게 함으로써 영역(22)과 최대의 접촉 영역이 이루어지며 접촉부(22)와 리드(30) 사이에 전기적, 열적 저항을 감소시키기에 최적 상태가 된다. 결속재의 도포 작용은, 접착 굴곡부가 도포 되었을 때 유전체의 측벽(37)의 상부 엣지부에서 정지되는데, 이것은 이 엣지부에서 공간-땜납의 삽입의 표면 장력 성분이 표면(23)을 따라 땜납(36)의 상승 이동과 대향하여 측벽(37)을 따라 상부 결속재 이동으로 부터 교체되기 때문이다.
제2a, 2b도는 본 발명의 실시예로서, 함몰부(32)의 하부(34)가 상당히 평평하다. 이러한 구성은 서지 능력을 향상시키는 리드(30)의 넓은 표면을 제공하지만, 하부(34)가 접촉부(22)와 평행을 이루기 위해서는 제작시에 리드의 정밀 고정이 요구된다. 제3a, 3b도는 상부 리드(40)의 함몰부(42) 하부(44)가 곡선형으로 되어 하부(44)와 접촉 영역(22)간의 길이가 함몰부(42)의 중심부가 인접한 전도체(18)방향으로 수평적 이동에 따라 길어진다는 점만을 제외하면 제2a, 2b도와 상당히 같다. 이 실시예는 제2a, 2b도의 장점과 리드(30),(40) 및 접촉부(22)와 평행에 어긋나도 상관이 없는 장점을 더하고 있다. 제3a, 3b도의 구성에서는 리드(40)의 하부(44)는, 리드(40)가 표면(22)와 평행을 약간 어긋나도 접촉부(22)와는 동일한 관계를 가지며, 리드(30)의하부(34)의 관계로 다름이 없다.
제2a, 2b도는, 함몰부(32)를 위히셔 봤을 때 사각형적인 구성이다. 제3a, 3b도의 함몰부(42)는 위에서 봤을때 원형적이며, 단면적인 형태는 반구 또는 반타원형 형태이다. 본 명세서에서의 용어인 반 타원형의 의미는 반구의 의미를 내포한다.
함몰부(32),(42)의 형태는 표준은 없지만 예리한 엣지부, 곡선형 또는 얇은 두께는 피하는 것이 바람직하다. 함몰부는 결속재(36),(46)에 의해 접착 부위를 완전 피복시키도록 접촉 부위(22)의 측면 형태와 유사하는 것이 좋으며, 제3b, 4b도 및 제4d도의 단면도와 같이 약간 곡선형의 하부 프로필을 갖는 것이 적당하다.
제4a, 4b도는 본 발명의 또다른 실시예로서 상부 리드(50)가 접촉 부위(22)보다 약간 협소하다. 리드(50)는 결속재(56)에 의해 접착 부위(22)와 접속된 저면(54)이 있는 곡선 부분(52)을 갖는다. 결속재는 접착 부위(22)보다 좁은 곡선 부분(52)을 형성함으로써, 접착 부위(52)가 약간 어긋나더라도 접착 부위내에서 용이하게 고정된다.
제4c도 및 제4d도는 또다른 실시예의 구성적 단면도이다. 제4c도는 리드(50)의 곡선 부분(52)이 한방향으로만 휘어진 상태, 즉 제4b도의 평면에서는 휘어졌지만, 제4c도 평면에서는 휘어지지 않는 상태를 도시하고 있다. 따라서 이 실시예에서는 곡선 부분(52)이 원통 형태이거나 2차원적 곡면이다. 이러한 것의 장점으로는 리드(50)의 재료를 최소로 인장시키면서 쉽게 형성할 수 있다는 것이다.
제4d도는 리드(50)의 곡선 부분(52)이 두 방향으로 휘어진 상태, 즉 제4b도의 평면과 제4d도의 평면에서 휘어진 상태의 구성을 도시하고 있다. 원래 두개의 곡면은 직사각형이지만 이것이 필수적인 것은 아니다. 곡선 부분(52)은 본 실시예에서는 반원형, 반타원형 또는 그밖의 3차원적 곡면형태이다. 이러한 형태의 장점은 다이 접착 부위 및 리드 접착 부위의 정렬에 도움이 된다.
곡면(60)의 반경(제4b도 참조)은 여러 규격의 접착 영역(22)에 대해서 양호하게 조정되어 하부면(43),(44) 및 (53),(54)은, 유전체(18)의 상부면으로의 땜납 누설을 방지시키도록 유전체(18)의 측벽(37) 상부 엣지에서의 접착 부위(22)의 상부면(45),(55)과 충분히 이격되어 있다. 이 분야의 숙련된 전문가들 본 실시예의 정보에 근거하여, 실험을 거치지 않고서도 접착부(22)의 여러 규격에 대한 최선의 곡면 영역(42),(52)을 취할 수 있을 것이다.
이상의 실시예를 통한 설명에서와 같이 다이(16)는 리드(12)와 직접 전기적으로 접속을 하나 이것이 필수적인 것은 아니다. 부착 수단(20)은 전기적 유전체를 구비하여, 견고한 지지대 역할을 하는 리드(12)와 열적, 전기적으로 절연된다. 다이(16)의 영역(17)과의 전기적 접속은 그밖의 리드(도시하지 않았음)에 의하여 행해진다.
결속재는 금속 합금 재료로 형성된 것이 적당하나 그밖의 것도 사용된다. 결속재의 선택에 있어서 중요시 할 것은 전기적 리드를 용이하게 칠할 수 있고 접속 위치에 인접한 영역은 쉽게 영향을 받지 않는 것이어야 한다. 전기 리드는 고전도성 금속이고 인접한 다이 영역은 유전체로 피복되기 때문에 상기 금속을 완전히 칠하면서 유전체는 칠하지 않는 결속재가 바람직하다. 일반적으로 합금 결속재가 고전도성 플라스틱이나 글래스보다 자주 쓰인다.
실시예
제3a, 3b도 및 제4a, 4b도의 구성을 갖는 다바이스는 약 37 내지 105mils2(0.9 내지 2.7㎟)정도의 외부 치수를 갖는 실리콘 정류 다이를 이용하여 제작된다. 이들 다이는 제3b, 4b도에 도시된 바와 같이 상승 산화물 엣지(raised oxide edge)를 가지며, 이 엣지의 윗면은 약 0.5mil(12㎛) 정도로서 접촉 영역 또는 본딩 패드의 레벨보다 크다. 제3b, 4b도의 영역(22)에 해당하는 본딩 패드는 Ti-Ni-Ag 금속으로 피복된 도포 실리콘(doped silicon)이다. 다이(16)가 장착되는 하부 리드(12)는 구리로 만들어졌으며, 다이에 탑재된 크기가 80×90 내지 115×135mils(2.0×2.3 내지 2.9×3.4mm), 두께가 5 내지 15mils(0.13 내지 0.38mm)이상이지만 전형적으로 6mils(0.15mm)이다. 상부 리드(40),(50)도 구리로 만들어졌으며, 중심 영역의 수평적 규격은 제3a, 3b도 구성에서는 약 40 40 내지 100×100mils(1×1 내지 2.5×2.5mm)정도이며, 제4a, 4b도의 구성예에서는 20×20 내지 80×80mils(0.5×0.5 내지 2×2)정도이며, 두께는 6 내지 15mils(0.15 내지 0.3mm)이상이다. 전형적으로는 12mils(0.3mm)이다. 제3b, 4b도는 곡면 형태가 설명되었다. 다이의 크기에 종속되는 약 0.5 내지 3.0 밀리그램 양의 88:10:2(Pb:Sn:Ag) 합금 등인 결합 페이스트는 리드(12)의 다이 탑재 영역상에 고정된다. 그밖의 합금으로된 땜납으로 사용될 수 있다.
동일한 성분, 상기와 비슷한 양의 결합 페이스트는 다이접착부 또는 패드(22)의 상승 부분상에 놓이며, 상승 리드(40),(50)가 형성된다. 접착 부위가 작으면 작을수록 땜납의 양은 더욱 작아진다.
제작은 Lindberg Compang of Milwaukee사의 제품 모델명 WI인 용광로-길이 20피트, 폭 2인치 및 4구역의 수소 분위기 벨트가 있음)에서 행해진다. 벨트에 따라 이동되는 제작 부위는 수소 가스 분위기에서 최대 340℃의 온도로 약 3분간 노출된다. 이 정도의 시간 및 온도는 결합 페이스트를 융용시키는데 충분하고 접착 부위(22) 및 리드(40),(50)와 다이(16)의 대향면 그리고, 리드(12)의 다이 접속 영역을 칠할 수 있다. 상기 디바이스가 결합 과정이 끝나면 냉각된다.
영역(22)과 접하는 전극(40),(50)의 곡면 부분(42),(52)의 곡면 반경은 약 12 내지 200mils(0.3-5.1mm)정도이다. 이 정도의 크기이면 접착 부위(22)의 엣지에서 유전체(18)상에 약 3 내지 10mils(0.076 내지 0.25mm)인 리드(40),(50)를 위치시키도록 29 29 내지 94 94mils 규격의 패드(22)를 결합시키는데 충분하다. 다이의 규격에 따라 하부 리드(40),(50)의 하부면과 유전체(18)의 표면 사이는 다이 규격, 접촉 부위의 크기 및 리드의 크기에 따라 변하기 때문에 약 6mils(0.15mm) 정도의 이격이 바람직하다. 이러한 이격은 곡면의 반경 및 함몰 깊이를 조정함으로써 달성된다.
지금까지 본 발명의 설명에 근거하여, 이 분야의 숙련된 전문가들은 설명의 편의상 실리콘 정류 다이와 접속이란 관점에서 서술되었음을 이해할 수 있을 것이며, 본 발명은 비교적 무거운 리드로써 함몰 접촉 영역을 갖는 반도체 다이 또는 전극 사이에서 응용할 수 있을 것이다.
또한 이 분야의 전문가들은 본 발명의 수단 및 방법으로서 종래 기술의 문제점이었던 땜납 누설 및 땜납의 단락 현상을 배제시킬 수 있고, 디바이스에 대한 제작상 용이함과 성능상의 향상을 알 수 있을 것이다.
또한 이 분야의 숙련된 사람들은 본 발명의 수단 및 방법에 의거하여 각종의 응용과 변형이 가능함을 이해할 수 있을 것이다.
Claims (3)
- 반도체 디바이스에 있어서,서로 마주보는 제1면과 제2면을 갖는 반도체 다이로서, 상기 제2면은 제2면에 비해 제1상승(elevation)을 갖는 본딩 패드를 가지고, 상기 본딩 패드는 유전체의 바깥 표면이 상기 제2면 위로 상기 본딩 패드의 상승보다 더 높은 상승을 갖는 유전체 부분이 횡방향으로 근접해 있는 상기 반도체 다이와,상기 디바이스와 외부적으로 접촉할 수 있는 제1부분과 이 제1부분에 결합되어서 반도체 다이의 제1표면을 부착하기 위한 제2부분을 갖는 제1리드 수단과,상기 디바이스와 외부적으로 접촉할 수 있는 제1부분과 여기에 결합되어서 상기 본딩 패드에서 상기 반도체 다이의 제2면에 전기적으로 연결되기 위한 제2본딩부분을 갖는 제2리드 수단으로 구성되고,상기 제2리드 수단의상기 본딩 부분은 적어도 한쪽 방향에서 상기 본딩 패드쪽으로 볼록하게 만곡되어서 상기 본딩 패드에 연결될 때 상기 본딩부분에서 상기 본딩 패드까지의 거리는 상기 본딩 패드에 가장 가까이 있는 상기 본딩 부분에서 상기 유전체부쪽으로 횡방향으로 움질일 때 증가하며,상기 제2리드 수단의 상기 볼록하게 만곡된 본딩 부분은 용해될 수 있는 전기 전도성 본딩 물질에 의해 상기 본딩 패드에 부착되는 것을 특징으로 하는 반도체 디바이스.
- 반도체 디바이스에 있어서,서로 마주보는 제1면과 제2면을 갖는 반도체 다이로서, 상기 제1면은 실질적으로 평탄하고, 상기 제2면은 본딩 패드보다 높은 상승된 유전체 영역에 의해 최소한 부분적으로 둘러싸여 있는 최소한 하나의 상기 본딩 패드와 이 본딩 패드에서 횡방향으로 뻗어있는 상부면을 갖는 상기 반도체 다이와,상기 디바이스에 접촉하기 위한 외측부와 상기 반도체 다이의 제1면, 제2면에 각각 접촉하기 위한 내측부를 갖는 제1 및 제2장착 수단으로서, 상기 제2장착 수단의 내측부는 상기 최소한 하나의 본딩 패드쪽으로 부분적으로 만곡되고, 상기 유전체의 상부면위로 뻗어있지 않는 전기전도성 물질에 의해 상기 본딩 패드에 전기적으로 접촉되는 영역을 갖는 것일 때의 제1 및 제2장착 수단을 구비하는 것을 특징으로 하는 반도체 디바이스.
- 반도체 디바이스 형성 방법에 있어서,장착 표면에 접촉하기 위한 정착면과 또다른 장착면을 갖는 반도체 칩을 설치하는 단계로서 본딩 패드를 상기 또다른 장착면과 거의 평행한 상부면을 갖는 상승된 유전체에 의해 최소한 부분적으로 둘러싸이게 하는 단계,상기 장착면을 지지하는 장착 표면을 갖는 칩 지지부재를 설치하는 단계,상기 본딩 패드와 전기적으로 연결되는 본딩 표면을 갖는 전극 부재(electrode member)를 설치하는 단계로서, 상기 본딩 표면은 최소한 한쪽 방향에서 만곡되어서 중앙부분이 주변보다 상기 본딩 패드에 더 가깝게 위치하도록 하는 단계,상기 장착 표면과 상기 장착면 사이에 제1접촉물질을 설치하는 단계,상기 본딩 표면과 상기 본딩 패드 사이에 제2전기 전도성 접촉물질을 설치하는 단계,상기 제1접촉 물질로 상기 장착 표면과 상기 장착면을 결합하는 단계,상기 제2접촉 물질이 상기 유전체의 상부면 위로 연장되지 않도록 하고 상기 제2접촉 물질로 상기 본딩 표면을 상기 본딩 패드에 전기적으로 연결시키는 단계로 이루어진 것을 특징으로 하는 반도체 디바이스 형성방법.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US243,363 | 1988-09-09 | ||
US07/243,363 US5001545A (en) | 1988-09-09 | 1988-09-09 | Formed top contact for non-flat semiconductor devices |
Publications (2)
Publication Number | Publication Date |
---|---|
KR900005587A KR900005587A (ko) | 1990-04-14 |
KR0139540B1 true KR0139540B1 (ko) | 1998-06-01 |
Family
ID=22918463
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019890013004A KR0139540B1 (ko) | 1988-09-09 | 1989-09-08 | 반도체 디바이스 및 그 제작방법 |
Country Status (7)
Country | Link |
---|---|
US (1) | US5001545A (ko) |
EP (1) | EP0358077B1 (ko) |
JP (1) | JP2978510B2 (ko) |
KR (1) | KR0139540B1 (ko) |
CN (1) | CN1016298B (ko) |
DE (1) | DE68926645T2 (ko) |
MY (1) | MY104177A (ko) |
Families Citing this family (41)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5403785A (en) * | 1991-03-03 | 1995-04-04 | Matsushita Electric Works, Ltd. | Process of fabrication IC chip package from an IC chip carrier substrate and a leadframe and the IC chip package fabricated thereby |
US5319242A (en) * | 1992-03-18 | 1994-06-07 | Motorola, Inc. | Semiconductor package having an exposed die surface |
JP2708320B2 (ja) * | 1992-04-17 | 1998-02-04 | 三菱電機株式会社 | マルチチップ型半導体装置及びその製造方法 |
US5404265A (en) * | 1992-08-28 | 1995-04-04 | Fujitsu Limited | Interconnect capacitors |
US6205654B1 (en) * | 1992-12-11 | 2001-03-27 | Staktek Group L.P. | Method of manufacturing a surface mount package |
US5484959A (en) * | 1992-12-11 | 1996-01-16 | Staktek Corporation | High density lead-on-package fabrication method and apparatus |
US5341979A (en) * | 1993-09-03 | 1994-08-30 | Motorola, Inc. | Method of bonding a semiconductor substrate to a support substrate and structure therefore |
JP2833996B2 (ja) * | 1994-05-25 | 1998-12-09 | 日本電気株式会社 | フレキシブルフィルム及びこれを有する半導体装置 |
FR2742000B1 (fr) * | 1995-11-30 | 1998-04-24 | Sgs Thomson Microelectronics | Composant semiconducteur a montage par brasure |
US5830781A (en) * | 1997-04-22 | 1998-11-03 | General Instrument Corp. | Semiconductor device soldering process |
US6572387B2 (en) | 1999-09-24 | 2003-06-03 | Staktek Group, L.P. | Flexible circuit connector for stacked chip module |
JP2001237358A (ja) * | 2000-02-21 | 2001-08-31 | Rohm Co Ltd | パッケージ型二端子半導体装置の構造 |
FR2811475B1 (fr) * | 2000-07-07 | 2002-08-23 | Alstom | Procede de fabrication d'un composant electronique de puissance, et composant electronique de puissance ainsi obtenu |
US6608763B1 (en) | 2000-09-15 | 2003-08-19 | Staktek Group L.P. | Stacking system and method |
US6462408B1 (en) * | 2001-03-27 | 2002-10-08 | Staktek Group, L.P. | Contact member stacking system and method |
JP2004111745A (ja) * | 2002-09-19 | 2004-04-08 | Toshiba Corp | 半導体装置 |
US20060255455A1 (en) * | 2005-05-13 | 2006-11-16 | Stmicroelectronics, Inc. | Reliability and improved frequency response package for extremely high power density transistors |
US7285849B2 (en) * | 2005-11-18 | 2007-10-23 | Fairchild Semiconductor Corporation | Semiconductor die package using leadframe and clip and method of manufacturing |
JP5018013B2 (ja) * | 2006-10-25 | 2012-09-05 | 富士電機株式会社 | 樹脂封止半導体装置 |
US8018042B2 (en) * | 2007-03-23 | 2011-09-13 | Microsemi Corporation | Integrated circuit with flexible planar leads |
JP5863602B2 (ja) * | 2011-08-31 | 2016-02-16 | 三菱電機株式会社 | 電力用半導体装置 |
DE102011086687A1 (de) | 2011-11-21 | 2013-05-23 | Robert Bosch Gmbh | Verfahren zum Kontaktieren eines Halbleiters und Kontaktanordnung für einen Halbleiter |
JP5800778B2 (ja) | 2011-11-25 | 2015-10-28 | 三菱電機株式会社 | 接合方法および半導体装置の製造方法 |
JP5653974B2 (ja) * | 2012-08-01 | 2015-01-14 | ローム株式会社 | パッケージ型二端子半導体装置 |
US8871572B2 (en) * | 2012-12-20 | 2014-10-28 | Intersil Americas LLC | Lead frame having a perimeter recess within periphery of component terminal |
JP6239840B2 (ja) * | 2013-03-27 | 2017-11-29 | ローム株式会社 | 半導体装置および半導体装置の製造方法 |
JP6479036B2 (ja) * | 2014-10-30 | 2019-03-06 | 三菱電機株式会社 | 半導体装置及びその製造方法 |
JP6316221B2 (ja) * | 2015-01-30 | 2018-04-25 | 三菱電機株式会社 | 半導体装置 |
JP6394489B2 (ja) * | 2015-05-11 | 2018-09-26 | 株式会社デンソー | 半導体装置 |
JP2017079228A (ja) * | 2015-10-19 | 2017-04-27 | 株式会社三社電機製作所 | 半導体素子用端子 |
US10825757B2 (en) * | 2016-12-19 | 2020-11-03 | Nexperia B.V. | Semiconductor device and method with clip arrangement in IC package |
US10896868B2 (en) | 2017-02-20 | 2021-01-19 | Shindengen Electric Manufacturing Co., Ltd. | Electronic device and connector |
CN110214372B (zh) * | 2017-02-20 | 2023-08-01 | 新电元工业株式会社 | 电子装置以及连接体 |
JP6752980B2 (ja) * | 2017-10-26 | 2020-09-09 | 新電元工業株式会社 | 半導体装置 |
JP6417462B2 (ja) * | 2017-11-02 | 2018-11-07 | ローム株式会社 | 半導体装置 |
WO2019167102A1 (ja) * | 2018-02-27 | 2019-09-06 | 新電元工業株式会社 | 半導体装置及び半導体装置の製造方法 |
DE102018130147A1 (de) | 2018-11-28 | 2020-05-28 | Infineon Technologies Ag | Halbleitervorrichtung und verfahren zum herstellen einer halbleitervorrichtung |
US11557564B2 (en) * | 2019-04-08 | 2023-01-17 | Shindengen Electric Manufacturing Co., Ltd. | Semiconductor device |
DE102019134680A1 (de) * | 2019-12-17 | 2021-06-17 | Kme Germany Gmbh | Verfahren zur Herstellung eines Lotdepots sowie Lotdepot |
JP2021141235A (ja) | 2020-03-06 | 2021-09-16 | 株式会社東芝 | 半導体装置 |
CN115295510A (zh) * | 2022-09-06 | 2022-11-04 | 日月新半导体(威海)有限公司 | 半导体分立器件封装件 |
Family Cites Families (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3290564A (en) * | 1963-02-26 | 1966-12-06 | Texas Instruments Inc | Semiconductor device |
DE1614364C3 (de) * | 1966-06-01 | 1979-04-05 | Rca Corp., New York, N.Y. (V.St.A.) | Verfahren zur Montage eines Halbleiter-Kristallelementes |
US3500136A (en) * | 1968-01-24 | 1970-03-10 | Int Rectifier Corp | Contact structure for small area contact devices |
US3569797A (en) * | 1969-03-12 | 1971-03-09 | Bendix Corp | Semiconductor device with preassembled mounting |
US3763403A (en) * | 1972-03-01 | 1973-10-02 | Gen Electric | Isolated heat-sink semiconductor device |
US4012765A (en) * | 1975-09-24 | 1977-03-15 | Motorola, Inc. | Lead frame for plastic encapsulated semiconductor assemblies |
US4117508A (en) * | 1977-03-21 | 1978-09-26 | General Electric Company | Pressurizable semiconductor pellet assembly |
US4158745A (en) * | 1977-10-27 | 1979-06-19 | Amp Incorporated | Lead frame having integral terminal tabs |
US4346396A (en) * | 1979-03-12 | 1982-08-24 | Western Electric Co., Inc. | Electronic device assembly and methods of making same |
JPS5619627A (en) * | 1979-07-25 | 1981-02-24 | Mitsubishi Electric Corp | Assembly of semiconductor device |
JPS5627941A (en) * | 1979-08-17 | 1981-03-18 | Hitachi Ltd | Manufacture of semiconductor device |
US4252864A (en) * | 1979-11-05 | 1981-02-24 | Amp Incorporated | Lead frame having integral terminal tabs |
US4616412A (en) * | 1981-01-13 | 1986-10-14 | Schroeder Jon M | Method for bonding electrical leads to electronic devices |
US4626478A (en) * | 1984-03-22 | 1986-12-02 | Unitrode Corporation | Electronic circuit device components having integral spacers providing uniform thickness bonding film |
US4631820A (en) * | 1984-08-23 | 1986-12-30 | Canon Kabushiki Kaisha | Mounting assembly and mounting method for an electronic component |
JPH0719865B2 (ja) * | 1985-04-10 | 1995-03-06 | 九州日立マクセル株式会社 | 半導体装置のリ−ドフレ−ム製造方法 |
DE3528427A1 (de) * | 1985-08-08 | 1987-04-02 | Bbc Brown Boveri & Cie | Elektrische verbindungslasche fuer halbleiterbauelemente |
JPH0438524Y2 (ko) * | 1986-12-19 | 1992-09-09 | ||
US4862249A (en) * | 1987-04-17 | 1989-08-29 | Xoc Devices, Inc. | Packaging system for stacking integrated circuits |
US4827376A (en) * | 1987-10-05 | 1989-05-02 | Olin Corporation | Heat dissipating interconnect tape for use in tape automated bonding |
-
1988
- 1988-09-09 US US07/243,363 patent/US5001545A/en not_active Expired - Lifetime
-
1989
- 1989-08-24 MY MYPI89001162A patent/MY104177A/en unknown
- 1989-08-28 EP EP89115822A patent/EP0358077B1/en not_active Expired - Lifetime
- 1989-08-28 DE DE68926645T patent/DE68926645T2/de not_active Expired - Fee Related
- 1989-09-08 JP JP1231825A patent/JP2978510B2/ja not_active Expired - Lifetime
- 1989-09-08 CN CN89106991A patent/CN1016298B/zh not_active Expired
- 1989-09-08 KR KR1019890013004A patent/KR0139540B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
DE68926645T2 (de) | 1997-01-16 |
KR900005587A (ko) | 1990-04-14 |
JPH02126659A (ja) | 1990-05-15 |
US5001545A (en) | 1991-03-19 |
EP0358077A2 (en) | 1990-03-14 |
DE68926645D1 (de) | 1996-07-18 |
MY104177A (en) | 1994-02-28 |
CN1016298B (zh) | 1992-04-15 |
JP2978510B2 (ja) | 1999-11-15 |
CN1041067A (zh) | 1990-04-04 |
EP0358077A3 (en) | 1991-04-03 |
EP0358077B1 (en) | 1996-06-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR0139540B1 (ko) | 반도체 디바이스 및 그 제작방법 | |
US4935803A (en) | Self-centering electrode for power devices | |
US4994412A (en) | Self-centering electrode for power devices | |
CN100409443C (zh) | 含侧向电气连接的半导体管芯的半导体管芯封装 | |
US5902959A (en) | Lead frame with waffled front and rear surfaces | |
US5090119A (en) | Method of forming an electrical contact bump | |
US5900671A (en) | Electronic component including conductor connected to electrode and anodically bonded to insulating coating | |
US5198964A (en) | Packaged semiconductor device and electronic device module including same | |
US20140264611A1 (en) | Semiconductor component and method of manufacture | |
CN102456652A (zh) | 功率半导体装置 | |
US10672677B2 (en) | Semiconductor package structure | |
US5110761A (en) | Formed top contact for non-flat semiconductor devices | |
US20130221504A1 (en) | Semiconductor module and method of manufacturing a semiconductor module | |
EP3577684B1 (en) | Power semiconductor module | |
CN101556946A (zh) | 形成半导体封装件的方法及其结构 | |
CN111883490A (zh) | 具有用于顶侧冷却的多级传导夹的半导体封装 | |
US4067041A (en) | Semiconductor device package and method of making same | |
US6365965B1 (en) | Power semiconductor module with terminals having holes for better adhesion | |
CN112349670A (zh) | 包括被电隔离的负载电极的电子装置 | |
US11978683B2 (en) | Semiconductor apparatus | |
JP2003224234A (ja) | 半導体装置 | |
CN219017645U (zh) | 一种应用于平面型功率器件的封装结构 | |
CN220821553U (zh) | 半导体封装结构 | |
US20230378117A1 (en) | Semiconductor apparatus and method for manufacturing semiconductor apparatus | |
CN218039187U (zh) | 一种应用于平面型功率器件的封装结构 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20110225 Year of fee payment: 14 |
|
LAPS | Lapse due to unpaid annual fee |