JPWO2010018780A1 - 受信装置、受信方法及びプログラム - Google Patents

受信装置、受信方法及びプログラム Download PDF

Info

Publication number
JPWO2010018780A1
JPWO2010018780A1 JP2010524714A JP2010524714A JPWO2010018780A1 JP WO2010018780 A1 JPWO2010018780 A1 JP WO2010018780A1 JP 2010524714 A JP2010524714 A JP 2010524714A JP 2010524714 A JP2010524714 A JP 2010524714A JP WO2010018780 A1 JPWO2010018780 A1 JP WO2010018780A1
Authority
JP
Japan
Prior art keywords
unit
signal
frequency
tuner
channel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Abandoned
Application number
JP2010524714A
Other languages
English (en)
Inventor
康成 瀧口
康成 瀧口
昌朋 宮下
昌朋 宮下
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Publication of JPWO2010018780A1 publication Critical patent/JPWO2010018780A1/ja
Abandoned legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/50Tuning indicators; Automatic tuning control
    • H04N5/505Invisible or silent tuning
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/10Means associated with receiver for limiting or suppressing noise or interference
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03JTUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
    • H03J1/00Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general
    • H03J1/0008Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general using a central processing unit, e.g. a microprocessor
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03JTUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
    • H03J1/00Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general
    • H03J1/0008Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general using a central processing unit, e.g. a microprocessor
    • H03J1/0058Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general using a central processing unit, e.g. a microprocessor provided with channel identification means
    • H03J1/0083Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general using a central processing unit, e.g. a microprocessor provided with channel identification means using two or more tuners
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/0805Details of the phase-locked loop the loop being adapted to provide an additional control signal for use outside the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/093Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using special filtering or amplification characteristics in the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/18Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • H04N21/426Internal components of the client ; Characteristics thereof
    • H04N21/42607Internal components of the client ; Characteristics thereof for processing the incoming bitstream
    • H04N21/4263Internal components of the client ; Characteristics thereof for processing the incoming bitstream involving specific tuning arrangements, e.g. two tuners
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/438Interfacing the downstream path of the transmission network originating from a server, e.g. retrieving MPEG packets from an IP network
    • H04N21/4382Demodulation or channel decoding, e.g. QPSK demodulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/455Demodulation-circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Multimedia (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
  • Circuits Of Receivers In General (AREA)
  • Superheterodyne Receivers (AREA)

Abstract

複数のチューナを有する装置においてチャンネル遷移時に発生する画質劣化を低減する。このため本発明は、受信信号を少なくとも2つ以上の信号に分配する分配部で分配された受信信号から、所望のチャンネルの信号を選択して中間周波信号又はベースバンド信号を得る受信部300を備えた。また、受信部300で中間周波数信号又はベースバンド信号を生成するために必要な周波数信号を生成して受信部300に供給する局部発振部305と、局部発振部305で発振する周波数を制御するための周波数制御電圧を生成するPLL部310とを備えた。そして、受信部300で受信するチャンネルを変更する場合であり、分配部で分配された受信信号を受信する他の受信部で選局中のチャンネルを横切ることを検知した場合に、PLL部310で周波数制御電圧を変化させる速度を遅くする制御を行う制御部40とを備えた。

Description

本発明は、例えば、チューナを有するテレビジョン受像機に適用して好適な受信装置、受信方法及びプログラムに関する。
近年、テレビジョン受像機や、DVD(Digital Versatile Disc)レコーダやHDD(Hard Disk Drive)レコーダ等の記録再生装置において、チューナを2台以上搭載したものが増えてきている。また、アンテナが受信したRF(Radio Frequency)信号をスプリッタで分配し、分配された信号を、チューナを搭載した複数台の装置に供給することも行われている。
このような構成とすることで、例えば1台のチューナである放送局(以下、チャンネルとも称する)で放送されている番組プログラムを受信しながら、他のチューナで別のチャンネルで放送中の番組プログラムも同時に受信するということも可能になる。
また、1つのチューナで受信した番組プログラムの映像を表示画面に表示しながら、他のチューナで受信した別の番組プログラムをHDD等に記録(録画)するということもできるようになる。表示画面の領域を複数に分割可能な表示装置を用いれば、分割した各表示領域に、複数のチューナによって受信された異なる番組プログラムの映像を表示させることもできる。
さらに、1台のチューナであるチャンネルで放送中の番組プログラムを受信している間に、他のチューナでEPG(Electronic Program Guide:電子番組表)を受信する、といったことも行われている。
複数のチューナは、マイクロコンピュータ等で構成された制御部によってそれぞれが個別に制御されることにより、互いに異なるチャンネルを選局することが可能となる。
例えば特許文献1には、メインチューナとサブチューナの2つのチューナを備えたテレビジョン受像機について記載されている。
特開2000−350108号公報
ところで、このような複数のチューナを搭載した装置又は、分配されたRF信号を受信する複数台の装置において、あるチューナで選局の切り替え動作が行われた場合に、その動作の影響が他のチューナにも及んでしまうことがある。そしてこの影響によって、他のチューナで受信中の映像にノイズが乗ってしまうという現象が生じることがあった。
例えば、チューナを2台搭載したテレビジョン受像機において、1台のチューナでは地上波デジタル放送の特定のチャンネルが選局されており、他のチューナにおいては、同じく地上波デジタル放送のチャンネルが切り替えられる場合を想定する。
図1に、このようなテレビジョン受像機における、それぞれのチューナでの選局状態を示してある。図1(a)には、チャンネルCH2を選局中のチューナ(第1のチューナ)での選局状態を示してあり、図1(b)には、チャンネルの切り替えが行われる別のチューナ(第2のチューナ)の選局状態を示してある。図1(a)と図1(b)において、横軸はチャンネル周波数を示す。
図1(a)には、第1のチューナにおいてチャンネルCH2が選局されていることが示されている。このような状態で、図1(b)に示されるように、第2のチャンネルにおいて、チャンネルCH2よりも低い周波数のチャンネルCH1から、チャンネルCH2よりも高い周波数のチャンネルCH3に選局が切り替えられるものとする。
この場合、第2のチューナでは、制御部(図示略)の制御に基づいて、チャンネルの切り替えを行うための周波数制御電圧の値が、チャンネルCH1を選局するための電圧値からチャンネルCH3を選択するための電圧値に変化する。この電圧値の変化は、ある程度の時間をかけて徐々に変化する。このために、電圧値が、チャンネルCH2選局用の電圧値と同じ電圧になるタイミングが生じる。このように2つのチューナでの周波数制御電圧の値が同じになるときに、問題は生じる。
第2のチューナにおける周波数制御電圧の値が、チャンネルCH2選局用の電圧値と同一になると、第1のチューナにおけるインピーダンス条件と第2のチューナにおけるインピーダンス条件とが瞬間的に同等になる。これによって、第1のチューナでの入力インピーダンスが急変し、第1のチューナに入力されるRF信号の入力レベルも一時的に変動する。変動が生じるのは、第2のチューナにおける周波数制御電圧の値がチャンネルCH2選局用の電圧値を横切る一瞬のみであり、その後、第1のチューナに入力されるRF信号のレベルは元に戻る。
チューナには、信号の出力レベルを一定に保つためのAGC(Automatic Gain Control)回路が備えられているが、第1のチューナにおけるAGC回路は、このようにRF信号の入力レベルが急激に変化した場合には、それに追従することができない。つまり、適正な制御を行うことができなくなってしまう。これにより、表示画面に出力される映像に線が走ったり、ブロックノイズが発生する等の、画質劣化が起きてしまうという問題があった。
本発明はかかる点に鑑みてなされたものであり、複数のチューナを有する装置又は、分配されたRF信号を受信する各装置において、チャンネル遷移時に発生する画質劣化を低減することを目的とする。
本発明の受信装置は、受信信号を少なくとも2つ以上の信号に分配する分配部で分配されたそれぞれの受信信号から所望のチャンネルの信号を選択して中間周波信号又はベースバンド信号を得る受信部を備えた。さらに、中間周波数信号又はベースバンド信号を生成するために必要な周波数信号を生成して受信部に供給する局部発振部と、局部発振器から出力された周波数信号を帰還信号として、局部発振器で発振する周波数を制御するための周波数制御電圧を生成するPLL部とを備えた。
そして、受信部で受信するチャンネルを変更する場合であり、分配部で分配された受信信号を受信する他の受信部で選局中のチャンネルを横切ることを検知した場合に、PLL部で周波数制御電圧を変化させる速度を遅くする制御を行うようにした。
このようにしたことで、周波数制御電圧生成部での周波数制御電圧の生成処理もゆっくり行われるようになるため、選局時の局部発振部の過渡応答も遅くなる。これにより、チャンネルの遷移時に他のチューナで選局中のチャンネルを横切った場合にも、他のチューナにおいて生じる入力インピーダンスの変動が緩やかなものとなり、他のチューナに入力される信号におけるレベルの変動も穏やかなものとなる。
本発明によると、チャンネルの遷移時に他のチューナで選局中のチャンネルを横切った場合にも、他のチューナにおいて生じる入力インピーダンスの変動に伴う、入力信号でのレベル変動は緩やかなものとなる。これにより、AGC回路によって自動利得制御が行われる場合にも制御が適正に行われるようになり、出力画像の画質の劣化が抑制されるようになる。
従来の第1のチャンネルと第2のチャンネルでの選局状況の例を示す説明図である。 本発明の第1の実施の形態による第1のチューナと第2のチューナの構成例を示すブロック図である。 本発明の第1の実施の形態による第2のチューナの内部構成例を示すブロック図である。 本発明の第1の実施の形態による周波数制御電圧の変位とRF入力信号レベルの変位との関係の例を示す説明図であり、(a)はチャージポンプ部から供給される電流が大きい場合の例を示し、(b)はチャージポンプ部から供給される電流が小さい場合の例を示す。 本発明の第1の実施の形態による制御部での処理の例を示すフローチャートである。 本発明の第2の実施の形態による第1のチューナと第2のチューナの構成例を示すブロック図である。 本発明の第2の実施の形態による制御部での処理の例を示すフローチャートである。 本発明の第2の実施の形態による受信装置の適用例(1)を示す説明図である。 本発明の第2の実施の形態による受信装置の適用例(2)を示す説明図である。
以下、本発明の実施の形態を、図2〜図9を参照して説明する。なお、本実施の形態は、以下の順序で説明する。
1.第1の実施の形態(複数のチューナを搭載した受信装置の構成例)
2.第2の実施の形態(スプリッタで分配された信号を、チューナを搭載した複数台の受信装置が受信する場合の構成例)
<第1の実施の形態>
以下、本発明の第1の実施の形態を、図2〜図5を参照して説明する。第1の実施の形態では、本発明の受信装置を、チューナを2台搭載したテレビジョン受像機に適用している。
[装置の全体構成例]
図2は、本実施の形態における受信装置を適用したテレビジョン受像機の、受信部分の構成例を示したものである。なお、本例ではテレビジョン受像機に適用した場合を例に挙げるが、チューナを有する装置であれば、ビデオレコーダやHDDレコーダ、DVDレコーダ、Blu-ray(登録商標)レコーダ等の記録再生装置や、パーソナルコンピュータ等の他の装置に適用してもよい。
本実施の形態によるテレビジョン受像機は、図2に示すように、RF入力信号を2つに分配するスプリッタ10と、第1のチューナ20と、第2のチューナ30と、第1のチューナ20及び第2のチューナ30を制御する制御部40とを備える。第1のチューナ20はチューナ部21と復調部22とを備え、第2のチューナ30は、チューナ部31と復調部32とを備える。そして、第1のチューナにおけるチューナ部21と復調部22は、制御線Ln1を介して制御部40と接続してあり、第2のチューナ30におけるチューナ部31と復調部32は、制御線Ln2を介して制御部40と接続してある。つまり、第1のチューナ20におけるチューナ部21と復調部22と、第2のチューナ30におけるチューナ部31と復調部32とは、同一の制御部40によって制御される。
チューナ部21とチューナ部31は、スプリッタ10で分配されたRF入力信号の中から希望するチャンネルの電波を選択(選局)して、選局した信号の周波数を、中間周波数の信号に変換して増幅する。復調部22と復調部32は、チューナ部21とチューナ部31から出力された中間周波信号(以下、IF信号とも称する)から、映像信号と音声信号を取り出して、図示せぬ表示部やスピーカに出力する。
制御部40は、マイクロコンピュータ等より構成される。そして、ユーザよりリモートコントロール装置等を介してチャンネルの切り替えが指示されたり、ユーザにより指定された録画時間にチャンネルの切り替えを行う場合に、チャンネル切り替えに必要な情報を各チューナに出力する。チャンネルの切り替えに必要な情報としては、後述するプログラマブル分周器における分周比や、同じく後述するAGC回路におけるAGCレベル等がある。
また、制御部40は、例えば処理の負荷が低いタイミング(アイドル時間)等所定のタイミングで、第1のチューナ20及び第2のチューナ30で選局中のチャンネルの情報(選局周波数)を取得し、取得した情報を、図示せぬテーブル等に書き込むことも行う。そして、第1のチューナ20又は第2のチューナ30がチャンネルの選局を開始したときにこのテーブルの値を参照し、一方のチューナによる選局が、他のチューナで選局中のチャンネルをまたぐか否かの判断を行う。そして、一方のチューナによる選局が、他のチューナで選局中のチャンネルをまたぐと判断した場合に、後述する制御を行う。
図3に、第2のチューナ30の内部構成例を示してある。本実施の形態では、第2のチューナ30が、第1のチューナ20で選局中のチャンネルをまたぐようなチャンネル切り替えを行う場合を例に挙げるため、第2のチューナ30の構成を説明するが、第1のチューナ20も、第2のチューナ30と同一の構成であるものとする。
第2のチューナ30は、受信回路(受信部)300とPLL(Phase-Locked Loop)回路310とを含む。受信回路300は、第1のバンドパスフィルタ(以下、BPFと称する)301と、低雑音増幅器302と、第2のBPF303と、ミキサ304と、局部発振器305と、中間周波増幅器306と、自動利得制御部としてのAGC回路307とにより構成される。
第1のBPF301は、図示せぬコイルと可変コンデンサ等よりなる同調回路であり、可変コンデンサの静電容量を変化させることで、希望する受信周波数を選択する。それとともに、妨害となる不要信号の排除も行う。低雑音増幅器302は、第1のBPF301を通過した高周波電圧を増幅して第2のBPF303に出力する。第2のBPF303は、希望周波数以外の妨害となる周波数成分(イメージ周波数)を減衰させるフィルタであり、第2のBPF303を通過した信号はミキサ304に入力される。
ミキサ304は、第2のBPF303を通過した希望周波数の信号と局部発振器305から出力された局部発振信号とを混合することにより、IF信号に変換する。局部発振器305は、PLL回路310から出力される周波数制御電圧に基づいて、RF信号をIF信号に変換するための周波数信号を生成し、ミキサ304に出力する。
中間周波増幅器306は、ミキサ304で変換されたIF信号を増幅するとともに、信号レベルの最適化を行い、調整後のIF信号を復調部32(図2参照)へ出力する。AGC回路307は、中間周波増幅器306で増幅されたIF信号を取り出して、低雑音増幅器302でのゲインを調整するためのAGC制御信号を生成し、生成したAGC制御信号を低雑音増幅器302に供給する。
PLL回路310は、局部発振器305から出力された局部発振信号を帰還信号として、局部発振器305での発振周波数を制御するための周波数制御電圧を生成する。PLL回路310は、プログラマブル分周部311と、基準信号発生部312と、位相比較部313と、チャージポンプ部314と、周波数制御電圧生成部315とを有する。
プログラマブル分周部311は、局部発振器305から帰還された信号(以下、帰還信号とも称する)のレベルの最適化を図るとともに、制御部40から供給される分周比に基づいて、帰還信号を所定の周波数に分周する。そして、調整後の信号を位相比較部313に出力する。
基準信号発生部312は、制御部40による制御に基づいて、所定の周波数に設定した基準信号を生成し、生成した基準信号を位相比較部313に供給する。位相比較部313は、基準信号発生部312から供給された基準信号の位相と、プログラマブル分周部311から出力された信号の位相とを比較して、その位相差に応じた電流レベル、極性を示す信号を生成してチャージポンプ部314に出力する。
チャージポンプ部314は、電源としての役割を成しており、位相比較部313から出力された信号の内容と制御部40からの制御内容に基づいて、所望のレベルと極性の電流・電圧を発生させ、周波数制御電圧生成部315に出力する。チャージポンプ部314で発生させる電流の上限値は、制御部40から指示されるレベルに設定される。電流の上限値(以下、電流上限値と称する)のレベルは、例えば5段階に設定可能であるものとする。
周波数制御電圧生成部315は、チャージポンプ部314から入力された電流・電圧のレベルに応じた大きさの周波数制御電圧を発生させる。そして、この周波数制御電圧は、局部発振器305と第1のBPF301と第2のBPF303の制御に使用される。
周波数制御電圧生成部315は、DCアンプ3151と、ローパスフィルタ(以下、LPFと称する)3152とで構成される。DCアンプ3151は、チャージポンプ部314から入力された電流を直流増幅してLPF3152に出力する。LPF3152は、DCアンプ3151で増幅された電流を積分してDC電圧とし、生成したDC電圧を局部発振器305に供給する。
局部発振器305では、周波数制御電圧によって局部発振信号の周波数が決定される。また、周波数制御電圧の生成速度の速さによって、選局時の局部発振器305の過渡応答の速さが決定される。第1のBPF301と第2のBPF303では、周波数制御電圧によってそのフィルタ特性が定まる。
この周波数制御電圧生成部315での周波数制御電圧生成動作の速さ、すなわち、選局時の局部発振器305の過渡応答の速さは、以下の設定を変更することにより変化する。
(1)PLL回路310におけるループゲイン
(2)PLL回路310のループフィルタのカットオフ周波数の高さ
(1)に示したPLL回路310におけるループゲインの大きさは、DCアンプ3151のゲインの大きさや、チャージポンプ部314の電流の大きさを調整することにより変更することができる。
つまり、DCアンプ3151のゲインを上げた場合には、ループゲインが大きくなるため、周波数制御電圧生成動作が速く行われるようになる。一方、DCアンプ3151のゲインを下げた場合には、ループゲインが小さくなるため、周波数制御電圧生成動作の速さは遅くなる。
また、チャージポンプ部314が供給する電流を大きくした場合にも、ループゲインは大きくなるため、周波数制御電圧生成動作の速さは早くなる。チャージポンプ部314が供給する電流を小さくした場合には、ループゲインは小さくなるため、周波数制御電圧生成動作の速さは遅くなる。
(2)に示したPLL回路310のループフィルタのカットオフ周波数の高低の制御は、DCアンプ3151のカットオフ周波数を高くしたり低くすることにより実現される。
すなわち、DCアンプ3151のカットオフ周波数を高くした場合には、周波数制御電圧生成動作の速さは早くなり、低くした場合には、周波数制御電圧生成動作の速さは遅くなる。
本実施の形態では、あるチューナがチャンネルの切り替え(選局)を行う場合であり、かつ、その選局時に他のチューナで選局中のチャンネルをまたぐ場合に、周波数制御電圧生成動作を遅くする処理を行う。これにより、局部発振器305の過渡応答が一時的に遅くなるため、AGC回路における制御が、入力RF信号のレベル変化に追従して行われるようになる。
そして本実施の形態では、選局時の局部発振器305の過渡応答の速さを、チャージポンプ部314が供給する電流の大きさを制御することにより実現する場合を例に挙げて説明する。
図4(a)は、チャージポンプ部314から周波数制御電圧生成部315に供給される電流が大きい場合の、チャンネル切り替え時の周波数制御電圧生成部315での周波数制御電圧の電圧レベルの遷移の例を示した図である。図4(b)は、チャージポンプ部314から周波数制御電圧生成部315に供給される電流が小さい場合の、チャンネル切り替え時の周波数制御電圧生成部315での周波数制御電圧の電圧レベルの遷移の例を示したものである。
図4(a)と図4(b)において、横軸は時間を示している。縦軸には、最上段に、第1のチューナ20に入力されるRF信号のレベルを示し、その下の段以降に、チャンネルCH3選局用の電圧レベル、チャンネルCH2選局用の電圧レベル、チャンネルCH3を選局するための電圧レベルを示している。そして、第2のチューナ30の周波数制御電圧生成部315で生成される周波数制御電圧が遷移する状態を、太字で示してある。
図4(a)には、第2のチューナ30の周波数制御電圧生成部315での周波数制御電圧の電圧レベルが、太線で示されるように、チャンネルCH1選局用の電圧レベルからチャンネルCH3選局用の電圧レベルまで急速に遷移している様子が示されている。図4(a)に示した例では、チャージポンプ部314から周波数制御電圧生成部315に供給される電流が大きいため、周波数制御電圧生成部315の動作が高速に行われ、周波数制御電圧の電圧レベルが急速に遷移している。
そして、第2のチューナ30の周波数制御電圧生成部315での周波数制御電圧の電圧レベルが、第1のチューナ20で選局中のチャンネルCH2に対応付けられた電圧のレベルを横切るときに、RF入力信号のレベルが変動していることが示されている。まず、第2のチューナ30の第1のBPF301に供給される周波数制御電圧のレベルが、第1のチューナ20で選局中のチャンネルCH2選局用の電圧レベルと同一となることで、第1のチューナ20と第2のチューナ30のインピーダンス条件が一時的に同等となる。この影響を受けて、第1のチューナ20の入力インピーダンスが急激に変化するため、第1のチューナ20に入力されるRF信号の信号レベルも瞬間的に変動するようになる。
図4(a)に示した例においては、第2のチューナ30での周波数制御電圧の電圧レベルの遷移が高速に行われているため、第1のチューナ20へ入力されるRF信号の信号レベルの変動も、短い時間で生じるようになる。このように、RF入力信号のレベルが短時間で変動した場合には、前述したように、第1のチューナ20のAGC回路(図示略)での制御が追いつかなくなるため、表示装置等に出力される映像の画質が一時的に劣化してしまうことになる。
一方、図4(b)に示したように、第2のチューナ30の周波数制御電圧生成部315での周波数制御電圧の電圧レベルを、比較的長い時間をかけて変化させた場合には、第1のチューナ20へのRF入力信号のレベルの変動も、緩やかなものとなる。RF入力信号の変動が緩やかであれば、第1のチューナ20のAGC回路もその変化に追従することが可能となるため、表示画面に出力される映像の画質にノイズが乗るようなことがなくなる。
このため、本実施の形態では、チャンネルの切り替えを行う場合であり、他のチューナで選局中のチャンネルをまたぐ場合に、チャージポンプ部314の電流上限値を、設定しうる最低の値(レベル)に設定する処理を行う。なお、本例ではチャージポンプ部314の電流上限値を設定しうる最低のレベルに設定する例を挙げるが、これに限定されるものではない。例えばチャージポンプ部314の電流上限値を5段階に設定可能な場合には、下から2番目のレベル等に変更するようにしてもよい。
[装置の動作例]
以下、図5のフローチャートを参照して、第2のチューナ30の制御部40での処理の例を説明する。なお、本実施の形態では、第2のチューナ30でチャンネルの切り替えを行う場合を例に挙げているため、第2のチューナ30において以下の制御処理が行われるが、逆の場合もあり得る。つまり、第1のチューナ20でチャンネル切り替えが行われる場合には、第1のチューナ20において、以下に説明する処理が行われる。
まず第2のチューナ30での選局が開始され、他のチューナで選局されているチャンネルをまたぐことが検出されると(ステップS1)、制御部40によって、チャージポンプ部314の電流上限値が、設定しうる最低のレベルに設定される(ステップS2)。そして、PLL回路310がロックしたか否かの判断が行われる(ステップS3)。すなわち位相比較部313(図3参照)に入力される基準信号の周波数と分周された帰還信号の周波数とが一致しているか否かが判断される。PLL回路310がロックするまでの間、つまり、チャンネルの切り替えが完了するまでの間は、ステップS3の判断が繰り返される。PLL回路310のロックが確認されると、制御部40の制御に基づいてチャージポンプ部314の電流上限値が、設定変更前やその他所望の高いレベルに戻される(ステップS4)。
それとともに、復調部32での復調処理が開始される(ステップS5)。次に、復調部32で映像信号及び音声信号の受信が行えたか否かの判断がされ(ステップS6)、受信が完了しない間は、ステップS6の判断が繰り返し行われる。そして、受信が完了した時点で、復調部32から映像信号と音声信号とが出力される(ステップS7)。
[第1の実施の形態による効果]
上述した実施の形態によれば、第2のチューナ30でチャンネルの切り替えが行われる場合であり、その切り替えにより他のチューナで選局されているチャンネルをまたぐ場合に、チャージポンプ部314の電流上限値が最低のレベルに設定され、周波数制御電圧生成部315に供給される電流の量が制限される。これにより、周波数制御電圧生成部315で生成される周波数制御電圧のレベルが、時間をかけて緩やかに変位するようになるため、選局時の局部発振器305の過渡応答も遅くなる。従って、第1のチューナ20での入力インピーダンスの変動も急激なものではなくなる。これにより、第1のチューナ20に入力されるRF信号のレベルも緩やかに変化するようになるため、AGC回路における制御も、入力RF信号のレベル変化に追従して行われるようになる。つまり、表示部等に出力される画像の劣化を抑制することができるようになる。
この場合、チャンネルの選局が完了してPLL回路310がロックしたタイミングでチャージポンプ部314での電流上限値が、変更前の元の値やその他所望の高値に戻されるため、第2のチューナ30での受信感度が低下してしまうようなこともなくなる。
また、チャージポンプ部314での電流上限値の値が元の値や安定した画出しに必要なその他所望の高値に変更されるのは、第2のチューナ30でのチャンネル遷移が完了した後であるため、第1のチューナ20への入力RF信号に対して影響が生じることもなくなる。
さらに、上述したチャージポンプ部314の電流上限値の設定の変更や再設定の処理は、制御部40のみで行うものであるため、既存の回路構成に変更を加えることなく、容易に導入することができる。
[第1の実施の形態の他の例]
なお、上述した第1の実施の形態では、チャンネルの切り替えが行われる場合であり、かつその切り替えにより他のチューナで選局されているチャンネルをまたぐ場合にのみ、チャージポンプ部314の電流上限値の設定を変更する場合を例に挙げたが、これに限定されるものではない。例えば、他のチューナで選局中のチャンネルをまたぐか否かの判断は行わず、チャンネルの切り替えを行う場合に、常にこのような制御を行うようにしてもよい。
また、上述した第1の実施の形態では、チャージポンプ部314の電流上限値を変更することによって、選局時の局部発振器305の過渡応答を遅くする場合を例に挙げたが、これに限定されるものではない。例えば、前述したように、DCアンプ3151のゲインを下げたり、LPF3152のカットオフ周波数を下げることで、選局時の局部発振器305の過渡応答を遅くするように構成してもよい。
この場合、一時的に下げるDCアンプ3151のゲインの値は、PLL回路310のループが破綻しない程度の値であり、かつ、初期設定値を超えない値に設定するものとする。同様に、一時的に低くするLPF3152のカットオフ周波数の値も、バウンドが発生しない程度の値であり、かつ、初期設定値を超えない値に設定するものとする。
また、上述した第1の実施の形態では、あるチューナによる選局時に、他のチューナで選局中のチャンネルをまたぐか否かの判断を、テーブルに書き込まれた値を制御部40が読みに行くことによって行う場合を例に挙げたが、これに限定されるものではない。例えば、あるチューナによる選局が開始された時に、その都度他のチューナでのチャンネルの選局状況を問い合わせ、その結果に基づいて判断するように構成してもよい。
また、上述した実施の形態では、チューナを2つ搭載した受信装置を例に挙げたが、3つ以上搭載した装置に適用するようにしてもよい。
また、上述した実施の形態では、チューナとして、受信信号に選局用周波数信号を混合して中間周波信号を得るチューナに適用したが、受信信号に選局用周波数信号を混合して直接ベースバンド信号を得るチューナに適用してもよい。
<第2の実施の形態>
次に、本発明の第2の実施の形態を、図6〜図9を参照して説明する。第2の実施の形態では、本発明の受信装置を、スプリッタにより分配されたRF信号を、チューナを搭載した複数の受信装置が受信する受信装置に適用している。
[システムの全体構成例]
図6に示したブロック図は、このような形態で構成されたシステムの例を機能的に示したものである。図6に示したシステムには、RF入力信号を分配するスプリッタ50と、第1のチューナ60と、第1のチューナ60を制御する第1の制御部100が含まれる。また、第2のチューナ70と、第2のチューナ70を制御する第2の制御部110とが含まれる。
第1のチューナ60はチューナ部61と復調部62とを備え、第2のチューナ70は、チューナ部71と復調部72とを備える。そして、第1のチューナにおけるチューナ部61と復調部62は、制御線Ln1を介して第1の制御部100と接続してある。また、第2のチューナ70におけるチューナ部71と復調部72は、制御線Ln2を介して第2の制御部110と接続してある。
そして、第1の制御部100と第2の制御部110とは、例えばHDMI(High Definition Multimedia Interface)ケーブル等よりなる制御線Ln10接続されており、それぞれが選局中のチャンネルの情報を、この制御線Ln10を通して共有ることができる。
なお、第1のチューナ60及び第2のチューナ70は、図2に示した第1のチューナ20や第2のチューナ30と同一の構成としてあるものとする。つまり、図3に示した各ブロックにより構成されているものとする。
[装置の動作例]
次に、図7のフローチャートを参照して、チャンネルの選局を行う側の受信装置において行われる制御の例を説明する。図7に示した動作は、第2のチューナ70がチャンネルの切り替えを行う場合の例を示したものである。
まず、第2のチューナ70での選局が開始されると(ステップS11)、第2のチューナ70を制御する第2の制御部110によって、第1のチューナ60での選局周波数が取得される(ステップS12)。続いて、第2の制御部110で、第2のチューナ70による選局が、第1のチューナ60で選局中の選局周波数をまたぐ選局であるか否かが判断される(ステップS13)。
第1のチューナ60での選局周波数をまたがない選局である場合には、第2の制御部110によって、局部発振器305(図3参照)で生成される局部発振信号の周波数を変更する制御が行われる(ステップS14)。
次に、第2のチューナ70内のPLL回路310(図3参照)がロックしたか否かが第2の制御部110で判断され(ステップS15)、ロックしていないと判断された場合には、ステップS15の判断が続けられる。
第2のチューナ70内のPLL回路310がロックしたと判断された場合には、第2のチューナ70内の復調部72での復調処理が開始される(ステップS16)。次に、復調部72で映像信号及び音声信号の受信が行えたか否かの判断がされ(ステップS17)、受信が完了しない間は、ステップS17の判断が継続される。そして、受信が完了した時点で、復調部72から映像信号と音声信号とが出力される(ステップS18)。
一方、ステップS13で、第2のチューナ70による選局が、第1のチューナ60で選局中の選局周波数をまたぐ選局であると判断された場合には、第2の制御部110によって、周波数制御電圧生成部315での周波数制御電圧生成速度を抑制する(遅くする)ための制御が行われるとともに、選局周波数を変更する設定が行われる(ステップS19)。
周波数制御電圧生成部315での周波数制御電圧生成速度を遅くする制御としては、第1の実施の形態で述べたような、PLL回路310におけるループゲインを下げる制御や、LPF3152(図3参照)のカットオフ周波数を低くする制御を行う。
続いて、第2の制御部110によって、第2のチューナ70内のPLL回路310がロックしたか否かが判断され(ステップS20)、ロックしていないと判断された場合には、ステップS20の判断が続けられる。
第2のチューナ70内のPLL回路310がロックしたと判断された場合には、第2の制御部110による、周波数制御電圧生成速度を遅くする制御が終了される(ステップS21)。
そして、第2のチューナ70内の復調部72での復調処理が開始される(ステップS22)。次に、復調部72で映像信号及び音声信号の受信が行えたか否かの判断がされ(ステップS23)、受信が完了しない間は、ステップS23の判断が継続される。そして、受信が完了した時点で、復調部72から映像信号と音声信号とが出力される(ステップS24)。
次に、第2の実施の形態が適用される具体的なシステムの構成例について、図8及び図9を参照して説明する。
図8は、図示せぬアンテナで得られたRF入力信号を、第1のチューナ60を内蔵した記録再生装置1と、第2のチューナ70を内蔵したテレビジョン受像機2が受信する構成を示したものである。記録再生装置1としては、例えば、ビデオレコーダやHDDレコーダ、DVDレコーダ、Blu-ray(登録商標)レコーダ等の装置が使用される。
図8に示した構成では、RF入力信号を、記録再生装置1内のスプリッタ50が、記録再生装置1内の第1のチューナ60とテレビジョン受像機内の第2のチューナ70とに分配している。
なお、ここでは記録再生装置1とテレビジョン受像機2の2台の装置にRF入力信号を分配する構成を例に挙げているが、これに限定されるものではない。例えば、図8の記録再生装置1に、スプリッタ及びチューナを備えた装置をさらに複数台接続するような構成に適用してもよい。
図8に示す記録再生装置1内には、第1のチューナ60を制御する第1の制御部100を設けてあり、テレビジョン受像機2内には、第2のチューナ70を制御する第2の制御部110を設けてある。そして、第1の制御部100と第2の制御部110とを、制御線Ln10で接続してある。
第1の制御部100内(又は第2の制御部110内)には図示せぬテーブルが記憶されており、このテーブルの中には、第1のチューナ60で選局中の選局周波数と第2のチューナ70で選局中の選局周波数の情報とが記憶される。そして、チャンネルの変更(選局)を行う際に、第1の制御部100又は第2の制御部110がこのテーブルに記憶された値を参照することによって、選局によって他のチューナで選局中の選局周波数をまたぐか否かの判断を行う。
第1のチューナ60と第2のチューナ70の内部構成は、図3に示した構成と同一であるものとする。また、選局を行う側の制御部での処理としては、図7に示したものと同じ処理を行うものとする。すなわち、あるチューナでチャンネルの切り替えが行われる場合であり、その切り替えにより他のチューナで選局されているチャンネルをまたぐ場合に、周波数制御電圧の生成速度を遅くする制御が行われる。
なお、第1の実施の形態でも述べたとおり、第1の制御部100(又は第2の制御部110)内にテーブルを設けずに、他のチューナでの選局周波数情報を、通信を介してその都度取得するような構成に適用してもよい。
図9は、図示せぬアンテナで得られたRF入力信号を、第1のチューナ60を内蔵した記録再生装置1と、第2のチューナ70を内蔵したテレビジョン受像機2と、第3のチューナ80を有するパーソナルコンピュータ3が受信する構成を示したものである。
図9に示した構成では、RF入力信号を、入力信号を複数個に分配可能な外付けのスプリッタ50′が分配している。
図9においては、記録再生装置1とテレビジョン受像機2とパーソナルコンピュータ3の3台の装置にRF入力信号を分配する構成を例に挙げているが、これに限定されるものではない。すなわち、チューナを備えた装置を、スプリッタ50′にさらに複数台接続するような構成に適用してもよい。
図9に示す記録再生装置1内には、第1のチューナ60を制御する第1の制御部100を設けてあり、テレビジョン受像機2内には、第2のチューナ70を制御する第2の制御部110を設けてある。また、パーソナルコンピュータ3内にも、第3のチューナ80を制御する第3の制御部120を設けてある。そして、第1の制御部100と第2の制御部110と第3の制御部120とを、制御線Ln10で接続してある。
そして、第1のチューナ60と第2のチューナ70と第3のチューナ80の内部構成は、図3に示した構成と同一であり、選局を行う側の制御部での処理としては、図7に示したものと同じ処理を行うものとする。
[第2の実施の形態による効果]
上述した第2の実施の形態によれば、チューナを備えた複数の装置に、スプリッタ50(又はスプリッタ50′)によって分配されたRF入力信号を分配する構成においても、あるチューナでチャンネルの切り替えが行われる場合であり、その切り替えにより他のチューナで選局されているチャンネルをまたぐ場合に、周波数制御電圧の生成速度を遅くする制御が行われる。これにより、選局時の局部発振器305(図3参照)の過渡応答が遅くなるため、AGC回路における制御も、入力RF信号のレベル変化に追従して行われるようになる。つまり、表示部等に出力される画像の劣化を抑制することができるようになる。
なお、上述した実施形態例における一連の処理は、ハードウェアにより実行することができるが、ソフトウェアにより実行させることもできる。一連の処理をソフトウェアにより実行させる場合には、そのソフトウェアを構成するプログラムを、専用のハードウェアに組み込まれている制御処理部(中央制御ユニットなど)にインストールすることで実行させる。
また、本明細書において、ソフトウェアを構成するプログラムを記述するステップは、記載された順序に沿って時系列的に行われる処理はもちろん、必ずしも時系列的に処理されなくとも、並列的あるいは個別に実行される処理をも含むものである。
引用符号の説明
1…記録再生装置、2…テレビジョン受像機、3…パーソナルコンピュータ、10…スプリッタ、20…第1のチューナ、21…チューナ部、22…復調部、30第2のチューナ、31…チューナ部、32…復調部、40…制御部、50,50′…スプリッタ、60…第1のチューナ、61…チューナ部、62…復調部、70…第2のチューナ、71…チューナ部、72…復調部、80…第3のチューナ、100…第1の制御部、110…第2の制御部、120…第3の制御部、300…受信回路、301…第1のBPF、302…低雑音増幅器、303…第2のBPF、304…ミキサ、305…局部発振器、306…中間周波増幅器、307…AGC回路、310…PLL回路、311…プログラマブル分周部、312…基準信号発生部、313…位相比較部、314…チャージポンプ部、315…周波数制御電圧生成部、3151…DCアンプ、3152…ローパスフィルタ、CH1,CH2,CH3…チャンネル、Ln1,Ln2,Ln3,Ln10…制御線

Claims (12)

  1. 受信信号を少なくとも2つ以上の信号に分配する分配部で分配された受信信号から、所望のチャンネルの信号を選択して中間周波信号又はベースバンド信号を得る受信部と、
    前記受信部で前記中間周波数信号又はベースバンド信号を生成するために必要な周波数信号を生成して、前記受信部に供給する局部発振部と、
    前記局部発振器から出力された周波数信号を帰還信号として、前記局部発振器で発振する周波数を制御するための周波数制御電圧を生成するPLL部と、
    前記受信部で受信するチャンネルを変更する場合であり、前記分配部で分配された受信信号を受信する他の受信部で選局中のチャンネルを横切ることを検知した場合に、前記PLL部で前記周波数制御電圧を変化させる速度を遅くする制御を行う制御部とを備えた
    受信装置。
  2. 前記制御部による、前記制御電圧を変化させる速度を遅くする制御は、前記PLL部のループゲインを下げる処理又は、前記PLL部のループフィルタのカットオフ周波数を下げる処理により行う
    請求項1記載の受信装置。
  3. 前記受信部及び前記PLL部は、前記分配部で分配された受信信号の数に対応して複数設けられ、
    前記制御部は、前記複数の受信部と前記複数のPLL部の制御を行う
    請求項2記載の受信装置。
  4. 前記制御部は、当該受信装置とは別の受信装置と通信線により接続され、前記通信線を介して行われる通信により、前記別の受信装置で選局中のチャンネルの情報を取得する
    請求項2記載の受信装置。
  5. 前記PLL部は、
    前記制御部の制御に基づいて所定の周波数を有する基準信号を生成する基準信号発生部と、
    前記局部発振部で生成された前記周波数信号と前記基準信号発生部で生成された基準信号との位相の差を比較して出力する位相比較部と、
    前記位相比較部からの出力に応じた電流を生成するチャージポンプ部と、
    前記チャージポンプ部で生成された電流を増幅する直流アンプと、
    前記直流アンプで増幅された電流を積分して直流電圧とし、前記直流電圧を前記局部発振部に供給するローパスフィルタとを備える
    請求項2記載の受信装置。
  6. 前記制御部による前記PLL部のループゲインを下げる処理は、前記チャージポンプ部で生成する電流の上限値を下げること又は、前記DCアンプのゲインを下げることにより行う
    請求項5記載の受信装置。
  7. 前記制御部による前記PLL部のループフィルタのカットオフ周波数を下げる処理は、前記ローパスフィルタのカットオフ周波数を下げることにより行う
    請求項5記載の受信装置。
  8. 前記制御部は、前記受信部でのチャンネルの変更動作が完了した時点で、前記制御電圧を変化させる速度を遅くする制御を終了させる
    請求項2記載の受信装置。
  9. 前記他の受信部で選局中のチャンネルを横切る場合とは、前記チャンネルの遷移時に、前記周波数制御電圧の値が、前記他の受信部に供給されている周波数制御電圧の値と同一になる場合である
    請求項2記載の受信装置。
  10. 前記制御部は、前記チャージポンプ部の電流上限値を変更する場合に、前記電流上限値を設定しうる最低の値に設定する
    請求項6記載の受信装置。
  11. 受信信号を少なくとも2つ以上の信号に分配された受信信号から、所望のチャンネルの信号を選択して中間周波信号又はベースバンド信号を得る受信処理と、
    前記受信処理で前記中間周波数信号又はベースバンド信号を生成するために必要な周波数信号を生成する局部発振処理と、
    前記周波数信号を帰還信号として、前記局部発振処理で発振する周波数を制御するための周波数制御電圧を生成するPLL処理と、
    前記受信するチャンネルを変更する場合であり、前記分配された受信信号を受信する他の受信処理によって選局中のチャンネルを横切ることを検知した場合に、前記PLL処理で前記周波数制御電圧を変化させる速度を遅くする制御処理とを含む
    受信方法。
  12. 受信信号を少なくとも2つ以上の信号に分配された受信信号から、所望のチャンネルの信号を選択して中間周波信号又はベースバンド信号を得る受信処理と、
    前記受信処理で前記中間周波数信号又はベースバンド信号を生成するために必要な周波数信号を生成する局部発振処理と、
    前記周波数信号を帰還信号として、前記局部発振処理で発振する周波数を制御するための周波数制御電圧を生成するPLL処理と、
    前記受信するチャンネルを変更する場合であり、前記分配された受信信号を受信する他の受信処理によって選局中のチャンネルを横切ることを検知した場合に、前記PLL処理で前記周波数制御電圧を変化させる速度を遅くする制御処理とをコンピュータに実行させる
    プログラム。
JP2010524714A 2008-08-11 2009-08-06 受信装置、受信方法及びプログラム Abandoned JPWO2010018780A1 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2008207430 2008-08-11
JP2008207430 2008-08-11
PCT/JP2009/063938 WO2010018780A1 (ja) 2008-08-11 2009-08-06 受信装置、受信方法及びプログラム

Publications (1)

Publication Number Publication Date
JPWO2010018780A1 true JPWO2010018780A1 (ja) 2012-01-26

Family

ID=41668925

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2010524714A Abandoned JPWO2010018780A1 (ja) 2008-08-11 2009-08-06 受信装置、受信方法及びプログラム

Country Status (7)

Country Link
US (1) US20110134337A1 (ja)
EP (1) EP2315363A1 (ja)
JP (1) JPWO2010018780A1 (ja)
KR (1) KR20110044751A (ja)
CN (1) CN102119529A (ja)
TW (1) TW201012214A (ja)
WO (1) WO2010018780A1 (ja)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8928820B2 (en) * 2013-03-13 2015-01-06 Silcon Laboratories Inc. Television tuner to capture a cable spectrum
US8885106B2 (en) 2013-03-13 2014-11-11 Silicon Laboratories Inc. Multi-tuner using interpolative dividers
JP6559078B2 (ja) * 2016-02-11 2019-08-14 アルパイン株式会社 受信装置
CN113098538B (zh) * 2021-03-04 2022-07-26 河北晶禾电子技术股份有限公司 一种用于电源时序异常装置及其控制方法
US11901927B2 (en) * 2022-02-18 2024-02-13 National Instruments Corporation Dynamic range extension of radio frequency signals using phasing of two or more IQ channels

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0683033B2 (ja) * 1985-11-07 1994-10-19 株式会社東芝 選局装置
JPH04140911A (ja) * 1990-10-01 1992-05-14 Alpine Electron Inc Rds受信機の代替局高速サーチ方法
JPH06164433A (ja) * 1992-11-16 1994-06-10 Clarion Co Ltd 巡回フィルタを用いたfm受信装置
US5479449A (en) * 1994-05-04 1995-12-26 Samsung Electronics Co. Ltd. Digital VSB detector with bandpass phase tracker, as for inclusion in an HDTV receiver.
DE69631393T2 (de) * 1995-03-29 2004-10-21 Hitachi Ltd Dekoder für komprimierte und multiplexierte Bild- und Audiodaten
US6725463B1 (en) * 1997-08-01 2004-04-20 Microtune (Texas), L.P. Dual mode tuner for co-existing digital and analog television signals
JP2000350108A (ja) 1999-06-04 2000-12-15 Victor Co Of Japan Ltd テレビジョン受信機
DE19929178C2 (de) * 1999-06-25 2002-10-24 Infineon Technologies Ag Phasenregelkreissystem
US7203472B2 (en) * 2002-03-15 2007-04-10 Nokia Corporation Method and apparatus providing calibration technique for RF performance tuning
KR101022637B1 (ko) * 2002-12-06 2011-03-22 톰슨 라이센싱 대기 모드에서 튜너 전력 손실 감소
US20040181813A1 (en) * 2003-02-13 2004-09-16 Takaaki Ota Methods and systems for rapid channel change within a digital system
CN101366189B (zh) * 2006-01-04 2013-06-12 汤姆森许可贸易公司 信号电平控制设备及方法
EP1879376A3 (en) * 2006-06-13 2011-04-06 Samsung Electronics Co., Ltd. Fast channel switching method and apparatus for digital broadcast receiver
US7612618B2 (en) * 2006-12-04 2009-11-03 Electronics And Telecommunications Research Institute PLL apparatus for OFDM system having variable channel bands and operating method thereof

Also Published As

Publication number Publication date
EP2315363A1 (en) 2011-04-27
US20110134337A1 (en) 2011-06-09
WO2010018780A1 (ja) 2010-02-18
CN102119529A (zh) 2011-07-06
TW201012214A (en) 2010-03-16
KR20110044751A (ko) 2011-04-29

Similar Documents

Publication Publication Date Title
US5956098A (en) Digital broadcasting receiver
WO2010018780A1 (ja) 受信装置、受信方法及びプログラム
JP2006050585A (ja) デジタル放送受信装置及び自動利得制御回路
EP2963834B1 (en) Tuning circuit and receiver
JP2010136183A (ja) ラジオ受信装置
WO2014199543A1 (ja) テレビジョン受信装置およびテレビジョン受信方法
JP2003318761A (ja) 受信制御方法、受信制御装置、受信装置
JP4557057B2 (ja) 受信装置及び受信方法
JP2010136137A (ja) 受信装置および方法、並びにプログラム
US20080218637A1 (en) Receiving apparatus, method of controlling apparatus, and program for implementing the method
JP2017028480A (ja) 受信装置
EP1241879A1 (en) High definition tv signal receiver
JP2007251413A (ja) 放送受信可能チャンネル確認方法及び装置
JP2008177983A (ja) デジタル放送受信装置
US8619199B1 (en) Method and apparatus for performing automatic gain control to track signal variations in a wireless communication signal
JP2012044313A (ja) テレビジョン受像機
JP6128587B2 (ja) 放送受信装置
JP4306091B2 (ja) 信号受信装置および信号受信方法、並びに記録媒体
JP5323230B1 (ja) 電子機器、フィルタ調整装置、フィルタ調整方法、及びフィルタ調整プログラム
JP2005333198A (ja) 地上波デジタル放送受信チューナ
KR101953618B1 (ko) 다중 튜너 및 그 제어 방법
JP2015162776A (ja) テレビ放送受信装置およびテレビ放送受信装置の受信方法
JP2008205762A (ja) 受信装置、受信方法、およびプログラム、並びにテレビジョン受像機
JPH05336458A (ja) テレビジョン受信機およびテレビジョン受信チューナ
JP2002165147A (ja) 受信装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20120730

A762 Written abandonment of application

Free format text: JAPANESE INTERMEDIATE CODE: A762

Effective date: 20130426