JPH10189788A - Bicmos技術によるnpnトランジスタの製造方法 - Google Patents
Bicmos技術によるnpnトランジスタの製造方法Info
- Publication number
- JPH10189788A JPH10189788A JP9333760A JP33376097A JPH10189788A JP H10189788 A JPH10189788 A JP H10189788A JP 9333760 A JP9333760 A JP 9333760A JP 33376097 A JP33376097 A JP 33376097A JP H10189788 A JPH10189788 A JP H10189788A
- Authority
- JP
- Japan
- Prior art keywords
- layer
- opening
- region
- type
- epitaxial layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 19
- 238000005516 engineering process Methods 0.000 title description 3
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 38
- 229920005591 polysilicon Polymers 0.000 claims description 38
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 claims description 28
- 229910052814 silicon oxide Inorganic materials 0.000 claims description 26
- 229910052581 Si3N4 Inorganic materials 0.000 claims description 18
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 claims description 18
- 125000006850 spacer group Chemical group 0.000 claims description 16
- 239000000463 material Substances 0.000 claims description 14
- 238000000034 method Methods 0.000 claims description 12
- 239000007943 implant Substances 0.000 claims description 11
- 238000002513 implantation Methods 0.000 claims description 9
- 238000005520 cutting process Methods 0.000 claims description 6
- 238000005530 etching Methods 0.000 claims description 6
- 238000000151 deposition Methods 0.000 claims description 5
- 239000012535 impurity Substances 0.000 claims description 5
- 230000003647 oxidation Effects 0.000 claims description 4
- 238000007254 oxidation reaction Methods 0.000 claims description 4
- 230000000149 penetrating effect Effects 0.000 claims description 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 11
- 229910052710 silicon Inorganic materials 0.000 description 10
- 239000010703 silicon Substances 0.000 description 10
- 238000000137 annealing Methods 0.000 description 4
- 238000002347 injection Methods 0.000 description 3
- 239000007924 injection Substances 0.000 description 3
- 230000000873 masking effect Effects 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 239000000758 substrate Substances 0.000 description 3
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 2
- 229910052796 boron Inorganic materials 0.000 description 2
- 238000009792 diffusion process Methods 0.000 description 2
- 230000006872 improvement Effects 0.000 description 2
- 230000035515 penetration Effects 0.000 description 2
- 229910015900 BF3 Inorganic materials 0.000 description 1
- 230000004075 alteration Effects 0.000 description 1
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- WTEOIRVLGSZEPR-UHFFFAOYSA-N boron trifluoride Chemical compound FB(F)F WTEOIRVLGSZEPR-UHFFFAOYSA-N 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 238000011065 in-situ storage Methods 0.000 description 1
- 229910052760 oxygen Inorganic materials 0.000 description 1
- 239000001301 oxygen Substances 0.000 description 1
- 238000000206 photolithography Methods 0.000 description 1
- 238000001020 plasma etching Methods 0.000 description 1
- 238000011084 recovery Methods 0.000 description 1
- 230000000284 resting effect Effects 0.000 description 1
- 150000003376 silicon Chemical class 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66234—Bipolar junction transistors [BJT]
- H01L29/66272—Silicon vertical transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/08—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/0804—Emitter regions of bipolar transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/10—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/1004—Base region of bipolar transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/70—Bipolar devices
- H01L29/72—Transistor-type devices, i.e. able to continuously respond to applied control signals
- H01L29/73—Bipolar junction transistors
- H01L29/732—Vertical transistors
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Bipolar Transistors (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
けるNPNトランジスタの製造方法を開示する。 【解決手段】 スペーサにより範囲が定められた空間内
の開口部の底がエピタキシャル層と接触して形成されて
いるN型の十分にドーピングされたポリシリコン層と、
開口部の底にあるN型にドーピングされた領域と、開口
部の底にある第1のP型にドーピングされたベース領域
と、開口部の側面の上にある第2の少なくドーピングさ
れたP型の領域と、開口部の近くに形成された第3の十
分にドーピングされたP型の領域であり、この第3の領
域はN型にドーピングされたポリシリコン層と接触して
おり、3つのP型の領域が隣接しておりトランジスタの
ベースを形成していることを特徴とし、エピタキシャル
層の中の該窓の中に実現されたNPN型のバイポーラト
ランジスタである。
Description
り詳細にはNPNトランジスタの製造方法に関する。
れ参考としてこの明細書に取り入れてある特許出願には
BICMOS技術(即ち、この技術によりバイポーラト
ランジスタと相補型MOSとを同時に製造することがで
きる)と互換性があるバイポーラトランジスタの製造方
法が記載されている。
ジスタの例は前述の特許出願の図12Aに示されてお
り、同じものを添付の図1に再現している。
板(図示していない)内に形成された埋め込み層3の上
にあるエピタキシャル層2内に作られている。該トラン
ジスタは厚い酸化層5の中に作られた窓の中に作られて
いる。参照番号21と22はバイポーラトランジスタの
記述には必要でない薄い酸化シリコンと窒化シリコンと
を示している。領域23はベース接触拡散32がこのシ
リコン層を形成しているのでベースポリシリコンと呼ば
れるP型のドーピングされたポリシリコン層である。ポ
リシリコン層23はカプセル封じ酸化シリコン層24で
コーティングされている。中央のエミッタ−ベース開口
部は層22と23内に全体が形成されている。薄い酸化
シリコン層31はポリシリコン層23の側面と該開口部
の底を覆っている。この開口部内では、選択されたドー
ピングレベルでサブコレクタ領域を形成することを意味
するN型の高エネルギーの注入30が行われる。エミッ
タ−ベース開口部の壁は窒化シリコン層44でコーティ
ングされている。ポリシリコンの横のスペーサ43は該
開口部の側面に形成されている。窒化シリコン領域44
とポリシリコンスペーサ43の形成の前に、真性ベース
注入部33が形成される。該スペーサが形成された後、
エミッタ領域49が形成されるドーピングが十分行われ
たN型のポリシリコン層46がデポジットされる。ポリ
シリコン層46はカプセル封じ酸化層47でコーテング
されている。構造の全体は絶縁性の平面化された層51
でコーティングされており、該層51を通してポリシリ
コン層46に接合されているエミッタ接触開口部55
と、ポリシリコン層23に接合されているベース接触開
口部56とが形成されている。更に、コレクタ接触(図
示していない)は埋め込み層3に向かうN型のドライブ
インを通して形成されている。
タ−ベース開口部はエピタキシャル層2の厚さの中に少
し入っている。これは、製造過程と、シリコン基板のエ
ッチングに対し選択的にポリシリコン層23をエッチン
グする欠点の可能性から必然的に生ずる。
れておらず、製造パラメータの係数の僅かな変化に基づ
き例えば規定された値の30nmに対し±20nm変化
する。これにより、外因性ベースと真性ベースとの間が
可変であり、これにより該ベースに至る抵抗が変動する
NPNトランジスタの特性が変化する。開口部の底の表
面の面積−エミッタの表面の面積はドーピングされたポ
リシリコンのエッチングを終えることと品質が悪く成る
可能性によって定まり、これは更に該トランジスタの特
性の安定性も損なう。
PNトランジスタと同じ型のNPNトランジスタを提供
することであるが、該トランジスタのパラメータは製造
パラメータの変動から独立して正確に調整できる。
タ間の漂遊容量が少ないトランジスタを提供することで
ある。
至る抵抗が調整可能であるトランジスタを提供すること
である。
発明は厚い酸化層の中に範囲が定められた窓のほぼ中央
に形成された開口部で、この開口部が該厚い酸化層の少
なくともほぼ同じ程度の大きさの深さまでエピタキシャ
ル層に入り込み、該開口部の壁が酸化シリコンの層と窒
化シリコンの層とでコーティングされており;該開口部
の横の壁と底の壁の一部の上に形成されたポリシリコン
のスペーサと;該開口部内にあり、スペーサにより範囲
が定められた空間内の開口部の底が該エピタキシャル層
と接触して形成されているN型の十分にドーピングされ
たポリシリコン層と;該開口部の底にあるN型にドーピ
ングされた領域と;該開口部の底にある第1のP型にド
ーピングされたベース領域と;該開口部の側面の上にあ
る第2の少なくドーピングされたP型の領域と;該開口
部の上部の近くに形成された第3の十分にドーピングさ
れたP型の領域であり、この第3の領域はN型にドーピ
ングされたポリシリコン層と接触しており、三つのP型
の領域が隣接しておりトランジスタのベースを形成して
いる;ことを含むことを特徴とし該厚い酸化層の中に範
囲が定められた窓の中のエピタキシャル層の中に実現さ
れたNPN型のトランジスタを提供している。
タは第3の領域と第2の領域との間に第4のP型にドー
ピングされた中間領域を更に含んでいる。
口部内で注入部から生ずるオーバードーピングの領域及
び埋め込み層のエピタキシャル層の一部から垂直に形成
されている。
を定めること;ポリシリコン層及び酸化シリコン層をデ
ポジットすること;該窓の中央で酸化シリコン及びポリ
シリコンの層をかなり切り開くこと;熱酸化を行うこ
と;該酸化シリコンに対し選択的にエッチングが可能な
第1の材料の絶縁層を該開口部内に形成すること;該酸
化シリコンと該第1の材料に対し選択的にエッチングが
可能な第2の材料内にスペーサを形成すること;該スペ
ーサにより範囲を定められた領域内に該開口部の底を切
り開くこと;N型にドーピングされたポリシリコン層を
デポジットすること;の段階と、更にポリシリコンと酸
化シリコン層を切り開いた段階の後に、決められた深さ
まで該エピタキシャル層を更に切り開き、該開口部の底
でその壁の上にあるエピタキシャル層にP型の不純物を
注入する;段階を含むことを特徴とするN型のエピタキ
シャル層にNPNトランジスタを製造する方法も提供し
ている。
は低い入射角の状態の傾斜の注入の段階である。
な入射角でP型のドーピングの量が多い状態の傾斜した
注入の第2の段階を更に含んでいる。
ピタキシャル層の中に開口部を形成する段階の後に、該
エピタキシャル層の中に高いドーピングのレベルで、こ
のエピタキシャル層の下に形成されたN+ 型の埋め込み
層の近くにN型のコレクタ領域を形成するためN型の不
純物を注入する段階を含んでいる。
窒化シリコンである。
ポリシリコンである。
ンジスタを目的としている。
のことと同様に添付した図面に関し本発明の特別な実施
態様の以下に示しこれに限定されない記載に詳細に述べ
る。
イポーラトランジスタを製造する最初の段階を示してい
る。N型のエピタキシャル層101の上の、厚い酸化層
102の中に窓の範囲が定められている。例えば、層1
03は窓102より広く開いており、他の段階が行われ
ることを示す間該層103はこの窓を保護する前の段階
に使用されている。層103は厚さが20から30ナノ
メートル窒化シリコンの層で覆われた例えば20から3
0ナノメートルの酸化シリコンの層である。この層10
3はバイポーラトランジスタに於て記載すべき機能的な
役割を有していないので図示していない。
後、注入により例えば十分にドーピングされた(典型的
には20keVのもとで5×1015の量のBF2 )P型
シリコン層105、酸化シリコン層106及びマスキン
グレジスト層108が連続的にデポジットされている。
製造に適合する実施態様に於て、数値の例として、厚い
酸化層102の厚さは約500nmであり、酸化シリコ
ン層105の厚さは約200nmであり、酸化シリコン
層106の厚さは約300nmであり、レジスト層10
8の厚さは約1000nm(1μm)である。
フォトリソグラフィにより作られる。この開口部は厚い
酸化層102の中に作られた窓の中にほぼ中央に配置さ
れている。厚い酸化層102の中の窓の幅が約1200
nmならば、レジスト層内の開口部の幅は約400nm
から800nmであり、例えば600nmである。
6とポリシリコン層105に対し連続した異方性プラズ
マエッチングが行われている。
101のモノシリコンに対する異方性エッチングも行わ
れる。このエッチングは定められた期間続きシリコン内
への選択された入り込みの深さに達する。この深さは例
えば約300nmから1000nmであり、例えば60
0nmである。この深さは少しも無視できなく、厚い酸
化層102の大きさと同じ次数である(500nm)こ
とに注意する必要がある。以下の記載から判る様に、こ
の深さの選択により、NPNトランジスタに対し所望の
特性を選択することができる。
取り除かれ、先に形成された開口部に酸化焼きなましが
行われシリコン層110が生ずる。この層はモノシリコ
ン101とポリシリコン105の目に見える表面に生ず
る。約5nmの酸化の厚さにするため、850℃から9
00℃までの温度で酸素のある状態で焼きなましが25
分間行われる。この焼きなましの段階の間、ポリシリコ
ン105内に含まれるホウ素又は他のP型ドーピングが
下にあるシリコン内に拡散しP型のベース接触領域11
2を形成し、その接合部の深さは例えば約100nmで
ある。
ングの二つの連続した注入が行われる。
転として1°から10°の角度の斜めの入射の下で行わ
れる。焼きなましの後、図に示す形を有し、該開口部の
底に深い注入領域114と該開口部の横に浅い注入領域
115とを含むドーピングされた領域がこの様に得られ
る。この第1の注入は例えば2.1013at./cm2 の量で
5keVのもとで行われるホウ素注入である。
の入射の下で行われるが、30°から50°の範囲で例
えば45°であり先の角度より大きな入射角で、エピタ
キシャル層101内に形成された該開口部の横の上部内
にのみ不純物が注入される。ドーピングのレベルが領域
114−115のドーピングのレベルと領域112のド
ーピングのレベルの間の中間にある注入された領域11
7はこの様に得られる。この第2の注入は例えば、高い
エネルギー(45keV)のもとで、比較的高い量、例
えば1014atoms/cm2 でのフッ化ホウ素(BF2 )によ
り行われる注入である。
な実施態様を構成するが、選択は自由である。
明に基づく構造を示している。窒化シリコン層120は
最初装置の表面全体の上で、特に該開口部の中でデポジ
ットされ、その後にポリシリコン層121がデポジット
される。該ポリシリコン層は図に示す様にエッチングさ
れ該開口部の壁に沿って適所にスペーサが置かれる。次
にスペーサ121により保護されていない窒化シリコン
の層の部分は取り除かれる。その後、熱酸化シリコン層
110の目に見える部分は該開口部の底が取り除かれ、
更に元の場所で十分にドーピングされたN型のポリシリ
コン層123がデポジットされる。次に熱焼きなましが
開口部の底で、バイポーラトランジスタのエミッタを形
成するN型のドーピング領域125を拡散するため行わ
れる。
バイポーラトランジスタのコレクタ部分は図7に示して
いる。このコレクタ部分はベース−エミッタの開口部の
下にあるエピタキシャル層101の一部に対応してお
り、より詳細には図4に示す段階の後(レジスト層10
8の除去の前)すぐに開口部から注入により形成され、
N+ 131(図示していないが、それ自体がP型のシリ
コンウェーハの上に形成されている)型の埋め込み層の
上で広がる領域を含んでいる。事実上横にしかも深さが
エミッタ−領域125の下に限定されているコレクタ領
域130と真性ベース領域はこの様に得られる。
る。このドーピングの集中は本発明に基づきベース−エ
ミッタ開口部の軸に沿って取った断面図から得られてい
る。連続的に次の領域が現れている: −エミッタ領域で、その表面の集中は約1020at./cm3
である、 −真性ベース領域で、その接合部の集中は約数1018a
t./cm3 である、 −エピタキシャル層101の部分で、そのドーピングの
レベルは約1016at./cm3 である、 −領域130で、その最大ドーピングのレベルは約10
17at./cm3 である、 −埋め込み層131で、その最大ドーピングのレベルは
約1019at./cm3 である、 −構造が形成されているP型の基板で、そのドーピング
のレベルは例えば約1015at./cm3 である。
(1400nm)であり、開口部の底が表面から600
nmにあると仮定すると、領域125の厚さは約60n
mであり、開口部の底の下にある領域114の全体の厚
さは約120nmであり、オーバードーピングを受けな
いエピタキシャル層の厚さは約200nmであり、適合
したドーピングのコレクタ領域130の厚さは約200
nmである。
の開口部をエピタキシャル層101に与えることと、こ
の開口部の回り及び底にドーピングされた幾つかのレベ
ルのベースを与えることである。この様に、真性ベース
領域114のドーピングレベルは所望の様に設定でき、
ベース接触領域112に向かう領域115及び117を
含む外因性ベースの抵抗は所望の様に調整でき、ベース
抵抗を最適にし、ベース−エミッタ及びベース−コレク
タの容量を減少させ、エミッタ−ベース接合の逆特性を
改善することができる。実際には、これらのベース−エ
ミッタ及びベース−コレクタの容量は本質的には、一方
ではより多くドーピングされた部分112とエミッタ領
域114の間の距離により、他方ではコレクタ130の
より多くドーピングされた領域により左右される。該開
口部の深さとベースのドーピングのレベルは所要の結果
に基づき調整できる。
種々の変更、修正及び改善を行うことができる可能性が
ある。特に、ベース接触、エミッタ接触、及びコレクタ
接触のリカバリーは記載していないが、図1に関連して
記載した方法で行うことができる。
ポリシリコン領域123の間が短絡するあらゆる危険を
避けるため、窒化シリコン層のデポジットはポリシリコ
ン層105と酸化シリコン層106の間のインターフェ
イスに与えられる。この追加された窒化シリコン層の開
口部の横にある目に見える端はデポジットの上で窒化シ
リコン層120と溶接される。この様に、酸化シリコン
層106の端と窒化シリコン外側の壁との間のインター
フェイスにエッチング剤又はプラズマエッチングの間に
あらゆるエッチングが侵入するいかなる危険も避けられ
る。
常に小さな大きさの構造に適用できることを示したが、
本発明は更により一般的に抵抗及び漂遊容量を最適にし
たい種々の大きさのNPNトランジスタを実現すること
に適用できることを示している。同様に、特別なドーピ
ング及び注入形式の使用を例として示した。当業者はド
ーピングの使用に対し幾つかの周知の変更したものを使
用することができる。
用することができる。例えば、他の材料を窒化シリコン
層120として、及びポリシリコン層121として使用
することができる。これら二つの材料のみは互いに、及
び酸化シリコンに対し選択的にエッチングすることがで
き、第2の材料はスペーサを形成する様にエッチングす
る必要がある。
一部であり、本発明の精神及び範囲であることを意味し
ている。従って、前述の記載は一例であり、これに限定
されない。
記載した方法により製造されたNPNトランジスタを示
す図である。
段階を示す図である。
段階を示す図である。
段階を示す図である。
段階を示す図である。
段階を示す図である。
段階を示す図である。
線である。
Claims (9)
- 【請求項1】 厚い酸化層(102)の中に範囲が定め
られた窓のほぼ中央に形成された開口部で、この開口部
が該厚い酸化層の少なくともほぼ同じ程度の大きさの深
さまでエピタキシャル層(101)に入り込み、該開口
部の壁が酸化シリコンの層(110)と窒化シリコンの
層(120)とでコーティングされており、 該開口部の横の壁と底の壁の一部の上に形成されたポリ
シリコンのスペーサ(121)と、 該開口部内にあり、スペーサ(121)により範囲が定
められた空間内の開口部の底が該エピタキシャル層と接
触して形成されているN型の十分にドーピングされたポ
リシリコン層(123)と、 該開口部の底にあるN型にドーピングされた領域(12
5)と、 該開口部の底にある第1のP型にドーピングされたベー
ス領域(114)と、 該開口部の側面の上にある第2の少なくドーピングされ
たP型の領域(115)と、 該開口部の上部の近くに形成された第3の十分にドーピ
ングされたP型の領域(112)であり、この第3の領
域はN型にドーピングされたポリシリコン層(105)
と接触しており、三つのP型の領域が隣接しておりトラ
ンジスタのベースを形成している、ことを含むことを特
徴とし、該厚い酸化層の中に範囲が定められた窓の中の
エピタキシャル層の中に実現されたNPN型のバイポー
ラトランジスタ。 - 【請求項2】 第3の領域(112)と第2の領域(1
15)との間に第4目のP型にドーピングされた中間領
域(117)を更に含んでいる請求項1に記載のNPN
トランジスタ。 - 【請求項3】 コレクタが開口部内で注入部(130)
から生ずるオーバードーピングの領域及び埋め込み層の
エピタキシャル層(101)の一部から垂直に形成され
ていることを特徴とする請求項1又は2のいずれかに記
載のNPNトランジスタ。 - 【請求項4】 N型のエピタキシャル層にNPNトラン
ジスタを製造する方法であって、 厚い酸化領域(102)内に窓の範囲を定めること、 ポリシリコン層(105)及び酸化シリコン層(10
6)をデポジットすること、 該窓の中央で酸化シリコン(106)及びポリシリコン
(105)の層をかなり切り開くこと、 熱酸化を行うこと、 該酸化シリコンに対し選択的にエッチングが可能な第1
の材料(120)の絶縁層を該開口部内に形成するこ
と、 該酸化シリコンと該第1の材料に対し選択的にエッチン
グが可能な第2の材料(121)内にスペーサを形成す
ること、 該スペーサにより範囲を定められた領域内に該開口部の
底を切り開くこと、 N型にドーピングされたポリシリコン層(123)をデ
ポジットすること、を含み、ポリシリコン(105)と
酸化シリコン(106)層を切り開いた段階の後に、 決められた深さまで該エピタキシャル層(101)を更
に切り開き、該開口部の底でその壁の上にあるエピタキ
シャル層にP型の不純物を注入する、段階を含むことを
特徴とするNPNトランジスタの製造方法。 - 【請求項5】 注入の段階が低い入射角の状態の傾斜の
注入の段階であることを特徴とする請求項4に記載の製
造方法。 - 【請求項6】 大きな入射角でP型のドーピングの量が
多い状態の傾斜した注入の第2の段階を更に含むことを
特徴とする請求項5に記載の製造方法。 - 【請求項7】 エピタキシャル層の中に開口部を形成す
る段階の後に、該エピタキシャル層の中に高いドーピン
グのレベルで、このエピタキシャル層の下に形成された
N+ 型の埋め込み層の近くにN型のコレクタ領域を形成
するためN型の不純物を注入する段階を含むことを特徴
とする請求項4から6のいずれか1つに記載の製造方
法。 - 【請求項8】 第1の材料(120)が窒化シリコンで
あることを特徴とする請求項4に記載の製造方法。 - 【請求項9】 第2の材料(121)がポリシリコンで
あることを特徴とする請求項4に記載の製造方法。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR9614411 | 1996-11-19 | ||
FR9614411A FR2756101B1 (fr) | 1996-11-19 | 1996-11-19 | Procede de fabrication d'un transistor npn dans une technologie bicmos |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH10189788A true JPH10189788A (ja) | 1998-07-21 |
JP3065006B2 JP3065006B2 (ja) | 2000-07-12 |
Family
ID=9497995
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP9333760A Expired - Fee Related JP3065006B2 (ja) | 1996-11-19 | 1997-11-19 | Bicmos技術によるnpnトランジスタ及びその製造方法 |
Country Status (4)
Country | Link |
---|---|
US (3) | US6156616A (ja) |
EP (1) | EP0843351A1 (ja) |
JP (1) | JP3065006B2 (ja) |
FR (1) | FR2756101B1 (ja) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2756101B1 (fr) * | 1996-11-19 | 1999-02-12 | Sgs Thomson Microelectronics | Procede de fabrication d'un transistor npn dans une technologie bicmos |
US6940151B2 (en) * | 2002-09-30 | 2005-09-06 | Agere Systems, Inc. | Silicon-rich low thermal budget silicon nitride for integrated circuits |
US7494887B1 (en) * | 2004-08-17 | 2009-02-24 | Hrl Laboratories, Llc | Method and apparatus for fabricating heterojunction bipolar transistors with simultaneous low base resistance and short base transit time |
KR100818892B1 (ko) * | 2007-03-19 | 2008-04-03 | 동부일렉트로닉스 주식회사 | 바이폴라 트랜지스터 및 그 제조 방법 |
JP2009200384A (ja) * | 2008-02-25 | 2009-09-03 | Elpida Memory Inc | 単結晶層含有基板、soi基板、半導体装置およびそれらの製造方法 |
US8602113B2 (en) | 2008-08-20 | 2013-12-10 | Exxonmobil Research And Engineering Company | Coated oil and gas well production devices |
US8561707B2 (en) | 2009-08-18 | 2013-10-22 | Exxonmobil Research And Engineering Company | Ultra-low friction coatings for drill stem assemblies |
WO2011102820A1 (en) | 2010-02-22 | 2011-08-25 | Exxonmobil Research And Engineering Company | Coated sleeved oil and gas well production devices |
US8590627B2 (en) | 2010-02-22 | 2013-11-26 | Exxonmobil Research And Engineering Company | Coated sleeved oil and gas well production devices |
Family Cites Families (34)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4232439A (en) * | 1976-11-30 | 1980-11-11 | Vlsi Technology Research Association | Masking technique usable in manufacturing semiconductor devices |
US4215418A (en) * | 1978-06-30 | 1980-07-29 | Trw Inc. | Integrated digital multiplier circuit using current mode logic |
US4276543A (en) * | 1979-03-19 | 1981-06-30 | Trw Inc. | Monolithic triple diffusion analog to digital converter |
US4752589A (en) * | 1985-12-17 | 1988-06-21 | Siemens Aktiengesellschaft | Process for the production of bipolar transistors and complementary MOS transistors on a common silicon substrate |
US5354699A (en) * | 1987-05-13 | 1994-10-11 | Hitachi, Ltd. | Method of manufacturing semiconductor integrated circuit device |
US5015594A (en) * | 1988-10-24 | 1991-05-14 | International Business Machines Corporation | Process of making BiCMOS devices having closely spaced device regions |
JPH06101473B2 (ja) * | 1988-12-05 | 1994-12-12 | 日本電気株式会社 | 半導体装置 |
JPH0349234A (ja) * | 1989-07-17 | 1991-03-04 | Fujitsu Ltd | 半導体装置の製造方法 |
US5008207A (en) * | 1989-09-11 | 1991-04-16 | International Business Machines Corporation | Method of fabricating a narrow base transistor |
US4960726A (en) * | 1989-10-19 | 1990-10-02 | International Business Machines Corporation | BiCMOS process |
US5017990A (en) * | 1989-12-01 | 1991-05-21 | International Business Machines Corporation | Raised base bipolar transistor structure and its method of fabrication |
JPH03198371A (ja) * | 1989-12-27 | 1991-08-29 | Oki Electric Ind Co Ltd | 半導体装置の製造方法 |
US5137840A (en) * | 1990-10-24 | 1992-08-11 | International Business Machines Corporation | Vertical bipolar transistor with recessed epitaxially grown intrinsic base region |
US5429959A (en) * | 1990-11-23 | 1995-07-04 | Texas Instruments Incorporated | Process for simultaneously fabricating a bipolar transistor and a field-effect transistor |
JP2625602B2 (ja) * | 1991-01-18 | 1997-07-02 | インターナショナル・ビジネス・マシーンズ・コーポレイション | 集積回路デバイスの製造プロセス |
JPH04361568A (ja) * | 1991-06-10 | 1992-12-15 | Hitachi Ltd | 半導体記憶装置及びその製造方法 |
KR930008018B1 (ko) * | 1991-06-27 | 1993-08-25 | 삼성전자 주식회사 | 바이씨모스장치 및 그 제조방법 |
JP3128267B2 (ja) * | 1991-06-27 | 2001-01-29 | 株式会社東芝 | 半導体集積回路装置の製造方法 |
US5416031A (en) * | 1992-09-30 | 1995-05-16 | Sony Corporation | Method of producing Bi-CMOS transistors |
JP2886420B2 (ja) * | 1992-10-23 | 1999-04-26 | 三菱電機株式会社 | 半導体装置の製造方法 |
US5488003A (en) * | 1993-03-31 | 1996-01-30 | Intel Corporation | Method of making emitter trench BiCMOS using integrated dual layer emitter mask |
JP3176758B2 (ja) * | 1993-06-04 | 2001-06-18 | 富士通株式会社 | 半導体装置の製造方法 |
JPH07106452A (ja) * | 1993-10-04 | 1995-04-21 | Mitsubishi Electric Corp | 半導体装置およびその製造方法 |
US5470766A (en) * | 1994-06-06 | 1995-11-28 | Integrated Devices Technology, Inc. | Efficient method for fabricating optimal BiCMOS N-wells for bipolar and field effect transistors |
JP2606141B2 (ja) * | 1994-06-16 | 1997-04-30 | 日本電気株式会社 | 半導体装置およびその製造方法 |
US5512785A (en) * | 1994-11-30 | 1996-04-30 | Motorola, Inc. | Semiconducter device having an emitter terminal separated from a base terminal by a composite nitride/oxide layer |
JP3444002B2 (ja) * | 1995-02-14 | 2003-09-08 | ソニー株式会社 | 半導体装置およびその製造方法 |
US5478760A (en) * | 1995-03-27 | 1995-12-26 | United Microelectronics Corp. | Process for fabricating a vertical bipolar junction transistor |
KR100208977B1 (ko) * | 1995-06-15 | 1999-07-15 | 윤종용 | 초고속 쌍극성 트랜지스터의 제조방법 |
FR2735904B1 (fr) * | 1995-06-21 | 1997-07-18 | Commissariat Energie Atomique | Procede de realisation d'un semi-conducteur avec une zone fortement dopee situee entre des zones faiblement dopees, pour la fabrication de transistors |
FR2756104B1 (fr) * | 1996-11-19 | 1999-01-29 | Sgs Thomson Microelectronics | Fabrication de circuits integres bipolaires/cmos |
FR2756101B1 (fr) * | 1996-11-19 | 1999-02-12 | Sgs Thomson Microelectronics | Procede de fabrication d'un transistor npn dans une technologie bicmos |
FR2756099B1 (fr) * | 1996-11-19 | 1999-02-12 | Sgs Thomson Microelectronics | Procede de fabrication d'un transistor npn de surface minimale |
FR2757683B1 (fr) * | 1996-12-20 | 1999-03-05 | Sgs Thomson Microelectronics | Transistor bipolaire et capacite |
-
1996
- 1996-11-19 FR FR9614411A patent/FR2756101B1/fr not_active Expired - Fee Related
-
1997
- 1997-11-13 US US08/969,800 patent/US6156616A/en not_active Expired - Lifetime
- 1997-11-18 EP EP97410132A patent/EP0843351A1/fr not_active Withdrawn
- 1997-11-19 JP JP9333760A patent/JP3065006B2/ja not_active Expired - Fee Related
-
2004
- 2004-02-18 US US10/781,329 patent/US20050017325A1/en not_active Abandoned
- 2004-02-24 US US10/785,667 patent/US6984872B2/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JP3065006B2 (ja) | 2000-07-12 |
EP0843351A1 (fr) | 1998-05-20 |
US6984872B2 (en) | 2006-01-10 |
US6156616A (en) | 2000-12-05 |
FR2756101B1 (fr) | 1999-02-12 |
US20040164378A1 (en) | 2004-08-26 |
US20050017325A1 (en) | 2005-01-27 |
FR2756101A1 (fr) | 1998-05-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6900519B2 (en) | Diffused extrinsic base and method for fabrication | |
JPH0689900A (ja) | 自己整合型バイポーラトランジスタ製造方法 | |
JPS6347963A (ja) | 集積回路とその製造方法 | |
JPH0366133A (ja) | ベース接点が垂直な浅いトレンチ型バイポーラ・トランジスタを有するBiCMOS集積回路 | |
JP3200169B2 (ja) | Mosデバイスおよびバイポーラ・デバイスを有する半導体構造の製造方法 | |
JP3065006B2 (ja) | Bicmos技術によるnpnトランジスタ及びその製造方法 | |
JPH0712057B2 (ja) | トランジスタ及びその製造方法 | |
JP2748988B2 (ja) | 半導体装置とその製造方法 | |
JP3353778B2 (ja) | 自己整合性バイポーラ・トランジスタの製造方法 | |
US20050040495A1 (en) | Horizontal current bipolar transistor and fabrication method | |
US5147809A (en) | Method of producing a bipolar transistor with a laterally graded emitter (LGE) employing a refill method of polycrystalline silicon | |
US20030109109A1 (en) | Bipolar device having non-uniform depth base-emitter junction | |
US5880000A (en) | Method for fabricating an NPN transistor of minimum surface | |
JP2985824B2 (ja) | 半導体装置及びその製造方法 | |
JPH05121674A (ja) | BiCMOS集積回路の製造方法 | |
JPH0574789A (ja) | 半導体装置の製造方法 | |
JPH06216140A (ja) | 狭ベース効果を除去するためのトランジスタプロセス | |
JPH03234054A (ja) | 半導体装置の製造方法 | |
JPH06216145A (ja) | 半導体装置の製造方法 | |
JPH0621077A (ja) | 半導体装置およびその製造方法 | |
JPH01268169A (ja) | バイポーラトランジスタ | |
JPH04330775A (ja) | BiCMOS半導体集積装置の製造方法 | |
JPH08264553A (ja) | 半導体装置の製造方法 | |
JPH08204044A (ja) | 半導体装置及びその製造方法 | |
JPH0722433A (ja) | 半導体装置およびその製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20000411 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090512 Year of fee payment: 9 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090512 Year of fee payment: 9 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100512 Year of fee payment: 10 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110512 Year of fee payment: 11 |
|
LAPS | Cancellation because of no payment of annual fees |