JPH08502389A - シール幅を縮小した金属電子パッケージ - Google Patents

シール幅を縮小した金属電子パッケージ

Info

Publication number
JPH08502389A
JPH08502389A JP6510006A JP51000694A JPH08502389A JP H08502389 A JPH08502389 A JP H08502389A JP 6510006 A JP6510006 A JP 6510006A JP 51000694 A JP51000694 A JP 51000694A JP H08502389 A JPH08502389 A JP H08502389A
Authority
JP
Japan
Prior art keywords
package
adhesive
cavity
cover
electronic package
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP6510006A
Other languages
English (en)
Inventor
イー. タイラー,デレク
マフリカー,ディーパック
エム. パスクアロニ,アンソニー
エス. ブラデン,ジェフリー
アール. ホフマン,ポール
Original Assignee
オリン コーポレイション
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by オリン コーポレイション filed Critical オリン コーポレイション
Publication of JPH08502389A publication Critical patent/JPH08502389A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • H01L23/04Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls
    • H01L23/053Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls the container being a hollow construction and having an insulating or insulated base as a mounting for the semiconductor body
    • H01L23/057Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls the container being a hollow construction and having an insulating or insulated base as a mounting for the semiconductor body the leads being parallel to the base
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • H01L23/10Containers; Seals characterised by the material or arrangement of seals between parts, e.g. between cap and base of the container or between leads and walls of the container
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/16Fillings or auxiliary members in containers or encapsulations, e.g. centering rings
    • H01L23/18Fillings characterised by the material, its physical or chemical properties, or its arrangement within the complete device
    • H01L23/24Fillings characterised by the material, its physical or chemical properties, or its arrangement within the complete device solid or gel at the normal operating temperature of the device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/2612Auxiliary members for layer connectors, e.g. spacers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45117Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/45124Aluminium (Al) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45147Copper (Cu) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01012Magnesium [Mg]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01052Tellurium [Te]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01074Tungsten [W]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/095Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00 with a principal constituent of the material being a combination of two or more materials provided in the groups H01L2924/013 - H01L2924/0715
    • H01L2924/097Glass-ceramics, e.g. devitrified glass
    • H01L2924/09701Low temperature co-fired ceramic [LTCC]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1515Shape
    • H01L2924/15153Shape the die mounting substrate comprising a recess for hosting the device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/15165Monolayer substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/157Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2924/15738Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950 C and less than 1550 C
    • H01L2924/15747Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/161Cap
    • H01L2924/1615Shape
    • H01L2924/16151Cap comprising an aperture, e.g. for pressure control, encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/161Cap
    • H01L2924/1615Shape
    • H01L2924/16152Cap comprising a cavity for hosting the device, e.g. U-shaped cap
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/161Cap
    • H01L2924/1615Shape
    • H01L2924/16195Flat cap [not enclosing an internal cavity]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/161Cap
    • H01L2924/163Connection portion, e.g. seal
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Dispersion Chemistry (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)

Abstract

(57)【要約】 パッケージ成分(12,14)が空洞(24)を画定している電子パッケージ(30)が提供される。半導体デバイス(16)およびリードフレーム(20)の一部(18)が空洞(24)の一部を占める。空洞(24)の残りの部分は、シリコーンゲルなどの柔軟性ポリマー(26)で実質的に充填される。空洞(24)は総漏洩破損を最早受けないので、パッケージ(30)を組み立てるのに用いられる接着剤(22)のシール幅を縮小することができ、従って半導体デバイス(16)を配設するのに利用できる面積が増加する。

Description

【発明の詳細な説明】 シール幅を縮小した金属電子パッケージ 本発明は、少なくとも一つの半導体デバイスを収納するための電子パッケージ (electronic package)に関する。更に詳しくは、柔軟性ポリマー(compliantp olymer)でパッケージの空洞(cavity)を充填することによって、接着シール材 のシール幅を縮める。 シリコンベース半導体回路等の集積回路デバイスは、機械的衝撃からそのデバ イスを保護するためにパッケージの内部に収納される。パッケージは、プラスチ ック、セラミック、金属等の種々の材料で製造される。 マフリカー(Mahulikar)等への米国特許第4,939,316号明細書には 、空洞を制限しアノード酸化した、アルミニウム合金ベース及びカバーを有する 金属パッケージが開示されている。リードフレームが、そのベースとカバーとの 間に配置され、その両者へは接着シールリングによって接合されている。集積回 路デバイスは、リードフレームへ電気的に相互連結され、空洞の内部に収納され る。組み立てられたパッケージは軽量で耐久性があり、かつデバイスによって発 生する熱が効率的に放散する。 アルミニウム合金パッケージの構成部分は、パッケージを密閉するために使用 される接着シール材(典型的にはエポキシ樹脂)よりもかなり小さい熱膨脹率を 有する。パッケージを加熱すると、熱によって生じる機械的応力によって、リー ドフレームと接着剤との間に層剥離が生じる。パッケージを加熱又は冷却したと き、パッケージの空洞内部に閉じ込められた空気が膨脹し収縮する。空洞は固定 の容積を有するので、閉じ込められた空気の膨脹及び収縮は、空気圧の変化とし て補償される。その圧力変化によって、実質的に層剥離が生じるような応力がシ ールリング上に働く。 シールリングの層剥離によって、総漏洩破損が生じる。著しい漏洩破損を確認 する一つの方法は、125℃まで加熱した、不活性液体の過フッ化炭化水素の中 に典型的には約1分間、前記パッケージを浸漬することによる。パッケージか ら出てくる泡の流れは、シールの層剥離、及びパッケージの空洞までの通路を示 す。デバイス又は電気回路の腐食原因となる水蒸気及び他の汚染物質が、パッケ ージの空洞に入り得る。 シールの層剥離を防止する一つの方法は、シール道の幅を広げることである。 この解決策は、一次電子パッケージの製造目的、即ち電子デバイスを収納するた めのパッケージ空洞の内部の利用可能な領域を最大にすることに逆行する。電子 パッケージングの一つの永続的目的は、与えられたパッケージ輪郭の内部にでき るだけ大きいデバイスを包むことである。 以下で論じるように、出願人は、シリコーンゲル等の柔軟性ポリマーでパッケ ージの空洞を充填することによって、半導体デバイスのために利用可能な領域を 広げる。ブット(Butt)等への米国特許第4,961,106号明細書では、パ ッケージの空洞は、ヘリウムガス又は水素ガス、及びシリコーン又はケイ酸塩の ゲルのような、良好な熱伝導性を有する流体又はゲルで充填されている。 ファインベルグ(Feinberg)等への米国特許第5,060,114号明細書は 、パッケージの空洞内部に挿入される柔軟性ゲル・パッド(conformable gel pa d)を開示する。そのゲル・パッドは、全体に熱伝導性物質が分散した、シリコ ーン又はポリウレタンでできた圧縮性マトリックスを有する。 チャング(Chang)等への米国特許第4,965,227号明細書に開示され るように、「グロップ・トッピング(Glop topping,どろっとした頂部)」が、 成形したプラスチックパッケージ内に利用される。パッケージの空洞に、シリコ ーン等の軟質ゲルを充填し、環境の干渉を防ぐ。成形樹脂は透水性であるので、 成形パッケージの中にグロップ・トッピングが使用される。グロップ・トッピン グは、水分の拡散を抑制することによって、パッケージの構成部分の腐食を防ぐ 。 熱伝導性を向上させ防湿層を提供する目的で、柔軟性ポリマーのパッケージの 空洞への付加が開示されているが、柔軟性ポリマーは今日までのところシール路 幅を縮小させる目的で用いられたことはないので、固定したパッケージ外形内に 封入することができる電子デバイスの大きさが増加する。 従って、本発明の目的は、幅を縮小した接着剤シールリングを有する電子パッ ケージを提供することである。本発明の特徴は、パッケージ空洞を柔軟性ポリマ ーで充填して、汚染物が入り込むのを防止することである。本発明の利点は、一 層大きな集積回路デバイスまたは複合デバイスを固定したパッケージ外形内に収 容することができることである。本発明のもう一つの利点は、空洞には本質的に 汚染物が含まれていないので、金ベースの結合ワイヤーよりもアルミニウムベー スの結合ワイヤーが用い易くなる。パッケージ空洞にゲルを充填することによっ て、これらの結合ワイヤーは所定場所にしっかりと固定される。結合ワイヤーは 、機械的衝撃または振動中に動かないので、隣り合ったワイヤー同志が接触し、 電気的短絡を引き起こす機会が減少する。または結合ワイヤーが振動すると、ワ イヤーが硬化し、脆くなって分解することがある。 本発明の更にもう一つの利点は、熱硬化性接着剤の他に熱可塑性ポリマーシー ラントを用いてパッケージを組み立てることができることである。パッケージの 蓋を熱可塑性接着剤でシールすることによって、シールしたパッケージを次に開 いて、取替えまたは修理を行うことができる。本発明のもう一つの利点としては 、柔軟性ゲルは紫外線透過性であり且つパッケージのUV透過性のガラス蓋でシ ールしたパッケージは消去可能でプログラミング可能な(EPROM)デバイス を収納するようにように選択することができる。 本発明によれば、接着シールした電子パッケージが提供される。このパッケー ジはベースとカバーとを備え、空洞が画定されている。集積回路デバイスに電気 的に連結しているリードフレームはベースとカバーとの間に配置され、デバイス とリードフレームの一部が空洞内部に入っている。柔軟性ポリマーは、空洞の残 りの部分を実質的に満たしている。シール幅が縮小した接着剤により、リードフ レームがベースおよびカバーに結合されている。 前記の目的、特徴および利点は、明細書および下記の図面の説明から一層明ら かになるであろう。 図1は、先行技術から知られている接着シールした金属パッケージの横断面図 を示している。 図2は、本発明の第一の態様による接着シールした金属パッケージの横断面図 を示している。 図3は、本発明の第二の態様による接着シールした窓枠パッケージの横断面図 を示している。 図4は、先行技術から知られている金属電子パッケージ10の横断面図を示し ている。パッケージ10は、金属ベース12とカバー14を備えている。カバー 14は、典型的にはベース12と同じ材料から作られている。電気伝導度をでき るだけ小さくし、パッケージ重量をできるだけ小さくするため、ベース12およ びカバー14をアルミニウムまたはアルミニウム合金から製造することができる 。一つの好適なアルミニウム合金は米国金属学会(ASM)によりA3003と 命名されており、見掛けの重量組成は銅0.12%、マンガン1.2%および残 部がアルミニウムである。A3003は、パスカローニ(Pasqualoni)らへの米 国特許第5,066,368号明細書に開示されている方法での電解発色(inte gralcolor anodization)によって黒くすることができる。 電子デバイス16は、リードフレーム20の内部リード(inner leads)18 に電気的に連結している。接着剤22により、リードフレーム20がベース12 およびカバー14に結合されている。パッケージ成分と接着剤との間の熱膨張係 数不整合並びにパッケージ空洞24内に閉じ込められている空気圧の変動によっ て生じる応力に耐えるようにするには、接着剤22と他のパッケージ成分との間 に強い粘着力が必要である。総漏洩破損(gross leak failures)を防止するた め、接着剤はエポキシなどの強力な接着力のある熱硬化性ポリマーとなるように 選択される。 「D」で表されるパッケージ10の外縁の寸法は、印刷された回路板(図示せ ず)で利用できるスペースによって決まる。このスペースは限定されており、規 格統一のためのエレクトロニクス産業における趨勢により、通常は「D」に決め られている。デバイス16の最大寸法は、空洞24の寸法によって制限される。 空洞24の寸法を増加するための唯一の方法は、「W」で表されるシール幅を縮 小することである。しかしながら、「W」を限界値以下にまで縮小すると、熱膨 張不整合と空洞圧の変動の組合せによって生じる接着剤に対する機械的応力によ ってシールの層剥離が起こる。ベース12とカバー14がアルミニウム合金であ り、リードフレームが鍍金を施していない銅であり、シーラントがノボラックを ベースとしたエポキシであるときには、この限界値は約3.8mm(0.15イ ンチ)である。 図2は、本発明による電子パッケージ30の横断面を表している。パッケージ 30は、ベース12およびカバー14を備えている。ベース12もカバー14も プラスチック、セラミック、金属または複合材料などの任意の適当な材料から製 造することができるが、金属が好ましい。アルミニウムおよびアルミニウム合金 は重量が小さく且つ金属の熱伝導度が良いため、最も好ましい。ベース12およ びカバー14の一部をアノード酸化して、耐蝕性を増加させ、接着剤22に対す る接着力を向上させることができる。ベース12およびカバー14をASM3x xxおよび6xxxシリーズのアルミニウム合金から成形するのが最も好ましい 。3xxxシリーズのアルミニウム合金は約1.5重量%までのマンガンを他の 合金形成元素と共に含むが、6xxx合金はマグネシウムおよびケイ素をMg2 Siを形成するための近似的比率で含む。いずれの合金も、電解発色(integral color anodization)によって灰〜黒の色を形成することができる。 パッケージ30は、「RW」で表される縮小したシール幅を有する。本発明の 明細書および請求の範囲において用いられる「RW」または縮小したシール幅と は、限界値未満のシールリング幅を意味する。シールリング幅は、空洞が満たさ れていないパッケージにおいて熱によって引き起こされ、圧変動によって引き起 こされる接着剤の層剥離を防止するのに要する幅より小さい。外縁寸法「D」は 変化しないので、シール幅が縮小すると「RW」、空洞24の面積が増加する。 「W」を「RW」まで減少させることができる機構は、空洞24に柔軟性ポリマ ー26を充填することによる方法である。 ベース12とカバー14との間には、リードフレーム20が配置されている。 このリードフレームは、通常は銅または銅合金から製造され、電気伝導度が最大 になるようになっている。集積回路デバイス16は、リードフレーム20の内部 リード部分18に電気的に連結している。電気的連結は、テープ自動化結合 ( TAB)で用いられる薄い結合ワイヤー28または薄い銅箔ストリップ(図示せ ず)によって行うことができる。薄い結合ワイヤーは、金、アルミニウム、銅ま たはこれらの合金などの任意の適当な金属から製造することができる。結合ワイ ヤーは柔軟性ポリマーによって環境上の腐食から保護されているので、高価な 金ベースの結合ワイヤーを用いる必要はない。同様に、柔軟性ポリマー26が用 いられているときには、TABリードを金または他の遮断層でコーティングする 必要はない。 結合ワイヤー28の信頼性は、柔軟性ポリマー26を所定位置にしっかり固定 することによっても保護される。結合ワイヤーは、機械的衝撃や振動によっては 動かない。ワイヤーが運動することによって2つの結合ワイヤーが背っ触して電 気的短絡を生じることがある。振動によりワイヤーが硬化して、このワイヤーが 脆くなり破損しやすくなることがある。このようにして応力を加えると、柔軟性 ポリマーは降伏するが、PDIP(プラスチック製デュアルインラインパッケー ジ)およびPQFP(プラスチック製カッドフラットパッケージ)のような成形 プラスチックパッケージで見られるような熱膨張係数の不整合による結合ワイヤ ーの破損の問題はない。 集積回路デバイス16は空洞24内で自由に浮遊しまたは柔軟性接着剤31に よってパッケージベース12に結合することができる。組み立てを容易にするた め、集積回路デバイス16は通常はダイ接着剤パドルに結合されている。内部リ ード18およびダイ接着剤パドル32並びに半導体デバイス16を含むリードフ レーム20の部分は、空洞24の一部を占めている。接着剤22によって、リー ドフレーム20がベース12および空洞24の両方に接着されている。 実質的には、空洞の残りの部分は、柔軟性ポリマー26によって占められてい る。柔軟性ポリマー26は、粘性液体、ゲルまたは柔軟性プラスチックなどの任 意の好適な材料であることができる。液体の形態で空洞に導入された後、凝固し てゼラチン状固形物となるゼラチン化可能な材料が好ましい。一方、液相では、 ゼラチン化可能な柔軟性ポリマー26の粘度は十分に低くて空洞24の総ての隅 および隠れた部分を満たすものであるべきである。凝固してゲルとなった後は、 粘度は十分高くなってシールリングを通って空洞漏洩が起こらないようにすべき である。凝固したゲルはまた、リードフレーム20、集積回路デバイス16およ び結合ワイヤー28に関して化学的に不活性であるべきである。理想的には、柔 軟性材料26は熱伝導度が良好であり、集積回路デバイス16から熱の除去を容 易にするものであるべきである。しかしながら、金属パッケージでは、熱伝導度 が良いことは決定的なものではなく、ほとんどの熱はベース12を通って消散す るからである。 好ましい柔軟性ポリマーとしては、液体、ゲル、およびゼラチン化可能なシリ コーン、フッ化炭素およびエポキシ樹脂などのプラスチックが挙げられる。最も 好ましいポリマーは、ダウ・コーニング社(ミシガン州、ミドランド)製のゼラ チン化可能なシリコーンである。 一方、柔軟性ポリマーは、液相では、大口径の皮下注射針などの任意の好適な 手段によって第一のガス抜き口34を通って空洞24に導入される。十分な柔軟 性ポリマーを空洞24に導入して、実質的に空洞全体が満たされるようにする。 置換された空気を空洞24から除去するため、第二のガス抜き口36が設けられ ている。柔軟性ポリマーは、第一34および第二36のガス抜き口を両方とも柔 軟性ポリマーが少なくとも部分的に充填するのに十分になるまで、加えられる。 柔軟性ポリマーは、ゼラチン化可能である場合には、凝固してゲルとなり、ガス 抜き口をシールする。 空洞24がゲルで充填されたならば、シールリングの層剥離は問題ではなくな る。パッケージ中の空気は置換されてしまっているので、層剥離は余り起こらな い。パッケージ加熱および冷却中に接着剤に対する圧変動によって引き起こされ る応力は、なくなっている。好都合なことには、接着剤の一部が層剥離しても、 総漏洩破損(gross leak failures)を引き起こさない。混入物のパッケージ空 洞24への流入は、柔軟性ポリマー26によって抑制される。混入物は、結合ワ イヤー28や半導体デバイス16へは到達できない。 結合ワイヤー28は塩化物および他の混入物から完全に保護されているので、 化学的に不活性であるが遥かに高価な金または金合金よりもむしろアルミニウム またはアルミニウム合金結合ワイヤーをを用いることかできるというもう一つの 利点が実現される。 実現される第二の追加の利点は、接着剤22の接着力が余り重要でないことで ある。パッケージ空洞が充填されていないかまたは部分的にしか充填されていな いときには、ポリマー22の層剥離により総漏洩破損(gross leak failures) を生じる。パッケージ空洞24が本発明により実質的に充填されているときには 、 層剥離は許容することができる。接着剤22の主要な機能は、パッケージの密閉 性を保持することから単にパッケージ成分を互いに固定することに変化する。そ の結果、エポキシ樹脂を必要とするような粘着力を有する接着剤よりはむしろ、 熱可塑性ポリマーのような余り粘着力の強くない接着剤を用いることができる。 好適な熱可塑性ポリマーとしては、通常は「ホットメルト」接着剤として表さ れるものが挙げられる。これらの接着剤は好適な充填剤を添加することにより約 175℃まで固形物のままであり、プリント回路基板へのはんだ付けの際にパッ ケージが達することがある高温への瞬間的暴露に耐えることができる。温度が融 点以上に上昇すると、接着剤は速やかに融解して低粘度流体となり、これは温度 が再び低下すると速やかに硬化する。接着剤は熱可塑性であるので、融解/再固 体化工程は反復可能である。ホットメルト接着剤としては、エチレンと酢酸ビニ ルとのコポリマー(EVA)、ポリ酢酸ビニル(PVA)、ポリエチレン、非晶 質ポリプロピレン、スチレンとエラストマー性セグメントまたはエーテルとアミ ドセグメントをベースとするようなブロックコポリマー(すなわち、熱可塑性エ ラストマー)、ポリアミドおよびポリエステルが挙げられる。EVAは、一つの 好ましいホットメルト接着剤である。 熱可塑性ポリマーを接着剤22として用いることの主な利点は、パッケージを シールした後再度開封してデバイスを修理または取替えることができることであ る。修理は、エポキシのような熱硬化性ポリマーでは行うことができない。 図3は、本発明による窓枠パッケージ50の横断面図を示している。パッケー ジは、場合により半導体デバイスを受け入れるための中心が凹んだ領域を含む金 属板52であることがあるベースを有している。この金属板52は任意の好適な 材料から製造することができ、好ましくは金属製であり、最も好ましくはアルミ ニウムまたはアルミニウム合金である。半導体デバイス16に電気的に連結した リードフレーム20が、金属板52と窓枠54との間に設けられている。第一の 接着剤22によって、リードフレーム20が金属板52および窓枠54の両方に 接着されている。窓枠54は、プラスチック、金属またはセラミックなどの適当 な材料から製造される。窓枠の熱膨張係数は金属板52の熱膨張係数とほぼ等し いのが好ましい。窓枠54は最も好ましくは、金属ベース板と同じ材料から製造 される。 リードフレームを接続し、半導体デバイス16を電気的に相互連結した後、金 属板52及び窓枠54によって空洞56を画定する。空洞56を、窓枠54のシ ーリング表面58まで柔軟性ポリマーで充填する。窓枠54の中央部は大きい開 口であるので、小さい直径のチューブで注入する等のあらゆる適切な方法で、柔 軟性ポリマーを導入することができる。柔軟性ポリマーの凝集物がゲルになった 後、第2接着剤によってカバー60をシール表面58に接続する。第2接着剤は 、熱硬化性ポリマー、熱可塑性ポリマー、はんだ等のあらゆる適切な材料である 。カバー60は可動性であるので、ホットメルト接着剤(即ち、EVA)等の熱 可塑性ポリマーが好ましい。カバー60は、プラスチック、セラミック、金属等 のあらゆる適切な材料でも良い。パッケージが熱によって誘導されるたわみを防 止するために、好ましい具体例の一つでは、金属板52と同一の材料でカバー6 0を製造する。 本発明の第二の態様では、カバー60はある波長の電磁線を透過させることが できるガラスとなるように選択される。ある種のデバイスを電磁線に暴露するこ とによりデバイスのメモリーが消されるが、これらのデバイスは通常はEPRO Mデバイスと表される。好ましいカバーは、紫外(UV)線を透過させることが できる。UV透過性のカバーは石英(二酸化ケイ素)である。選択された柔軟性 ポリマーも、UV線に対して透過性であるべきである。このパッケージは他のE PROMパッケージより優れている。パッケージ空洞に柔軟性ポリマーを充填す ることにより、温度が変化し且つ対応する圧が変化しても、ガラスカバーが曲が ってUV線光路に歪みが生じることはない。カバーを熱可塑性接着剤でシールし て、ガラスが傷付けられた場合には取替えることができる。 図3の窓枠パッケージ50は、先行技術で可能であったものよりも大きな半導 体デバイス16または複数のデバイスを固定したパッケージ外形内に収納するこ とができる。凝固した柔軟性ポリマーは層剥離の破壊作用を軽減する。結合ワイ ヤー28は金よりも不活性な材料から製造することができ、カバー14は熱硬化 性ポリマーなどの除去可能な第二の接着剤62でシールすることができる。 本発明の電子パッケージの利点は、下記の実施例から更に明らかになるであろ う。実施例は例示のためのものであり、制限のためのものではない。 実施例 表1に示す幅を有するノボラックベースのエポキシフィルムシールリングを用 いて、一連の金属電子パッケージを組み立てた。パッケージには28mm×28 mm(1.1インチ×1.1インチ)のアノード酸化したアルミニウムベースお よび208鉛銅リードフレームに対してシールされたカバー成分が設けられてい た。組み立てたパッケージを121℃、100%相対湿度で圧力調理器に200 時間入れた後、総漏洩量について試験した。表1に示されるように、パッケージ の臨界値は約3.8mm(0.150インチ)であった。 表1 シールリング幅 総漏洩の結果 破損数/試験数 1.27mm(.050インチ) 8/8 1.91mm(.075インチ) 7/8 2.54mm(.100インチ) 8/8 3.18mm(.125インチ) 6/8 3.81mm(.150インチ) 0/8 パッケージ空洞に本発明による柔軟性ポリマーを充填することにより、総漏洩 破損はなくなり、シールリング幅が2.54mm未満のパッケージを組み立てる ことができた。 シールリング幅を縮小する利点を例示するため、半導体デバイスを配設するの に利用できる典型的なベース(未充填空洞)の部分、シールリング寸法(28m m×3.81mm外寸、20.4mm×3.81mm内寸)、は、次の通りであ る。 ベースの面積 シールリングの面積 =利用可能な面積 (1) 784mm2 − 369mm2 =415mm2 空洞を本発明による柔軟性ポリマーで充填することによって、接着剤シール幅 を約2.54mm以下まで縮小することができ、更に好ましくは約1.25mm 〜約2.0mmの範囲に縮小することができる。好ましい範囲の上限であるシー ル幅2.0mmでは、半導体デバイスを設けるのに利用できる面積は、 (2) 784mm2 − 246mm2 =538mm2 となり、 半導体デバイスを設けるのに利用できる面積は123mm2または約30%増 加した。 本発明によれば、シールリング幅が縮小し、上記の目的、手段および利点を完 全に満足する接着剤によりシールした電子パッケージが提供されたことは明らか である。本発明をその態様と組合せて記載してきたが、上記の説明を考慮すれば 、当業者には多くの代替物、改質および変更が明白であることは明らかである。 従って、本発明は、請求の範囲の精神および広い範囲内にあるこれら総ての代替 物、改質および変更を包含するものとする。
【手続補正書】特許法第184条の7第1項 【提出日】1994年2月4日 【補正内容】 請求の範囲 1.電子パッケージ(30,50)において、 空洞(24,56)を画定するベース(12,52)およびカバー(14,6 0)、(前記ベース(12,52)は更に前記電子パッケージ(30,50)の 外縁寸法を画定する。)と、 前記ベース(12,52)および前記カバー(14,60)の間に設けられた リードフレーム(20)と、 前記リードフレーム(20)に電気的に接続した半導体デバイス(16)(前 記半導体デバイス(16)、および前記リードフレーム(20)の一部は前記空 洞(24,56)の一部を占める。)と、 前記空洞(24,56)の残りの部分を実質的に占める柔軟性ポリマー(26 )と、 前記柔軟性ポリマー(26)を欠いている該パッケージ(30,50)におけ る熱膨張の不整合および空洞の圧変動の組合せによるシールの層剥離を防止する のに有効なシール幅(W)未満のシール幅(RW)を有する第一の接着剤(22 )(前記第一の接着剤(22)は、前記リードフレーム(20)を前記ベース( 12,52)に接着する。)とを特徴とする、電子パッケージ(30,50)。 2.第二の接着剤(22)が、前記リードフレーム(20)を前記カバー(1 4)に結合させる、請求の範囲第1項に記載の電子パッケージ(30)。 3.前記第一の接着剤(22)が窓枠(54)の一方の側を前記リードフレー ム(20)に接着し、第二の接着剤(62)が前記窓枠(54)の反対側を前記 カバー(60)に接着する、請求の範囲第1項に記載の電子パッケージ。 4.前記の柔軟性ポリマー(26)が、粘性液体、ゲルおよび柔軟性プラスチ ックから成る群から選択される、請求の範囲第2項または第3項に記載の電子パ ッケージ(30,50)。
───────────────────────────────────────────────────── フロントページの続き (81)指定国 EP(AT,BE,CH,DE, DK,ES,FR,GB,GR,IE,IT,LU,M C,NL,PT,SE),OA(BF,BJ,CF,CG ,CI,CM,GA,GN,ML,MR,NE,SN, TD,TG),AU,BB,BG,BR,BY,CA, CZ,FI,HU,JP,KP,KR,KZ,LK,M G,MN,MW,NO,NZ,PL,RO,RU,SD ,SK,UA,VN (72)発明者 パスクアロニ,アンソニー エム. アメリカ合衆国 06514 コネチカット州 ハムデン,フェアービュー アベニュー 219 (72)発明者 ブラデン,ジェフリー エス. アメリカ合衆国 95035 カリフォルニア 州ミルピタス,コスティガン サークル 563 (72)発明者 ホフマン,ポール アール. アメリカ合衆国 95356 カリフォルニア 州モデスト,アメリカン アベニュー 5542

Claims (1)

  1. 【特許請求の範囲】 1.空洞(24,56)を画定するベース(12,52)およびカバー(14 ,60)、 前記ベース(12,52)およびカバー(14,60)の間に設けられたリー ドフレーム(20)、 シール幅が縮小し(RW)、前記リードフレーム(20)を前記ベース(12 ,52)に結合する第一の接着剤(22)、 前記リードフレーム(20)に電気的に連結した半導体デバイス(16)であ って、前記の半導体デバイス(16)および前記リードフレーム(20)の一部 が前記空洞(24,56)の一部を占めるもの、および 前記空洞(24,56)の残りの部分を実質的に占める柔軟性ポリマー(26 )を特徴とする、電子パッケージ(30,50)。 2.第二の接着剤(22)が、前記リードフレーム(20)を前記カバー(1 4)に結合させる、請求の範囲第1項に記載の電子パッケージ(30)。 3.前記第一の接着剤(22)が窓枠(54)の一方の側を前記リードフレー ム(20)に接着し、第二の接着剤(62)が前記窓枠(54)の反対側を前記 カバー(60)に接着する、請求の範囲第1項に記載の電子パッケージ。 4.前記の柔軟性ポリマー(26)が、粘性液体、ゲルおよび柔軟性プラスチ ックから成る群から選択される、請求の範囲第2項または第3項に記載の電子パ ッケージ(30,50)。 5.前記柔軟性ポリマーがゲルである、請求の範囲第4項に記載の電子パッケ ージ(30,50)。 6.前記第二の接着剤(22,62)が熱硬化性ポリマーおよび熱可塑性ポリ マーから成る群から選択される、請求の範囲第4項に記載の電子パッケージ(3 0,50)。 7.前記第二の接着剤(22,62)が熱可塑性ポリマーである、請求の範囲 第6項に記載の電子パッケージ(30,50)。 8.前記ベース(12,52)およびカバー(14,60)が金属製である、 請求の範囲第7項に記載の電子パッケージ(30,50)。 9.前記ベース(12,52)およびカバー(14,60)がアノード酸化し たアルミニウムである、請求の範囲第8項に記載の電子パッケージ(30,50 )。 10.前記カバー(14,60)が、所望な電磁線に対して透過性のガラスで ある、請求の範囲第7項に記載の電子パッケージ(30,50)。 11.前記ベース(12,52)がアノード酸化したアルミニウムであり、前 記カバー(14,60)が二酸化ケイ素である、請求の範囲第10項に記載の電 子パッケージ(30,50)。
JP6510006A 1992-10-13 1993-09-22 シール幅を縮小した金属電子パッケージ Pending JPH08502389A (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US959,571 1992-10-13
US07/959,571 US5324888A (en) 1992-10-13 1992-10-13 Metal electronic package with reduced seal width
PCT/US1993/008891 WO1994009512A1 (en) 1992-10-13 1993-09-22 Metal electronic package with reduced seal width

Publications (1)

Publication Number Publication Date
JPH08502389A true JPH08502389A (ja) 1996-03-12

Family

ID=25502156

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6510006A Pending JPH08502389A (ja) 1992-10-13 1993-09-22 シール幅を縮小した金属電子パッケージ

Country Status (10)

Country Link
US (2) US5324888A (ja)
EP (1) EP0664924A4 (ja)
JP (1) JPH08502389A (ja)
KR (1) KR950703795A (ja)
AU (1) AU5132693A (ja)
CA (1) CA2145076A1 (ja)
MX (1) MX9306317A (ja)
PH (1) PH31026A (ja)
TW (1) TW241389B (ja)
WO (1) WO1994009512A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002057182A (ja) * 2000-08-10 2002-02-22 Denso Corp 半導体装置

Families Citing this family (67)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5585600A (en) * 1993-09-02 1996-12-17 International Business Machines Corporation Encapsulated semiconductor chip module and method of forming the same
US5455456A (en) * 1993-09-15 1995-10-03 Lsi Logic Corporation Integrated circuit package lid
DE4405710A1 (de) * 1994-02-23 1995-08-24 Bosch Gmbh Robert Vorrichtung mit einer Trägerplatte und Verfahren zum Aufbringen eines Passivierungsgels
WO1995027308A1 (en) * 1994-04-05 1995-10-12 Olin Corporation Cavity filled metal electronic package
US6020219A (en) * 1994-06-16 2000-02-01 Lucent Technologies Inc. Method of packaging fragile devices with a gel medium confined by a rim member
US5629835A (en) * 1994-07-19 1997-05-13 Olin Corporation Metal ball grid array package with improved thermal conductivity
KR960706692A (ko) * 1994-10-14 1996-12-09 존 엠. 클락 3세 윈도우를 포함하는 집적회로 패키지 조립체 및 그 제조 방법(integrated circuit package assembly including a window and methods of manufacturing)
US5542175A (en) * 1994-12-20 1996-08-06 International Business Machines Corporation Method of laminating and circuitizing substrates having openings therein
JP3269745B2 (ja) 1995-01-17 2002-04-02 株式会社日立製作所 モジュール型半導体装置
US5844309A (en) * 1995-03-20 1998-12-01 Fujitsu Limited Adhesive composition, semiconductor device using the composition and method for producing a semiconductor device using the composition
US5566448A (en) * 1995-06-06 1996-10-22 International Business Machines Corporation Method of construction for multi-tiered cavities used in laminate carriers
US5767447A (en) * 1995-12-05 1998-06-16 Lucent Technologies Inc. Electronic device package enclosed by pliant medium laterally confined by a plastic rim member
EP0778616A3 (en) * 1995-12-05 1999-03-31 Lucent Technologies Inc. Method of packaging devices with a gel medium confined by a rim member
US5939785A (en) * 1996-04-12 1999-08-17 Texas Instruments Incorporated Micromechanical device including time-release passivant
US5894167A (en) * 1996-05-08 1999-04-13 Micron Technology, Inc. Encapsulant dam standoff for shell-enclosed die assemblies
TW392315B (en) * 1996-12-03 2000-06-01 Nippon Electric Co Boards mounting with chips, mounting structure of chips, and manufacturing method for boards mounting with chips
US5898572A (en) * 1996-12-24 1999-04-27 Decibel Instruments, Inc. Method and apparatus for the mitigation of noise generated by personal computers
US6020628A (en) * 1997-07-21 2000-02-01 Olin Corporation Optical component package with a hermetic seal
US5990418A (en) * 1997-07-29 1999-11-23 International Business Machines Corporation Hermetic CBGA/CCGA structure with thermal paste cooling
JPH1197656A (ja) * 1997-09-22 1999-04-09 Fuji Electric Co Ltd 半導体光センサデバイス
US5929515A (en) * 1997-10-01 1999-07-27 The Charles Stark Draper Laboratory, Inc. Gettering enclosure for a semiconductor device
EP1038312A1 (en) * 1998-01-07 2000-09-27 Fed Corporation Assembly for and method of packaging integrated display devices
IL123207A0 (en) * 1998-02-06 1998-09-24 Shellcase Ltd Integrated circuit device
JP3846094B2 (ja) * 1998-03-17 2006-11-15 株式会社デンソー 半導体装置の製造方法
US6621173B1 (en) * 1998-07-23 2003-09-16 Dow Corning Toray Silicone Co., Ltd. Semiconductor device having an adhesive and a sealant
US6521989B2 (en) * 1998-10-08 2003-02-18 Honeywell Inc. Methods and apparatus for hermetically sealing electronic packages
US6753922B1 (en) 1998-10-13 2004-06-22 Intel Corporation Image sensor mounted by mass reflow
JP3395164B2 (ja) * 1998-11-05 2003-04-07 インターナショナル・ビジネス・マシーンズ・コーポレーション 半導体装置
JP2000228467A (ja) * 1998-12-02 2000-08-15 Toshiba Corp 半導体封止用樹脂組成物及び半導体装置とその製造方法
DE19958229B4 (de) * 1998-12-09 2007-05-31 Fuji Electric Co., Ltd., Kawasaki Optisches Halbleiter-Sensorbauelement
DE19983826T1 (de) * 1998-12-21 2002-03-07 Intel Corp Mit einem Fenster versehenes nicht-keramisches Gehäuse mit einem eingebetteten Rahmen
US6369452B1 (en) * 1999-07-27 2002-04-09 International Business Machines Corporation Cap attach surface modification for improved adhesion
EP1240808B1 (en) * 1999-12-17 2003-05-21 Osram Opto Semiconductors GmbH Encapsulation for organic led device
US7394153B2 (en) * 1999-12-17 2008-07-01 Osram Opto Semiconductors Gmbh Encapsulation of electronic devices
KR100763246B1 (ko) * 2000-09-22 2007-10-04 아이신에이더블류 가부시키가이샤 전자회로가 있는 구동장치
US6512183B2 (en) * 2000-10-10 2003-01-28 Matsushita Electric Industrial Co., Ltd. Electronic component mounted member and repair method thereof
JP4130527B2 (ja) * 2000-12-13 2008-08-06 三菱電機株式会社 半導体装置
JP2002198664A (ja) * 2000-12-26 2002-07-12 Seiko Instruments Inc 携帯電子機器
KR20030001039A (ko) * 2001-06-28 2003-01-06 동부전자 주식회사 반도체 캡슐화 구조
US6683250B2 (en) * 2001-07-25 2004-01-27 Visteon Global Technologies, Inc. Protected electronic assembly
US6933537B2 (en) * 2001-09-28 2005-08-23 Osram Opto Semiconductors Gmbh Sealing for OLED devices
JP3788760B2 (ja) * 2001-11-09 2006-06-21 三菱電機株式会社 半導体装置
US6590269B1 (en) * 2002-04-01 2003-07-08 Kingpak Technology Inc. Package structure for a photosensitive chip
JP3566957B2 (ja) * 2002-12-24 2004-09-15 沖電気工業株式会社 半導体装置及びその製造方法
DE10313835A1 (de) * 2003-03-21 2004-09-30 Tyco Electronics Pretema Gmbh & Co.Kg Baueinheit und Verfahren zur Herstellung einer solchen Baueinheit
JP4223851B2 (ja) * 2003-03-31 2009-02-12 ミツミ電機株式会社 小型カメラモジュール
JP2004363380A (ja) * 2003-06-05 2004-12-24 Sanyo Electric Co Ltd 光半導体装置およびその製造方法
US20050012197A1 (en) * 2003-07-15 2005-01-20 Smith Mark A. Fluidic MEMS device
TW593127B (en) * 2003-08-18 2004-06-21 Prime View Int Co Ltd Interference display plate and manufacturing method thereof
CN100413060C (zh) * 2003-09-04 2008-08-20 松下电器产业株式会社 半导体装置
US8124434B2 (en) * 2004-09-27 2012-02-28 Qualcomm Mems Technologies, Inc. Method and system for packaging a display
US7424198B2 (en) 2004-09-27 2008-09-09 Idc, Llc Method and device for packaging a substrate
US20060270106A1 (en) * 2005-05-31 2006-11-30 Tz-Cheng Chiu System and method for polymer encapsulated solder lid attach
US20070012481A1 (en) * 2005-07-18 2007-01-18 Helmut Prager Circuit board/envelope compound structure
JP4818654B2 (ja) * 2005-07-25 2011-11-16 ソニーケミカル&インフォメーションデバイス株式会社 発光素子の封止方法
US7417307B2 (en) * 2005-07-29 2008-08-26 Hewlett-Packard Development Company, L.P. System and method for direct-bonding of substrates
US7781697B2 (en) * 2006-04-10 2010-08-24 Hewlett-Packard Development Company, L.P. Micro-display and methods
US7700414B1 (en) 2007-02-22 2010-04-20 Unisem (Mauritius) Holdings Limited Method of making flip-chip package with underfill
JP2008270518A (ja) * 2007-04-20 2008-11-06 Nec Saitama Ltd ノイズシールドケースおよび電子部品のシールド構造
US9070679B2 (en) 2009-11-24 2015-06-30 Marvell World Trade Ltd. Semiconductor package with a semiconductor die embedded within substrates
DE102011088495A1 (de) * 2011-12-14 2013-06-20 Endress + Hauser Flowtec Ag Gehäusedeckel für ein Elektronik-Gehäuse bzw. damit gebildetes Elektronik-Gehäuse
JP5956783B2 (ja) * 2012-03-02 2016-07-27 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
CA2942822A1 (en) 2014-03-31 2015-10-08 Multerra Bio, Inc. Low-cost packaging for fluidic and device co-integration
DE102014217351A1 (de) * 2014-08-29 2016-03-03 Robert Bosch Gmbh Modulanordnung sowie Getriebesteuermodul
ES2909452T3 (es) * 2014-10-14 2022-05-06 Carel Ind Spa Dispositivo de control para sistemas de refrigeración y acondicionamiento
CN110572975B (zh) * 2018-06-05 2020-12-15 台达电子工业股份有限公司 具有定位内部电路基板功能的电源供应器及其制作方法
DE102019219381A1 (de) * 2019-12-11 2021-06-17 Zf Friedrichshafen Ag Steckeranordnung

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6351542B2 (ja) * 1982-02-05 1988-10-14 Hitachi Ltd
JPH0249373B2 (ja) * 1985-09-17 1990-10-30 Kawasaki Steel Co
JPH03163227A (ja) * 1990-10-29 1991-07-15 Mitsubishi Electric Corp 電磁連結装置

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4079511A (en) * 1976-07-30 1978-03-21 Amp Incorporated Method for packaging hermetically sealed integrated circuit chips on lead frames
JPS5637656A (en) * 1979-09-04 1981-04-11 Nec Corp Airtight container with light transmission opening
JPS6150351A (ja) * 1984-08-20 1986-03-12 Oki Electric Ind Co Ltd Eprom装置
US4709301A (en) * 1985-09-05 1987-11-24 Nec Corporation Package
JPS62145748A (ja) * 1985-12-19 1987-06-29 Mitsubishi Electric Corp 半導体装置
US4965227A (en) * 1987-05-21 1990-10-23 Olin Corporation Process for manufacturing plastic pin grid arrays and the product produced thereby
US4961106A (en) * 1987-03-27 1990-10-02 Olin Corporation Metal packages having improved thermal dissipation
US4897508A (en) * 1988-02-10 1990-01-30 Olin Corporation Metal electronic package
US5019892A (en) * 1988-02-18 1991-05-28 Amp Incorporated Chip carrier with accumulator
US5023398A (en) * 1988-10-05 1991-06-11 Olin Corporation Aluminum alloy semiconductor packages
US4939316A (en) * 1988-10-05 1990-07-03 Olin Corporation Aluminum alloy semiconductor packages
US5060114A (en) * 1990-06-06 1991-10-22 Zenith Electronics Corporation Conformable pad with thermally conductive additive for heat dissipation
US5066368A (en) * 1990-08-17 1991-11-19 Olin Corporation Process for producing black integrally colored anodized aluminum components
NO911774D0 (no) * 1991-05-06 1991-05-06 Sensonor As Anordning ved innkapsling av et funksjonsorgan, samt fremgangsmaate for fremstilling av samme.

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6351542B2 (ja) * 1982-02-05 1988-10-14 Hitachi Ltd
JPH0249373B2 (ja) * 1985-09-17 1990-10-30 Kawasaki Steel Co
JPH03163227A (ja) * 1990-10-29 1991-07-15 Mitsubishi Electric Corp 電磁連結装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002057182A (ja) * 2000-08-10 2002-02-22 Denso Corp 半導体装置

Also Published As

Publication number Publication date
CA2145076A1 (en) 1994-04-28
EP0664924A1 (en) 1995-08-02
PH31026A (en) 1997-12-29
US5324888A (en) 1994-06-28
EP0664924A4 (en) 1995-08-30
TW241389B (ja) 1995-02-21
WO1994009512A1 (en) 1994-04-28
AU5132693A (en) 1994-05-09
MX9306317A (es) 1994-04-29
US5399805A (en) 1995-03-21
KR950703795A (ko) 1995-09-20

Similar Documents

Publication Publication Date Title
JPH08502389A (ja) シール幅を縮小した金属電子パッケージ
US5458716A (en) Methods for manufacturing a thermally enhanced molded cavity package having a parallel lid
US5177669A (en) Molded ring integrated circuit package
US5650663A (en) Electronic package with improved thermal properties
US4897508A (en) Metal electronic package
US8039945B2 (en) Plastic electronic component package
TW468257B (en) Exposed heat spreader with seal ring
KR20050031877A (ko) 반도체 장치 및 그 제조 방법
JP6797951B2 (ja) パワー半導体モジュール装置及びその製造方法
JPH09511617A (ja) キャビティの充填がなされた金属製電子パッケージ
JPH06224314A (ja) 半導体装置
JP3070929B2 (ja) パッケージの組立方法とパッケージ
EP0881677A1 (en) Semiconductor device and multilayered lead frame used for the same
EP4241349B1 (en) Semiconductor side emitting laser on board package and method forming same
JPH07307350A (ja) 半導体リードフレ−ムおよびパッケージ
JPH0846093A (ja) 半導体装置とその製法
CA1304172C (en) Metal electronic package
JPH07193181A (ja) 半導体パッケージの製造方法
JPH08148645A (ja) 樹脂封止型半導体装置
JPS62252154A (ja) 半導体装置
JPH0786455A (ja) 半導体装置とその製造方法
JPH08264672A (ja) 樹脂封止セラミック製パッケージ及びその製造方法
JPH0799270A (ja) 半導体装置
JPH09134996A (ja) 樹脂封止型半導体装置及びその製造方法
JPH06224326A (ja) 放熱器及びこの放熱器を用いた半導体パッケージ