JPH0323710A - 遅延回路 - Google Patents

遅延回路

Info

Publication number
JPH0323710A
JPH0323710A JP1158958A JP15895889A JPH0323710A JP H0323710 A JPH0323710 A JP H0323710A JP 1158958 A JP1158958 A JP 1158958A JP 15895889 A JP15895889 A JP 15895889A JP H0323710 A JPH0323710 A JP H0323710A
Authority
JP
Japan
Prior art keywords
circuit
fuse
transistor
input
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1158958A
Other languages
English (en)
Inventor
Yasuhiko Okasaka
岡阪 康彦
Kazunari Inoue
一成 井上
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP1158958A priority Critical patent/JPH0323710A/ja
Publication of JPH0323710A publication Critical patent/JPH0323710A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Pulse Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明は半導体装置に係り特に、その遅延回路に関す
るものである。
〔従来の技術および発明が解決しようとする課題〕gJ
3図は従来の遅延回路の回路図、第3図は第1図の回路
の入出力信号の波形図で、図において、(1)は反転回
路でA−Dの4個の反転回路(1)直列に接続されてい
る。遅延時間は反転回路(1)の直列の数と反転回路を
構威しているトランジスタ(図示せず)のゲート長によ
り決まってしまう。そして遅延時間を変えるには反転回
路{1}の数を減らすか又は増す、もしくはトランジス
タのゲート長を変えなければならず、このため,新たに
マスク等を作らなければならないという問題点があった
この発明は上記のような問題点を解消するためになされ
たもので、ヒューズを切り離すことによって遅延時間を
変化させることのできる遅延回路を得ることを目的とす
る。
〔課題を解決するための手段〕
この発明に・係る遅延回路は反転回路の出力でゲートが
制御されるトランジスタによって、ソースが電源、もし
くはグランドに接続され、ドレインと反転回路の入力の
間にヒューズを設けたものである。
C作用〕 この発明における遅延回路は反転回路の入力部と、反転
回路の出力により制御されるトランジスタのドレインの
間にヒューズを設けることにより遅延時間を短くする。
[実施例] 以下、この発明の一実施例を図について説明する。第1
図はこの発明の一実施を示す遅延回路の回路図で、図中
符号(1)は前記従来のものと同一である。図において
、(2)は電源,(3)はPチャネルトランジスタ、(
4)はヒューズ、(5)はnチャネルトランジスタ、(
6)はグランドである。
入力信号がHからLに変化したとすると、変化した瞬間
はAの反転回路の出力はLの状態でトランジスタ をO
NL,ている。このため反転回路A(1)の入力部はH
の状態のままである。これにより、反転回路A(1)の
入力部がHからLに変化するのに時間がかかる。それで
出力は従来の反転回路だけの回路よりも遅延が生じる。
同様に入力信号がLからHに変化したとすると、変化し
た瞬間は反転回路C(1)の出力はHの状態でトランジ
スタ15)をONしている。このため反転回路C(1》
の入力部はLの状態のままである。これにより、反転回
路C(1)の入力部がLからHに変化するのに時間がか
かる。それで出力は従来の反転回路だけの回路よりも遅
延が生じる。もし、この遅延回路で得られた遅延時間が
長い場合、この回路Iこ付けられたヒュ一ズ(4)を切
断することにより遅延時間を短くでき.る。
〔発明の効果〕
以上のようにこの発明によれば、ヒューズを切断するこ
とで遅延時間を短く調整することができる効果がある。
【図面の簡単な説明】
第1図はこの発明の一実施例による遅延回路の回路図、
第2図は第1図の入出力信号の波形図一第3図は従来の
遅延回路の回路図、第4図は第3図の入出力信号の波形
図である。 図において、(1)は反転回路,(2)は電源、(3)
はPチャネルトランジスタ、(4)はヒューズ、(5)
はnチャネルトランジスタ、(6)はグランドを示す。 なお、図中、同一符号は同一、又は相当部分を示す。

Claims (1)

    【特許請求の範囲】
  1. 反転回路の出力がMOSトランジスタのゲートに入力さ
    れ、ソースが電源又はグランドに接続し、前記反転回路
    の入力とドレインの間にヒューズを設けたことを特徴と
    する遅延回路。
JP1158958A 1989-06-20 1989-06-20 遅延回路 Pending JPH0323710A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1158958A JPH0323710A (ja) 1989-06-20 1989-06-20 遅延回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1158958A JPH0323710A (ja) 1989-06-20 1989-06-20 遅延回路

Publications (1)

Publication Number Publication Date
JPH0323710A true JPH0323710A (ja) 1991-01-31

Family

ID=15683065

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1158958A Pending JPH0323710A (ja) 1989-06-20 1989-06-20 遅延回路

Country Status (1)

Country Link
JP (1) JPH0323710A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5781338A (en) * 1994-11-17 1998-07-14 Carl Zeiss Stiftung Microscope stage
DE10200875B4 (de) * 2001-05-29 2009-04-02 Samsung Electronics Co., Ltd., Suwon Einstellschaltung für die Übergangsverzögerung eines gepulsten Signals

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5781338A (en) * 1994-11-17 1998-07-14 Carl Zeiss Stiftung Microscope stage
DE10200875B4 (de) * 2001-05-29 2009-04-02 Samsung Electronics Co., Ltd., Suwon Einstellschaltung für die Übergangsverzögerung eines gepulsten Signals

Similar Documents

Publication Publication Date Title
EP0344604A3 (en) Output circuit for use in a semiconductor ic
JPS62239398A (ja) 半導体メモリ
JPH04130770A (ja) 半導体集積回路
KR960009408A (ko) 노이즈 감소 출력 버퍼
JPS63125017A (ja) 3ステ−ト付相補型mos集積回路
JPH04284021A (ja) 出力回路
JPH0323710A (ja) 遅延回路
JPH06343025A (ja) シュミット・トリガ回路
JPH04217116A (ja) 出力回路
JPH0263306A (ja) 入力アンプ回路
KR0122313Y1 (ko) 출력 버퍼
JPS6119227A (ja) Mos入力回路装置
JPH08222947A (ja) 発振回路
JPS6249440A (ja) キヤリ生成回路
JPH0567956A (ja) コンバータ回路
JPH04123520A (ja) 出力バッファ回路
JPH02254814A (ja) 3ステート出力バッファ回路
JPH04271516A (ja) 半導体集積回路装置
JPH03283815A (ja) 出力バッファ回路
JPH01162414A (ja) 出力回路
JPH05129907A (ja) 信号遅延装置
JPH0548023A (ja) 半導体集積回路
JPH02295308A (ja) 半導体装置
JPH0442611A (ja) 出力回路
JPH05136630A (ja) Cmos水晶発振回路用増幅回路及びその使用方法