JPH01259660A - 時分割交換機における交信中呼の救済方式 - Google Patents

時分割交換機における交信中呼の救済方式

Info

Publication number
JPH01259660A
JPH01259660A JP8722388A JP8722388A JPH01259660A JP H01259660 A JPH01259660 A JP H01259660A JP 8722388 A JP8722388 A JP 8722388A JP 8722388 A JP8722388 A JP 8722388A JP H01259660 A JPH01259660 A JP H01259660A
Authority
JP
Japan
Prior art keywords
switching
switching control
communication
central processing
processing unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP8722388A
Other languages
English (en)
Other versions
JP2576580B2 (ja
Inventor
Nobuyuki Shiina
椎名 信之
Masahiro Kato
加藤 誠宏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Oki Electric Industry Co Ltd
KDDI Corp
Original Assignee
Kokusai Denshin Denwa KK
Oki Electric Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kokusai Denshin Denwa KK, Oki Electric Industry Co Ltd filed Critical Kokusai Denshin Denwa KK
Priority to JP63087223A priority Critical patent/JP2576580B2/ja
Publication of JPH01259660A publication Critical patent/JPH01259660A/ja
Application granted granted Critical
Publication of JP2576580B2 publication Critical patent/JP2576580B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
  • Monitoring And Testing Of Exchanges (AREA)
  • Exchange Systems With Centralized Control (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は時分割交換機における中央処理装置切り換え時
の交信中呼の救済方法に関するものである。
(従来の技術) 第5図は従来の時分割交換機を示すシステム構成図であ
る。同図において、51は回線間の通信のスイッチング
制御を行なうスイッチング制御装置、52.54はスイ
ッチング制御装置51及び後述する各装置を制御すると
共に交換処理に関したあらゆる処理を行なう中央処理装
置、53.55はプログラムあるいはデータを記憶する
主記憶装置、56゜58は中央処理装置52.54と後
述する外部記憶装置57.59との接続を制御する接続
用チャネル装置、57 、59は外部記憶装置である。
なお、中央処理装置52.54と外部記憶装置57 、
59は各々二重化構成となっている。
次に、第5図に示すシステム構成を有する従来の交換機
における交信中耳の救済方法の一般的な方法を説明する
と、各通信回線の信号シーケンスに従ったデータは主記
憶装置53.55に格納される。
しかし、プログラムの暴走等により破壊される可能性が
あり、信頼性に乏しいため外部記憶装置57゜59に格
納するのが一般的であった。
(発明が解決しようとする8題) しかしながら、上記従来の方法では呼の救済において中
央処理装置の系が切り換えられると、切り換えられた交
換処理を開始する側が外部記憶装置57あるいは59か
らシーケンスデータを読み出して処理を行なうため各通
信のシーケンスの変化時に1にそのデータを転送すると
共に必要なデータを二重化された外部記憶装置57.5
9にも書き込みをしなければならないという問題点があ
った。
本発明はこれらの問題点を解決するためのもので、交信
中耳の救済処理が簡単にできる時分割交換機における交
信中耳の救済方法を提供できる。
(8題を解決するための手段) 本発明は前記問題点を解決するために、複数の回線を収
容し、各回線間の通信信号の転送制御を主機能とするス
イッチング制御装置と、このスイッチング制御装置を含
む全ての装置を制御すると共に各回線間の通信に必要な
処理等を行なう二重化された中央処理装置とから構成さ
れた時分割交換機において、スイッチング制御装置内に
、通信回線間の発呼から復旧に至るまでの接続シーケン
スに従って通信信号のスイッチング制御等を行なうため
に、1通信当り1ワードを割当てられた複数ワードから
なるスイッチングメモリを設けたことに特徴がある。
(作用) 以上のような構成を有する本発明によれば、接続シーケ
ンス毎に必要なデータを中央処理装置がスイッチングメ
モリに書き込む。スイッチング制御装置はスイッチング
メモリを時分割に読み出して各通信信号の転送制御を行
なう機能を有した時、又は交換処理中の中央処理装置の
障害等により系を切り換えた時、切り換えられて交換処
理を開始する中央処理装置がスイッチング制御装置内の
スイッチングメモリから必要データを取り出して処理す
る。
したがって、本発明は前記問題点を解決することができ
、交信中耳の救済処理が簡単にできる時分割交換機にお
ける交信中耳の救済方式を提供できる。
(実施例) 以下、本発明の一実施例を図面に基づいて説明する。
第1図は本発明の一実施例を示すシステム構成図である
。同図において、第5図と同じ参照番号は同じ構成要素
を示す。異なる構成要素として、1は回線間の信号のス
イッチング制御等をするためのスイッチングメモリを有
するスイッチング制御装置で、加入者回線(L側)をn
回線、中継線(T側)をm回線収容し、後述する信号組
立分解装置2と試験符号送受信装置3とも接続され、ス
イッチングメモリを時分割に読み出し指定された回線間
の信号のスイッチング制御をするのが主な機能である。
2はスイッチング制御装置1内のスイッチングメモリで
指定された回線(L、T側)からの信号を受信し、組立
て、あるいは指定された回線へ交換機から指示された信
号を分解して送出するための信号組立分解装置であって
、信号組立分解機能を複数個(総称してSとする)有し
、それぞれの番号がスイッチングメモリにより指示され
る。3は試験符号を指定された回線へ送出したり、受信
したりするための試験符号送受信装置であり、その機能
を複数個(総称してE)有する。4は中央処理装置の系
切換を行なうための回路である。
また、第2図はスイッチング制御装置内のスイッチング
メモリの構成図である。なお、スイッチングメモリのワ
ード数はaであり、したがって同時に8回線の通信が可
能である。各々のワードは1通信に1ワードが割当てら
れ、通信シーケンスの変化時に交換処理をしている側の
中央処理装置からデータが書き込まれる。スイッチング
制御装置1は時分割にスイッチングメモリの各ワードを
読み出し、その内容に従って指定された回線間(Lx、
Tx、Sx、Ex)の信号のスイッチング処理等を行な
う。Mxは任意に指定されたワードで例として第1図の
LxとTxとが通信を行なうために選択されたアドレス
とする。第2図において。
10はLの、11はTの、12はSの、13はEのそれ
ぞれの番号が指定されるビットを示す。14はり、T。
S、8間のどれとどれが通信を行なうかを示し、種類と
してはL−T、L−8,L−E、T−8,T−8間の組
合せがある。15はll I Itの時このワードが使
用されており、データが有効であることを示す。
16.1?、18.19はそれぞれ1′1”の時10,
11,12.13のデータが有効、すなわち回線が使用
されていることを示す。20は復旧処理用ビットで、通
信中に交換処理をしている中央処理装置に障害が発生し
、処理が止まった時、あるいはプログラムによる指示が
あった時、通信が復旧になれば自動的に復旧シーケンス
処理を行い、その時のシーケンス内容が示される。21
はその他のビットである。
第3図はLxとTxがMxを使用して相互通信をするた
めの信号シーケンスを示す図である。同図において、3
8.39はLxについての信号シーケンスで、38はL
xからの受信線、39はLxへの送信線のそれぞれの信
号線である。なお、ここでLxに接続されている加入者
から発呼がありTXに接続する例を示す。30は信号線
38からの発呼、31は交換機がこれを検出し、2を介
して確認信号を返送し、かつ32の信号により相手回線
番号を要求する。33は相手回線番号が含まれる信号で
ある。
34.35は相手回線と接続され、相互通信を行なって
いる信号である。36は加入者から復旧してきたことを
、37は相手から復旧してきたことを各々示す。10〜
20ばスイッチングメモリ内容データの各信号シーケン
ス毎の流れを示し、Cxは復旧時の復旧処理シーケンス
の番号を示す、14は実際には組合せ番号で示されるが
、ここでは内容で示しである。
第4図は各回線り、T、S、8間の接続種類の一例を示
し、40〜46が各回線の接続状態にあたる。
10〜20はその時のデータ内容である。動作としては
、中央処理装置の切り換え時、スイッチングメモリの全
ワードを読み込むと、40〜46の様なデータがあり、
そのデータにより呼の救済をするかどうか判断する。例
えば、第4図のように40は接続設定中で相互通信に入
っていないため救済しない。
41は相互通信に入っているので救済する。42はC0
が復旧処理中を示しているので救済する。43はC1が
復旧処理終了を示しているので正常終了しているとみな
す。44は相互通信中なので救済する。45は接続設定
中なので救済しない。46は相互通信中なので救済する
(発明の効果) 以上説明したように、本発明によれば、1通信当り1ワ
ードを割当てられた複数ワードからなるスイッチングメ
モリを設け、回線の発呼から復旧に至るまでの接続シー
ケンスに従ってそのスイッチングメモリ内容を書き換え
ることにより回線間の接続処理を行なう時、又は中央処
理装置自身の障害等により系が切り換えられた時、切り
換えられた側の中央処理装置はスイッチングメモリを読
み出すことにより、回線間の接続制御の内容が変わり、
その内容から交信中耳の救済処理が簡単にできる。
したがって、外部−時記憶装置等に各回線間の接続処理
シーケンスを記憶する場合には、シーケンスの変化点毎
に一時記憶装置をアクセスしてその内容を書き換えると
いう処理が必要であったが、本発明によるとその処理は
不要となり、処理が簡略化できる。
【図面の簡単な説明】
第1図は本発明の一実施例を示すシステム構成図、第2
図はスイッチング制御装置内のスイッチングメモリの構
成図、第3図は本実施例における相互通信の信号シーケ
ンスを示す図、第4図は本実施例における各回線間の接
続種類の一例を示す図、第5図は従来の時分割交換機を
示すシステム構成図である。 1・・・スイッチング制御装置。 2・・・信号組立分解装置、 3・・・試験符号送受信装置、 4・・・切換回路、   52.54・・・中央処理装
置。 53.55・・・主記憶装置。

Claims (1)

  1. 【特許請求の範囲】 複数の回線を収容し、各回線間の通信信号の転送制御を
    主機能とするスイッチング制御装置と、該スイッチング
    制御装置を含む全ての装置を制御すると共に各回線間の
    通信に必要な処理等を行なう二重化された中央処理装置
    とから構成された時分割交換機において、 前記スイッチング制御装置内に、通信回線間の発呼から
    復旧に至るまでの接続シーケンスに従って通信信号のス
    イッチング制御等を行なうために、1通信当り1ワード
    を割当てられた複数ワードからなるスイッチングメモリ
    を設け、 接続シーケンス毎に必要なデータを中央処理装置がスイ
    ッチングメモリに書き込み、スイッチング制御装置はス
    イッチングメモリを時分割に読み出して各通信信号の転
    送制御を行なう機能を有した時、又は交換処理中の中央
    処理装置の障害等により系を切り換えた時、切り換えら
    れて交換処理を開始する中央処理装置がスイッチング制
    御装置内のスイッチングメモリから必要データを取り出
    して処理することにより、交信中呼の救済を行なうこと
    を特徴とする時分割交換機における交信中呼の救済方式
JP63087223A 1988-04-11 1988-04-11 時分割交換機における交信中呼の救済方式 Expired - Fee Related JP2576580B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63087223A JP2576580B2 (ja) 1988-04-11 1988-04-11 時分割交換機における交信中呼の救済方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63087223A JP2576580B2 (ja) 1988-04-11 1988-04-11 時分割交換機における交信中呼の救済方式

Publications (2)

Publication Number Publication Date
JPH01259660A true JPH01259660A (ja) 1989-10-17
JP2576580B2 JP2576580B2 (ja) 1997-01-29

Family

ID=13908891

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63087223A Expired - Fee Related JP2576580B2 (ja) 1988-04-11 1988-04-11 時分割交換機における交信中呼の救済方式

Country Status (1)

Country Link
JP (1) JP2576580B2 (ja)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5895455A (ja) * 1981-12-02 1983-06-07 Hitachi Ltd 再開処理方法
JPS59205862A (ja) * 1983-05-09 1984-11-21 Nec Corp 再開処理方式

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5895455A (ja) * 1981-12-02 1983-06-07 Hitachi Ltd 再開処理方法
JPS59205862A (ja) * 1983-05-09 1984-11-21 Nec Corp 再開処理方式

Also Published As

Publication number Publication date
JP2576580B2 (ja) 1997-01-29

Similar Documents

Publication Publication Date Title
JPH01259660A (ja) 時分割交換機における交信中呼の救済方式
JP2001142713A (ja) ファームウェアのアップグレード方式
JPS625759A (ja) 呼情報救済方式
JPS6027256A (ja) パケツト交換機の切替方式
JPH0440534A (ja) 予備装置切換方式
JPS626269B2 (ja)
JPH0370952B2 (ja)
JPS62160848A (ja) デ−タ伝送制御装置
JP2929830B2 (ja) 時分割スイッチ制御方式
JP3128922B2 (ja) 交換機の時分割スイッチ制御装置
JP3294305B2 (ja) 遠隔監視制御システムのデータ処理方式
JPS61271555A (ja) ダイレクトメモリアクセス転送方式
JPS59148492A (ja) 二重化構成電子交換機の再開処理方式
JPS6242233A (ja) モジユ−ル構成方式
JPS63296429A (ja) 分散型時分割スイッチ制御方式
JPH0226496A (ja) 加入者集線装置のデータ保持方式
JPS6196849A (ja) 伝送システム制御方式
JPS61123950A (ja) メモリアクセス制御方式
JPS61288538A (ja) 動的プロトコル・ロ−ド方式
JPH03276246A (ja) ネットワーク端末装置
JPS6340437A (ja) 端末無効保留救済方式
JPH0120774B2 (ja)
JP2000069164A (ja) 障害情報転送装置
JPH01276940A (ja) データ転送制御装置
JPH06149695A (ja) プログラムロード方式

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees