JP6525421B2 - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
JP6525421B2
JP6525421B2 JP2015040199A JP2015040199A JP6525421B2 JP 6525421 B2 JP6525421 B2 JP 6525421B2 JP 2015040199 A JP2015040199 A JP 2015040199A JP 2015040199 A JP2015040199 A JP 2015040199A JP 6525421 B2 JP6525421 B2 JP 6525421B2
Authority
JP
Japan
Prior art keywords
transistor
wiring
potential
film
cell
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2015040199A
Other languages
English (en)
Other versions
JP2015187903A (ja
Inventor
達也 大貫
達也 大貫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Priority to JP2015040199A priority Critical patent/JP6525421B2/ja
Publication of JP2015187903A publication Critical patent/JP2015187903A/ja
Application granted granted Critical
Publication of JP6525421B2 publication Critical patent/JP6525421B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/687Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0207Geometrical layout of the components, e.g. computer aided design; custom LSI, semi-custom LSI, standard cell technique
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • H01L29/78693Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate the semiconducting oxide being amorphous
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/16Modifications for eliminating interference voltages or currents
    • H03K17/161Modifications for eliminating interference voltages or currents in field-effect transistor switches
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K2217/00Indexing scheme related to electronic switching or gating, i.e. not by contact-making or -breaking covered by H03K17/00
    • H03K2217/0036Means reducing energy consumption

Description

本発明の一態様は、半導体装置、またはその駆動方法に関する。
なお、本発明の一態様は、上記の技術分野に限定されない。本明細書等で開示する発明の一態様の技術分野は、物、方法、または、製造方法に関するものである。または、本発明の一態様は、プロセス、マシン、マニュファクチャ、または、組成物(コンポジション・オブ・マター)に関するものである。または、本発明の一態様は、半導体装置、表示装置、発光装置、蓄電装置、記憶装置、それらの駆動方法、または、それらの製造方法に関する。
特許文献1には酸化物半導体膜を用いたトランジスタと、単結晶シリコンを用いたトランジスタを有する半導体装置が記載されている。また酸化物半導体膜を用いたトランジスタは、オフ電流が極めて小さいことが記載されている。
特開2012−256400号公報
本発明の一態様は、新規な半導体装置、またはその駆動方法の提供を課題の一つとする。
また、本発明の一態様は、オフ電流の低い半導体装置、またはその駆動方法を提供することを課題の一つとする。また、本発明の一態様は、消費電力の低い半導体装置、またはその駆動方法を提供することを課題の一つとする。また、本発明の一態様は、信頼性の高い半導体装置、またはその駆動方法を提供することを課題の一つとする。また、本発明の一態様は、高速な動作が可能な半導体装置、またはその駆動方法を提供することを課題の一つとする。
なお、本発明の一態様は、必ずしも上記の課題の全てを解決する必要はなく、少なくとも一の課題を解決できるものであればよい。また、上記の課題の記載は、他の課題の存在を妨げるものではない。これら以外の課題は、明細書、図面、請求項などの記載から、自ずと明らかとなるものであり、明細書、図面、請求項などの記載から、これら以外の課題を抽出することが可能である。
本発明の一態様にかかる半導体装置は、セルアレイと、駆動回路と、を有し、セルアレイは、第1のセルと、第2のセルと、を有し、第1のセルは、第1のトランジスタと、第2のトランジスタと、第1の容量素子と、を有し、第2のセルは、第3のトランジスタと、第4のトランジスタと、第2の容量素子と、を有し、駆動回路は、第1のセル及び第2のセルと電気的に接続され、第1のトランジスタのゲートは、第1の配線と電気的に接続され、第1のトランジスタのソース又はドレインの一方は、第2の配線と電気的に接続され、第1のトランジスタのソース又はドレインの他方は、第2のトランジスタのゲート及び第1の容量素子の一方の電極と電気的に接続され、第2のトランジスタのソース又はドレインの一方は、第2の配線と電気的に接続され、第2のトランジスタのソース又はドレインの他方は、第3の配線と電気的に接続され、第1の容量素子の他方の電極は、第4の配線と電気的に接続され、第3のトランジスタのゲートは、第5の配線と電気的に接続され、第3のトランジスタのソース又はドレインの一方は、第6の配線と電気的に接続され、第3のトランジスタのソース又はドレインの他方は、第4のトランジスタのゲート及び第2の容量素子の一方の電極と電気的に接続され、第4のトランジスタのソース又はドレインの一方は、第6の配線と電気的に接続され、第4のトランジスタのソース又はドレインの他方は、第3の配線と電気的に接続され、第2の容量素子の他方の電極は、第7の配線と電気的に接続され、第1のトランジスタ及び第3のトランジスタは、チャネル形成領域に酸化物半導体を有し、第6の配線は、第2の配線に供給される信号とは異なる信号を伝える機能を有する半導体装置である。
さらに、本発明の一態様にかかる半導体装置では、第2のトランジスタの極性と第4のトランジスタの極性が異なっていてもよい。
さらに、本発明の一態様にかかる半導体装置では、第4の配線は、第2のトランジスタのゲートの電位を制御するための信号を伝える機能を有し、第7の配線は、一定の電位を伝える機能を有していてもよい。
さらに、本発明の一態様にかかる半導体装置では、第1のセルから読み出したデータを第2のセルに書き込む第1の動作を行う機能と、第2のセルから読み出したデータを第1のセルに書き込む第2の動作を行う機能と、を有していてもよい。
さらに、本発明の一態様にかかる半導体装置では、第1の動作は、第1の容量素子の一方の電極の電位を、第1のトランジスタ、第2の配線、第2のトランジスタを介して、第3の配線に供給する第1のステップと、第3の配線の電位を、第4のトランジスタ、第6の配線、第3のトランジスタを介して、第2の容量素子の一方の電極に供給する第2にステップと、により行われ、第2の動作は、第2の容量素子の一方の電極の電位を、第3のトランジスタ、第6の配線、第4のトランジスタを介して、第3の配線に供給する第3のステップと、第3の配線の電位を、第2のトランジスタ、第2の配線、第1のトランジスタを介して、第1の容量素子の一方の電極に供給する第4にステップと、により行われるものであってもよい。
本発明の一態様により、新規な半導体装置、またはその駆動方法を提供することができる。
また、本発明の一態様により、オフ電流の低い半導体装置、またはその駆動方法を提供することができる。また、本発明の一態様により、消費電力の低い半導体装置、またはその駆動方法を提供することができる。また、本発明の一態様により、信頼性の高い半導体装置、またはその駆動方法を提供することができる。また、本発明の一態様により、高速な動作が可能な半導体装置、またはその駆動方法を提供することができる。
なお、これらの効果の記載は、他の効果の存在を妨げるものではない。なお、本発明の一態様は、必ずしも、これらの効果の全てを有する必要はない。なお、これら以外の効果は、明細書、図面、請求項などの記載から、自ずと明らかとなるものであり、明細書、図面、請求項などの記載から、これら以外の効果を抽出することが可能である。
半導体装置の構成の一例を説明する図。 半導体装置の構成の一例を説明する回路図。 半導体装置の構成の一例を説明する回路図。 半導体装置の構成の一例を説明する回路図。 半導体装置の構成の一例を説明する回路図。 タイミングチャート。 半導体装置の構成の一例を説明する回路図。 タイミングチャート。 半導体装置の構成の一例を説明する図。 半導体装置の構成の一例を説明する図。 半導体装置の構成の一例を説明する図。 半導体装置の構成の一例を説明する図。 半導体装置の構成の一例を説明する回路図。 半導体装置の構成の一例を説明する図。 トランジスタの構成の一例を説明する図。 トランジスタの構成の一例を説明する図。 半導体装置の構成の一例を説明する図。 電子機器を説明する図。 酸化物半導体の構造の一例を説明する図。 酸化物半導体の構造の一例を説明する図。
以下、本発明の実施の形態について図面を用いて詳細に説明する。ただし、本発明は以下の実施の形態における説明に限定されず、本発明の趣旨及びその範囲から逸脱することなくその形態及び詳細を様々に変更し得ることは、当業者であれば容易に理解される。したがって、本発明は、以下の実施の形態の記載内容に限定して解釈されるものではない。
また、本発明の一態様は、RF(Radio Frequency)タグ、半導体表示装置、集積回路を含むあらゆる装置が、その範疇に含まれる。また、表示装置には、液晶表示装置、有機発光素子に代表される発光素子を各画素に備えた発光装置、電子ペーパー、DMD(Digital Micromirror Device)、PDP(Plasma Display Panel)、FED(Field Emission Display)など、集積回路を回路に有している表示装置が、その範疇に含まれる。
(実施の形態1)
本実施の形態では、本発明の一態様に係る構成の一例について説明する。
図1に、本発明の一態様にかかる半導体装置100の構成の一例を示す。半導体装置100は、セルアレイ10、回路20、回路30を有する。
セルアレイ10は、複数のセル11と、複数のセル12を有する。ここでは、n行m列(n、mは自然数)のセル11と、1行m列のセル12が設けられている例を示す。すなわち、セルアレイ10は、n×m個のセル11(セル11[1,1]乃至[n,m])と、1×m個のセル12(セル12[1]乃至[m])を有する。セル11、12は、所定のデータを格納する機能を有するメモリセルとして機能する。
回路20は、複数の配線40(配線40[1]乃至[n])を介してセル11[1,1]乃至[n,m]と接続され、配線60を介してセル12[1]乃至[m]と接続されている。回路20は、複数のセル11のうち特定の行のセル11を選択するための信号を配線40[1]乃至[n]に供給する機能と、複数のセル12を選択するための信号を配線60に供給する機能と、を有する駆動回路である。以下、セル11またはセル12を選択するための信号を、選択信号ともいう。
なお、配線40は、複数本の配線によって構成することができる。この場合、複数本の配線にはそれぞれ異なる信号を供給することができる。例えば、配線40[1]を2本の配線によって構成し、セル11[1,1]乃至[1,m]がそれぞれ当該2本の配線と接続された構成することができる。この場合、2本の配線のうち一方の配線には、他方の配線に供給される信号とは異なる信号を供給することができる。また、配線60も同様に、複数本の配線によって構成することができる。
回路30は、複数の配線50(配線50[1]乃至[m])を介してセル11[1,1]乃至[n,m]、およびセル12[1]乃至[m]と接続されている。回路30は、セル11、セル12へのデータの書き込み、およびセル11、セル12からのデータの読み出しを行う機能を有する駆動回路である。具体的には、回路30は、セル11、セル12に書き込むデータに対応する電位(以下、書き込み電位ともいう)を配線50[1]乃至[m]に供給する機能と、配線50[1]乃至[m]の電位からセル11、セル12に格納されたデータを読み出す機能を有する。また、回路30は、配線50[1]乃至[m]のプリチャージを行う機能を有していてもよい。
なお、配線50は、複数本の配線によって構成することができる。この場合、複数本の配線にはそれぞれ異なる信号を供給することができる。例えば、配線50[1]を2本の配線によって構成し、セル11[1,1]乃至[n,1]およびセル12[1]がそれぞれ当該2本の配線と接続された構成することができる。この場合、2本の配線のうち一方の配線には、他方の配線に供給される信号とは異なる信号を供給することができる。
セル11へのデータの書き込みは、配線40に選択信号を供給することにより特定の行のセル11を選択し、選択された特定の行のセル11に、回路30から配線50[1]乃至[m]を介して書き込み電位を供給することによって行う。
ここで、配線40[1]乃至[n]はそれぞれ複数のセル11と接続されている。そのため、例えば、上記の動作によってセル11[1,1]においてはデータの書き換えを行い、セル11[1,2]乃至[1,m]においては既に格納されたデータを維持する場合、配線50[1]に書き込み電位を供給する動作に加えて、セル11[1,2]乃至[1,m]に格納されたデータを読み出し、当該データに対応する書き込み電位を配線50[2]乃至[m]に供給する動作が必要となる。
具体的には、まず、配線40[1]に選択信号を供給することにより、セル11[1,1]乃至[1,m]を選択する。そして、セル11[1,1]と接続された配線50[1]には、新たに書き込むデータに対応する書き込み電位を供給する。ここで、セル11[1,2]乃至[1,m]が選択された状態で、配線50[2]乃至[m]への書き込み電位の供給が行われない場合、セル11[1,2]乃至[1,m]に格納されたデータが失われてしまう場合がある。そのため、セル11[1,2]乃至[1,m]が選択された際には、セル11[1,2]乃至[1,m]に格納されたデータを読み出し、その後、当該データに対応する書き込み電位を配線50[2]乃至[m]に供給して再度セル11[1,2]乃至[1,m]にデータを格納する処理を、回路30において行う必要がある。
このように、配線40[1]にセル11[1,1]乃至[1,m]が接続された状態で、配線40[1]に選択信号が供給されると、セル11[1,1]のみならずセル11[1,2]乃至[1,m]も選択される。そのため、セル11[1,1]においてのみデータの書き換えを行い、セル11[1,2]乃至[1,m]においてはデータの書き換えを行わない場合であっても、セル11[1,2]乃至[1,m]に格納されたデータを維持するために、回路30において読み出し動作および書き込み動作を行う必要がある。このような動作により、書き換え速度が低下し、また、回路30における消費電力が増大する。
また、セル11[1,2]乃至[1,m]に格納されたデータが3値以上のデータである場合、配線50[2]乃至[m]の電位(アナログ値)をデジタル値に変換することによってセル11[1,2]乃至[1,m]に格納されたデータの読み出しを行い、その後、デジタル値を再度アナログ値に変換して配線50[2]乃至[m]に供給する必要がある。そのため、2値のデータの場合と比較して、回路30における消費電力の増大およびセル11の書き換え速度の低下はより顕著になる。
そこで、本発明の一態様では、セル12を用いることにより、データの書き換えを行わないセル11においては、回路30における読み出し動作および書き込み動作を省略する。以下、セル11[1,1]においてはデータの書き換えを行い、セル11[1,2]乃至[1,m]においてはデータの書き換えを行わない場合の動作の一例を説明する。
まず、配線40[1]に選択信号を供給することにより、セル11[1,1]乃至[1,m]を選択する。その後、セル11[1,1]と接続された配線50[1]には新たに書き込むデータに対応する書き込み電位を供給し、セル11[1,1]のデータの書き換えを行う。一方、データの書き換えを行わないセル11[1,2]乃至[1,m]に対しては、回路30における読み出し動作および書き込み動作を行わない。その代わりに、セル11[1,2]乃至[1,m]に格納されたデータをセル12[2]乃至[m]に転送する。その後、セル12[2]乃至[m]に転送されたデータを再度セル11[1,2]乃至[1,m]に格納する。これにより、回路30において読み出し動作および書き込み動作を行うことなくセル11[1,2]乃至[1,m]のデータを維持することができる。よって、書き換え速度の向上および回路30における消費電力の低減を図ることができる。また、書き込みを行うセル11のみを選択することが可能となるため、ランダムアクセスが可能なセルアレイを構成することができる。
なお、ここではセル11[1,1]においてデータの書き換えを行い、セル11[1,2]乃至[1,m]においてデータの書き換えを行わない例について示したが、これに限られず、セル11[1,1]乃至[n,m]のうち書き換えを行うセル、書き換えを行わないセルは、自由に選択することができる。
次に、半導体装置100の構成の一例を、図2乃至5を用いて説明する。
図2に、セル11、セル12の具体的な構成の一例を示す。なお、図2におけるセル11は、図1におけるセル11[1,1]乃至[n,m]のいずれかに対応し、セル12は、図1におけるセル12[1]乃至[m]のいずれかに対応する。
セル11は、トランジスタ101、トランジスタ102、容量素子103を有する。トランジスタ101のゲートは配線111と接続され、ソースまたはドレインの一方は配線113と接続され、ソースまたはドレインの他方はトランジスタ102のゲートおよび容量素子103の一方の電極と接続されている。トランジスタ102のソースまたはドレインの一方は配線113と接続され、ソースまたはドレインの他方は配線114と接続されている。容量素子103の他方の電極は配線112と接続されている。トランジスタ101のソースまたはドレインの他方、トランジスタ102のゲート、容量素子103の一方の電極と接続されたノードを、ノード120とする。
配線111は、トランジスタ101の導通状態を制御するための信号などを伝える機能を有する配線である。配線112は、トランジスタ102のゲートの電位を制御するための信号を伝える機能を有する配線であり、具体的には、異なる2つ以上の電位を伝える機能を有する配線である。配線113は、セル11へのデータの書き込み、セル11からのデータの読み出しを制御するための電位などを伝える機能を有する配線である。
セル12は、トランジスタ201、トランジスタ202、容量素子203を有する。トランジスタ201のゲートは配線211と接続され、ソースまたはドレインの一方は配線213と接続され、ソースまたはドレインの他方はトランジスタ202のゲートおよび容量素子203の一方の電極と接続されている。トランジスタ202のソースまたはドレインの一方は配線213と接続され、ソースまたはドレインの他方は配線114と接続されている。容量素子203の他方の電極は配線212と接続されている。トランジスタ201のソースまたはドレイン他方、トランジスタ202のゲート、容量素子203の一方の電極と接続されたノードを、ノード220とする。
ここで、トランジスタ102の極性とトランジスタ202の極性は異なることが好ましい。また、トランジスタ102をpチャネル型トランジスタとし、トランジスタ202をnチャネル型トランジスタとすることがより好ましい。これにより、セルアレイ10における書き込み動作、読み出し動作などを容易に行うことができる。
配線211は、トランジスタ201の導通状態を制御するための信号などを伝える機能を有する配線である。配線213は、セル12へのデータの書き込み、セル12からのデータの読み出しを制御するための信号などを伝える機能を有する配線である。配線212は、所定の電位を伝える機能を有する配線である。なお、配線212は、高電位電源線であってもよいし、低電位電源線(接地線など)であってもよい。また、所定の電位は、一定の電位(固定電位)であっても変動する電位であってもよく、0Vに限定されない。ここでは、配線212が低電位電源線である場合について説明する。
配線213は、配線113とは別の配線であるため、配線113に供給される信号とは異なる信号を伝える機能を有する。よって、配線213の電位は、配線113の電位とは異なる電位とすることができる。
また、配線114は、セル11、12へのデータの書き込み、およびセル11、12からのデータの読み出しを制御するための電位などを伝える機能を有する配線である。具体的には、配線114は、セル11またはセル12に書き込むデータに対応する書き込み電位を伝える機能を有する。また、配線114は、セル11またはセル12に格納されたデータに対応する電位を読み出す機能を有する。
なお、ここではトランジスタ101、201、202がnチャネル型トランジスタであり、トランジスタ102がpチャネル型トランジスタである例を示すが、これに限られず、トランジスタ101、102、201、202はそれぞれnチャネル型トランジスタであってもpチャネル型トランジスタであってもよい。
また、トランジスタ101、102、201、202において、チャネル形成領域が形成される半導体の材料は、シリコン、ゲルマニウム、シリコンゲルマニウム、酸化物半導体など様々な材料を用いることができる。
ここで、トランジスタ101はノード120の電位を保持する機能を有するため、トランジスタ101のオフ電流は小さいことが好ましい。トランジスタ101のオフ電流が小さいと、ノード120に保持されている電荷のトランジスタ101を介したリークを低減することができるため、セル11に格納されたデータを長時間保持することができる。ここで、チャネル形成領域に、シリコン等よりもバンドギャップが広く、真性キャリア密度が低い半導体を有するトランジスタは、オフ電流を著しく小さくすることができるので、トランジスタ101として用いるのに好適である。このような半導体の材料としては、例えば、シリコンの2倍以上の大きなバンドギャップを有する、酸化物半導体などが挙げられる。チャネル形成領域に酸化物半導体を含むトランジスタ(以下、OSトランジスタともいう)は、シリコンやゲルマニウムなど酸化物半導体以外の材料を用いて形成されたトランジスタに比べて、オフ電流を極めて小さくすることができる。よって、トランジスタ101はOSトランジスタとすることが好ましい。これにより、ノード120に保持されている電荷のリークを効果的に抑制することができる。なお、セル12が有するトランジスタ201も、トランジスタ101と同様にOSトランジスタとすることが好ましい。
また、OSトランジスタは微細化により高速な動作が可能となる。従って、トランジスタ101、102、201、202にOSトランジスタを用いることにより、セル11およびセル12を、書き込み速度および読み出し速度が10ns以下、より好ましくは5ns以下であるメモリセルとして機能させることができる。ここで、トランジスタ101、102、201、202に用いるOSトランジスタのチャネル長は、100nm以下、好ましくは60nm以下、より好ましくは40nm以下、さらに好ましくは30nm以下である。
また、セル11におけるデータの書き込み速度および読み出し速度の向上のために、トランジスタ102には大きな電流供給能力が求められる。よって、トランジスタ102には、酸化物半導体以外の材料、例えばシリコン等を用いたトランジスタを用いてもよい。これにより、トランジスタ102の電流供給能力を向上させることができる。セル12が有するトランジスタ202も、トランジスタ102と同様、酸化物半導体以外の材料、例えばシリコン等を用いたトランジスタとすることが好ましい。このように、酸化物半導体を用いたトランジスタと、酸化物半導体以外の材料を用いたトランジスタを組み合わせ、要求される機能に応じてトランジスタを使い分ける構成とすることにより、データの長期間の保持と回路の高速動作の両方を同時に実現することができる。
また、シリコン等の酸化物半導体以外の材料を用いたトランジスタは、OSトランジスタと比較してpチャネル型のトランジスタを作製することが容易である。よって、トランジスタ101、102、201、202のうち、pチャネル型とするトランジスタは、酸化物半導体以外の材料を用いたトランジスタとすることが好ましい。これにより、半導体装置の作製における歩留まりの向上を図ることができる。
また、図3に、n×m個のセル11(セル11[1,1]乃至[n,m])と、1×m個のセル12(セル12[1]乃至[m])を有するセルアレイ10の構成を示す。セルアレイ10は、複数の配線111(配線111[1]乃至[n])、複数の配線112(配線112[1]乃至[n])、配線211、複数の配線113(配線113[1]乃至[m])、複数の配線114(配線114[1]乃至[m])、複数の配線213(配線213[1]乃至[m])を有する。配線111[1]乃至[n]は同じ行のセル11で共有され、配線113[1]乃至[m]は同じ列のセル11で共有され、配線114[1]乃至[m]は同じ列のセル11、12で共有され、配線211はセル12[1]乃至[m]で共有されている。
ここで、セルアレイ10に含まれるセル11の数はn×m個であり、セル12の数はm個であるため、セルアレイ10においてセル12が占める面積の割合はセル11よりも小さい。そのため、セル12の面積を拡大することによるセルアレイ10の面積の増加は、セル11の面積を拡大する場合と比較して小さい。従って、セル12の面積をセル11の面積よりも大きくしても、セルアレイ10の面積の増加を抑えることができる。
セル12の面積を大きくすることにより、セル12が有するトランジスタ202のチャネル長Lに対するチャネル幅Wの比(W/L)を、セル11が有するトランジスタ102のW/Lよりも大きくすることができる。これにより、トランジスタ202の電流供給能力を向上させ、データの転送、書き直し時における配線114の電位の切り替えを短期間に行うことができ、セルアレイ10の動作速度を向上させることができる。
また、セル12の面積を大きくすることにより、セル12が有する容量素子203の面積を、セル11が有する容量素子103の面積よりも大きくすることができる。すなわち、容量素子203の容量を、容量素子103の容量よりも大きくすることができる。これにより、ノード220の電位の変動を抑えることができ、セル12においてセル11に書き直すデータを正確に保持することができる。
また、セル12の面積を大きくすることにより、セル12が有するトランジスタ201のW/Lを、セル11が有するトランジスタ101のW/Lよりも大きくすることができる。これにより、トランジスタ201の動作速度を向上させ、セル11からセル12へのデータの転送を高速に行うことができる。
本発明の一態様では、セル11に格納されたデータを配線114に出力し、セル12に書き込むことができる。また、セル12に格納されたデータを配線114に出力し、セル11に書き込むことができる。よって、セル11からセル12へのデータの転送、およびセル12に格納されたデータのセル11への書き直しを行うことができる。これにより、図1における回路30において、読み出し動作および書き込み動作を行うことなくセル11[1,2]乃至[1,m]のデータを維持することができ、回路30における消費電力の低減および書き換え速度の向上を図ることができる。
なお、図3においては、容量素子103の他方の電極が、トランジスタ102の導通状態を制御するための信号を伝える機能を有する配線112と接続され、容量素子203の他方の電極が、所定の電位を伝える機能を有する配線212と接続されている例を示したが、これに限られない。例えば、容量素子103の他方の電極と接続された配線112は、所定の電位を伝える機能を有する配線であってもよい(図4)。また、容量素子203の他方の電極と接続された配線212は、トランジスタ202の導通状態を制御するための信号を伝える機能を有する配線であってもよい(図5)。また、容量素子103の他方の電極が、所定の電位を伝える機能を有する配線112と接続され、容量素子203の他方の電極が、トランジスタ202の導通状態を制御するための信号を伝える機能を有する配線212と接続されていてもよい。また、図3乃至5において、トランジスタ102をnチャネル型トランジスタとし、トランジスタ202をpチャネル型トランジスタとしてもよい。
次に、図2に示すセルアレイ10の具体的な動作を、図6のタイミングチャートを用いて説明する。なお、図6において、期間T1乃至T5は、セル11へのデータの書き込みを行う期間に対応し、期間T6乃至T8は、セル11からのデータの読み出しを行う期間に対応し、期間T9乃至T16は、セル11からセル12へのデータの転送、およびセル11へのデータの書き直しを行う期間に対応する。
<データの書き込み>
まず、データの書き込み期間である期間T1乃至T5について説明する。書き込み動作は大別すると、トランジスタ101、102を導通状態とするステップと、配線114の電位をV1とすることによりノード120の電位をV2とするステップと、により行われる。
まず、期間T1において、配線111の電位はローレベルであり、トランジスタ101は非導通状態である。また、配線113、114の電位はローレベルである。また、配線211の電位はハイレベルであり、トランジスタ201は導通状態である。また、配線213の電位はローレベルである。なお、ノード220は、トランジスタ201を介して配線213と導通状態であるため、ノード220の電位はローレベルである。また、トランジスタ202は非導通状態である。
次に、期間T2において、配線111の電位をハイレベルとし、トランジスタ101を導通状態とする。これにより、配線113の電位(ローレベルの電位)がトランジスタ101を介してノード120に供給され、トランジスタ102は導通状態となる。また、配線112の電位をローレベルとする。
次に、期間T3において、配線113の電位を浮遊状態とする。また、配線114の電位をV1とする。なお、電位V1はセル11に書き込むデータである。ここで、配線113およびノード120は、トランジスタ102を介して配線114と導通状態であるため、配線113およびノード120の電位は配線114の電位V1に近づく。具体的には、配線113およびノード120の電位は、配線114の電位V1よりも低い電位であるV2に近づく。ここで、電位V1と電位V2の差は、トランジスタ102のしきい値電圧と概ね等しい。配線113およびノード120の電位がV2に近づくと、トランジスタ102のゲートとソースの間の電位差が小さくなり、トランジスタ102のソースとドレインの間を流れる電流(Id)は小さくなる。そして、最終的に配線113およびノード120の電位がV2となり、トランジスタ102のゲートの電位がV2となると、トランジスタ102のゲートとソース間の電位差はトランジスタ102のしきい値電圧と概ね等しくなり、トランジスタ102は非導通状態となる。
このように、セル11へのデータの書き込みは、電位V1を配線114に供給し、ノード120の電位をV2にまで変化させることにより行う。
なお、電位V1の大きさは自由に設定することができる。よって、セル11には様々なデータを書き込むことができ、多値のデータの記憶を容易に行うことができる。
次に、期間T4において、配線111の電位をローレベルとし、トランジスタ101を非導通状態とする。これにより、ノード120の電位が保持される。なお、トランジスタ101をOSトランジスタとすると、トランジスタ101のオフ電流を極めて低くできるため、ノード120の電位を長期間にわたって保持することが可能となる。
次に、期間T5において、配線113、114の電位をローレベルとする。また、配線112の電位をハイレベルとし、ノード120の電位をハイレベルとすることにより、トランジスタ102を非導通状態とする。期間T5におけるセル11は、ノード120の電位が異なる点を除き、期間T1と同じ状態となる。
以上の動作により、セル11へのデータの書き込みが行われる。
<データの読み出し>
次に、データの読み出し期間である期間T6乃至T8について説明する。読み出し動作は大別すると、配線114をプリチャージするステップと、トランジスタ102を導通状態として配線114の電位をV1とするステップと、により行われる。
まず、期間T6において、配線114をハイレベルにプリチャージする。なお、配線114の電位は、電位V1よりも高いことが好ましい。なお、配線111の電位はローレベルであり、トランジスタ101は非導通状態である。また、配線112の電位はハイレベルであり、トランジスタ102は非導通状態である。
次に、期間T7において、配線114の電位を浮遊状態とする。また、配線112の電位をローレベルとし、ノード120の電位をV2に変化させる。この時、トランジスタ102は導通状態であり、トランジスタ102のソースとドレインの間には、トランジスタ102のゲートの電位(V2)と配線114の電位に対応した電流(Id)が流れる。また、浮遊状態である配線114の電位は、配線113の電位(ローレベル)に近づく。そして、配線114の電位がV1まで下がり、ノード120の電位(V2)と配線114の電位の差がトランジスタ102のしきい値電圧以下となると、トランジスタ102は非導通状態となり、配線114の電位はV1に維持される。
ここで、V1はセル11へのデータの書き込み時(期間T3)における配線114の電位(書き込み電位)と同じ電位である。すなわち、期間T3においてセル11に書き込んだデータを、電位V1として配線114から読み出すことができる。
次に、期間T8において、配線113、114の電位をローレベルとする。また、配線112の電位をハイレベルとし、ノード120の電位をハイレベルとする。
以上の動作により、ノード120の電位およびトランジスタ102のしきい値に応じて、セル11に格納されたデータを配線114の電位として読み出すことができる。これにより、複数のセル11においてトランジスタ102のしきい値電圧にばらつきがあっても、読み出すデータのばらつきを抑えることができる。また、あるセル11において、経時劣化によりトランジスタ102のしきい値電圧に変動が生じた場合であっても、読み出すデータのばらつきを抑えることができる。
また、上記のように、セル11においては、書き込み時の配線114の電位と読み出し時の配線114の電位の変動が抑制できるため、セル11に様々なデータを書き込み、正確に読み出すことができる。そのため、セル11に多値のデータを正確に格納することができ、セル11の集積度を上げることができる。
また、正確に書き込みが行われているかを確認するためのベリファイ動作が不要となり、半導体装置100の高速な動作が可能となる。
<データの転送、書き直し>
次に、データの転送および書き直しの期間である期間T9乃至T16について説明する。データの転送および書き直し動作は大別すると、セル11から読み出したデータをセル12に書き込むステップと、セル12から読み出したデータをセル11に書き込むステップと、により行われる。
まず、期間T9において、配線114をハイレベルにプリチャージする。なお、配線114の電位は、V1よりも高いことが好ましい。なお、配線111の電位はローレベルであり、トランジスタ101は非導通状態である。また、配線112の電位はハイレベルであり、トランジスタ102は非導通状態である。
また、期間T9において、配線211の電位はハイレベルであり、トランジスタ201は導通状態である。また、配線213の電位をハイレベルとする。これにより、配線213の電位(ハイレベルの電位)がトランジスタ201を介してノード220に供給され、トランジスタ202は導通状態となる。
次に、期間T10において、配線114の電位を浮遊状態とする。また、配線112の電位をローレベルとし、ノード120の電位をV2に変化させる。この時、トランジスタ102は導通状態であり、トランジスタ102のソースとドレインの間には、トランジスタ102のゲートの電位(V2)と配線114の電位に対応した電流(Id)が流れる。また、浮遊状態である配線114の電位は、配線113の電位(ローレベル)に近づく。そして、配線114の電位がV1まで下がり、ノード120の電位(V2)と配線114の電位の差がトランジスタ102のしきい値電圧以下となると、トランジスタ102は非導通状態となり、配線114の電位はV1に維持される。
また、期間T10において、配線213の電位を浮遊状態とする。ここで、配線213およびノード220は、トランジスタ202を介して配線114と導通状態であるため、配線213およびノード220の電位は配線114の電位V1に近づく。具体的には、配線213およびノード220の電位は、配線114の電位V1よりも高い電位であるV3に近づく。ここで、電位V1と電位V3の差は、トランジスタ202の閾値電圧と概ね等しい。配線213およびノード220の電位がV3に近づくと、トランジスタ202のゲートとソースの間の電位差が小さくなり、トランジスタ202のソースとドレインの間を流れる電流(Id)は小さくなる。そして、最終的に配線213およびノード220の電位がV3となり、トランジスタ202のゲートの電位がV3となると、トランジスタ202のゲートとソース間の電位差はトランジスタ202のしきい値電圧と概ね等しくなり、トランジスタ202は非導通状態となる。
次に、期間T11において、配線211の電位をローレベルとし、トランジスタ201を非導通状態とする。これにより、ノード220の電位が保持される。なお、トランジスタ201をOSトランジスタとすると、トランジスタ201のオフ電流を極めて低くできるため、ノード220の電位を長期間にわたって保持することが可能となる。
次に、期間T12において、配線114の電位をローレベルとする。なお、配線114の電位は、V1よりも低いことが好ましい。また、配線112の電位をハイレベルとし、ノード120の電位をハイレベルとする。また、配線211の電位をローレベルとし、トランジスタ201を非導通状態とする。また、配線213の電位をローレベルとする。なお、配線213の電位は浮遊状態としてもよい。
次に、期間T13において、配線111の電位をハイレベルとし、トランジスタ101を導通状態とする。これにより、配線113の電位(ローレベルの電位)がトランジスタ101を介してノード120に供給され、トランジスタ102は導通状態となる。また、配線112の電位をローレベルとする。
次に、期間T14において、配線114の電位を浮遊状態とする。また、配線213の電位をハイレベルとする。この時、トランジスタ202は導通状態であり、トランジスタ202のソースとドレインの間には、トランジスタ202のゲートの電位(V3)と配線114の電位に対応した電流(Id)が流れる。また、浮遊状態である配線114の電位は、配線213の電位(ハイレベル)に近づく。そして、配線114の電位がV1まで上昇し、ノード220の電位(V3)と配線114の電位の差がトランジスタ202のしきい値電圧以下となると、トランジスタ202は非導通状態となり、配線114の電位はV1に維持される。
また、期間T14において、配線113の電位を浮遊状態とする。ここで、配線113およびノード120は、トランジスタ102を介して配線114と導通状態であるため、配線113およびノード120の電位は配線114の電位V1に近づく。具体的には、配線113およびノード120の電位は、配線114の電位V1よりも低い電位であるV2に近づく。ここで、電位V1と電位V2の差は、トランジスタ102の閾値電圧と概ね等しい。配線113およびノード120の電位がV2に近づくと、トランジスタ102のゲートとソースの間の電位差が小さくなり、トランジスタ102のソースとドレインの間を流れる電流(Id)は小さくなる。そして、最終的に配線113およびノード120の電位がV2となり、トランジスタ102のゲートの電位がV2となると、トランジスタ102のゲートとソース間の電位差はトランジスタ102のしきい値電圧と概ね等しくなり、トランジスタ102は非導通状態となる。
次に、期間T15において、配線111の電位をローレベルとして、トランジスタ101を非導通状態とする。これにより、ノード120の電位が保持される。
次に、期間T16において、配線113、114の電位をローレベルとする。また、配線213の電位をローレベルとする。また、配線112の電位をハイレベルとし、ノード120の電位をハイレベルとすることにより、トランジスタ102を非導通状態とする。また、配線211の電位をハイレベルとする。なお、ノード220は、トランジスタ201を介して配線213と導通状態であるため、ノード220の電位はローレベルとなる。また、トランジスタ202は非導通状態となる。
以上の動作により、セル11からセル12へのデータの転送、およびセル12に格納されたデータのセル11への書き直しが行われる。
本発明の一態様に係る半導体装置では、データの書き換えを行うセル11においては、書き込み電位を供給することによりデータの書き込み動作を行い、データの書き換えを行わないセル11においては、セル12にデータを転送し、その後、当該転送したデータを再度セル11に格納する書き直し動作を行う。これにより、駆動回路において読み出し動作および書き込み動作を行うことなく、データの書き換えを行わないセル11に格納されたデータを維持することができ、駆動回路における消費電力の低減および書き換え速度の向上を図ることができる。
また、セル11において、ノード120の電位およびトランジスタ102のしきい値に応じて、セル11に格納されたデータを配線114の電位として読み出すことができる。そのため、異なるセル11においてトランジスタ102のしきい値電圧にばらつきがあっても、読み出すデータのばらつきを抑えることができる。また、あるセル11において、経時劣化によりトランジスタ102のしきい値電圧に変動が生じた場合であっても、読み出すデータのばらつきを抑えることができる。
また、セル11においては、書き込み時の配線114の電位と読み出し時の配線114の電位の変動が抑制できるため、セル11に様々なデータを書き込み、正確に読み出すことができる。そのため、セル11に多値のデータを正確に格納することができ、セル11の集積度を上げることができる。
また、セル11において、正確に書き込みが行われているかを確認するためのベリファイ動作が不要となり、半導体装置100の高速な動作が可能となる。
本実施の形態は他の実施の形態の記載と適宜組み合わせることができる。
(実施の形態2)
本実施の形態では、本発明の一態様に係る駆動方法の一例について説明する。
図7に、セルアレイ10の一部である、セル11[1,1]、[1,2]、セル12[1]、[2]を示す。セル11[1,1]は、トランジスタ101[1]、トランジスタ102[1]、容量素子103[1]を有する。セル11[1,2]は、トランジスタ101[2]、トランジスタ102[2]、容量素子103[2]を有する。セル12[1]は、トランジスタ201[1]、トランジスタ202[1]、容量素子203[1]を有する。セル12[2]は、トランジスタ201[2]、トランジスタ202[2]、容量素子203[2]を有する。なお、セル11[1,1]、[1,2]の構成は図2におけるセル11と同様であり、セル12[1]、[2]の構成は図2におけるセル12と同様であるため、各素子間の接続関係についての詳細な説明は省略する。
本発明の一態様においては、あるセル11における新たなデータの書き込みと、別のセル11におけるデータの転送および書き直しを同時に行うことができる。ここでは、セル11[1,1]においては新たなデータの書き込みを行わずに、データの転送および書き直しを行い、セル11[1,2]においては新たなデータの書き込みを行う場合の動作方法について説明する。
図7に示すセル11[1,1]、[1,2]、セル12[1]、[2]の具体的な動作を、図8のタイミングチャートを用いて説明する。図中のAは、データの転送および書き直しの動作を行うセル11[1,1]およびセル12[1]の動作を示し、図中のBは、データの書き込み動作を行うセル11[1,2]およびセル12[2]の動作を示す。なお、Aのタイミングチャートは、図6における期間T9乃至T16(データの転送および書き直し動作)と同様であるため、ここでは主にBの動作について説明する。
まず、期間T21において、配線211の電位はハイレベルであり、トランジスタ201[2]は導通状態である。また、配線213[2]の電位をハイレベルとする。これにより、配線213[2]の電位(ハイレベルの電位)がトランジスタ201[2]を介してノード220[2]に供給され、トランジスタ202[2]は導通状態となる。
次に、期間T22において、配線213[2]の電位を浮遊状態とする。また、配線113[2]、配線114[2]の電位をV4とする。なお、電位V4はセル11[1,2]に書き込むデータであり、回路30(図1参照)から供給される書き込み電位である。また、配線113[2]の電位は浮遊状態としてもよい。ここで、配線213[2]およびノード220[2]は、トランジスタ202[2]を介して配線114[2]と導通状態であるため、配線213[2]の電位は配線114[2]の電位V4に近づく。具体的には、配線213[2]およびノード220[2]の電位は、配線114の電位V4よりも高い電位であるV5に近づく。ここで、電位V4と電位V5の差は、トランジスタ202[2]のしきい値電圧と概ね等しい。ここで、配線213[2]およびノード220[2]の電位がV5に近づくと、トランジスタ202[2]のゲートとソースの間の電位差が小さくなり、トランジスタ202[2]のソースとドレインの間を流れる電流(Id)は小さくなる。そして、最終的に配線213[2]およびノード220[2]の電位がV5となり、トランジスタ202[2]のゲートの電位がV5となると、トランジスタ202[2]のゲートとソース間の電位差はトランジスタ202[2]のしきい値電圧と概ね等しくなり、トランジスタ202[2]は非導通状態となる。
次に、期間T23において、配線211の電位をローレベルとし、トランジスタ201[2]を非導通状態とする。これにより、ノード220[2]の電位が保持される。
このように、期間T21乃至T23において、配線114[2]に供給された書き込み電位(V4)をセル12[2]に供給し、セル12[2]へのデータの書き込みを行う。なお、図中のAにおいては、期間T21乃至T23に、セル11[1,1]に格納されたデータのセル12[1]への転送が行われる。
次に、期間T24において、配線114[2]の電位をローレベルとする。なお、配線114[2]の電位は、V4よりも低いことが好ましい。また、配線211の電位をローレベルとし、トランジスタ201[2]を非導通状態とする。これにより、ノード220[2]の電位が保持される。また、配線213[2]の電位をローレベルとする。なお、配線213[2]の電位は浮遊状態としてもよい。
次に、期間T25において、配線111[1]の電位をハイレベルとし、トランジスタ101[2]を導通状態とする。これにより、配線113[2]の電位(ローレベルの電位)がトランジスタ101[2]を介してノード120[2]に供給され、トランジスタ102[2]は導通状態となる。また、配線112[1]の電位をローレベルとする。
次に、期間T26において、配線114[2]の電位を浮遊状態とする。また、配線213[2]の電位をハイレベルとする。この時、トランジスタ202[2]は導通状態であり、トランジスタ202[2]のソースとドレインの間には、トランジスタ202[2]のゲートの電位(V5)と配線114[2]の電位に対応した電流(Id)が流れる。また、浮遊状態である配線114[2]の電位は、配線213[2]の電位(ハイレベル)に近づく。そして、配線114[2]の電位がV4まで上昇し、ノード220[2]の電位(V5)と配線114[2]の電位の差がトランジスタ202[2]のしきい値電圧以下となると、トランジスタ202[2]は非導通状態となり、配線114[2]の電位はV4に維持される。
また、期間T26において、配線113[2]の電位を浮遊状態とする。ここで、配線113[2]およびノード120[2]は、トランジスタ102[2]を介して配線114[2]と導通状態であるため、配線113[2]およびノード120[2]の電位は配線114[2]の電位V4に近づく。具体的には、配線113[2]およびノード120[2]の電位は、配線114[2]の電位V4よりも低い電位であるV6に近づく。ここで、電位V4と電位V6の差は、トランジスタ102[2]の閾値電圧と概ね等しい。配線113[2]およびノード120[2]の電位がV6に近づくと、トランジスタ102[2]のゲートとソースの間の電位差が小さくなり、トランジスタ102[2]のソースとドレインの間を流れる電流(Id)は小さくなる。そして、最終的に配線113[2]およびノード120[2]の電位がV6となり、トランジスタ102[2]のゲートの電位がV6となると、トランジスタ102[2]のゲートとソース間の電位差はトランジスタ102[2]のしきい値電圧と概ね等しくなり、トランジスタ102[2]は非導通状態となる。
次に、期間T27において、配線111[1]の電位をローレベルとして、トランジスタ101[2]を非導通状態とする。
次に、期間T28において、配線113[2]、114[2]の電位をローレベルとする。また、配線213[2]の電位をローレベルとする。また、配線112[1]の電位をハイレベルとし、ノード120[2]の電位をハイレベルとすることにより、トランジスタ102[2]を非導通状態とする。また、配線211の電位をハイレベルとする。なお、ノード220[2]は、トランジスタ201[2]を介して配線213[2]と導通状態であるため、ノード220[2]の電位はローレベルとなる。また、トランジスタ202[2]は非導通状態となる。
このように、期間T24乃至T28において、セル12[2]に格納されたデータをセル11[2]書き込む動作が行われる。なお、図中のAにおいては、期間T24乃至T28に、セル12[1]に格納されたデータをセル11[1]書き込む動作が行われる。
以上の動作により、セル11[1,1]においては、データの転送および書き直しにより格納されたデータを維持しつつ、セル11[1,2]においては、書き込み電位を供給して新たなデータの書き込みを行うことができる。
本実施の形態は他の実施の形態の記載と適宜組み合わせることができる。
(実施の形態3)
本実施の形態では、図1における半導体装置100のより具体的な構成の一例について説明する。
<半導体装置の構成例>
図9に、半導体装置100の構成の一例を示す。半導体装置100は、セルアレイ10、回路300、回路400、回路500を有する。回路300は、配線111[1]乃至[n]、または配線112[1]乃至[n]を介して、セル11[1,1]乃至[n,m]と接続されている。また、回路300は、配線211を介してセル12[1]乃至[m]と接続されている。回路400は、配線113[1]乃至[m]を介してセル11[1,1]乃至[n,m]と接続されている。また、回路400は、配線114[1]乃至[m]を介してセル11[1,1]乃至[n,m]およびセル12[1]乃至[m]と接続されている。また、回路400は、配線213[1]乃至[m]を介してセル12[1]乃至[m]と接続されている。回路500は、配線114[1]乃至[m]を介して、セル11[1,1]乃至[n,m]およびセル12[1]乃至[m]と接続されている。
セルアレイ10は、n行m列のセル11(セル11[1,1]乃至[n,m])、1行m列のセル12(セル12[1]乃至[m])を有する。セルアレイ10の構成は図3と同様であるため、詳細な説明は省略する。
回路300は、トランジスタ101の導通状態を制御するための信号を配線111に供給する機能、トランジスタ201の導通状態を制御するための信号を配線211に供給する機能を有する。また、トランジスタ102のゲートの電位を制御するための信号を配線112に供給する機能を有する。半導体装置100は回路300を有することにより、セル11へのデータの書き込みおよび読み出しを行毎に行うことができる。
回路400は、配線113[1]乃至[m]、配線114[1]乃至[m]を特定の電位とする(プリチャージ)機能、配線113[1]乃至[m]、配線114[1]乃至[m]の電位を初期化する機能、配線113[1]乃至[m]、配線114[1]乃至[m]を浮遊状態とする機能の少なくともいずれか1以上の機能を有する回路である。半導体装置100は回路400を有することにより、セル11へのデータの書き込みおよび読み出しを列毎に行うことができる。
回路500は、アナログ値である配線114の電位を、デジタル値に変換して外部に出力する機能を有する回路である。回路500は、例えばA/Dコンバータを有する回路とすることができる。半導体装置100は回路500を有することにより、セル11から読み出されたデータを外部に出力することができる。
なお、回路500は、フラッシュ型、逐次比較型、マルチスロープ型、デルタシグマ型などのA/Dコンバータを有するものとすることができる。
<回路300の構成例>
図10に、回路300の具体的な構成の一例を示す。
回路300は、回路301、回路302、回路303を有する。回路301は、外部から入力される信号に基づいて、配線111[1]乃至[n]のいずれか、または配線112[1]乃至[n]のいずれかを選択する機能を有する回路であり、例えばデコーダを有する回路とすることができる。回路302は、回路301から入力される信号および外部から入力される信号に基づいて、配線111[1]乃至[n]、配線112[1]乃至[n]のうち回路301で選択された配線に信号を供給する機能を有する制御回路である。回路303は、配線211に信号を供給する機能を有する制御回路である。
回路302は、配線111、配線112の本数に応じて複数設けられており(回路302[1]乃至[n])、1つの回路302は、1つの配線111および1つの配線112と接続されている。
<回路400の構成例>
図11に、回路400の具体的な構成の一例を示す。
図11に示す回路400は、デコーダ401、ラッチ回路402、D/Aコンバータ403、スイッチ回路404、トランジスタ405、及びトランジスタ406を有する。前述の各回路及びトランジスタは、列毎に設けられる。また各列のスイッチ回路404、トランジスタ405、及びトランジスタ406は、配線114と接続される。
デコーダ401は、配線114が設けられる列を選択し、入力されるデータを振り分けて出力する機能を備えた回路である。具体的には、アドレス信号Address及びデータDataが入力され、該アドレス信号Addressに従っていずれかの列のラッチ回路402にデータDataを出力する回路である。デコーダ401を備えることで、回路400は、任意の列を選択して、データの書き込みを行うことができる。
なおデコーダ401に入力されるデータDataは、kビットのデジタルデータである。kビットのデジタルデータは、ビット毎に’1’又は’0’の2値のデータで表される信号である。具体的には、2ビットのデジタルデータであれば、’00’、’01’、’10’、’11’で表されるデータである。
ラッチ回路402は、データDataを一時的に記憶する機能を備えた回路である。例えば、ラッチ信号W_LATが入力され、該ラッチ信号W_LATに従って記憶したデータDataをD/Aコンバータ403に出力するフリップフロップ回路とすることができる。ラッチ回路402を備えることで、回路400は、任意のタイミングでデータの書き込みを行うことができる。
D/Aコンバータ403は、入力されるデジタル値のデータDataを、アナログ値のデータVdataに変換する機能を備えた回路である。具体的にD/Aコンバータ403は、データDataのビット数が3ビットであれば、複数の電位V0乃至V7の8段階の電位のいずれかに変換してスイッチ回路404に出力する回路である。D/Aコンバータ403を備えることで、回路400は、セルアレイ10に書き込むデータを、多値のデータに対応する電位とすることができる。
なおD/Aコンバータ403から出力されるVdataは、異なる電圧値で表されるデータである。2ビットのデータでいえば、例えば0.5V、1.0V、1.5V、2.0Vの4値のデータとなり、いずれかの電圧値で表されるデータということができる。
スイッチ回路404は、入力されたデータVdataを配線114に供給する機能、及び配線114を電気的に浮遊状態とする機能を備えた回路である。具体的には、アナログスイッチとインバータを備え、デコーダ401からの制御信号による制御により、データVdataを配線114に供給し、その後アナログスイッチをオフにすることで電気的に浮遊状態とする回路である。スイッチ回路404を備えることで、回路400は、データVdataを配線114に供給した後、配線114を電気的に浮遊状態に保持することができる。
トランジスタ405は、プリチャージ電圧VDDを配線114に供給する機能、及び配線114を電気的に浮遊状態とする機能を備えた回路である。具体的には、プリチャージ制御信号Pre_ENによる制御でプリチャージ電圧VDDを配線114に供給し、その後、配線114を電気的に浮遊状態とするスイッチである。トランジスタ405を備えることで、回路400は、プリチャージ電圧VDDを配線114に与えた後、配線114を電気的に浮遊状態に保持することができる。
トランジスタ406は、初期化電圧GNDを配線114に与える機能を備えた回路である。具体的には、初期化制御信号Init_ENによる制御で初期化電圧GNDを配線114に与えるスイッチである。トランジスタ406を備えることで、回路400は、初期化電圧GNDを配線114に与えることができる。
なお図示していないが、回路400は、配線113、配線213にプリチャージ電圧を印加し、また配線113、配線213を電気的に浮遊状態にする機能を有する。これらの動作は配線114と同様に行うことができるため、配線114に関する記載を援用する。
<回路500の構成例>
図12に、回路500の具体的な構成の一例を示す。
図12に示す回路500は、複数のコンパレータ501、エンコーダ502、ラッチ回路503、及びバッファ504を有する。これらは、列毎に設けられる。また、各列のバッファ504は、データDoutを出力する。
コンパレータ501は、配線114の電位と、参照電圧Vref0乃至Vref6との電位の高低を比較し、配線114の電位が多値のデータのいずれに応じた電位であるかを判定する機能を備えた回路である。複数のコンパレータ501それぞれには、配線114の電位と、参照電圧Vref0乃至Vref6のいずれかが与えられ、配線114の電位が参照電圧Vref0乃至Vref6のいずれの電位の間にあるかを判定する回路である。コンパレータ501を備えることで、回路500は、配線114の電位が、多値のデータのいずれかに対応する電位かを判定することができる。
なお、一例として図12で示す参照電圧Vref0乃至Vref6は、多値のデータが3ビット、すなわち8値のデータである場合に与えられる電位である。
エンコーダ502は、コンパレータ501から出力される配線114の電位を判定する信号をもとに、多ビットのデジタル信号を生成する機能を備えた回路である。具体的には、複数のコンパレータ501より出力されるハイレベル又はローレベルの信号をもとに符号化を行い、デジタル信号を生成する回路である。エンコーダ502を備えることで、回路500は、セルアレイ10から読み出されたデータをデジタル値のデータとすることができる。
ラッチ回路503は、入力されるデジタル値のデータを一時的に記憶する機能を備えた回路である。具体的には、ラッチ信号LATが入力され、該ラッチ信号LATに従って記憶したデータをバッファ504に出力するフリップフロップ回路である。ラッチ回路503を備えることで、回路500は、任意のタイミングでデータの出力を行うことができる。なおラッチ回路503は、省略することができる。
バッファ504は、ラッチ回路503より出力されたデータを増幅して出力信号Doutとして出力する機能を備えた回路である。具体的には、インバータ回路を偶数段備えた回路である。バッファ504を備えることで、回路500は、デジタル信号に対するノイズを低減することができる。なおバッファ504は、省略することができる。
以上のように、半導体装置100は回路300、400、500を備えることにより、セル11、12へのデータの書き込み、セル11、12からのデータの読み出しなどを行うことができる。
本実施の形態は他の実施の形態の記載と適宜組み合わせることができる。
(実施の形態4)
本実施の形態では、セル11、12に用いることができる具体的な構成の一例について説明する。
図2乃至5においては、セル11、12がそれぞれ2つのトランジスタを有する構成としているが、これに限られず、セル11、12は3つ以上のトランジスタを有していてもよい。セル11、12がそれぞれ3つのトランジスタを有する構成の一例を図13に示す。
図13(A)に示すセル11は、トランジスタ104を有する点、容量素子103の他方の電極が配線115と接続されている点において、図2、3におけるセル11と異なる。また、図13(A)に示すセル12は、トランジスタ204を有する点、容量素子203の他方の電極が配線215と接続されている点において、図2、3におけるセル12と異なる。なお、配線115、215は、所定の電位を伝える機能を有する配線である。配線115、215は、高電位電源線であってもよいし、低電位電源線(接地線など)であってもよい。また、所定の電位は、一定の電位(固定電位)であっても変動する電位であってもよく、0Vに限定されない。
トランジスタ104のゲートは配線112と接続され、ソースまたはドレインの一方はトランジスタ102のソースまたはドレインの他方と接続され、ソースまたはドレインの他方は配線114と接続されている。トランジスタ204のゲートは配線212と接続され、ソースまたはドレインの一方はトランジスタ202のソースまたはドレインの他方と接続され、ソースまたはドレインの他方は配線114と接続されている。
配線112の電位を制御することにより、トランジスタ104の導通状態を制御し、配線113と配線114の導通状態を制御することができる。また、配線212の電位を制御することにより、トランジスタ204の導通状態を制御し、配線213と配線114の導通状態を制御することができる。これにより、セル11、セル12における書き込みや読み出しなどの動作の自由度を上げることができる。
なお、図13(A)においては、トランジスタ104をトランジスタ102と配線114との間に設け、トランジスタ204をトランジスタ202と配線114との間に設けた構成を示したが、トランジスタ104、204の位置は特に限定されず、配線、トランジスタ、容量素子間のどの位置に設けてもよい。図13(B)に、トランジスタ104を配線113とトランジスタ102の間に設け、トランジスタ204を配線213とトランジスタ202の間に設けた例を示す。トランジスタ104のソースまたはドレインの一方は配線113と接続され、ソースまたはドレインの他方はトランジスタ102のソースまたはドレインの一方と接続されている。トランジスタ204のソースまたはドレインの一方は配線213と接続され、ソースまたはドレインの他方はトランジスタ202のソースまたはドレインの一方と接続されている。このような構成とすることにより、図13(A)に示す構成と比較して、配線112、212の電位の変動に起因して配線114に生じ得るノイズを抑制することができる。よって、データの書き込みや読み出しをより正確に行うことができる。
なお、セル11、12は、図2乃至5、図13(A)、(B)に示す構成を自由に選択することができる。また、セル11の構成とセル12の構成は異なっていてもよい。例えば、図2乃至5に示す2つのトランジスタを有するセル11と、図13(A)、(B)に示す3つのトランジスタを有するセル12を組み合わせてもよい。また、図2乃至5に示す2つのトランジスタを有するセル12と、図13(A)、(B)に示す3つのトランジスタを有するセル11を組み合わせてもよい。
本実施の形態は他の実施の形態の記載と適宜組み合わせることができる。
(実施の形態5)
本実施の形態では、セルアレイ10に用いることができるトランジスタの構成について説明する。
<半導体装置の断面構造の例>
図14に、セル11、セル12の構成の一例を示す。なお、図14では、OSトランジスタであるトランジスタ701が、単結晶のシリコン基板にチャネル形成領域を有するトランジスタ(以下、Siトランジスタともいう)であるトランジスタ702上に形成されている場合を例示している。なお、このようにSiトランジスタとOSトランジスタが積層された構成は、セル11、12に適宜用いることができる。例えば、図2乃至5、図13等に示すトランジスタ102、104、202、204をSiトランジスタとして、図14におけるトランジスタ702のように単結晶のシリコン基板に作製し、図2乃至5、図13等に示すトランジスタ101、201をOSトランジスタとして、図14におけるトランジスタ701のように、単結晶のシリコン基板に作製されたトランジスタの上方に設けることができる。
トランジスタ702は、非晶質、微結晶、多結晶または単結晶である、シリコン又はゲルマニウムなどの半導体膜または半導体基板に、チャネル形成領域を有していても良い。或いは、トランジスタ702は、酸化物半導体膜または酸化物半導体基板に、チャネル形成領域を有していても良い。全てのトランジスタが酸化物半導体膜または酸化物半導体基板に、チャネル形成領域を有している場合、トランジスタ701はトランジスタ702上に積層されていなくとも良く、トランジスタ701とトランジスタ702とは、同一の層に形成されていても良い。
シリコンの薄膜を用いてトランジスタ702を形成する場合、当該薄膜には、プラズマCVD(Chemical Vapor Deposition)法などの気相成長法若しくはスパッタリング法で作製された非晶質シリコン、非晶質シリコンにレーザーを照射する等の処理により結晶化させた多結晶シリコン、単結晶シリコンウェハに水素イオン等を注入して表層部を剥離した単結晶シリコンなどを用いることができる。
トランジスタ702が形成される半導体基板801は、例えば、シリコン基板、ゲルマニウム基板、シリコンゲルマニウム基板等を用いることができる。図14では、単結晶シリコン基板を半導体基板801として用いる場合を例示している。
また、トランジスタ702は、素子分離法により電気的に分離されている。素子分離法として、選択酸化法(LOCOS法:Local Oxidation of Silicon法)、トレンチ分離法(STI法:Shallow Trench Isolation)等を用いることができる。図14では、トレンチ分離法を用いてトランジスタ702を電気的に分離する場合を例示している。具体的に、図14では、半導体基板801にエッチング等によりトレンチを形成した後、酸化珪素などを含む絶縁物を当該トレンチに埋め込むことで形成される素子分離領域810により、トランジスタ702を素子分離させる場合を例示している。
トランジスタ702上には、絶縁膜811が設けられている。絶縁膜811には開口部が形成されている。そして、上記開口部には、トランジスタ702のソース及びドレインにそれぞれ電気的に接続されている導電膜825及び導電膜826と、トランジスタ702のゲートに電気的に接続されている導電膜827とが、形成されている。
そして、導電膜825は、絶縁膜811上に形成された導電膜834に電気的に接続されており、導電膜826は、絶縁膜811上に形成された導電膜835に電気的に接続されており、導電膜827は、絶縁膜811上に形成された導電膜836に電気的に接続されている。
導電膜834乃至導電膜836上には、絶縁膜812が形成されている。絶縁膜812には開口部が形成されており、上記開口部に、導電膜836に電気的に接続された導電膜837が形成されている。そして、導電膜837は、絶縁膜812上に形成された導電膜851に、電気的に接続されている。
また、導電膜851上には、絶縁膜813が形成されている。絶縁膜813には開口部が形成されており、上記開口部に、導電膜851に電気的に接続された導電膜852が形成されている。そして、導電膜852は、絶縁膜813上に形成された導電膜853に、電気的に接続されている。また、絶縁膜813上には、導電膜844が形成されている。
導電膜853及び導電膜844上には絶縁膜861が形成されている。そして、図14では、絶縁膜861上にトランジスタ701が形成されている。
トランジスタ701は、絶縁膜861上に、酸化物半導体を含む半導体膜901と、半導体膜901上の、ソースまたはドレインとして機能する導電膜921及び導電膜922と、半導体膜901、導電膜921及び導電膜922上のゲート絶縁膜962と、ゲート絶縁膜962上に位置し、導電膜921と導電膜922の間において半導体膜901と重なっているゲート電極931と、を有する。なお、導電膜922は、絶縁膜861に設けられた開口部において、導電膜853に電気的に接続されている。
そして、トランジスタ701では、半導体膜901において、導電膜921に重なる領域と、ゲート電極931に重なる領域との間に、領域910が存在する。また、トランジスタ701では、半導体膜901において、導電膜922に重なる領域と、ゲート電極931に重なる領域との間に、領域911が存在する。領域910及び領域911に、導電膜921、導電膜922、及びゲート電極931をマスクとしてアルゴン、p型の導電型を半導体膜901に付与する不純物、或いは、n型の導電型を半導体膜901に付与する不純物を添加することで、半導体膜901のうちゲート電極931に重なる領域よりも、領域910及び領域911の抵抗率を下げることができる。
そして、トランジスタ701上に、絶縁膜963が設けられている。
なお、図14において、トランジスタ701は、ゲート電極931を半導体膜901の片側において少なくとも有していれば良いが、半導体膜901を間に挟んで存在する一対のゲート電極を有していても良い。
トランジスタ701が、半導体膜901を間に挟んで存在する一対のゲート電極を有している場合、一方のゲート電極には導通状態または非導通状態を制御するための信号が与えられ、他方のゲート電極は、電位が他から与えられている状態であっても良い。この場合、一対のゲート電極に、同じ高さの電位が与えられていても良いし、他方のゲート電極にのみ接地電位などの固定の電位が与えられていても良い。他方のゲート電極に与える電位の高さを制御することで、トランジスタの閾値電圧を制御することができる。
また、図14では、トランジスタ701が、一のゲート電極931に対応した一のチャネル形成領域を有する、シングルゲート構造である場合を例示している。しかし、トランジスタ701は、電気的に接続された複数のゲート電極を有することで、一の活性層にチャネル形成領域を複数有する、マルチゲート構造であっても良い。
<トランジスタについて>
次いで、OSトランジスタの構成例について説明する。
図15に、酸化物半導体膜にチャネル形成領域を有するトランジスタ90の構成を、一例として示す。図15(A)には、トランジスタ90の上面図を示す。なお、図15(A)では、トランジスタ90のレイアウトを明確にするために、各種の絶縁膜を省略している。また、図15(A)に示した上面図の、一点鎖線A1−A2における断面図を図15(B)に示し、一点鎖線A3−A4における断面図を図15(C)に示す。
図15に示すように、トランジスタ90は、基板97に形成された絶縁膜91上において順に積層された酸化物半導体膜92a及び酸化物半導体膜92bと、酸化物半導体膜92bに電気的に接続され、ソース電極またはドレイン電極としての機能を有する導電膜93及び導電膜94と、酸化物半導体膜92b、導電膜93及び導電膜94上の酸化物半導体膜92cと、ゲート絶縁膜としての機能を有し、なおかつ酸化物半導体膜92c上に位置する絶縁膜95と、ゲート電極としての機能を有し、なおかつ絶縁膜95上において酸化物半導体膜92a乃至酸化物半導体膜92cと重なる導電膜96とを有する。なお、基板97は、ガラス基板や半導体基板などであってもよいし、ガラス基板や半導体基板上に半導体素子が形成された素子基板であってもよい。
また、トランジスタ90の、具体的な構成の別の一例を、図16に示す。図16(A)には、トランジスタ90の上面図を示す。なお、図16(A)では、トランジスタ90のレイアウトを明確にするために、各種の絶縁膜を省略している。また、図16(A)に示した上面図の、破線A1−A2における断面図を図16(B)に示し、破線A3−A4における断面図を図16(C)に示す。
図16に示すように、トランジスタ90は、絶縁膜91上において順に積層された酸化物半導体膜92a乃至酸化物半導体膜92cと、酸化物半導体膜92cに電気的に接続され、ソース電極またはドレイン電極としての機能を有する導電膜93及び導電膜94と、ゲート絶縁膜としての機能を有し、なおかつ酸化物半導体膜92c、導電膜93及び導電膜94上に位置する絶縁膜95と、ゲート電極としての機能を有し、なおかつ絶縁膜95上において酸化物半導体膜92a乃至酸化物半導体膜92cと重なる導電膜96とを有する。
なお、図15及び図16では、積層された酸化物半導体膜92a乃至酸化物半導体膜92cを用いるトランジスタ90の構成を例示している。トランジスタ90が有する酸化物半導体膜は、積層された複数の酸化物半導体膜で構成されているとは限らず、単膜の酸化物半導体膜で構成されていても良い。
酸化物半導体膜92a乃至酸化物半導体膜92cが順に積層されている半導体膜をトランジスタ90が有する場合、酸化物半導体膜92a及び酸化物半導体膜92cは、酸化物半導体膜92bを構成する金属元素の少なくとも1つを、その構成要素に含み、伝導帯下端のエネルギーが酸化物半導体膜92bよりも0.05eV以上、0.07eV以上、0.1eV以上または0.15eV以上、かつ2eV以下、1eV以下、0.5eV以下または0.4eV以下、真空準位に近い酸化物膜である。さらに、酸化物半導体膜92bは、少なくともインジウムを含むと、キャリア移動度が高くなるため好ましい。
上記構成の半導体膜をトランジスタ90が有する場合、ゲート電極に電圧を印加することで、半導体膜に電界が加わると、半導体膜のうち、伝導帯下端のエネルギーが小さい酸化物半導体膜92bにチャネル領域が形成される。即ち、酸化物半導体膜92bと絶縁膜95との間に酸化物半導体膜92cが設けられていることによって、絶縁膜95と離隔している酸化物半導体膜92bに、チャネル領域を形成することができる。
また、酸化物半導体膜92cは、酸化物半導体膜92bを構成する金属元素の少なくとも1つをその構成要素に含むため、酸化物半導体膜92bと酸化物半導体膜92cの界面では、界面散乱が起こりにくい。従って、当該界面においてキャリアの動きが阻害されにくいため、トランジスタ90の電界効果移動度が高くなる。
また、酸化物半導体膜92bと酸化物半導体膜92aの界面に界面準位が形成されると、界面近傍の領域にもチャネル領域が形成されるために、トランジスタ90の閾値電圧が変動してしまう。しかし、酸化物半導体膜92aは、酸化物半導体膜92bを構成する金属元素の少なくとも1つをその構成要素に含むため、酸化物半導体膜92bと酸化物半導体膜92aの界面には、界面準位が形成されにくい。よって、上記構成により、トランジスタ90の閾値電圧等の電気的特性のばらつきを、低減することができる。
また、酸化物半導体膜間に不純物が存在することによって、各膜の界面にキャリアの流れを阻害する界面準位が形成されることがないよう、複数の酸化物半導体膜を積層させることが望ましい。積層された酸化物半導体膜の膜間に不純物が存在していると、酸化物半導体膜間における伝導帯下端のエネルギーの連続性が失われ、界面近傍において、キャリアがトラップされるか、あるいは再結合により消滅してしまうからである。膜間における不純物を低減させることで、主成分である一の金属を少なくとも共に有する複数の酸化物半導体膜を、単に積層させるよりも、連続接合(ここでは特に伝導帯下端のエネルギーが各膜の間で連続的に変化するU字型の井戸構造を有している状態)が形成されやすくなる。
連続接合を形成するためには、ロードロック室を備えたマルチチャンバー方式の成膜装置(スパッタリング装置)を用いて各膜を大気に触れさせることなく連続して積層することが必要となる。スパッタリング装置における各チャンバーは、酸化物半導体にとって不純物となる水等を可能な限り除去すべくクライオポンプのような吸着式の真空排気ポンプを用いて高真空排気(5×10−7Pa乃至1×10−4Pa程度まで)することが好ましい。または、ターボ分子ポンプとコールドトラップを組み合わせて排気系からチャンバー内に気体が逆流しないようにしておくことが好ましい。
高純度の真性な酸化物半導体を得るためには、各チャンバー内を高真空排気するのみならず、スパッタリングに用いるガスの高純度化も重要である。上記ガスとして用いる酸素ガスやアルゴンガスの露点を、−40℃以下、好ましくは−80℃以下、より好ましくは−100℃以下とし、使用するガスの高純度化を図ることで、酸化物半導体膜に水分等が取り込まれることを可能な限り防ぐことができる。具体的に、酸化物半導体膜92bがIn−M−Zn酸化物(Mは、Ga、Y、Zr、La、Ce、またはNd)の場合、酸化物半導体膜92bを成膜するために用いるターゲットにおいて、金属元素の原子数比をIn:M:Zn=x1:y1:z1とすると、x1/y1は、1/3以上6以下、さらには1以上6以下であって、z1/y1は、1/3以上6以下、さらには1以上6以下であることが好ましい。なお、z1/y1を1以上6以下とすることで、酸化物半導体膜92bとしてCAAC−OS(C Axis Aligned Crystalline Oxide Semiconductor)膜が形成されやすくなる。ターゲットの金属元素の原子数比の代表例としては、In:M:Zn=1:1:1、In:M:Zn=3:1:2等がある。なお、CAAC−OSについての詳細は後述する。
具体的に、酸化物半導体膜92a、酸化物半導体膜92cがIn−M−Zn酸化物(Mは、Ga、Y、Zr、La、Ce、またはNd)の場合、酸化物半導体膜92a、酸化物半導体膜92cを成膜するために用いるターゲットにおいて、金属元素の原子数比をIn:M:Zn=x2:y2:z2とすると、x2/y2<x1/y1であって、z2/y2は、1/3以上6以下、さらには1以上6以下であることが好ましい。なお、z2/y2を1以上6以下とすることで、酸化物半導体膜92a、酸化物半導体膜92cとしてCAAC−OS膜が形成されやすくなる。ターゲットの金属元素の原子数比の代表例としては、In:M:Zn=1:3:2、In:M:Zn=1:3:4、In:M:Zn=1:3:6、In:M:Zn=1:3:8等がある。
なお、酸化物半導体膜92a及び酸化物半導体膜92cの厚さは、3nm以上100nm以下、好ましくは3nm以上50nm以下とする。また、酸化物半導体膜92bの厚さは、3nm以上200nm以下、好ましくは3nm以上100nm以下であり、さらに好ましくは3nm以上50nm以下である。
3層構造の半導体膜において、酸化物半導体膜92a乃至酸化物半導体膜92cは、非晶質または結晶質の両方の形態を取りうる。ただし、チャネル領域が形成される酸化物半導体膜92bが結晶質であることにより、トランジスタ90に安定した電気的特性を付与することができるため、酸化物半導体膜92bは結晶質であることが好ましい。
なお、チャネル形成領域とは、トランジスタ90の半導体膜のうち、ゲート電極と重なり、かつソース電極とドレイン電極に挟まれる領域を意味する。また、チャネル領域とは、チャネル形成領域において、電流が主として流れる領域をいう。
例えば、酸化物半導体膜92a及び酸化物半導体膜92cとして、スパッタリング法により形成したIn−Ga−Zn酸化物膜を用いる場合、酸化物半導体膜92a及び酸化物半導体膜92cの成膜には、In−Ga−Zn酸化物(In:Ga:Zn=1:3:2[原子数比])であるターゲットを用いることができる。成膜条件は、例えば、成膜ガスとしてアルゴンガスを30sccm、酸素ガスを15sccm用い、圧力0.4Paとし、基板温度を200℃とし、DC電力0.5kWとすればよい。
また、酸化物半導体膜92bをCAAC−OS膜とする場合、酸化物半導体膜92bの成膜には、In−Ga−Zn酸化物(In:Ga:Zn=1:1:1[原子数比])を含む多結晶ターゲットを用いることが好ましい。成膜条件は、例えば、成膜ガスとしてアルゴンガスを30sccm、酸素ガスを15sccm用い、圧力を0.4Paとし、基板の温度300℃とし、DC電力0.5kWとすることができる。また、酸化物半導体膜92bをCAAC−OS膜とする場合、酸化物半導体膜92bの成膜には、In−Ga−Zn酸化物(In:Ga:Zn=2:1:3[原子数比])をターゲットに用いてもよい。このようなターゲットを用いて成膜されたCAAC−OS膜は、一定の範囲におけるCAAC−OSの回折パターンが観測される領域の割合(CAAC化率ともいう)を高くすることができるので、当該CAAC−OS膜にチャネル形成領域を有するトランジスタの周波数特性(f特)を高めることができる。
なお、酸化物半導体膜92a乃至92cは、スパッタリング法により形成することができる。
なお、電子供与体(ドナー)となる水分または水素などの不純物が低減され、なおかつ酸素欠損が低減されることにより高純度化された酸化物半導体(purified Oxide Semiconductor)は、キャリア発生源が少ないため、i型(真性半導体)又はi型に限りなく近くすることができる。そのため、高純度化された酸化物半導体膜にチャネル形成領域を有するトランジスタは、オフ電流が著しく小さく、信頼性が高い。そして、当該酸化物半導体膜にチャネル形成領域が形成されるトランジスタは、閾値電圧がプラスとなる電気的特性(ノーマリーオフ特性ともいう。)になりやすい。
具体的に、高純度化された酸化物半導体膜にチャネル形成領域を有するトランジスタのオフ電流が小さいことは、いろいろな実験により証明できる。例えば、チャネル幅が1×10μmでチャネル長が10μmの素子であっても、ソース電極とドレイン電極間の電圧(ドレイン電圧)が1Vから10Vの範囲において、オフ電流が、半導体パラメータアナライザの測定限界以下、すなわち1×10−13A以下という特性を得ることができる。この場合、トランジスタのチャネル幅で規格化したオフ電流は、100zA/μm以下であることが分かる。また、容量素子とトランジスタとを接続して、容量素子に流入または容量素子から流出する電荷を当該トランジスタで制御する回路を用いて、オフ電流の測定を行った。当該測定では、高純度化された酸化物半導体膜を上記トランジスタのチャネル形成領域に用い、容量素子の単位時間あたりの電荷量の推移から当該トランジスタのオフ電流を測定した。その結果、トランジスタのソース電極とドレイン電極間の電圧が3Vの場合に、数十yA/μmという、さらに小さいオフ電流が得られることが分かった。従って、高純度化された酸化物半導体膜をチャネル形成領域に用いたトランジスタは、オフ電流が、結晶性を有するシリコンを用いたトランジスタに比べて著しく小さい。
なお、半導体膜として酸化物半導体膜を用いる場合、酸化物半導体としては、少なくともインジウム(In)あるいは亜鉛(Zn)を含むことが好ましい。また、該酸化物半導体を用いたトランジスタの電気的特性のばらつきを減らすためのスタビライザーとして、それらに加えてガリウム(Ga)を有することが好ましい。また、スタビライザーとしてスズ(Sn)を有することが好ましい。また、スタビライザーとしてハフニウム(Hf)を有することが好ましい。また、スタビライザーとしてアルミニウム(Al)を有することが好ましい。また、スタビライザーとしてジルコニウム(Zr)を含むことが好ましい。
酸化物半導体の中でもIn−Ga−Zn酸化物、In−Sn−Zn酸化物などは、炭化シリコン、窒化ガリウム、または酸化ガリウムとは異なり、スパッタリング法や湿式法により電気的特性の優れたトランジスタを作製することが可能であり、量産性に優れるといった利点がある。また、炭化シリコン、窒化ガリウム、または酸化ガリウムとは異なり、上記In−Ga−Zn酸化物は、ガラス基板上に、電気的特性の優れたトランジスタを作製することが可能である。また、基板の大型化にも対応が可能である。
また、他のスタビライザーとして、ランタノイドである、ランタン(La)、セリウム(Ce)、プラセオジム(Pr)、ネオジム(Nd)、サマリウム(Sm)、ユウロピウム(Eu)、ガドリニウム(Gd)、テルビウム(Tb)、ジスプロシウム(Dy)、ホルミウム(Ho)、エルビウム(Er)、ツリウム(Tm)、イッテルビウム(Yb)、ルテチウム(Lu)のいずれか一種または複数種を含んでいてもよい。
例えば、酸化物半導体として、酸化インジウム、酸化ガリウム、酸化スズ、酸化亜鉛、In−Zn酸化物、Sn−Zn酸化物、Al−Zn酸化物、Zn−Mg酸化物、Sn−Mg酸化物、In−Mg酸化物、In−Ga酸化物、In−Ga−Zn酸化物(IGZOとも表記する)、In−Al−Zn酸化物、In−Sn−Zn酸化物、Sn−Ga−Zn酸化物、Al−Ga−Zn酸化物、Sn−Al−Zn酸化物、In−Hf−Zn酸化物、In−La−Zn酸化物、In−Pr−Zn酸化物、In−Nd−Zn酸化物、In−Ce−Zn酸化物、In−Sm−Zn酸化物、In−Eu−Zn酸化物、In−Gd−Zn酸化物、In−Tb−Zn酸化物、In−Dy−Zn酸化物、In−Ho−Zn酸化物、In−Er−Zn酸化物、In−Tm−Zn酸化物、In−Yb−Zn酸化物、In−Lu−Zn酸化物、In−Sn−Ga−Zn酸化物、In−Hf−Ga−Zn酸化物、In−Al−Ga−Zn酸化物、In−Sn−Al−Zn酸化物、In−Sn−Hf−Zn酸化物、In−Hf−Al−Zn酸化物を用いることができる。
なお、例えば、In−Ga−Zn酸化物とは、InとGaとZnを含む酸化物という意味であり、InとGaとZnの比率は問わない。また、InとGaとZn以外の金属元素を含んでいてもよい。In−Ga−Zn酸化物は、無電界時の抵抗が十分に高くオフ電流を十分に小さくすることが可能であり、また、移動度も高い。
例えば、In−Sn−Zn酸化物では比較的容易に高い移動度が得られる。しかしながら、In−Ga−Zn酸化物でも、バルク内欠陥密度を低減することにより移動度を上げることができる。
また、トランジスタ90において、ソース電極及びドレイン電極に用いられる導電性材料によっては、ソース電極及びドレイン電極中の金属が、酸化物半導体膜から酸素を引き抜くことがある。この場合、酸化物半導体膜のうち、ソース電極及びドレイン電極に接する領域に酸素欠損が形成され、酸化物半導体膜中に含まれる水素が該酸素欠損に入ることにより、該領域はn型化する。n型化された領域は、ソース領域またはドレイン領域として機能するため、酸化物半導体膜とソース電極及びドレイン電極との間におけるコンタクト抵抗を下げることができる。よって、n型化された領域が形成されることで、トランジスタ90の移動度及びオン電流を高めることができ、それにより、トランジスタ90を用いた半導体装置の高速動作を実現することができる。
なお、ソース電極及びドレイン電極中の金属による酸素の引き抜きは、ソース電極及びドレイン電極をスパッタリング法などにより形成する際に起こりうるし、ソース電極及びドレイン電極を形成した後に行われる加熱処理によっても起こりうる。また、n型化される領域は、酸素と結合し易い導電性材料をソース電極及びドレイン電極に用いることで、より形成されやすくなる。上記導電性材料としては、例えば、Al、Cr、Cu、Ta、Ti、Mo、Wなどが挙げられる。
複数の積層された酸化物半導体膜を有する半導体膜をトランジスタ90に用いる場合、n型化される領域は、チャネル領域となる酸化物半導体膜92bにまで達していることが、トランジスタ90の移動度及びオン電流を高め、半導体装置の高速動作を実現する上で好ましい。
絶縁膜91は、加熱により酸素の一部を酸化物半導体膜92a乃至酸化物半導体膜92cに供給する機能を有する絶縁膜であることが望ましい。また、絶縁膜91は、欠陥が少ないことが好ましく、代表的には、ESR測定により得られる、シリコンのダングリングボンドに由来するg=2.001を持つスピンの密度が1×1018spins/cm以下であることが好ましい。
絶縁膜91は、加熱により酸素の一部を酸化物半導体膜92a乃至酸化物半導体膜92cに供給する機能を有するため、酸化物であることが望ましく、例えば、酸化アルミニウム、酸化マグネシウム、酸化珪素、酸化窒化珪素、窒化酸化珪素、酸化ガリウム、酸化ゲルマニウム、酸化イットリウム、酸化ジルコニウム、酸化ランタン、酸化ネオジム、酸化ハフニウムおよび酸化タンタルなどを用いることができる。絶縁膜91は、プラズマCVD法またはスパッタリング法等により、形成することができる。
なお、本明細書中において、酸化窒化物は、その組成として、窒素よりも酸素の含有量が多い材料を指し、窒化酸化物は、その組成として、酸素よりも窒素の含有量が多い材料を指す。
なお、図15及び図16に示すトランジスタ90は、チャネル領域が形成される酸化物半導体膜92bの端部のうち、導電膜93及び導電膜94とは重ならない端部、言い換えると、導電膜93及び導電膜94が位置する領域とは異なる領域に位置する端部と、導電膜96とが、重なる構成を有する。酸化物半導体膜92bの端部は、当該端部を形成するためのエッチングでプラズマに曝されるときに、エッチングガスから生じた塩素ラジカル、フッ素ラジカル等が、酸化物半導体を構成する金属元素と結合しやすい。よって、酸化物半導体膜の端部では、当該金属元素と結合していた酸素が脱離しやすい状態にあるため、酸素欠損が形成され、n型化しやすい。しかし、図15及び図16に示すトランジスタ90では、導電膜93及び導電膜94とは重ならない酸化物半導体膜92bの端部と、導電膜96とが重なるため、導電膜96の電位を制御することにより、当該端部にかかる電界を制御することができる。よって、酸化物半導体膜92bの端部を介して導電膜93と導電膜94の間に流れる電流を、導電膜96に与える電位によって制御することができる。このようなトランジスタ90の構造を、surrounded channel(s−channel)構造とよぶ。
具体的に、s−channel構造の場合、トランジスタ90がオフとなるような電位を導電膜96に与えたときは、当該端部を介して導電膜93と導電膜94の間に流れるオフ電流を小さく抑えることができる。そのため、トランジスタ90では、大きなオン電流を得るためにチャネル長を短くし、その結果、酸化物半導体膜92bの端部における導電膜93と導電膜94の間の長さが短くなっても、トランジスタ90のオフ電流を小さく抑えることができる。よって、トランジスタ90は、チャネル長を短くすることで、オンのときには大きいオン電流を得ることができ、オフのときにはオフ電流を小さく抑えることができる。
また、具体的に、s−channel構造の場合、トランジスタ90がオンとなるような電位を導電膜96に与えたときは、当該端部を介して導電膜93と導電膜94の間に流れる電流を大きくすることができる。当該電流は、トランジスタ90の電界効果移動度とオン電流の増大に寄与する。そして、酸化物半導体膜92bの端部と、導電膜96とが重なることで、酸化物半導体膜92bにおいてキャリアの流れる領域が、絶縁膜95に近い酸化物半導体膜92bの界面近傍のみでなく、酸化物半導体膜92bの広い範囲においてキャリアが流れるため、トランジスタ90におけるキャリアの移動量が増加する。この結果、トランジスタ90のオン電流が大きくなる共に、電界効果移動度が高くなり、代表的には電界効果移動度が10cm/V・s以上、さらには20cm/V・s以上となる。なお、ここでの電界効果移動度は、酸化物半導体膜の物性値としての移動度の近似値ではなく、トランジスタの飽和領域における電流駆動力の指標であり、見かけ上の電界効果移動度である。
<酸化物半導体膜の構造>
以下では、酸化物半導体膜の構造について説明する。なお、以下の説明において、「平行」とは、二つの直線が−10°以上10°以下の角度で配置されている状態をいう。従って、−5°以上5°以下の場合も含まれる。また、「垂直」とは、二つの直線が80°以上100°以下の角度で配置されている状態をいう。従って、85°以上95°以下の場合も含まれる。また、結晶が三方晶または菱面体晶である場合、六方晶系として表す。
酸化物半導体膜は、非単結晶酸化物半導体膜と単結晶酸化物半導体膜とに大別される。非単結晶酸化物半導体膜とは、CAAC−OS膜、多結晶酸化物半導体膜、微結晶酸化物半導体膜、非晶質酸化物半導体膜などをいう。
[CAAC−OS膜]
まずは、CAAC−OS膜について説明する。
CAAC−OS膜は、c軸配向した複数の結晶部を有する酸化物半導体膜の一つである。
CAAC−OS膜を透過型電子顕微鏡(TEM:Transmission Electron Microscope)によって観察すると、明確な結晶部同士の境界、即ち結晶粒界(グレインバウンダリーともいう。)を確認することが難しい。そのため、CAAC−OS膜は、結晶粒界に起因する電子移動度の低下が起こりにくいといえる。
CAAC−OS膜を、試料面と概略平行な方向からTEMによって観察(断面TEM観察)すると、結晶部において、金属原子が層状に配列していることを確認できる。金属原子の各層は、CAAC−OS膜の膜を形成する面(被形成面ともいう。)または上面の凹凸を反映した形状であり、CAAC−OS膜の被形成面または上面と平行に配列する。
一方、CAAC−OS膜を、試料面と概略垂直な方向からTEMによって観察(平面TEM観察)すると、結晶部において、金属原子が三角形状または六角形状に配列していることを確認できる。しかしながら、異なる結晶部間で、金属原子の配列に規則性は見られない。
図19(A)は、CAAC−OS膜の断面TEM像である。また、図19(B)は、図19(A)をさらに拡大した断面TEM像であり、理解を容易にするために原子配列を強調表示している。
図19(C)は、図19(A)のA−O−A’間において、丸で囲んだ領域(直径約4nm)の局所的なフーリエ変換像である。図19(C)より、各領域においてc軸配向性が確認できる。また、A−O間とO−A’間とでは、c軸の向きが異なるため、異なるグレインであることが示唆される。また、A−O間では、c軸の角度が14.3°、16.6°、30.9°のように少しずつ連続的に変化していることがわかる。同様に、O−A’間では、c軸の角度が−18.3°、−17.6°、−11.3°と少しずつ連続的に変化していることがわかる。
なお、CAAC−OS膜に対し、電子回折を行うと、配向性を示すスポット(輝点)が観測される。例えば、CAAC−OS膜の上面に対し、例えば1nm以上30nm以下の電子線を用いる電子回折(ナノビーム電子回折ともいう。)を行うと、スポットが観測される(図20(A)参照。)。
断面TEM観察および平面TEM観察より、CAAC−OS膜の結晶部は配向性を有していることがわかる。
なお、CAAC−OS膜に含まれるほとんどの結晶部は、一辺が100nm未満の立方体内に収まる大きさである。従って、CAAC−OS膜に含まれる結晶部は、一辺が10nm未満、5nm未満または3nm未満の立方体内に収まる大きさの場合も含まれる。ただし、CAAC−OS膜に含まれる複数の結晶部が連結することで、一つの大きな結晶領域を形成する場合がある。例えば、平面TEM像において、2500nm以上、5μm以上または1000μm以上となる結晶領域が観察される場合がある。
CAAC−OS膜に対し、X線回折(XRD:X−Ray Diffraction)装置を用いて構造解析を行うと、例えばInGaZnOの結晶を有するCAAC−OS膜のout−of−plane法による解析では、回折角(2θ)が31°近傍にピークが現れる場合がある。このピークは、InGaZnOの結晶の(009)面に帰属されることから、CAAC−OS膜の結晶がc軸配向性を有し、c軸が被形成面または上面に概略垂直な方向を向いていることが確認できる。
一方、CAAC−OS膜に対し、c軸に概略垂直な方向からX線を入射させるin−plane法による解析では、2θが56°近傍にピークが現れる場合がある。このピークは、InGaZnOの結晶の(110)面に帰属される。InGaZnOの単結晶酸化物半導体膜であれば、2θを56°近傍に固定し、試料面の法線ベクトルを軸(φ軸)として試料を回転させながら分析(φスキャン)を行うと、(110)面と等価な結晶面に帰属されるピークが6本観察される。これに対し、CAAC−OS膜の場合は、2θを56°近傍に固定してφスキャンした場合でも、明瞭なピークが現れない。
以上のことから、CAAC−OS膜では、異なる結晶部間ではa軸およびb軸の配向は不規則であるが、c軸配向性を有し、かつc軸が被形成面または上面の法線ベクトルに平行な方向を向いていることがわかる。従って、前述の断面TEM観察で確認された層状に配列した金属原子の各層は、結晶のab面に平行な面である。
なお、結晶部は、CAAC−OS膜を成膜した際、または加熱処理などの結晶化処理を行った際に形成される。上述したように、結晶のc軸は、CAAC−OS膜の被形成面または上面の法線ベクトルに平行な方向に配向する。従って、例えば、CAAC−OS膜の形状をエッチングなどによって変化させた場合、結晶のc軸がCAAC−OS膜の被形成面または上面の法線ベクトルと平行にならないこともある。
また、CAAC−OS膜中において、c軸配向した結晶部の分布が均一でなくてもよい。例えば、CAAC−OS膜の結晶部が、CAAC−OS膜の上面近傍からの結晶成長によって形成される場合、上面近傍の領域は、被形成面近傍の領域よりもc軸配向した結晶部の割合が高くなることがある。また、不純物の添加されたCAAC−OS膜は、不純物が添加された領域が変質し、部分的にc軸配向した結晶部の割合の異なる領域が形成されることもある。
なお、InGaZnOの結晶を有するCAAC−OS膜のout−of−plane法による解析では、2θが31°近傍のピークの他に、2θが36°近傍にもピークが現れる場合がある。2θが36°近傍のピークは、CAAC−OS膜中の一部に、c軸配向性を有さない結晶が含まれることを示している。CAAC−OS膜は、2θが31°近傍にピークを示し、2θが36°近傍にピークを示さないことが好ましい。
CAAC−OS膜は、不純物濃度の低い酸化物半導体膜である。不純物は、水素、炭素、シリコン、遷移金属元素などの酸化物半導体膜の主成分以外の元素である。特に、シリコンなどの、酸化物半導体膜を構成する金属元素よりも酸素との結合力の強い元素は、酸化物半導体膜から酸素を奪うことで酸化物半導体膜の原子配列を乱し、結晶性を低下させる要因となる。また、鉄やニッケルなどの重金属、アルゴン、二酸化炭素などは、原子半径(または分子半径)が大きいため、酸化物半導体膜内部に含まれると、酸化物半導体膜の原子配列を乱し、結晶性を低下させる要因となる。なお、酸化物半導体膜に含まれる不純物は、キャリアトラップやキャリア発生源となる場合がある。
また、CAAC−OS膜は、欠陥準位密度の低い酸化物半導体膜である。例えば、酸化物半導体膜中の酸素欠損は、キャリアトラップとなることや、水素を捕獲することによってキャリア発生源となることがある。
不純物濃度が低く、欠陥準位密度が低い(酸素欠損の少ない)ことを、高純度真性または実質的に高純度真性と呼ぶ。高純度真性または実質的に高純度真性である酸化物半導体膜は、キャリア発生源が少ないため、キャリア密度を低くすることができる。従って、当該酸化物半導体膜を用いたトランジスタは、しきい値電圧がマイナスとなる電気特性(ノーマリーオンともいう。)になることが少ない。また、高純度真性または実質的に高純度真性である酸化物半導体膜は、キャリアトラップが少ない。そのため、当該酸化物半導体膜を用いたトランジスタは、電気特性の変動が小さく、信頼性の高いトランジスタとなる。なお、酸化物半導体膜のキャリアトラップに捕獲された電荷は、放出するまでに要する時間が長く、あたかも固定電荷のように振る舞うことがある。そのため、不純物濃度が高く、欠陥準位密度が高い酸化物半導体膜を用いたトランジスタは、電気特性が不安定となる場合がある。
また、CAAC−OS膜を用いたトランジスタは、可視光や紫外光の照射による電気特性の変動が小さい。
[微結晶酸化物半導体膜]
次に、微結晶酸化物半導体膜について説明する。
微結晶酸化物半導体膜は、TEMによる観察像では、明確に結晶部を確認することが困難な場合がある。微結晶酸化物半導体膜に含まれる結晶部は、1nm以上100nm以下、または1nm以上10nm以下の大きさであることが多い。特に、1nm以上10nm以下、または1nm以上3nm以下の微結晶であるナノ結晶(nc:nanocrystal)を有する酸化物半導体膜を、nc−OS(nanocrystalline Oxide Semiconductor)膜と呼ぶ。また、nc−OS膜は、例えば、TEMによる観察像では、結晶粒界を明確に確認することが困難な場合がある。
nc−OS膜は、微小な領域(例えば、1nm以上10nm以下の領域、特に1nm以上3nm以下の領域)において原子配列に周期性を有する。また、nc−OS膜は、異なる結晶部間で結晶方位に規則性が見られない。そのため、膜全体で配向性が見られない。従って、nc−OS膜は、分析方法によっては、非晶質酸化物半導体膜と区別が付かない場合がある。例えば、nc−OS膜に対し、結晶部よりも大きい径のX線を用いるXRD装置を用いて構造解析を行うと、out−of−plane法による解析では、結晶面を示すピークが検出されない。また、nc−OS膜に対し、結晶部よりも大きいプローブ径(例えば50nm以上)の電子線を用いる電子回折(制限視野電子回折ともいう。)を行うと、ハローパターンのような回折パターンが観測される。一方、nc−OS膜に対し、結晶部の大きさと近いか結晶部より小さいプローブ径の電子線を用いるナノビーム電子回折を行うと、スポットが観測される。また、nc−OS膜に対しナノビーム電子回折を行うと、円を描くように(リング状に)輝度の高い領域が観測される場合がある。また、nc−OS膜に対しナノビーム電子回折を行うと、リング状の領域内に複数のスポットが観測される場合がある(図20(B)参照。)。
nc−OS膜は、非晶質酸化物半導体膜よりも規則性の高い酸化物半導体膜である。そのため、nc−OS膜は、非晶質酸化物半導体膜よりも欠陥準位密度が低くなる。ただし、nc−OS膜は、異なる結晶部間で結晶方位に規則性が見られない。そのため、nc−OS膜は、CAAC−OS膜と比べて欠陥準位密度が高くなる。
なお、酸化物半導体膜は、例えば、非晶質酸化物半導体膜、微結晶酸化物半導体膜、CAAC−OS膜のうち、二種以上を有する積層膜であってもよい。
酸化物半導体膜が複数の構造を有する場合、ナノビーム電子回折を用いることで構造解析が可能となる場合がある。
ところで、CAAC−OS膜であったとしても、部分的にnc−OS膜などと同様の回折パターンが観測される場合がある。したがって、CAAC−OS膜の良否は、一定の範囲におけるCAAC−OS膜の回折パターンが観測される領域の割合(CAAC化率ともいう。)で表すことができる場合がある。例えば、良質なCAAC−OS膜であれば、CAAC化率は、50%以上、好ましくは80%以上、さらに好ましくは90%以上、さらに好ましくは95%以上となる。CAAC−OS膜と異なる回折パターンが観測される領域の割合を非CAAC化率と表記する。
一例として、成膜直後(as−sputteredと表記。)、または酸素を含む雰囲気における450℃加熱処理後のCAAC−OS膜を有する各試料の上面に対し、スキャンしながら透過電子回折パターンを取得した。ここでは、5nm/秒の速度で60秒間スキャンしながら回折パターンを観測し、観測された回折パターンを0.5秒ごとに静止画に変換することで、CAAC化率を導出した。なお、電子線としては、プローブ径が1nmのナノビーム電子線を用いた。なお、同様の測定は6試料に対して行った。そしてCAAC化率の算出には、6試料における平均値を用いた。
成膜直後のCAAC−OS膜のCAAC化率は75.7%(非CAAC化率は24.3%)であった。また、450℃加熱処理後のCAAC−OS膜のCAAC化率は85.3%(非CAAC化率は14.7%)であった。成膜直後と比べて、450℃加熱処理後のCAAC化率が高いことがわかる。即ち、高い温度(例えば400℃以上)における加熱処理によって、非CAAC化率が低くなる(CAAC化率が高くなる)ことがわかる。また、500℃未満の加熱処理においても高いCAAC化率を有するCAAC−OS膜が得られることがわかる。
ここで、CAAC−OS膜と異なる回折パターンのほとんどはnc−OS膜と同様の回折パターンであった。また、測定領域において非晶質酸化物半導体膜は、確認することができなかった。したがって、加熱処理によって、nc−OS膜と同様の構造を有する領域が、隣接する領域の構造の影響を受けて再配列し、CAAC化していることが示唆される。
図20(C)は、成膜直後(as−sputtered)のCAAC−OS膜の平面TEM像であり、図20(D)は、450℃加熱処理後のCAAC−OS膜の平面TEM像である。図20(C)と図20(D)とを比較することにより、450℃加熱処理後のCAAC−OS膜は、膜質がより均質であることがわかる。即ち、高い温度における加熱処理によって、CAAC−OS膜の膜質が向上することがわかる。
このような測定方法を用いれば、複数の構造を有する酸化物半導体膜の構造解析が可能となる場合がある。
(実施の形態6)
本実施の形態では、図14とは異なる構造を有する半導体装置の構造の一例について説明する。
図17に、半導体装置の断面構造を、一例として示す。なお、破線A1−A2で示す領域では、トランジスタ702及びトランジスタ701のチャネル長方向における構造を示しており、破線A3−A4で示す領域では、トランジスタ702及びトランジスタ701のチャネル幅方向における構造を示している。ただし、本発明の一態様では、トランジスタ702のチャネル長方向とトランジスタ701のチャネル長方向とが、必ずしも一致していなくともよい。
なお、チャネル長方向とは、ソース(ソース電極またはソース領域)及びドレイン(ドレイン電極またはドレイン領域)間において、キャリアが最短距離で移動する方向を意味し、チャネル幅方向は、基板と水平な面内において、チャネル長方向に対して垂直の方向を意味する。
また、図17では、酸化物半導体膜にチャネル形成領域を有するトランジスタ701が、Siトランジスタであるトランジスタ702上に形成されている場合を例示している。なお、このようにSiトランジスタとOSトランジスタが積層された構成は、セル11、12に適宜用いることができる。例えば、図2乃至5、図13等に示すトランジスタ102、104、202、204をSiトランジスタとして、図17におけるトランジスタ702のように単結晶のシリコン基板に作製し、図2乃至5、図13等に示すトランジスタ101、201をOSトランジスタとして、図17におけるトランジスタ701のように単結晶のシリコン基板に作製されたトランジスタの上方に設けることができる。
トランジスタ702は、非晶質、微結晶、多結晶または単結晶である、シリコン又はゲルマニウムなどの半導体膜または半導体基板に、チャネル形成領域を有していても良い。或いは、トランジスタ702は、酸化物半導体膜または酸化物半導体基板に、チャネル形成領域を有していても良い。全てのトランジスタが酸化物半導体膜または酸化物半導体基板に、チャネル形成領域を有している場合、トランジスタ701はトランジスタ702上に積層されていなくとも良く、トランジスタ701とトランジスタ702とは、同一の層に形成されていても良い。
シリコンの薄膜を用いてトランジスタ702を形成する場合、当該薄膜には、プラズマCVD法などの気相成長法若しくはスパッタリング法で作製された非晶質シリコン、非晶質シリコンをレーザーの照射などの処理により結晶化させた多結晶シリコン、単結晶シリコンウェハに水素イオン等を注入して表層部を剥離した単結晶シリコンなどを用いることができる。
トランジスタ702が形成される基板1000は、例えば、シリコン基板、ゲルマニウム基板、シリコンゲルマニウム基板等を用いることができる。図17では、単結晶シリコン基板を基板1000として用いる場合を例示している。
また、トランジスタ702は、素子分離法により電気的に分離されている。素子分離法として、トレンチ分離法等を用いることができる。図17では、トレンチ分離法を用いてトランジスタ702を電気的に分離する場合を例示している。具体的に、図17では、エッチング等により基板1000に形成されたトレンチに、酸化珪素などが含まれる絶縁物を埋め込んだ後、当該絶縁物をエッチング等により部分的に除去することで形成される素子分離領域1001により、トランジスタ702を素子分離させる場合を例示している。
また、トレンチ以外の領域に存在する基板1000の凸部には、トランジスタ702の不純物領域1002及び不純物領域1003と、不純物領域1002及び不純物領域1003に挟まれたチャネル形成領域1004とが設けられている。さらに、トランジスタ702は、チャネル形成領域1004を覆う絶縁膜1005と、絶縁膜1005を間に挟んでチャネル形成領域1004と重なるゲート電極1006とを有する。
トランジスタ702では、チャネル形成領域1004における凸部の側部及び上部と、ゲート電極1006とが絶縁膜1005を間に挟んで重なることで、チャネル形成領域1004の側部と上部を含めた広い範囲においてキャリアが流れる。そのため、トランジスタ702の基板上における専有面積を小さく抑えつつ、トランジスタ702におけるキャリアの移動量を増加させることができる。その結果、トランジスタ702は、オン電流が大きくなると共に、電界効果移動度が高められる。特に、チャネル形成領域1004における凸部のチャネル幅方向の長さ(チャネル幅)をW、チャネル形成領域1004における凸部の膜厚をTとすると、チャネル幅Wに対する膜厚Tの比に相当するアスペクト比が高い場合、キャリアが流れる範囲はより広くなるため、トランジスタ702のオン電流をより大きくすることができ、電界効果移動度もより高められる。
なお、バルクの半導体基板を用いたトランジスタ702の場合、アスペクト比は0.5以上であることが望ましく、1以上であることがより望ましい。
トランジスタ702上には、絶縁膜1011が設けられている。絶縁膜1011には開口部が形成されている。そして、上記開口部には、不純物領域1002、不純物領域1003にそれぞれ電気的に接続されている導電膜1012、導電膜1013と、ゲート電極1006に電気的に接続されている導電膜1014とが、形成されている。
そして、導電膜1012は、絶縁膜1011上に形成された導電膜1016に電気的に接続されており、導電膜1013は、絶縁膜1011上に形成された導電膜1017に電気的に接続されており、導電膜1014は、絶縁膜1011上に形成された導電膜1018に電気的に接続されている。
導電膜1016乃至導電膜1018上には、絶縁膜1020が設けられている。そして、絶縁膜1020上には、酸素、水素、水の拡散を防ぐブロッキング効果を有する絶縁膜1021が設けられている。絶縁膜1021は、密度が高くて緻密である程、また未結合手が少なく化学的に安定である程、より高いブロッキング効果を示す。酸素、水素、水の拡散を防ぐブロッキング効果を示す絶縁膜1021として、例えば、酸化アルミニウム、酸化窒化アルミニウム、酸化ガリウム、酸化窒化ガリウム、酸化イットリウム、酸化窒化イットリウム、酸化ハフニウム、酸化窒化ハフニウム等を用いることができる。水素、水の拡散を防ぐブロッキング効果を示す絶縁膜1021として、例えば、窒化シリコン、窒化酸化シリコン等を用いることができる。
絶縁膜1021上には絶縁膜1022が設けられており、絶縁膜1022上には、トランジスタ701が設けられている。
トランジスタ701は、絶縁膜1022上に、酸化物半導体を含む半導体膜1030と、半導体膜1030に電気的に接続された、ソース電極またはドレイン電極として機能する導電膜1032及び導電膜1033と、半導体膜1030を覆っているゲート絶縁膜1031と、ゲート絶縁膜1031を間に挟んで半導体膜1030と重なるゲート電極1034と、を有する。なお、絶縁膜1020乃至絶縁膜1022には開口部が設けられており、導電膜1033は、上記開口部において導電膜1018に接続されている。
なお、図17において、トランジスタ701は、ゲート電極1034を半導体膜1030の片側において少なくとも有していれば良いが、絶縁膜1022を間に挟んで半導体膜1030と重なるゲート電極を、さらに有していても良い。
トランジスタ701が、一対のゲート電極を有している場合、一方のゲート電極には導通状態または非導通状態を制御するための信号が与えられ、他方のゲート電極は、電位が他から与えられている状態であっても良い。この場合、一対のゲート電極に、同じ高さの電位が与えられていても良いし、他方のゲート電極にのみ接地電位などの固定の電位が与えられていても良い。他方のゲート電極に与える電位の高さを制御することで、トランジスタの閾値電圧を制御することができる。
また、図17では、トランジスタ701が、一のゲート電極1034に対応した一のチャネル形成領域を有する、シングルゲート構造である場合を例示している。しかし、トランジスタ701は、電気的に接続された複数のゲート電極を有することで、一の活性層にチャネル形成領域を複数有する、マルチゲート構造であっても良い。
また、図17に示すように、トランジスタ701は、半導体膜1030が、絶縁膜1022上において順に積層された酸化物半導体膜1030a乃至酸化物半導体膜1030cを有する場合を例示している。ただし、本発明の一態様では、トランジスタ701が有する半導体膜1030が、単膜の金属酸化物膜で構成されていても良い。
なお、本実施の形態は、他の実施の形態と適宜組み合わせて実施することができる。
(実施の形態7)
他の実施の形態で開示された、導電膜、半導体膜、絶縁膜など様々な膜はスパッタ法やプラズマCVD法により形成することができるが、他の方法、例えば、熱CVD(Chemical Vapor Deposition)法により形成してもよい。熱CVD法の例としてMOCVD(Metal Organic Chemical Vapor Deposition)法やALD(Atomic Layer Deposition)法を使っても良い。
熱CVD法は、プラズマを使わない成膜方法のため、プラズマダメージにより欠陥が生成されることが無いという利点を有する。
熱CVD法は、原料ガスと酸化剤を同時にチャンバー内に送り、チャンバー内を大気圧または減圧下とし、基板近傍または基板上で反応させて基板上に堆積させることで成膜を行ってもよい。
また、ALD法は、チャンバー内を大気圧または減圧下とし、反応のための原料ガスが順次にチャンバーに導入され、そのガス導入の順序を繰り返すことで成膜を行ってもよい。例えば、それぞれのスイッチングバルブ(高速バルブとも呼ぶ)を切り替えて2種類以上の原料ガスを順番にチャンバーに供給し、複数種の原料ガスが混ざらないように第1の原料ガスと同時またはその後に不活性ガス(アルゴン、或いは窒素など)などを導入し、第2の原料ガスを導入する。なお、同時に不活性ガスを導入する場合には、不活性ガスはキャリアガスとなり、また、第2の原料ガスの導入時にも同時に不活性ガスを導入してもよい。また、不活性ガスを導入する代わりに真空排気によって第1の原料ガスを排出した後、第2の原料ガスを導入してもよい。第1の原料ガスが基板の表面に吸着して第1の層を成膜し、後から導入される第2の原料ガスと反応して、第2の層が第1の層上に積層されて薄膜が形成される。このガス導入順序を制御しつつ所望の厚さになるまで複数回繰り返すことで、段差被覆性に優れた薄膜を形成することができる。薄膜の厚さは、ガス導入順序を繰り返す回数によって調節することができるため、精密な膜厚調節が可能であり、微細なFETを作製する場合に適している。
MOCVD法やALD法などの熱CVD法は、これまでに記載した実施形態に開示された導電膜、半導体膜、絶縁膜など様々な膜を形成することができ、例えば、In−Ga−Zn−O膜を成膜する場合には、トリメチルインジウム、トリメチルガリウム、及びジメチル亜鉛を用いる。なお、トリメチルインジウムの化学式は、In(CHである。また、トリメチルガリウムの化学式は、Ga(CHである。また、ジメチル亜鉛の化学式は、Zn(CHである。また、これらの組み合わせに限定されず、トリメチルガリウムに代えてトリエチルガリウム(化学式Ga(C)を用いることもでき、ジメチル亜鉛に代えてジエチル亜鉛(化学式Zn(C)を用いることもできる。
例えば、ALDを利用する成膜装置により酸化ハフニウム膜を形成する場合には、溶媒とハフニウム前駆体化合物を含む液体(ハフニウムアルコキシドや、テトラキスジメチルアミドハフニウム(TDMAH)などのハフニウムアミド)を気化させた原料ガスと、酸化剤としてオゾン(O)の2種類のガスを用いる。なお、テトラキスジメチルアミドハフニウムの化学式はHf[N(CHである。また、他の材料液としては、テトラキス(エチルメチルアミド)ハフニウムなどがある。
例えば、ALDを利用する成膜装置により酸化アルミニウム膜を形成する場合には、溶媒とアルミニウム前駆体化合物を含む液体(トリメチルアルミニウム(TMA)など)を気化させた原料ガスと、酸化剤としてHOの2種類のガスを用いる。なお、トリメチルアルミニウムの化学式はAl(CHである。また、他の材料液としては、トリス(ジメチルアミド)アルミニウム、トリイソブチルアルミニウム、アルミニウムトリス(2,2,6,6−テトラメチル−3,5−ヘプタンジオナート)などがある。
例えば、ALDを利用する成膜装置により酸化シリコン膜を形成する場合には、ヘキサクロロジシランを被成膜面に吸着させ、吸着物に含まれる塩素を除去し、酸化性ガス(O、一酸化二窒素)のラジカルを供給して吸着物と反応させる。
例えば、ALDを利用する成膜装置によりタングステン膜を成膜する場合には、WFガスとBガスを順次繰り返し導入して初期タングステン膜を形成し、その後、WFガスとHガスを同時に導入してタングステン膜を形成する。なお、Bガスに代えてSiHガスを用いてもよい。
例えば、ALDを利用する成膜装置により酸化物半導体膜、例えばIn−Ga−Zn−O膜を成膜する場合には、In(CHガスとOガスを順次繰り返し導入してIn−O層を形成し、その後、Ga(CHガスとOガスを同時に導入してGaO層を形成し、更にその後Zn(CHガスとOガスを同時に導入してZnO層を形成する。なお、これらの層の順番はこの例に限らない。また、これらのガスを混ぜてIn−Ga−O層やIn−Zn−O層、Ga−Zn−O層などの混合化合物層を形成しても良い。なお、Oガスに変えてAr等の不活性ガスでバブリングして得られたHOガスを用いても良いが、Hを含まないOガスを用いる方が好ましい。また、In(CHガスにかえて、In(Cガスを用いても良い。また、Ga(CHガスにかえて、Ga(Cガスを用いても良い。また、Zn(CHガスを用いても良い。
なお、本実施の形態は、他の実施の形態と適宜組み合わせて実施することができる。
(実施の形態8)
本発明の一態様に係る半導体装置は、表示機器、パーソナルコンピュータ、記録媒体を備えた画像再生装置(代表的にはDVD:Digital Versatile Disc等の記録媒体を再生し、その画像を表示しうるディスプレイを有する装置)に用いることができる。その他に、本発明の一態様に係る半導体装置を用いることができる電子機器として、携帯電話、携帯型を含むゲーム機、携帯情報端末、電子書籍端末、ビデオカメラ、デジタルスチルカメラ等のカメラ、ゴーグル型ディスプレイ(ヘッドマウントディスプレイ)、ナビゲーションシステム、音響再生装置(カーオーディオ、デジタルオーディオプレイヤー等)、複写機、ファクシミリ、プリンタ、プリンタ複合機、現金自動預け入れ払い機(ATM)、自動販売機、医療機器などが挙げられる。これら電子機器の具体例を図18に示す。
図18(A)は携帯型ゲーム機であり、筐体5001、筐体5002、表示部5003、表示部5004、マイクロホン5005、スピーカー5006、操作キー5007、スタイラス5008等を有する。本発明の一態様にかかる半導体装置は、携帯型ゲーム機の各種集積回路に用いることができる。なお、図18(A)に示した携帯型ゲーム機は、2つの表示部5003と表示部5004とを有しているが、携帯型ゲーム機が有する表示部の数は、これに限定されない。
図18(B)は携帯情報端末であり、第1筐体5601、第2筐体5602、第1表示部5603、第2表示部5604、接続部5605、操作キー5606等を有する。本発明の一態様にかかる半導体装置は、携帯情報端末の各種集積回路に用いることができる。第1表示部5603は第1筐体5601に設けられており、第2表示部5604は第2筐体5602に設けられている。そして、第1筐体5601と第2筐体5602とは、接続部5605により接続されており、第1筐体5601と第2筐体5602の間の角度は、接続部5605により変更が可能である。第1表示部5603における映像を、接続部5605における第1筐体5601と第2筐体5602との間の角度に従って、切り替える構成としても良い。また、第1表示部5603及び第2表示部5604の少なくとも一方に、位置入力装置としての機能が付加された表示装置を用いるようにしても良い。なお、位置入力装置としての機能は、表示装置にタッチパネルを設けることで付加することができる。或いは、位置入力装置としての機能は、フォトセンサとも呼ばれる光電変換素子を表示装置の画素部に設けることでも、付加することができる。
図18(C)はノート型パーソナルコンピュータであり、筐体5401、表示部5402、キーボード5403、ポインティングデバイス5404等を有する。本発明の一態様にかかる半導体装置は、ノート型パーソナルコンピュータの各種集積回路に用いることができる。
図18(D)は電気冷凍冷蔵庫であり、筐体5301、冷蔵室用扉5302、冷凍室用扉5303等を有する。本発明の一態様にかかる半導体装置は、電気冷凍冷蔵庫の各種集積回路に用いることができる。
図18(E)はビデオカメラであり、第1筐体5801、第2筐体5802、表示部5803、操作キー5804、レンズ5805、接続部5806等を有する。本発明の一態様にかかる半導体装置は、ビデオカメラの各種集積回路に用いることができる。操作キー5804及びレンズ5805は第1筐体5801に設けられており、表示部5803は第2筐体5802に設けられている。そして、第1筐体5801と第2筐体5802とは、接続部5806により接続されており、第1筐体5801と第2筐体5802の間の角度は、接続部5806により変更が可能である。表示部5803における映像を、接続部5806における第1筐体5801と第2筐体5802との間の角度に従って切り替える構成としても良い。
図18(F)は普通自動車であり、車体5101、車輪5102、ダッシュボード5103、ライト5104等を有する。本発明の一態様にかかる半導体装置は、普通自動車の各種集積回路に用いることができる。
(明細書等の記載について)
本明細書等の記載に関して、以下に説明する。
本明細書等において、XとYとが接続されている、と明示的に記載する場合は、XとYとが電気的に接続されている場合と、XとYとが機能的に接続されている場合と、XとYとが直接接続されている場合とを含むものとする。したがって、所定の接続関係、例えば、図または文章に示された接続関係に限定されず、図または文章に示された接続関係以外のものも含むものとする。
ここで、X、Yは、対象物(例えば、装置、素子、回路、配線、電極、端子、導電膜、層、など)であるとする。
XとYとが電気的に接続されている場合の一例としては、XとYとの電気的な接続を可能とする素子(例えば、スイッチ、トランジスタ、容量素子、インダクタ、抵抗素子、ダイオード、表示素子、発光素子、負荷など)が、XとYとの間に1個以上接続されることが可能である。なお、スイッチは、オンオフが制御される機能を有している。つまり、スイッチは、導通状態(オン状態)、または、非導通状態(オフ状態)になり、電流を流すか流さないかを制御する機能を有している。または、スイッチは、電流を流す経路を選択して切り替える機能を有している。
XとYとが機能的に接続されている場合の一例としては、XとYとの機能的な接続を可能とする回路(例えば、論理回路(インバータ、NAND回路、NOR回路など)、信号変換回路(DA変換回路、AD変換回路、ガンマ補正回路など)、電位レベル変換回路(電源回路(昇圧回路、降圧回路など)、信号の電位レベルを変えるレベルシフタ回路など)、電圧源、電流源、切り替え回路、増幅回路(信号振幅または電流量などを大きく出来る回路、オペアンプ、差動増幅回路、ソースフォロワ回路、バッファ回路など)、信号生成回路、記憶回路、制御回路など)が、XとYとの間に1個以上接続されることが可能である。なお、一例として、XとYとの間に別の回路を挟んでいても、Xから出力された信号がYへ伝達される場合は、XとYとは機能的に接続されているものとする。
なお、XとYとが電気的に接続されている、と明示的に記載する場合は、XとYとが電気的に接続されている場合(つまり、XとYとの間に別の素子又は別の回路を挟んで接続されている場合)と、XとYとが機能的に接続されている場合(つまり、XとYとの間に別の回路を挟んで機能的に接続されている場合)と、XとYとが直接接続されている場合(つまり、XとYとの間に別の素子又は別の回路を挟まずに接続されている場合)とを含むものとする。つまり、電気的に接続されている、と明示的に記載する場合は、単に、接続されている、とのみ明示的に記載されている場合と同じであるとする。
なお、例えば、トランジスタのソース(又は第1の端子など)が、Z1を介して(又は介さず)、Xと電気的に接続され、トランジスタのドレイン(又は第2の端子など)が、Z2を介して(又は介さず)、Yと電気的に接続されている場合や、トランジスタのソース(又は第1の端子など)が、Z1の一部と直接的に接続され、Z1の別の一部がXと直接的に接続され、トランジスタのドレイン(又は第2の端子など)が、Z2の一部と直接的に接続され、Z2の別の一部がYと直接的に接続されている場合では、以下のように表現することが出来る。
例えば、「XとYとトランジスタのソース(又は第1の端子など)とドレイン(又は第2の端子など)とは、互いに電気的に接続されており、X、トランジスタのソース(又は第1の端子など)、トランジスタのドレイン(又は第2の端子など)、Yの順序で電気的に接続されている。」と表現することができる。または、「トランジスタのソース(又は第1の端子など)は、Xと電気的に接続され、トランジスタのドレイン(又は第2の端子など)はYと電気的に接続され、X、トランジスタのソース(又は第1の端子など)、トランジスタのドレイン(又は第2の端子など)、Yは、この順序で電気的に接続されている」と表現することができる。または、「Xは、トランジスタのソース(又は第1の端子など)とドレイン(又は第2の端子など)とを介して、Yと電気的に接続され、X、トランジスタのソース(又は第1の端子など)、トランジスタのドレイン(又は第2の端子など)、Yは、この接続順序で設けられている」と表現することができる。これらの例と同様な表現方法を用いて、回路構成における接続の順序について規定することにより、トランジスタのソース(又は第1の端子など)と、ドレイン(又は第2の端子など)とを、区別して、技術的範囲を決定することができる。なお、これらの表現方法は、一例であり、これらの表現方法に限定されない。ここで、X、Y、Z1、Z2は、対象物(例えば、装置、素子、回路、配線、電極、端子、導電膜、層、など)であるとする。
また、トランジスタのソースとは、活性層として機能する半導体膜の一部であるソース領域、或いは上記半導体膜に接続されたソース電極を意味する。同様に、トランジスタのドレインとは、上記半導体膜の一部であるドレイン領域、或いは上記半導体膜に接続されたドレイン電極を意味する。また、ゲートはゲート電極を意味する。
トランジスタが有するソースとドレインは、トランジスタの導電型及び各端子に与えられる電位の高低によって、その呼び方が入れ替わる。一般的に、nチャネル型トランジスタでは、低い電位が与えられる端子がソースと呼ばれ、高い電位が与えられる端子がドレインと呼ばれる。また、pチャネル型トランジスタでは、低い電位が与えられる端子がドレインと呼ばれ、高い電位が与えられる端子がソースと呼ばれる。本明細書では、便宜上、ソースとドレインとが固定されているものと仮定して、トランジスタの接続関係を説明する場合があるが、実際には上記電位の関係に従ってソースとドレインの呼び方が入れ替わる。
なお、回路図上は独立している構成要素同士が電気的に接続しているように図示されている場合であっても、1つの構成要素が、複数の構成要素の機能を併せ持っている場合もある。例えば配線の一部が電極としても機能する場合は、一の導電膜が、配線の機能、及び電極の機能の両方の構成要素の機能を併せ持っている。したがって、本明細書における電気的に接続とは、このような、一の導電膜が、複数の構成要素の機能を併せ持っている場合も、その範疇に含める。
なお、ある一つの実施の形態の中で述べる内容(一部の内容でもよい)は、その実施の形態で述べる別の内容(一部の内容でもよい)、及び/又は、一つ若しくは複数の別の実施の形態で述べる内容(一部の内容でもよい)に対して、適用、組み合わせ、又は置き換えなどを行うことが出来る。
なお、実施の形態の中で述べる内容とは、各々の実施の形態において、様々な図を用いて述べる内容、又は明細書に記載される文章を用いて述べる内容のことである。
なお、ある一つの実施の形態において述べる図(一部でもよい)は、その図の別の部分、その実施の形態において述べる別の図(一部でもよい)、及び/又は、一つ若しくは複数の別の実施の形態において述べる図(一部でもよい)に対して、組み合わせることにより、さらに多くの図を構成させることが出来る。
なお、明細書の中の図面や文章において規定されていない内容について、その内容を除くことを規定した発明の一態様を構成することが出来る。または、ある値について、上限値と下限値などで示される数値範囲が記載されている場合、その範囲を任意に狭めることで、または、その範囲の中の一点を除くことで、その範囲を一部除いた発明の一態様を規定することができる。これらにより、例えば、従来技術が本発明の一態様の技術的範囲内に入らないことを規定することができる。
具体例としては、ある回路において、第1乃至第5のトランジスタを用いている回路図が記載されているとする。その場合、その回路が、第6のトランジスタを有していないことを発明として規定することが可能である。または、その回路が、容量素子を有していないことを規定することが可能である。さらに、その回路が、ある特定の接続構造をとっているような第6のトランジスタを有していない、と規定して発明を構成することができる。または、その回路が、ある特定の接続構造をとっている容量素子を有していない、と規定して発明を構成することができる。例えば、ゲートが第3のトランジスタのゲートと接続されている第6のトランジスタを有していない、と発明を規定することが可能である。または、例えば、第1の電極が第3のトランジスタのゲートと接続されている容量素子を有していない、と発明を規定することが可能である。
別の具体例としては、ある値について、例えば、「ある電圧が、3V以上10V以下であることが好適である」と記載されているとする。その場合、例えば、ある電圧が、−2V以上1V以下である場合を除く、と発明の一態様を規定することが可能である。または、例えば、ある電圧が、13V以上である場合を除く、と発明の一態様を規定することが可能である。なお、例えば、その電圧が、5V以上8V以下であると発明を規定することも可能である。なお、例えば、その電圧が、概略9Vであると発明を規定することも可能である。なお、例えば、その電圧が、3V以上10V以下であるが、9Vである場合を除くと発明を規定することも可能である。なお、ある値について、「このような範囲であることが好ましい」、「これらを満たすことが好適である」となどと記載されていたとしても、ある値は、それらの記載に限定されない。つまり、「好ましい」、「好適である」などと記載されていたとしても、必ずしも、それらの記載には、限定されない。
別の具体例としては、ある値について、例えば、「ある電圧が、10Vであることが好適である」と記載されているとする。その場合、例えば、ある電圧が、−2V以上1V以下である場合を除く、と発明の一態様を規定することが可能である。または、例えば、ある電圧が、13V以上である場合を除く、と発明の一態様を規定することが可能である。
別の具体例としては、ある物質の性質について、例えば、「ある膜は、絶縁膜である」と記載されているとする。その場合、例えば、その絶縁膜が、有機絶縁膜である場合を除く、と発明の一態様を規定することが可能である。または、例えば、その絶縁膜が、無機絶縁膜である場合を除く、と発明の一態様を規定することが可能である。または、例えば、その膜が、導電膜である場合を除く、と発明の一態様を規定することが可能である。または、例えば、その膜が、半導体膜である場合を除く、と発明の一態様を規定することが可能である。
別の具体例としては、ある積層構造について、例えば、「A膜とB膜との間に、ある膜が設けられている」と記載されているとする。その場合、例えば、その膜が、4層以上の積層膜である場合を除く、と発明を規定することが可能である。または、例えば、A膜とその膜との間に、導電膜が設けられている場合を除く、と発明を規定することが可能である。
なお、本明細書等においては、能動素子(トランジスタ、ダイオードなど)、受動素子(容量素子、抵抗素子など)などが有するすべての端子について、その接続先を特定しなくても、当業者であれば、発明の一態様を構成することは可能な場合がある。つまり、接続先を特定しなくても、発明の一態様が明確であると言える。そして、接続先が特定された内容が、本明細書等に記載されている場合、接続先を特定しない発明の一態様が、本明細書等に記載されていると判断することが可能な場合がある。特に、端子の接続先の候補が複数存在する場合には、その端子の接続先を特定の箇所に限定する必要はない。したがって、能動素子(トランジスタ、ダイオードなど)、受動素子(容量素子、抵抗素子など)などが有する一部の端子についてのみ、その接続先を特定することによって、発明の一態様を構成することが可能な場合がある。
なお、本明細書等においては、ある回路について、少なくとも接続先を特定すれば、当業者であれば、発明を特定することが可能な場合がある。または、ある回路について、少なくとも機能を特定すれば、当業者であれば、発明を特定することが可能な場合がある。つまり、機能を特定すれば、発明の一態様が明確であると言える。そして、機能が特定された発明の一態様が、本明細書等に記載されていると判断することが可能な場合がある。したがって、ある回路について、機能を特定しなくても、接続先を特定すれば、発明の一態様として開示されているものであり、発明の一態様を構成することが可能である。または、ある回路について、接続先を特定しなくても、機能を特定すれば、発明の一態様として開示されているものであり、発明の一態様を構成することが可能である。
なお、本明細書等においては、ある一つの実施の形態において述べる図または文章において、その一部分を取り出して、発明の一態様を構成することは可能である。したがって、ある部分を述べる図または文章が記載されている場合、その一部分の図または文章を取り出した内容も、発明の一態様として開示されているものであり、発明の一態様を構成することが可能であるものとする。そして、その発明の一態様は明確であると言える。そのため、例えば、能動素子(トランジスタ、ダイオードなど)、配線、受動素子(容量素子、抵抗素子など)、導電層、絶縁層、半導体層、有機材料、無機材料、部品、装置、動作方法、製造方法などが単数もしくは複数記載された図面または文章において、その一部分を取り出して、発明の一態様を構成することが可能であるものとする。例えば、N個(Nは整数)の回路素子(トランジスタ、容量素子等)を有して構成される回路図から、M個(Mは整数で、M<N)の回路素子(トランジスタ、容量素子等)を抜き出して、発明の一態様を構成することは可能である。別の例としては、N個(Nは整数)の層を有して構成される断面図から、M個(Mは整数で、M<N)の層を抜き出して、発明の一態様を構成することは可能である。さらに別の例としては、N個(Nは整数)の要素を有して構成されるフローチャートから、M個(Mは整数で、M<N)の要素を抜き出して、発明の一態様を構成することは可能である。さらに別の例としては、「Aは、B、C、D、E、または、Fを有する」と記載されている文章から、一部の要素を任意に抜き出して、「Aは、BとEとを有する」、「Aは、EとFとを有する」、「Aは、CとEとFとを有する」、または、「Aは、BとCとDとEとを有する」などの発明の一態様を構成することは可能である。
なお、本明細書等においては、ある一つの実施の形態において述べる図または文章において、少なくとも一つの具体例が記載される場合、その具体例の上位概念を導き出すことは、当業者であれば容易に理解される。したがって、ある一つの実施の形態において述べる図または文章において、少なくとも一つの具体例が記載される場合、その具体例の上位概念も、発明の一態様として開示されているものであり、発明の一態様を構成することが可能である。そして、その発明の一態様は、明確であると言える。
なお、本明細書等においては、少なくとも図に記載した内容(図の中の一部でもよい)は、発明の一態様として開示されているものであり、発明の一態様を構成することが可能である。したがって、ある内容について、図に記載されていれば、文章を用いて述べていなくても、その内容は、発明の一態様として開示されているものであり、発明の一態様を構成することが可能である。同様に、図の一部を取り出した図についても、発明の一態様として開示されているものであり、発明の一態様を構成することが可能である。そして、その発明の一態様は明確であると言える。
10 セルアレイ
11 セル
12 セル
20 回路
30 回路
40 配線
50 配線
60 配線
90 トランジスタ
91 絶縁膜
92a 酸化物半導体膜
92b 酸化物半導体膜
92c 酸化物半導体膜
93 導電膜
94 導電膜
95 絶縁膜
96 導電膜
97 基板
100 半導体装置
101 トランジスタ
102 トランジスタ
103 容量素子
104 トランジスタ
111 配線
112 配線
113 配線
114 配線
115 配線
120 ノード
201 トランジスタ
202 トランジスタ
203 容量素子
204 トランジスタ
211 配線
212 配線
213 配線
215 配線
220 ノード
300 回路
301 回路
302 回路
303 回路
400 回路
401 デコーダ
402 ラッチ回路
403 D/Aコンバータ
404 スイッチ回路
405 トランジスタ
406 トランジスタ
500 回路
501 コンパレータ
502 エンコーダ
503 ラッチ回路
504 バッファ
701 トランジスタ
702 トランジスタ
801 半導体基板
810 素子分離領域
811 絶縁膜
812 絶縁膜
813 絶縁膜
825 導電膜
826 導電膜
827 導電膜
834 導電膜
835 導電膜
836 導電膜
837 導電膜
844 導電膜
851 導電膜
852 導電膜
853 導電膜
861 絶縁膜
901 半導体膜
910 領域
911 領域
921 導電膜
922 導電膜
931 ゲート電極
962 ゲート絶縁膜
963 絶縁膜
1000 基板
1001 素子分離領域
1002 不純物領域
1003 不純物領域
1004 チャネル形成領域
1005 絶縁膜
1006 ゲート電極
1011 絶縁膜
1012 導電膜
1013 導電膜
1014 導電膜
1016 導電膜
1017 導電膜
1018 導電膜
1020 絶縁膜
1021 絶縁膜
1022 絶縁膜
1030 半導体膜
1030a 酸化物半導体膜
1030c 酸化物半導体膜
1031 ゲート絶縁膜
1032 導電膜
1033 導電膜
1034 ゲート電極
5001 筐体
5002 筐体
5003 表示部
5004 表示部
5005 マイクロホン
5006 スピーカー
5007 操作キー
5008 スタイラス
5101 車体
5102 車輪
5103 ダッシュボード
5104 ライト
5301 筐体
5302 冷蔵室用扉
5303 冷凍室用扉
5401 筐体
5402 表示部
5403 キーボード
5404 ポインティングデバイス
5601 筐体
5602 筐体
5603 表示部
5604 表示部
5605 接続部
5606 操作キー
5801 筐体
5802 筐体
5803 表示部
5804 操作キー
5805 レンズ
5806 接続部

Claims (4)

  1. セルアレイと、駆動回路と、を有し、
    前記セルアレイは、第1のセルと、第2のセルと、を有し、
    前記第1のセルは、第1のトランジスタと、第2のトランジスタと、第1の容量素子と、を有し、
    前記第2のセルは、第3のトランジスタと、第4のトランジスタと、第2の容量素子と、を有し、
    前記駆動回路は、前記第1のセル及び前記第2のセルと電気的に接続され、
    前記第1のトランジスタのゲートは、第1の配線と電気的に接続され、
    前記第1のトランジスタのソース又はドレインの一方は、第2の配線と電気的に接続され、
    前記第1のトランジスタのソース又はドレインの他方は、前記第2のトランジスタのゲート及び前記第1の容量素子の一方の電極と電気的に接続され、
    前記第2のトランジスタのソース又はドレインの一方は、前記第2の配線と電気的に接続され、
    前記第2のトランジスタのソース又はドレインの他方は、第3の配線と電気的に接続され、
    前記第1の容量素子の他方の電極は、第4の配線と電気的に接続され、
    前記第3のトランジスタのゲートは、第5の配線と電気的に接続され、
    前記第3のトランジスタのソース又はドレインの一方は、第6の配線と電気的に接続され、
    前記第3のトランジスタのソース又はドレインの他方は、前記第4のトランジスタのゲート及び前記第2の容量素子の一方の電極と電気的に接続され、
    前記第4のトランジスタのソース又はドレインの一方は、前記第6の配線と電気的に接続され、
    前記第4のトランジスタのソース又はドレインの他方は、前記第3の配線と電気的に接続され、
    前記第2の容量素子の他方の電極は、第7の配線と電気的に接続され、
    前記第1のトランジスタ及び前記第3のトランジスタは、チャネル形成領域に酸化物半導体を有し、
    前記第6の配線は、前記第2の配線に供給される信号とは異なる信号を伝え
    前記第4の配線は、前記第2のトランジスタのゲートの電位を制御するための信号を伝える機能を有し、
    前記第7の配線は、一定の電位を伝える機能を有する半導体装置。
  2. 請求項1において、
    前記第2のトランジスタの極性と前記第4のトランジスタの極性が異なる半導体装置。
  3. 請求項1又は2において、
    前記第1のセルから読み出したデータを前記第2のセルに書き込む第1の動作を行う機能と、
    前記第2のセルから読み出したデータを前記第1のセルに書き込む第2の動作を行う機能と、を有する半導体装置。
  4. 請求項において、
    前記第1の動作は、
    前記第1の容量素子の一方の電極の電位を、前記第1のトランジスタ、前記第2の配線、前記第2のトランジスタを介して、前記第3の配線に供給する第1のステップと、
    前記第3の配線の電位を、前記第4のトランジスタ、前記第6の配線、前記第3のトランジスタを介して、前記第2の容量素子の一方の電極に供給する第2にステップと、により行われ、
    前記第2の動作は、
    前記第2の容量素子の一方の電極の電位を、前記第3のトランジスタ、前記第6の配線、前記第4のトランジスタを介して、前記第3の配線に供給する第3のステップと、
    前記第3の配線の電位を、前記第2のトランジスタ、前記第2の配線、前記第1のトランジスタを介して、前記第1の容量素子の一方の電極に供給する第4にステップと、により行われる半導体装置。
JP2015040199A 2014-03-13 2015-03-02 半導体装置 Expired - Fee Related JP6525421B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2015040199A JP6525421B2 (ja) 2014-03-13 2015-03-02 半導体装置

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2014049605 2014-03-13
JP2014049605 2014-03-13
JP2015040199A JP6525421B2 (ja) 2014-03-13 2015-03-02 半導体装置

Publications (2)

Publication Number Publication Date
JP2015187903A JP2015187903A (ja) 2015-10-29
JP6525421B2 true JP6525421B2 (ja) 2019-06-05

Family

ID=54070117

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2015040199A Expired - Fee Related JP6525421B2 (ja) 2014-03-13 2015-03-02 半導体装置

Country Status (2)

Country Link
US (2) US9467139B2 (ja)
JP (1) JP6525421B2 (ja)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6093726B2 (ja) 2013-03-22 2017-03-08 株式会社半導体エネルギー研究所 半導体装置
JP6963463B2 (ja) 2016-11-10 2021-11-10 株式会社半導体エネルギー研究所 半導体装置、電子部品、及び電子機器
JP2018093483A (ja) * 2016-11-29 2018-06-14 株式会社半導体エネルギー研究所 半導体装置、表示装置及び電子機器
JP2019164873A (ja) * 2018-03-20 2019-09-26 東芝メモリ株式会社 半導体記憶装置およびその制御方法
KR20220106991A (ko) * 2019-11-11 2022-08-01 가부시키가이샤 한도오따이 에네루기 켄큐쇼 정보 처리 장치 및 정보 처리 장치의 동작 방법

Family Cites Families (121)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6034199B2 (ja) 1980-12-20 1985-08-07 株式会社東芝 半導体記憶装置
EP0053878B1 (en) 1980-12-08 1985-08-14 Kabushiki Kaisha Toshiba Semiconductor memory device
JPS59152725A (ja) 1983-02-21 1984-08-31 Hitachi Ltd マルチプレクサ
JPS60198861A (ja) 1984-03-23 1985-10-08 Fujitsu Ltd 薄膜トランジスタ
JPH0244256B2 (ja) 1987-01-28 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn2o5deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244258B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn3o6deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPS63210023A (ja) 1987-02-24 1988-08-31 Natl Inst For Res In Inorg Mater InGaZn↓4O↓7で示される六方晶系の層状構造を有する化合物およびその製造法
JPH0244260B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn5o8deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244262B2 (ja) 1987-02-27 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn6o9deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244263B2 (ja) 1987-04-22 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn7o10deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH04255988A (ja) 1991-02-08 1992-09-10 Nec Ic Microcomput Syst Ltd 半導体メモリ装置
JPH05128861A (ja) 1991-10-31 1993-05-25 Nec Ic Microcomput Syst Ltd 半導体メモリ装置
JPH05251705A (ja) 1992-03-04 1993-09-28 Fuji Xerox Co Ltd 薄膜トランジスタ
JP3364808B2 (ja) 1993-08-24 2003-01-08 株式会社日立製作所 読み出し専用メモリ
JP3479375B2 (ja) 1995-03-27 2003-12-15 科学技術振興事業団 亜酸化銅等の金属酸化物半導体による薄膜トランジスタとpn接合を形成した金属酸化物半導体装置およびそれらの製造方法
JPH11505377A (ja) 1995-08-03 1999-05-18 フィリップス エレクトロニクス ネムローゼ フェンノートシャップ 半導体装置
JP3625598B2 (ja) 1995-12-30 2005-03-02 三星電子株式会社 液晶表示装置の製造方法
JP4103968B2 (ja) 1996-09-18 2008-06-18 株式会社半導体エネルギー研究所 絶縁ゲイト型半導体装置
JP4170454B2 (ja) 1998-07-24 2008-10-22 Hoya株式会社 透明導電性酸化物薄膜を有する物品及びその製造方法
JP2000150861A (ja) 1998-11-16 2000-05-30 Tdk Corp 酸化物薄膜
JP3276930B2 (ja) 1998-11-17 2002-04-22 科学技術振興事業団 トランジスタ及び半導体装置
TW460731B (en) 1999-09-03 2001-10-21 Ind Tech Res Inst Electrode structure and production method of wide viewing angle LCD
JP4089858B2 (ja) 2000-09-01 2008-05-28 国立大学法人東北大学 半導体デバイス
KR20020038482A (ko) 2000-11-15 2002-05-23 모리시타 요이찌 박막 트랜지스터 어레이, 그 제조방법 및 그것을 이용한표시패널
JP3997731B2 (ja) 2001-03-19 2007-10-24 富士ゼロックス株式会社 基材上に結晶性半導体薄膜を形成する方法
JP2002289859A (ja) 2001-03-23 2002-10-04 Minolta Co Ltd 薄膜トランジスタ
JP3925839B2 (ja) 2001-09-10 2007-06-06 シャープ株式会社 半導体記憶装置およびその試験方法
JP4090716B2 (ja) 2001-09-10 2008-05-28 雅司 川崎 薄膜トランジスタおよびマトリクス表示装置
WO2003040441A1 (en) 2001-11-05 2003-05-15 Japan Science And Technology Agency Natural superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film
JP4164562B2 (ja) 2002-09-11 2008-10-15 独立行政法人科学技術振興機構 ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ
JP4083486B2 (ja) 2002-02-21 2008-04-30 独立行政法人科学技術振興機構 LnCuO(S,Se,Te)単結晶薄膜の製造方法
US7049190B2 (en) 2002-03-15 2006-05-23 Sanyo Electric Co., Ltd. Method for forming ZnO film, method for forming ZnO semiconductor layer, method for fabricating semiconductor device, and semiconductor device
JP3933591B2 (ja) 2002-03-26 2007-06-20 淳二 城戸 有機エレクトロルミネッセント素子
US7339187B2 (en) 2002-05-21 2008-03-04 State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University Transistor structures
JP2004022625A (ja) 2002-06-13 2004-01-22 Murata Mfg Co Ltd 半導体デバイス及び該半導体デバイスの製造方法
US7105868B2 (en) 2002-06-24 2006-09-12 Cermet, Inc. High-electron mobility transistor with zinc oxide
US7067843B2 (en) 2002-10-11 2006-06-27 E. I. Du Pont De Nemours And Company Transparent oxide semiconductor thin film transistors
JP4166105B2 (ja) 2003-03-06 2008-10-15 シャープ株式会社 半導体装置およびその製造方法
JP2004273732A (ja) 2003-03-07 2004-09-30 Sharp Corp アクティブマトリクス基板およびその製造方法
JP4108633B2 (ja) 2003-06-20 2008-06-25 シャープ株式会社 薄膜トランジスタおよびその製造方法ならびに電子デバイス
US7262463B2 (en) 2003-07-25 2007-08-28 Hewlett-Packard Development Company, L.P. Transistor including a deposited channel region having a doped portion
JP2005063548A (ja) 2003-08-11 2005-03-10 Semiconductor Energy Lab Co Ltd メモリ及びその駆動方法
US7282782B2 (en) 2004-03-12 2007-10-16 Hewlett-Packard Development Company, L.P. Combined binary oxide semiconductor device
KR20070116889A (ko) 2004-03-12 2007-12-11 도꾸리쯔교세이호징 가가꾸 기쥬쯔 신꼬 기꼬 아몰퍼스 산화물 박막의 기상성막방법
US7145174B2 (en) 2004-03-12 2006-12-05 Hewlett-Packard Development Company, Lp. Semiconductor device
US7297977B2 (en) 2004-03-12 2007-11-20 Hewlett-Packard Development Company, L.P. Semiconductor device
US7211825B2 (en) 2004-06-14 2007-05-01 Yi-Chi Shih Indium oxide-based thin film transistors and circuits
JP2006100760A (ja) 2004-09-02 2006-04-13 Casio Comput Co Ltd 薄膜トランジスタおよびその製造方法
US7285501B2 (en) 2004-09-17 2007-10-23 Hewlett-Packard Development Company, L.P. Method of forming a solution processed device
US7298084B2 (en) 2004-11-02 2007-11-20 3M Innovative Properties Company Methods and displays utilizing integrated zinc oxide row and column drivers in conjunction with organic light emitting diodes
BRPI0517568B8 (pt) 2004-11-10 2022-03-03 Canon Kk Transistor de efeito de campo
US7791072B2 (en) 2004-11-10 2010-09-07 Canon Kabushiki Kaisha Display
US7453065B2 (en) 2004-11-10 2008-11-18 Canon Kabushiki Kaisha Sensor and image pickup device
US7829444B2 (en) 2004-11-10 2010-11-09 Canon Kabushiki Kaisha Field effect transistor manufacturing method
US7863611B2 (en) 2004-11-10 2011-01-04 Canon Kabushiki Kaisha Integrated circuits utilizing amorphous oxides
KR100889796B1 (ko) 2004-11-10 2009-03-20 캐논 가부시끼가이샤 비정질 산화물을 사용한 전계 효과 트랜지스터
CN101057333B (zh) * 2004-11-10 2011-11-16 佳能株式会社 发光器件
US7579224B2 (en) 2005-01-21 2009-08-25 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing a thin film semiconductor device
TWI569441B (zh) 2005-01-28 2017-02-01 半導體能源研究所股份有限公司 半導體裝置,電子裝置,和半導體裝置的製造方法
TWI562380B (en) 2005-01-28 2016-12-11 Semiconductor Energy Lab Co Ltd Semiconductor device, electronic device, and method of manufacturing semiconductor device
US7858451B2 (en) 2005-02-03 2010-12-28 Semiconductor Energy Laboratory Co., Ltd. Electronic device, semiconductor device and manufacturing method thereof
US7948171B2 (en) 2005-02-18 2011-05-24 Semiconductor Energy Laboratory Co., Ltd. Light emitting device
US20060197092A1 (en) 2005-03-03 2006-09-07 Randy Hoffman System and method for forming conductive material on a substrate
US8681077B2 (en) 2005-03-18 2014-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, and display device, driving method and electronic apparatus thereof
US7544967B2 (en) 2005-03-28 2009-06-09 Massachusetts Institute Of Technology Low voltage flexible organic/transparent transistor for selective gas sensing, photodetecting and CMOS device applications
US7645478B2 (en) 2005-03-31 2010-01-12 3M Innovative Properties Company Methods of making displays
US8300031B2 (en) 2005-04-20 2012-10-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising transistor having gate and drain connected through a current-voltage conversion element
JP2006344849A (ja) 2005-06-10 2006-12-21 Casio Comput Co Ltd 薄膜トランジスタ
US7691666B2 (en) 2005-06-16 2010-04-06 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7402506B2 (en) 2005-06-16 2008-07-22 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7507618B2 (en) 2005-06-27 2009-03-24 3M Innovative Properties Company Method for making electronic devices using metal oxide nanoparticles
KR100711890B1 (ko) 2005-07-28 2007-04-25 삼성에스디아이 주식회사 유기 발광표시장치 및 그의 제조방법
JP2007059128A (ja) 2005-08-23 2007-03-08 Canon Inc 有機el表示装置およびその製造方法
JP4850457B2 (ja) 2005-09-06 2012-01-11 キヤノン株式会社 薄膜トランジスタ及び薄膜ダイオード
JP5116225B2 (ja) 2005-09-06 2013-01-09 キヤノン株式会社 酸化物半導体デバイスの製造方法
JP2007073705A (ja) 2005-09-06 2007-03-22 Canon Inc 酸化物半導体チャネル薄膜トランジスタおよびその製造方法
JP4280736B2 (ja) 2005-09-06 2009-06-17 キヤノン株式会社 半導体素子
EP3614442A3 (en) 2005-09-29 2020-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having oxide semiconductor layer and manufactoring method thereof
JP5037808B2 (ja) 2005-10-20 2012-10-03 キヤノン株式会社 アモルファス酸化物を用いた電界効果型トランジスタ、及び該トランジスタを用いた表示装置
KR101397571B1 (ko) 2005-11-15 2014-05-22 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체장치 및 그의 제조방법
TWI292281B (en) 2005-12-29 2008-01-01 Ind Tech Res Inst Pixel structure of active organic light emitting diode and method of fabricating the same
US7867636B2 (en) 2006-01-11 2011-01-11 Murata Manufacturing Co., Ltd. Transparent conductive film and method for manufacturing the same
JP4977478B2 (ja) 2006-01-21 2012-07-18 三星電子株式会社 ZnOフィルム及びこれを用いたTFTの製造方法
US7576394B2 (en) 2006-02-02 2009-08-18 Kochi Industrial Promotion Center Thin film transistor including low resistance conductive thin films and manufacturing method thereof
US7977169B2 (en) 2006-02-15 2011-07-12 Kochi Industrial Promotion Center Semiconductor device including active layer made of zinc oxide with controlled orientations and manufacturing method thereof
KR20070101595A (ko) 2006-04-11 2007-10-17 삼성전자주식회사 ZnO TFT
US20070252928A1 (en) 2006-04-28 2007-11-01 Toppan Printing Co., Ltd. Structure, transmission type liquid crystal display, reflection type display and manufacturing method thereof
JP5028033B2 (ja) 2006-06-13 2012-09-19 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4609797B2 (ja) 2006-08-09 2011-01-12 Nec液晶テクノロジー株式会社 薄膜デバイス及びその製造方法
JP4999400B2 (ja) 2006-08-09 2012-08-15 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4332545B2 (ja) 2006-09-15 2009-09-16 キヤノン株式会社 電界効果型トランジスタ及びその製造方法
JP4274219B2 (ja) 2006-09-27 2009-06-03 セイコーエプソン株式会社 電子デバイス、有機エレクトロルミネッセンス装置、有機薄膜半導体装置
JP5164357B2 (ja) 2006-09-27 2013-03-21 キヤノン株式会社 半導体装置及び半導体装置の製造方法
US7622371B2 (en) 2006-10-10 2009-11-24 Hewlett-Packard Development Company, L.P. Fused nanocrystal thin film semiconductor and method
US7772021B2 (en) 2006-11-29 2010-08-10 Samsung Electronics Co., Ltd. Flat panel displays comprising a thin-film transistor having a semiconductive oxide in its channel and methods of fabricating the same for use in flat panel displays
JP2008140684A (ja) 2006-12-04 2008-06-19 Toppan Printing Co Ltd カラーelディスプレイおよびその製造方法
KR101303578B1 (ko) 2007-01-05 2013-09-09 삼성전자주식회사 박막 식각 방법
US8207063B2 (en) 2007-01-26 2012-06-26 Eastman Kodak Company Process for atomic layer deposition
KR100851215B1 (ko) 2007-03-14 2008-08-07 삼성에스디아이 주식회사 박막 트랜지스터 및 이를 이용한 유기 전계 발광표시장치
US7795613B2 (en) 2007-04-17 2010-09-14 Toppan Printing Co., Ltd. Structure with transistor
KR101325053B1 (ko) 2007-04-18 2013-11-05 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이의 제조 방법
KR20080094300A (ko) 2007-04-19 2008-10-23 삼성전자주식회사 박막 트랜지스터 및 그 제조 방법과 박막 트랜지스터를포함하는 평판 디스플레이
KR101334181B1 (ko) 2007-04-20 2013-11-28 삼성전자주식회사 선택적으로 결정화된 채널층을 갖는 박막 트랜지스터 및 그제조 방법
WO2008133345A1 (en) 2007-04-25 2008-11-06 Canon Kabushiki Kaisha Oxynitride semiconductor
KR101345376B1 (ko) 2007-05-29 2013-12-24 삼성전자주식회사 ZnO 계 박막 트랜지스터 및 그 제조방법
JP5215158B2 (ja) 2007-12-17 2013-06-19 富士フイルム株式会社 無機結晶性配向膜及びその製造方法、半導体デバイス
US8183890B1 (en) 2008-09-10 2012-05-22 Marvell International Ltd. Method and apparatus for sampling
JP4623179B2 (ja) 2008-09-18 2011-02-02 ソニー株式会社 薄膜トランジスタおよびその製造方法
JP5451280B2 (ja) 2008-10-09 2014-03-26 キヤノン株式会社 ウルツ鉱型結晶成長用基板およびその製造方法ならびに半導体装置
JP5781720B2 (ja) 2008-12-15 2015-09-24 ルネサスエレクトロニクス株式会社 半導体装置及び半導体装置の製造方法
WO2012017844A1 (en) * 2010-08-06 2012-02-09 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
TWI555128B (zh) 2010-08-06 2016-10-21 半導體能源研究所股份有限公司 半導體裝置及半導體裝置的驅動方法
TWI545587B (zh) * 2010-08-06 2016-08-11 半導體能源研究所股份有限公司 半導體裝置及驅動半導體裝置的方法
US8634228B2 (en) 2010-09-02 2014-01-21 Semiconductor Energy Laboratory Co., Ltd. Driving method of semiconductor device
JP2012256406A (ja) * 2011-04-08 2012-12-27 Semiconductor Energy Lab Co Ltd 記憶装置、及び当該記憶装置を用いた半導体装置
US9443844B2 (en) 2011-05-10 2016-09-13 Semiconductor Energy Laboratory Co., Ltd. Gain cell semiconductor memory device and driving method thereof
KR20150128820A (ko) 2013-03-14 2015-11-18 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치의 구동 방법 및 반도체 장치
JP6093726B2 (ja) * 2013-03-22 2017-03-08 株式会社半導体エネルギー研究所 半導体装置
JP6581765B2 (ja) * 2013-10-02 2019-09-25 株式会社半導体エネルギー研究所 ブートストラップ回路、およびブートストラップ回路を有する半導体装置
TWI735206B (zh) * 2014-04-10 2021-08-01 日商半導體能源研究所股份有限公司 記憶體裝置及半導體裝置
JP6739150B2 (ja) * 2014-08-08 2020-08-12 株式会社半導体エネルギー研究所 半導体装置、発振回路、位相同期回路及び電子機器

Also Published As

Publication number Publication date
JP2015187903A (ja) 2015-10-29
US9467139B2 (en) 2016-10-11
US20170012621A1 (en) 2017-01-12
US20150263725A1 (en) 2015-09-17
US9876495B2 (en) 2018-01-23

Similar Documents

Publication Publication Date Title
JP6902087B2 (ja) 半導体装置
KR102351193B1 (ko) 기억 장치 및 반도체 장치
JP6444752B2 (ja) 装置
JP6545970B2 (ja) 装置
JP6416658B2 (ja) レベルシフタ回路
JP2020042047A (ja) 装置
JP2020074365A (ja) 半導体装置
US8593858B2 (en) Driving method of semiconductor device
JP6525421B2 (ja) 半導体装置
JP6885986B2 (ja) 半導体装置
TWI702583B (zh) 類比運算電路、半導體裝置及電子機器
JP6625328B2 (ja) 半導体装置の駆動方法
JP2016001729A (ja) 半導体装置、健康管理システム
JP2019220192A (ja) 半導体装置
JP6709042B2 (ja) 半導体装置
JP2014082357A (ja) 半導体装置
JP2015188210A (ja) 半導体装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20180226

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20181221

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20190122

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20190321

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20190402

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20190429

R150 Certificate of patent or registration of utility model

Ref document number: 6525421

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees