JP6111017B2 - プリント配線板用銅箔及びそれを用いた積層体、プリント配線板及び電子部品 - Google Patents

プリント配線板用銅箔及びそれを用いた積層体、プリント配線板及び電子部品 Download PDF

Info

Publication number
JP6111017B2
JP6111017B2 JP2012022159A JP2012022159A JP6111017B2 JP 6111017 B2 JP6111017 B2 JP 6111017B2 JP 2012022159 A JP2012022159 A JP 2012022159A JP 2012022159 A JP2012022159 A JP 2012022159A JP 6111017 B2 JP6111017 B2 JP 6111017B2
Authority
JP
Japan
Prior art keywords
copper foil
printed wiring
layer
wiring board
surface treatment
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2012022159A
Other languages
English (en)
Other versions
JP2013161925A (ja
Inventor
秀樹 古澤
秀樹 古澤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
JX Nippon Mining and Metals Corp
Original Assignee
JX Nippon Mining and Metals Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by JX Nippon Mining and Metals Corp filed Critical JX Nippon Mining and Metals Corp
Priority to JP2012022159A priority Critical patent/JP6111017B2/ja
Priority to PCT/JP2013/052389 priority patent/WO2013115382A1/ja
Priority to TW102103895A priority patent/TWI530234B/zh
Priority to KR1020147023210A priority patent/KR101674781B1/ko
Priority to CN201380007739.9A priority patent/CN104080951B/zh
Publication of JP2013161925A publication Critical patent/JP2013161925A/ja
Application granted granted Critical
Publication of JP6111017B2 publication Critical patent/JP6111017B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • CCHEMISTRY; METALLURGY
    • C25ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
    • C25DPROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
    • C25D5/00Electroplating characterised by the process; Pretreatment or after-treatment of workpieces
    • C25D5/48After-treatment of electroplated surfaces
    • C25D5/50After-treatment of electroplated surfaces by heat-treatment
    • CCHEMISTRY; METALLURGY
    • C25ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
    • C25DPROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
    • C25D7/00Electroplating characterised by the article coated
    • C25D7/06Wires; Strips; Foils
    • C25D7/0614Strips or foils
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/09Use of materials for the conductive, e.g. metallic pattern
    • CCHEMISTRY; METALLURGY
    • C25ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
    • C25DPROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
    • C25D1/00Electroforming
    • C25D1/04Wires; Strips; Foils
    • CCHEMISTRY; METALLURGY
    • C25ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
    • C25DPROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
    • C25D3/00Electroplating: Baths therefor
    • C25D3/02Electroplating: Baths therefor from solutions
    • C25D3/56Electroplating: Baths therefor from solutions of alloys
    • C25D3/562Electroplating: Baths therefor from solutions of alloys containing more than 50% by weight of iron or nickel or cobalt
    • CCHEMISTRY; METALLURGY
    • C25ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
    • C25DPROCESSES FOR THE ELECTROLYTIC OR ELECTROPHORETIC PRODUCTION OF COATINGS; ELECTROFORMING; APPARATUS THEREFOR
    • C25D5/00Electroplating characterised by the process; Pretreatment or after-treatment of workpieces
    • C25D5/48After-treatment of electroplated surfaces
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/01Dielectrics
    • H05K2201/0137Materials
    • H05K2201/0154Polyimide
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/03Conductive materials
    • H05K2201/0332Structure of the conductor
    • H05K2201/0335Layered conductors or foils
    • H05K2201/0355Metal foils

Landscapes

  • Chemical & Material Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • Materials Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Electrochemistry (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Parts Printed On Printed Circuit Boards (AREA)
  • Mechanical Engineering (AREA)
  • Electroplating Methods And Accessories (AREA)
  • Laminated Bodies (AREA)

Description

本発明は、プリント配線板用銅箔及びそれを用いた積層体、プリント配線板及び電子部品に関し、特にフレキシブルプリント配線板用の銅箔及びそれを用いた積層体、プリント配線板及び電子部品に関する。
プリント配線板はここ半世紀に亘って大きな進展を遂げ、今日ではほぼすべての電子機器に使用されるまでに至っている。近年の電子機器の小型化、高性能化ニーズの増大に伴い搭載部品の高密度実装化や信号の高周波化が進展し、プリント配線板に対して導体パターンの微細化(ファインピッチ化)や高周波対応等が求められている。
プリント配線板は銅箔に絶縁基板を接着、もしくは絶縁基板上にNi合金等を蒸着させた後に電気めっきで銅層を形成させて銅張積層板とした後に、エッチングにより銅箔または銅層面に導体パターンを形成するという工程を経て製造されるのが一般的である。そのため、プリント配線板用の銅箔または銅層にはエッチング性が要求される。
ここでのエッチング性とは回路間の絶縁部に表面処理由来の金属が残存しないこと、回路の裾引きが小さいことをいう。回路間の絶縁部に金属が残存していれば、回路間で短絡が起こってしまう。また、回路形成のエッチングでは、回路上面から下(絶縁基板側)に向かって、末広がりにエッチングされ、回路の断面は台形になる。この台形の上底と下底との差(以下「裾引き」と呼ぶ)が小さければ、回路間のスペースを狭
くでき、高密度配線基板が得られる。裾引きが大きければ、回路間のスペースを狭くすると回路が短絡するので、高密度実装基板を製造することができない。
エッチングは銅箔または銅層の板厚方向及び平面方向の2方向に進行する。板厚方向のエッチング速度が平面方向のそれよりも低いので、回路断面は台形になる。このため、裾引きが小さい回路を得るためには、銅箔または銅層の厚みを薄くしてエッチング時間を短くすれば良い(特許文献1)。
また、裾引きを小さくするために、銅箔のエッチング面側に銅よりもエッチング速度が遅い金属又はその合金層を形成する方法がある(特許文献2、3)。これらの候補金属はNi、Co等である。これらを銅箔または銅層のエッチング面に多量に付着させて形成した数10nmの層で回路上部の横方向のエッチングが抑制され、裾引きが小さい回路が形成される。
プリント配線板の配線回路のファインピッチ化が進展に伴い、回路間隔も小さくなっていくので、回路の裾引きは小さくなければならない。非特許文献1によれば、回路幅(L、単位はμm)と回路間隔(S、単位はμm)は年々狭まる傾向にあり、フレキシブルプリント配線板に関しては2012年にはL/S=25/25に達するとのことである。配線回路のファインピッチ化に対応するためには、回路の裾引きを小さくするべく銅箔の厚みを薄くしなければならない。しかしながら、銅箔の厚みが薄くなると製造時の取り扱いが困難になるため、電解銅箔や圧延銅箔で対応できる配線パターンはL/S=25/25が限界と言われている。銅箔のエッチング面にNi、Co等の金属層を形成しても、このような回路パターンに対応するのは困難であると予想される。
このような問題に対し、本発明者らは微量の貴金属を銅箔のエッチング面に付着させた場合に、形成された回路の裾引きが小さくなることを見出している(特許文献4)。これにより、銅箔の厚みが薄くなくても裾引きが小さい回路を形成することが可能となるため、高密度実装基板の形成が可能となる。
特開2000−269619号公報 特開1994−81172号公報 特開2002−176242号公報 特開2011−166018号公報
2009年度版 日本実装技術ロードマップ プリント配線板編
しかしながら、貴金属による表面処理はコストが高いという問題がある。そこで、本発明は、ファインピッチ化に適した、裾引きが小さい断面形状の回路を良好な製造コストで製造可能なプリント配線板用銅箔を提供することを課題とする。
本発明者らは鋭意検討の結果、貴金属の代わりにMoを用いた表面処理を行うことによって、貴金属による表面処理と同様な効果が良好な製造コストで得られることを見出した。
一方、本来耐食性を有するMoの付着量が多すぎると、レジスト開口部に露出した部分の初期エッチング性が劣化し、回路の直線性が悪くなる可能性がある。さらに、ある一定以上の付着量では効果が飽和する。そこで、Moの付着量を極微量とするか、又は、熱拡散等によって表面処理層への銅箔基材からの銅の拡散を促進させることで、初期エッチング性を良好にすることができる。また、表面処理コストを低く抑えることができる。
以上の知見を基礎として完成した本発明は一側面において、銅箔基材と、該銅箔基材表面の少なくとも一部に形成された表面処理層とを備え、前記表面処理層には、Moが2000μg/dm2以下の付着量で存在し、前記表面処理層が、Moと、Niと、Co、Sn、Zn、Cr、V、Fe、Wのいずれか1種以上との合金で形成されているプリント配線板用銅箔である。
本発明に係るプリント配線板用銅箔は一実施形態において、前記表面処理層には、Moが20〜2000μg/dm2の付着量で存在する。
本発明に係るプリント配線板用銅箔は別の一実施形態において、前記表面処理層には、Moが40〜2000μg/dm2の付着量で存在する。
本発明に係るプリント配線板用銅箔は更に別の一実施形態において、前記表面処理層には、Moが50〜600μg/dm2の付着量で存在する。
本発明に係るプリント配線板用銅箔は更に別の一実施形態において、前記表面処理層にはNiが40〜1800μg/dm2の付着量で存在する。
本発明に係るプリント配線板用銅箔は更に別の一実施形態において、プリント配線板がフレキシブルプリント配線板である。
本発明は別の一側面において、本発明の銅箔と樹脂基板との積層体である。
本発明は更に別の一側面において、銅層と樹脂基板との積層体であって、前記銅層の表面の少なくとも一部を被覆する本発明の表面処理層を備えた積層体である。
本発明は更に別の一側面において、本発明の積層体を材料としたプリント配線板である。
本発明は更に別の一側面において、本発明のプリント配線板を備えた電子部品である。
本発明によれば、ファインピッチ化に適した、裾引きが小さい断面形状の回路を良好な製造コストで製造可能なプリント配線板用銅箔を提供することができる。
回路パターンの一部の表面写真、当該部分における回路パターンの幅方向の横断面の模式図、及び、該模式図を用いたエッチングファクター(EF)の計算方法の概略である。
(銅箔基材)
本発明に用いることのできる銅箔基材の形態に特に制限はないが、典型的には圧延銅箔や電解銅箔の形態で用いることができる。一般的には、電解銅箔は硫酸銅めっき浴からチタンやステンレスのドラム上に銅を電解析出して製造され、圧延銅箔は圧延ロールによる塑性加工と熱処理を繰り返して製造される。屈曲性が要求される用途には圧延銅箔を適用することが多い。
銅箔基材の材料としてはプリント配線板の導体パターンとして通常使用されるタフピッチ銅や無酸素銅といった高純度の銅の他、例えばSn入り銅、Ag入り銅、Cr、Zr又はMg等を添加した銅合金、Ni及びSi等を添加したコルソン系銅合金のような銅合金も使用可能である。なお、本明細書において用語「銅箔」を単独で用いたときには銅合金箔も含むものとする。
本発明に用いることのできる銅箔基材の厚さについても特に制限はなく、プリント配線板用に適した厚さに適宜調節すればよい。例えば、5〜100μm程度とすることができる。但し、ファインパターン形成を目的とする場合には30μm以下、好ましくは20μm以下であり、典型的には5〜20μm程度である。
本発明に使用する銅箔基材は、特に限定されないが、粗化処理をしたものを用いてもよく、粗化処理をしないものを用いてもよい。従来は特殊めっきで表面にμmオーダーの凹凸を付けて表面粗化処理を施し、物理的なアンカー効果によって樹脂との接着性を持たせるケースが一般的であるが、一方でファインピッチや高周波電気特性は平滑な箔が良いとされ、粗化箔では不利な方向に働くことがある。また、粗化処理をしないものであると、粗化処理工程が省略されるので、経済性・生産性向上の効果がある。
(表面処理層)
銅箔基材の絶縁基板との接着面の反対側(回路形成予定面側)の表面の少なくとも一部には、表面処理層が形成されている。表面処理層には、Moが2000μg/dm2以下の付着量で存在する。このように、微量のMoを銅箔のエッチング面に付着させると、形成された回路の裾引きが小さくなる。これにより、銅箔の厚みが薄くなくても裾引きが小さい回路を形成することが可能となるため、高密度実装基板の形成が可能となる。一方、Moの付着量が2000μg/dm2を超えると、初期エッチング性に悪影響を及ぼす。Moの付着量は、好ましくは20〜2000μg/dm2、より好ましくは40〜2000μg/dm2、さらにより好ましくは50〜600μg/dm2である。Moの付着量が20μg/dm2未満であると効果が出ない場合がある。
表面処理層が、さらにMoとは異なる金属を含む場合、銅箔の耐加熱変色性が良好となる。このような観点から、表面処理層が、Ni、Co、Sn、Zn、Cr、V、Fe、Wのいずれか1種以上を含んでもよく、Moと、Ni、Co、Sn、Zn、Cr、V、Fe、Wのいずれか1種以上との合金で形成されていてもよい。また、表面処理層が、Mo層と、Ni、Co、Sn、Zn、Cr、V、Fe、Wのいずれか1種以上で構成された金属層とを備えた構成であってもよい。この場合、Mo層と金属層とは、いずれが上層であってもよい。また、金属層にNiを用いる場合、Niが40〜1800μg/dm2の付着量で金属層に存在するのが好ましく、70〜1000μg/dm2の付着量で金属層に存在するのがより好ましい。Niの付着量が40μg/dm2未満であると、耐加熱変色性が劣化するおそれがあり、Niの付着量が1800μg/dm2超であると、初期エッチング性が劣化するおそれがある。
また、銅箔基材と表面処理層との間には、初期エッチング性に悪影響を及ぼさない限り、さらに良好な耐加熱変色性を得るために下地層を設けてもよい。下地層としてはニッケル、ニッケル合金、コバルト、銀、マンガンが好ましい。下地層を設ける方法は乾式、湿式法いずれでも良い。
表面処理層上の最表層には、防錆効果を高めるために、さらに、クロム層若しくはクロメート層、及び/又は、シラン処理層で構成された防錆処理層を形成することができる。また、表面処理層と銅箔との間に、さらに加熱処理による酸化を抑制するため、耐酸化性を有する下地層を形成してもよい。
電子機器の小型化に伴い、搭載される基板の高密度化の進展が著しく、例えばスマートフォンでは電池の搭載スペースを確保するために、これまで以上に、基板の小型化、高密度化が要求されている。電子機器は回路基板が複数積層された多層構造となっており、その作製に際しては、小型化、高密度化した回路基板を互いに良好な導通をとりながら積層しなければならない。回路基板を層間で導通をとりながら積層する方法として、一層毎に積層、絶縁層の穴あけ加工、配線形成などを繰り返すことによって多層構造のプリント配線板を作製するフィルドビア法がある。フィルドビア法では、層間接続部を形成するために、絶縁層を除去し、当該除去部に電気メッキや導電性ペーストを用いて導体部を形成している。このうち、電気メッキで導体部を形成する場合、良好なメッキ液濃度管理、電気メッキ条件の制御は技術的に困難性が高いため、導電性ペーストで導体部を形成する方法は工程管理が簡便である。導電性ペーストとしては、銅粉、銀粉、銀メッキ銅粉等が用いられる。本発明のプリント配線板用銅箔は、上述のようにファインピッチ化に適した、裾引きが小さい断面形状の回路を良好な製造コストで製造可能であるため、小型化及び高密度化した多層構造のプリント配線板に好適に用いることができる。
(銅箔の製造方法)
本発明に係るプリント配線板用銅箔は、乾式成膜法、例えばスパッタリング法、さらには電気めっきにより形成することができる。このときの銅箔基材の搬送には、リール・ツー・リール方式等の連続搬送方式を用いることができる。これにより銅箔基材の表面の少なくとも一部に表面処理層を形成する。具体的には、スパッタリング法によって、銅箔のエッチング面側にMo層を形成する。また、Moと、Ni、Co、Sn、Zn、Cr、V、Fe、Wのいずれか1種以上との合金で形成された層を表面処理層として形成してもよい。さらに、表面処理層として、Mo層と、Ni、Co、Sn、Zn、Cr、V、Fe、Wのいずれか1種以上で構成された金属層とを任意の順で形成してもよい。
また、湿式めっきで行う場合、鉄族元素との誘導共析型の合金めっきとなる。めっき液中でMoイオンを錯イオンとして存在させるために、錯化剤が添加される。錯化剤としては、酒石酸、グルコン酸、クエン酸等を用いることができる。めっき浴のpHは、錯化剤に応じて、酸性又は塩基性に調整することができる。Moと共析する元素としてはFe、Ni、Wなどが挙げられる。本発明の表面処理面は防錆層としての機能も果たすこと、初期エッチング性の観点から、共析させる元素としてはNiが好ましい。この合金めっき層は本来クロメートによる防錆の代替として使用されるため、本発明の用途で使用する場合には一定量以下の付着量とする必要がある。
(プリント配線板の製造方法)
本発明に係る銅箔を用いてプリント配線板(PWB)を常法に従って製造することができる。以下に、プリント配線板の製造方法の例を示す。
まず、銅箔と絶縁基板とを貼り合わせて積層体を製造する。銅箔が積層される絶縁基板はプリント配線板に適用可能な特性を有するものであれば特に制限を受けないが、例えば、リジッドPWB用に紙基材フェノール樹脂、紙基材エポキシ樹脂、合成繊維布基材エポキシ樹脂、ガラス布・紙複合基材エポキシ樹脂、ガラス布・ガラス不織布複合基材エポキシ樹脂及びガラス布基材エポキシ樹脂等を使用し、FPC用にポリエステルフィルムやポリイミドフィルム等を使用する事ができる。
貼り合わせの方法は、リジッドPWB用の場合、ガラス布などの基材に樹脂を含浸させ、樹脂を半硬化状態まで硬化させたプリプレグを用意する。銅箔を表面処理層の反対側の面からプリプレグに重ねて加熱加圧させることにより行うことができる。
フレキシブルプリント配線板(FPC)用の場合、ポリイミドフィルム又はポリエステルフィルムと銅箔とをエポキシ系やアクリル系の接着剤を使って接着することができる(3層構造)。また、接着剤を使用しない方法(2層構造)としては、ポリイミドの前駆体であるポリイミドワニス(ポリアミック酸ワニス)を銅箔に塗布し、加熱することでイミド化するキャスティング法や、ポリイミドフィルム上に熱可塑性のポリイミドを塗布し、その上に銅箔を重ね合わせ、加熱加圧するラミネート法が挙げられる。キャスティング法においては、ポリイミドワニスを塗布する前に熱可塑性ポリイミド等のアンカーコート材を予め塗布しておくことも有効である。
本発明に係る積層体は各種のプリント配線板(PWB)に使用可能であり、特に制限されるものではないが、例えば、導体パターンの層数の観点からは片面PWB、両面PWB、多層PWB(3層以上)に適用可能であり、絶縁基板材料の種類の観点からはリジッドPWB、フレキシブルPWB(FPC)、リジッド・フレックスPWBに適用可能である。また、本発明に係る積層体は、銅箔を樹脂に貼り付けてなる上述のような銅張積層板に限定されず、樹脂上にスパッタリング、めっきで銅層を形成したメタライジング材であってもよい。
上述のように作製した積層体の銅箔上に形成された表面処理層表面にレジストを塗布し、マスクによりパターンを露光し、現像することによりレジストパターンを形成する。
続いて、レジストパターンの開口部に露出した表面処理層を、試薬を用いて除去する。当該試薬としては、塩酸、硫酸又は硝酸を主成分とするものを用いるのが、入手しやすさ等の理由から好ましい。
次に、積層体をエッチング液に浸漬する。このとき、エッチングを抑制するMoを含む表面処理層は、銅箔上のレジスト部分に近い位置にあり、レジスト側の銅箔のエッチングは、この表面処理層近傍がエッチングされていく速度よりも速い速度で、表面処理層から離れた部位の銅のエッチングが進行することにより、銅の回路パターンのエッチングがほぼ垂直に進行する。これにより銅の不必要部分を除去されて、次いでエッチングレジストを剥離・除去して回路パターンを露出することができる。
積層体に回路パターンを形成するために用いるエッチング液に対しては、表面処理層のエッチング速度は、銅よりも十分に小さいためエッチングファクターを改善する効果を有する。エッチング液は、塩化第二銅水溶液、又は、塩化第二鉄水溶液等を用いることができる。
また、表面処理層を形成する前に、あらかじめ銅箔基材表面に耐熱層を形成しておいてもよい。
このようにして作製したプリント配線板は、搭載部品の高密度実装が要求される各種電子部品に搭載することができる。
(プリント配線板の銅箔表面の回路形状)
上述のように表面処理層側からエッチングされて形成されたプリント配線板の銅箔表面の回路は、その長尺状の2つの側面が絶縁基板上に垂直に形成されるのではなく、通常、銅箔の表面から下に向かって、すなわち樹脂層に向かって、末広がりに形成される(ダレの発生)。これにより、長尺状の2つの側面はそれぞれ絶縁基板表面に対して傾斜角θを有している。現在要求されている回路パターンの微細化(ファインピッチ化)のためには、回路のピッチをなるべく狭くすることが重要であるが、この傾斜角θが小さいと、それだけダレが大きくなり、回路のピッチが広くなってしまう。また、傾斜角θは、通常、各回路及び回路内で完全に一定ではない。このような傾斜角θのばらつきが大きいと、回路の品質に悪影響を及ぼすおそれがある。従って、表面処理層側からエッチングされて形成されたプリント配線板の銅箔表面の回路は、長尺状の2つの側面がそれぞれ絶縁基板表面に対して65〜90°の傾斜角θを有し、且つ、同一回路内のtanθの標準偏差が1.0以下であるのが望ましい。また、エッチングファクターとしては、回路のピッチが50μm以下であるとき、1.5以上であるのが好ましく、2.5以上であるのがより好ましく、3.0以上であるのが更により好ましい。
以下、本発明の実施例を示すが、これらは本発明をより良く理解するために提供するものであり、本発明が限定されることを意図するものではない。
(例1:実施例1〜2)
実施例1〜2の銅箔基材として、JX日鉱日石金属社製のBHY処理18μm厚圧延銅箔を用意した。当該銅箔は、樹脂との密着予定面に粗化処理がなされており、非粗化処理面には防錆層(Ni付着量:100μg/dm2、Zn付着量:300μg/dm2、Cr付着量:20μg/dm2)が形成されている。
続いて、非粗化処理面の防錆層を酸洗で除去した後、「(一般社団法人)表面技術協会、「表面技術」、vol.155、No.8、p560−564」に記載のMo電気メッキ技術を用い、以下の条件によって非粗化処理面に表面処理層としてMoNi合金層を形成した。すなわち、まず、グルコン酸、Ni供給源としての硫酸Ni六水和物、Mo酸Na二水和物を、それぞれ0.3M、0.2M、0.1Mの濃度で混合してめっき浴を建浴した。次に、アンモニア水でめっき浴のpHを8に調整した。次いで、このめっき浴を用いて、上記圧延銅箔に、2A/dm2で時間を変化させてMoNi合金めっきを行った。
次に、粗化処理面に接着剤付きポリイミドフィルムを160℃でラミネートすることにより張り合わせ、CCLを作製した。
次に、非粗化処理面に液体レジストでL/S=33μm/7μmのレジストパターン(40μmピッチ回路)を形成し、塩化第二鉄(液温50℃、0.2MPa)でエッチングし、回路ボトム幅が20μm前後のところで、10本の回路についてエッチングファクター(EF)を算出し、平均値及び偏差を求めた。エッチングファクターは、末広がりにエッチングされた場合(ダレが発生した場合)、回路が垂直にエッチングされたと仮定した場合の、銅箔上面からの垂線と樹脂基板との交点からのダレの長さの距離をaとした場合において、このaと銅箔の厚さbとの比:b/aを示すものであり、この数値が大きいほど、傾斜角は大きくなり、エッチング残渣が残らず、ダレが小さくなることを意味する。図1に、回路パターンの一部の表面写真と、当該部分における回路パターンの幅方向の横断面の模式図と、該模式図を用いたエッチングファクターの計算方法の概略とを示す。このaは回路上方からのSEM観察により測定し、エッチングファクター(EF=b/a)を算出した。このエッチングファクターを用いることにより、エッチング性の良否を簡単に判定できる。
また、大気下で250℃に設定したホットプレートにMoNi合金めっき面が上になるように表面処理銅箔を10分間放置し、変色を目視で観察した。加熱前後で変色がないものは○、やや変色があったものは△、変色したものは×とした。
非粗化処理面の表面処理層の定量は表層5μmを酸に溶解して、ICPで行った。
(例2:実施例3〜5)
実施例3〜5の銅箔基材として、例1と同様のJX日鉱日石金属社製のBHY処理18μm厚圧延銅箔を用意した。
続いて、非粗化処理面に逆スパッタで前処理をした後に、スパッタリングでMo層を形成した。以下にスパッタリングの条件を示す。表面処理層の厚みは搬送速度、出力、Ar圧力を調整することで制御した。
・到達真空度:1.0×10-5Pa
・スパッタリング圧力:Ar 0.2〜0.4Pa
・スパッタリング電力:300〜4000W
・銅箔搬送速度:分速1〜15m
・ターゲット:Mo(3N)
次に、例1の手順でCCLを作製し、Mo層の上にレジストパターンを形成し、例1の手順でエッチング性評価、耐加熱変色性評価、付着量定量を行った。
(例3:実施例6〜15)
実施例6〜15の銅箔基材として、例1と同様のJX日鉱日石金属社製のBHY処理18μm厚圧延銅箔を用意した。
続いて、非粗化処理面に逆スパッタで前処理をした後に、スパッタリングでMo層を形成し、さらにMo層の上にスパッタリングでNiV、Co、SnNi、ZnNi、Crの各層を形成した。以下にスパッタリングの条件を示す。表面処理層の厚みは搬送速度、出力、Ar圧力を調整することで制御した。
・到達真空度:1.0×10-5Pa
・スパッタリング圧力:Ar 0.2〜0.4Pa
・スパッタリング電力:300〜4000W
・銅箔搬送速度:分速1〜15m
・ターゲット:Mo、Ni、V、Co、Sn、Zn、Cr(3N)
次に、この銅箔にキャスティング工程を想定した熱履歴を施し(370℃×4h、N2雰囲気)、CCLを作製した。
続いて、例1の手順でこの表面処理面にレジストパターンを形成し、例1の手順でエッチング性評価、耐加熱変色性評価、付着量定量を行った。
(例4:実施例16)
実施例16の銅箔基材として、例1と同様のJX日鉱日石金属社製のBHY処理18μm厚圧延銅箔を用意した。
続いて、非粗化処理面に逆スパッタで前処理をした後に、スパッタリングでNiV層を形成し、さらにNiV層の上にスパッタリングでMo層を形成した。スパッタリング条件は、例3と同様とした。
次に、例1の手順でCCLを作製し、表面処理面にレジストパターンを形成し、例1の手順でエッチング性評価、耐加熱変色性評価、付着量定量を行った。
(例5:実施例17)
実施例17の銅箔基材として、JX日鉱日石金属社製の18μm厚電解銅箔JDLCを用意した。当該銅箔は、樹脂との密着予定面に粗化処理がなされており、非粗化処理面には防錆層(Ni付着量:数μg/dm2、Zn付着量:400μg/dm2、Cr付着量:20μg/dm2)が形成されている。
続いて、非粗化処理面に逆スパッタで前処理をした後に、スパッタリングでMo層を形成し、さらにMo層の上にスパッタリングでNiV層を形成した。スパッタリング条件は、例3と同様とした。
次に、例1の手順でCCLを作製し、表面処理面にレジストパターンを形成し、例1の手順でエッチング性評価、耐加熱変色性評価、付着量定量を行った。
(例6:実施例18)
実施例18の銅箔基材として、JX日鉱日石金属社製の12μm厚電解銅箔JDLCを用意した。当該銅箔は、樹脂との密着予定面に粗化処理がなされており、非粗化処理面には防錆層(Ni付着量:数μg/dm2、Zn付着量:400μg/dm2、Cr付着量:20μg/dm2)が形成されている。
続いて、非粗化処理面に逆スパッタで前処理をした後に、スパッタリングでMo層を形成し、さらにMo層の上にスパッタリングでNiV層を形成した。スパッタリング条件は、例3と同様とした。
次に、例1の手順でCCLを作製し、表面処理面にレジストパターンを形成し、例1の手順でエッチング性評価、耐加熱変色性評価、付着量定量を行った。なお、形成する回路は25μmピッチとした。
(例7:比較例1〜2)
比較例1の銅箔基材として、例1と同様のJX日鉱日石金属社製のBHY処理18μm厚圧延銅箔を用意した。比較例2の銅箔基材として、例5と同様のJX日鉱日石金属社製の18μm厚電解銅箔JDLCを用意した。
続いて、非粗化処理面にレジストパターンを形成し、例1の手順でエッチング性評価、耐加熱変色性評価、付着量定量を行った。
(例8:比較例3)
比較例3の銅箔基材として、例6と同様のJX日鉱日石金属社製の12μm厚電解銅箔JDLCを用意した。
続いて、非粗化処理面にレジストパターンを形成し、例1の手順でエッチング性評価、耐加熱変色性評価、付着量定量を行った。なお、形成する回路は25μmピッチとした。
(例9:比較例4)
比較例4の銅箔基材として、JX日鉱日石金属のBHY処理18μ厚圧延銅箔を用意した。
続いて、非粗化処理面の防錆層を酸洗で除去した後、非粗化処理面に、Niイオン濃度:10g/L、pH:3.0、液温:50℃、電流密度:5A/dm2の条件で電気めっきを行い、Ni層を形成した。
次に、この銅箔にキャスティング工程を想定した熱履歴を施し(370℃×4h、N2雰囲気)、CCLを作製した。
続いて、例1の手順でこの表面処理面にレジストパターンを形成し、例1の手順でエッチング性評価、耐加熱変色性評価、付着量定量を行った。
例1〜9の各試験結果を表1に示す。
(評価)
実施例1〜18は、いずれもエッチング性が良好であり、サイドエッチが抑制され、矩形に近い回路が形成されていた。
実施例1、2によれば、湿式の合金めっきでエッチング面の表面処理を行っても、耐加熱変色性及びエッチング性が良好となることがわかる。
実施例3〜5より、Mo層のみをエッチング面に形成することで、エッチング性が良好となり、サイドエッチが抑制され、回路形状は矩形に近くなった。ただし、耐加熱変色性は他の実施例に比べて劣っていた。
実施例6〜15より、Mo層の上に異種金属1種以上からなる金属層を形成することで、さらに耐加熱変色性が向上した。
実施例16より、Mo層を最表層にしてもよいが、耐加熱変色性は著しく向上するわけではないことがわかった。ただし、同程度のMo付着量である実施例3と比べると、耐加熱変色性は向上していた。
実施例17及び18より、銅箔が電解銅箔であってもエッチング性、耐加熱変色性が良好であり、これらは処理対象の銅箔基材の種類に依存しないことがわかった。
比較例1〜4は、いずれもエッチング面にMo層が形成されておらず、エッチング性が不良であった。
また、Ni付着量が同程度で、Moの有無が異なる実施例6と比較例4とを比較すると、EFは大きく異なっている。このことから、Moはサイドエッチ抑制効果に大きな役割を果たしていることがわかる。

Claims (10)

  1. 銅箔基材と、該銅箔基材表面の少なくとも一部に形成された表面処理層とを備え、
    前記表面処理層には、Moが2000μg/dm2以下の付着量で存在し、
    前記表面処理層が、Moと、Niと、Co、Sn、Zn、Cr、V、Fe、Wのいずれか1種以上との合金で形成されているプリント配線板用銅箔。
  2. 前記表面処理層には、Moが20〜2000μg/dm2の付着量で存在する請求項1に記載のプリント配線板用銅箔。
  3. 前記表面処理層には、Moが40〜2000μg/dm2の付着量で存在する請求項2に記載のプリント配線板用銅箔。
  4. 前記表面処理層には、Moが50〜600μg/dm2の付着量で存在する請求項3に記載のプリント配線板用銅箔。
  5. 前記表面処理層にはNiが40〜1800μg/dm2の付着量で存在する請求項1〜4のいずれか一項に記載のプリント配線板用銅箔。
  6. プリント配線板がフレキシブルプリント配線板である請求項1〜のいずれかに記載のプリント配線板用銅箔。
  7. 請求項1〜のいずれかに記載の銅箔と樹脂基板との積層体。
  8. 銅層と樹脂基板との積層体であって、前記銅層の表面の少なくとも一部を被覆する請求項1〜のいずれかに記載の表面処理層を備えた積層体。
  9. 請求項又はに記載の積層体を材料としたプリント配線板。
  10. 請求項に記載のプリント配線板を備えた電子部品。
JP2012022159A 2012-02-03 2012-02-03 プリント配線板用銅箔及びそれを用いた積層体、プリント配線板及び電子部品 Active JP6111017B2 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP2012022159A JP6111017B2 (ja) 2012-02-03 2012-02-03 プリント配線板用銅箔及びそれを用いた積層体、プリント配線板及び電子部品
PCT/JP2013/052389 WO2013115382A1 (ja) 2012-02-03 2013-02-01 プリント配線板用銅箔及びそれを用いた積層体、プリント配線板及び電子部品
TW102103895A TWI530234B (zh) 2012-02-03 2013-02-01 Printed wiring board with copper foil and the use of its laminated body, printed wiring board and electronic components
KR1020147023210A KR101674781B1 (ko) 2012-02-03 2013-02-01 프린트 배선판용 동박 및 그것을 사용한 적층체, 프린트 배선판 및 전자 부품
CN201380007739.9A CN104080951B (zh) 2012-02-03 2013-02-01 印刷电路板用铜箔和使用其的层叠体、印刷电路板以及电子部件

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2012022159A JP6111017B2 (ja) 2012-02-03 2012-02-03 プリント配線板用銅箔及びそれを用いた積層体、プリント配線板及び電子部品

Publications (2)

Publication Number Publication Date
JP2013161925A JP2013161925A (ja) 2013-08-19
JP6111017B2 true JP6111017B2 (ja) 2017-04-05

Family

ID=48905409

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2012022159A Active JP6111017B2 (ja) 2012-02-03 2012-02-03 プリント配線板用銅箔及びそれを用いた積層体、プリント配線板及び電子部品

Country Status (5)

Country Link
JP (1) JP6111017B2 (ja)
KR (1) KR101674781B1 (ja)
CN (1) CN104080951B (ja)
TW (1) TWI530234B (ja)
WO (1) WO2013115382A1 (ja)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6497881B2 (ja) * 2013-10-04 2019-04-10 Jx金属株式会社 圧延銅箔、それを用いた銅張積層板、プリント配線板、電子機器、回路接続部材の製造方法及び回路接続部材
CN107768453A (zh) * 2017-08-31 2018-03-06 成都中建材光电材料有限公司 一种具有复合背电极的碲化镉薄膜电池及其制备方法
KR102382750B1 (ko) * 2018-03-27 2022-04-08 미쓰이금속광업주식회사 표면 처리 구리박, 동장 적층판 및 프린트 배선판의 제조 방법
CN111971421B (zh) 2018-04-27 2023-06-09 Jx金属株式会社 表面处理铜箔、覆铜积层板及印刷配线板
JP7409602B2 (ja) * 2019-05-09 2024-01-09 ナミックス株式会社 複合銅部材
JP7352939B2 (ja) * 2019-05-09 2023-09-29 ナミックス株式会社 複合銅部材
JP7456579B2 (ja) * 2019-05-09 2024-03-27 ナミックス株式会社 金属層を有する金属部材の製造方法
LU101698B1 (en) * 2020-03-18 2021-09-20 Circuit Foil Luxembourg Surface-treated copper foil for high-frequency circuit and method for producing same
CN113600636A (zh) * 2021-08-04 2021-11-05 许绝电工股份有限公司 一种用于锂电池生产的铜箔管加工工艺

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6056088A (ja) * 1983-09-02 1985-04-01 Kobe Steel Ltd 耐塗膜剥離性に優れた表面処理鋼板
JPS61253886A (ja) * 1985-05-07 1986-11-11 日本電解株式会社 プリント回路用銅箔
JPS62216287A (ja) * 1986-03-17 1987-09-22 日本電解株式会社 プリント回路用銅箔およびその製造方法
JPH0681172A (ja) 1992-09-01 1994-03-22 Hitachi Cable Ltd 微細パターンの形成方法
JP2000269619A (ja) 1999-03-16 2000-09-29 Reiko Co Ltd データ通信用アンテナ回路基板製造用フイルム及びデータ通信用アンテナ回路基板
TW511408B (en) * 2000-09-18 2002-11-21 Nippon Denkai Kk Method of producing copper foil for fine wiring
JP4592936B2 (ja) 2000-12-05 2010-12-08 Jx日鉱日石金属株式会社 電子回路用銅箔及び電子回路の形成方法
JP4470147B2 (ja) * 2003-09-16 2010-06-02 日立金属株式会社 薄膜配線層
JP5479668B2 (ja) * 2006-12-26 2014-04-23 古河電気工業株式会社 表面処理銅箔
JP2009110990A (ja) * 2007-10-26 2009-05-21 Hitachi Cable Ltd プリント配線板用銅箔
KR100974373B1 (ko) * 2008-02-28 2010-08-05 엘에스엠트론 주식회사 인쇄회로용 동박의 표면처리 방법과 그 동박 및 도금장치
CN102264951A (zh) * 2008-12-26 2011-11-30 吉坤日矿日石金属株式会社 电子电路用的压延铜箔或电解铜箔及使用它们形成电子电路的方法
JP4682271B2 (ja) * 2009-06-30 2011-05-11 Jx日鉱日石金属株式会社 プリント配線板用銅箔
JP5506368B2 (ja) * 2009-12-17 2014-05-28 Jx日鉱日石金属株式会社 環境配慮型プリント配線板用銅箔
JP5367613B2 (ja) 2010-02-12 2013-12-11 Jx日鉱日石金属株式会社 プリント配線板用銅箔

Also Published As

Publication number Publication date
JP2013161925A (ja) 2013-08-19
CN104080951B (zh) 2016-12-21
KR20140119750A (ko) 2014-10-10
CN104080951A (zh) 2014-10-01
KR101674781B1 (ko) 2016-11-09
TW201338649A (zh) 2013-09-16
TWI530234B (zh) 2016-04-11
WO2013115382A1 (ja) 2013-08-08

Similar Documents

Publication Publication Date Title
JP6111017B2 (ja) プリント配線板用銅箔及びそれを用いた積層体、プリント配線板及び電子部品
JP5346054B2 (ja) プリント配線板用銅箔及びそれを用いた積層板
JP5386652B1 (ja) キャリア付銅箔、キャリア付銅箔の製造方法、プリント配線板、プリント回路板、銅張積層板、及び、プリント配線板の製造方法
JP5467009B2 (ja) レジスト形成配線基板及び電子回路の製造方法
JP5156784B2 (ja) プリント配線板用銅箔及びそれを用いた積層体
JP5542715B2 (ja) プリント配線板用銅箔、積層体及びプリント配線板
JP5650023B2 (ja) プリント配線板用銅箔及びそれを用いた積層板
JP5808114B2 (ja) プリント配線板用銅箔、積層体及びプリント配線板
JP5816045B2 (ja) 生産性に優れたプリント配線板用銅箔及びそれを用いた積層板
JP2011253856A (ja) プリント配線板用回路基板の形成方法
JP5524671B2 (ja) エッチング性に優れたプリント配線板用銅箔及び積層体
JP5506497B2 (ja) 電送特性の優れた回路を形成するプリント配線板用銅箔及びそれを用いた積層体
JP2011210993A (ja) エッチング性に優れたプリント配線板用銅箔及びそれを用いた積層体
JP2012146933A (ja) プリント配線板用回路基板の形成方法
JP5746876B2 (ja) 電子回路の形成方法
JP2013028823A (ja) 積層体及びこれを用いたプリント配線板
JP2011210988A (ja) エッチング性に優れたプリント配線板用銅箔及び積層体
WO2013047847A1 (ja) プリント配線板用銅箔及びそれを用いた積層板
JP2011210998A (ja) 耐加熱変色性及びエッチング性に優れたプリント配線板用銅箔及び積層体
JP2011210991A (ja) エッチング性に優れたプリント配線板用銅箔及び積層体
JP2011210986A (ja) 耐加熱変色性及びエッチング性に優れたプリント配線板用銅箔及び積層体
JP2011210984A (ja) 耐加熱変色性及びエッチング性に優れたプリント配線板用銅箔及び積層体
JP2012235061A (ja) 積層体及びこれを用いたプリント配線板
JP2011207092A (ja) エッチング性に優れたプリント配線板用銅箔又は銅層と絶縁基板との積層体
JP2012235062A (ja) 積層体及びこれを用いたプリント配線板

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20140929

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20151027

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20151224

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20160621

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20170214

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20170313

R150 Certificate of patent or registration of utility model

Ref document number: 6111017

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250