JP5590985B2 - 半導体装置及びその製造方法 - Google Patents
半導体装置及びその製造方法 Download PDFInfo
- Publication number
- JP5590985B2 JP5590985B2 JP2010140940A JP2010140940A JP5590985B2 JP 5590985 B2 JP5590985 B2 JP 5590985B2 JP 2010140940 A JP2010140940 A JP 2010140940A JP 2010140940 A JP2010140940 A JP 2010140940A JP 5590985 B2 JP5590985 B2 JP 5590985B2
- Authority
- JP
- Japan
- Prior art keywords
- insulating layer
- layer
- wiring layer
- forming
- semiconductor device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H10W74/129—
-
- H10W20/42—
-
- H10W20/49—
-
- H10W70/05—
-
- H10W70/60—
-
- H10W70/65—
-
- H10W70/656—
-
- H10W72/01223—
-
- H10W72/01225—
-
- H10W72/01257—
-
- H10W72/07236—
-
- H10W72/20—
-
- H10W72/244—
-
- H10W72/252—
-
- H10W72/253—
-
- H10W72/255—
-
- H10W72/29—
-
- H10W72/922—
-
- H10W74/012—
-
- H10W74/15—
Landscapes
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Printing Elements For Providing Electric Connections Between Printed Circuits (AREA)
- Manufacturing Of Printed Wiring (AREA)
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2010140940A JP5590985B2 (ja) | 2010-06-21 | 2010-06-21 | 半導体装置及びその製造方法 |
| US13/117,326 US8415796B2 (en) | 2010-06-21 | 2011-05-27 | Semiconductor device having a multilayer structure |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2010140940A JP5590985B2 (ja) | 2010-06-21 | 2010-06-21 | 半導体装置及びその製造方法 |
Publications (3)
| Publication Number | Publication Date |
|---|---|
| JP2012004505A JP2012004505A (ja) | 2012-01-05 |
| JP2012004505A5 JP2012004505A5 (enExample) | 2013-05-16 |
| JP5590985B2 true JP5590985B2 (ja) | 2014-09-17 |
Family
ID=45327932
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2010140940A Expired - Fee Related JP5590985B2 (ja) | 2010-06-21 | 2010-06-21 | 半導体装置及びその製造方法 |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US8415796B2 (enExample) |
| JP (1) | JP5590985B2 (enExample) |
Families Citing this family (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP6143104B2 (ja) | 2012-12-05 | 2017-06-07 | 株式会社村田製作所 | バンプ付き電子部品及びバンプ付き電子部品の製造方法 |
| TWI613709B (zh) * | 2013-02-20 | 2018-02-01 | 財團法人工業技術研究院 | 半導體元件結構及其製造方法與應用其之畫素結構 |
| CN104576596B (zh) * | 2013-10-25 | 2019-01-01 | 日月光半导体制造股份有限公司 | 半导体基板及其制造方法 |
| US20150303172A1 (en) * | 2014-04-22 | 2015-10-22 | Broadcom Corporation | Reconstitution techniques for semiconductor packages |
| KR102214512B1 (ko) | 2014-07-04 | 2021-02-09 | 삼성전자 주식회사 | 인쇄회로기판 및 이를 이용한 반도체 패키지 |
| WO2018101404A1 (ja) * | 2016-12-02 | 2018-06-07 | 株式会社アルバック | 配線基板の加工方法 |
| KR102164794B1 (ko) * | 2018-08-27 | 2020-10-13 | 삼성전자주식회사 | 팬-아웃 반도체 패키지 |
| JP2019212934A (ja) * | 2019-09-20 | 2019-12-12 | 大日本印刷株式会社 | 表示装置 |
| JP7655492B2 (ja) * | 2021-04-27 | 2025-04-02 | 富士電機株式会社 | 半導体装置および半導体装置の製造方法 |
Family Cites Families (29)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2857237B2 (ja) * | 1990-08-10 | 1999-02-17 | 古河電気工業株式会社 | 多層回路基板の製造方法 |
| JP3423245B2 (ja) * | 1999-04-09 | 2003-07-07 | 沖電気工業株式会社 | 半導体装置及びその実装方法 |
| JP2002043753A (ja) | 2000-07-28 | 2002-02-08 | Toshiba Chem Corp | 多層プリント配線板の製造方法 |
| JP3996521B2 (ja) * | 2002-02-22 | 2007-10-24 | 株式会社フジクラ | 多層配線基板用基材の製造方法 |
| JP2004055628A (ja) * | 2002-07-17 | 2004-02-19 | Dainippon Printing Co Ltd | ウエハレベルの半導体装置及びその作製方法 |
| WO2005107350A1 (ja) * | 2004-04-28 | 2005-11-10 | Ibiden Co., Ltd. | 多層プリント配線板 |
| JP4072523B2 (ja) * | 2004-07-15 | 2008-04-09 | 日本電気株式会社 | 半導体装置 |
| TWI260079B (en) * | 2004-09-01 | 2006-08-11 | Phoenix Prec Technology Corp | Micro-electronic package structure and method for fabricating the same |
| TWI260060B (en) * | 2005-01-21 | 2006-08-11 | Phoenix Prec Technology Corp | Chip electrical connection structure and fabrication method thereof |
| JP2006278646A (ja) * | 2005-03-29 | 2006-10-12 | Sanyo Electric Co Ltd | 半導体装置の製造方法 |
| JP4449824B2 (ja) * | 2005-06-01 | 2010-04-14 | カシオ計算機株式会社 | 半導体装置およびその実装構造 |
| WO2007142033A1 (ja) * | 2006-06-02 | 2007-12-13 | Murata Manufacturing Co., Ltd. | 多層セラミック電子部品およびその製造方法 |
| JP4913563B2 (ja) * | 2006-11-22 | 2012-04-11 | 株式会社テラミクロス | 半導体装置の製造方法 |
| JP4995551B2 (ja) * | 2006-12-01 | 2012-08-08 | ローム株式会社 | 半導体装置及び半導体装置の製造方法 |
| US7855452B2 (en) * | 2007-01-31 | 2010-12-21 | Sanyo Electric Co., Ltd. | Semiconductor module, method of manufacturing semiconductor module, and mobile device |
| JP4121542B1 (ja) * | 2007-06-18 | 2008-07-23 | 新光電気工業株式会社 | 電子装置の製造方法 |
| TWI338941B (en) * | 2007-08-22 | 2011-03-11 | Unimicron Technology Corp | Semiconductor package structure |
| JP4953132B2 (ja) * | 2007-09-13 | 2012-06-13 | 日本電気株式会社 | 半導体装置 |
| JP4431628B1 (ja) | 2008-06-05 | 2010-03-17 | 新光電気工業株式会社 | 半導体装置及びその製造方法 |
| JP4787296B2 (ja) * | 2008-07-18 | 2011-10-05 | Tdk株式会社 | 半導体内蔵モジュール及びその製造方法 |
| JP5079646B2 (ja) * | 2008-08-26 | 2012-11-21 | 新光電気工業株式会社 | 半導体パッケージ及びその製造方法と半導体装置 |
| JP2010161136A (ja) * | 2009-01-07 | 2010-07-22 | Panasonic Corp | 半導体装置及びその製造方法 |
| JP5231340B2 (ja) * | 2009-06-11 | 2013-07-10 | 新光電気工業株式会社 | 配線基板の製造方法 |
| TWI390692B (zh) * | 2009-06-23 | 2013-03-21 | 欣興電子股份有限公司 | 封裝基板與其製法暨基材 |
| TWI416636B (zh) * | 2009-10-22 | 2013-11-21 | 欣興電子股份有限公司 | 封裝結構之製法 |
| JP5603600B2 (ja) * | 2010-01-13 | 2014-10-08 | 新光電気工業株式会社 | 配線基板及びその製造方法、並びに半導体パッケージ |
| JP4920754B2 (ja) * | 2010-01-21 | 2012-04-18 | 新光電気工業株式会社 | リードピン付き配線基板 |
| JP2011222555A (ja) * | 2010-04-02 | 2011-11-04 | Denso Corp | 半導体チップ内蔵配線基板の製造方法 |
| JP5479233B2 (ja) * | 2010-06-04 | 2014-04-23 | 新光電気工業株式会社 | 配線基板及びその製造方法 |
-
2010
- 2010-06-21 JP JP2010140940A patent/JP5590985B2/ja not_active Expired - Fee Related
-
2011
- 2011-05-27 US US13/117,326 patent/US8415796B2/en not_active Expired - Fee Related
Also Published As
| Publication number | Publication date |
|---|---|
| JP2012004505A (ja) | 2012-01-05 |
| US8415796B2 (en) | 2013-04-09 |
| US20110309498A1 (en) | 2011-12-22 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP5590985B2 (ja) | 半導体装置及びその製造方法 | |
| US11913121B2 (en) | Fabrication method of substrate having electrical interconnection structures | |
| JP6232249B2 (ja) | 半導体装置及び半導体装置の製造方法 | |
| TWI582937B (zh) | 封裝結構 | |
| JP6584939B2 (ja) | 配線基板、半導体パッケージ、半導体装置、配線基板の製造方法及び半導体パッケージの製造方法 | |
| JP5878362B2 (ja) | 半導体装置、半導体パッケージ及び半導体装置の製造方法 | |
| US9257379B2 (en) | Coreless packaging substrate and method of fabricating the same | |
| JP3450238B2 (ja) | 半導体装置及びその製造方法 | |
| JP2005322858A (ja) | 半導体装置の製造方法 | |
| JP2004179288A (ja) | 電子部品実装構造及びその製造方法 | |
| JPWO2009084301A1 (ja) | インターポーザー及びインターポーザーの製造方法 | |
| JP2007157879A (ja) | 半導体装置及びその製造方法、並びに半導体ウェーハ | |
| JP6341714B2 (ja) | 配線基板及びその製造方法 | |
| JP2016018806A (ja) | 配線基板、配線基板の製造方法 | |
| JP5272729B2 (ja) | 半導体パッケージおよび半導体パッケージの製造方法 | |
| JP4170266B2 (ja) | 配線基板の製造方法 | |
| JP5466096B2 (ja) | 半導体装置及びその製造方法 | |
| US7859121B2 (en) | Wiring board and method of manufacturing the same, and electronic component device using the wiring board and method of manufacturing the same | |
| JP3424164B2 (ja) | 半導体装置の製造方法 | |
| JP5590984B2 (ja) | 電子装置及びその製造方法 | |
| JP4528018B2 (ja) | 半導体装置及びその製造方法 | |
| JP2010092974A (ja) | 半導体装置及びその製造方法、並びに電子装置 | |
| JP5118614B2 (ja) | 半導体装置の製造方法 | |
| JP2003347477A (ja) | 基板、半導体パッケージ用基板、半導体装置及び半導体パッケージ | |
| JP4728079B2 (ja) | 半導体装置用基板および半導体装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130402 |
|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20130402 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20131029 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20131031 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20131129 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140722 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140729 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 5590985 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| LAPS | Cancellation because of no payment of annual fees |