JP4413779B2 - 発光装置およびその作製方法 - Google Patents

発光装置およびその作製方法 Download PDF

Info

Publication number
JP4413779B2
JP4413779B2 JP2004531654A JP2004531654A JP4413779B2 JP 4413779 B2 JP4413779 B2 JP 4413779B2 JP 2004531654 A JP2004531654 A JP 2004531654A JP 2004531654 A JP2004531654 A JP 2004531654A JP 4413779 B2 JP4413779 B2 JP 4413779B2
Authority
JP
Japan
Prior art keywords
insulating film
film
emitting element
light
light emitting
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2004531654A
Other languages
English (en)
Other versions
JPWO2004053816A1 (ja
Inventor
智史 村上
徳子 宮城
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Publication of JPWO2004053816A1 publication Critical patent/JPWO2004053816A1/ja
Application granted granted Critical
Publication of JP4413779B2 publication Critical patent/JP4413779B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/805Electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1248Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or shape of the interlayer dielectric specially adapted to the circuit arrangement
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/123Connection of the pixel electrodes to the thin film transistors [TFT]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/124Insulating layers formed between TFT elements and OLED elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/805Electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K2102/00Constructional details relating to the organic devices covered by this subclass
    • H10K2102/301Details of OLEDs
    • H10K2102/302Details of OLEDs of OLED structures
    • H10K2102/3023Direction of light emission
    • H10K2102/3026Top emission
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K71/00Manufacture or treatment specially adapted for the organic devices covered by this subclass

Description

本発明は、発光装置およびその作製方法に関し、特に平坦化工程を容易にするための構造を適用した発光装置およびその作製方法に関する。
自発光、広視野角、高速応答性、低電圧駆動、低消費電力などの特徴を有する発光素子であるエレクトロルミネセンス(Electro Luminescence;以後、ELと略記。)素子を用いたELディスプレイの開発が注目されている。
ELディスプレイは、EL素子の駆動方法によってパッシブマトリックス型とアクティブマトリクス型とに分類される。
アクティブマトリクス型ELディスプレイでは、EL素子の駆動に薄膜トランジスタ(Thin Film Transistor;以後TFTと略記。)が用いられており、通常、基板上にTFTから成る駆動回路等を形成した後、さらにその上方にEL素子を形成する。
アクティブマトリクスELディスプレイとしては、例えば、平坦化絶縁膜の上に陽極が設けられており、当該平坦化絶縁膜に設けたコンタクトホールを介してTFTのソース電極と有機EL素子の陽極が接続されて構造を有するものが提案されている(例えば、特許文献1参照)。
平坦化絶縁膜の形成方法としては、有機樹脂膜のような自己平坦性を有する膜を成膜して平坦化する方法が非常に簡便な方法としてあげられる。
しかしながら、有機樹脂膜のような自己平坦性を有する膜の多くは、耐熱性が低い。また、揮発性ある溶剤を含むため、成膜後、膜中からガスが発生してEL素子を劣化させる要因となることが懸念される。通常、このような膜中から発生するガスに起因したEL素子の劣化は、適切な処理を施すことにより抑制できる。
一方で、ガスの発生を懸念して、上記のような有機樹脂膜ではなく、耐熱性が高く、また膜中からガスが発生しないような無機絶縁膜を用いる場合もある。
但し、膜中からガスが発生しない絶縁膜の多くは、自己平坦性のない膜であることが多い。このため、TFTアレイ基板上において各部分を形成する積層構造の違いにより生じる段差を反映し、絶縁膜の表面は凹凸状となる。凹凸のある絶縁膜上にEL素子の電極を形成した場合、エッジに電界が集中し、EL素子の劣化を加速する要因となり得る。また、絶縁膜上に生じた表面荒れにより生じた凹凸を発光層が被覆しきれず、発光素子の陽極と陰極がショートしてしまうこともある。従って、CMP(Chemical Mechanical Polishing)等により層間絶縁膜を平坦化するなどの対策が施されている。
特許文献1:特開2000−77191号公報(第2−4頁、第1図)
しかしながら、CMPのような基準面からの高さが最も高い部分から除去していくような平坦化方法を用いて絶縁膜を平坦化した場合、各層の積算膜厚が最も大きい部分にも絶縁膜が残るように研磨量など考慮して、絶縁膜を成膜しなければならない。従って、TFTアレイ基板上における各部分の積算膜厚が最も大きい部分(つまり、基準面からの高さが最も高い部分)と最も小さい部分(つまり、基準面からの高さが最も低い部分)との差が大きい程、必要な絶縁膜膜厚は厚くなり、成膜装置の性能を越える範囲での成膜が必要となる場合が生じる。また、このような積算膜厚の差が大きい程、絶縁膜の研磨量が増える。従って、研磨速度の速い部分と遅い部分における研磨量の差(相対値ではなく絶対値)が大きくなり、研磨速度のバラツキからの影響が大きくなるという問題がある。
以上のような問題を鑑みて、本発明では、平坦化工程における成膜膜厚、研磨量を低減でき、平坦化が容易になるような構造を有する発光装置およびその作製方法を提供することを目的とする。
本発明の発光装置は、第1の膜の上に配線と同じ層で形成された第2の膜を設けることによって、第3の膜表面の平坦化を容易にすることを特徴としている。
第1の膜は、自己平坦性を有する膜、若しくは表面を平坦化された膜であること好ましい。
第2の膜を設けることで、配線のオーバーエッチングにより第1の膜の表面が荒れ、第1の膜の表面に凹凸が形成されることを阻止できる。
従って、第2の膜形成以降の工程において、第2の膜表面および第2の膜上方部の第3の膜表面に発光素子に不良を引き起こすような凹凸が形成されないのであれば、第3の膜表面を平坦化する必要がなくなる。
また、第2の膜の表面に凹凸が形成されてしまい、第3の膜表面を平坦化することが必要な場合においても、第2の膜の膜厚を配線と同等又は厚くすることで第3の膜の平坦化が容易になる。
これは、第2の膜を設けることにより、第3の膜の表面高さが上がり、第2の膜と第3の膜の重畳部において、第3の膜表面の局所的な平坦化が可能となるためである。
これについて図2(A),(B)を用いて説明する。図2(A),(B)において、膜301上には膜302が形成されている。さらに、膜301および膜302を覆うように膜303が形成されている。膜301、膜302の表面には膜302の膜厚よりも非常に小さいミクロな凹凸が形成されている。この影響を受けて、膜303の表面にミクロな凹凸が形成されている。このようなミクロな凹凸に対し、膜302によりできた段差による凹凸をマクロな凹凸という。また膜302により基準面から膜303表面迄の高さが高い部分と低い部分とがある。このうち基準面(膜301の表面を基準面とする。)から膜303表面迄の高さが高い部分を領域A、低い部分を領域Bであるとする。
ここで、凸部の表面から除去するような研磨により、領域Aにおける膜303のみを平坦化する場合と、領域Bにおける膜303を平坦化する場合とを比較する。
領域Aにおける膜303を平坦化する場合、領域Aと領域Bとの間における膜303の段差(つまりマクロな凹凸)は平坦化する必要がない。従って、少なくとも、領域Aにおける膜303の残膜厚および平坦化により減少する膜厚について考慮し、膜303を形成すればよい。一方、領域Bにおける膜303を平坦化する場合は、領域Bにおいて膜303の表面が基準面から最も高くなるように(つまり、研磨面に至るように)、領域Aにおける膜303を研磨し、領域Aと領域Bとの間における膜303の段差がなくなるように平坦化しなければならない。従って、領域Aにおける膜303のみを局所的に平坦化する方が、領域Bにおける膜303を全面的に平坦化するよりも、平坦化に係る成膜膜厚および研磨量が低減し、平坦化が容易であることが分かる。
従って、第3の膜表面のうち、少なくとも平坦性を有する必要のある部分の下方に第2の膜を設けることによって、当該部分を局所的に平坦化することができる。
なお、開口部を設けた第4の膜により、発光素子に不良を引き起こす可能性のある凹凸は被覆する。このため、第3の膜表面のうち、少なくとも第4の膜の開口部において発光素子の電極と重なっている部分が平坦化されていればよい。
第2の膜は、単層、若しくは2層以上の多層膜としてもよい。
本発明において、第2の膜は、拡散などによりTFTや発光素子に不良を引き起こすものでなければ、導電性膜、絶縁膜、透明性膜、非透明膜等、いずれの膜でもよい。
また、第2の膜は、配線と一体化していてもよい。
第2の膜が、非透明膜である場合は、これを反射膜として用い、基板の上方から光を採光すればよい。若しくは、発光素子の電極を反射率のよい膜で形成したり、或いは発光素子の電極を2層以上の膜で形成して反射膜を設け、基板の上方から光を採光してもよい。
本発明を適用することにより、平坦化工程における成膜膜厚、研磨量が低減し、平坦化工程が容易になる。その結果、平坦化工程における不具合の発生が低減し、生産において歩留まりが向上する。このような平坦化工程が容易になるという効果は、特に大型基板を用いてディスプレイを生産する場合に有効である。さらに、画素電極に反射膜を設けたり、或いは平坦化を容易にするために設けた第2の層間絶縁膜の表面高さを上げるための膜を反射膜として用いることにより、採光効率が向上する。従って、消費電力が低減できる、或いは鮮明な画像が得られる等の効果も有する。
図1は、本発明の発光装置を説明する断面図である。
図2は、本発明を説明する断面図である。
図3は、本発明の発光装置を説明する上面図である。
図4は、本発明の発光装置の作製方法を説明する工程断面図である。
図5は、本発明の発光装置の作製方法を説明する工程断面図である。
図6は、本発明の発光装置の作製方法を説明する工程断面図である。
図7は、本発明の発光装置の作製方法を説明する工程断面図である。
図8は、本発明の発光装置の作製方法を説明する工程断面図である。
図9は、本発明の発光装置の作製方法を説明する工程断面図である。
図10は、本発明の発光装置の作製方法を説明する工程断面図である。
図11は、本発明の発光装置の作製方法を説明する工程断面図である。
図12は、本発明を適用して作製したアクティブマトリクス型ELディスプレイを説明する図である。
図13は、本発明の発光装置における発光素子の構造を説明する図である。
図14は、本発明の発光装置を説明する断面図である。
図15は、本発明を適用した電子機器について説明する図である。
(実施の形態1)
本発明の発光装置について、図1を用いて説明する。
図1は本発明の発光装置の断面図である。図1において、基板101上には、ソース(或いは、ドレイン)104a、104bを有する半導体膜103ゲート絶縁膜105、ゲート電極(ゲート配線)106からなる発光素子駆動用TFT102が形成されている。発光素子駆動用TFTのソース(或いは、ドレイン)104aは、第1の層間絶縁膜107に設けられたコンタクトホールを介して、配線108aと接続している。なお、第1の層間絶縁膜は膜表面全体が平坦化されている。
第1の層間絶縁膜107と配線108(108a、108b)の上には第2の絶縁膜109が形成されており、第2の絶縁膜109に設けられたコンタクトホールを介して、配線108aと発光素子の電極110が接続されている。第2の層間絶縁膜のうち下部に配線108を有する部分(E−E’で表される面)は平坦化されている(ミクロな凹凸の平坦化)が、下部に配線を有する部分と有しない部分との段差(マクロな凹凸)は平坦化されていない。
第2の層間絶縁膜109と発光素子の電極110の上には開口部を有し、平坦性を有する第3の層間絶縁膜が設けられており、第3の層間絶縁膜111の開口部において発光素子の電極110の一部が露出している。第3の層間絶縁膜111の開口部において露出した発光素子の電極110の下方には第2の絶縁膜109と配線108aが設けられている。ここで、配線108aのうち特に第3の層間絶縁膜111の開口部において露出した発光素子の電極110の下方に設けられた部分は、第2の層間絶縁膜の表面高さを上げるための膜114として機能する。なお本実施の形態において、膜114は光透過性を有しない。また、第3の層間絶縁膜111は、土手やバンクとも称される。
第3の層間絶縁膜111の開口部において露出した発光素子の電極110上方には発光層112および発光素子の電極113が形成されている。なお、発光素子の電極110、発光層112、発光素子の電極113が形成積層された部分は発光素子116として機能する。なお発光素子の電極110、113はどちらが陽極、陰極でも構わず、各々の極性に合わせた発光層112の構造(単層或いは多層にする等)・材料を適用するものとする。
前述のように、膜114は光透過性を有しないため、発光素子116で発光された光は、基板101の下面側からは採光できない。このため、発光素子の電極113は光透過性を有する導電性膜により形成されており、発光素子116で発光された光は基板101の上面側(即ち、発光素子の電極113が形成されている側)から採光される。
膜114を有しない配線を形成した場合、配線を加工する際のオーバーエッチング処理により、第1の層間絶縁膜107表面は荒れ、表面にミクロな凹凸が形成される。膜114を設けることで、第1の層間絶縁膜107表面に発生するミクロな凹凸の発生を抑制できる。
しかしながら、例えば、膜114の材料としてアルミニウムのようなヒロックなどを発生する材料を用いた場合、第2の層間絶縁膜109の表面には、膜114の突起に起因したミクロな凹凸が形成されてしまう場合もある。この場合、第2の層間絶縁膜109の表面を平坦化する必要がある。但し、このような場合であっても膜114を設けることは有効である。これについて以下に説明する。
本実施の形態において、膜114を設けることにより、第1の層間絶縁膜107表面を基準面としたときの膜114上方における第2の層間絶縁膜109の表面高さは上がる。従って、凸部の表面から除去していくような平坦化方法を用いる場合、膜114上方における第2の層間絶縁膜109の表面を局所的に平坦化することができ、平坦化工程が容易になる。このような局所的な平坦化により、平坦化されずに残った凹凸部については、平坦性を有する第3の層間絶縁膜111で被覆するものとする。従って、第3の層間絶縁膜111を設けることも平坦化工程を容易にするという効果を生じる。
このように、本発明の発光装置においては、複数の構造が組合わさることにより、少なくとも基準面からの高さが高い部分のみを平坦化すればよい(つまりミクロな凹凸のみを平坦化すればよい)という複合的な効果を生じる。従って、平坦化工程における成膜膜厚、研磨量を低減できる。
なお、本実施の形態においては、膜114は配線と一体化しているが、これに限らず配線と分離した構造を有していてもよい。また配線と分離している場合において、膜114は配線と同一膜厚、或いは配線よりも厚い膜厚であることが好ましい。これにより膜114上に形成される第2の層間絶縁膜の表面高さが基準面から最も高くなるようにすることができ、平坦化工程が容易になる。また、平坦化処理に掛かる処理時間が短くなり、平坦化処理において発生する静電気による素子の損傷を抑制することができる。
(実施の形態2)
本実施の形態では、図1に示した構造を有する発光装置の作製方法について図4,5の工程断面図を用いて説明する。
なお、発光素子駆動用TFTの構造は特に限定されるものではなく公知のものを用いればよい。例えば、図1に示されているようなトップゲート型のTFTでもよいし、またはボトムゲート型のTFTでもよい。また、シングルゲート構造のものでもよいし、マルチゲート構造のものでもよい。また、LDD(Lightly Doped Drain)構造のものでもよいし、シングルドレイン構造のものでもよい。また、半導体膜の結晶性についても、非晶質のものでもよいし、または結晶質のものでもよい。このように、半導体膜とゲート絶縁膜とゲート電極とを含み、これらを組み合わせて成る構成のトランジスタであれば、その構造に関わらず用いることができる。従って、発光素子駆動用TFTは公知の方法を用いて作製すればよく、ここでは発光素子駆動用TFTの作製工程についての説明は省略する。
基板601上に半導体膜603、ゲート絶縁膜605、ゲート電極606からなる発光素子駆動用TFT602を形成する。なお、半導体膜603には、ソース(或いは、ドレイン)604a、604bが形成されている。
次に、発光素子駆動用TFT(及びゲート絶縁膜605)を覆う第1の層間絶縁膜607を形成する。第1の層間絶縁膜607は、酸化珪素膜を膜厚1.5〜2.0μmで成膜して形成すればよい。なお、酸化珪素膜に限らず他の絶縁性を有する材料を用いても構わない。
次に、第1の層間絶縁膜607を平坦化する。平坦化は、CMP等により行えばよい。なお、平坦化は、第1の層間絶縁膜607の膜表面全体が平坦になるように行う。平坦化後、基準面(基板601の表面を基準面とする)から最も高い位置にあるゲート電極606表面上の第1の層間絶縁膜607は1.0〜1.5μmである。なお、第1の層間絶縁膜607の成膜膜厚は、用いる材料の誘電率や研磨量、研磨後の膜厚などを考慮して適宜決めればよい。
次に、第1の層間絶縁膜にコンタクトホールを形成し、さらにソース(或いは、ドレイン)604a、604bに接続する配線608(608a、608b)を形成する。配線608はアルミニウム等の導電性を有する材料を用いて形成すればよい。また、必ずしも一層で形成する必要はなく、異なる導電性材料を用いて2層以上積層膜により形成しても良い。本実施の形態においては、配線608の膜厚は300〜500nmである。但し、これに限らず材料の抵抗値などを考慮して、適宜決めればよい。
なお、配線608aは、後の工程で発光素子が形成される領域の下方にも形成し、これを第2の層間絶縁膜の表面高さを上げるための膜614とする。なお、本実施の形態においては、配線608aと膜614は一体となっているものとする。
次に、配線608および第1の絶縁性膜607を被覆する第2の層間絶縁膜609を形成する。第2の層間絶縁膜609は、酸化珪素膜を膜厚1.0〜1.5μmで成膜して形成すればよい。なお、酸化珪素膜に限らず他の絶縁性を有する材料を用いても構わない。
次に、第2の層間絶縁膜609を平坦化する。平坦化は、CMP等により行えばよい。なお第2の層間絶縁膜609には、配線608において生じたヒロックや、配線608形成時のエッチング等による第1の層間絶縁膜607の表面あれ等の影響を受けて生じたミクロな凹凸と、配線を被覆することにより生じたマクロな凹凸が形成されている。
後の工程でその上方に発光素子が形成される部分には膜614が形成されているため、第1の層間絶縁膜607表面を基準面としたとき、当該部分は基準面から第2の層間絶縁膜表面迄の高さが最も高い部分となる。少なくとも、この基準面から第2の層間絶縁膜表面迄の高さが最も高い部分における第2の層間絶縁膜609のミクロな凹凸が平坦化されるように研磨する。つまり、第2の層間絶縁膜609におけるマクロな凹凸は平坦化する必要はなく、平坦化が容易になる。
次に、第2の層間絶縁膜にコンタクトホールを形成し、さらに配線608aに接続する発光素子の電極610を形成する。
次に、発光素子が形成される部分の発光素子の電極610が露出するように、開口部を設けた第3の層間絶縁膜611を形成する。第3の層間絶縁膜は、レジストを材料としている。なお、第3の層間絶縁膜に用いる材料としては、レジストのような自己平坦性を有する感光性樹脂材料を用いることが好ましい、しかしながら、必要であれば、自己平坦性を有さない無機材料あるいは有機材料を用いて形成してもよい。また、第3の層間絶縁膜611は、土手やバンクとも称される。
第3の層間絶縁膜611により、第2の層間絶縁膜609のマクロな凹凸および発光素子の電極610により生じる段差は被覆される。
次に、発光素子の電極610の上に発光層611を形成する。さらに発光層611の上に発光素子の電極612を形成する。発光素子の電極610、発光層611、発光素子の電極612が積層された部分が発光素子616となる。
本実施の形態において、膜614は光透過性を有しない。従って、発光層610で発光された光は、発光層611を中心として基板側からは採光できない。このため、発光素子の電極612は光透過性を有する導電性材料により形成し、発光素子の電極612を透過した光を採光する。
なお、発光層611は、必ずしも一層で形成する必要はなく、電子輸送層やホール輸送層などを加えた多層構造であってもよい。なお、発光素子の電極610、612のどちらが陽極、或いは陰極となってもよい。
本発明を適用することにより、平坦化工程における成膜膜厚、研磨量を低減でき平坦化が容易になる。
本発明を適用した発光装置の作製方法について図3の上面図および図6〜11の工程断面図を用いて説明する。
図3は本発明を適用した発光装置の画素部の上面図である。図3において、半導体膜401aは発光素子駆動用トランジスタ(TFT)の半導体膜であり、半導体膜401aのソース(或いはドレイン)と配線403aとは点線406で囲まれた領域においてコンタクトホールを介し接続されている。また配線403aと発光素子の電極404もコンタクトホールを介して接続されている。第3の層間絶縁膜405の開口部から、第2の層間絶縁膜を間に挟み、配線403aと発光素子の電極404とが重なった部分が露出している。このように、配線403aと発光素子の電極404とが重なった部分において、配線403aは、第2の層間絶縁膜の表面高さを上げるための膜として機能する。なお、図3中、401b、401cはそれぞれ半導体膜である。また、402a、402b、402dはそれぞれ配線であり、特に402b、402dは走査線として機能する配線である。また、403b、403c、403dはそれぞれ配線であり、特に403bは電流供給線として機能する配線、403dはソース線として機能する配線である。また、図3ではゲート絶縁膜、第1の層間絶縁膜、第2の層間絶縁膜、発光層および発光層の上層にある発光素子の電極は図示してない。
基板1500上に膜厚50〜100nmの下地絶縁膜1501aおよび膜厚50〜100nmの膜厚の下地絶縁膜1501bを積層成膜して形成する。下地絶縁膜1501(1501a、1501b)は、基板1500から半導体層への不純物拡散を防ぐために形成される。本実施例では、低アルカリガラスを用い、下地絶縁膜1501aには膜厚100nmの窒化珪素膜を下地絶縁膜1501bには膜厚100nmの酸化珪素膜をそれぞれプラズマCVD法により成膜した。また本実施例では、下地絶縁膜を二層の積層成膜しているが、不純物拡散の防止効果を得られるなら、一層あるいは三層以上の積層としてもよい。なお、TFT作製工程では、ガラスや石英等の透光性を有するものを基板として用いるが、本実施例においては、上面発光型の発光装置を作製するため、各工程における処理温度に耐えうるものであれば、透光性を有するものに限らず他の基板を用いてもよい。例えば、プラスチック基板などを用いてもよい。
次に、下地絶縁膜1501の上に半導体膜1502a〜1502dを形成する。半導体膜1502a〜1502dは、公知の成膜方法(CVD法やスパッタ法等)を用いて非晶質半導体膜を成膜後、公知の結晶化方法(固相成長法、レーザー結晶化法、ニッケルを触媒金属元素として用いた固相成長法等)により得られた結晶質珪素膜を所望の形状に加工して形成する。
本実施例では、非晶質半導体膜として膜厚55nmの非晶質珪素膜をプラズマCVD法により形成した。なお、非晶質珪素膜以外に、非晶質シリコンゲルマニウム(SiGel−X(X=0.0001〜0.02))等の非晶質半導体膜を用いてもよい。或いは、非晶質半導体膜を結晶化して結晶質半導体膜を得るのではなく、結晶質半導体膜として成膜してもよい。膜厚に関しても上記の膜厚に限らず適宜変更して構わない。
また、非晶質珪素膜の結晶化は、ニッケルを触媒金属元素とした固相成長法(550℃、4時間の熱処理)を用いて行った。さらに結晶性を向上させるためにエキシマレーザーによる処理を行い、結晶質珪素膜を得た。
次に、オゾン水を用いて結晶質珪素膜表面に1〜2nmの膜厚の薄い酸化膜を形成し、さらにその上に非晶質珪素膜をスパッタ法により100nmの膜厚で形成した。そして、550℃、4時間のファーネスによる熱処理を行い、結晶質珪素膜中に含有されている触媒金属元素を、非晶質珪素膜中へと移動させた(ゲッタリング処理)。ゲッタリング処理後、不要になった非晶質珪素膜(ゲッタリング後は触媒金属元素の効果により結晶質珪素膜となる場合がある)をTMAH溶液を用いて除去し、さらにフッ酸溶液を用いて前記薄い酸化膜除去した。
次に、結晶質珪素膜をフォトリソグラフィーによるパターニングおよびエッチングにより所望の形状に加工し、半導体膜1502a〜1502dを形成した。
なお、半導体膜1502a〜1502dを形成する前、もしくは形成した後、TFTの閾値を制御するための不純物添加(チャネルドープ)を行ってもよい。添加する不純物としては、ボロン又は燐などを用いればよい。
レーザー結晶化法で結晶質半導体膜を形成する場合、レーザー媒質としてエキシマ(XeCl)やYAG、YVOを用いたパルス発振型または連続発振型のレーザーを用いることができる。エキシマレーザーを用いる場合はパルス発振周波数を約300Hzとし、レーザーエネルギー密度を100〜400mJ/cmとすればよい。また、YAGレーザーを用いる場合は第2高波長を用いてパルス発振周波数を30〜300Hzとし、レーザーエネルギー密度を300〜600mJ/cmとすればよい。発振したレーザー光を幅100〜1000μmの線状に集光した線状レーザー光を、重ね合わせ率(オーバーラップ率)50〜90%として基板全面に渡って照射する方法を用いてもよい。
次に、半導体膜1502a〜1502dを覆うようにゲート絶縁膜1503を形成する。本実施例では、プラズマCVD法を用いて110nmの膜厚の酸化珪素膜を成膜して形成した。なお、酸化珪素膜に限らず他の絶縁性を有する膜を用いて形成してもよい。膜厚も上記の値に限らず誘電率などを考慮し適宜変更して構わない。
次に、ゲート絶縁膜1503の上に導電性膜1504と導電性膜1505を積層して形成する。本実施例では、スパッタ法により30nmの膜厚の窒化タンタル(TaN)を成膜して導電性膜1504を形成し、同じくスパッタ法により370nmの膜厚のタングステン(W)を成膜して導電性膜1505を形成した。なお導電性膜1504、1505に用いる材料としては、窒化タンタルやタングステンに限定されず、Ta、W、Ti、Mo、Al、Cu、Cr、Ndから選ばれた元素、または前記元素を組み合わせた合金膜もしくは化合物材料、若しくは燐などの不純物元素を添加した多結晶珪素膜に代表される半導体膜を用いてもよい。導電性膜1504としてはゲート絶縁膜との密着性がよい材料、また導電性膜1505については、9〜20μΩ・cm程度の抵抗値が得られる低抵抗な材料を選択すればよい。
次に、導電性膜1504、1505をパターニングおよびエッチングにより所望の形状に加工する。まず、側壁に傾斜のついたレジストマスク1510〜1513を形成する。次に、レジストマスク1510〜1513をマスクとして導電性膜1505をエッチングし、続いて導電性膜1504をエッチングにより加工する。レジストマスク1510〜1513の側壁の傾斜角度(テーパー角度)に依存して、導電性膜1505は側壁に約26°のテーパー角度をもった導電性膜1506b、1507b、1508b、1509bに加工される。また、導電性膜1504も側壁に15〜45°のテーパー角度をもった導電性膜1506a、1507a、1508a、1509aに加工される。
次に、レジストマスク1518〜1521をマスクとして導電性膜1506b、1507b、1508b、1509bを選択的にエッチングする。これにより、導電性膜1506b、1507b、1508b、1509bは、側壁がほぼ垂直である導電性膜1514b、1515b、1516b、1517bに加工される。この場合、エッチングには垂直方向を主体とした異方性エッチングを用いなければならない。またレジストマスク1518〜1521としては、前述の導電性膜1504、1505のエッチングに用いたレジストマスク1510〜1513をそのまま用いればよい。導電性膜1506a、1507a、1508a、1509aは加工されずに、そのまま導電性膜1514a、1515a、1516a、1517aとして残る。
以上のようにして導電性膜1514a、1514bからなるゲート電極1514、導電性膜1515a、1515bからなるゲート電極1515、導電性膜1516a、1516bからなるゲート電極1516、導電性膜1517a、1517bからなるゲート電極1517が形成される。
次に、ゲート電極1514〜1517をマスクとして低濃度のn型不純物の不純物添加を行う。本実施例では、低濃度の不純物として1×1017atoms/cmの濃度の燐を半導体膜1502a〜1502dに添加し、低濃度不純物領域1522a〜1522dを形成した。ここで行った低濃度不純物添加は、TFTのオフリーク電流を抑制するためのLDD(Light Doped Drain)領域を形成するためのものであり、添加した不純物濃度によってオフリーク電流は変わる。従って、規定以下のオフリーク電流となるように、不純物の添加量は適宜変更すればよい。本実施例では、n型不純物として燐を用いているが、これに限らず他のものでもよい。
次に、レジストマスク1525〜1527および導電性膜1514bをマスクとして高濃度のn型不純物の不純物添加を行う。なお、レジストマスク1525は半導体膜1502bおよびゲート電極1515を覆うように、レジストマスク1526は半導体膜1502cの一部(TFTのLDD領域となる部分)およびゲート電極1516を覆うように、レジストマスク1527は半導体膜1502dおよびゲート電極1517を覆うように形成されている。本実施例では、半導体膜1502aのうち上に導電性膜1514aが形成されていない部分、および半導体膜1502cのうち上にレジストマスク1526が形成されていない部分に1×1020atoms/cmの高濃度の燐を添加した。同時に、半導体膜1502aのうち、上に導電性膜1514aが形成されている部分には1×1018atoms/cmの低濃度の燐が添加されるようにした。これにより、高濃度の燐を含むソース(或いは、ドレイン)1523a、1523b、低濃度の燐を含む低濃度不純物領域1524が形成される。これは、導電性膜1514aが形成されている部分と、形成されていない部分とで添加される不純物に対する阻止能が異なることを利用している。本実施例では、n型不純物として燐を用いているが、これに限らず他のものでもよい。
次に、レジストマスク1530、1531および導電性膜1515b、1517bをマスクとして高濃度のp型不純物の不純物添加を行う。レジストマスク1530は半導体膜1502aおよびゲート電極1514を覆うように、レジストマスク1531は半導体膜1502cおよびゲート電極1516を覆うように形成されている。本実施例では、半導体膜1502b、1502dのうち上に導電性膜1515a、1517aが形成されていない部分に1×1020atoms/cmの高濃度のボロンを添加されるようにし、ソース(或いは、ドレイン)1528a、1528bを形成した。同時に、半導体膜半導体膜1502b、1502dのうち上に導電性膜1515a、1517aが形成されている部分には1×1019atoms/cmの低濃度のボロンが添加されるようにし、低濃度不純物領域1529a、1529bを形成した。本実施例では、p型不純物としてボロンを用いているが、これに限らず他のものでもよい。
以上のようにして、TFT1550〜1553を作製する。TFT1550、1551は駆動用回路用TFTであり、TFT1552、TFT1553は発光素子駆動用TFTである。
次に、添加した不純物を活性化するための熱処理を行う。本実施例では、酸素濃度が0.1ppm以下の窒素雰囲気で550℃、4時間のファーネスによる熱処理を行った。なお、酸素濃度が0.1ppm以下の窒素雰囲気中で熱処理を行うのは、ゲート電極1514〜1517が酸化されるのを防止するためである。なお、TFT1550〜1553の上に酸化珪素膜などの絶縁性を有する膜を形成し、ゲート電極1514〜1517の酸化を防止する方法を用いるのであれば、酸素濃度は0.1ppm以上1ppm以下でもよい。またファーネス以外にレーザーによる活性化、またはRTA(Rapid Thermal Anne法など他の方法を用いてもよい。
次に、TFT1550〜1553を覆うように層間絶縁膜1532aを形成する。本実施例では、プラズマCVD法を用いて100nmの膜厚の窒化酸化珪素膜(SiNO)を成膜して層間絶縁膜1532aを形成した。なお、窒化酸化珪素膜に限らず他の絶縁性を有する膜を用いて形成してもよい。膜厚も上記の値に限らず誘電率などを考慮し適宜変更して構わない。
次に、半導体層のダングリングボンドを終端化するための水素化を行う。本実施例では、100%の水素雰囲気中で、410℃、1時間の熱処理を施し水素化を行った。熱処理による水素化以外に、プラズマを用いた水素化を行ってもよい。
次に、層間絶縁膜1532aの上に層間絶縁膜1532bを形成する。本実施例では、プラズマCVD法を用いて1.2μmの膜厚の酸化珪素膜を成膜し層間絶縁膜1532bを形成した。さらにCMP(Chemical Mechanical Polishing)を用いて層間絶縁膜1532bの膜表面全体を平坦化した。なお、酸化珪素膜に限らず他の絶縁性を有する膜を用いて層間絶縁膜1532bを形成してもよい。膜厚も上記の値に限らず誘電率や平坦化による膜減り量などを考慮し適宜変更して構わない。なお、本実施例では、平坦化後にTFT1550〜1553を構成する導電性膜1514b、1515b、1516b、1517b上にある層間絶縁膜の膜厚は約600nmである。
次に、層間絶縁膜1532bの上に、さらに層間絶縁膜1532cを形成する。本実施例では、プラズマCVD法を用いて600nmの膜厚の酸化珪素膜を成膜し、層間絶縁膜1532cを形成した。なお、酸化珪素膜に限らず他の絶縁性を有する膜を用いて層間絶縁膜1532cを形成してもよい。膜厚も上記の値に限らず誘電率などを考慮し適宜変更して構わない。
以上のようにして、層間絶縁膜1532a、1532b、1532cをからなる第1の層間絶縁膜1532が形成される。ここで、層間絶縁膜1532bが平坦化されているため、層間絶縁膜1532cの表面も平坦なものとなっている。つまり、第1の層間絶縁膜1532の表面は、膜表面全体が平坦なものとなっている。
次に、ソース(或いは、ドレイン)1523a、1523b、1528a、1528bに達するコンタクトホールをパターニングおよびエッチングにより形成する。本実施例では、パターニング後、層間絶縁膜1532b、1532cをフッ酸含有溶液を用いた湿式方法によりエッチングし、続けて層間絶縁膜1532aを乾式方法によりエッチングしてコンタクトホールを形成した。
次に、TFT1550〜1553に電気的信号を伝達するための配線を形成する。本実施例では、スパッタ方を用いてチタン(Ti)、数%のシリコンを含有したアルミニウム合金(Al−Si)、チタン(Ti)を各々膜厚100nm、350nm、100nmで積層した後、パターニングおよびエッチングにより加工して配線1533(1533a、1533b)、1534、1535、1536を形成した。ここで、配線1533aは後の工程で作製する発光素子の下方部に延在するように形成されている。なお、配線1533〜1536の材料としては、上記で示したもの以外の導電性材料を用いても構わない。また、必ずしも三層にする必要はなく、単層、或いは二層、四層以上の積層膜としてもよい。また、膜厚も上記のものに限らず、配線抵抗等を考慮して適宜決めればよい。
次に、配線1533〜1536及び第1の層間絶縁膜1532の上に第2の層間絶縁膜1537を形成する。本実施例では、CVD法を用いて酸化珪素膜を膜厚600nmで成膜して形成した。さらにCMP(Chemical Mechanical Polishing)を用いて第2の層間絶縁膜1537の一部を平坦化した。層間絶縁膜1537のうち、平坦化された部分は、AFM(Atomic Force Microscope)の測定結果より、平均面粗さ(Ra)が約3.3nmとなっている。層間絶縁膜1532の平坦化は以下のようにして行った。
第1の層間絶縁膜1532の表面を基準面としたとき、基準面から第2の層間絶縁膜1537の表面までの高さには、配線膜厚と第2の層間絶縁膜1537の和に相当する高さ(高い方)と、第2の層間絶縁膜1537の膜厚に相当する高さ(低い方)と、大きく分けて二つの高さがある。また、第2の層間絶縁膜1537には、このような高さの違いによって形成されるマクロな凹凸(段差)と、配線で生じたヒロック等の影響を受けてミクロな凹凸とがある。発光素子が形成される部分の下方部には、前述のように配線1533aが形成されているため、当該部分においては基準面から第2の層間絶縁膜1537表面までの高さは高い方になる。本実施例では、第2の層間絶縁膜1537のうち、基準面からの高さが高い方の部分のミクロな凹凸のみが平坦化されるように研磨した。つまり、少なくとも平坦化しておく必要のある発光素子が形成される部分は平坦化し、マクロな凹凸は平坦化せず残った状態にしている。従って、第2の層間絶縁膜1537の成膜膜厚、および研磨量を低減できる。このように、最低限平坦化しておく必要のある部分のみ平坦化できるように、配線1533aを発光素子となる部分の下方部に設けたのである。なお、本明細書中では、配線1533aのうち、このように電極としての機能を必要としていない部分は第2の層間絶縁膜の表面高さを上げるための膜1543(図3においては、406)となる。
なお、第2の層間絶縁膜1537は前述のような酸化珪素以外の絶縁性を有する材料を用いて形成してもよい。また、膜厚に関しても、誘電率、研磨による膜減り量等を考慮して適宜決めればよい。
次に、配線1533aに達するコンタクトホールをパターニングおよびエッチングにより形成する。本実施例では、パターニングおよびエッチングにより第2の層間絶縁膜1537にコンタクトホールを形成した。
次に、発光素子の電極1538(1538a、1538b)を形成する。本実施例では、スパッタ法により、数%の珪素を含有したアルミニウム合金(Al−Si)、非晶質のITO(Indium Tin Oxide)を各々膜厚30nm、20nmで成膜して形成した。なお、本実施例において、発光素子の電極1538bは陽極として機能する。また、Al−Siは、発光素子で発光された光を反射するための反射膜として機能する。膜厚30nmの薄膜のAl−Siでは、ヒロックにより生じる凹凸はおおよそ20nmであり、発光層が十分に被覆できる程度のものである。従って、反射膜は10nm以上30nm以下となるように形成することが好ましい。なお、10nm以下の場合、発光が当該反射膜を透過してしまい、反射膜として十分に機能しない場合がある。ITOは、仕事関数が高いことから、発光素子の陽極として一般的に用いられている材料である。
本実施例では、パターニング後、シュウ酸((COOH))を5.0%以下の濃度で含有した水溶液を45℃の液温で用いてITOをエッチングして加工し、発光素子の電極1538bを形成した。続けて、塩素系ガスを用いた乾式方法によりAl−Siをエッチングして加工し、発光素子の電極1538aを形成した。
なお、発光素子の電極1538は、上記に示したような材料に限らず他の材料を用いて形成してもよい。また、単層、二層、或いは四層以上の積層構造としてもよい。膜厚に関しても、適宜変更すればよい。
次に、250℃で2時間加熱し、ITOを結晶化した。加熱温度および加熱時間に関しては、ITOの結晶性等を考慮して、適宜変更すればよい。
次に、発光素子の電極1538の一部(発光素子の陽極となる部分)が露出するように開口部を設けた隔壁層であるバンク1539を形成する。本実施例では、レジストをフォトリソグラフィー法を用いて加工し、1.4μmの膜厚のバンク1539を形成した。バンク1539により、第2の層間絶縁膜1537において平坦化されずに残っていた凹凸はを被覆する。レジストは自己平坦性を有する材料であるため、第2の層間絶縁膜1537における凹凸および発光素子の電極1538により形成された段差は、バンク1539において解消される。なお、第3の層間絶縁膜として用いるレジストとしては、市販されている多くのレジストの中から発光素子の劣化を促進しないものを選択し、使用している。但し、本実施例に用いているレジストはITOの結晶化温度に対する耐熱性を有さない。また、バンク1539は、通常、土手とも称される。
なお、レジスト以外にアクリル(感光性、非感光性のいずれも含む)やポリイミド(感光性、非感光性のいずれも含む)等の有機樹脂材料や、酸化珪素膜などの無機材料を用いて形成してもよい。なお、本実施例ではバンク1539のエッジ部は角張っておらず丸みを帯びた形状をしている。また、バンク1539の開口部において露出した発光素子の電極1538の表面は、後の工程で形成する発光素子には影響を及ぼさない程度の平坦性を有している。
発光素子の電極1538の上に有機化合物を含む層1540を蒸着法により形成する。ここでは、本実施例において赤、緑、青の3種類の発光を示す有機化合物を含む層のうちの一種類が形成される様子を示すが、3種類の有機化合物を含む層のそれぞれを形成する有機化合物の組み合わせについて、図13により説明する。
なお、図13(A)に示す発光素子は、陽極1701、有機化合物層1702、及び陰極1703からなり、有機化合物を含む層1702は、正孔輸送層1704、発光層1705、ブロッキング層1706、電子輸送層1707の積層構造を有している。なお、赤色発光を示す発光素子を構成する材料及び膜厚について図13(B)に示し、緑色発光を示す発光素子を構成する材料及び膜厚について図13(C)に示し、青色発光を示す発光素子を構成する材料及び膜厚について図13(D)にそれぞれ示す。
はじめに、赤色発光を示す有機化合物を含む層を形成する。具体的には、正孔輸送層1704は、正孔輸送性の有機化合物である、4,4’−ビス[N−(1−ナフチル)−N−フェニル−アミノ]−ビフェニル(以下、α−NPDと示す)を40nmの膜厚に成膜し、発光層1705は、発光性の有機化合物である、2,3,7,8,12,13,17,18−オクタエチル−21H、23H−ポルフィリン−白金(以下、PtOEPと示す)をホストとなる有機化合物(以下、ホスト材料という)である4,4’−ジカルバゾール−ビフェニル(以下、CBPと示す)と共に共蒸着させて30nmの膜厚に成膜し、ブロッキング層1706は、ブロッキング性の有機化合物である、バソキュプロイン(以下、BCPと示す)を10nmの膜厚に成膜し、電子輸送層1707は、電子輸送性の有機化合物である、トリス(8−キノリノラト)アルミニウム(以下、Alqと示す)を40nmの膜厚に成膜することにより赤色発光の有機化合物を含む層を形成する。
なお、ここでは赤色発光の有機化合物を含む層として、5種類の機能の異なる有機化合物を用いて形成する場合について説明したが、本発明は、これに限られることはなく、赤色発光を示す有機化合物として公知の材料を用いることができる。
次に、緑色発光を示す有機化合物を含む層を形成する。具体的には、正孔輸送層1704は、正孔輸送性の有機化合物である、α−NPDを40nmの膜厚で成膜し、発光層1705は、正孔輸送性のホスト材料としてCBPを用い、発光性の有機化合物であるトリス(2−フェニルピリジン)イリジウム(Ir(ppy))と共に共蒸着することにより30nmの膜厚で成膜し、ブロッキング層1706は、ブロッキング性の有機化合物であるBCPを10nmの膜厚で成膜し、電子輸送層1707は、電子輸送性の有機化合物である、Alqを40nmの膜厚で成膜することにより緑色発光の有機化合物を含む層を形成することができる。
なお、ここでは緑色発光の有機化合物層として、5種類の機能の異なる有機化合物を用いて形成する場合について説明したが、本発明はこれに限られることはなく、緑色発光を示す有機化合物として公知の材料を用いることができる。
次に、青色発光を示す有機化合物を含む層を形成する。具体的には、発光層1705は、発光性および正孔輸送性の有機化合物である、α−NPDを40nmの膜厚で成膜し、ブロッキング層1706は、ブロッキング性の有機化合物である、BCPを10nmの膜厚に成膜し、電子輸送層1707は、電子輸送性の有機化合物である、Alqを40nmの膜厚で成膜することにより青色発光の有機化合物を含む層を形成することができる。
なお、ここでは青色発光の有機化合物を含む層として、3種類の機能の異なる有機化合物を用いて形成する場合について説明したが、本発明はこれに限られることはなく、青色発光を示す有機化合物を含む層として公知の材料を用いることができる。
以上に示した有機化合物を陽極上に形成することにより画素部において、赤色発光、緑色発光及び青色発光を示す有機化合物を含む層を形成することができる。
次に、有機化合物を含む層1540及びバンク1539を覆って、発光素子の電極1541を形成する。本実施例では、発光素子の電極1541は陰極として機能する。また発光素子の電極1541は、可視光に対する透過率の高いITOにより形成されている。なお、ITOは仕事関数が高い材料であり、陰極にはあまり適さない材料である。このため、本実施例では、発光素子の電極1541を形成する前に、有機化合物層1540及びバンク1539を被覆するようにフッ化リチウムを2nmの膜厚で形成し、電子の注入効率を向上させている。
なお、ITO以外にも、アルカリ金属やアルカリ土類金属に属する材料を単体で用いたり、その他の材料と積層したり、その他の材料とで形成される合金(例えばAl:Mg合金やAl:Li合金やMg:In合金等)を薄膜で用いてもよい。また、仕事関数が低く、かつ可視光に対する透過率の高い導電性膜であれば、上記に述べたもの以外のものを用いて発光素子の電極1541を形成してもよい。
以上のようにして、発光素子の電極1538、有機化合物を含む層1540、発光素子の電極1541からなる発光素子1544が形成される。
次に、発光素子1544を保護するための保護膜1542を形成する。本実施例では、スパッタ法により窒化珪素膜を形成し、保護膜1542を形成した。なお、窒化珪素膜以外にも、DLC(Diamond like Carbon)など、他の材料を用いて形成してもよい。
以上のようにして、本発明を適用した発光装置を作製する。
なお、本実施例において、膜1543は光透過性を有しない。従って、上述したように発光素子の電極1541を可視光に対する透過性の高い材料で形成し、発光素子1544で発光された光が、有機化合物を含む層1540を中心として発光素子の電極1541側から採光できるようにしている。また、発光した光の採光効率を上げるために、反射膜として機能する発光素子の電極1538aを形成している。なお、発光素子の電極1538aを用いずに、膜1543を用いて発光した光を反射させ、採光効率を向上させてもよい。
また、本実施例では発光素子の電極1538を陽極、発光素子の電極1541を陰極としている。しかしながら、これに限らず、発光素子の電極1538を陰極、発光素子の電極1541を陽極としてもよい。その場合、発光素子の電極1538,1541、有機化合物を含む層1540の材料、構造等は、適宜変更するものとする。
本実施例では、発光素子の電極1538の構成が、実施例1に示したものと異なる発光装置について説明する。
本実施例の発光素子において、発光素子の電極1538は、数%の珪素を含有したアルミニウム合金(Al−Si)、窒化チタン(TiN)、非晶質のITO(Indium Tin Oxide)を各々膜厚30nm、10nm、20nmで積層した構成となっている。なお、実施例1と同様に、ITOは発光層を形成する側に設けられている。
このように、Al−SiとITOとの間にTiNを設けることによって、Al−SiとITOが接触することを妨げることができ、ITOのエッチング工程における電触の発生を抑制することができる。
なお、発光素子の電極1538以外の構成については、実施例1に記載したものと同様である。
本実施例においては、平坦化工程における成膜膜厚、研磨量を低減できできるような構造をもつ本発明の発光装置のうち、特に第2の層間絶縁膜の表面高さを上げるための膜を反射膜として利用した発光装置について図14を用いて説明する。
図14は、発光装置の画素部における断面図である。発光素子5005(5005a、5005b、5005c)は白色の光を発光する。いずれの発光素子においても白色光を発光させるため、各色ごとに発光層を形成し分けるためのマスクが必要ない。各々の素子で発光された光はカラーフィルター5002(5002a、5002b、5002c)を透過して対向基板5003側から採光される。カラーフィルター5002は、光の三原色であるR、G、Bに対応して設けられている。
また発光素子の電極5004(5004a、5004b、5004c)は光透過性を有する材料で形成されており、発光した光の一部は発光素子の電極5004を通過し、膜5001(5005a、5005b、5005c)に至る。膜5001は可視光における反射率がよい材料で形成されており、膜5001に至った光は反射し、カラーフィルター5002(5002a、5002b、5002c)を透過して対向基板5003側から採光される。従って、光の採光効率が向上する。
また膜5001の表面には凹凸が設けられている。従って、第2の層間絶縁膜と発光素子の電極5004の界面で反射した光と、膜5001表面で反射した光の干渉を抑制できる。なお、膜5001の表面に形成された凹凸の影響を受けて、発光素子の電極5004と膜5001の間に形成されているの下方にある第2の層間絶縁膜に形成された凹凸は、本発明を適用して平坦化されている。従って、本実施例の発光装置において、膜5001は、平坦化を容易にするための効果と、採光効率を上げるための効果を有する。
本実施例では、膜5001をチタン(Ti)、窒化チタン(TiN)、数%の珪素を含有したアルミニウム合金を下から順に積層した膜を用いて形成している。また、熱処理工程により膜5001の表面に故意にヒロックを生じされることにより凹凸を形成している。このため、ヒロックからの影響が発光素子駆動用TFTのソース(或いは、ドレイン)に影響しないよう、Tiに加えてTiNをバリア膜として形成している。発光素子の電極5004はITOを用いて単層膜で形成している。その他の部位に関しては、実施例1または実施例2に記載した材料を用いて形成している。
本実施例では本発明を適用して作製したアクティブマトリクス型ELディスプレイについて図12を用いて説明する。本発明を適用して作製した上面発光型のアクティブマトリクス型ELディスプレイは、平坦化工程における成膜膜厚、研磨量を低減し、平坦化を容易にできるような構造をもつ。平坦化工程が容易になることにより、工程における不具合の発生が低減し、歩留まりが向上する。また、画素電極に反射膜を設けたり、或いは平坦化を容易にするために形成した第2の層間絶縁膜の表面高さを上げるための膜を反射膜として利用することにより採光効率を向上させることも可能である。
図12(A)は、発光装置を示す上面図、図12(B)は図12(A)をA−A’で切断した断面図である。点線で示された2001はソース信号線駆動回路、2002は画素部、2003はゲート信号線駆動回路である。また、2004は封止基板、2005はシール剤であり、2004は封止基板とシール剤2005で囲まれた内側は、空間になっている。
2008(2008a、2008b)はソース信号線駆動回路2001及びゲート信号線駆動回路2003に入力される信号を伝送するための配線であり、外部入力端子となるFPC(フレキシブルプリントサーキット)2009からビデオ信号やクロック信号を受け取る。なお、ここではFPCしか図示されていないが、このFPCにはプリント配線基盤(PWB)が取り付けられていても良い。本明細書における発光装置には、発光装置本体だけでなく、それにFPCもしくはPWBが取り付けられた状態をも含むものとする。
断面構造について図12(B)を用いて説明する。基板2010上には駆動回路及び画素部が形成されているが、ここでは、駆動回路としてソース信号線駆動回路2001と画素部2002が示されている。なお、ソース信号線駆動回路2001はnチャネル型TFTとpチャネル型TFTとを組み合わせたCMOS回路が形成される。また、駆動回路を形成するTFTは、公知のCMOS回路、PMOS回路もしくはNMOS回路で形成しても良い。また、本実施例では、基板上に駆動回路を形成したドライバー一体型を示すが、必ずしもその必要はなく、基板上ではなく外部に形成することもできる。また、画素部2002は発光素子駆動用TFT2020に電気的信号を伝達するためのソース電極と発光素子2032の陽極が一体となった電極を含む複数の画素により形成される。
陰極および陽極は接続配線を経由してFPCに電気的に接続されている。なお、図12(B)においては、陽極とFPC2009が接続配線2008を経由して電気的に接続されている。
発光素子2032を封止するためにシール剤2005により封止基板2004を貼り合わせる。なお、封止基板2004と発光素子2032との間隔を確保するために樹脂膜からなるスペーサを設けても良い。そして、シール剤2005の内側の空間2007には窒素等の不活性気体が充填されている。なお、シール剤2005としてはエポキシ系樹脂を用いるのが好ましい。また、シール剤2005はできるだけ水分や酸素を透過しない材料であることが望ましい。さらに、空間2007の内部に酸素や水を吸収する効果をもつ物質を含有させてもよい。
また、本実施例では封止基板2004を構成する材料としてガラス基板や石英基板の他、FRP(Fiberglass−Reinforced Plastics)、PVF(ポリビニルフロライド)、マイラー、ポリエステルまたはアクリル等からなるプラスチック基板を用いることができる。また、シール剤2005を用いて封止基板2004を接着した後、さらに側面(露呈面)を覆うようにシール剤で封止することも可能である。
以上のようにして発光素子を空間2007に封入することにより、発光素子を外部から完全に遮断することができ、外部から水分や酸素といった有機化合物層の劣化を促す物質が侵入することを防ぐことができる。従って、信頼性の高い発光装置を得ることができる。
なお、nチャネル型TFT、pチャネル型TFT,発光素子駆動用TFTについては、特に限定はなく、シングルドレイン構造、LDD構造、シングルゲート構造、ダブルゲート構造等いずれの構造も適用可能である。
本実施例では、本発明を適用することにより、作製されたアクティブマトリクス型ELディスプレイを搭載した電子機器について図15を用いて説明する。本発明を適用して作製したアクティブマトリクス型ELディスプレイを作製する場合、平坦化工程を容易にした結果、平坦化工程における不具合が低減し、歩留まりが向上する。特に、ディスプレイを作製するための基板が大型になる程、研磨速度のバラツキ等が基板面内で大きくなるため、平坦化工程が容易になることから受ける効果(研磨速度等のバラツキに対するマージンが広がる)は大きい。また、画素電極に反射膜を設けたり、第2の層間絶縁膜の表面高さを上げるための膜を反射膜として利用することにより、採光効率も向上する。このため、携帯電話等に搭載するような小型のディスプレイにおいては、歩留まりの向上以外に消費電力を低減できる効果も得られる。
図15(A)は、本発明を適用して作製した携帯情報端末(PDA)であり、本体3031には表示部(本発明を適用したアクティブマトリクス型ELディスプレイ)3033と、外部インターフェイス3035と、操作ボタン3034等が設けられている。また操作用の付属品としてスタイラス3032がある。また図15(B)は、本発明を適用して作製した携帯電話である。本体3061には表示部(本発明を適用したアクティブマトリクス型ELディスプレイ)3064と、音声出力部3062、音声入力部3063、操作スイッチ3065、アンテナ3066等が設けられている。
図15(C)は、本発明を適用して作製したモニターであり、表示部(本発明を適用したアクティブマトリクス型ELディスプレイ)3003、筐体3001、支持台3002等が設けられている。

Claims (11)

  1. ソース及びドレインを有する半導体膜と、
    前記半導体膜上に形成された第1の絶縁膜と、
    前記第1の絶縁膜上に形成され、前記ソース又は前記ドレインの一方と電気的に接続される第1の配線と、
    前記第1の絶縁膜上に前記第1の配線と同じ層で形成され、前記ソース又は前記ドレインの他方と電気的に接続される第2の配線と、
    前記第1の配線及び前記第2の配線の上に形成された第2の絶縁膜と、
    前記第2の絶縁膜上に形成された発光素子の電極と、
    前記発光素子の電極の端部及び前記第2の絶縁膜の上に形成され、前記発光素子の電極が露出する開口部を有する第3の絶縁膜と、
    を有し、
    前記第3の絶縁膜が有する前記開口部のすべての部分において、前記第2の絶縁膜を間に挟み、前記発光素子の電極と前記第2の配線とが重なる
    ことを特徴とする発光装置。
  2. ソース及びドレインを有する半導体膜、前記半導体膜上に形成されたゲート絶縁膜、及び前記ゲート絶縁膜上に形成されたゲート電極を含むトランジスタと、
    前記トランジスタ上に形成された第1の絶縁膜と、
    前記第1の絶縁膜上に形成され、前記ソース又は前記ドレインの一方と電気的に接続される第1の配線と、
    前記第1の絶縁膜上に前記第1の配線と同じ層で形成され、前記ソース又は前記ドレインの他方と電気的に接続される第2の配線と、
    前記第1の配線及び前記第2の配線の上に形成された第2の絶縁膜と、
    前記第2の絶縁膜上に形成された発光素子の電極と、
    前記発光素子の電極の端部及び前記第2の絶縁膜の上に形成され、前記発光素子の電極が露出する開口部を有する第3の絶縁膜と、
    を有し、
    前記第3の絶縁膜が有する前記開口部のすべての部分において、前記第2の絶縁膜を間に挟み、前記発光素子の電極と前記第2の配線とが重なる
    ことを特徴とする発光装置。
  3. 請求項1又は請求項2において、
    前記第2の絶縁膜のうち、前記第3の絶縁膜が有する前記開口部の下方に位置する領域は平坦化された表面を有することを特徴とする発光装置。
  4. 請求項1乃至請求項3のいずれか一において、
    前記第1の絶縁膜は平坦化された表面を有することを特徴とする発光装置。
  5. 請求項1乃至請求項4のいずれか一において、
    前記第2の絶縁膜が有するコンタクトホールを介して、前記第2の配線と前記発光素子の電極とが電気的に接続されることを特徴とする発光装置。
  6. ソース及びドレインを有する半導体膜を形成し、
    前記半導体膜上に第1の絶縁膜を形成し、
    前記第1の絶縁膜上に、前記ソース又は前記ドレインの一方と電気的に接続する第1の配線及び前記ソース又は前記ドレインの他方と電気的に接続する第2の配線を同一工程で形成し、
    前記第1の配線及び前記第2の配線の上に第2の絶縁膜を形成し、
    前記第2の絶縁膜上に発光素子の電極を形成し、
    前記発光素子の電極の端部及び前記第2の絶縁膜の上に、前記発光素子の電極が露出する開口部を有する第3の絶縁膜を形成し、
    前記第3の絶縁膜が有する前記開口部のすべての部分において、前記第2の絶縁膜を間に挟み、前記発光素子の電極と前記第2の配線とが重なる配置にすることを特徴とする発光装置の作製方法。
  7. ソース及びドレインを有する半導体膜を形成し、
    前記半導体膜上にゲート絶縁膜を形成し、
    前記半導体膜上に、前記ゲート絶縁膜を間に挟んでゲート電極を形成し、
    前記ゲート電極上に第1の絶縁膜を形成し、
    前記第1の絶縁膜上に、前記ソース又は前記ドレインの一方と電気的に接続する第1の配線及び前記ソース又は前記ドレインの他方と電気的に接続する第2の配線を同一工程で形成し、
    前記第1の配線及び前記第2の配線の上に第2の絶縁膜を形成し、
    前記第2の絶縁膜上に発光素子の電極を形成し、
    前記発光素子の電極の端部及び前記第2の絶縁膜の上に、前記発光素子の電極が露出する開口部を有する第3の絶縁膜を形成し、
    前記第3の絶縁膜が有する前記開口部のすべての部分において、前記第2の絶縁膜を間に挟み、前記発光素子の電極と前記第2の配線とが重なる配置にすることを特徴とする発光装置の作製方法。
  8. 請求項6又は請求項7において、
    前記第2の絶縁膜のうち、前記第2の配線と重なる領域を局所的に平坦化することを特徴とする発光装置の作製方法。
  9. 請求項6乃至請求項8のいずれか一において、
    前記第1の絶縁膜を平坦化することを特徴とする発光装置の作製方法。
  10. 請求項8又は請求項9において、
    平坦化はCMP(Chemical Mechanical Polishing)により行うことを特徴とする発光装置の作製方法。
  11. 請求項6乃至請求項10のいずれか一において、
    前記第2の絶縁膜にコンタクトホールを形成し、
    前記コンタクトホールを介して、前記第2の配線と前記発光素子の電極とを電気的に接続させることを特徴とする発光装置の作製方法。
JP2004531654A 2002-12-10 2003-11-27 発光装置およびその作製方法 Expired - Fee Related JP4413779B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2002357550 2002-12-10
JP2002357550 2002-12-10
PCT/JP2003/015173 WO2004053816A1 (ja) 2002-12-10 2003-11-27 発光装置およびその作製方法

Publications (2)

Publication Number Publication Date
JPWO2004053816A1 JPWO2004053816A1 (ja) 2006-04-13
JP4413779B2 true JP4413779B2 (ja) 2010-02-10

Family

ID=32500859

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004531654A Expired - Fee Related JP4413779B2 (ja) 2002-12-10 2003-11-27 発光装置およびその作製方法

Country Status (6)

Country Link
US (2) US7282736B2 (ja)
JP (1) JP4413779B2 (ja)
CN (1) CN100370491C (ja)
AU (1) AU2003284470A1 (ja)
TW (1) TWI331478B (ja)
WO (1) WO2004053816A1 (ja)

Families Citing this family (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4378186B2 (ja) * 2004-02-06 2009-12-02 キヤノン株式会社 有機el素子アレイ
KR100579192B1 (ko) * 2004-03-11 2006-05-11 삼성에스디아이 주식회사 전면 발광 구조를 갖는 유기 전계 발광 표시 장치 및 이의제조방법
JP2005267942A (ja) * 2004-03-17 2005-09-29 Tohoku Pioneer Corp 有機elパネル及びその形成方法
TWI467531B (zh) * 2004-09-16 2015-01-01 Semiconductor Energy Lab 顯示裝置和其驅動方法
US8350466B2 (en) * 2004-09-17 2013-01-08 Semiconductor Energy Laboratory Co., Ltd. Display device and manufacturing method thereof
CN1819300B (zh) 2004-09-17 2010-06-16 株式会社半导体能源研究所 发光器件
JP5017826B2 (ja) * 2004-09-21 2012-09-05 カシオ計算機株式会社 ディスプレイパネル及びその駆動方法
JP4613637B2 (ja) * 2005-02-23 2011-01-19 凸版印刷株式会社 有機エレクトロルミネッセンス素子の製造方法
KR20070002492A (ko) * 2005-06-30 2007-01-05 삼성전자주식회사 디스플레이장치 및 그 제조방법
TWI517378B (zh) * 2005-10-17 2016-01-11 半導體能源研究所股份有限公司 半導體裝置及其製造方法
KR101424784B1 (ko) * 2006-01-10 2014-07-31 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치 및 그의 제조방법
JP2008108563A (ja) * 2006-10-25 2008-05-08 Fuji Electric Holdings Co Ltd パッシベーション層の製造方法及びその製造装置
KR101335422B1 (ko) * 2006-12-29 2013-11-29 엘지디스플레이 주식회사 유기전계발광소자의 제조방법
JP5302532B2 (ja) * 2007-11-30 2013-10-02 三菱電機株式会社 表示装置及びその製造方法
KR20100007266A (ko) * 2008-07-11 2010-01-22 삼성모바일디스플레이주식회사 유기 발광 표시 장치 및 그 제조 방법
JP2013047699A (ja) * 2009-12-22 2013-03-07 Sharp Corp 表示パネルの製造方法
JP6033071B2 (ja) * 2011-12-23 2016-11-30 株式会社半導体エネルギー研究所 半導体装置
US8912547B2 (en) 2012-01-20 2014-12-16 Semiconductor Energy Laboratory Co., Ltd. Light-emitting device, display device, and semiconductor device
JP2014222592A (ja) * 2013-05-13 2014-11-27 株式会社ジャパンディスプレイ 表示装置
JP6442164B2 (ja) * 2014-06-04 2018-12-19 株式会社 オルタステクノロジー 表示装置
CN105957867B (zh) * 2016-04-28 2018-12-18 京东方科技集团股份有限公司 阵列基板母板及其制作方法、显示装置
CN108123053A (zh) * 2016-11-29 2018-06-05 京东方科技集团股份有限公司 发光器件和显示装置
JP6585322B1 (ja) * 2018-03-28 2019-10-02 堺ディスプレイプロダクト株式会社 有機el表示装置及びその製造方法
JP7184882B2 (ja) * 2018-05-11 2022-12-06 ソニーセミコンダクタソリューションズ株式会社 表示装置、表示装置の製造方法、及び、電子機器
KR20200046196A (ko) * 2018-10-23 2020-05-07 삼성디스플레이 주식회사 표시 장치 및 이의 제조 방법
US11302758B2 (en) * 2018-11-26 2022-04-12 Samsung Display Co., Ltd. Display device and method of manufacturing the same

Family Cites Families (45)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR910006249B1 (ko) * 1983-04-01 1991-08-17 가부시기가이샤 히다찌세이사꾸쇼 반도체 장치
US5849601A (en) * 1990-12-25 1998-12-15 Semiconductor Energy Laboratory Co., Ltd. Electro-optical device and method for manufacturing the same
JP2864464B2 (ja) * 1994-12-22 1999-03-03 日本ビクター株式会社 反射型アクティブ・マトリクス・ディスプレイ・パネル及びその製造方法
US5652667A (en) * 1995-02-03 1997-07-29 Victor Company Of Japan, Ltd. Liquid crystal display apparatus
JP3483670B2 (ja) * 1995-04-14 2004-01-06 シャープ株式会社 表示装置
JP3108861B2 (ja) * 1995-06-30 2000-11-13 キヤノン株式会社 アクティブマトリクス基板、該基板を用いた表示装置、及びこれらの製造方法
JP3143592B2 (ja) * 1995-09-14 2001-03-07 キヤノン株式会社 表示装置
US6049132A (en) * 1996-07-12 2000-04-11 Kawasaki Steel Corporation Multiple metallization structure for a reflection type liquid crystal display
JPH10268360A (ja) * 1997-03-26 1998-10-09 Semiconductor Energy Lab Co Ltd 表示装置
JP3856901B2 (ja) * 1997-04-15 2006-12-13 株式会社半導体エネルギー研究所 表示装置
JP4302194B2 (ja) * 1997-04-25 2009-07-22 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP3601059B2 (ja) * 1998-03-12 2004-12-15 セイコーエプソン株式会社 アクティブマトリクス型発光装置及びその製造方法
JP2000077191A (ja) 1998-08-31 2000-03-14 Sanyo Electric Co Ltd 表示装置
JP4138102B2 (ja) * 1998-10-13 2008-08-20 セイコーエプソン株式会社 表示装置及び電子機器
US7317438B2 (en) * 1998-10-30 2008-01-08 Semiconductor Energy Laboratory Co., Ltd. Field sequential liquid crystal display device and driving method thereof, and head mounted display
JP2001043980A (ja) 1999-07-29 2001-02-16 Sony Corp 有機エレクトロルミネッセンス素子及び表示装置
JP4472073B2 (ja) * 1999-09-03 2010-06-02 株式会社半導体エネルギー研究所 表示装置及びその作製方法
JP2001077191A (ja) 1999-09-06 2001-03-23 Sony Corp 半導体装置の製造方法
US6384427B1 (en) * 1999-10-29 2002-05-07 Semiconductor Energy Laboratory Co., Ltd. Electronic device
JP4727029B2 (ja) * 1999-11-29 2011-07-20 株式会社半導体エネルギー研究所 El表示装置、電気器具及びel表示装置用の半導体素子基板
TW493152B (en) * 1999-12-24 2002-07-01 Semiconductor Energy Lab Electronic device
US20010053559A1 (en) * 2000-01-25 2001-12-20 Semiconductor Energy Laboratory Co., Ltd. Method of fabricating display device
JP2001284342A (ja) 2000-01-25 2001-10-12 Semiconductor Energy Lab Co Ltd 電気光学装置の作製方法
US6559594B2 (en) * 2000-02-03 2003-05-06 Semiconductor Energy Laboratory Co., Ltd. Light-emitting device
US6528950B2 (en) * 2000-04-06 2003-03-04 Semiconductor Energy Laboratory Co., Ltd. Electronic device and driving method
JP3882523B2 (ja) * 2000-04-10 2007-02-21 セイコーエプソン株式会社 有機エレクトロルミネッセンス装置
TW493282B (en) * 2000-04-17 2002-07-01 Semiconductor Energy Lab Self-luminous device and electric machine using the same
TW531901B (en) * 2000-04-27 2003-05-11 Semiconductor Energy Lab Light emitting device
US6608449B2 (en) * 2000-05-08 2003-08-19 Semiconductor Energy Laboratory Co., Ltd. Luminescent apparatus and method of manufacturing the same
JP2002108250A (ja) * 2000-09-29 2002-04-10 Sharp Corp アクティブマトリックス駆動型自発光表示装置及びその製造方法
TW545080B (en) * 2000-12-28 2003-08-01 Semiconductor Energy Lab Light emitting device and method of manufacturing the same
JP4693253B2 (ja) * 2001-01-30 2011-06-01 株式会社半導体エネルギー研究所 発光装置、電子機器
JP2002353466A (ja) 2001-03-09 2002-12-06 Seiko Epson Corp 電気光学装置の製造方法および電気光学装置
US7301279B2 (en) * 2001-03-19 2007-11-27 Semiconductor Energy Laboratory Co., Ltd. Light-emitting apparatus and method of manufacturing the same
JP4809544B2 (ja) * 2001-05-22 2011-11-09 株式会社半導体エネルギー研究所 発光装置
TW548860B (en) * 2001-06-20 2003-08-21 Semiconductor Energy Lab Light emitting device and method of manufacturing the same
JP2003086356A (ja) * 2001-09-06 2003-03-20 Semiconductor Energy Lab Co Ltd 発光装置及び電子機器
US7211828B2 (en) * 2001-06-20 2007-05-01 Semiconductor Energy Laboratory Co., Ltd. Light emitting device and electronic apparatus
KR100515861B1 (ko) * 2001-09-19 2005-09-21 가부시끼가이샤 도시바 자기 발광형 표시 장치
SG111968A1 (en) * 2001-09-28 2005-06-29 Semiconductor Energy Lab Light emitting device and method of manufacturing the same
JP2003317971A (ja) * 2002-04-26 2003-11-07 Semiconductor Energy Lab Co Ltd 発光装置およびその作製方法
US7183582B2 (en) * 2002-05-29 2007-02-27 Seiko Epson Coporation Electro-optical device and method of manufacturing the same, element driving device and method of manufacturing the same, element substrate, and electronic apparatus
JP2003345267A (ja) * 2002-05-30 2003-12-03 Canon Inc 表示装置及びその製造方法
JP4711595B2 (ja) * 2002-12-10 2011-06-29 株式会社半導体エネルギー研究所 Elディスプレイ及び電子機器
US7365494B2 (en) * 2004-12-03 2008-04-29 Semiconductor Energy Laboratory Co., Ltd. Display device and manufacturing method thereof

Also Published As

Publication number Publication date
US20080032430A1 (en) 2008-02-07
JPWO2004053816A1 (ja) 2006-04-13
TW200414806A (en) 2004-08-01
US20050082532A1 (en) 2005-04-21
TWI331478B (en) 2010-10-01
AU2003284470A1 (en) 2004-06-30
US7282736B2 (en) 2007-10-16
WO2004053816A1 (ja) 2004-06-24
CN1723482A (zh) 2006-01-18
US7491562B2 (en) 2009-02-17
CN100370491C (zh) 2008-02-20

Similar Documents

Publication Publication Date Title
JP4413779B2 (ja) 発光装置およびその作製方法
JP4711595B2 (ja) Elディスプレイ及び電子機器
JP6491276B2 (ja) 表示装置
JP5106622B2 (ja) 発光装置及び光源装置
JP4101511B2 (ja) 発光装置及びその作製方法
JP5042170B2 (ja) 発光装置
KR101079752B1 (ko) 표시장치 및 그의 제작방법
JP4683825B2 (ja) 半導体装置およびその作製方法
KR20110121419A (ko) 유기 발광 표시 장치 및 이의 제조 방법
JP4118602B2 (ja) 半導体装置およびその作製方法
JP4391126B2 (ja) 発光装置の作製方法
JP4105173B2 (ja) 発光装置
JP4754795B2 (ja) 表示装置及び表示装置の作製方法
JP4090743B2 (ja) 発光装置の作製方法
JP4091021B2 (ja) アクティブマトリックス型の表示装置
JP2005196225A (ja) 発光装置及び発光装置の作製方法
TW201423850A (zh) 製造薄膜電晶體陣列面板之方法

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20061121

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20061121

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20090901

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20091016

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20091117

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20091118

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121127

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Ref document number: 4413779

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121127

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121127

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131127

Year of fee payment: 4

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees