JP2019192907A5 - - Google Patents
Download PDFInfo
- Publication number
- JP2019192907A5 JP2019192907A5 JP2019078428A JP2019078428A JP2019192907A5 JP 2019192907 A5 JP2019192907 A5 JP 2019192907A5 JP 2019078428 A JP2019078428 A JP 2019078428A JP 2019078428 A JP2019078428 A JP 2019078428A JP 2019192907 A5 JP2019192907 A5 JP 2019192907A5
- Authority
- JP
- Japan
- Prior art keywords
- supply step
- source supply
- forming
- dielectric film
- low dielectric
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| KR1020180048568A KR102541454B1 (ko) | 2018-04-26 | 2018-04-26 | 저유전막의 형성 방법, 및 반도체 소자의 형성방법 |
| KR10-2018-0048568 | 2018-04-26 |
Publications (3)
| Publication Number | Publication Date |
|---|---|
| JP2019192907A JP2019192907A (ja) | 2019-10-31 |
| JP2019192907A5 true JP2019192907A5 (enExample) | 2022-04-21 |
| JP7256675B2 JP7256675B2 (ja) | 2023-04-12 |
Family
ID=66334195
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2019078428A Active JP7256675B2 (ja) | 2018-04-26 | 2019-04-17 | 低誘電膜の形成方法及び半導体素子の形成方法 |
Country Status (6)
| Country | Link |
|---|---|
| US (1) | US10861695B2 (enExample) |
| EP (1) | EP3561860A1 (enExample) |
| JP (1) | JP7256675B2 (enExample) |
| KR (1) | KR102541454B1 (enExample) |
| CN (1) | CN110416061B (enExample) |
| SG (1) | SG10201903205RA (enExample) |
Families Citing this family (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN118007094A (zh) * | 2015-06-16 | 2024-05-10 | 弗萨姆材料美国有限责任公司 | 卤硅烷化合物和组合物以及用于使用其沉积含硅膜的方法 |
| KR102830540B1 (ko) * | 2021-07-29 | 2025-07-07 | 삼성전자주식회사 | 반도체 장치 |
| JP7437362B2 (ja) * | 2021-09-28 | 2024-02-22 | 株式会社Kokusai Electric | 半導体装置の製造方法、基板処理装置、基板処理方法及びプログラム |
Family Cites Families (26)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6486082B1 (en) * | 2001-06-18 | 2002-11-26 | Applied Materials, Inc. | CVD plasma assisted lower dielectric constant sicoh film |
| US6962876B2 (en) | 2002-03-05 | 2005-11-08 | Samsung Electronics Co., Ltd. | Method for forming a low-k dielectric layer for a semiconductor device |
| US7335959B2 (en) | 2005-01-06 | 2008-02-26 | Intel Corporation | Device with stepped source/drain region profile |
| JP2007043147A (ja) | 2005-07-29 | 2007-02-15 | Samsung Electronics Co Ltd | 原子層蒸着工程を用いたシリコンリッチナノクリスタル構造物の形成方法及びこれを用いた不揮発性半導体装置の製造方法 |
| US7795089B2 (en) * | 2007-02-28 | 2010-09-14 | Freescale Semiconductor, Inc. | Forming a semiconductor device having epitaxially grown source and drain regions |
| JP5151260B2 (ja) * | 2007-06-11 | 2013-02-27 | 東京エレクトロン株式会社 | 成膜方法及び成膜装置 |
| US8647722B2 (en) | 2008-11-14 | 2014-02-11 | Asm Japan K.K. | Method of forming insulation film using plasma treatment cycles |
| KR101074291B1 (ko) | 2009-09-11 | 2011-10-18 | 한국철강 주식회사 | 광기전력 장치 및 광기전력의 제조 방법 |
| KR101378478B1 (ko) * | 2011-03-23 | 2014-03-27 | 가부시키가이샤 히다치 고쿠사이 덴키 | 반도체 장치의 제조 방법, 기판 처리 방법 및 기판 처리 장치 |
| US9165761B2 (en) | 2011-08-25 | 2015-10-20 | Hitachi Kokusai Electric Inc. | Method for manufacturing semiconductor device, method for processing substrate, substrate processing apparatus and recording medium |
| JP6049395B2 (ja) * | 2011-12-09 | 2016-12-21 | 株式会社日立国際電気 | 半導体装置の製造方法、基板処理方法、基板処理装置およびプログラム |
| JP5806612B2 (ja) * | 2011-12-27 | 2015-11-10 | 東京エレクトロン株式会社 | シリコン酸炭窒化膜の形成方法 |
| JP6022274B2 (ja) | 2012-09-18 | 2016-11-09 | 株式会社日立国際電気 | 半導体装置の製造方法、基板処理装置およびプログラム |
| JP6024484B2 (ja) | 2013-01-29 | 2016-11-16 | 東京エレクトロン株式会社 | 成膜方法及び成膜装置 |
| JP6199570B2 (ja) * | 2013-02-07 | 2017-09-20 | 株式会社日立国際電気 | 半導体装置の製造方法、基板処理方法、基板処理装置およびプログラム |
| JP6035166B2 (ja) | 2013-02-26 | 2016-11-30 | 株式会社日立国際電気 | 半導体装置の製造方法、基板処理装置およびプログラム |
| JP6111097B2 (ja) * | 2013-03-12 | 2017-04-05 | 株式会社日立国際電気 | 半導体装置の製造方法、基板処理装置およびプログラム |
| JP5864637B2 (ja) * | 2013-03-19 | 2016-02-17 | 株式会社日立国際電気 | 半導体装置の製造方法、基板処理装置、プログラム及び記録媒体 |
| JP6155063B2 (ja) * | 2013-03-19 | 2017-06-28 | 株式会社日立国際電気 | 半導体装置の製造方法、基板処理装置及びプログラム |
| KR101846850B1 (ko) * | 2013-09-30 | 2018-04-09 | 가부시키가이샤 히다치 고쿠사이 덴키 | 반도체 장치의 제조 방법, 기판 처리 장치, 기판 처리 시스템 및 기록 매체 |
| JP2016536452A (ja) | 2013-10-15 | 2016-11-24 | ビーコ・エーエルディー インコーポレイテッド | 種前駆体を用いる高速原子層堆積プロセス |
| JP6490374B2 (ja) | 2014-09-24 | 2019-03-27 | 株式会社Kokusai Electric | 半導体装置の製造方法、基板処理装置およびプログラム |
| JP6479560B2 (ja) | 2015-05-01 | 2019-03-06 | 東京エレクトロン株式会社 | 成膜装置 |
| SG10201607880PA (en) | 2015-09-25 | 2017-04-27 | Tokyo Electron Ltd | METHOD FOR FORMING TiON FILM |
| KR102412614B1 (ko) | 2015-10-22 | 2022-06-23 | 삼성전자주식회사 | 물질막, 이를 포함하는 반도체 소자, 및 이들의 제조 방법 |
| KR102458309B1 (ko) * | 2015-12-28 | 2022-10-24 | 삼성전자주식회사 | SiOCN 물질막의 형성 방법 및 반도체 소자의 제조 방법 |
-
2018
- 2018-04-26 KR KR1020180048568A patent/KR102541454B1/ko active Active
- 2018-12-12 US US16/217,339 patent/US10861695B2/en active Active
-
2019
- 2019-04-10 SG SG10201903205R patent/SG10201903205RA/en unknown
- 2019-04-12 CN CN201910292773.4A patent/CN110416061B/zh active Active
- 2019-04-17 JP JP2019078428A patent/JP7256675B2/ja active Active
- 2019-04-25 EP EP19171041.7A patent/EP3561860A1/en not_active Withdrawn
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP2019192907A5 (enExample) | ||
| JP2016127285A5 (ja) | 活性化を使用しない、シリコン酸化物のための異方性原子層エッチングの方法及びエッチング装置 | |
| CN102239539B (zh) | 制造衬底的方法 | |
| JP2016208027A5 (ja) | チェンバ内で基板を処理する方法およびその装置 | |
| JP2017010016A5 (enExample) | ||
| JP2016139792A5 (enExample) | ||
| TWI406360B (zh) | 製造基板之方法 | |
| JP2010534935A5 (enExample) | ||
| TW200802595A (en) | Method for fabricating semiconductor and eching system | |
| TW200700933A (en) | Immersion lithography and treatment system thereof | |
| JP2009531857A5 (enExample) | ||
| KR102235602B1 (ko) | 증착용 마스크 제조 방법 | |
| WO2009105347A3 (en) | Process sequence for formation of patterned hard mask film (rfp) without need for photoresist or dry etch | |
| JP2018166142A5 (enExample) | ||
| JP2010225899A (ja) | 半導体装置の製造方法 | |
| TW201841221A (zh) | 用以降低微影瑕疵之方法與圖案轉移之方法 | |
| JP2022039965A5 (enExample) | ||
| TW200743238A (en) | Method for forming fine pattern of semiconductor device | |
| JP2021028959A5 (enExample) | ||
| TWI801459B (zh) | 多重圖案化基板之技術 | |
| CN102543875A (zh) | 一种在半导体器件中应用应力记忆技术的方法 | |
| CN110546743B (zh) | 蚀刻方法 | |
| JP5298236B2 (ja) | 局所露光装置及び局所露光方法 | |
| JPWO2023032475A5 (enExample) | ||
| JP2020088355A5 (ja) | 基板処理方法および基板処理システム |