JP2013141291A - 内部における高調波周波数低減を伴うrfパワートランジスタパッケージ、及び内部における高調波周波数低減を伴うrfパワートランジスタパッケージを形成する方法 - Google Patents

内部における高調波周波数低減を伴うrfパワートランジスタパッケージ、及び内部における高調波周波数低減を伴うrfパワートランジスタパッケージを形成する方法 Download PDF

Info

Publication number
JP2013141291A
JP2013141291A JP2013034454A JP2013034454A JP2013141291A JP 2013141291 A JP2013141291 A JP 2013141291A JP 2013034454 A JP2013034454 A JP 2013034454A JP 2013034454 A JP2013034454 A JP 2013034454A JP 2013141291 A JP2013141291 A JP 2013141291A
Authority
JP
Japan
Prior art keywords
transistor
packaged
harmonic
output
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2013034454A
Other languages
English (en)
Other versions
JP5850868B2 (ja
Inventor
Farrell Donald
ファレル ドナルド
Wood Simon
ウッド サイモン
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wolfspeed Inc
Original Assignee
Cree Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Cree Inc filed Critical Cree Inc
Publication of JP2013141291A publication Critical patent/JP2013141291A/ja
Application granted granted Critical
Publication of JP5850868B2 publication Critical patent/JP5850868B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/64Impedance arrangements
    • H01L23/66High-frequency adaptations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/56Modifications of input or output impedances, not otherwise provided for
    • H03F1/565Modifications of input or output impedances, not otherwise provided for using inductive elements
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/189High frequency amplifiers, e.g. radio frequency amplifiers
    • H03F3/19High frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only
    • H03F3/195High frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only in integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/58Structural electrical arrangements for semiconductor devices not otherwise provided for
    • H01L2223/64Impedance arrangements
    • H01L2223/66High-frequency adaptations
    • H01L2223/6605High-frequency electrical connections
    • H01L2223/6611Wire connections
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/58Structural electrical arrangements for semiconductor devices not otherwise provided for
    • H01L2223/64Impedance arrangements
    • H01L2223/66High-frequency adaptations
    • H01L2223/6644Packaging aspects of high-frequency amplifiers
    • H01L2223/6655Matching arrangements, e.g. arrangement of inductive and capacitive components
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4912Layout
    • H01L2224/49175Parallel arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01014Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01023Vanadium [V]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01057Lanthanum [La]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01075Rhenium [Re]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/102Material of the semiconductor or solid state bodies
    • H01L2924/1025Semiconducting materials
    • H01L2924/1026Compound semiconductors
    • H01L2924/1032III-V
    • H01L2924/10329Gallium arsenide [GaAs]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13063Metal-Semiconductor Field-Effect Transistor [MESFET]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13064High Electron Mobility Transistor [HEMT, HFET [heterostructure FET], MODFET]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13091Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19041Component type being a capacitor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19042Component type being an inductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/30105Capacitance
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/30107Inductance
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3011Impedance
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/222A circuit being added at the input of an amplifier to adapt the input impedance of the amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/225Indexing scheme relating to amplifiers the input circuit of an amplifying stage comprising an LC-network
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/387A circuit being added at the output of an amplifier to adapt the output impedance of the amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/391Indexing scheme relating to amplifiers the output circuit of an amplifying stage comprising an LC-network
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/451Indexing scheme relating to amplifiers the amplifier being a radio frequency amplifier

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Amplifiers (AREA)
  • Transmitters (AREA)

Abstract

【課題】RFパワートランジスタが、広い範囲の動作周波数および/または出力レベルにわたり、所望のレベルの直線性を提供する。
【解決手段】基本動作周波数で動作するように構成されたトランジスタを具備するパッケージ化されたRFパワーデバイスは、さらに、トランジスタの制御端子および/または出力端子から接地までの短絡回路または低インピーダンス経路を提供するように構成された高調波低減器(harmonic reducer)を備える。
【選択図】図1A

Description

本発明は一般に、RFおよびマイクロ波トランジスタに関し、より詳細には、パッケージ化されたRFパワートランジスタの直線性(linearity)を改善する方法、及び改善された直線性を有するパッケージ化されたRFパワートランジスタに関する。
高周波動作中の改善された直線性が、RFパワートランジスタ技術における目標である。信号レベルによって入力およびインピーダンスを変えること、信号レベルによってキャパシタンス及びそれらの導関数を変えること、絶縁破壊および基板伝導の影響、動作クラス、並びにバイアス及び信号レベルによって相互コンダクタンス及びそれらの導関数を変えることを含む多くの要素が、様々なRFパワートランジスタ技術のデバイスの直線性に影響を及ぼす可能性がある。加えて、用途によっては、RFパワートランジスタが、広い範囲の動作周波数および/または出力レベルにわたり、所望のレベルの直線性を得ることが望ましい場合がある。
本発明のいくつかの実施形態によるパッケージ化されたRFパワーデバイスは、制御端子および出力端子を有し、基本動作周波数で動作するように構成されたトランジスタと、前記トランジスタの前記制御端子に結合されたRF信号入力リードと、前記トランジスタの前記出力端子に結合されたRF信号出力リードとを備える。前記パッケージ化されたデバイスはさらに、前記トランジスタの前記制御端子および/または前記出力端子に結合され、前記基本動作周波数の高調波周波数の信号に対して、前記制御端子および/または前記出力端子から接地までの短絡回路または低インピーダンス経路を提供するように構成された高調波低減器(harmonic reducer)を備える。前記デバイスはさらに、前記トランジスタ及び前記高調波低減器を収容するパッケージを備え、前記パッケージから、前記RF信号入力リード及び前記RF信号出力リードが延在している。前記高調波周波数は、例えば2次高調波周波数を含むことができる。
前記高調波低減器は、前記制御端子に結合することが可能であり、前記パッケージ化されたRFパワーデバイスはさらに、前記トランジスタの前記出力端子に接続された出力側の高調波低減器を備えることができる。前記高調波低減器は、第1のキャパシタンスを有する第1のコンデンサを備えることができ、前記出力側の高調波低減器は、前記第1のキャパシタンスとは異なる第2のキャパシタンスを有する第2のコンデンサを備えることができる。
前記パッケージ化されたRFパワーデバイスはさらに、前記RF信号入力リードと前記トランジスタの前記制御端子との間に入力整合回路(input matching circuit)を備えることができる。前記高調波低減器は、前記入力整合回路と前記トランジスタの前記制御端子との間に結合することができる。
前記高調波低減器は、接地端子に直列に接続された誘導素子および分路(shunt)コンデンサを有する直列共振回路を備えることができる。前記パッケージ化されたRFパワーデバイスはさらに、ベースを備えることができる。前記トランジスタは前記ベース上に存在し、前記分路コンデンサは、前記ベース上の前記トランジスタと前記RF出力リードとの間に存在することができる。前記誘導素子は、前記トランジスタから前記分路コンデンサまで延在するボンドワイヤを備えることができる。
前記パッケージ化されたRFパワーデバイスはさらに、前記トランジスタから前記RF出力リードまで前記分路コンデンサの上を延在する第2のボンドワイヤを備えることができる。
いくつかの実施形態では、前記高調波低減器は、開回路の1/4波長伝送線路スタブ(quarter−wave transmission line stub)を備えることができる。前記開回路の1/4波長伝送線路スタブは、前記基本動作周波数の前記高調波周波数の信号に対して、接地までの短絡回路または低インピーダンス経路を提供するように選択された長さを有することができる。
本発明の他の実施形態によるパッケージ化されたRFパワーデバイスは、制御端子および出力端子を有し、基本動作周波数で動作するように構成されたトランジスタと、前記トランジスタの前記制御端子に結合されたRF信号入力リードと、前記トランジスタの前記出力端子に結合されたRF信号出力リードとを備える。高調波低減器が、前記トランジスタの前記制御端子および/または前記出力端子に結合され、前記基本動作周波数のN次の高調波周波数の信号に対して(ただしN>1)、前記制御端子および/または前記出力端子から接地までの短絡回路または低インピーダンス経路を提供するように構成されている。前記デバイスはさらに、前記トランジスタ、前記接地端子および前記高調波低減器を収容するパッケージを備え、前記パッケージから、前記入力リード及び前記出力リードが延在している。
前記パッケージ化されたRFパワーデバイスはさらに、前記パッケージ内に収容され、前記トランジスタの前記制御端子および/または前記出力端子に結合された追加の高調波低減器を備えることができる。当該追加の高調波低減器は、前記基本動作周波数のM次の高調波周波数の信号に対して(ただし、M>1かつM≠N)、前記制御端子および/または第2の出力端子から接地までの第2の短絡回路または低インピーダンス経路を提供するように構成されている。
前記高調波低減器および前記追加の高調波低減器はそれぞれ、誘導素子およびコンデンサを有する直列共振回路を備えることができる。いくつかの実施形態では、前記高調波低減器および前記追加の高調波低減器のうちの少なくとも1つが、開回路の1/4波長伝送線路スタブを備えることができる。
本発明のいくつかの実施形態は、パッケージ化されたRFパワーデバイスを形成する方法を提供する。前記方法は、制御端子および出力端子を有し、基本動作周波数で動作するように構成されたトランジスタをベース上に取り付けるステップと、前記ベース上に高調波信号低減器を形成するステップと、前記高調波信号低減器を前記トランジスタの前記制御端子および/または前記出力端子に接続するステップとを含む。前記高調波信号低減器は、前記基本動作周波数のN次の高調波周波数の信号に対して(ただしN>1)、前記制御端子および/または第2の出力端子から接地までの短絡回路または低インピーダンス経路を提供するように構成されている。
前記方法はさらに、前記ベースの両側にRF信号入力リード及びRF信号出力リードを設けるステップと、前記RF信号入力リードを前記制御端子に接続し、前記RF信号出力リードを前記出力端子に接続するステップと、前記トランジスタおよび前記高調波低減器を収容するパッケージを形成するステップとを含み、前記パッケージから、前記RF信号入力リード及び前記RF信号出力リードが延在している。
前記高調波信号低減器を形成するステップは、前記ベース上にコンデンサを設けるステップと、前記コンデンサと前記トランジスタとの間にワイヤボンド接続を形成するステップとを含むことができる。
前記ベース上にコンデンサを設けるステップは、前記ベース上の前記トランジスタの前記出力端子と前記RF信号出力リードとの間に前記コンデンサを設けるステップを含むことができ、前記ワイヤボンド接続を形成するステップは、前記コンデンサと前記トランジスタの前記出力端子との間にワイヤボンド接続を形成するステップを含むことができる。
前記RF信号出力リードを前記出力端子に接続するステップは、第2のワイヤボンド接続を形成するステップであって、前記第2のワイヤボンド接続は、前記出力端子から前記RF信号出力リードまで前記コンデンサの上を延在するボンドワイヤを備えるものであるステップを含むことができる。
本発明をさらによく理解するために含まれ、また本願に組み込まれてその一部を構成する添付図面は、本発明のある特定の(1つ又は複数の)実施形態を示すものである。
パッケージ化されたRFパワートランジスタの斜視図である。 従来型のRFパワートランジスタの機能ブロック図である。 本発明のいくつかの実施形態によるパッケージ化されたRFパワートランジスタの機能ブロック図である。 本発明のいくつかの実施形態によるパッケージ化されたRFパワートランジスタの機能ブロック図である。 本発明のいくつかの実施形態によるパッケージ化されたRFパワートランジスタの機能ブロック図である。 本発明のいくつかの実施形態によるパッケージ化されたRFパワートランジスタの機能ブロック図である。 本発明のいくつかの実施形態によるパッケージ化されたRFパワートランジスタの機能ブロック図である。 本発明のいくつかの実施形態によるパッケージ化されたRFパワートランジスタの機能ブロック図である。 本発明のいくつかの実施形態によるパッケージ化されたRFパワートランジスタの機能ブロック図である。 本発明のいくつかの実施形態によるパッケージ化されたRFパワートランジスタの機能ブロック図である。 本発明のいくつかの実施形態によるパッケージ化されたRFパワートランジスタの機能ブロック図である。 本発明のいくつかの実施形態によるパッケージ化されたRFパワートランジスタの機能ブロック図である。 本発明のいくつかの実施形態によるパッケージ化されたRFパワートランジスタの機能ブロック図である。 本発明のいくつかの実施形態によるパッケージ化されたRFパワートランジスタの機能ブロック図である。 本発明のいくつかの実施形態によるパッケージ化されたRFパワートランジスタの概略的な回路図である。 本発明のいくつかの実施形態によるパッケージ化されたRFパワートランジスタのレイアウトの平面図である。 本発明のいくつかの実施形態によるパッケージ化されたRFパワートランジスタの概略的な回路図である。 本発明のいくつかの実施形態によるパッケージ化されたRFパワートランジスタの概略的な回路図である。 本発明のいくつかの実施形態によるパッケージ化されたRFパワートランジスタの概略的な回路図である。 本発明のいくつかの実施形態によるパッケージ化されたRFパワートランジスタの概略的な回路図である。 本発明のいくつかの実施形態によるパッケージ化されたマルチチップのRFパワートランジスタの機能ブロック図である。 本発明のいくつかの実施形態によるパッケージ化されたマルチチップのRFパワートランジスタの機能ブロック図である。 本発明のいくつかの実施形態によるパッケージ化されたマルチチップのRFパワートランジスタの概略的な回路図である。
次に、以下では本発明の実施形態を示す添付図面を参照して、本発明の実施形態をさらに詳しく説明する。しかしながら、本発明は多くの異なる形態で実施することが可能であり、本明細書で述べる実施形態に限定されると解釈すべきではない。むしろ、こうした実施形態は、本開示が十分かつ完全なものとなり、本発明の範囲を当業者に対して十分に伝えるために提供される。全体を通して、類似の番号は類似の要素を指す。
本明細書では、様々な要素を記述するために第1、第2等の用語が用いられることがあるが、こうした要素をこれらの用語によって限定すべきではないことが理解されるであろう。これらの用語は、1つの要素を別の要素と区別するために用いられるにすぎない。例えば、本発明の範囲から逸脱することなく、第1の要素を第2の要素と呼ぶことが可能であり、同様に第2の要素を第1の要素と呼ぶことが可能である。本明細書で用いられるとき、「および/または」という用語は、列挙された関連項目の1つまたは複数の任意およびすべての組合せを含む。
本明細書で用いられる専門用語は、特定の実施形態を記述するためのものにすぎず、本発明を限定するものではない。本明細書で用いられるとき、単数形(“a、”“an、”and“the”)は、文脈において別段の明確な指示がない限り、複数形も含むものである。本明細書で用いられるとき、「備える」、「含む」(“comprises、”“comprising、”“includes、”and/or“including”)という用語は、述べられる特徴(feature)、完全体(integer)、ステップ、動作、要素および/または構成要素の存在を明示するが、1つ又は複数の他の特徴、完全体、ステップ、動作、要素、構成要素および/またはそれらの群の存在または追加を排除しないことがさらに理解されるであろう。
別段の定義がない限り、本明細書で用いられる(技術用語および科学用語を含む)すべての用語は、本発明が属する分野の技術者によって一般的に理解されるのと同じ意味を有する。本明細書で用いられる用語は、本明細書および関連分野の文脈におけるその意味に一致した意味を有するものと解釈すべきであり、本明細書で明確に定義しない限り、理想化された意味、または過度に形式的な意味で解釈されるものではないことがさらに理解されるであろう。
ある要素が別の要素の「上に」存在する、または別の要素の「上に」延在するものとして言及されるとき、その要素は別の要素の上に直接に存在するか、又は別の要素の上に直接に延在してもよいし、介在要素が存在してもよいことが理解されるであろう。それに対して、ある要素が別の要素の「上に直接に」存在する、または別の要素の「上に直接に」延在するものとして言及されるときには、介在要素は存在しない。ある要素が別の要素に「接続される」又は「結合される」ものとして言及されるとき、その要素は別の要素に直接に接続されるか、又は直接に結合されてもよいし、介在要素が存在してもよいことも理解されるであろう。それに対して、ある要素が別の要素に「直接に接続される」又は「直接に結合される」ものとして言及されるときには、介在要素は存在しない。
本明細書では、「下に」、「上に」、「上部」、「下部」、「水平な」、「横方向の」又は「垂直な」などの相対的な用語が、図に示すような、1つの要素、層または領域の、別の要素、層または領域に対する関係を記述するために用いられることがある。これらの用語は、図面に示した向きに加えて、デバイスの異なる向きも包含するものであることが理解されるであろう。
本発明のいくつかの実施形態は、パッケージ化されたRFパワートランジスタを提供する。RFパワートランジスタは通常、並行して動作する複数のトランジスタセルを備える。本発明の実施形態によりパッケージに含めることができるトランジスタには、横方向拡散MOSFET(LDMOSFET)、または、バイポーラデバイス、MESFETデバイス、HBTおよびHEMTデバイス等の他の半導体デバイスを含むことができる。トランジスタは、ナローバンドギャップ半導体またはワイドバンドギャップ半導体を用いて作製することができる。例えばトランジスタは、シリコンLDMOSおよび/またはバイポーラトランジスタ、および/またはGaAs MESFET、InGaP HBT、GaN HEMTデバイス、GaNバイポーラトランジスタ等のIII−Vデバイスを含むことができる。
10ワット以上の出力を与えるRFパワートランジスタは、図1Aの10で一般的に、図1Bに図式的に示すように、個別のデバイスとしてパッケージ化することができる。(例えば、FETまたはバイポーラデバイスを含むことができる)パッケージ化されたトランジスタ15は、通常、RF信号入力リード14をトランジスタ15の制御電極(例えば、FETのゲートG、又はバイポーラトランジスタのベース)に接続する入力整合回路12を備える。RF信号出力リード18は、トランジスタ15の出力電極(例えば、FETのドレインD、又はバイポーラトランジスタのコレクタ若しくはエミッタ)に接続される。RF信号入力リード14およびRF信号出力リード18は、図1Aに示すようにパッケージ10の外側に延在する。FET15のソースSは接地してもよい。
パッケージ化されたトランジスタ10は、プリント回路基板(図示せず)の上に取り付けることができる。外部の出力整合回路22を、プリント回路基板の上に取り付けることもできる。バイアス/RFダイプレクサ(図示せず)を外部の出力整合回路に接続して、トランジスタの出力部をRF出力部に接続することができる。さらに、トランジスタの出力リード18にDC電源(図示せず)を接続することができる。
RFパワートランジスタのパッケージの内部には、内蔵の整合ネットワークが設けられてきた。しかしながら、そうした内蔵の整合ネットワークは通常、高調波周波数ではなくデバイスの基本動作周波数に整合するように設けられる。
図1Bに示すように、外部の出力整合回路22は、トランジスタ15の基本動作周波数の2次高調波周波数の信号のうちの出力信号におけるエネルギーを低減するための高調波短絡回路を備えることができる。しかしながら、追加の寄生共振が加えられ、それがトランジスタ10のバンド幅を減少させることがあるということに少なくとも部分的に起因して、パッケージの出力リードに高調波短絡回路を得ることが難しい場合がある。
本発明のいくつかの実施形態によれば、高調波低減器をデバイスパッケージの内部に設けることが可能であり、その結果、信号がRF信号出力リード18に達する前に、高調波低減を生じさせることができるようになる。したがって、本発明のいくつかの実施形態は、デバイスパッケージ自体の内部の2次および/またはより高次の高調波を低減することによって、パッケージ化されたRFパワートランジスタの直線性を改善することができる。高調波低減器をパッケージの内部に配置すると、広い範囲の周波数および/または出力レベルにわたって、高調波低減器の性能を改善することができる。さらに、パッケージからの信号出力が高調波周波数においてより低いエネルギーを有することが可能になるため、外部の出力整合回路の設計を簡易化することができる。
例えば図2Aに示すように、高調波低減器116を、RFパワートランジスタ15を有するパッケージ100Aの中の、トランジスタ15の出力部(ドレイン)に含めることができる。高調波低減器116は、出力信号中の2次高調波周波数等の高調波周波数におけるエネルギーを低減するように構成されている。いくつかの実施形態では、図2Bに示すように、RFパワートランジスタ15を備えるパッケージ100Bは、トランジスタ15の制御電極(例えばゲートG)に接続された、高調波低減器を有する入力整合回路212を備えることができる。高調波低減器を有する入力整合回路212内の高調波低減器は、入力信号中の2次高調波周波数等の高調波周波数におけるエネルギーを低減するように構成されている。いくつかの実施形態では、図2Cに示すように、RFパワートランジスタ15を備えるパッケージ100Cは、トランジスタ15の出力部にある高調波低減器116に加えて、トランジスタ15の制御電極に接続された高調波低減器を有する入力整合回路212を備えることができる。
いくつかの実施形態では、RFトランジスタを備えるパッケージが入力整合回路を含まないことがある。例えば図2Dに示すように、RFトランジスタ15を備えるパッケージ100Dは、トランジスタ15の制御電極(例えばゲートG)に接続された高調波低減器112と、トランジスタ15の出力部(ドレイン)にある高調波低減器116とを備えることができる。いくつかの実施形態では、図2Eに示すように、RFトランジスタ15を備えるパッケージ100Eは、トランジスタ15の制御電極に接続された高調波低減器112を備えることができるが、出力部には高調波低減器がない。同様に図2Fに示すように、RFトランジスタ15を備えるパッケージ100Fは、トランジスタ15の出力部に接続された高調波低減器116を備えることができるが、入力部には高調波低減器がない。
本発明のいくつかの実施形態は、トランジスタ15の出力部に接続された出力整合回路を備えることができる。例えば図2Gに示すように、RFトランジスタ15を備えるパッケージ100Gは、トランジスタ15の出力部に接続された高調波低減器を有する出力整合回路216を備える。いくつかの実施形態では、図2Hに示すように、RFトランジスタ15を備えるパッケージ100Hは、トランジスタ15の制御電極に接続された高調波低減器112と、出力部に接続された出力整合回路16とを備えることができる。図2Iに示すように、RFトランジスタ15を備えるパッケージ100Iは、トランジスタ15の入力部に接続された高調波低減器112と、トランジスタ15の出力部に接続された高調波低減器を有する出力整合回路216とを備えることができる。
本発明のいくつかの実施形態は、トランジスタの入力部に接続された入力整合回路に加えて、トランジスタ15の出力部に接続された出力整合回路を備えることができる。例えば図2Jに示すように、RFトランジスタ15を備えるパッケージ100Jは、入力整合回路14と、トランジスタ15の出力部に接続された高調波低減器を有する出力整合回路216とを備える。いくつかの実施形態では、図2Kに示すように、RFトランジスタ15を備えるパッケージ100Kは、トランジスタ15の制御電極に接続された高調波低減器を有する入力整合回路212と、出力部に接続された出力整合回路16とを備えることができる。図2Lに示すように、RFトランジスタ15を備えるパッケージ100Lは、トランジスタ15の入力部に接続された高調波低減器を有する入力整合回路212と、トランジスタ15の出力部に接続された高調波低減器を有する出力整合回路216とを備えることができる。
本発明の実施形態による高調波低減器116を有するRFパワートランジスタ15を備えるパッケージ100Aに関する概略的な回路図を図3に示し、本発明の実施形態によるパッケージ100の物理的なレイアウトを図4に示す。図3及び図4を参照すると、入力整合回路12が、RF信号入力リード14とトランジスタ15のゲートGとの間に接続されている。入力整合回路12は、RF信号入力リード14とコンデンサ36との間に延在するボンドワイヤ32を有する誘導性ワイヤボンド接続と、コンデンサ36からトランジスタ15のゲートGへ延在するボンドワイヤ34を有する誘導性ワイヤボンド接続とを備えることができる。
トランジスタ15のソースSは接地され、RF信号出力リード18は、トランジスタのドレインDからRF信号出力リード18へ延在するボンドワイヤ38を有する誘導性ワイヤボンド接続を介して、トランジスタ15のドレインDに接続される。
またパッケージ100Aの内部には、トランジスタ15のドレインDと接地との間に接続された高調波低減器116が設けられている。図3に示す実施形態では、高調波低減器116は、分路コンデンサ122と直列の誘導素子120を備える。図4に示すように、分路コンデンサ122は、パッケージ100Aのベース140上にトランジスタ15に隣接して取り付けることが可能であり、誘導素子120は、トランジスタ15から分路コンデンサ122へ延在するボンドワイヤを備えることができる。特に分路コンデンサ122は、パッケージ100Aのベース140上のトランジスタ15とRF信号出力リード18との間に形成することができる。誘導性ボンドワイヤ38は、分路コンデンサ122の上を横切ってもよい。
パッケージ100のベースとは、トランジスタ15が取り付けられる任意の構造部材を指すことができ、したがって、基板、フランジ、ダイのキャリア等に対応することが可能であることが理解されるであろう。
誘導素子120のインダクタンス及びコンデンサ122のキャパシタンスは、トランジスタ15の基本動作周波数に対する高調波周波数の信号に対して、接地までの短絡回路および/または低インピーダンス経路を提供するように選択することができる。例えば、基本動作周波数が2.5GHzの場合、キャパシタンス及びインダクタンスの値は、5GHzの周波数で短絡回路を提供するように選択することができる。そうした値を選択することは、当分野では周知である。実際に使用される値は、回路の構成および/または物理的なレイアウトに依存することがある。限定のためではなく一例として、基本動作周波数fで動作するように設計されたトランジスタの場合、コンデンサ122および誘導素子120のキャパシタンスおよびインダクタンスはそれぞれ、下式を満たすように選択することができる。
Figure 2013141291
限定のためではなく一例として、基本動作周波数を2.5GHzと仮定すると、2次高調波周波数(すなわち5GHz)で短絡回路/低インピーダンス経路を提供するには、コンデンサ122は約4pFのキャパシタンスを有し、誘導子(inductor)は約0.25nHのインダクタンスを有する場合がある。コンデンサ122の存在により、出力および/または効率の点ではパッケージ化されたデバイス100Aの性能が低下する可能性があるが、いくつかの実施形態によって得ることができる広い周波数の範囲にわたる直線性の改善によって、そうした性能の低下を相殺することができる。
図5は、トランジスタ15の制御端子(例えばゲートG)に接続された高調波低減器216を備える、パッケージ化されたRFパワーデバイス100Bの概略的な回路図である。図5に示す実施形態では、高調波低減器216は、分路コンデンサ222と直列の誘導素子220を備える。誘導素子220のインダクタンス及びコンデンサ222のキャパシタンスは、トランジスタ15の入力部に、トランジスタ15の基本動作周波数と比較して2次高調波周波数等の高調波周波数の信号に接地までの短絡回路および/または低インピーダンス経路を提供するように選択することができる。
図6は、トランジスタ15の出力端子(ドレインD)に結合された高調波低減器116と、トランジスタ15の制御端子(ゲートG)に接続された高調波低減器216とを備える、パッケージ化されたRFパワーデバイス100Cの概略的な回路図である。図6に示す実施形態では、高調波低減器116は、分路コンデンサ122と直列の誘導素子120を備え、高調波低減器216は、分路コンデンサ222と直列の誘導素子220を備える。誘導素子120、220のインダクタンス及びコンデンサ122、222のキャパシタンスは、トランジスタ15の入力部および出力部の両方に、トランジスタ15の基本動作周波数と比較して2次高調波周波数等の高調波周波数の信号に接地までの短絡回路および/または低インピーダンス経路を提供するように選択することができる。しかし、トランジスタ15に対する高調波低減器116、216の位置が異なるため、例えばコンデンサ122、222に対して選択された特定の値が異なる可能性があることが理解されるであろう。例えばいくつかの実施形態では、コンデンサ222のキャパシタンスがコンデンサ122キャパシタンスより大きくてもよい。
他の実施形態では、高調波低減器は、トランジスタ15が取り付けられるベース140の上に形成可能な、開回路の1/4波長伝送線路スタブなどの共振構造体を備えることができる。開いた1/4波長伝送線路スタブは、ある高調波周波数の4分の1に等しい長さを有し、その高調波周波数の信号に対する短絡回路を提供することができる。図7は、トランジスタ15の出力部(ドレインD)に接続された開回路の1/4波長伝送線路スタブ316を用いて実装された高調波低減器116を備える、パッケージ化されたRFトランジスタ100Aに関する例示的かつ概略的な回路図である。
図8は、トランジスタ15の出力端子とRF出力リード18との間に接続された出力整合回路16を備える、RFトランジスタ用のパッケージ100Jの概略的な回路図である。出力整合回路16は、直列の誘導子76、76と分路コンデンサ78とを備える。
本発明のいくつかの実施形態は、複数のRFトランジスタを備えるマルチチップのパッケージを提供する。例えば図9Aおよび9Bは、本発明のいくつかの実施形態によるパッケージ化されたマルチチップのRFパワートランジスタの機能ブロック図であり、図10は、本発明のいくつかの実施形態によるパッケージ化されたマルチチップのRFパワートランジスタの概略的な回路図である。
図9Aを参照すると、本発明のいくつかの実施形態によるマルチチップのパッケージ300Aは、RF入力リード14と第1および第2のトランジスタ15A、15Bの制御電極との間に接続された高調波低減器を有する入力ネットワーク312を備える。トランジスタ15A、15Bの出力部は、RF出力リード18に接続されている。
他の構成も実施可能である。例えば図9Bに示すように、本発明のいくつかの実施形態によるマルチチップのパッケージ300Bは、RF入力リード14と第1及び第2のトランジスタ15A、15Bの制御電極との間に接続された入力ネットワーク314を備える。第1の高調波低減器316Aが、第1のトランジスタ15Aの出力端子とRF出力リード18との間に接続され、第2の高調波低減器316Bが、第2のトランジスタ15Bの出力端子とRF出力リード18との間に接続される。
図10に、本発明のいくつかの実施形態によるパッケージ化されたマルチチップのRFパワートランジスタ300Bの概略的な回路図を示す。図10に示すように、マルチチップのパッケージ300Bは、RF入力リード14と第1及び第2のトランジスタ15A、15Bの制御電極との間に接続された入力ネットワーク314を備える。入力ネットワーク314は、RF入力リード14と第1のトランジスタ15Aの制御端子との間に接続された、直列の誘導子32A、34Aおよび分路コンデンサ36Aと、RF入力リード14と第2のトランジスタ15Bの制御端子との間に接続された、直列の誘導子32B、34Bおよび分路コンデンサ36Bとを備える。誘導子320A及びコンデンサ322Aを有する第1の高調波低減器316Aが、第1のトランジスタ15Aの出力端子に接続され、誘導子320B及びコンデンサ322Bを有する第2の高調波低減器316Bが、第2のトランジスタ15Bの出力端子に接続される。本願を考慮すると、本発明の範囲内に含まれるマルチチップパッケージの他の構成が明らかになるであろう。このような構成には、入力整合ネットワーク、出力整合ネットワーク、入力側の高調波低減器および/または出力側の高調波低減器を有するパッケージが含まれる。
本発明の実施形態によるパッケージ化されたRFパワートランジスタは、直線性が重要な広い範囲の用途において有用なものとなり得る。例えば、本発明の実施形態によるパッケージ化されたパワートランジスタは、WiMAX、WCDMA、CDMAなどのシステム、および/または将来的な(第4世代の)システムを含む他のシステムにおいて用途を有する可能性がある。一般に、本発明の実施形態は、パワートランジスタから直線性能が望まれる任意の用途において有用なものとなり得る。
本発明の実施形態を、主に基本動作周波数の2次高調波周波数の信号を低減するように構成された高調波低減器に関して説明してきたが、リアクタンスの値を適切に選択することにより、高調波低減器をより高次の高調波周波数の信号を低減するように構成することが可能であることが理解されるであろう。一般に、本発明のいくつかの実施形態による高調波低減器は、N次の高調波周波数の信号を低減するように構成することができる(ただしN>1)。さらに、いくつかの実施形態に従って複数の高調波低減器を設け、様々な異なる高調波周波数の信号を低減することができる。
図面および明細書では、本発明の典型的な実施形態を開示してきた。また特定の用語を使用しているが、それらは一般的かつ記述的な意味のみに用いており、限定のためではない。本発明の範囲は、以下の特許請求の範囲に記載される。

Claims (24)

  1. 制御端子および出力端子を有し、基本動作周波数で動作するように構成されたトランジスタと、
    前記トランジスタの前記制御端子に結合されたRF信号入力リードと、
    前記トランジスタの前記出力端子に結合されたRF信号出力リードと、
    前記トランジスタの前記制御端子および/または前記出力端子に結合され、前記基本動作周波数の高調波周波数の信号に対して、前記制御端子および/または前記出力端子から接地までの短絡回路または低インピーダンス経路を提供するように構成された高調波低減器と、
    前記トランジスタ及び前記高調波低減器を収容するパッケージであって、前記パッケージから、前記RF信号入力リード及び前記RF信号出力リードが延在するパッケージと
    を備えることを特徴とするパッケージ化されたRFパワーデバイス。
  2. 前記高調波低減器は、前記トランジスタの前記出力端子に接続されていることを特徴とする請求項1に記載のパッケージ化されたRFパワーデバイス。
  3. 前記高調波低減器は、前記トランジスタの前記制御端子に接続されていることを特徴とする請求項1に記載のパッケージ化されたRFパワーデバイス。
  4. 前記トランジスタの前記出力端子に接続された出力側の高調波低減器をさらに備えることを特徴とする請求項3に記載のパッケージ化されたRFパワーデバイス。
  5. 前記高調波低減器は入力側の高調波低減器を備え、
    前記入力側の高調波低減器は、第1のキャパシタンスを有する第1のコンデンサを備え、前記出力側の高調波低減器は、前記第1のキャパシタンスとは異なる第2のキャパシタンスを有する第2のコンデンサを備えることを特徴とする請求項4に記載のパッケージ化されたRFパワーデバイス。
  6. 前記RF信号入力リードと前記トランジスタの前記制御端子との間に入力整合回路をさらに備え、
    前記高調波低減器は、前記入力整合回路と前記トランジスタの前記制御端子との間に結合されていることを特徴とする請求項3に記載のパッケージ化されたRFパワーデバイス。
  7. 前記RF信号出力リードと前記トランジスタの前記出力端子との間に出力整合回路をさらに備え、
    前記高調波低減器は、前記出力整合回路と前記トランジスタの前記出力端子との間に結合されていることを特徴とする請求項3に記載のパッケージ化されたRFパワーデバイス。
  8. 前記RF信号出力リードと前記トランジスタの前記出力端子との間に出力整合回路を、かつ/または、前記RF信号入力リードと前記トランジスタの前記制御端子との間に入力整合回路をさらに備えることを特徴とする請求項1に記載のパッケージ化されたRFパワーデバイス。
  9. 前記高調波低減器は、接地端子に直列に接続された誘導素子および分路コンデンサを有する直列共振回路を備えることを特徴とする請求項1に記載のパッケージ化されたRFパワーデバイス。
  10. ベースをさらに備え、
    前記トランジスタは前記ベース上に存在し、前記分路コンデンサは、前記ベース上の前記トランジスタと前記RF出力リードとの間に存在することを特徴とする請求項9に記載のパッケージ化されたRFパワーデバイス。
  11. 前記誘導素子は、前記トランジスタから前記分路コンデンサまで延在するボンドワイヤを備えることを特徴とする請求項10に記載のパッケージ化されたRFパワーデバイス。
  12. 前記トランジスタから前記RF出力リードまで前記分路コンデンサの上を延在する第2のボンドワイヤをさらに備えることを特徴とする請求項11に記載のパッケージ化されたRFパワーデバイス。
  13. 前記高調波低減器は、開回路の1/4波長伝送線路スタブを備えることを特徴とする請求項1に記載のパッケージ化されたRFパワーデバイス。
  14. 前記開回路の1/4波長伝送線路スタブは、前記基本動作周波数の前記高調波周波数の信号に対して、接地までの前記短絡回路または低インピーダンス経路を提供するように選択された長さを有することを特徴とする請求項13に記載のパッケージ化されたRFパワーデバイス。
  15. 前記基本動作周波数の前記高調波周波数は、前記基本動作周波数の2次高調波周波数を含むことを特徴とする請求項1に記載のパッケージ化されたRFパワーデバイス。
  16. 前記トランジスタは第1のトランジスタを備え、前記高調波低減器は第1の高調波低減器を備え、前記パッケージは、
    制御端子および出力端子を有し、前記基本動作周波数で動作するように構成された第2のトランジスタであって、前記RF信号入力リードは前記第2のトランジスタの前記制御端子に結合され、前記RF信号出力リードは前記第2のトランジスタの前記出力端子に結合されている第2のトランジスタと、
    前記第2のトランジスタの前記制御端子および/または前記出力端子に結合され、前記基本動作周波数の高調波周波数の信号に対して、前記第2のトランジスタの前記制御端子および/または前記出力端子から接地までの短絡回路または低インピーダンス経路を提供するように構成された第2の高調波低減器と
    をさらに備え、
    前記パッケージは、前記第2のトランジスタおよび前記第2の高調波低減器も収容することを特徴とする請求項1に記載のパッケージ化されたRFパワーデバイス。
  17. 制御端子および出力端子を有し、基本動作周波数で動作するように構成されたトランジスタと、
    前記トランジスタの前記制御端子に結合されたRF信号入力リードと、
    前記トランジスタの前記出力端子に結合されたRF信号出力リードと、
    前記トランジスタの前記制御端子および/または前記出力端子に結合され、前記基本動作周波数のN次の高調波周波数の信号に対して(ただしN>1)、前記制御端子および/または前記出力端子から接地までの短絡回路または低インピーダンス経路を提供するように構成された高調波低減器と、
    前記トランジスタおよび前記高調波低減器を収容するパッケージであって、前記パッケージから、前記入力リード及び前記号出力リードが延在するパッケージと
    を備えることを特徴とするパッケージ化されたRFパワーデバイス。
  18. 前記パッケージ内に収容され、前記トランジスタの前記制御端子および/または前記出力端子に結合された追加の高調波低減器をさらに備え、
    前記追加の高調波低減器は、前記基本動作周波数のM次の高調波周波数の信号に対して(ただし、M>1かつM≠N)、前記制御端子および/または第2の出力端子から接地までの第2の短絡回路または低インピーダンス経路を提供するように構成されていることを特徴とする請求項17に記載のパッケージ化されたRFパワーデバイス。
  19. 前記高調波低減器および前記追加の高調波低減器はそれぞれ、誘導素子およびコンデンサを有する直列共振回路を備えることを特徴とする請求項18に記載のパッケージ化されたRFパワーデバイス。
  20. 前記高調波低減器および前記他の高調波低減器のうちの少なくとも1つは、開回路の1/4波長伝送線路スタブを備えることを特徴とする請求項18に記載のパッケージ化されたRFパワーデバイス。
  21. パッケージ化されたRFパワーデバイスを形成する方法であって、
    制御端子および出力端子を有し、基本動作周波数で動作するように構成されたトランジスタをベース上に取り付けるステップと、
    前記ベース上に高調波信号低減器を形成し、前記高調波信号低減器を、前記トランジスタの前記制御端子および/または前記出力端子に接続するステップであって、前記高調波信号低減器は、前記基本動作周波数のN次の高調波周波数の信号に対して(ただしN>1)、前記制御端子および/または前記第2の出力端子から接地までの短絡回路または低インピーダンス経路を提供するように構成されているものであるステップと、
    前記ベースの両側にRF信号入力リード及びRF信号出力リードを設けるステップと、
    前記RF信号入力リードを前記制御端子に接続し、前記RF信号出力リードを前記出力端子に接続するステップと、
    前記トランジスタおよび前記高調波低減器を収容するパッケージを形成するステップであって、前記パッケージから前記RF信号入力リード及び前記RF信号出力リードが延在するステップと
    を含むことを特徴とする方法。
  22. 前記高調波信号低減器を形成するステップは、前記ベース上にコンデンサを設けるステップと、前記コンデンサと前記トランジスタとの間にワイヤボンド接続を形成するステップとを含むことを特徴とする請求項21に記載の方法。
  23. 前記ベース上に前記コンデンサを設けるステップは、前記ベース上の前記トランジスタの前記出力端子と前記RF信号出力リードとの間に前記コンデンサを設けるステップを含み、
    前記ワイヤボンド接続を形成するステップは、前記コンデンサと前記トランジスタの前記出力端子との間に前記ワイヤボンド接続を形成するステップを含むことを特徴とする請求項22に記載の方法。
  24. 前記RF信号出力リードを前記出力端子に接続するステップは、前記出力端子から前記RF信号出力リードまで前記コンデンサの上を延在するボンドワイヤを有する第2のワイヤボンド接続を形成するステップを含むことを特徴とする請求項23に記載の方法。
JP2013034454A 2007-06-22 2013-02-25 内部における高調波周波数低減を伴うrfパワートランジスタパッケージ、及び内部における高調波周波数低減を伴うrfパワートランジスタパッケージを形成する方法 Active JP5850868B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US11/767,161 US8076994B2 (en) 2007-06-22 2007-06-22 RF power transistor packages with internal harmonic frequency reduction and methods of forming RF power transistor packages with internal harmonic frequency reduction
US11/767,161 2007-06-22

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2010513188A Division JP2010531060A (ja) 2007-06-22 2008-05-28 内部における高調波周波数低減を伴うrfパワートランジスタパッケージ、及び内部における高調波周波数低減を伴うrfパワートランジスタパッケージを形成する方法

Publications (2)

Publication Number Publication Date
JP2013141291A true JP2013141291A (ja) 2013-07-18
JP5850868B2 JP5850868B2 (ja) 2016-02-03

Family

ID=39768789

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2010513188A Pending JP2010531060A (ja) 2007-06-22 2008-05-28 内部における高調波周波数低減を伴うrfパワートランジスタパッケージ、及び内部における高調波周波数低減を伴うrfパワートランジスタパッケージを形成する方法
JP2013034454A Active JP5850868B2 (ja) 2007-06-22 2013-02-25 内部における高調波周波数低減を伴うrfパワートランジスタパッケージ、及び内部における高調波周波数低減を伴うrfパワートランジスタパッケージを形成する方法

Family Applications Before (1)

Application Number Title Priority Date Filing Date
JP2010513188A Pending JP2010531060A (ja) 2007-06-22 2008-05-28 内部における高調波周波数低減を伴うrfパワートランジスタパッケージ、及び内部における高調波周波数低減を伴うrfパワートランジスタパッケージを形成する方法

Country Status (6)

Country Link
US (1) US8076994B2 (ja)
EP (1) EP2162914A2 (ja)
JP (2) JP2010531060A (ja)
KR (1) KR101487570B1 (ja)
CN (1) CN101785110B (ja)
WO (1) WO2009002387A2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016203644A1 (ja) * 2015-06-19 2016-12-22 三菱電機株式会社 電力増幅器

Families Citing this family (47)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009232076A (ja) * 2008-03-21 2009-10-08 Mitsubishi Electric Corp 高周波電力増幅器
US7746173B1 (en) * 2008-04-30 2010-06-29 Triquint Semiconductor, Inc. Power amplifier with output harmonic resonators
JP5223008B2 (ja) * 2009-07-14 2013-06-26 パナソニック株式会社 高周波電力増幅器
CN201498575U (zh) * 2009-08-06 2010-06-02 鸿富锦精密工业(深圳)有限公司 谐波抑制装置
KR101102306B1 (ko) * 2010-03-10 2012-01-03 전자부품연구원 LTCC를 이용한 GaN 증폭기의 내부 매칭 구조
EP2387295A1 (en) * 2010-05-10 2011-11-16 Dialog Semiconductor B.V. IC-Package with integrated impedance matching and harmonic suppression
SG189488A1 (en) * 2010-10-20 2013-05-31 Univ Nanyang Tech Power amplifier and linearization techniques using active and passive devices
CN102064435B (zh) * 2010-11-04 2013-04-17 美商威睿电通公司 用于外接式装置的地线平衡装置和方法
KR101893236B1 (ko) * 2011-04-01 2018-08-29 르네사스 일렉트로닉스 가부시키가이샤 반도체 장치 및 그 제조 방법과 휴대 전화기
KR101758086B1 (ko) * 2011-04-12 2017-07-17 숭실대학교산학협력단 개선된 선형적 특징을 가지는 전력 증폭기
JP5759777B2 (ja) * 2011-04-22 2015-08-05 株式会社東芝 Mmic用パッケージ
US8717102B2 (en) 2011-09-27 2014-05-06 Infineon Technologies Ag RF device with compensatory resonator matching topology
JP5720545B2 (ja) * 2011-11-24 2015-05-20 富士通株式会社 電力増幅器
JP5951265B2 (ja) * 2012-01-26 2016-07-13 株式会社東芝 広帯域増幅器
US9048232B2 (en) 2012-04-30 2015-06-02 Dialog Semiconductor B.V. Package with integrated pre-match circuit and harmonic suppression
KR102105130B1 (ko) * 2013-07-05 2020-04-28 삼성전자주식회사 고조파 정합을 위한 방법 및 장치
EP2830089B1 (en) * 2013-07-25 2017-07-12 Ampleon Netherlands B.V. RF power device
US20150243649A1 (en) * 2014-02-21 2015-08-27 Infineon Technologies Ag Power Transistor Die with Capacitively Coupled Bond Pad
JP2015222912A (ja) * 2014-05-23 2015-12-10 三菱電機株式会社 リニアライザ
US9641163B2 (en) 2014-05-28 2017-05-02 Cree, Inc. Bandwidth limiting methods for GaN power transistors
US9515011B2 (en) 2014-05-28 2016-12-06 Cree, Inc. Over-mold plastic packaged wide band-gap power transistors and MMICS
US9472480B2 (en) * 2014-05-28 2016-10-18 Cree, Inc. Over-mold packaging for wide band-gap semiconductor devices
KR101601829B1 (ko) * 2014-08-25 2016-03-10 알에프에이치아이씨 주식회사 고출력 반도체 소자 패키지
JP6332097B2 (ja) * 2015-03-24 2018-05-30 三菱電機株式会社 電力増幅器
US9806159B2 (en) * 2015-10-08 2017-10-31 Macom Technology Solutions Holdings, Inc. Tuned semiconductor amplifier
US10050591B2 (en) * 2016-03-23 2018-08-14 Cree, Inc. LC network for a power amplifier with selectable impedance
US20170302245A1 (en) 2016-04-15 2017-10-19 Macom Technology Solutions Holdings, Inc. Ultra-broad bandwidth matching technique
CN106253866A (zh) * 2016-08-03 2016-12-21 苏州能讯高能半导体有限公司 一种功率放大器
EP3288183B1 (en) 2016-08-24 2021-01-13 NXP USA, Inc. Power transistor with harmonic control
US9979361B1 (en) 2016-12-27 2018-05-22 Nxp Usa, Inc. Input circuits for RF amplifier devices, and methods of manufacture thereof
EP3361634B1 (en) 2017-02-13 2019-09-18 NXP USA, Inc. Harmonic filter for rf amplifier
CN107425814B (zh) * 2017-08-07 2021-01-29 杭州电子科技大学 一种基于补偿寄生电容的宽带Doherty功率放大器
WO2019033377A1 (en) * 2017-08-18 2019-02-21 Telefonaktiebolaget Lm Ericsson (Publ) RADIO FREQUENCY POWER AMPLIFIER
US10122336B1 (en) * 2017-09-20 2018-11-06 Cree, Inc. Broadband harmonic matching network
US10608588B2 (en) * 2017-12-26 2020-03-31 Nxp Usa, Inc. Amplifiers and related integrated circuits
US10742178B2 (en) 2018-05-18 2020-08-11 Nxp Usa, Inc. Broadband power transistor devices and amplifiers and methods of manufacture thereof
US10541653B2 (en) 2018-05-18 2020-01-21 Nxp Usa, Inc. Broadband power transistor devices and amplifiers with input-side harmonic termination circuits and methods of manufacture
US11158575B2 (en) 2018-06-05 2021-10-26 Macom Technology Solutions Holdings, Inc. Parasitic capacitance reduction in GaN-on-silicon devices
US10763334B2 (en) 2018-07-11 2020-09-01 Cree, Inc. Drain and/or gate interconnect and finger structure
US10483352B1 (en) 2018-07-11 2019-11-19 Cree, Inc. High power transistor with interior-fed gate fingers
US10600746B2 (en) 2018-07-19 2020-03-24 Cree, Inc. Radio frequency transistor amplifiers and other multi-cell transistors having gaps and/or isolation structures between groups of unit cell transistors
US20200059204A1 (en) * 2018-08-14 2020-02-20 Nxp Usa, Inc. Amplifiers with broadband impedance matching and methods of manufacture thereof
US10855244B2 (en) * 2018-10-19 2020-12-01 Cree, Inc. Transistor level input and output harmonic terminations
US10770415B2 (en) 2018-12-04 2020-09-08 Cree, Inc. Packaged transistor devices with input-output isolation and methods of forming packaged transistor devices with input-output isolation
KR102587455B1 (ko) * 2019-03-25 2023-10-10 미쓰비시덴키 가부시키가이샤 고주파 반도체 증폭기
US11417746B2 (en) 2019-04-24 2022-08-16 Wolfspeed, Inc. High power transistor with interior-fed fingers
EP3836391A1 (en) 2019-12-10 2021-06-16 NXP USA, Inc. Broadband power transistor devices and amplifiers with output t-match and harmonic termination circuits and methods of manufacture thereof

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05226951A (ja) * 1992-01-06 1993-09-03 Nec Corp 内部整合回路
JPH0837433A (ja) * 1994-05-19 1996-02-06 Matsushita Electric Ind Co Ltd 高周波電力増幅器
JPH09162657A (ja) * 1995-12-12 1997-06-20 Toshiba Corp マイクロ波電力増幅回路
JPH1065465A (ja) * 1996-08-19 1998-03-06 Jisedai Eisei Tsushin Hoso Syst Kenkyusho:Kk 高周波電力増幅回路
JPH1131923A (ja) * 1997-07-10 1999-02-02 Nec Corp マイクロ波周波数逓倍増幅器
JP2003309198A (ja) * 2002-04-15 2003-10-31 Mitsubishi Electric Corp 半導体装置
JP2004228989A (ja) * 2003-01-23 2004-08-12 Renesas Technology Corp 半導体装置
JP2005039799A (ja) * 2003-06-26 2005-02-10 Matsushita Electric Ind Co Ltd 電力増幅器、電力分配器および電力合成器
JP2005516515A (ja) * 2002-02-01 2005-06-02 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ 半導体増幅器素子用の出力回路
JP2005536922A (ja) * 2002-08-19 2005-12-02 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ 高出力ドハティ増幅器

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3662294A (en) * 1970-05-05 1972-05-09 Motorola Inc Microstrip impedance matching circuit with harmonic terminations
US5010588A (en) * 1988-03-10 1991-04-23 Bell Communications Research, Inc. Ultrawide-bandwidth low-noise optical receiver
JP2738701B2 (ja) * 1988-05-06 1998-04-08 株式会社日立製作所 高周波増幅回路
US5818880A (en) * 1990-03-30 1998-10-06 Honeywell Inc. MMIC telemetry transmitter
GB9126616D0 (en) * 1991-12-16 1992-02-12 Texas Instruments Ltd Improvements in or relating to amplifiers
US5592122A (en) * 1994-05-19 1997-01-07 Matsushita Electric Industrial Co., Ltd. Radio-frequency power amplifier with input impedance matching circuit based on harmonic wave
US5748042A (en) * 1996-07-26 1998-05-05 Motorola, Inc. Method for altering a difference frequency signal and amplifier circuit thereof
JPH11145744A (ja) * 1997-11-06 1999-05-28 Nec Corp マイクロ波増幅器
JPH11251849A (ja) * 1998-03-04 1999-09-17 Matsushita Electric Ind Co Ltd 高周波電力増幅器
JP3668610B2 (ja) 1998-04-10 2005-07-06 太陽誘電株式会社 高周波電力増幅回路
JP4256575B2 (ja) 2000-08-15 2009-04-22 パナソニック株式会社 バイアホールを備えた高周波受動回路および高周波増幅器
JP2002171138A (ja) * 2000-12-01 2002-06-14 Nec Corp マイクロ波電力増幅器
US6806106B2 (en) 2001-03-20 2004-10-19 Infineon Technologies Ag Bond wire tuning of RF power transistors and amplifiers
US6670801B2 (en) * 2001-07-31 2003-12-30 Telefonaktiebolaget L.M. Ericsson Second harmonic tuning of an active RF device
US6806767B2 (en) * 2002-07-09 2004-10-19 Anadigics, Inc. Power amplifier with load switching circuit
JP4184739B2 (ja) * 2002-09-17 2008-11-19 三菱電機株式会社 高周波電力増幅器
US6822321B2 (en) * 2002-09-30 2004-11-23 Cree Microwave, Inc. Packaged RF power transistor having RF bypassing/output matching network
US6798295B2 (en) 2002-12-13 2004-09-28 Cree Microwave, Inc. Single package multi-chip RF power amplifier
US7372334B2 (en) * 2005-07-26 2008-05-13 Infineon Technologies Ag Output match transistor
US20070057731A1 (en) * 2005-09-15 2007-03-15 Le Phuong T On-chip harmonic termination for RF power amplifier applications

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05226951A (ja) * 1992-01-06 1993-09-03 Nec Corp 内部整合回路
JPH0837433A (ja) * 1994-05-19 1996-02-06 Matsushita Electric Ind Co Ltd 高周波電力増幅器
JPH09162657A (ja) * 1995-12-12 1997-06-20 Toshiba Corp マイクロ波電力増幅回路
JPH1065465A (ja) * 1996-08-19 1998-03-06 Jisedai Eisei Tsushin Hoso Syst Kenkyusho:Kk 高周波電力増幅回路
JPH1131923A (ja) * 1997-07-10 1999-02-02 Nec Corp マイクロ波周波数逓倍増幅器
JP2005516515A (ja) * 2002-02-01 2005-06-02 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ 半導体増幅器素子用の出力回路
JP2003309198A (ja) * 2002-04-15 2003-10-31 Mitsubishi Electric Corp 半導体装置
JP2005536922A (ja) * 2002-08-19 2005-12-02 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ 高出力ドハティ増幅器
JP2004228989A (ja) * 2003-01-23 2004-08-12 Renesas Technology Corp 半導体装置
JP2005039799A (ja) * 2003-06-26 2005-02-10 Matsushita Electric Ind Co Ltd 電力増幅器、電力分配器および電力合成器

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016203644A1 (ja) * 2015-06-19 2016-12-22 三菱電機株式会社 電力増幅器

Also Published As

Publication number Publication date
WO2009002387A3 (en) 2009-02-19
US20080315392A1 (en) 2008-12-25
WO2009002387A2 (en) 2008-12-31
CN101785110B (zh) 2012-07-04
KR101487570B1 (ko) 2015-01-29
EP2162914A2 (en) 2010-03-17
KR20100024496A (ko) 2010-03-05
CN101785110A (zh) 2010-07-21
US8076994B2 (en) 2011-12-13
JP5850868B2 (ja) 2016-02-03
JP2010531060A (ja) 2010-09-16

Similar Documents

Publication Publication Date Title
JP5850868B2 (ja) 内部における高調波周波数低減を伴うrfパワートランジスタパッケージ、及び内部における高調波周波数低減を伴うrfパワートランジスタパッケージを形成する方法
KR101487046B1 (ko) 내부 안정 네트워크를 포함하는 rf 트랜지스터 패키지들 및 이들의 형성 방법
US7511575B2 (en) High-frequency power amplifier
US9673766B1 (en) Class F amplifiers using resonant circuits in an output matching network
US8592966B2 (en) RF transistor packages with internal stability network including intra-capacitor resistors and methods of forming RF transistor packages with internal stability networks including intra-capacitor resistors
TWI798670B (zh) 堆疊式射頻電路拓撲
TWI822112B (zh) 在電晶體晶粒之閘極及/或汲極上通過穿碳化矽通孔進行堆疊式射頻電路拓撲
US10003311B1 (en) Compact class-F chip and wire matching topology
US20070024371A1 (en) High frequency power amplifier
WO2006016299A1 (en) Integrated f-class amplifier with output parasitic capacitance compensation
KR20200091867A (ko) 결합된 기저대역, 기본 및 고조파 튜닝 네트워크를 갖는 rf 전력 증폭기
US10637413B2 (en) Semiconductor device
US9450545B2 (en) Dual-band semiconductor RF amplifier device
US20190181106A1 (en) Packaged RF Power Amplifier
Formicone et al. 150 V-bias RF GaN for 1 kW UHF radar amplifiers
US11277099B2 (en) Symmetric Doherty amplifier with in-package combining node
US11522504B2 (en) Wideband RF short/DC block circuit for RF devices and applications
US20230216452A1 (en) Power transistor devices and amplifiers with input-side harmonic termination circuits
US20220293536A1 (en) Integrated package electronic device structure
US20240105763A1 (en) Metal-insulator-metal capacitor device with integrated wire bonding surface
US20240072732A1 (en) Transistor die including matching circuit
US20230136967A1 (en) Monolithic microwave integrated circuit device with internal decoupling capacitor
Ikeda et al. Single 3-V supply operation GaAs linear power MESFET amplifier for 5.8-GHz ISM band applications

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20140107

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20140407

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20140410

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20140507

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20140512

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20140609

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20140612

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20140704

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20150116

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20150416

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20150514

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20150611

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150716

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20151002

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20151030

R155 Notification before disposition of declining of application

Free format text: JAPANESE INTERMEDIATE CODE: R155

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20151201

R150 Certificate of patent or registration of utility model

Ref document number: 5850868

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250