JP2011248369A - 表示装置 - Google Patents

表示装置 Download PDF

Info

Publication number
JP2011248369A
JP2011248369A JP2011147863A JP2011147863A JP2011248369A JP 2011248369 A JP2011248369 A JP 2011248369A JP 2011147863 A JP2011147863 A JP 2011147863A JP 2011147863 A JP2011147863 A JP 2011147863A JP 2011248369 A JP2011248369 A JP 2011248369A
Authority
JP
Japan
Prior art keywords
emitting element
light emitting
transistor
pixel
electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2011147863A
Other languages
English (en)
Other versions
JP5427844B2 (ja
Inventor
Keisuke Miyagawa
恵介 宮川
Jun Koyama
潤 小山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Priority to JP2011147863A priority Critical patent/JP5427844B2/ja
Publication of JP2011248369A publication Critical patent/JP2011248369A/ja
Application granted granted Critical
Publication of JP5427844B2 publication Critical patent/JP5427844B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/029Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/029Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel
    • G09G2320/0295Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel by monitoring each display pixel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

【課題】従来の設定電圧は、発光素子の特性変化のマージンを見込んだ値(となっており、駆動用トランジスタのソース・ドレイン間電圧Vdsを高く設定する(Vds≧Vgs−VTh+α)必要があった。そのため、発光素子へ印加する電圧、すなわち発光素子の陰極と陽極にかかる電圧が高くなってしまい、それに伴い発熱や消費電力が高くなってしまった。
【解決手段】本発明は、発光素子の劣化に伴う電流値の変化をフィードバックし、設定電圧の設定を行う電源電圧を制御する手段を設け、設定電圧を修正することを特徴とする。すなわち、設定電圧を飽和領域と線形領域との境界付近(臨界付近)とし、特に初期の設定電圧は劣化分の電圧マージンを要しないことを特徴とする。
【選択図】図1

Description

本発明は発光素子を備えた表示装置(発光装置)に係り、特に電流駆動方式を行う表示
部が形成された表示装置の制御方法に関する。
発光素子を用いた表示装置に多色表示するときの駆動方法としては、デジタル階調方式
(デジタル駆動方式)とアナログ階調方式(アナログ駆動方式)が挙げられる。前者のデ
ジタル階調方式は、発光素子をオン(輝度がほぼ100%である状態)とオフ(輝度がほ
ぼ0%である状態)の2値で駆動させ、その発光面積や発光時間を制御することによって
階調を得る方式である。また後者のアナログ階調方式は、発光素子へアナログ入力データ
を書き込み、階調をアナログ的に変調する制御方式である。
そして更に、発光素子に加える電圧によって階調表示を行う定電圧駆動と、発光素子に
流れる電流によって階調表示を行う定電流駆動とがある。電流駆動では、発光素子を流れ
る電流の制御にはトランジスタ(以下、駆動用トランジスタと表記する)を使用している
駆動用トランジスタの動作について、図8に示すV―I特性を用いて説明する。駆動用
トランジスタの動作領域は、飽和領域と線形領域とがある。
まず線形領域とは、ソース・ドレイン間電圧(Vds)とゲート・ソース間電圧(Vgs
とにより電流値が決まる領域(|Vds|<|Vgs−Vth|)である。また、線形領域にお
いては以下の式(1)が成り立つ。なおIdsは駆動用トランジスタのチャネル形成領域を
流れる電流量である。またβ=μC0・W/Lであり、μは駆動用トランジスタの移動度
、C0は単位面積あたりのゲート容量、W/Lはチャネル形成領域のチャネル幅Wとチャ
ネル長Lの比である。
ds=β{(Vgs−Vth)Vds−1/2・Vds 2}・・・(1)
式(1)からわかるように、線形領域においては、VdsとVgsとにより電流値が定まる
。線形領域においては、Vdsが小さくなると電流値も小さくなる。一方、Vgsを大きくし
ていっても、電流値は増加しにくい。
そのため、駆動用トランジスタを線形領域で動作させると、発光素子の両電極間に流れ
る電流値は、VgsとVdsの両者の値によって変化する。駆動用トランジスタをスイッチと
して用いて、必要なときに電源線と発光素子とをショートすることによって、発光素子に
電流を流す。そして発光素子に流れる電流値は、駆動用トランジスタに接続された発光素
子の特性(製造工程でのバラツキや劣化)に影響を受けてしまう。
また飽和領域とは、ソース・ドレイン間電圧(Vds)が変わっても電流値がほとんど変
化しない、つまり、ゲート・ソース間電圧(Vgs)のみによって電流値が決まる領域(|
ds|>|Vgs−Vth|)である。
また飽和領域においては以下の式(2)が成り立つ。
ds=β(Vgs−Vth2・・・(2)
式(2)からもわかるように、飽和領域での電流値はVdsによってほとんど変化せず、
gsのみによって電流値が定まる。そのため、飽和領域における電流値は、駆動用トラン
ジスタに接続された発光素子の特性に影響を受けない。
そして、駆動用トランジスタを飽和領域で動作させると、発光素子の両電極間に流れる
電流量は、駆動用トランジスタのVgsの変化に大きく依存し、Vdsの変化に対しては依存
しない。駆動用トランジスタのゲート電圧を制御することによって、必要な電流量を発光
素子に流すことができる。つまり、駆動用トランジスタを電圧制御電流源として用いてお
り、電源線と発光素子の間に一定の電流が流れるように設定されている。
これを利用した定電流駆動は、駆動用トランジスタを飽和領域で動作させることにより
、Vdsが変わっても電流値が変化しないため、発光素子へ流れる電流を発光素子の特性(
作製工程によるバラツキ、劣化や温度変化)によらず一定にすることができる。
このように駆動用トランジスタのVgsの大きさを制御することによって、動作点を飽和
領域にしたり、線形領域にしたりすることができる。
以上のように駆動用トランジスタを飽和領域で動作させることは、例えば特許文献1に
記載されている。
特開2002−108285号公報
上記定電流駆動では、発光素子の劣化によりトランジスタのVdsがある程度以上、低下
してしまうと、動作領域が線形領域に入ってしまう。これを防ぐため、劣化分(劣化分の
電圧αとする)を見越したVdsを設定電圧(動作時における駆動用トランジスタのVds
としている。この電圧αは、発光素子の劣化特性によって決まる。
つまり従来の設定電圧は、図8に示すように発光素子の劣化前(810)と劣化後(8
11)による特性変化のマージンを見込んだ値(812)となっており、Vdsを高く設定
する(|Vds|≧|Vgs−VTh+α|)必要があった。
そのため、発光素子へ印加する電圧、すなわち発光素子の陰極と陽極にかかる電圧が高
くなってしまい、それに伴い発熱や消費電力が高くなってしまった。
そこで本発明は、設定電圧に発光素子の劣化による電圧αを加えずに動作させる画素構
成を提供することを課題とする。すなわち設定電圧を飽和領域と線形領域との境界付近(
図8の813)とする画素構成を提供することを課題とする。また本発明は、当該画素を
備える表示装置及びその制御方法を提供することを課題とする。
上記課題を鑑み本発明は、発光素子の劣化に伴う電流値の変化をフィードバックし、設
定電圧の設定を行う電源電圧を制御する手段を設け、設定電圧を修正することを特徴とす
る。すなわち、設定電圧を飽和領域と線形領域との境界付近(臨界付近)とし、特に初期
の設定電圧は劣化分の電圧αのマージンを要しないことを特徴とする。
具体的に本発明は、発光素子の劣化を調べるための素子(モニター素子と表記する)を
使い、モニター素子の劣化状態を考慮しながら電源電圧を制御する。つまり、モニター素
子の駆動用トランジスタのゲート電極、及びソース電極の電位を固定し、ドレイン電極(
ドレイン端)の電位を、発光素子の劣化に応じて制御し、ソース・ドレイン間電圧を一定
の値に修正する。
図1には本発明の構成の模式図を示し、モニター素子101と、画素102と、を有す
る画素部103が記載される。またモニター素子101は、発光素子を有し、該画素に接
続される駆動用トランジスタを有する。また画素102は、発光素子を有し、該画素に接
続される駆動用トランジスタを有する。そしてモニター素子101と、画素102とに接
続される第1電極104及び第2の電極105を有し、第1の電極の電位をV1とし、第
2の電極の電位をV2とする。なお、モニター素子を設ける位置はいずれでもよく、画素
部外に設けても構わない。
そして、モニター素子の劣化に伴う電流値の変化を把握し、該電流値を一定に保つよう
に電源電圧を制御する手段を有する。すなわち、モニター素子101の劣化に伴う電流値
の変化を、画素の電源電圧にフィードバックし、第1の電極の電位:V1は固定し、第2
の電極の電位:V2を変化させる。第2の電極105は、モニター素子101と画素10
2につながれているため、V2の変化により画素102の電流値は一定に保たれる。
また図1において、画素とモニター素子とが有するレイアウトや素子構成は同一とし、
接続関係(接続の有無)が異なるように形成すればよい。しかし、本発明では画素とモニ
ター素子とが有する構成は必ずしも同一である必要はない。但し、同一の構成であり接続
関係のみを異ならせる場合、プロセスを変更したり、追加したりする必要がなく、コンタ
クト等の設計を変更するのみで済むため、簡便にモニター素子を作製することができる。
次に、図2のフローチャートを参照しながら、電源電圧を制御する動作について説明す
る。
まず、モニター素子及び画素が有する発光素子に印加する電圧(発光素子の駆動電圧)
を設定する。このとき駆動用トランジスタが飽和領域で動作するように設定するが、発光
素子の劣化マージン(電圧α)は必ずしも必要ではない。すなわち本発明により、従来の
電圧αを不要とするか、又は小さくすることが可能となる。
その後、モニター素子や画素の発光素子に信号が入力され、点灯(発光)する。このと
き画素において、多色表示を行う階調表示方法は時間階調でもアナログ階調でも構わない
そして、画素における発光素子の劣化は時間と共に進んでいき、同様にモニター素子の
発光素子の劣化も進んでいく。このときの画素における発光素子は、階調を表示している
こともあり、常時、点灯しているものは少ない。それに対し、モニター素子の発光素子は
常時、発光するように制御されている。つまり、モニター素子の発光素子の劣化が最も進
むようになっている。そのため、モニター素子の発光素子の劣化状態に合わせて設定電圧
を決定するように電源電圧を制御すれば、画素の発光素子の劣化を考慮した上、修正する
ことができる。
モニター素子の発光素子が劣化すると、発光素子の抵抗値が高くなり、駆動用トランジ
スタのIdsが下がり、駆動用トランジスタのVdsが低下する。このとき、電源電圧を制御
する手段は電流値が設定電流となるように設定電圧を戻そうとする。すなわち、V2を下
げ、発光素子に印加する電圧を高めようとする。そしてモニター素子と画素とでV2が共
通であるため、同時に、画素の設定電圧も修正されている。
なお本発明は、モニター素子の劣化による電圧値やその他の特性の変化を把握し、電源
電圧を制御してもよい。また本発明は、モニター素子の劣化による電圧値、電流値以外の
変化を把握し、電源電圧を制御してもよい。
以上のように、本発明は、発光素子の点灯開始から設定電圧に、発光素子の劣化マージ
ン(電圧α)を加えなくとも、駆動用トランジスタを飽和領域で動作させることができる
。そのため、発光素子の劣化に伴う設定電圧のマージンが不要となる。一般に、劣化マー
ジンの電圧αは、2〜6V程度見込むため、駆動電圧が2〜6V低下することとなる。そ
の結果、画素における発熱や消費電力を低減することができる。特に、駆動用トランジス
タの発熱を低減することができるため、発光素子の劣化を防止することができる。
本発明は、発光素子の点灯開始から設定電圧を、発光素子の劣化マージンを含まない、
又は従来の劣化マージンより低減された飽和領域における電圧とすることができる。その
ため、発光素子の劣化に伴う設定電圧のマージンが不要となり、発熱や消費電力を低減す
ることができる。そして特に、駆動用トランジスタの発熱を低減することができるため、
発光素子の劣化を防止することができる。
本発明の表示装置の画素部の模式図。 本発明の表示装置の動作を示すフローチャート。 本発明の表示装置の画素部の模式図。 本発明の表示装置の画素部の模式図。 本発明の表示装置の画素部の等価回路図。 本発明の表示装置の画素部の上面図。 本発明の表示モジュールの上面図。 トランジスタのV-I特性を示す図。 本発明の表示装置の画素部を有する電子機器を示す図。 本発明の表示装置の画素部の模式図。 本発明の表示装置の画素部の模式図。 本実施例における実験用回路を示す図。 本実施例における経過時間に対する陰極電圧の結果を示すグラフ。 本実施例における経過時間に対する発光素子へ供給する電流の結果を示すグラフ。
以下に、本発明の実施の形態を図面に基づいて説明する。なお、実施の形態において、
能動素子はゲート、ソース、ドレインの3端子を有するが、ソース電極、ドレイン電極に
関しては、素子の構造上、区別が明確に出来ない。よって便宜上、素子間の接続について
説明する際は、ソース電極、ドレイン電極のうち一方を第1の電極、他方を第2の電極と
表記する。
(実施の形態1)
本実施の形態では、電源電圧制御手段にオペアンプを使用する一例を、図3を用いて説
明する。なお本実施の形態では、駆動用トランジスタはpチャネル型の場合で説明するが
、本発明の駆動用トランジスタはnチャネル型であっても構わない。また、本実施の形態
では、本発明の一例としてV1を画素311の陽極の電位(アノード電位、Vanode)とし
、V2を画素311及びモニター素子301の陰極の電位(カソード電位、Vcathode)と
する。
図3(A)には、本発明の画素構成の等価回路図を示す。モニター素子301及び画素
311はそれぞれ、駆動用トランジスタ302、312と、駆動用トランジスタの第2の
電極とそれぞれ接続される発光素子303、313とを有し、発光素子303及び313
はそれぞれオペアンプ320の出力端子と接続されており、電圧V2となっている。また
、駆動用トランジスタ302、312の第1の電極は、発光素子の電極と同電位V1とな
っている。
そして、オペアンプ320の非反転入力端子(+側)は、画素の駆動用トランジスタ3
12の第1の電極と接続され、反転入力端子(−側)は、モニター素子の駆動用トランジ
スタ302の第1の電極と接続されている。そして、モニター素子の駆動用トランジスタ
は抵抗(R)を介してリファレンス電源(Vref)に接続される。なお、VrefはV1(Va
node)より高電圧である。
次いで、モニター素子の駆動用トランジスタの電圧(Vds)の設定方法の手順について
説明する。
まず、V1(すなわちモニター素子のVanode)を設定する。このとき、表示装置の仕様
に基づいて決定すればよい。一般的な表示装置での仕様は、V1=2〜6Vである。そし
て、飽和領域で所定の電流(Iref)がモニター素子に流れるように駆動用トランジスタ
302のゲート電圧(Vmoni)を設定する。次いで、駆動用トランジスタ312のゲート
電圧(Vpix)をVmoniと同一、又はそれ以上に設定する。
そして、モニター素子301に所定の電流(Iref)が流れ、且つ駆動用トランジスタ
302が飽和領域で動作するようにリファレンス電源Vref及び抵抗Rの値を設定する。
なお、リファレンス電源Vref及び抵抗R以外にも、モニター素子を流れる所定の電流を
供給する手段であればよく、図3(B)に示すように電流源を用いて所定の電流(Iref
)を供給してもよい。
すなわち、V1、Vref、Vmoni、Vpix及びRの値を実施者が決定し、モニター素子の
駆動用トランジスタ302のIdsを外部から制御する。
以上のようにモニター素子を設定し、表示を開始する(動作状態又は駆動状態という)
。その後時間が経過するにつれ、モニター素子の発光素子303は劣化する。同様に画素
の発光素子313も劣化している。そして発光素子の劣化に伴い、抵抗値が高くなるため
、モニター素子を流れる電流値が下がる。
ここでオペアンプについて説明する。オペアンプ320の基本的な機能として、入力電
位がほぼ0(ゼロ)であり、非反転入力端子及び反転入力端子の電圧がほぼ等しいことか
ら、以下の式が成立する。
ref=(Vref−V1)/R=(V1−V2)/Rmoni
∴V2=(Rmoni/R+1)・V1−(Rmoni/R)・Vref
moniは、駆動用トランジスタ302の第1の電極と発光素子303の電源側との間の
抵抗値である。オペアンプは、上式よりRmoniが変化するとV2も変化し、Irefが一定に
なるように動作することがわかる。
このようなオペアンプにより設定電圧が修正され、モニター素子と画素とでV2(Vcat
hode)は共通であるため、画素の駆動用トランジスタのVdsも修正される。
また本実施の形態では、Idsを決定し、該Idsを制御することを特徴としている。その
ため、駆動用トランジスタの電気特性が温度等により変化したときでも、Vdsは飽和領域
に設定される。
ここで、モニター素子の設定電流値について、画素との発光素子の劣化速度の違いを考
慮して補足する。
例えば、デジタル階調方式の場合、信号電流(映像信号)に基づいて画素の発光素子は
発光と非発光(消去)を繰り返す。それに対してモニター素子の発光素子は、常時、発光
するように設定されている。そのため、画素の発光素子と比較して、モニター素子の発光
素子は劣化が速く進んでしまう。すなわち、モニター素子の発光素子の劣化が最も大きい
ことになる。
つまり、オペアンプは、劣化が最も大きいモニター素子の発光素子の劣化を修正するよ
うに駆動用トランジスタのVdsを設定すれば、全画素の駆動用トランジスタにおいて発光
素子の劣化を見込んだ電圧を設定することができる。従って、画素の発光素子の発光と非
発光とに合わせて、モニター素子の発光素子を制御する必要はない。
しかし好ましくは、画素の発光素子が1フレームにおいて発光する割合(duty比)
を求め、それに合わせてモニター素子の発光素子を発光させるとよい。つまり、デジタル
階調方式の場合、モニター素子の設定電流値は、発光時電流値×duty比となるように
するとよい。
またアナログ階調方式の場合、上述したように階調は発光素子へ流れる電流値の大きさ
によって制御している。よって、アナログ階調方式の場合、最大発光画素の平均電流値以
上となるようにすればよい。
すなわち、本発明は、モニター素子の劣化を計測し、モニター素子の設定電圧を飽和領
域とすることにより、全画素の発光素子の劣化を見込んだ設定電圧を得ることができる。
更に、発光素子は赤(R)、緑(G)、青(B)の材料により、劣化率が異なってくる
。その場合、モニター素子の発光素子の劣化を、各発光素子のうち最も劣化の進んでいる
ものと同等以上とすることで、V2(Vcathode)を必要十分な値とすることが可能となる
このように本発明は、設定電圧に劣化マージン(電圧α)を加えない値とすることがで
きる。そのため、発光素子の劣化に伴う設定電圧のマージンが不要となり、発熱や消費電
力を低減することができる。特に、駆動用トランジスタの発熱を低減することができるた
め、発光素子の劣化を防止することができる。
(実施の形態2)
本実施の形態では、実施の形態1と異なる画素構成を、図4を用いて説明する。なお本
実施の形態では、駆動用トランジスタはpチャネル型とし、V1を発光素子のアノード電
位(Vanode)、V2を発光素子のカソード電位(Vcathode)とした場合で説明する。
図4に示す画素構成の等価回路図は、実施の形態1と同様に、モニター素子401及び
画素411はそれぞれ、駆動用トランジスタ402、412と、駆動用トランジスタの第
2の電極とそれぞれ接続される発光素子403、413とを有し、発光素子403及び4
13はそれぞれオペアンプ420の出力端子と接続されており、電圧V2となっている。
また、駆動用トランジスタ402、412の第1の電極は、発光素子の電極と同電位V1
となっている。
そして実施の形態1と異なり、オペアンプ420の非反転入力端子(+側)は、バイア
ス電源Vbと接続され、反転入力端子(−側)は、モニター素子の駆動用トランジスタ4
02と、発光素子403との間に接続されている。
次いで、モニター素子の駆動用トランジスタの電圧(Vds)の設定方法の手順について
説明する。
まず、V1を設定する。このとき、表示装置の仕様に基づいて決定すればよい。そして
、飽和領域で所定の電流(Iref)がモニター素子に流れるように、駆動用トランジスタ
402のゲート電圧(Vmoni)を設定する。また駆動用トランジスタ412のゲート電圧
(Vpix)をVmoniと同一、又はそれ以上に設定する。
次いで、モニター素子の駆動用トランジスタ402が飽和領域で動作するようにVb
決定する。すなわち駆動用トランジスタのVdsを決定する。以上のように、オペアンプに
より、モニター素子401に流れる電流値が決まり、モニター素子401に流れる電流が
発光素子403に流れるようにV2(Vcathode)が決定される。
すなわち、V1及びVbの値を外部から決定し、モニター素子の駆動用トランジスタのV
dsを制御する。
以上のように設定し、表示を開始すると、発光素子の劣化に伴い、抵抗値が高くなる。
すると、モニター素子を流れる電流値が下がると共に、駆動用トランジスタ402のVds
が下がろうとする。ところが、オペアンプの入力端子間の電位差は理想的には0(ゼロ)
なので、Vdsは一定に保たれる。そしてVgs、Vdsが一定のため、Idsは一定となり、I
dsからV2が自動的に設定される。
そして、モニター素子と画素とでV2(Vcathode)は共通であるため、画素の駆動用ト
ランジスタのVdsも設定されたことになる。
以上のように本実施の形態は、Vdsを決定することを特徴とする。そして直接Vdsを制
御する本実施の形態は、Idsを決定する実施の形態1と比べ、簡便に電圧を設定すること
が可能となる。
このように本発明は、発光素子の点灯開始から設定電圧に劣化マージン(電圧α)を必
要としない。そのため、発光素子の劣化に伴う設定電圧のマージンが不要となり、発熱や
消費電力を低減することができる。特に、駆動用トランジスタの発熱を低減することがで
きるため、発光素子の劣化を防止することができる。
(実施の形態3)
本実施の形態では、実施の形態1及び2とは異なる画素構成を説明する。
図10は実施の形態2で述べた回路において、電源電圧制御手段をオペアンプの代わり
にスイッチングレギュレータ3000を用いたものである。オペアンプを用いた構成では
オペアンプ用の電源回路が必要となる。本実施の形態ではスイッチングレギュレータを使
うことにより、オペアンプとその電源回路を1つにすることが可能になる。
以下に、スイッチングレレギュレータを有する画素構成について説明する。図10にお
いて、スイッチングレギュレータ3000は誤差増幅器3001、PWMコンパレータ3
002、基準電源3003、3010、発振回路3004、スイッチングトランジスタ3
008、インダクタ3009、ダイオード3006、平滑コンデンサ3005、バッテリ
ー3007によって構成される。また実施の形態2と同様に、モニター素子が有する駆動
用トランジスタ3011、駆動用トランジスタ3011の第1の電極に接続される発光素
子3012と、画素が有するの駆動用トランジスタ3013、駆動用トランジスタ301
3の第1の電極に接続される発光素子3014を備えている。そして、トランジスタ30
11及び3013のゲート電極は電源3015が接続され、トランジスタ3011及び3
013のそれぞれの第2電極は電源3016が接続されている。
次に、スイッチングレギュレータの動作について説明する。動作開始時にはスイッチン
グレギュレータの出力にあたる平滑コンデンサ3005の電位は0である。誤差増幅器3
001の反転入力端子には平滑コンデンサの電位が入力され、非反転入力端子には発光素
子からの電位が与えられる。トランジスタ3011の電流は発光素子3012に流れ、発
光素子に電圧が発生する。この電圧が基準電源3010より高ければ、誤差増幅回路30
01はその出力を低くするように動作させる。そうするとPWMコンパレータ3002は
発振のデューティを変えインダクタ3009の電圧が下がるように動作する。それによっ
て、平滑コンデンサ3005の電位も低下し、発光素子3012のアノード電位も低下し
、基準電源3010と同様な電位まで低下する。また、発光素子3012のアノード電位
が基準電源3010より低い場合は、逆の動作がおこり、やはり基準電源3010と同じ
電位に上昇する。
このようにして、スイッチングレギュレータ3000を用いても、オペアンプと同様の
効果がみられ、且つ、電源の削減をすることができる。
(実施の形態4)
本実施の形態では、モニター素子を有する画素部について、図5及び図6を用いて説明
する。また本実施の形態での能動素子であるトランジスタは、絶縁表面に形成された薄膜
トランジスタ(以下、TFTと表記する)を用いる。
図5は、第1のダミー画素501、モニター素子502、第2のダミー画素503及び
画素504が順に設けられている画素部500の等価回路図を示す。また、第1及び第2
のダミー画素は、隣の画素が存在しない端部の画素を、周辺の画素と同条件とし画素部全
てにおいて、画素が均等な条件となるように設けている。
ダミー画素、モニター素子及び画素は同様の構成を備えており、信号線521と第1の
走査線522との交差部に、第1のTFT(選択用TFT)511、第2のTFT(消去
用TFT)512、第3のTFT(駆動用TFT)513、容量素子514及び発光素子
515を有している。なお本実施の形態では、選択用TFT及び消去用TFTをnチャネ
ル型TFT、駆動用TFTをpチャネル型TFTで形成する。また、消去用TFTのゲー
ト電極に接続される第2の走査線523と、消去用TFTの第1の電極、駆動用TFTの
第1の電極にそれぞれ接続される電流供給線524とを有する。
但しダミー画素、モニター素子及び画素は、各構成の接続関係が異なっている。まず、
第1及び第2のダミー画素は、選択用TFT511の第1の電極と、信号線521とは接
続されていない。また、駆動用TFT513の第1の電極と、発光素子515の第1の電
極とは接続されていない。これは、ダミー画素が隣の画素が存在しない端部の画素を、周
辺の画素と同条件とし、全画素が均等な条件となるために設けており、点灯させる必要が
なく、信号線からのデータを画素へ書き込んだり、発光素子を点灯させたりする必要がな
いからである。また本発明において、ダミー画素を点灯させても構わない。そして、ダミ
ー画素の信号線521と電流供給線524とが接続され、同電位にとなっている。
またモニター素子は、選択用TFT511の第1の電極と、信号線521とは接続され
ていない。しかし、信号線521と、発光素子515の第1の電極とは接続されている。
これは、モニター素子を常時点灯させ、最も劣化が進むようにするためである。そのため
、発光素子の輝度情報である信号線からの電圧は、選択用TFT511を介して発光素子
へ入力する必要はない。そして、モニター素子の信号線と電流供給線はそれぞれオペアン
プに接続されている。
また画素は、選択用TFT511の第1の電極と、信号線521とは接続され、駆動用
TFT513の第1の電極と、発光素子515の第1の電極とは接続されている。これは
、画素は信号線からの信号電圧に基づいて、駆動用TFT513を介して発光素子515
が点灯するためである。そして、画素の信号線と電流供給線とはそれぞれ駆動回路又はFP
Cとに接続されている。
また図6は、図5に示した画素部の一部の上面図を示す。第1のダミー画素501、モ
ニター素子502、第2のダミー画素503、一列目の画素504とが記載されている。
これらのダミー画素、モニター素子及び画素は、信号線521及び電流供給線524と、
第1の走査線522及び第2の走査線523との交点において、選択用TFT511、消
去用TFT512、駆動用TFT513、及び発光素子(第1電極のみ図示)515を有
し、必要に応じて容量素子(ゲートメタルと、TFT513の半導体膜とで構成されてい
る)514を備えている。なお必要に応じて、駆動用TFTのゲート容量が小さく、TF
Tからのリーク電流が大きい場合、別に容量素子を設ける。
図5において説明したが、これらのダミー画素、モニター素子及び画素が備える構成は
同じであるが、接続するためのコンタクトの有無が異なっている。すなわち、ダミー画素
、モニター素子、及び画素において、選択用TFT511と信号線521と、駆動用TF
T513と発光素子515とが接続するか否かの状態が異なっている。
第1及び第2のダミー画素は、選択用TFT511と信号線521と、駆動用TFT5
13と発光素子515の第1の電極との接続領域にコンタクトが設けられていない。それ
に対してモニター素子は、選択用TFT511と信号線521との接続領域にコンタクト
は設けられていないが、駆動用TFT513と発光素子515との接続領域には信号線5
21とのコンタクト601が設けられている。また画素は、選択用TFT511と信号線
521と、及び駆動用TFT513と発光素子515との接続領域にそれぞれコンタクト
602、603が設けられている。
そして、モニター素子の信号線及び電流供給線はオペアンプへ接続されるよう引き回し
配線が設けられている。また、画素の信号線及び電流供給線はそれぞれFPC端子506又
は駆動回路へ接続される。またダミー画素の信号線及び電流供給線は、それぞれ接続され
、同電位となっている。
また、モニター素子は一列に設けなくとも、一つのみでもよい。これはモニター素子の
接続先であるオペアンプの性能にもよる。更に、モニター素子は複数列に設けてもよく、
画素部に対して対称に配置しても構わない。またモニター素子は任意の形状で配置しても
よい。
一列のモニター素子は電流供給線を介して、並列に接続されており、複数のモニター素
子を合わせて一つの大きなモニター素子として見ることもできる。
このように、本発明のモニター素子は画素のプロセスを変更することなく、素子のレイ
アウトの設計を変更することで形成することができる。そして、簡便に形成されたモニタ
ー素子により、常に、画素の設定電圧を飽和領域における最適な電圧とすることができる
。よって発熱や消費電力を低減でき、更に発光素子の寿命を向上することが可能となる。
(実施の形態5)
上記実施の形態で示した画素部は、発光素子を形成し、外気と触れないよう封止され、
パネルとして完成される。そしてパネルに、オペアンプ、コントローラ、電源回路等を含
むICを実装し、表示モジュールとして完成される。本実施の形態では、表示モジュール
の具体的な構成について説明する。
まず図11(A)に、モニター素子751を信号線駆動回路705の付近に一列設ける
模式図を示す。本発明は、図11(A)のようにモニター素子一列設ける構成の場合、単
色の発光素子を有し、色変換層によりRGBを表示させる表示装置に使用すると好ましい
また、図11(B)に示すように複数列設けたり、複数箇所に設けたりしてもよい。特
に、大型パネルにモニター素子を設ける場合、オペアンプの性能にもよるが、モニター素
子を複数列設けた方が好ましい。そしてこのとき、図11(B)に示すように、各色(R
GB)の材料による劣化の違いを考慮するため第1乃至第3モニター素子を設けるとよい
。なお、各モニター素子を配置する位置は図11(B)に限定されず、画素周辺のいずれ
に設けてもよい。更には画素部外に設けてもよい。
図7(A)には図11(A)の構成における表示モジュールの外観を示す。表示モジュ
ールは、オペアンプ750、コントローラ701及び電源回路702がパネル700が実
装され、パネル700には、発光素子が設けられた各画素と、モニター素子751と、ダ
ミー画素752とが設けられた画素部703と、前記画素部703が有する画素を選択す
る走査線駆動回路704と、選択された画素にビデオ信号を供給する信号線駆動回路70
5とが設けられている。そしてモニター素子751は、画素部703の一辺であって、信
号線駆動回路705付近に設けられ、オペアンプ750に接続されている。また末端(最
も外側の画素、m×n画素の場合一列目、一行目、m列目及びn行目の画素)の画素を、
周辺の画素と同条件とするために、ダミー画素752は画素部703の周辺(周囲)に設
けている。
同様に、ダミー画素752は画素部703の周辺(周囲)に設けられているが、必要な
周辺のみに設けてもよい。また信号線駆動回路や走査線駆動回路を設ける位置や個数は図
7に限定されない。
そしてプリント基板706には、オペアンプ750、コントローラ701及び電源回路
702が設けられており、コントローラ701又は電源回路702から出力された各種信
号及び電源電圧は、FPC707を介してパネル700の画素部703、走査線駆動回路
704、信号線駆動回路705に供給される。
プリント基板706への電源電圧及び各種信号は、複数の入力端子が配置されたインタ
ーフェース(I/F)部708を介して供給される。
なお、本実施の形態ではパネル700にプリント基板706がFPC707を用いて実
装されているが、必ずしもこの構成に限定されない。COG(Chip on Glass)方式を用い
、コントローラ701、電源回路702をパネル700に直接実装させるようにしても良
い。
また、プリント基板706において、引きまわしの配線間に形成される容量や配線自体
が有する抵抗等によって、電源電圧や信号にノイズがのったり、信号の立ち上がりが鈍っ
たりすることがある。そこで、プリント基板706にコンデンサ、バッファ等の各種素子
を設けて、電源電圧や信号にノイズがのったり、信号の立ち上がりが鈍ったりするのを防
ぐようにしても良い。
図7(B)に、プリント基板706の構成をブロック図で示す。インターフェース70
8に供給された各種信号と電源電圧は、コントローラ701と、電源回路702に供給さ
れる。
コントローラ701は、A/Dコンバータ709と、位相ロックドループ(PLL:Phase
Locked Loop)710と、制御信号生成部711と、SRAM(Static Random Access M
emory)712、713とを有している。なお本実施の形態ではSRAMを用いているが
、SRAMの代わりに、SDRAMや、高速でデータの書き込みや読み出しが可能である
ならばDRAM(Dynamic Random Access Memory)も用いることが可能である。
インターフェース708を介して供給されたビデオ信号は、A/Dコンバータ709に
おいてパラレル−シリアル変換され、R、G、Bの各色に対応するビデオ信号として制御
信号生成部711に入力される。また、インターフェース708を介して供給された各種
信号をもとに、A/Dコンバータ709においてHsync信号、Vsync信号、クロ
ック信号CLK、交流電圧(AC Cont)が生成され、制御信号生成部711に入力される
位相ロックドループ710では、インターフェース708を介して供給される各種信号
の周波数と、制御信号生成部711の動作周波数の位相とを合わせる機能を有している。
制御信号生成部711の動作周波数は、インターフェース708を介して供給された各種
信号の周波数と必ずしも同じではないが、互いに同期するように制御信号生成部711の
動作周波数を位相ロックドループ710において調整する。
制御信号生成部711に入力されたビデオ信号は、一旦SRAM712、713に書き
込まれ、保持される。制御信号生成部711では、SRAM712に保持されている全ビ
ットのビデオ信号のうち、全画素に対応するビデオ信号を1ビット分づつ読み出し、パネ
ル700の信号線駆動回路705に供給する。
また制御信号生成部711では、ビット毎の、発光素子が発光する期間に関する情報を
、パネル700の走査線駆動回路704に供給する。
また電源回路702は所定の電源電圧を、パネル700の信号線駆動回路705、走査
線駆動回路704及び画素部703に供給する。
このように形成された表示モジュールは、モニター素子により、常に画素の設定電圧を
飽和領域において最適値とすることができる。よって発熱や消費電力を低減でき、更に発
光素子の寿命を向上することが可能となる。
(実施の形態6)
本発明の表示装置を用いた電子機器として、ビデオカメラ、デジタルカメラ、ゴーグル
型ディスプレイ(ヘッドマウントディスプレイ)、ナビゲーションシステム、音響再生装
置(カーオーディオ、オーディオコンポ等)、ノート型パーソナルコンピュータ、ゲーム
機器、携帯情報端末(モバイルコンピュータ、携帯電話、携帯型ゲーム機又は電子書籍等
)、記録媒体を備えた画像再生装置(具体的にはDigital Versatile Disc(DVD)等の
記録媒体を再生し、その画像を表示しうるディスプレイを備えた装置)などが挙げられる
。それら電子機器の具体例を図9に示す。
図9(A)はパソコン用、TV放送受信用、広告表示用その他の情報表示用発光装置で
あり、筐体2001、支持台2002、表示部2003、スピーカー部2004、ビデオ
入力端子2005等を含む。本発明のモニター素子を備えた画素部は表示部2003に用
いることができる。なお、大型の発光装置の場合、モニター素子を複数列、好ましくはR
GB毎に設けるとよい。このような発光装置、特に大型の発光装置に本発明を適応すると
、低消費電力となり、発熱の問題や発光素子の劣化の問題を解決できうる。
図9(B)はデジタルスチルカメラであり、本体2101、表示部2102、受像部2
103、操作キー2104、外部接続ポート2105、シャッター2106等を含む。本
発明のモニター素子を備えた画素部は表示部2102に用いることができる。
図9(C)はノート型パーソナルコンピュータであり、本体2201、筐体2202、
表示部2203、キーボード2204、外部接続ポート2205、ポインティングマウス
2206等を含む。本発明のモニター素子を備えた画素部は表示部2203に用いること
ができる。
図9(D)はモバイルコンピュータであり、本体2301、表示部2302、スイッチ
2303、操作キー2304、赤外線ポート2305等を含む。本発明のモニター素子を
備えた画素部は表示部2302に用いることができる。
本発明のモニター素子を備えた画素部を有するノート型パーソナルコンピュータやモバ
イルコンピュータのように、携帯用電子機器では、低消費電力となり、バッテリーの保持
時間を長くすることができうる。
図9(E)は記録媒体を備えた携帯型の画像再生装置(具体的にはDVD再生装置)で
あり、本体2401、筐体2402、表示部A2403、表示部B2404、記録媒体(
DVD等)読み込み部2405、操作キー2406、スピーカー部2407等を含む。表
示部A2403は主として画像情報を表示し、表示部B2404は主として文字情報を表
示するが、本発明のモニター素子を備えた画素部はこれら表示部A、B2403、240
4に用いることができる。なお、記録媒体を備えた画像再生装置には家庭用ゲーム機器な
ども含まれる。
図9(F)はゴーグル型ディスプレイ(ヘッドマウントディスプレイ)であり、本体2
501、表示部2502、アーム部2503を含む。本発明のモニター素子を備えた画素
部は表示部2502に用いることができる。
図9(G)はビデオカメラであり、本体2601、表示部2602、筐体2603、外
部接続ポート2604、リモコン受信部2605、受像部2606、バッテリー2607
、音声入力部2608、操作キー2609、接眼部2610等を含む。本発明のモニター
素子を備えた画素部は表示部2602に用いることができる。
ここで図9(H)は携帯電話であり、本体2701、筐体2702、表示部2703、
音声入力部2704、音声出力部2705、操作キー2706、外部接続ポート2707
、アンテナ2708等を含む。本発明のモニター素子を備えた画素部は表示部2703に
用いることができる。なお、表示部2703は黒色の背景に白色の文字を表示することで
携帯電話の消費電流をより抑えることができる。
以上の様に、本発明の適用範囲は極めて広く、あらゆる分野の電子機器、特にフラット
パネルディスプレイに用いることが可能である。
本実施例では、図10に示す回路を応用した回路を用いて、経時変化に対する陰極電圧
(カソード電位)の変化と、発光素子へ供給される電流に関する実験結果を示す。
図12には、本実施例に用いた回路図を示す。電源回路にはμPC1100(日本電気
株式会社製)を用いる。抵抗R1は、VMO端子の電圧が1.05〜1.45V程度とな
るように設定する。抵抗R2は、モニター素子が有する駆動用TFTが飽和領域で動作す
るように設定する。抵抗R3は、DTC端子の電圧が1.87V程度となるように設定す
る。電源電圧Vccは7Vとなるように設定する。CATHODE端子には、画素及びモニター
素子が有する発光素子の陰極が接続されている。MONITOR端子には、モニター素子
が有する発光素子の陽極が接続されている。そして画素及びモニター素子が有する駆動用
TFTの電極であって、発光素子と接続されていない第2の電極を5Vと固定する。
図13、図14には、図12に示す回路を用いて行った実験結果を示す。図13には、
経過時間(hour)に対する陰極電位(Vcathode)の変化を示す。時間経過につれ、
陰極電位(Vcathode)の絶対値は高くなっていることが確認できる。そして図14には
、経時時間(hour)に対する発光素子へ供給される電流値(I)の値を示し、常に一
定の電流値が供給されていることが確認できる。なお発光素子へ供給される電流値とは消
費電流に値する。
発光素子の発光時間が長いほど発光素子は劣化し、必要な陰極電圧の絶対値は高くなっ
ていくが、発光素子へ供給される電流値は変化していない。よって本発明の回路は、発光
素子へ供給される電流値を一定に保つため陰極電圧を正常に制御していることがわかる。
このような本発明の回路を設ける画素構成により、駆動用TFTを発光素子の劣化マー
ジンを含まない、又は従来の劣化マージンより低減された飽和領域で動作させることがで
きる。その結果、発熱や消費電力を低減することができる。

Claims (7)

  1. 画素と、ダミー画素と、走査線駆動回路と、信号線駆動回路と、を有し、
    前記画素は、第1のトランジスタと、第1の発光素子と、を有し、
    前記ダミー画素は、第2のトランジスタと、第2の発光素子と、を有し、
    前記ダミー画素は、前記画素と前記走査線駆動回路又は前記信号線駆動回路との間に配置され、
    前記第1の発光素子の第1の電極は、前記第1のトランジスタの一部と重なっており、
    前記第1のトランジスタは、前記第1の発光素子の第1の電極と電気的に接続されており、
    前記第2の発光素子の第1の電極は、前記第2のトランジスタの一部と重なっており、
    前記第2のトランジスタは、前記第2の発光素子の第1の電極と接続されていないことを特徴とする表示装置。
  2. 画素と、ダミー画素と、走査線駆動回路と、信号線駆動回路と、信号線と、を有し、
    前記画素は、第1のトランジスタと、第1の発光素子と、を有し、
    前記ダミー画素は、第2のトランジスタと、前記第2のトランジスタと電気的に接続された第3のトランジスタと、第2の発光素子と、を有し、
    前記ダミー画素は、前記画素と前記走査線駆動回路又は前記信号線駆動回路との間に配置され、
    前記第1の発光素子の第1の電極は、前記第1のトランジスタの一部と重なっており、
    前記第1のトランジスタは、前記第1の発光素子の第1の電極と電気的に接続されており、
    前記第2の発光素子の第1の電極は、前記第2のトランジスタの一部と重なっており、
    前記第2のトランジスタは、前記第2の発光素子の第1の電極と接続されておらず、
    前記信号線は、前記第3のトランジスタの一部と重なっており、
    前記第3のトランジスタは、前記信号線と接続されていないことを特徴とする表示装置。
  3. 画素と、ダミー画素と、モニター用の画素と、走査線駆動回路と、信号線駆動回路と、を有し、
    前記画素は、第1のトランジスタと、第1の発光素子と、を有し、
    前記ダミー画素は、第2のトランジスタと、第2の発光素子と、を有し、
    前記モニター用の画素は、第3のトランジスタと、第3の発光素子と、を有し、
    前記ダミー画素は、前記画素と前記走査線駆動回路又は前記信号線駆動回路との間に配置され、
    前記第1の発光素子の第1の電極は、前記第1のトランジスタの一部と重なっており、
    前記第1のトランジスタは、前記第1の発光素子の第1の電極と電気的に接続されており、
    前記第2の発光素子の第1の電極は、前記第2のトランジスタの一部と重なっており、
    前記第2のトランジスタは、前記第2の発光素子の第1の電極と接続されておらず、
    前記第3の発光素子の第1の電極は、前記第3のトランジスタの一部と重なっており、
    前記第3のトランジスタは、前記第3の発光素子の第1の電極と電気的に接続されていることを特徴とする表示装置。
  4. 画素と、第1のダミー画素と、モニター用の画素と、第2のダミー画素と、走査線駆動回路と、信号線駆動回路と、を有し、
    前記画素は、第1のトランジスタと、第1の発光素子と、を有し、
    前記第1のダミー画素は、第2のトランジスタと、第2の発光素子と、を有し、
    前記モニター用の画素は、第3のトランジスタと、第3の発光素子と、を有し、
    前記第2のダミー画素は、第4のトランジスタと、第4の発光素子と、を有し、
    前記画素と前記走査線駆動回路との間に、前記画素側から前記第1のダミー画素、前記モニター用の画素、前記第2のダミー画素が順に配置され、
    前記第1の発光素子の第1の電極は、前記第1のトランジスタの一部と重なっており、
    前記第1のトランジスタは、前記第1の発光素子の第1の電極と電気的に接続されており、
    前記第2の発光素子の第1の電極は、前記第2のトランジスタの一部と重なっており、
    前記第2のトランジスタは、前記第2の発光素子の第1の電極と接続されておらず、
    前記第3の発光素子の第1の電極は、前記第3のトランジスタの一部と重なっており、
    前記第3のトランジスタは、前記第3の発光素子の第1の電極と電気的に接続されており、
    前記第4の発光素子の第1の電極は、前記第4のトランジスタの一部と重なっており、
    前記第4のトランジスタは、前記第4の発光素子の第1の電極と接続されていないことを特徴とする表示装置。
  5. 請求項3又は請求項4において、
    オペアンプと、第1の電圧源と、第2の電圧源と、を有し、
    前記オペアンプの第1の入力端子は、前記第3の発光素子の第1の電極と電気的に接続され、
    前記オペアンプの第2の入力端子は、前記第1の電圧源と電気的に接続され、
    前記オペアンプの出力端子は、前記第1の発光素子の第1の電極及び前記第3の発光素子の第2の電極と電気的に接続され、
    前記第1のトランジスタのソース及びドレインの一方、及び前記第4のトランジスタのソース及びドレインの一方は、前記第2の電圧源と電気的に接続され、
    前記オペアンプは、前記第3のトランジスタのドレイン電流が一定となるように、前記第3の発光素子の第2の電極の電位を制御する機能を有することを特徴とする表示装置。
  6. 請求項1乃至請求項5において、
    前記第1のトランジスタのチャネル長は、前記第1のトランジスタのチャネル幅よりも長く、
    前記第2のトランジスタのチャネル長は、前記第2のトランジスタのチャネル幅よりも長いことを特徴とする表示装置。
  7. 請求項1乃至請求項6のいずれか一項において、
    前記走査線駆動回路は、前記画素を選択する機能を有し、
    前記信号線駆動回路は、前記走査線駆動回路によって選択された前記画素にビデオ信号を供給する機能を有することを特徴とする表示装置。
JP2011147863A 2002-10-31 2011-07-04 表示装置 Expired - Fee Related JP5427844B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2011147863A JP5427844B2 (ja) 2002-10-31 2011-07-04 表示装置

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2002318974 2002-10-31
JP2002318974 2002-10-31
JP2011147863A JP5427844B2 (ja) 2002-10-31 2011-07-04 表示装置

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2003368297A Division JP4916642B2 (ja) 2002-10-31 2003-10-29 表示装置及びその制御方法

Publications (2)

Publication Number Publication Date
JP2011248369A true JP2011248369A (ja) 2011-12-08
JP5427844B2 JP5427844B2 (ja) 2014-02-26

Family

ID=32211794

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011147863A Expired - Fee Related JP5427844B2 (ja) 2002-10-31 2011-07-04 表示装置

Country Status (7)

Country Link
US (7) US7180515B2 (ja)
EP (2) EP2437246A1 (ja)
JP (1) JP5427844B2 (ja)
KR (2) KR100997958B1 (ja)
CN (4) CN104505028B (ja)
AU (1) AU2003301712A1 (ja)
WO (1) WO2004040541A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016212394A (ja) * 2015-04-29 2016-12-15 三星ディスプレイ株式會社Samsung Display Co.,Ltd. 表示装置

Families Citing this family (48)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
AU2003301712A1 (en) * 2002-10-31 2004-05-25 Semiconductor Energy Laboratory Co., Ltd. Display device and controlling method thereof
JP3991003B2 (ja) * 2003-04-09 2007-10-17 松下電器産業株式会社 表示装置およびソース駆動回路
JP2005266311A (ja) * 2004-03-18 2005-09-29 Seiko Epson Corp 電源回路、表示ドライバ及び表示装置
JP4239890B2 (ja) * 2004-04-26 2009-03-18 セイコーエプソン株式会社 有機el装置、電子機器
US7482629B2 (en) 2004-05-21 2009-01-27 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic device
US8421715B2 (en) * 2004-05-21 2013-04-16 Semiconductor Energy Laboratory Co., Ltd. Display device, driving method thereof and electronic appliance
CN101561996B (zh) * 2004-05-21 2011-06-22 株式会社半导体能源研究所 显示装置和电子装置
US7245297B2 (en) 2004-05-22 2007-07-17 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic device
US20080018632A1 (en) * 2004-06-22 2008-01-24 Koninklijke Philips Electronics, N.V. Driving To Reduce Aging In An Active Matrix Led Display
KR101218048B1 (ko) 2004-07-23 2013-01-03 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치 및 이의 구동 방법
JP2006065284A (ja) * 2004-07-26 2006-03-09 Seiko Epson Corp 発光装置及び電子機器
EP1779363A4 (en) * 2004-08-13 2010-04-14 Semiconductor Energy Lab Light-emitting component and driving method therefor
US8194006B2 (en) 2004-08-23 2012-06-05 Semiconductor Energy Laboratory Co., Ltd. Display device, driving method of the same, and electronic device comprising monitoring elements
US20060061563A1 (en) * 2004-09-17 2006-03-23 Fleck Rod G Power-management method and system for electronic appliances
US20060102910A1 (en) * 2004-10-29 2006-05-18 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing light emitting device
US7365494B2 (en) 2004-12-03 2008-04-29 Semiconductor Energy Laboratory Co., Ltd. Display device and manufacturing method thereof
US7442950B2 (en) * 2004-12-06 2008-10-28 Semiconductor Energy Laboratory Co., Ltd. Light emitting device
TWI253610B (en) * 2004-12-24 2006-04-21 Quanta Display Inc Display device and display panel, pixel circuitry and compensating mechanism thereof
JP2006231911A (ja) * 2005-01-27 2006-09-07 Seiko Epson Corp 画素回路、発光装置および電子機器
EP1729280B1 (en) * 2005-03-31 2013-10-30 Semiconductor Energy Laboratory Co., Ltd. Display device, display module, electronic apparatus and driving method of the display device
US7777232B2 (en) * 2005-04-11 2010-08-17 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic device using the same
CN100538794C (zh) 2005-05-02 2009-09-09 株式会社半导体能源研究所 发光器件及其驱动方法、显示模块以及电子器具
EP1804229B1 (en) 2005-12-28 2016-08-17 Semiconductor Energy Laboratory Co., Ltd. Display device and method for inspecting the same
KR101424784B1 (ko) 2006-01-10 2014-07-31 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치 및 그의 제조방법
KR100740133B1 (ko) * 2006-07-31 2007-07-16 삼성에스디아이 주식회사 발광 표시 장치
JP4836718B2 (ja) * 2006-09-04 2011-12-14 オンセミコンダクター・トレーディング・リミテッド エレクトロルミネッセンス表示装置の欠陥検査方法及び欠陥検査装置及びこれらを利用したエレクトロルミネッセンス表示装置の製造方法
CN101506863B (zh) * 2006-11-30 2011-01-05 夏普株式会社 显示装置及显示装置的驱动方法
KR100870523B1 (ko) * 2007-03-21 2008-11-26 엘지디스플레이 주식회사 전계발광표시장치와 그 구동방법
KR100864984B1 (ko) * 2007-03-21 2008-10-23 엘지디스플레이 주식회사 전계발광표시장치
JP5024789B2 (ja) * 2007-07-06 2012-09-12 Nltテクノロジー株式会社 発光制御回路、発光制御方法、面照明装置及び該面照明装置を備えた液晶表示装置
US8094933B2 (en) * 2007-12-13 2012-01-10 Global Oled Technology Llc Method for converting an input color signal
KR100911371B1 (ko) * 2008-03-12 2009-08-10 한국전자통신연구원 유기발광 다이오드 표시장치
JP5250493B2 (ja) * 2008-07-16 2013-07-31 株式会社半導体エネルギー研究所 発光装置
KR100969801B1 (ko) * 2008-10-23 2010-07-13 삼성모바일디스플레이주식회사 유기전계발광 표시장치 및 그의 구동방법
KR101178910B1 (ko) * 2009-07-30 2012-09-03 삼성디스플레이 주식회사 유기전계발광 표시장치 및 이의 구동전압 설정방법
US9180017B2 (en) * 2009-10-13 2015-11-10 Nicholas Poulos Lumbar implant
US8906099B2 (en) * 2009-10-13 2014-12-09 Nicholas Poulos Expandable interbody implant and method
US9078766B2 (en) 2012-07-06 2015-07-14 Intel Corporation Device and method with power efficient location notification function by periodically deactivating signal-based location service during travel until a wake trigger condition is met
US8947062B2 (en) 2010-08-20 2015-02-03 Semiconductor Energy Laboratory Co., Ltd. Power supply circuit
US9183779B2 (en) 2012-02-23 2015-11-10 Broadcom Corporation AMOLED light sensing
JP6333523B2 (ja) * 2013-06-12 2018-05-30 ソニーセミコンダクタソリューションズ株式会社 表示装置
CN103383834B (zh) * 2013-07-02 2015-08-05 京东方科技集团股份有限公司 一种像素电路、显示面板及显示装置
KR20170098839A (ko) * 2014-12-29 2017-08-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 반도체 장치를 가지는 표시 장치
CN105405403B (zh) * 2015-12-30 2018-05-25 昆山国显光电有限公司 一种gip电路高电源电压实时监测调整电路
JP6906978B2 (ja) 2016-02-25 2021-07-21 株式会社半導体エネルギー研究所 半導体装置、半導体ウェハ、および電子機器
CN107146573B (zh) * 2017-06-26 2020-05-01 上海天马有机发光显示技术有限公司 显示面板、其显示方法及显示装置
CN111564137B (zh) * 2020-05-19 2021-06-01 深圳市华星光电半导体显示技术有限公司 发光二极管驱动电路及发光二极管显示装置
CN114495807B (zh) * 2020-10-26 2023-06-27 华为技术有限公司 一种驱动系统、电子板、显示屏及电子设备

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002072964A (ja) * 2000-06-13 2002-03-12 Semiconductor Energy Lab Co Ltd 表示装置
JP2002176063A (ja) * 2000-09-29 2002-06-21 Sanyo Electric Co Ltd 半導体装置
JP2002304155A (ja) * 2001-01-29 2002-10-18 Semiconductor Energy Lab Co Ltd 発光装置
JP2003288986A (ja) * 2002-01-24 2003-10-10 Seiko Epson Corp 発光装置及び電子機器
JP2004170943A (ja) * 2002-10-31 2004-06-17 Semiconductor Energy Lab Co Ltd 表示装置及びその制御方法

Family Cites Families (36)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1992022287A1 (en) 1991-06-10 1992-12-23 Schering Corporation Non-chlorofluorocarbon aerosol formulations
US5233339A (en) * 1991-10-01 1993-08-03 Ncr Corporation Circuit for creating a variable LCD contrast voltage under computer control
US5594463A (en) * 1993-07-19 1997-01-14 Pioneer Electronic Corporation Driving circuit for display apparatus, and method of driving display apparatus
JPH09509758A (ja) * 1994-11-22 1997-09-30 フラット パネル ディスプレイ コーポレイション (エフ ペー デー) ベスローテン フェンノートシャップ 能動マトリックス表示のパラメータ変化を補償する補正回路
JP3106953B2 (ja) * 1996-05-16 2000-11-06 富士電機株式会社 表示素子駆動方法
US6529178B1 (en) * 1997-02-17 2003-03-04 Seiko Epson Corporation Current-driven emissive display device, method for driving the same, and method for manufacturing the same
EP0923067B1 (en) * 1997-03-12 2004-08-04 Seiko Epson Corporation Pixel circuit, display device and electronic equipment having current-driven light-emitting device
DE59808311D1 (de) * 1997-08-22 2003-06-12 Siemens Ag Gerät mit mitteln zur nachregelung mindestens eines betriebsparameters
EP1006506A1 (en) * 1998-12-03 2000-06-07 Hewlett-Packard Company Optical vehicle display
US6392617B1 (en) * 1999-10-27 2002-05-21 Agilent Technologies, Inc. Active matrix light emitting diode display
TW480727B (en) * 2000-01-11 2002-03-21 Semiconductor Energy Laboratro Semiconductor display device
US20010030511A1 (en) * 2000-04-18 2001-10-18 Shunpei Yamazaki Display device
US6995753B2 (en) * 2000-06-06 2006-02-07 Semiconductor Energy Laboratory Co., Ltd. Display device and method of manufacturing the same
JP2002072963A (ja) * 2000-06-12 2002-03-12 Semiconductor Energy Lab Co Ltd 発光モジュールおよびその駆動方法並びに光センサ
US6528951B2 (en) * 2000-06-13 2003-03-04 Semiconductor Energy Laboratory Co., Ltd. Display device
TW522454B (en) * 2000-06-22 2003-03-01 Semiconductor Energy Lab Display device
US6512353B2 (en) * 2000-07-13 2003-01-28 Sipex Corporation Synchronized, ripple independent window comparator for switch-mode power converters
US6879110B2 (en) * 2000-07-27 2005-04-12 Semiconductor Energy Laboratory Co., Ltd. Method of driving display device
JP2002108285A (ja) 2000-07-27 2002-04-10 Semiconductor Energy Lab Co Ltd 表示装置の駆動方法
US7030551B2 (en) * 2000-08-10 2006-04-18 Semiconductor Energy Laboratory Co., Ltd. Area sensor and display apparatus provided with an area sensor
US6828950B2 (en) * 2000-08-10 2004-12-07 Semiconductor Energy Laboratory Co., Ltd. Display device and method of driving the same
US7053874B2 (en) * 2000-09-08 2006-05-30 Semiconductor Energy Laboratory Co., Ltd. Light emitting device and driving method thereof
US6774578B2 (en) * 2000-09-19 2004-08-10 Semiconductor Energy Laboratory Co., Ltd. Self light emitting device and method of driving thereof
TW569016B (en) * 2001-01-29 2004-01-01 Semiconductor Energy Lab Light emitting device
TWI300947B (en) * 2001-07-12 2008-09-11 Semiconductor Energy Lab Display device using electron source elements and method of driving same
JP2003043998A (ja) * 2001-07-30 2003-02-14 Pioneer Electronic Corp ディスプレイ装置
CN100589162C (zh) * 2001-09-07 2010-02-10 松下电器产业株式会社 El显示装置和el显示装置的驱动电路以及图像显示装置
KR100572428B1 (ko) * 2001-09-07 2006-04-18 마츠시타 덴끼 산교 가부시키가이샤 El 표시 패널, 그 구동 방법 및 el 표시 장치
JP4075505B2 (ja) * 2001-09-10 2008-04-16 セイコーエプソン株式会社 電子回路、電子装置、及び電子機器
JP3859483B2 (ja) * 2001-10-26 2006-12-20 沖電気工業株式会社 駆動回路
JP2003202837A (ja) 2001-12-28 2003-07-18 Pioneer Electronic Corp 表示パネルの駆動装置及び駆動方法
US7274363B2 (en) 2001-12-28 2007-09-25 Pioneer Corporation Panel display driving device and driving method
KR100432651B1 (ko) * 2002-06-18 2004-05-22 삼성에스디아이 주식회사 화상 표시 장치
GB2389951A (en) 2002-06-18 2003-12-24 Cambridge Display Tech Ltd Display driver circuits for active matrix OLED displays
AU2003301712A1 (en) 2002-10-31 2004-05-25 Semiconductor Energy Laboratory Co., Ltd. Display device and controlling method thereof
JP5250493B2 (ja) * 2008-07-16 2013-07-31 株式会社半導体エネルギー研究所 発光装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002072964A (ja) * 2000-06-13 2002-03-12 Semiconductor Energy Lab Co Ltd 表示装置
JP2002176063A (ja) * 2000-09-29 2002-06-21 Sanyo Electric Co Ltd 半導体装置
JP2002304155A (ja) * 2001-01-29 2002-10-18 Semiconductor Energy Lab Co Ltd 発光装置
JP2003288986A (ja) * 2002-01-24 2003-10-10 Seiko Epson Corp 発光装置及び電子機器
JP2004170943A (ja) * 2002-10-31 2004-06-17 Semiconductor Energy Lab Co Ltd 表示装置及びその制御方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016212394A (ja) * 2015-04-29 2016-12-15 三星ディスプレイ株式會社Samsung Display Co.,Ltd. 表示装置

Also Published As

Publication number Publication date
CN104505028B (zh) 2017-10-31
KR20050083868A (ko) 2005-08-26
US20090122049A1 (en) 2009-05-14
CN1708778B (zh) 2012-05-02
AU2003301712A1 (en) 2004-05-25
CN102610189A (zh) 2012-07-25
US20040100463A1 (en) 2004-05-27
WO2004040541A1 (en) 2004-05-13
US8253660B2 (en) 2012-08-28
KR20100005247A (ko) 2010-01-14
US7453453B2 (en) 2008-11-18
EP1556847B1 (en) 2017-04-26
US8773333B2 (en) 2014-07-08
CN107657920B (zh) 2021-12-07
JP5427844B2 (ja) 2014-02-26
US20150001544A1 (en) 2015-01-01
US20130043478A1 (en) 2013-02-21
EP2437246A1 (en) 2012-04-04
US20110278579A1 (en) 2011-11-17
KR100997958B1 (ko) 2010-12-02
CN102610189B (zh) 2015-02-18
EP1556847A4 (en) 2009-10-21
KR101040581B1 (ko) 2011-06-10
CN104505028A (zh) 2015-04-08
CN1708778A (zh) 2005-12-14
US7180515B2 (en) 2007-02-20
US9147698B2 (en) 2015-09-29
US7999769B2 (en) 2011-08-16
US7773082B2 (en) 2010-08-10
CN107657920A (zh) 2018-02-02
US20070132793A1 (en) 2007-06-14
EP1556847A1 (en) 2005-07-27
US20100020060A1 (en) 2010-01-28

Similar Documents

Publication Publication Date Title
JP5427844B2 (ja) 表示装置
JP4916642B2 (ja) 表示装置及びその制御方法
JP5063769B2 (ja) 表示装置
JP4823477B2 (ja) 表示装置及びその駆動方法
JP2003330419A (ja) 表示装置
KR100961933B1 (ko) 발광장치
JP4588300B2 (ja) 半導体装置、電子機器
JP4447230B2 (ja) 発光装置及びそれを用いた電子機器
JP2004118184A (ja) 発光装置とその駆動方法
JP4467900B2 (ja) 発光装置の駆動方法
JP4463509B2 (ja) 発光装置

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20121211

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20121212

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20130115

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20130820

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20130909

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20131126

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20131202

R150 Certificate of patent or registration of utility model

Ref document number: 5427844

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees