JP2011103376A - 半導体装置及びその製造方法 - Google Patents
半導体装置及びその製造方法 Download PDFInfo
- Publication number
- JP2011103376A JP2011103376A JP2009257786A JP2009257786A JP2011103376A JP 2011103376 A JP2011103376 A JP 2011103376A JP 2009257786 A JP2009257786 A JP 2009257786A JP 2009257786 A JP2009257786 A JP 2009257786A JP 2011103376 A JP2011103376 A JP 2011103376A
- Authority
- JP
- Japan
- Prior art keywords
- diffusion layer
- concentration diffusion
- layer
- low
- conductivity type
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 title claims description 37
- 238000004519 manufacturing process Methods 0.000 title claims description 15
- 238000009792 diffusion process Methods 0.000 claims abstract description 180
- 239000000758 substrate Substances 0.000 claims description 45
- 238000000034 method Methods 0.000 claims description 20
- 239000012535 impurity Substances 0.000 claims description 19
- 238000002955 isolation Methods 0.000 claims description 11
- 239000010410 layer Substances 0.000 description 198
- 230000015556 catabolic process Effects 0.000 description 18
- 239000002344 surface layer Substances 0.000 description 10
- 239000011229 interlayer Substances 0.000 description 7
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 229910052698 phosphorus Inorganic materials 0.000 description 3
- 239000011574 phosphorus Substances 0.000 description 3
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 2
- 229910052796 boron Inorganic materials 0.000 description 2
- 238000009826 distribution Methods 0.000 description 2
- 230000005684 electric field Effects 0.000 description 2
- 238000005468 ion implantation Methods 0.000 description 2
- 230000003647 oxidation Effects 0.000 description 2
- 238000007254 oxidation reaction Methods 0.000 description 2
- 229910021332 silicide Inorganic materials 0.000 description 2
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 229910052785 arsenic Inorganic materials 0.000 description 1
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 238000002513 implantation Methods 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 229910052814 silicon oxide Inorganic materials 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7801—DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
- H01L29/7816—Lateral DMOS transistors, i.e. LDMOS transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/08—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/0843—Source or drain regions of field-effect devices
- H01L29/0847—Source or drain regions of field-effect devices of field-effect transistors with insulated gate
- H01L29/0852—Source or drain regions of field-effect devices of field-effect transistors with insulated gate of DMOS transistors
- H01L29/0873—Drain regions
- H01L29/0878—Impurity concentration or distribution
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66674—DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
- H01L29/66681—Lateral DMOS transistors, i.e. LDMOS transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/423—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
- H01L29/42312—Gate electrodes for field effect devices
- H01L29/42316—Gate electrodes for field effect devices for field-effect transistors
- H01L29/4232—Gate electrodes for field effect devices for field-effect transistors with insulated gate
- H01L29/42364—Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the insulating layer, e.g. thickness or uniformity
- H01L29/42368—Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the insulating layer, e.g. thickness or uniformity the thickness being non-uniform
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
【解決手段】第1高濃度拡散層109及び第2高濃度拡散層108はそれぞれ第1導電型であり、平面視においてゲート電極106を介して互いに対向している。第1低濃度拡散層103は第1導電型であり、第1高濃度拡散層109を内側に含むように形成されている。第1高濃度拡散層109は、平面視でゲート電極106から離間しており、第1低濃度拡散層103は、平面視において第1高濃度拡散層109よりもゲート電極の近くまで形成されている。第1埋込層114は第1導電型であり、第1高濃度拡散層109の下方からゲート電極106に向けて延在している。第2埋込層112は第1導電型であり、第1埋込層114とゲート電極106とを接続している。
【選択図】図1
Description
前記基板上に形成されたゲート絶縁膜と、
前記ゲート絶縁膜上に形成されたゲート電極と、
前記基板に形成され、平面視において前記ゲート電極を介して互いに対向している第1導電型の第1高濃度拡散層及び第1導電型の第2高濃度拡散層と、
前記第1高濃度拡散層を内側に含むように、前記第1高濃度拡散層より広くかつ深く形成された第1導電型の第1低濃度拡散層と、
を備え、
前記第1高濃度拡散層は、平面視で前記ゲート電極から離間しており、
前記第1低濃度拡散層は、平面視において前記第1高濃度拡散層よりも前記ゲート電極の近くまで形成されており、
さらに、
前記第1低濃度拡散層の中に前記第1高濃度拡散層より深い領域で、前記第1高濃度拡散層の下方から前記ゲート電極に向けて延在しており、前記第1低濃度拡散層より不純物濃度が高い第1導電型の第1埋込層と、
前記第1低濃度拡散層の中に形成され、前記第1埋込層と前記第1高濃度拡散層とを接続する第1導電型の第2埋込層と、
を備える半導体装置が提供される。
前記第1低濃度拡散層に、第1導電型の第1埋込層を形成する工程と、
前記基板に、平面視において前記第1低濃度拡散層と隣り合うようにゲート絶縁膜及びゲート電極を形成する工程と、
前記第1低濃度拡散層に、下端が前記第1埋込層に接続していて前記第1埋込層の上方に向けて延伸している第1導電型の第2埋込層を形成する工程と、
前記第1低濃度拡散層の中に第1導電型の第1高濃度拡散層を、前記第1低濃度拡散層より浅く、底面が前記第2埋込層に接続するように、かつ平面視で前記ゲート電極から離間するように形成するとともに、前記ゲート電極を介して前記第1高濃度拡散層とは逆側に第2高濃度拡散層を形成する工程と、
を備え、
前記第1埋込層は、平面視で前記第1高濃度拡散層より前記ゲート電極の近くまで延在するように形成される半導体装置の製造方法が提供される。
102 素子分離膜
103 第1低濃度拡散層
104 第2低濃度拡散層
105 ゲート絶縁膜
106 ゲート電極
107 拡散層
108 第2高濃度拡散層
109 第1高濃度拡散層
110 層間絶縁膜
111a コンタクト
111b コンタクト
111c コンタクト
112 第2埋込層
113a 配線
113b 配線
114 第1埋込層
115 レジストパターン
120 マスクパターン
122 レジストパターン
124 レジストパターン
126 レジストパターン
128 レジストパターン
130 レジストパターン
201 基板
Claims (6)
- 基板と、
前記基板上に形成されたゲート絶縁膜と、
前記ゲート絶縁膜上に形成されたゲート電極と、
前記基板に形成され、平面視において前記ゲート電極を介して互いに対向している第1導電型の第1高濃度拡散層及び第1導電型の第2高濃度拡散層と、
前記第1高濃度拡散層を内側に含むように、前記第1高濃度拡散層より広くかつ深く形成された第1導電型の第1低濃度拡散層と、
を備え、
前記第1高濃度拡散層は、平面視で前記ゲート電極から離間しており、
前記第1低濃度拡散層は、平面視において前記第1高濃度拡散層よりも前記ゲート電極の近くまで形成されており、
さらに、
前記第1低濃度拡散層の中に前記第1高濃度拡散層より深い領域で、前記第1高濃度拡散層の下方から前記ゲート電極に向けて延在しており、前記第1低濃度拡散層より不純物濃度が高い第1導電型の第1埋込層と、
前記第1低濃度拡散層の中に形成され、前記第1埋込層と前記第1高濃度拡散層とを接続する第1導電型の第2埋込層と、
を備える半導体装置。 - 請求項1に記載の半導体装置において、
前記第1高濃度拡散層はドレインであり、前記第2高濃度拡散層はソースである半導体装置。 - 請求項1又は2に記載の半導体装置において、
前記第1低濃度拡散層は、平面視で前記ゲート絶縁膜の一部と重なっており、
前記第1埋込層は、平面視で前記ゲート絶縁膜の一部と重なっている半導体装置。 - 請求項1〜3のいずれか一つに記載の半導体装置において、
平面視において前記基板のうち前記ゲート絶縁膜が形成されている領域と前記第1高濃度拡散層が形成されている領域とを相互に分離する素子分離領域をさらに備える半導体装置。 - 請求項1〜4のいずれか一つに記載の半導体装置において、
前記第2高濃度拡散層を内側に含むように、前記第2高濃度拡散層より広くかつ深く形成された第2導電型の第2低濃度拡散層をさらに備える半導体装置。 - 基板に第1導電型の第1低濃度拡散層を形成する工程と、
前記第1低濃度拡散層に、第1導電型の第1埋込層を形成する工程と、
前記基板に、平面視において前記第1低濃度拡散層と隣り合うようにゲート絶縁膜及びゲート電極を形成する工程と、
前記第1低濃度拡散層に、下端が前記第1埋込層に接続していて前記第1埋込層の上方に向けて延伸している第1導電型の第2埋込層を形成する工程と、
前記第1低濃度拡散層の中に第1導電型の第1高濃度拡散層を、前記第1低濃度拡散層より浅く、底面が前記第2埋込層に接続するように、かつ平面視で前記ゲート電極から離間するように形成するとともに、前記ゲート電極を介して前記第1高濃度拡散層とは逆側に第2高濃度拡散層を形成する工程と、
を備え、
前記第1埋込層は、平面視で前記第1高濃度拡散層より前記ゲート電極の近くまで延在するように形成される半導体装置の製造方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009257786A JP5784269B2 (ja) | 2009-11-11 | 2009-11-11 | 半導体装置及びその製造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009257786A JP5784269B2 (ja) | 2009-11-11 | 2009-11-11 | 半導体装置及びその製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2011103376A true JP2011103376A (ja) | 2011-05-26 |
JP5784269B2 JP5784269B2 (ja) | 2015-09-24 |
Family
ID=44193601
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009257786A Expired - Fee Related JP5784269B2 (ja) | 2009-11-11 | 2009-11-11 | 半導体装置及びその製造方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5784269B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2015162472A (ja) * | 2014-02-26 | 2015-09-07 | トヨタ自動車株式会社 | 半導体装置 |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH10506755A (ja) * | 1994-09-27 | 1998-06-30 | マイクレル,インコーポレーテッド | エンハンストドリフト領域を備える高電圧横型dmosデバイス |
JPH11103057A (ja) * | 1997-03-17 | 1999-04-13 | Toshiba Corp | 半導体装置 |
JPH11103058A (ja) * | 1997-07-31 | 1999-04-13 | Toshiba Corp | 半導体装置 |
JP2004214611A (ja) * | 2002-12-18 | 2004-07-29 | Denso Corp | 半導体装置およびその製造方法 |
JP2005026664A (ja) * | 2003-06-13 | 2005-01-27 | Denso Corp | 半導体装置およびその製造方法 |
JP2009105374A (ja) * | 2007-10-05 | 2009-05-14 | Sharp Corp | 半導体装置 |
JP2009152442A (ja) * | 2007-12-21 | 2009-07-09 | Panasonic Corp | 半導体装置及びその製造方法 |
JP2009539259A (ja) * | 2006-05-31 | 2009-11-12 | アドバンスト・アナロジック・テクノロジーズ・インコーポレイテッド | 高圧バイポーラcmos−dmos集積回路装置およびこれを形成するためのモジュール式方法 |
-
2009
- 2009-11-11 JP JP2009257786A patent/JP5784269B2/ja not_active Expired - Fee Related
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH10506755A (ja) * | 1994-09-27 | 1998-06-30 | マイクレル,インコーポレーテッド | エンハンストドリフト領域を備える高電圧横型dmosデバイス |
JPH11103057A (ja) * | 1997-03-17 | 1999-04-13 | Toshiba Corp | 半導体装置 |
JPH11103058A (ja) * | 1997-07-31 | 1999-04-13 | Toshiba Corp | 半導体装置 |
JP2004214611A (ja) * | 2002-12-18 | 2004-07-29 | Denso Corp | 半導体装置およびその製造方法 |
JP2005026664A (ja) * | 2003-06-13 | 2005-01-27 | Denso Corp | 半導体装置およびその製造方法 |
JP2009539259A (ja) * | 2006-05-31 | 2009-11-12 | アドバンスト・アナロジック・テクノロジーズ・インコーポレイテッド | 高圧バイポーラcmos−dmos集積回路装置およびこれを形成するためのモジュール式方法 |
JP2009105374A (ja) * | 2007-10-05 | 2009-05-14 | Sharp Corp | 半導体装置 |
JP2009152442A (ja) * | 2007-12-21 | 2009-07-09 | Panasonic Corp | 半導体装置及びその製造方法 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2015162472A (ja) * | 2014-02-26 | 2015-09-07 | トヨタ自動車株式会社 | 半導体装置 |
Also Published As
Publication number | Publication date |
---|---|
JP5784269B2 (ja) | 2015-09-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI438898B (zh) | 自我對準之互補雙擴散金氧半導體 | |
JP5307973B2 (ja) | 半導体装置 | |
TWI229941B (en) | High voltage metal-oxide semiconductor device | |
JP2010062564A (ja) | ポリエミッタ型バイポーラトランジスタ、bcd素子、ポリエミッタ型バイポーラトランジスタの製造方法及びbcd素子の製造方法 | |
JP2008130983A (ja) | 半導体装置およびその製造方法 | |
JP4308096B2 (ja) | 半導体装置及びその製造方法 | |
US7705399B2 (en) | Semiconductor device with field insulation film formed therein | |
JP4171251B2 (ja) | 半導体装置及びその製造方法 | |
WO2015008444A1 (ja) | 半導体装置 | |
JP2001308321A (ja) | 半導体装置とその製造方法 | |
KR20110078621A (ko) | 반도체 소자 및 그 제조 방법 | |
JP4477309B2 (ja) | 高耐圧半導体装置及びその製造方法 | |
JP2010118622A (ja) | 半導体装置及びその製造方法 | |
JP2009152442A (ja) | 半導体装置及びその製造方法 | |
TWI605586B (zh) | 橫向雙擴散金屬氧化物半導體元件及其製造方法 | |
TWI608546B (zh) | 橫向雙擴散金屬氧化物半導體元件及其製造方法 | |
KR100922557B1 (ko) | Cmos 트랜지스터 및 그 제조 방법 | |
JP5784269B2 (ja) | 半導体装置及びその製造方法 | |
KR100940643B1 (ko) | 반도체 소자의 제조방법 | |
JP2009302114A (ja) | 半導体装置及びその製造方法 | |
JP2006229182A (ja) | 半導体装置及びその製造方法 | |
JP2007115791A (ja) | 半導体装置およびその製造方法 | |
JP6243748B2 (ja) | 半導体素子及びその製造方法 | |
JP2010199424A (ja) | 半導体装置および半導体装置の製造方法 | |
KR20110078531A (ko) | 고전압 반도체 소자 및 고전압 반도체 소자의 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20120730 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20130829 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130903 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20131030 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20140415 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140702 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20140709 |
|
A912 | Re-examination (zenchi) completed and case transferred to appeal board |
Free format text: JAPANESE INTERMEDIATE CODE: A912 Effective date: 20140912 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150619 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150722 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5784269 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |