JP2011030058A5 - クロックデータリカバリ回路 - Google Patents
クロックデータリカバリ回路 Download PDFInfo
- Publication number
- JP2011030058A5 JP2011030058A5 JP2009175228A JP2009175228A JP2011030058A5 JP 2011030058 A5 JP2011030058 A5 JP 2011030058A5 JP 2009175228 A JP2009175228 A JP 2009175228A JP 2009175228 A JP2009175228 A JP 2009175228A JP 2011030058 A5 JP2011030058 A5 JP 2011030058A5
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- data recovery
- pseudo lock
- clock data
- recovery circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Claims (1)
- 所定のパターンを含むシリアルデータを受け取り、クロック信号に同期して前記シリアルデータをサンプリングしてサンプルドデータを生成するレシーバ回路と、
前記サンプルドデータに基づいてクロックデータリカバリを行い、前記クロック信号を生成するPLL回路と、
前記サンプルドデータに含まれる擬似ロックパターンを検出することによって、前記PLL回路の擬似ロックを検出する擬似ロック検出回路と
を備え、
前記擬似ロックパターンは、前記PLL回路の擬似ロックが発生している場合に前記レシーバ回路が前記所定のパターンをサンプリングする結果得られるパターンである
クロックデータリカバリ回路。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009175228A JP5385718B2 (ja) | 2009-07-28 | 2009-07-28 | クロックデータリカバリ回路 |
US12/819,776 US8760577B2 (en) | 2009-07-28 | 2010-06-21 | Clock data recovery circuit and display device |
KR1020100059915A KR101270916B1 (ko) | 2009-07-28 | 2010-06-24 | 클록 데이터 복원 회로 및 디스플레이 디바이스 |
TW099121299A TWI440350B (zh) | 2009-07-28 | 2010-06-29 | 時脈資料回復電路及顯示裝置 |
CN201010221371.4A CN101986567B (zh) | 2009-07-28 | 2010-06-30 | 时钟数据恢复电路和显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009175228A JP5385718B2 (ja) | 2009-07-28 | 2009-07-28 | クロックデータリカバリ回路 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2011030058A JP2011030058A (ja) | 2011-02-10 |
JP2011030058A5 true JP2011030058A5 (ja) | 2012-04-05 |
JP5385718B2 JP5385718B2 (ja) | 2014-01-08 |
Family
ID=43526666
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009175228A Expired - Fee Related JP5385718B2 (ja) | 2009-07-28 | 2009-07-28 | クロックデータリカバリ回路 |
Country Status (5)
Country | Link |
---|---|
US (1) | US8760577B2 (ja) |
JP (1) | JP5385718B2 (ja) |
KR (1) | KR101270916B1 (ja) |
CN (1) | CN101986567B (ja) |
TW (1) | TWI440350B (ja) |
Families Citing this family (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9407426B2 (en) * | 2009-11-12 | 2016-08-02 | Oe Solutions America, Inc. | Optical network interface, module and engine |
US8724764B2 (en) * | 2012-05-30 | 2014-05-13 | Xilinx, Inc. | Distortion tolerant clock and data recovery |
KR101306468B1 (ko) * | 2012-09-27 | 2013-09-17 | 하은정 | 선박블록 지지용 지그 |
JP6121135B2 (ja) * | 2012-10-31 | 2017-04-26 | ラピスセミコンダクタ株式会社 | 同期化回路及びこれを含むクロックデータリカバリ回路 |
TWI484318B (zh) | 2013-02-07 | 2015-05-11 | Phison Electronics Corp | 時脈資料回復電路模組及資料回復時脈的產生方法 |
US9312865B2 (en) | 2013-12-05 | 2016-04-12 | Samsung Display Co., Ltd. | Bimodal serial link CDR architecture |
CN103684447B (zh) * | 2014-01-07 | 2017-01-04 | 英特格灵芯片(天津)有限公司 | 时钟数据恢复电路及数据锁定的判断方法 |
JP5799320B1 (ja) * | 2014-03-31 | 2015-10-21 | 株式会社アクセル | 画像データ伝送制御方法及び画像表示処理装置 |
JP6371096B2 (ja) | 2014-04-09 | 2018-08-08 | ザインエレクトロニクス株式会社 | 受信装置 |
JP6476659B2 (ja) * | 2014-08-28 | 2019-03-06 | 富士通株式会社 | 信号再生回路および信号再生方法 |
US9898561B2 (en) * | 2015-05-27 | 2018-02-20 | Altera Corporation | Behavioral simulation model for clock-data recovery phase-locked loop |
JP6451542B2 (ja) * | 2015-07-29 | 2019-01-16 | 京セラドキュメントソリューションズ株式会社 | データ送受信装置及びこれを備えた画像形成装置 |
TWI608721B (zh) * | 2015-12-29 | 2017-12-11 | 安南帕斯公司 | 雙向通訊方法及使用該方法之雙向通訊裝置 |
EP3217555A1 (en) * | 2016-03-07 | 2017-09-13 | Nxp B.V. | Data conversion |
JP7186708B2 (ja) * | 2017-09-11 | 2022-12-09 | ソニーセミコンダクタソリューションズ株式会社 | データ受信装置 |
TWI665652B (zh) * | 2018-04-30 | 2019-07-11 | 瑞鼎科技股份有限公司 | 源極驅動器及其操作方法 |
CN111326098B (zh) * | 2020-04-08 | 2022-10-04 | Tcl华星光电技术有限公司 | 源极驱动控制方法、装置及显示终端 |
TWI768714B (zh) * | 2021-02-17 | 2022-06-21 | 奇景光電股份有限公司 | 頻率鎖定錯誤偵測電路、頻率鎖定錯誤偵測方法和顯示驅動電路 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04132048A (ja) * | 1990-09-20 | 1992-05-06 | Canon Inc | Pll擬似ロック検出回路 |
JPH06338790A (ja) * | 1993-05-31 | 1994-12-06 | Sony Corp | 同期クロック再生回路 |
US6044123A (en) * | 1996-10-17 | 2000-03-28 | Hitachi Micro Systems, Inc. | Method and apparatus for fast clock recovery phase-locked loop with training capability |
JP3575929B2 (ja) * | 1996-10-21 | 2004-10-13 | 株式会社東芝 | 復調器 |
JP3462084B2 (ja) * | 1998-05-14 | 2003-11-05 | 富士通株式会社 | バイフェーズ符号信号識別装置 |
JP2005318014A (ja) | 2004-04-26 | 2005-11-10 | Sony Corp | 擬似ロック検出回路および擬似ロック検出方法、pll回路およびクロックデータリカバリ方法、通信装置および通信方法、並びに、光ディスク再生装置および光ディスク再生方法 |
US7038488B1 (en) * | 2004-04-30 | 2006-05-02 | Altera Corporation | Programmable logic device with transceiver and reconfigurable PLL |
JP2008276132A (ja) * | 2007-05-07 | 2008-11-13 | Nec Electronics Corp | ドットクロック発生回路、半導体装置及びドットクロック発生方法 |
JP2009015103A (ja) * | 2007-07-06 | 2009-01-22 | Nec Electronics Corp | 表示制御装置及びその制御方法 |
JP2009049752A (ja) * | 2007-08-21 | 2009-03-05 | Nec Electronics Corp | 映像信号処理装置、映像信号処理方法、及び表示装置 |
-
2009
- 2009-07-28 JP JP2009175228A patent/JP5385718B2/ja not_active Expired - Fee Related
-
2010
- 2010-06-21 US US12/819,776 patent/US8760577B2/en active Active
- 2010-06-24 KR KR1020100059915A patent/KR101270916B1/ko not_active IP Right Cessation
- 2010-06-29 TW TW099121299A patent/TWI440350B/zh not_active IP Right Cessation
- 2010-06-30 CN CN201010221371.4A patent/CN101986567B/zh not_active Expired - Fee Related
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2011030058A5 (ja) | クロックデータリカバリ回路 | |
JP2010288235A5 (ja) | 半導体装置 | |
JP2011041121A5 (ja) | 送受信装置 | |
ATE505846T1 (de) | Musterabhängiger phasendetektor zur taktwiedergewinnung | |
WO2007056677A3 (en) | Detection of time-frequency codes using a spectrogram | |
WO2008140791A3 (en) | Computation of phase relationship by clock sampling | |
WO2011088368A3 (en) | Frequency and phase acquisition of a clock and data recovery circuit without an external reference clock | |
JP2011103678A5 (ja) | ||
TW200723816A (en) | Methods and apparatus for clock synchronization and data recovery in a receiver | |
JP2016522499A5 (ja) | ||
EP2317515A3 (en) | Phase detector for timing recovery loop | |
WO2010138199A3 (en) | Method and apparatus for symbol timing recovery | |
JP2011220998A5 (ja) | 相関演算方法、衛星信号捕捉方法、相関演算回路及び電子機器 | |
WO2012145117A3 (en) | Memory components and controllers that calibrate multiphase synchronous timing references | |
WO2012058010A3 (en) | Pll dual edge lock detector | |
WO2012138509A3 (en) | Techniques for reducing duty cycle distortion in periodic signals | |
WO2010057070A3 (en) | Method of deep resistivity transient measurment while drilling | |
DE502008002984D1 (de) | Verfahren und vorrichtung zur taktrückgewinnung | |
EP2833552A3 (en) | Apparatus and methods for on-die instrumentation | |
DE602006001076D1 (de) | Taktdatenrückgewinnungsschaltung mit Sperren eines Schaltungskreises | |
GB201012113D0 (en) | Method for recovering molybdenum and cobalt | |
EP2615770A3 (en) | Fast acquisition of frame timing and frequency | |
WO2008111241A1 (ja) | クロック・データ再生回路 | |
JP2008154285A5 (ja) | ||
WO2010004055A3 (en) | Methods for fast and low-power uwb ir baseband receiver synchronization |