TWI665652B - 源極驅動器及其操作方法 - Google Patents

源極驅動器及其操作方法 Download PDF

Info

Publication number
TWI665652B
TWI665652B TW107114710A TW107114710A TWI665652B TW I665652 B TWI665652 B TW I665652B TW 107114710 A TW107114710 A TW 107114710A TW 107114710 A TW107114710 A TW 107114710A TW I665652 B TWI665652 B TW I665652B
Authority
TW
Taiwan
Prior art keywords
delay
signal
signals
delayed
source driver
Prior art date
Application number
TW107114710A
Other languages
English (en)
Other versions
TW201946040A (zh
Inventor
顏育男
林余俊
黃智全
Original Assignee
瑞鼎科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 瑞鼎科技股份有限公司 filed Critical 瑞鼎科技股份有限公司
Priority to TW107114710A priority Critical patent/TWI665652B/zh
Priority to CN201810494171.2A priority patent/CN110415633A/zh
Application granted granted Critical
Publication of TWI665652B publication Critical patent/TWI665652B/zh
Publication of TW201946040A publication Critical patent/TW201946040A/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

一種源極驅動器的操作方法包括:相應於一時脈資料恢復電路根據一顯示資料產生的一時脈訊號的頻率,提供一參考訊號;相應於該參考訊號,對一觸發訊號進行複數次延遲操作,以產生複數延遲訊號;根據該些延遲訊號提供複數輸出控制訊號;以及分別相應於該些輸出控制訊號,輸出複數資料電壓至複數像素電路。

Description

源極驅動器及其操作方法
本案涉及一種電子裝置及方法。具體而言,本案涉及一種源極驅動器及其操作方法。
隨著科技的發展,顯示裝置已廣泛地應用在人們的生活當中。
典型的顯示裝置,可包括閘極驅動電路與源極驅動電路。閘極驅動電路用以提供閘極訊號至主動區,以令主動區的像素電路之開關開啟。源極驅動電路用以提供資料電壓至主動區中開關開啟的像素電路,以令主動區中的像素電路相應於資料電壓的電壓進行顯示。
然而,由於源極驅動電路傳遞資料電壓至同列像素電路的傳遞路徑長度彼此不同,導致同時輸出的資料電壓抵達同列像素電路的時間不一致。如此一來,將對影像品質造成影響。
本案一實施態樣涉及一種顯示裝置的源極驅動器。根據本案一實施例,顯示裝置的源極驅動器包括:一參考訊號提供單元、一延遲模組、及一輸出模組。該參考訊號提供單元用以相應於一時脈資料恢復電路根據一顯示資料產生的一時脈訊號的頻率,提供一參考訊號。該延遲模組用以相應於該參考訊號,對一觸發訊號進行複數次延遲操作,以產生複數延遲訊號,並用以根據該些延遲訊號提供複數輸出控制訊號,其中該些輸出控制訊號相對於該觸發訊號所延遲的複數期間部分或全部彼此不同。該輸出模組用以分別相應於該些輸出控制訊號,輸出複數資料電壓至複數像素電路。
本案另一實施態樣涉及一種顯示裝置的源極驅動器。根據本案一實施例,源極驅動器包括一延遲模組及一輸出模組。該延遲模組用以對一觸發訊號進行複數次延遲操作,以產生複數延遲訊號,並用以根據該些延遲訊號提供複數輸出控制訊號,其中該些輸出控制訊號相對於該觸發訊號所延遲的複數期間部分或全部彼此不同。該輸出模組用以分別相應於該些輸出控制訊號,輸出複數資料電壓至複數像素電路。該延遲模組更用以根據至少一選擇訊號,決定對該觸發訊號的該些延遲操作中的至少一者的至少一延遲時間。
本案另一實施態樣涉及一種源極驅動器的操作方法。根據本案一實施例,操作方法包括:相應於一時脈 資料恢復電路根據一顯示資料產生的一時脈訊號的頻率,提供一參考訊號;相應於該參考訊號,對一觸發訊號進行複數次延遲操作,以產生複數延遲訊號;根據該些延遲訊號提供複數輸出控制訊號,其中該些輸出控制訊號相對於該觸發訊號所延遲的複數期間部分或全部彼此不同;以及分別相應於該些輸出控制訊號,輸出複數資料電壓至複數像素電路。
透過應用上述一實施例,資料電壓即可依實際需要進行延遲,而使資料電壓能大致同時抵達同列像素電路。
10‧‧‧顯示裝置
40‧‧‧閘極驅動電路
104‧‧‧主動區
106‧‧‧像素電路
SD‧‧‧源極驅動電路
G(1)-G(N)‧‧‧閘極訊號
D(1)-D(M)‧‧‧資料電壓
A‧‧‧節點
B‧‧‧節點
CRC‧‧‧時脈資料回復電路
RFU‧‧‧參考訊號提供單元
DLU‧‧‧延遲模組
OPU‧‧‧輸出模組
DT‧‧‧顯示資料
CLK‧‧‧時脈訊號
REF‧‧‧參考訊號
STB‧‧‧觸發訊號
ST1-STn‧‧‧輸出控制訊號
DU1-DUn‧‧‧延遲單元
OPC1-OPCn‧‧‧輸出單元
LTC1-LTCn‧‧‧開關單元
DL1、…DL2、…、DLn-1‧‧‧延遲訊號
DR1、DR2‧‧‧方向
DC1-DC3‧‧‧延遲元件
MUX‧‧‧多工器
WKS1-WKS3‧‧‧工作訊號
SEL‧‧‧選擇訊號
SWU‧‧‧切換訊號產生器
SW1-SWn‧‧‧切換訊號
200‧‧‧方法
S1-S4‧‧‧操作
第1圖為根據本案一實施例所繪示的顯示裝置的示意圖;第2圖為根據本案一實施例所繪示的源極驅動器的示意圖;第3A圖為根據本案一實施例所繪示的源極驅動器的部份示意圖;第3B圖為根據本案一實施例所繪示的源極驅動器的訊號波型圖;第4圖為根據本案一實施例所繪示的延遲元件的示意圖;第5A圖為根據本案一實施例所繪示的源極驅動器的部 份示意圖;第5B圖為根據本案一實施例所繪示的源極驅動器的訊號波型圖;第6A圖為根據本案一實施例所繪示的源極驅動器的部份示意圖;第6B圖為根據本案一實施例所繪示的源極驅動器的訊號波型圖;及第7圖為根據本發明一實施例所繪示的源極驅動器的操作方法的流程圖。
以下將以圖式及詳細敘述清楚說明本揭示內容之精神,任何所屬技術領域中具有通常知識者在瞭解本揭示內容之實施例後,當可由本揭示內容所教示之技術,加以改變及修飾,其並不脫離本揭示內容之精神與範圍。
關於本文中所使用之『第一』、『第二』、...等,並非特別指稱次序或順位的意思,亦非用以限定本發明,其僅為了區別以相同技術用語描述的元件或操作。
關於本文中所使用之『電性耦接』,可指二或多個元件相互直接作實體或電性接觸,或是相互間接作實體或電性接觸,而『電性耦接』還可指二或多個元件相互操作或動作。
關於本文中所使用之『包含』、『包括』、『具有』、『含有』等等,均為開放性的用語,即意指包含但 不限於。
關於本文中所使用之『及/或』,係包括所述事物的任一或全部組合。
關於本文中所使用之方向用語,例如:上、下、左、右、前或後等,僅是參考附加圖式的方向。因此,使用的方向用語是用來說明並非用來限制本案。
關於本文中所使用之用詞(terms),除有特別註明外,通常具有每個用詞使用在此領域中、在此揭露之內容中與特殊內容中的平常意義。某些用以描述本揭露之用詞將於下或在此說明書的別處討論,以提供本領域技術人員在有關本揭露之描述上額外的引導。
第1圖為根據本案一實施例所繪示的顯示裝置10的示意圖。在本實施例中,顯示裝置10包括像素電路106、源極驅動電路SD、以及閘極驅動電路40。像素電路106以矩陣形式排列,設置於主動區104中。在本實施例中,閘極驅動電路40逐列提供閘極訊號G(1)-G(N)至像素電路106,以逐列開啟像素電路106中的像素電路106的開關。源極驅動電路SD提供資料電壓D(1)-D(M)至開關開啟的像素電路106,以令此些像素電路106相應於資料電壓D(1)-D(M)進行顯示,其中N、M為自然數。應注意到,在本實施例中,雖以2個源極驅動電路SD為例進行說明,然而其它源極驅動電路SD的數量,如1個或多於2個,亦在本案範圍之中。
在一些做法中,由於傳遞資料電壓D(1)-D(M) 至同列像素電路106的傳遞路徑長度彼此不同,故若資料電壓D(1)-D(M)同時輸出,其抵達同列的像素電路106的時間將不一致,而對影像品質造成影響。舉例而言,如第1圖所示,若源極驅動電路SD同時輸出資料電壓D(1)與資料電壓D(x),則由於傳遞路徑長度不同(例如資料電壓D(1)抵達節點A的傳遞路徑長於資料電壓D(x)抵達節點B的傳遞路徑),資料電壓D(1)與資料電壓D(x)分別抵達A點與B點的時間不同,而影響影像品質。
在本案一實施例中,源極驅動電路SD可藉由對資料電壓D(1)-D(M)分別進行不同延遲,以使資料電壓D(1)-D(M)能大致同時抵達同列像素電路。如此一來,可使像素電路106的操作更為準確,而提高影像品質。
參照第2圖,第2圖為根據本案一實施例所繪示的一個源極驅動電路SD的示意圖。應注意到,此處雖以輸出資料電壓D(1)-D(n)的源極驅動電路SD為例進行說明,然其它源極驅動電路SD亦可具有相似架構及功能。
在本實施例中,源極驅動電路SD用以接收顯示資料DT,並根據顯示資料DT產生提供至像素電路106的資料電壓D(1)-D(n)。在一實施例中,資料電壓D(1)-D(n)分別對應於位於源極驅動電路SD一側的複數輸出腳位(pin)。此外,在一實施例中,每一資料電壓D(1)-D(n)傳遞至同列像素電路106的距離大致隨其所對應的輸出腳位的位置改變。例如,對應於兩側輸出腳位的資料電壓D(1)、D(n)傳遞至同列像素電路106的距離遠於對應於中央輸出 腳位的資料電壓D(x)傳遞至同列像素電路106的距離。
在本實施例中,源極驅動電路SD包括時脈資料回復電路CRC、參考訊號提供單元RFU、延遲模組DLU、及輸出模組OPU。在本實施例中,參考訊號提供單元RFU電性連接於時脈資料回復電路CRC與延遲模組DLU之間,且延遲模組DLU電性連接於參考訊號提供單元RFU與輸出模組OPU之間。
在一實施例中,時脈資料回復電路CRC用以接收顯示資料DT,並根據顯示資料DT產生一時脈訊號CLK。在一實施例中,時脈訊號CLK與顯示資料DT的時脈具大致相同頻率。在一實施例中,時脈訊號CLK相應於顯示資料DT的時脈。在一實施例中,時脈資料回復電路CRC是利用一內部或外部鎖相迴路產生對應於顯示資料DT的時脈的時脈訊號CLK。
在一實施例中,參考訊號提供單元RFU用以接收時脈訊號CLK,並根據時脈訊號CLK提供參考訊號REF。在一實施例中,參考訊號REF可包括參考電壓及/或參考電流,但不以此為限。在一實施例中,參考訊號提供單元RFU是根據時脈訊號CLK的頻率改變參考訊號REF的大小。例如,時脈訊號CLK的頻率越高,參考訊號REF的大小(如參考電壓及/或參考電流的大小)越高;時脈訊號CLK的頻率越低,參考訊號REF的大小(如參考電壓及/或參考電流的大小)越低。
在一實施例中,參考訊號提供單元RFU可整合 於時脈資料回復電路CRC中,亦可獨立設置於時脈資料回復電路CRC外,本案不以上述實施例為限。
在一實施例中,延遲模組DLU接收參考訊號REF及觸發訊號STB,並相應於參考訊號REF,對觸發訊號STB進行複數次延遲操作,以分別產生複數延遲訊號(如第3圖中的延遲訊號DL1、…DL2、…、DLn-1)。在一實施例中,此些延遲訊號相對於觸發訊號STB所延遲的期間部分或全部彼此不同。
此外,在一實施例中,延遲模組DLU可根據觸發訊號STB及/或前述延遲訊號,提供輸出控制訊號ST1-STn至輸出模組OPU。在一實施例中,輸出控制訊號ST1-STn相對於觸發訊號STB所延遲的期間部分或全部彼此不同。
以另一角度而言,在一實施例中,延遲模組DLU是相應於參考訊號REF,對觸發訊號STB進行複數次延遲操作,以產生輸出控制訊號ST1-STn中的部份或全部至輸出模組OPU。
在一實施例中,延遲模組DLU是相應於參考訊號REF的大小改變對觸發訊號STB的前述延遲操作中的部份或全部的延遲時間。在一實施例中,延遲模組DLU是相應於參考訊號REF中的參考電流及/或參考電壓的大小,改變對觸發訊號STB的前述延遲操作中的部份或全部的延遲時間。
在一實施例中,觸發訊號STB為脈波,且前述 複數延遲訊號分別為觸發訊號STB受前述延遲操作中的一或多次所延遲的脈波。在一實施例中,前述延遲訊號的上升緣(raising edge)及/或下降緣(falling edge)的時間點與觸發訊號STB的上升緣及/或下降緣的時間點不同。在一實施例中,前述延遲訊號的上升緣及/或下降緣的時間點部分或全部彼此不同。
在一實施例中,觸發訊號STB為脈波,且前述複數輸出控制訊號ST1-STn中的部分或全部分別為觸發訊號STB受前述延遲操作中的一或多次所延遲的脈波。在一實施例中,前述輸出控制訊號ST1-STn的上升緣及/或下降緣的時間點部分或全部彼此不同。
在一實施例中,輸出模組OPU用以接收資料電壓D(1)-D(n),並用以相應於輸出控制訊號ST1-STn輸出資料電壓D(1)-D(n)。在一實施例中,輸出模組OPU是分別相應於前述輸出控制訊號ST1-STn的上升緣或下降緣的時間點,輸出資料電壓D(1)-D(n)。
由於延遲模組DLU提供前述輸出控制訊號ST1-STn的時間部分或全部不同,輸出模組OPU輸出資料電壓D(1)-D(n)的時間部分或全部不同。
透過應用上述一實施例,即可使源極驅動電路SD得以調整輸出模組OPU輸出資料電壓D(1)-D(n)的時間。如此一來,源極驅動電路SD即可使對應傳遞路徑較長的資料電壓(如資料電壓D(1)、D(n))具有較短延遲,並使對應傳遞路徑較短的資料電壓(如資料電壓D(x))具有較長 延遲,而使資料電壓D(1)-D(n)能大致同時抵達同列像素電路106。
在以下段落中,將參照第3A圖及第3B圖,對本案一實施例的進一步細節進行說明,然本案不以此為限。
在一實施例中,延遲模組DLU具有複數延遲單元DU1-DUn。在一實施例中,輸出模組OPU具有複數輸出單元OPC1-OPCn與複數開關單元LTC1-LTCn。延遲單元DU1-DUn可分為兩個群組,其中第一群組(包括延遲單元DU1-DU3)彼此電性串聯連接,且第二群組(包括延遲單元DUn-1、DUn)彼此電性串聯連接。
在一實施例中,在第一群組中,每一延遲單元用以相應於參考訊號REF進行一次前述延遲操作,以產生前述延遲訊號。舉例而言,延遲單元DU1相應於參考訊號REF對觸發訊號STB進行延遲操作,以產生延遲訊號DL1;且延遲單元DU2相應於參考訊號REF對延遲訊號DL1進行延遲操作,以產生延遲訊號DL2,並傳送延遲訊號DL2至次一延遲單元(如延遲單元DU3),其餘可類推。其中,延遲訊號DL1可視為是對觸發訊號STB進行1次延遲操作後的延遲訊號,且延遲訊號DL2可視為是對觸發訊號STB進行2次延遲操作後的延遲訊號。
類似地,在第二群組中,每一延遲單元用以相應於參考訊號REF進行一次前述延遲操作,以產生前述延遲訊號。舉例而言,延遲單元DUn相應於參考訊號REF對觸發訊號STB進行延遲操作,以產生延遲訊號DLn-1;且 延遲單元DUn-1相應於參考訊號REF對延遲訊號DLn-1進行延遲操作,以產生延遲訊號DLn-2,並傳送延遲訊號DL2至次一延遲單元,其餘可類推。其中,延遲訊號DLn-1可視為是對觸發訊號STB進行1次延遲操作後的延遲訊號,且延遲訊號DLn-2可視為是對觸發訊號STB進行2次延遲操作後的延遲訊號。
應注意到,在一些實施例中,延遲單元DUn亦可對不同於觸發訊號STB的其它觸發訊號進行延遲,且本案不以上述實施例為限。
此外,在一些實施例中,同樣是藉由對觸發訊號STB一次延遲操作而得到的延遲訊號DLn-1與延遲訊號DL1的上升緣的時間點可彼此相同或不同,且其下降緣的時間點可彼此相同或不同。
在一實施例中,每一延遲單元DU1-DUn分別對應輸出單元OPC1-OPCn中的一者與開關單元LTC1-LTCn中的一者。例如,延遲單元DU1對應輸出單元OPC1與開關單元LTC1,且延遲單元DU2對應輸出單元OPC2與開關單元LTC2。其餘可類推。
在一實施例中,每一延遲單元DU1-DUn分別根據其所接收到的觸發訊號STB或延遲訊號,提供輸出控制訊號ST1-STn。例如,在本實施例中,延遲單元DU1根據觸發訊號STB產生輸出控制訊號ST1,且延遲單元DU2根據延遲訊號DL1提供輸出控制訊號ST2。在一實施例中,每一延遲單元DU1-DUn可分別將其所接收到的觸發訊號 STB或延遲訊號直接做為輸出控制訊號ST1-STn。
然而,在不同實施例中,延遲單元DU1-DUn亦可根據其所輸出的延遲訊號提供輸出控制訊號ST1-STn。例如,延遲單元DU2根據其所輸出的延遲訊號DL2提供輸出控制訊號ST2。
在一實施例中,輸出單元OPC1-OPCn用以分別接收並緩衝資料電壓D(1)-D(n),以持續輸出資料電壓D(1)-D(n)。在一實施例中,輸出單元OPC1-OPCn可為緩衝器(buffer)。在一實施例中,輸出單元OPC1-OPCn可用操作放大器實現。
在一實施例中,開關單元LTC1-LTCn分別電性於輸出單元OPC1-OPCn和像素電路106之間,用以接收來自延遲單元DU1-DUn的輸出控制訊號ST1-STn,並相應於輸出控制訊號ST1-STn阻擋或允許資料電壓D(1)-D(n)輸出至像素電路106。例如,開關單元LTC1相應於輸出控制訊號ST1的下降緣使資料電壓D(1)輸出至像素電路106;且開關單元LTC2相應於輸出控制訊號ST2的下降緣使資料電壓D(2)輸出至像素電路106。其餘可類推。
特別參照第3B圖,在本實施例中,在觸發訊號STB與輸出控制訊號ST1的下降緣相同的情況下,資料電壓D(1)相應於觸發訊號STB的下降緣輸出。而後,資料電壓D(2)相應於經過一次延遲的觸發訊號STB(如延遲訊號DL1)的下降緣輸出。而後,資料電壓D(3)相應於經過兩次延遲的觸發訊號STB(如延遲訊號DL1)的下降緣輸出。其餘 以此類推。
類似地,資料電壓D(n)相應於觸發訊號STB的下降緣輸出。而後,資料電壓D(n-1)相應於經過一次延遲的觸發訊號STB(如延遲訊號DLn-1)的下降緣輸出。其餘以此類推。
以另一角度而言,在本實施例中,第一群組的延遲單元依序提供輸出控制訊號ST1-STn中的相應部份,以令開關單元LTC1-LTCn中的相應部份在方向DR1上依序輸出資料電壓D(1)-D(n)的中的相應部份(參照第3A圖)。並且,第二群組的延遲單元依序提供輸出控制訊號ST1-STn中的相應部份,以令開關單元LTC1-LTCn中的相應部份在方向DR2上依序輸出資料電壓D(1)-D(n)的中的相應部份,其中方向DR2與方向DR1彼此相反。
透過應用上述一實施例,即可使對應傳遞路徑較長的資料電壓(如資料電壓D(1)、D(n))具有較短延遲,並使對應傳遞路徑較短的資料電壓(如資料電壓D(2))具有較長延遲,而使資料電壓D(1)-D(n)能大致同時抵達同列像素電路106。
在以下段落中,將參照第4圖,對本案一實施例的進一步細節進行說明,然本案不以此為限。
應注意到,以下雖以延遲單元DU2為例進行說明,然其它延遲單元亦可具有類似結構與功能。
在一實施例中,延遲單元DU2包括複數延遲元件DC1-DC3以及多工器MUX。在一實施例中,延遲元件 DC1-DC3分別用以接收延遲訊號DL1,並相應於參考訊號REF對延遲訊號DL1進行不同延遲操作,以分別產生相較於延遲訊號DL1具不同延遲時間的工作訊號WKS1-WKS3。
在一實施例中,延遲元件DC1-DC3對延遲訊號DL1進行延遲操作的延遲時間彼此不同。舉例而言,延遲元件DC1可對延遲訊號DL1進行2ns的延遲、延遲元件DC2可對延遲訊號DL1進行4ns的延遲、且延遲元件DC3可對延遲訊號DL1進行6ns的延遲。應注意到,以上數值僅為例示,本案不以此為限。
在一實施例中,多工器MUX可接收此些工作訊號WKS1-WKS3及選擇訊號SEL,並根據選擇訊號SEL,在此些工作訊號WKS1-WKS3中輸出一者作為延遲訊號DL2。在一實施例中,選擇訊號SEL可為預先設置,或相應於資料電壓D(1)-D(n)的傳遞延遲而進行設置,然本案不以此為限。
藉由上述設置,即可相應於資料電壓D(1)-D(n)抵達同列像素電路106的時間,決定延遲單元DU1-DUn的延遲操作之延遲時間,而使設置更為彈性。
應注意到,雖然上述實施例以3個延遲元件為例進行說明,然而其它數量的延遲元件亦在本案範圍之中。
此外,在不同實施例中,延遲單元DU2亦可能僅具有單一延遲元件,且上述多工器MUX及選擇訊號SEL可相應省略,故本案不以前述實施例為限。
另一方面,在一實施例中,延遲元件DC1-DC3亦相應於參考訊號REF改變對延遲訊號DL1進行延遲操作的延遲時間。舉例而言,在輸入至源極驅動器SD的顯示資料DT的時脈頻率較高,而使參考訊號REF較大的情況下,延遲元件DC1可改變為對延遲訊號DL1進行4ns的延遲、延遲元件DC2可改變為對延遲訊號DL1進行8ns的延遲、延遲元件DC3可改變為對延遲訊號DL1進行12ns的延遲。
又舉例而言,在輸入至源極驅動器SD的顯示資料DT的時脈頻率較低,使參考訊號REF較小的情況下,延遲元件DC1可改變為對延遲訊號DL1進行1ns的延遲、延遲元件DC2可改變為對延遲訊號DL1進行2ns的延遲、延遲元件DC3可改變為對延遲訊號DL1進行3ns的延遲。
在一實施例中,延遲元件DC1-DC3可用電流延遲元件實現,且延遲元件DC1-DC3相應於參考訊號REF中的參考電流的大小改變對延遲訊號DL1進行延遲操作的延遲時間,然而其它設置亦在本案範圍之中。
藉由上述設置,即可相應於輸入至源極驅動器SD的顯示資料DT的時脈頻率改變延遲元件DC1-DC3進行延遲操作的延遲時間。
應注意到,在不同實施例中,上述相應於參考訊號REF改變前述延遲操作的延遲時間的功能係可省略,且參考訊號提供單元RFU、參考訊號REF等相應元件及訊號可相應省略,本案不以上述實施例為限。
參照第5A、5B圖。在一實施例中,延遲單元 DU1-DUn更用以分別接收切換訊號SW1-SWn,以決定延遲單元DU1-DUn的延遲訊號接收及輸出方向。
以下舉延遲單元DU2為例進行說明,然其它延遲單元亦可具有類似結構與功能。
在一實施例中,延遲單元DU2具有第一訊號端及第二訊號端。第一訊號端電性連接延遲單元DU1,且第二訊號端電性連接延遲單元DU2。延遲單元DU2用以接收切換訊號SW2。
在一實施例中,在切換訊號SW2具有第一位準(如高位準)時,延遲單元DU1用以延遲來自第一訊號端的延遲訊號DL1,並將延遲後的延遲訊號DL1輸出至第二訊號端作為延遲訊號DL2。在切換訊號SW2具有第二位準(如低位準)時,延遲單元DU1用以延遲來自第二訊號端的延遲訊號DL2,並將延遲後的延遲訊號DL2輸出至第一訊號端作為延遲訊號DL1。
在第5A、5B圖的實施例中,可藉由控制切換訊號SW1-SWn的準位,使延遲單元DU1-DUn的延遲訊號接收及輸出方向彼此相同(如向下),從而使延遲單元DU1-DUn依序提供輸出控制訊號ST1-STn,以令開關單元LTC1-LTCn在方向DR1上依序輸出資料電壓D(1)-D(n)。
類似地,在第6A、6B圖的實施例中,可藉由控制切換訊號SW1-SWn的準位,使延遲單元DU1-DUn的延遲訊號接收及輸出方向彼此相同(如向上),從而使延遲單元DU1-DUn依序提供輸出控制訊號ST1-STn,以令開關單 元LTC1-LTCn在方向DR2上依序輸出資料電壓D(1)-D(n)。
在一實施例中,源極驅動電路SD可更包括切換訊號產生器SWU,用以產生前述切換訊號SW1-SWn。
此外,雖然第3A圖未繪示,然在第3A、3B圖的實施例中,亦可藉由控制切換訊號SW1-SWn的部份準位,使第一群組的延遲單元的延遲訊號接收及輸出方向彼此相同(如向下),以令開關單元LTC1-LTCn的相應部份在方向DR1上依序輸出資料電壓D(1)-D(n)的相應部份。另外,亦可藉由控制切換訊號SW1-SWn的另一部份準位,使第二群組的延遲單元的延遲訊號接收及輸出方向彼此相同(如向上),而不同於第一群組的延遲單元的延遲訊號接收及輸出方向,以令開關單元LTC1-LTCn的相應部份在方向DR2上依序輸出資料電壓D(1)-D(n)的相應部份。
然而,應注意到,在不同實施例中,上述延遲單元DU1-DUn的延遲訊號接收及輸出方向可為固定的或預先設置。在如此設置下,前述切換訊號SW1-SWn及切換訊號產生器SWU可相應省略。
第7圖為根據本發明一實施例所繪示的源極驅動電路的操作方法200的流程圖。
其中,操作方法200可應用於相同或相似於第2圖中所示結構之源極驅動電路。而為使敘述簡單,以下將根據本發明一實施例,以第2圖中的源極驅動電路SD為例進行對操作方法200敘述,然本發明不以此應用為限。
另外,應瞭解到,在本實施方式中所提及的操作方法200的操作,除特別敘明其順序者外,均可依實際需要調整其前後順序,甚至可同時或部分同時執行。
再者,在不同實施例中,此些操作亦可適應性地增加、置換、及/或省略。
在本實施例中,操作方法200包括以下操作。
在操作S1中,源極驅動電路SD相應於時脈資料恢復電路CRC根據顯示資料DT產生的時脈訊號CLK的頻率,提供參考訊號REF。在一實施例中,參考訊號REF的大小相應於時脈訊號CLK的頻率。
在操作S2中,源極驅動電路SD相應於參考訊號REF,對觸發訊號STB進行複數次延遲操作,以產生複數延遲訊號。在一實施例中,此些延遲訊號相對於觸發訊號STB所延遲的期間部分或全部彼此不同。
在操作S3中,源極驅動電路SD根據前述延遲訊號提供複數輸出控制訊號ST1-STn。在一實施例中,輸出控制訊號ST1-STn相對於觸發訊號STB所延遲的期間部分或全部彼此不同。
在操作S4中,源極驅動電路SD分別相應於輸出控制訊號ST1-STn,輸出複數資料電壓D(1)-D(n)至複數像素電路106。
其中,上述操作的具體細節皆可參照前述段落,故在此不贅述。
雖然本發明已以實施例揭露如上,然其並非用 以限定本發明,任何熟習此技藝者,在不脫離本發明之精神和範圍內,當可作各種之更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。

Claims (18)

  1. 一種顯示裝置的源極驅動器,包括:一參考訊號提供單元,用以相應於一時脈資料恢復電路根據一顯示資料產生的一時脈訊號的頻率,提供一參考訊號;一延遲模組,用以相應於該參考訊號,對一觸發訊號進行複數次延遲操作,以產生複數延遲訊號,並用以根據該些延遲訊號提供複數輸出控制訊號,其中該些輸出控制訊號相對於該觸發訊號所延遲的複數期間部分或全部彼此不同;以及一輸出模組,用以分別相應於該些輸出控制訊號,輸出複數資料電壓至複數像素電路;其中該延遲模組包括複數延遲單元,該些延遲單元中的一者具有一第一訊號端及一第二訊號端,並用以接收一切換訊號:在該切換訊號具有一第一位準時,該些延遲單元中的該者用以延遲來自該第一訊號端的該些延遲訊號中的一第一延遲訊號,並將延遲後的該第一延遲訊號輸出至該第二訊號端;且在該切換訊號具有一第二位準時,該些延遲單元中的該者用以延遲來自該第二訊號端的該些延遲訊號中的一第二延遲訊號,並將延遲後的該第二延遲訊號輸出至該第一訊號端。
  2. 如請求項1所述之源極驅動器,其中該延遲模組係相應於該參考訊號改變對該觸發訊號的該些延遲操作的複數延遲時間。
  3. 如請求項1所述之源極驅動器,其中該些延遲單元中的一者包括:複數延遲元件,延遲該些延遲訊號中的一者,以分別產生複數工作訊號,其中該些延遲元件延遲該些延遲訊號中的該者的時間彼此不同;以及一多工器,用以根據一選擇訊號,輸出該些工作訊號中的一者,作為該些延遲訊號中的另一者。
  4. 如請求項3所述之源極驅動器,其中該些延遲元件用以相應於該參考訊號,改變延遲該些延遲訊號中的該者的時間。
  5. 如請求項4所述之源極驅動器,其中該些延遲元件為電流延遲元件,該些延遲元件用以相應於該參考訊號中的一參考電流的大小,改變延遲該些延遲訊號中的該者的時間。
  6. 如請求項5所述之源極驅動器,其中該參考電流的大小隨該時脈資料恢復電路根據該顯示資料產生的該時脈訊號的頻率改變。
  7. 如請求項1至6中任一者所述之源極驅動器,其中該些延遲單元中的一第一群組彼此電性串聯連接,並用以依序產生該些輸出控制訊號中的一第一部份,以令該輸出模組在一第一方向上依序輸出該些資料電壓的一第一部份;且其中該些延遲單元中的一第二群組彼此電性串聯連接,並用以依序產生該些輸出控制訊號中的一第二部份,以令該輸出模組在一第二方向上依序輸出該些資料電壓的一第二部份。
  8. 如請求項1至6中任一者所述之源極驅動器,其中該些延遲單元彼此電性串聯連接,用以依序產生該些輸出控制訊號,以令該輸出模組在一第一方向上依序輸出該些資料電壓。
  9. 一種顯示裝置的源極驅動器,包括:一延遲模組,用以對一觸發訊號進行複數次延遲操作,以產生複數延遲訊號,並用以根據該些延遲訊號提供複數輸出控制訊號,其中該些輸出控制訊號相對於該觸發訊號所延遲的複數期間部分或全部彼此不同;以及一輸出模組,用以分別相應於該些輸出控制訊號,輸出複數資料電壓至複數像素電路;其中該延遲模組更用以根據至少一選擇訊號,決定對該觸發訊號的該些延遲操作中的至少一者的至少一延遲時間;其中該延遲模組包括複數延遲單元,該些延遲單元中的一者具有一第一訊號端及一第二訊號端,並用以接收一切換訊號:在該切換訊號具有一第一位準時,該些延遲單元中的該者延遲來自該第一訊號端的該些延遲訊號中的一第一延遲訊號,並將延遲後的該第一延遲訊號輸出至該第二訊號端;且在該切換訊號具有一第二位準時,該些延遲單元中的該者延遲來自該第二訊號端的該些延遲訊號中的一第二延遲訊號,並將延遲後的該第二延遲訊號輸出至該第一訊號端。
  10. 如請求項9所述之源極驅動器,其中該些延遲單元中的一者包括:複數延遲元件,延遲該些延遲訊號中的一者,以分別產生複數工作訊號,其中該些延遲元件延遲該些延遲訊號中的該者的時間彼此不同;以及一多工器,用以根據該選擇訊號,輸出該些工作訊號中的一者,作為該些延遲訊號中的另一者。
  11. 如請求項10所述之源極驅動器,其中該些延遲元件用以相應於一參考訊號,改變該些延遲元件延遲該些延遲訊號中的該者的時間,其中該參考訊號相應於該源極驅動器接收到的一顯示資料的頻率。
  12. 如請求項11所述之源極驅動器,其中該些延遲元件為電流延遲元件,該些延遲元件用以相應於該參考訊號中的一參考電流的大小,改變延遲該些延遲訊號中的該者的時間。
  13. 如請求項12所述之源極驅動器,其中該參考電流的大小隨該時脈資料恢復電路根據該顯示資料產生的該時脈訊號的頻率改變。
  14. 如請求項9所述之源極驅動器,更包括:一參考訊號提供單元,用以相應於一時脈資料恢復電路根據一顯示資料產生的一時脈訊號的頻率,提供相應於該時脈訊號的頻率的一參考訊號;其中該延遲模組係相應於該參考訊號改變對該觸發訊號的該些延遲操作的複數延遲時間。
  15. 如請求項9至14中任一者所述之源極驅動器,其中該些延遲單元中的一第一群組彼此電性串聯連接,並用以依序產生該些輸出控制訊號中的一第一部份,以令該輸出模組在一第一方向上依序輸出該些資料電壓的一第一部份;且其中該些延遲單元中的一第二群組彼此電性串聯連接,並用以依序產生該些輸出控制訊號中的一第二部份,以令該輸出模組在一第二方向上依序輸出該些資料電壓的一第二部份。
  16. 如請求項9至14中任一者所述之源極驅動器,其中該些延遲單元彼此電性串聯連接,用以依序產生該些輸出控制訊號,以令該輸出模組在一第一方向上依序輸出該些資料電壓。
  17. 一種源極驅動器的操作方法,包括:相應於一時脈資料恢復電路根據一顯示資料產生的一時脈訊號的頻率,提供一參考訊號;相應於該參考訊號,對一觸發訊號進行複數次延遲操作,以產生複數延遲訊號;根據該些延遲訊號提供複數輸出控制訊號,其中該些輸出控制訊號相對於該觸發訊號所延遲的複數期間部分或全部彼此不同;以及分別相應於該些輸出控制訊號,輸出複數資料電壓至複數像素電路;其中對該觸發訊號進行複數次延遲操作,以產生複數延遲訊號的操作包括:利用複數延遲單元進行該些延遲操作,其中該些延遲單元中的一者具有一第一訊號端及一第二訊號端,且該些延遲單元中的該者用以接收一切換訊號;在該切換訊號具有一第一位準時,利用該些延遲單元中的該者,延遲來自該第一訊號端的該些延遲訊號中的一第一延遲訊號,並將延遲後的該第一延遲訊號輸出至該第二訊號端;以及在該切換訊號具有一第二位準時,利用該些延遲單元中的該者,延遲來自該第二訊號端的該些延遲訊號中的一第二延遲訊號,並將延遲後的該第二延遲訊號輸出至該第一訊號端。
  18. 如請求項17所述之操作方法,其中對該觸發訊號進行複數次延遲操作,以產生複數延遲訊號的操作包括:相應於該參考訊號決定對該觸發訊號的該些延遲操作的複數延遲時間。
TW107114710A 2018-04-30 2018-04-30 源極驅動器及其操作方法 TWI665652B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW107114710A TWI665652B (zh) 2018-04-30 2018-04-30 源極驅動器及其操作方法
CN201810494171.2A CN110415633A (zh) 2018-04-30 2018-05-22 源极驱动器及其操作方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW107114710A TWI665652B (zh) 2018-04-30 2018-04-30 源極驅動器及其操作方法

Publications (2)

Publication Number Publication Date
TWI665652B true TWI665652B (zh) 2019-07-11
TW201946040A TW201946040A (zh) 2019-12-01

Family

ID=68049309

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107114710A TWI665652B (zh) 2018-04-30 2018-04-30 源極驅動器及其操作方法

Country Status (2)

Country Link
CN (1) CN110415633A (zh)
TW (1) TWI665652B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI734655B (zh) * 2020-12-07 2021-07-21 瑞鼎科技股份有限公司 提升時脈資料回復電路的追隨表現的方法及其適用之系統

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115100998B (zh) * 2022-08-24 2022-11-15 成都利普芯微电子有限公司 一种驱动电路、驱动ic、驱动设备、显示设备

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201117591A (en) * 2009-08-13 2011-05-16 Samsung Electronics Co Ltd Clock and data recovery circuit of a source driver and a display device
TW201439779A (zh) * 2013-03-05 2014-10-16 Samsung Electronics Co Ltd 壓縮/解壓縮圖像數據的顯示介面、其操作方法及含有其的裝置
TW201730862A (zh) * 2016-02-24 2017-09-01 友達光電股份有限公司 源極驅動器、顯示裝置、源極輸出訊號的延遲方法、及顯示裝置的驅動方法

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3585749B2 (ja) * 1998-11-20 2004-11-04 シャープ株式会社 半導体装置のシステム構成及びこの半導体装置のシステム構成を用いた液晶表示装置モジュール
KR101192781B1 (ko) * 2005-09-30 2012-10-18 엘지디스플레이 주식회사 액정표시장치의 구동회로 및 이의 구동방법
CN101018049B (zh) * 2007-02-14 2011-04-13 威盛电子股份有限公司 延迟锁相回路
JP5385718B2 (ja) * 2009-07-28 2014-01-08 ルネサスエレクトロニクス株式会社 クロックデータリカバリ回路
TWI459360B (zh) * 2011-08-09 2014-11-01 Raydium Semiconductor Corp 自動調整訊號偏移的源極驅動裝置
JP6363353B2 (ja) * 2014-01-31 2018-07-25 ラピスセミコンダクタ株式会社 表示デバイスのドライバ
US20170076663A1 (en) * 2014-03-17 2017-03-16 Joled Inc. Image display device and display control method
CN104361878B (zh) * 2014-12-10 2017-01-18 京东方科技集团股份有限公司 一种显示面板、其驱动方法及显示装置
US9626925B2 (en) * 2015-03-26 2017-04-18 Novatek Microelectronics Corp. Source driver apparatus having a delay control circuit and operating method thereof

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201117591A (en) * 2009-08-13 2011-05-16 Samsung Electronics Co Ltd Clock and data recovery circuit of a source driver and a display device
TW201439779A (zh) * 2013-03-05 2014-10-16 Samsung Electronics Co Ltd 壓縮/解壓縮圖像數據的顯示介面、其操作方法及含有其的裝置
TW201730862A (zh) * 2016-02-24 2017-09-01 友達光電股份有限公司 源極驅動器、顯示裝置、源極輸出訊號的延遲方法、及顯示裝置的驅動方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI734655B (zh) * 2020-12-07 2021-07-21 瑞鼎科技股份有限公司 提升時脈資料回復電路的追隨表現的方法及其適用之系統

Also Published As

Publication number Publication date
TW201946040A (zh) 2019-12-01
CN110415633A (zh) 2019-11-05

Similar Documents

Publication Publication Date Title
US9734757B2 (en) Gate driver integrated circuit, and image display apparatus including the same
KR100512935B1 (ko) 내부 클럭신호 발생회로 및 방법
TWI433089B (zh) 顯示器的削角系統及其時序削角控制方法
JP2015184531A (ja) 表示パネルドライバ及び表示装置
TWI665652B (zh) 源極驅動器及其操作方法
KR102230370B1 (ko) 표시장치
US9024670B2 (en) System and method for controlling circuit input-output timing
JP2003255917A (ja) 信号線のプレチャージ法及びプレチャージ電圧発生回路
US20140375614A1 (en) Active matrix display, scanning driven circuit and the method thereof
US20190260364A1 (en) Integrated circuit comprising circuitry to change a clock signal frequency while a data signal is valid
TWI576738B (zh) 移位暫存器
JP2005534970A (ja) 液晶表示装置を駆動する方法及び回路
US6707728B2 (en) Signal delay control circuit in a semiconductor memory device
TWI673703B (zh) 源極驅動器
US20110181570A1 (en) Display apparatus, display panel driver and display panel driving method
US20230018128A1 (en) Power management integrated circuit and its driving method
CN107578748B (zh) 显示设备及显示控制方法
US7446587B2 (en) Semiconductor device and driving method thereof
JPH08293765A (ja) 信号発生装置
US20020118152A1 (en) Liquid crystal display
US11074879B2 (en) Drive circuit of display device, display device and display panel
JPH1069777A (ja) ストローブ信号生成同期半導体装置
JPH07140439A (ja) 表示装置
TWI708240B (zh) 顯示裝置及其操作方法
JP4866509B2 (ja) タイミング発生器及び試験装置