JP2010288235A5 - 半導体装置 - Google Patents
半導体装置 Download PDFInfo
- Publication number
- JP2010288235A5 JP2010288235A5 JP2009142631A JP2009142631A JP2010288235A5 JP 2010288235 A5 JP2010288235 A5 JP 2010288235A5 JP 2009142631 A JP2009142631 A JP 2009142631A JP 2009142631 A JP2009142631 A JP 2009142631A JP 2010288235 A5 JP2010288235 A5 JP 2010288235A5
- Authority
- JP
- Japan
- Prior art keywords
- signal
- phase
- serial
- semiconductor device
- mode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Claims (1)
- クロック信号に同期してシリアル信号を受信するシリアル受信回路を備えた半導体装置であって、
前記シリアル受信回路は、前記クロック信号に対して位相をずらした複数相のサンプリングクロック信号に同期して前記シリアル信号をサンプリングし、サンプリングした信号に基づいて前記シリアル信号の位相変動によるサンプリング結果への影響が少ないサンプリング位相を最適位相と判別して当該最適位相によりサンプリングした信号を受信データとする受信動作を行い、前記最適位相の判別動作として、第1モードと、前記第1モードで判別された最適位相の最適性を前記サンプリング数を減らしたサンプリング結果に基づいて判別する第2モードとを有する、半導体装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009142631A JP5478950B2 (ja) | 2009-06-15 | 2009-06-15 | 半導体装置及びデータ処理システム |
US12/794,752 US8473770B2 (en) | 2009-06-15 | 2010-06-06 | Semiconductor device and data processing system |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009142631A JP5478950B2 (ja) | 2009-06-15 | 2009-06-15 | 半導体装置及びデータ処理システム |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2010288235A JP2010288235A (ja) | 2010-12-24 |
JP2010288235A5 true JP2010288235A5 (ja) | 2012-04-12 |
JP5478950B2 JP5478950B2 (ja) | 2014-04-23 |
Family
ID=43307446
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009142631A Expired - Fee Related JP5478950B2 (ja) | 2009-06-15 | 2009-06-15 | 半導体装置及びデータ処理システム |
Country Status (2)
Country | Link |
---|---|
US (1) | US8473770B2 (ja) |
JP (1) | JP5478950B2 (ja) |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5478950B2 (ja) * | 2009-06-15 | 2014-04-23 | ルネサスエレクトロニクス株式会社 | 半導体装置及びデータ処理システム |
US20110202788A1 (en) * | 2010-02-12 | 2011-08-18 | Blue Wonder Communications Gmbh | Method and device for clock gate controlling |
WO2011148467A1 (ja) * | 2010-05-25 | 2011-12-01 | 富士通株式会社 | 位相補間器、受信回路及び情報処理装置 |
US8451969B2 (en) * | 2011-03-15 | 2013-05-28 | Intel Corporation | Apparatus, system, and method for timing recovery |
JP2013123174A (ja) * | 2011-12-12 | 2013-06-20 | Mitsubishi Electric Corp | クロック再生装置およびクロック再生方法 |
US8908523B2 (en) * | 2012-04-23 | 2014-12-09 | Apple Inc. | Apparatus and methods for improved packet flow mobility |
US9787468B2 (en) * | 2014-04-22 | 2017-10-10 | Capital Microelectronics Co., Ltd. | LVDS data recovery method and circuit |
KR102191167B1 (ko) * | 2014-08-06 | 2020-12-15 | 삼성전자주식회사 | 클럭 스위치 장치 및 이를 포함하는 시스템-온-칩 |
TWI554037B (zh) * | 2015-04-16 | 2016-10-11 | 群聯電子股份有限公司 | 時脈資料回復電路模組、記憶體儲存裝置及相位鎖定方法 |
KR102471531B1 (ko) * | 2017-12-21 | 2022-11-28 | 에스케이하이닉스 주식회사 | 저속 동작 환경에서 고속 테스트를 수행할 수 있는 반도체 장치 및 시스템 |
US10936046B2 (en) * | 2018-06-11 | 2021-03-02 | Silicon Motion, Inc. | Method for performing power saving control in a memory device, associated memory device and memory controller thereof, and associated electronic device |
CN114826542B (zh) * | 2022-05-17 | 2023-05-16 | 重庆奥普泰通信技术有限公司 | 基于异步串行通信的数据传输方法、装置、设备及介质 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3031859B2 (ja) * | 1995-09-18 | 2000-04-10 | 沖電気工業株式会社 | ビット位相同期回路 |
JPH09232995A (ja) * | 1996-02-27 | 1997-09-05 | Hitachi Ltd | スペクトラム拡散方式の通信装置および同期捕捉方法 |
JP3636657B2 (ja) * | 2000-12-21 | 2005-04-06 | Necエレクトロニクス株式会社 | クロックアンドデータリカバリ回路とそのクロック制御方法 |
JP3719175B2 (ja) * | 2001-08-22 | 2005-11-24 | 日本電気株式会社 | 同期追跡回路 |
JP4077454B2 (ja) * | 2003-03-31 | 2008-04-16 | 富士通株式会社 | 位相比較回路及びクロックリカバリ回路 |
JP2004328063A (ja) * | 2003-04-21 | 2004-11-18 | Renesas Technology Corp | シリアルデータ受信回路 |
JP4480536B2 (ja) * | 2003-12-05 | 2010-06-16 | 株式会社リコー | データリカバリ方法およびデータリカバリ回路 |
JP4676792B2 (ja) * | 2005-03-17 | 2011-04-27 | 株式会社リコー | データリカバリ方法、データリカバリ回路、データ送受信装置及び情報処理装置 |
JP3950899B2 (ja) * | 2005-08-03 | 2007-08-01 | 株式会社日立コミュニケーションテクノロジー | ビット同期回路 |
WO2008111395A1 (ja) * | 2007-03-09 | 2008-09-18 | Nec Corporation | クロックレス伝送システムおよびクロックレス伝送方法 |
WO2009069205A1 (ja) * | 2007-11-28 | 2009-06-04 | Mitsubishi Electric Corporation | ビット識別回路 |
JP5478950B2 (ja) * | 2009-06-15 | 2014-04-23 | ルネサスエレクトロニクス株式会社 | 半導体装置及びデータ処理システム |
-
2009
- 2009-06-15 JP JP2009142631A patent/JP5478950B2/ja not_active Expired - Fee Related
-
2010
- 2010-06-06 US US12/794,752 patent/US8473770B2/en active Active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2010288235A5 (ja) | 半導体装置 | |
JP2011030058A5 (ja) | クロックデータリカバリ回路 | |
WO2008140791A3 (en) | Computation of phase relationship by clock sampling | |
WO2013013205A3 (en) | Selective-sampling receiver | |
WO2012145117A3 (en) | Memory components and controllers that calibrate multiphase synchronous timing references | |
WO2010137451A3 (en) | Measuring apparatus | |
JP2016522499A5 (ja) | ||
WO2012068494A3 (en) | Context switch method and apparatus | |
WO2012125253A3 (en) | Apparatus, system, and method for timing recovery | |
WO2009055103A3 (en) | Low-power source-synchronous signaling | |
WO2012083279A3 (en) | Low power serial to parallel converter | |
JP2011220998A5 (ja) | 相関演算方法、衛星信号捕捉方法、相関演算回路及び電子機器 | |
JP2014116946A5 (ja) | ||
WO2007098430A3 (en) | Sampling a device bus | |
WO2010120446A3 (en) | Peak detection with digital conversion | |
GB2489159A (en) | Clock and data recovery for burst-mode serial signals | |
WO2013098785A3 (en) | Resistive/residue charge-to-digital timer | |
TW200742322A (en) | Phase tracking method and device thereof | |
GB2474186A (en) | Digital front end for a satellite navigation receiver | |
JP2011055048A5 (ja) | ||
EP2620944A3 (en) | Asynchronous sampling frequency conversion device, method, and program | |
EP2833552A3 (en) | Apparatus and methods for on-die instrumentation | |
WO2013159972A3 (de) | Sensor mit zeitstempel für abtast-zeitpunkt | |
TWI365299B (en) | Data reception circuit, test device using said circuit, and timing adjustment circuit of a strobe signal | |
WO2008022251A3 (en) | Multiple probe acquisition system |