CN101986567B - 时钟数据恢复电路和显示装置 - Google Patents

时钟数据恢复电路和显示装置 Download PDF

Info

Publication number
CN101986567B
CN101986567B CN201010221371.4A CN201010221371A CN101986567B CN 101986567 B CN101986567 B CN 101986567B CN 201010221371 A CN201010221371 A CN 201010221371A CN 101986567 B CN101986567 B CN 101986567B
Authority
CN
China
Prior art keywords
pseudo
circuit
data
locking
clock
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN201010221371.4A
Other languages
English (en)
Other versions
CN101986567A (zh
Inventor
杉山明生
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Renesas Electronics Corp
Original Assignee
Renesas Electronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Renesas Electronics Corp filed Critical Renesas Electronics Corp
Publication of CN101986567A publication Critical patent/CN101986567A/zh
Application granted granted Critical
Publication of CN101986567B publication Critical patent/CN101986567B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/033Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/0807Details of the phase-locked loop concerning mainly a recovery circuit for the reference signal
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/093Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using special filtering or amplification characteristics in the loop
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0079Receiver details
    • H04L7/0083Receiver details taking measures against momentary loss of synchronisation, e.g. inhibiting the synchronisation, using idle words or using redundant clocks
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • H04L7/041Speed or phase control by synchronisation signals using special codes as synchronising signal
    • H04L7/046Speed or phase control by synchronisation signals using special codes as synchronising signal using a dotting sequence

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

本发明提供了时钟数据恢复电路和显示装置。时钟数据恢复电路具有:接收器电路,该接收器电路被构造为接收包括预定模式的串行数据并且与时钟信号同步地采样串行数据以生成采样数据;PLL电路,PLL电路被构造为基于采样数据执行时钟数据恢复以生成时钟信号;以及伪锁定检测电路,该伪锁定检测电路被构造为通过检测包括在采样数据中的伪锁定模式来检测PLL电路的伪锁定。伪锁定模式是当发生PLL电路的伪锁定时由采样预定模式的接收器电路获得的模式。

Description

时钟数据恢复电路和显示装置
技术领域
本发明涉及时钟数据恢复(CDR)。
背景技术
时钟数据恢复是没有使用时钟专用线的数字数据传输中有用的技术。更加具体地,时钟信号被叠加在被传输的数据本身上,并且已经接收到数据的接收设备从接收到的数据再生时钟信号。此外,接收设备通过使用再生的时钟信号采样数据。在高速通信接口、显示驱动器、光盘再生设备等等中使用此种时钟数据恢复。
在时钟数据恢复中,通常使用PLL(锁相环)电路。PLL电路包括VCO(电压控制振荡器)并且能够通过控制VCO的控制电压从而获得期望振荡频率来再生时钟信号。相对于输入信号同步再生的时钟信号的相位和频率的此种状态被称为PLL电路的“锁定”。然而,在某些情况下,由于各种原因导致PLL电路不能正常地进行操作并且因此再生的时钟的频率被锁定在不同于期望频率的频率。此状态被称为PLL电路的“伪锁定(false lock)”。由于如果发生伪锁定那么没有确保正确的数据接收,因此重要的是,在早期阶段检测到伪锁定的发生。
日本专利公开JP-2005-318014A公布了检测伪锁定的方法。更加具体地,检测其中数据速率和时钟频率之间的比率是1∶n(其中n是等于或者大于2的整数)的伪锁定的方法如下。即,在预定的时段监测基于再生的时钟采样的数据,并且计算在预定的时段期间的三位或者更多位的模式[0,1,0,…]或者模式[1,0,1,…]的发生几率。如果发生几率是0%,则确定已经发生1∶n的伪锁定。
发明内容
本申请的发明人已经认识到下述要点。在上述日本专利公开JP-2005-318014A的情况下,需要计算模式[0,1,0,…]或者模式[1,0,1,…]的发生几率。如果发生几率计算精确度低,那么可能错误地检测到伪锁定。为了增加发生几率计算精确度要求大量数据的输入,这导致增加检测到伪锁定的发生所要求的时间。
在本发明的一个实施例中,提供了一种时钟数据恢复电路。时钟数据恢复电路具有:接收器电路,该接收器电路被构造为接收包括预定模式的串行数据并且与时钟信号同步地采样串行数据以生成采样数据;PLL电路,PLL电路被构造为基于采样数据执行时钟数据恢复以生成时钟信号;以及伪锁定检测电路,该伪锁定检测电路被构造为通过检测包括在采样数据中的伪锁定模式检测PLL电路的伪锁定。伪锁定模式是当发生PLL电路的伪锁定时采样预定模式的接收器电路获得的模式。
在本发明的另一实施例中,提供了一种显示装置。显示装置具有:显示驱动器,该显示驱动器被构造为驱动显示面板;和控制装置,该控制装置被构造为生成是包括预定模式的串行数据的视频数据信号并且将视频数据信号传输到显示驱动器。显示驱动器具有:接收器,该接收器被构造为接收视频数据信号并且与时钟信号同步地采样视频数据信号以生成采样数据;PLL电路,该PLL电路被构造为基于采样数据执行时钟数据恢复以生成时钟信号;以及伪锁定检测电路,该伪锁定检测电路被构造为通过检测包括在采样数据中的伪锁定模式来检测PLL电路的伪锁定。伪锁定模式是当发生PLL电路的伪锁定时通过采样预定模式的接收器获得的模式。
根据本发明,为了检测伪锁定的发生,从采样数据检测伪锁定模式本身。不需要计算预定的时段期间三位或者更多位的模式[0,1,0,…]或者模式[1,0,1,…]的发生几率。因此。缩短了检测伪锁定的发生所要求的时间。
附图说明
结合附图,根据某些优选实施例的以下描述,本发明的以上和其它方面、优点和特征将更加明显,其中:
图1是示意性地示出根据本发明的实施例的数据传输系统的构造的框图;
图2示出包括训练模式的串行数据的示例;
图3示出在没有发生伪锁定的情况下的训练模式的采样;
图4示出在发生伪锁定的情况下的训练模式的采样;
图5是示出时钟数据恢复电路的构造示例的框图;
图6示出伪锁定模式的示例;
图7是示出双倍模式检测电路的构造示例的电路图;
图8是示出电压控制电路和环路滤波器的构造示例的电路图;
图9示出时钟数据恢复电路的操作示例;
图10是示出时钟数据恢复电路的另一构造示例的框图;
图11是示出电压控制电路和环路滤波器的另一构造示例的电路图;
图12是示意性地示出根据本发明的实施例的显示装置的构造的框图;以及
图13是示出显示装置的操作的时序图。
具体实施方式
现在在此将参考示例性实施例来描述本发明。本领域的技术人员将会理解能够使用本发明的教导完成许多可替选的实施例并且本发明不限于为解释性目的而示出的实施例。
1.数据传输系统
图1示意性地示出根据本发明的实施例的数据传输系统1的构造。数据传输系统1包括串行数据传输电路100和时钟数据恢复电路10。串行数据传输电路100生成串行数据DAT并且将串行数据DAT传输到时钟数据恢复电路10。
时钟数据恢复电路10接收串行数据DAT。时钟数据恢复电路10从接收到的串行数据DAT再生时钟信号CLK并且通过使用时钟信号CLK(再生的时钟)采样串行数据DAT。更加具体地,时钟数据恢复电路10包括:接收器电路20、PLL电路30、伪锁定检测电路40以及频率校正电路50。
接收器电路20接收外部提供的串行数据DAT作为输入数据Din。接收器电路20与时钟信号CLK同步地采样输入数据Din。作为采样的结果,能够获得采样数据Dsmp。即,接收器电路20基于时钟信号CLK采样输入数据Din以生成采样数据Dsmp。接收器电路20将采样数据Dsmp提供给PLL电路30和伪锁定检测电路40,并且还将其输出到外部。
PLL电路30接收采样数据Dsmp。PLL电路30基于采样数据Dsmp执行“时钟数据恢复”以再生时钟信号CLK。PLL电路30将获得的时钟信号CLK(再生的时钟)提供给接收器电路20。
伪锁定检测电路40接收采样数据Dsmp。伪锁定检测电路40通过参考采样数据Dsmp检测PLL电路30的“伪锁定”。稍后将会详细地描述伪锁定检测处理的详细情况。在检测到伪锁定的发生时,伪锁定检测电路40将伪锁定检测信号SD输出到频率校正电路50。
如果由伪锁定检测电路40检测到伪锁定,则频率校正电路50控制PLL电路30以强制性地减小它的振荡频率。即,频率校正电路50响应于从伪锁定检测电路40输出的伪锁定检测信号SD以减小时钟信号CLK的频率的方式控制PLL电路30。
在本实施例中,被包括在串行数据DAT中的“预定模式”被用于检测伪锁定。例如,用于PLL电路30的“训练模式PAT_TR”被用作预定模式。训练模式PAT_TR是用于PLL电路30的捕捉(pull-in)或者用于PLL电路30的锁定状态的保持的众所周知的模式,并且以预定的时序被插入在串行数据DAT中。例如,如图2中所示,就在电源接通之后并且在没有出现系统操作的问题的地方插入训练模式PAT_TR。通常,训练模式PAT_TR由预定的位数的“0”和“1”的重复组成(0,1,0,1,0,1,……)。
串行数据传输电路100生成包括此训练模式PAT_TR(预定模式)的串行数据DAT,并且然后将串行数据DAT传输到时钟数据恢复电路10。时钟数据恢复电路10接收包括此训练模式PAT_TR(预定模式)的串行数据DAT作为输入数据Din,并且基于输入数据Din执行时钟数据恢复和伪锁定检测。下面将会描述通过使用训练模式PAT_TR“0,1,0,1,……”检测伪锁定的方法。
图3和图4示出通过接收器电路20采样训练模式PAT_TR。更加具体地,示出作为基于时钟信号CLK采样的结果的采样数据Dsmp、时钟信号CLK、以及被包括在被输入到接收器电路20的输入数据Din中的训练模式PAT_TR。
图3示出没有发生伪锁定的情况。在这样的情况下,获得具有期望频率的时钟信号CLK,并且输入数据速率和时钟频率相互一致。作为训练模式PAT_TR的采样的结果获得的采样数据Dsmp是“0,1,0,1,……”,其是与训练模式PAT_TR相同的模式。
另一方面,图4示出发生在双倍频率处的伪锁定的情况。在这样的情况下,PLL电路30锁定在期望频率的两倍的频率,并且时钟频率是期望频率的两倍。因此,作为训练模式PAT_TR的采样的结果获得的采样数据Dsmp变成“0,0,1,1,0,0,1,1,……”,其中每位被采样两次。由伪锁定的发生引起该不同于训练模式PAT_TR的模式并且在下文中将其称为“伪锁定模式PAT_FL”。即,伪锁定模式PAT_FL是在发生PLL电路30的伪锁定的情况下由采样训练模式PAT_TR(预定模式)的接收器电路20获得的模式。
根据本实施例的伪锁定检测电路40能够通过检测包括在采样数据Dsmp中的伪锁定模式PAT_FL来检测PLL电路30的伪锁定。即,伪锁定检测电路40确定伪锁定模式PAT_FL是否包括在采样数据Dsmp中。如果伪锁定模式PAT_FL被包括在采样数据Dsmp中,那么伪锁定检测电路40将伪锁定检测信号SD输出到频率校正电路50。
以该方式,根据本实施例,为了检测伪锁定的发生,从采样数据Dsmp检测伪锁定模式PAT_FL本身。不需要计算预定的时段期间三位或者更多位的模式[0,1,0…]或者模式[1,0,1,…]的发生几率。因此,缩短了检测伪锁定的发生的时间。
如果由伪锁定检测电路40检测到伪锁定,那么频率校正电路50可以控制PLL电路30以强制性地减小时钟信号CLK的频率。因此,PLL电路30变成正常操作状态。
应注意的是,串行数据传输电路100将训练模式PAT_TR插入没有包含伪锁定模式PAT_FL的串行数据DAT。即,由时钟数据恢复电路10接收到的串行数据DAT(输入数据Din)没有包括伪锁定模式PAT_FL。因此,能够防止伪锁定的误检测。
例如,时钟数据恢复电路10被应用于处理通信数据的异步通信接口和处理显示数据的显示驱动器。通信数据和显示数据在传输侧进行各种处理并且因此没有包含如上所述的伪锁定模式PAT_FL。
被用于伪锁定检测的预定模式不限于上述“0,1,0,1,……”。任何模式能够被用作预定模式,只要相应的伪锁定模式PAT_FL没有被包括在串行数据DAT中并且能够容易地由伪锁定检测电路40检测到。
2.时钟数据恢复电路10的各种示例
存在用于时钟数据恢复电路10的各种可能类型的构造。下面将会描述其一些示例。
2-1.第一示例
图5是示出时钟数据恢复电路10的构造的示例的框图。在本示例中,伪锁定检测电路40包括双倍模式检测电路42。
双倍模式检测电路42检测如图4中所示的伪锁定模式PAT_FL以检测双倍频率的伪锁定。注意,在诸如就在接通电源之后的情况的一些情况下不能确定数据的第一位。因此,优选的是,无论采样起始位可能是什么,双倍模式检测电路42能够检测伪锁定模式PAT_FL。图6示出在训练模式PAT_TR是“0,1,0,1,……”的情况下要由双倍模式检测电路42检测的四种类型的伪锁定模式PAT_FL。
图7示出能够检测图6中所示的四种类型的伪锁定模式PAT_FL的电路构造示例。图7中所示的双倍模式检测电路42被提供有两级EXOR电路和18输入AND电路。AND电路的输出对应于伪锁定检测信号SD。20位数据(D<0>至D<19>)被提供给双倍模式检测电路42。如果20位数据匹配图6中所示的任何类型的伪锁定模式PAT_FL,那么伪锁定检测信号SD被激活并且变成高电平(“1”)。因此,能够通过每次20位顺序地提供采样数据Dsmp来检测伪锁定。例如,通过使用基于时钟信号CLK进行操作的移位寄存器或者串并转换电路,能够实现提供采样数据Dsmp。
再次参考图5,PLL电路30包括:相位频率检测器(PFD)31、电荷泵32、环路滤波器33、电压控制电路34、电压控制振荡器(VCO)35以及分频器36。
电荷泵电路32将电流提供给环路滤波器33。环路滤波器33的输出电压是滤波器电压Vlf。此滤波器电压Vlf被提供给VCO 35。VCO 35的振荡频率fvco根据滤波器电压Vlf而变化。即,VCO 35生成其时钟频率fvco取决于滤波器电压Vlf的时钟信号CLK。分频器36分频从VCO 35输出的时钟信号CLK以生成反馈时钟CLKfd。
相位频率检测器31接收采样数据Dsmp和反馈时钟CLKfd。首先,相位频率检测器31检测采样数据Dsmp和反馈时钟CLKfd之间的频率差,并且以消除差的方式控制电荷泵32的操作。在反馈时钟CLKfd和采样数据Dsmp的频率几乎相互匹配之后,执行相位调整。具体地,相位频率检测器31检测采样数据Dsmp和反馈时钟CLKfd之间的相位差,并且以消除差的方式控制电荷泵32的操作。以该方式,滤波器电压Vlf和时钟频率fvco被控制为各期望值,并且因此实现图3中所示的采样。注意,在图3中所示的示例的情况下分频器36是1/2分频器。
如果发生伪锁定(参见图4),那么时钟频率fvco高于期望值。在这样的情况下,被提供给VCO 35的滤波器电压Vlf高于期望值,并且因此需要减小滤波器电压Vlf。最后,如图5中所示,在VCO 35之前的级提供电压控制电路34。电压控制电路34响应于伪锁定检测信号SD减小被提供给VCO 35的滤波器电压Vlf。结果,还减小时钟频率fvco。即,电压控制电路34对应于图1中所示的频率校正电路50并且当检测到伪锁定时通过减小滤波器电压Vlf降低时钟频率fvco。
图8示出环路滤波器33和电压控制电路34(频率校正电路50)的示例。通过RC滤波器示例环路滤波器33。环路滤波器33的输出结点N1被连接至电压控制电路34和VCO 35。电压控制电路34包括被连接在输出结点N1和接地线之间的NMOS晶体管MN。伪锁定检测信号SD被提供给NMOS晶体管MN的栅电极。当检测到伪锁定的发生时,伪锁定检测信号SD被激活为高电平,并且因此NMOS晶体管MN被导通。结果,环路滤波器33的输出结点N1的电压被减小,并且因此被输入到VCO 35的滤波器电压Vlf被减小。因此,时钟频率fvco被减小并且因此解决了伪锁定。
图9示出操作的示例。在图9中,水平轴表示被输入到VCO 35的滤波器电压Vlf,并且竖直轴表示时钟频率fvco。时钟频率fvco根据滤波器电压Vlf而变化。频率f1是期望时钟频率,并且频率f2是频率f1的两倍。在状态(1)中,发生两倍频率f2的伪锁定。当伪锁定检测电路40检测到伪锁定时,电压控制电路34(频率校正电路50)减小滤波器电压Vlf以降低时钟频率fvco(状态(2))。其后,PLL电路30正常地操作并且被以期望时钟频率f1锁定(状态(3))。
2-2.第二示例
由伪锁定检测电路40检测到的伪锁定不限于双倍频率的伪锁定。伪锁定检测电路40可以检测n倍频率(其中n是等于或者大于2的整数)的伪锁定。此外,伪锁定检测电路40可以被构造为检测伪锁定的多个模式。
在图10中所示的示例中,伪锁定检测电路40检测双倍频率、三倍频率以及四倍频率的伪锁定。更加具体地,伪锁定检测电路40包括双倍模式检测电路42、三倍模式检测电路43以及四倍模式检测电路44。与第一示例的情况一样,双倍模式检测电路42检测双倍频率的伪锁定并且将伪锁定检测信号SD输出到电压控制电路34。类似地,三倍模式检测电路43和四倍模式检测电路44分别检测三倍频率和四倍频率的伪锁定,并且将伪锁定检测信号SD输出到电压控制电路34。
例如,伪锁定检测信号SD是一位信号,与在第一示例的情况一样。在这样的情况下,当由检测电路(42、43以及44)中的任何一个检测到伪锁定时,伪锁定检测信号SD变成高电平(“1”)。在此情况下的电压控制电路34的构造与第一示例中的相同(参见图8)。
或者,伪锁定检测信号SD可以是多位信号。在这样的情况下,伪锁定检测信号SD的内容根据检测到的伪锁定的模式而变化。图11示出支持多位伪锁定检测信号SD的电压控制电路34(频率校正电路50)的构造示例。电压控制电路34包括并行地连接在环路滤波器33的输出结点N1和接地线之间的多个NMOS晶体管MN1、MN2以及MN3。伪锁定检测信号SD的各位被提供给NMOS晶体管MN1、MN2以及MN3的栅电极。
例如,在检测到双倍频率的伪锁定的情况下,只有一个NMOS晶体管MN1被导通。在检测到在三倍频率的伪锁定的情况下,两个NMOS晶体管MN1和MN2被导通。在检测到四倍频率的伪锁定的情况下,三个NMOS晶体管MN1至MN3被导通。结果,滤波器电压Vlf的控制量根据检测到的伪锁定的类型而变化。更加具体地,在检测到三倍频率的伪锁定的情况下,电压控制电路34将滤波器电压Vlf减小得比在检测到双倍频率的伪锁定的情况更大。在检测到四倍频率的伪锁定的情况下,电压控制电路34将滤波器电压Vlf减小得比在检测到三倍频率的伪锁定的情况更大。这使得无论什么模式都能够快速地解决伪锁定。
2-3.其它的示例
可以限制VCO 35的振荡频率fvco。例如,VCO 35的振荡频率fvco被限制为小于期望频率f1的三倍。在这样的情况下,减小要被检测的伪锁定类型的数目,并且因此与在第一示例的情况一样,减小伪锁定检测电路40的面积。
可以通过预定的控制信号控制伪锁定检测电路40的接通/关断。例如,当已知训练模式PAT_TR的输入时序时,可以根据输入时序激活伪锁定检测电路40。由于在其它的时段期间失活伪锁定检测电路40,所以能够减少功率消耗。
3.显示装置
根据本实施例的时钟数据恢复电路10可应用于用于驱动显示装置的显示面板的显示驱动器。在这样的情况下,被提供给时钟数据恢复电路10的串行数据DAT是被提供给显示驱动器的视频数据信号。通常,视频数据信号包括:与被显示在显示面板上的视频相对应的“视频数据”;和用于控制显示驱动器中的视频数据的处理的“控制数据”。因此,能够容易地将上述训练模式PAT_TR插入到视频数据信号中而没有影响视频数据。即,训练模式PAT_TR仅需要被包括在控制数据中。
图12示意性地示出根据本实施例的显示装置的构造。显示装置被提供有:控制装置100、驱动器200以及显示面板300,其中以矩阵的形式布置显示元件。图13是示出图12中所示的显示装置的操作的时序图。参考图12和图13,将会描述根据本实施例的显示装置。
控制装置100对应于图1中所示的串行数据传输电路100。即,控制装置100生成包括训练模式PAT_TR的视频数据信号DAT(串行数据),并且将视频数据信号DAT传输到驱动器200。更加具体地,控制装置100被提供有:视频信号处理电路111、训练模式插入电路112、开关113、发射器114、PLL电路115以及时序控制电路116。
视频信号处理电路111接收外部视频信号并且从外部视频信号生成视频数据141。如图13中所示,每个水平时段包括与视频数据141相对应的激活时段ACT和除了激活时段ACT之外的消隐时段BLNK。如稍后将会进行描述,控制数据144被插入到消隐时段BLNK中。
训练模式插入电路112生成要被插入到视频数据信号DAT中的上述训练模式PAT_TR。训练模式PAT_TR是被用于PLL电路的捕捉或者PLL电路的锁定状态的保持的模式,并且通常是“0,1,0,1,……”。
基于外部时钟信号,时序控制电路116执行驱动器200和控制装置100的时序控制。更加具体地,时序控制电路116将时序控制信号131和132分别提供给视频信号处理电路111和PLL电路115以控制这些电路的操作时序。此外,时序控制电路116将开关控制信号133提供给开关113以控制开关113的切换时序。此外,时序控制电路116将发射器控制信号134提供给发射器114以控制发射器114。除此之外,时序控制电路116将指定驱动器200的驱动时序的驱动时序数据143提供给发射器114。
根据来自于时序控制电路116的开关控制信号133,开关113将从视频信号处理电路111传输的视频数据141或者从训练模式插入电路112传输的训练模式PAT_TR选择性地传输到发射器114。
发射器114生成如图13中所示的视频数据信号DAT,并且将视频数据信号DAT传输到驱动器200。更加具体地,视频数据信号DAT包括视频数据141和控制数据144。视频数据141对应于被显示在显示面板300上的视频并且在激活时段ACT期间被传输。另一方面,控制数据144被插入在激活时段ACT之间的消隐时段BLNK中。控制数据144是用于控制驱动器200中的视频数据141的处理的数据,并且至少包括驱动时序数据143。此外,控制数据144还包括训练模式PAT_TR。除了驱动时序数据143和训练模式PAT_TR之外控制数据144还可以包括任意的数据。
应注意的是,发射器114与从PLL电路115提供的时钟信号135同步地将视频数据信号DAT传输到驱动器200。即,时钟信号叠加在视频数据信号DAT上。
驱动器200接收来自于控制装置100的视频数据信号DAT,并且响应于视频数据信号DAT驱动显示面板300的显示元件。更加具体地,驱动器200被提供有:时钟数据恢复电路210、显示元件驱动电路260以及信号处理电路270。
时钟数据恢复电路210被提供有:接收器电路220、PLL电路230、伪锁定检测电路240以及频率校正电路250。时钟数据恢复电路210、接收器电路220、PLL电路230、伪锁定检测电路240以及频率校正电路250分别等效于图1中所示的时钟数据恢复电路10、接收器电路20、PLL电路30、伪锁定检测电路40以及频率校正电路50。时钟数据恢复电路210通过使用被包括在视频数据信号DAT中的控制数据144中的训练模式PAT_TR(预定模式)执行伪锁定检测。当检测到伪锁定时,时钟数据恢复电路210快速地减小时钟频率,并且因此正确地锁定PLL电路230。
此外,基于接收到的视频数据信号DAT,接收器电路220再生时钟信号CLK并且获取视频数据信号DAT。然后,信号处理电路270恢复视频数据141和驱动时序信号并且将视频数据141、驱动时序信号以及时钟信号CLK输出到显示元件驱动电路260。驱动时序信号是用于指定显示元件驱动电路260的驱动时序的信号,并且被基于驱动时序数据143生成。具体地,如图13中所示,在消隐时段BLNK中响应于第一驱动时序数据143激活驱动时序信号,并且响应于第二驱动时序数据143失活驱动时序信号。
在检测到驱动时序信号的激活时,显示元件驱动电路260开始显示面板300的选择的线中的显示元件的驱动。更加具体地,显示元件驱动电路260根据在最后的激活时段ACT期间传输的视频数据141生成显示元件驱动信号,并且将显示元件驱动信号提供给显示面板300的数据线。结果,显示面板300的选择的线中的显示元件被驱动。
例如,能够使用LCD面板、有机电致发光显示面板、或者场发射显示面板作为显示面板300。在其中LCD面板被用作显示面板300的液晶显示装置的情况下,控制装置100对应于LCD控制器并且驱动器200对应于源极驱动器(或者数据线驱动器)。
在上面已经参考附图描述了本发明的实施例。然而,注意,本发明不限于上述实施例,而是在不脱离其精神的范围内本领域的技术人员能够适当地进行修改。

Claims (10)

1.一种时钟数据恢复电路,包括:
接收器电路,所述接收器电路被构造为接收包括预定模式的串行数据并且与时钟信号同步地采样所述串行数据以生成采样数据;
PLL电路,所述PLL电路被构造为基于所述采样数据执行时钟数据恢复以生成所述时钟信号;以及
伪锁定检测电路,所述伪锁定检测电路被构造为通过检测包括在所述采样数据中的伪锁定模式来检测所述PLL电路的伪锁定,
其中所述伪锁定模式是当发生所述PLL电路的所述伪锁定时由采样所述预定模式的所述接收器电路获得的模式,
其中所述串行数据是被提供给用于显示装置的显示驱动器的视频数据信号,
其中所述视频数据信号包括:
视频数据,所述视频数据对应于被显示在所述显示装置上的视频图像;和
控制数据,所述控制数据用于控制所述显示驱动器中的所述视频数据的处理,并且
其中所述预定模式被包含在所述控制数据中。
2.根据权利要求1所述的时钟数据恢复电路,进一步包括频率校正电路,所述频率校正电路被构造为,当由所述伪锁定检测电路检测到所述伪锁定时,控制所述PLL电路使得所述时钟信号的频率被减小。
3.根据权利要求2所述的时钟数据恢复电路,
其中所述PLL电路包括电压控制振荡器,所述电压控制振荡器被构造为生成其频率取决于环路滤波器的输出电压的所述时钟信号,并且
其中当由所述伪锁定检测电路检测到所述伪锁定时,所述频率校正电路减小被提供给所述电压控制振荡器的所述输出电压。
4.根据权利要求3所述的时钟数据恢复电路,
其中所述伪锁定检测电路包括:
第一伪锁定检测电路,所述第一伪锁定检测电路被构造为检测第一伪锁定,所述第一伪锁定是在高于期望频率的第一频率的所述伪锁定;和
第二伪锁定检测电路,所述第二伪锁定检测电路被构造为检测第二伪锁定,所述第二伪锁定是在进一步高于所述第一频率的第二频率的所述伪锁定,
其中与检测到所述第一伪锁定时相比,当检测到所述第二伪锁定时,所述频率校正电路将所述输出电压减小得更多。
5.根据权利要求1所述的时钟数据恢复电路,
其中所述预定模式是被插入在所述串行数据中的用于所述PLL电路的捕捉或者用于所述PLL电路的锁定状态的保持的训练模式。
6.根据权利要求1所述的时钟数据恢复电路,
其中所述伪锁定检测电路在传输所述视频数据的时段期间被失活,并且在传输所述控制数据的时段期间被激活。
7.一种显示装置,包括:
显示驱动器,所述显示驱动器被构造为驱动显示面板;和
控制装置,所述控制装置被构造为生成是包括预定模式的串行数据的视频数据信号并且将所述视频数据信号传输到所述显示驱动器,
其中所述显示驱动器包括:
接收器,所述接收器被构造为接收所述视频数据信号并且与时钟信号同步地采样所述视频数据信号以生成采样数据;
PLL电路,所述PLL电路被构造为基于所述采样数据执行时钟数据恢复以生成所述时钟信号;以及
伪锁定检测电路,所述伪锁定检测电路被构造为通过检测包括在所述采样数据中的伪锁定模式来检测所述PLL电路的伪锁定,
其中所述伪锁定模式是当发生所述PLL电路的所述伪锁定时由采样所述预定模式的所述接收器获得的模式,
其中所述串行数据是被提供给用于显示装置的显示驱动器的视频数据信号,
其中所述视频数据信号包括:
视频数据,所述视频数据对应于被显示在所述显示装置上的视频图像;和
控制数据,所述控制数据用于控制所述显示驱动器中的所述视频数据的处理,并且
其中所述预定模式被包含在所述控制数据中。
8.根据权利要求7所述的显示装置,
其中所述显示驱动器进一步包括频率校正电路,并且
其中当由所述伪锁定检测电路检测到所述伪锁定时,所述频率校正电路控制所述PLL电路使得所述时钟信号的频率被减小。
9.根据权利要求7所述的显示装置,
其中所述伪锁定检测电路在传输所述视频数据的时段期间被失活,并且在传输所述控制数据的时段期间被激活。
10.根据权利要求7所述的显示装置,
其中所述预定模式是被插入在所述视频数据信号中的用于所述PLL电路的捕捉或者用于所述PLL电路的锁定状态的保持的训练模式。
CN201010221371.4A 2009-07-28 2010-06-30 时钟数据恢复电路和显示装置 Expired - Fee Related CN101986567B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2009175228A JP5385718B2 (ja) 2009-07-28 2009-07-28 クロックデータリカバリ回路
JP2009-175228 2009-07-28

Publications (2)

Publication Number Publication Date
CN101986567A CN101986567A (zh) 2011-03-16
CN101986567B true CN101986567B (zh) 2014-06-11

Family

ID=43526666

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201010221371.4A Expired - Fee Related CN101986567B (zh) 2009-07-28 2010-06-30 时钟数据恢复电路和显示装置

Country Status (5)

Country Link
US (1) US8760577B2 (zh)
JP (1) JP5385718B2 (zh)
KR (1) KR101270916B1 (zh)
CN (1) CN101986567B (zh)
TW (1) TWI440350B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI608721B (zh) * 2015-12-29 2017-12-11 安南帕斯公司 雙向通訊方法及使用該方法之雙向通訊裝置

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8644713B2 (en) * 2009-11-12 2014-02-04 Packet Photonics, Inc. Optical burst mode clock and data recovery
US8724764B2 (en) * 2012-05-30 2014-05-13 Xilinx, Inc. Distortion tolerant clock and data recovery
KR101306468B1 (ko) * 2012-09-27 2013-09-17 하은정 선박블록 지지용 지그
JP6121135B2 (ja) * 2012-10-31 2017-04-26 ラピスセミコンダクタ株式会社 同期化回路及びこれを含むクロックデータリカバリ回路
TWI484318B (zh) * 2013-02-07 2015-05-11 Phison Electronics Corp 時脈資料回復電路模組及資料回復時脈的產生方法
US9312865B2 (en) 2013-12-05 2016-04-12 Samsung Display Co., Ltd. Bimodal serial link CDR architecture
CN103684447B (zh) * 2014-01-07 2017-01-04 英特格灵芯片(天津)有限公司 时钟数据恢复电路及数据锁定的判断方法
JP5799320B1 (ja) * 2014-03-31 2015-10-21 株式会社アクセル 画像データ伝送制御方法及び画像表示処理装置
JP6371096B2 (ja) * 2014-04-09 2018-08-08 ザインエレクトロニクス株式会社 受信装置
JP6476659B2 (ja) * 2014-08-28 2019-03-06 富士通株式会社 信号再生回路および信号再生方法
US9898561B2 (en) * 2015-05-27 2018-02-20 Altera Corporation Behavioral simulation model for clock-data recovery phase-locked loop
JP6451542B2 (ja) * 2015-07-29 2019-01-16 京セラドキュメントソリューションズ株式会社 データ送受信装置及びこれを備えた画像形成装置
EP3217555A1 (en) * 2016-03-07 2017-09-13 Nxp B.V. Data conversion
JP7186708B2 (ja) * 2017-09-11 2022-12-09 ソニーセミコンダクタソリューションズ株式会社 データ受信装置
TWI665652B (zh) * 2018-04-30 2019-07-11 瑞鼎科技股份有限公司 源極驅動器及其操作方法
CN111326098B (zh) * 2020-04-08 2022-10-04 Tcl华星光电技术有限公司 源极驱动控制方法、装置及显示终端
TWI768714B (zh) * 2021-02-17 2022-06-21 奇景光電股份有限公司 頻率鎖定錯誤偵測電路、頻率鎖定錯誤偵測方法和顯示驅動電路

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101312035A (zh) * 2007-05-07 2008-11-26 恩益禧电子股份有限公司 点时钟产生电路、半导体器件以及点时钟产生方法
CN101339727A (zh) * 2007-07-06 2009-01-07 恩益禧电子股份有限公司 显示控制器及其控制方法
CN101374194A (zh) * 2007-08-21 2009-02-25 恩益禧电子股份有限公司 视频信号处理装置、视频信号处理方法以及显示装置

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04132048A (ja) * 1990-09-20 1992-05-06 Canon Inc Pll擬似ロック検出回路
JPH06338790A (ja) * 1993-05-31 1994-12-06 Sony Corp 同期クロック再生回路
US6044123A (en) * 1996-10-17 2000-03-28 Hitachi Micro Systems, Inc. Method and apparatus for fast clock recovery phase-locked loop with training capability
JP3575929B2 (ja) * 1996-10-21 2004-10-13 株式会社東芝 復調器
JP3462084B2 (ja) * 1998-05-14 2003-11-05 富士通株式会社 バイフェーズ符号信号識別装置
JP2005318014A (ja) * 2004-04-26 2005-11-10 Sony Corp 擬似ロック検出回路および擬似ロック検出方法、pll回路およびクロックデータリカバリ方法、通信装置および通信方法、並びに、光ディスク再生装置および光ディスク再生方法
US7038488B1 (en) * 2004-04-30 2006-05-02 Altera Corporation Programmable logic device with transceiver and reconfigurable PLL

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101312035A (zh) * 2007-05-07 2008-11-26 恩益禧电子股份有限公司 点时钟产生电路、半导体器件以及点时钟产生方法
CN101339727A (zh) * 2007-07-06 2009-01-07 恩益禧电子股份有限公司 显示控制器及其控制方法
CN101374194A (zh) * 2007-08-21 2009-02-25 恩益禧电子股份有限公司 视频信号处理装置、视频信号处理方法以及显示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI608721B (zh) * 2015-12-29 2017-12-11 安南帕斯公司 雙向通訊方法及使用該方法之雙向通訊裝置

Also Published As

Publication number Publication date
TW201112715A (en) 2011-04-01
JP2011030058A (ja) 2011-02-10
US20110025913A1 (en) 2011-02-03
KR101270916B1 (ko) 2013-06-03
CN101986567A (zh) 2011-03-16
JP5385718B2 (ja) 2014-01-08
US8760577B2 (en) 2014-06-24
TWI440350B (zh) 2014-06-01
KR20110011534A (ko) 2011-02-08

Similar Documents

Publication Publication Date Title
CN101986567B (zh) 时钟数据恢复电路和显示装置
US8588281B2 (en) Transceiver having embedded clock interface and method of operating transceiver
US7826583B2 (en) Clock data recovery apparatus
US8611484B2 (en) Receiver having clock recovery unit based on delay locked loop
KR101035856B1 (ko) 타이밍 컨트롤러와 데이터 구동ic들 사이의 인터페이스 시스템 및 디스플레이 장치
US7539242B2 (en) Semiconductor integrated circuit device and method of testing the same
KR20100068934A (ko) 액정표시장치
US20100231787A1 (en) Signal processing method and device
US6954506B2 (en) Clock signal recovery circuit used in receiver of universal serial bus and method of recovering clock signal
US11641267B2 (en) Clock and data recovery circuit and source driver including the same
US7676011B2 (en) Data recovery apparatus and method for reproducing recovery data
US20220026856A1 (en) Time-to-digital conversion circuit and source driver including the same
US7254201B2 (en) Clock and data recovery circuit and method
KR20110025442A (ko) 클럭 정보 및 데이터 정보를 포함하는 신호를 수신하는 수신기 및 클럭 임베디드 인터페이스 방법
US20130253860A1 (en) Clock failure detection apparatus and method, and timing controller of liquid crystal display including the clock failure detection apparatus
JPH0217736A (ja) シリアルデータ通信装置
US10097341B1 (en) Testing of clock and data recovery circuits
CN1954492B (zh) 在存在抖动时钟源时使时钟发生器同步的方法和装置
US20070242778A1 (en) Clock recovery circuit
US7376528B2 (en) Devices and methods for testing clock and data recovery devices
CN110706674B (zh) 时钟恢复装置和源极驱动器
KR100899781B1 (ko) 클록 정보와 함께 데이터를 전송하는 방법 및 장치
JP2744094B2 (ja) ディジタルシステム
CN105591648B (zh) 相位侦测器及相关的相位侦测方法
JP6970170B2 (ja) クロック再生回路、波形観測装置、クロック再生方法及び波形観測方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CP02 Change in the address of a patent holder

Address after: Tokyo, Japan

Patentee after: Renesas Electronics Corporation

Address before: Kanagawa

Patentee before: Renesas Electronics Corporation

CP02 Change in the address of a patent holder
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20140611

Termination date: 20180630

CF01 Termination of patent right due to non-payment of annual fee