KR100899781B1 - 클록 정보와 함께 데이터를 전송하는 방법 및 장치 - Google Patents
클록 정보와 함께 데이터를 전송하는 방법 및 장치 Download PDFInfo
- Publication number
- KR100899781B1 KR100899781B1 KR1020080129463A KR20080129463A KR100899781B1 KR 100899781 B1 KR100899781 B1 KR 100899781B1 KR 1020080129463 A KR1020080129463 A KR 1020080129463A KR 20080129463 A KR20080129463 A KR 20080129463A KR 100899781 B1 KR100899781 B1 KR 100899781B1
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- clock signal
- received
- transition
- data bits
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/003—Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G5/006—Details of the interface to the display terminal
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/01—Shaping pulses
- H03K5/08—Shaping pulses by limiting; by thresholding; by slicing, i.e. combined limiting and thresholding
- H03K5/082—Shaping pulses by limiting; by thresholding; by slicing, i.e. combined limiting and thresholding with an adaptive threshold
- H03K5/084—Shaping pulses by limiting; by thresholding; by slicing, i.e. combined limiting and thresholding with an adaptive threshold modified by switching, e.g. by a periodic signal or by a signal in synchronism with the transitions of the output signal
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/69—Spread spectrum techniques
- H04B1/707—Spread spectrum techniques using direct sequence modulation
- H04B1/7073—Synchronisation aspects
- H04B1/7085—Synchronisation aspects using a code tracking loop, e.g. a delay-locked loop
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Nonlinear Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
Description
Claims (10)
- 데이터 비트들을 통신하기 위한 장치에 있어서,송신 클록 신호 및 상기 데이터 비트들에 대응하고 주기적인 천이(periodic transition)를 가지는 송신 신호를 생성하는 송신부;상기 송신 클록 신호 및 상기 생성된 송신 신호를 전달하는 데이터 선; 및상기 데이터 선을 통하여 전달된 상기 송신 신호(이하 수신 신호라 함)로부터 상기 주기적인 천이를 검출하고, 상기 검출된 주기적인 천이에 상응하는 신호인 기준 클록 신호를 생성하며, 상기 생성된 기준 클록 신호 또는 상기 송신 클록 신호로부터 DLL(Delay Lock Loop)를 이용하여 수신 클록 신호를 생성하고, 상기 수신 클록 신호에 따라 상기 수신 신호를 샘플링하여 상기 데이터 비트들을 복원하는 수신부를 포함하는 장치.
- 제 1 항에 있어서, 상기 수신부는상기 수신 신호의 천이를 검출하는 천이 검출기;상기 검출된 천이 중에서 상기 주기적인 천이에 상응하는 신호인 기준 클록 신호를 생성하는 기준 클록신호 생성부;상기 기준 클록신호 생성부가 상기 검출된 천이 중에서 상기 주기적인 천이에 따라 동작하도록 하는 엔에이블 신호를 제공하는 엔에이블 신호 생성부; 및상기 생성된 기준 클록 신호를 이용하여 상기 수신 클록 신호를 생성하는 DLL을 포함하는 장치.
- 삭제
- 데이터 비트들에 대응하고, 주기적인 천이를 가지는 수신 신호로부터 데이터 비트들을 복원하는 수신부에 있어서,상기 수신 신호의 천이를 검출하는 천이 검출기;상기 검출된 천이 중에서 상기 주기적인 천이에 상응하는 신호인 기준 클록 신호를 생성하는 기준 클록신호 생성부;상기 기준 클록신호 생성부가 상기 검출된 천이 중에서 상기 주기적인 천이에 따라 동작하도록 하는 엔에이블 신호를 제공하는 엔에이블 신호 생성부;송신 클록 신호 및 상기 생성된 기준 클록 신호 중 어느 하나의 신호를 전달하는 스위치; 및상기 스위치를 통하여 전달된 신호를 이용하여 상기 수신 클록 신호를 생성하는 DLL을 포함하는 수신부.
- 삭제
- 제 4 항에 있어서,상기 주기적인 천이가 수행되는 시점을 T, 상기 주기적인 천이의 주기를 P,상기 P 기간 동안에 수신되는 비트들의 개수를 N이라 가정하면,상기 엔에이블 신호의 시작 시점인 T_START는 수학식 [T-(P/N) < T_START < T]을 만족하고, 상기 엔에이블 신호의 종료 시점인 T_END는 수학식 (T < T_END < T+(P/N)]을 만족하는 수신부.
- 제 4 항에 있어서,상기 주기적인 천이가 수행되는 시점을 T, 상기 주기적인 천이의 주기를 P,상기 P 기간 동안에 수신되는 비트들의 개수를 N이라 가정하면,상기 엔에이블 신호의 시작 시점인 T_START는 수학식 [T-2×(P/N) < T_START < T]을 만족하고, 상기 엔에이블 신호의 종료 시점인 T_END는 수학식 (T < T_END < T+(P/N)]을 만족하는 수신부.
- 삭제
- 삭제
- 데이터 비트들을 통신하기 위한 방법에 있어서,송신 클록 신호 및 상기 데이터 비트들에 대응하고 주기적인 천이(periodic transition)를 가지는 송신 신호를 생성하는 단계;데이터 선을 통하여 상기 송신 클록 신호 및 상기 생성된 송신 신호를 전달하는 단계;상기 데이터 선을 통하여 전달된 상기 송신 신호(이하 수신 신호라 함)로부터 상기 주기적인 천이를 검출하는 단계;상기 검출된 주기적인 천이에 상응하는 신호인 기준 클록 신호를 생성하는 단계;상기 생성된 기준 클록 신호 또는 상기 송신 클록 신호로부터 DLL(Delay Lock Loop)를 이용하여 수신 클록 신호를 생성하는 단계; 및상기 수신 클록 신호에 따라 상기 수신 신호를 샘플링하여 상기 데이터 비트들을 복원하는 단계를 포함하는 방법.
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020080129463A KR100899781B1 (ko) | 2008-12-18 | 2008-12-18 | 클록 정보와 함께 데이터를 전송하는 방법 및 장치 |
JP2009067703A JP5066121B2 (ja) | 2008-03-20 | 2009-03-19 | クロック情報とデータを伝送する装置及び方法 |
US12/408,417 US8074125B2 (en) | 2008-03-20 | 2009-03-20 | Apparatus and method for transmitting and receiving data bits |
CN2009101286537A CN101540158B (zh) | 2008-03-20 | 2009-03-20 | 用于发送和接收数据位的装置和方法 |
TW098109295A TWI410791B (zh) | 2008-03-20 | 2009-03-20 | 用以傳送及接收複數個資料位元的裝置與方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020080129463A KR100899781B1 (ko) | 2008-12-18 | 2008-12-18 | 클록 정보와 함께 데이터를 전송하는 방법 및 장치 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR100899781B1 true KR100899781B1 (ko) | 2009-05-28 |
Family
ID=40862579
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020080129463A KR100899781B1 (ko) | 2008-03-20 | 2008-12-18 | 클록 정보와 함께 데이터를 전송하는 방법 및 장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100899781B1 (ko) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102446483A (zh) * | 2010-09-15 | 2012-05-09 | 联发科技股份有限公司 | 信号传输系统以及信号传输方法 |
KR20170116491A (ko) * | 2016-04-11 | 2017-10-19 | 엘지디스플레이 주식회사 | 데이터 인터페이스 장치 및 그 구동방법 |
US9984655B2 (en) | 2015-03-06 | 2018-05-29 | Silicon Works Co., Ltd. | Apparatus and method for transmitting display signal having a protocol including a dummy signal and a clock signal |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20020029429A (ko) * | 1999-07-22 | 2002-04-18 | 칼 하인쯔 호르닝어 | 데이타 비트 스트림에 대한 에러 보호를 제공하는 방법 |
KR20060080383A (ko) * | 2005-01-05 | 2006-07-10 | 삼성에스디아이 주식회사 | 클럭 지연 모듈, 지연 클럭 생성 방법 및 이를 이용한플라즈마 표시 장치 |
KR20070068381A (ko) * | 2004-10-18 | 2007-06-29 | 프리스케일 세미컨덕터, 인크. | 내삽 지연을 위한 회로 및 방법 |
KR100868299B1 (ko) * | 2008-03-20 | 2008-11-11 | 주식회사 아나패스 | 클록 정보와 함께 데이터를 전송하는 방법 및 장치 |
-
2008
- 2008-12-18 KR KR1020080129463A patent/KR100899781B1/ko active IP Right Grant
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20020029429A (ko) * | 1999-07-22 | 2002-04-18 | 칼 하인쯔 호르닝어 | 데이타 비트 스트림에 대한 에러 보호를 제공하는 방법 |
KR20070068381A (ko) * | 2004-10-18 | 2007-06-29 | 프리스케일 세미컨덕터, 인크. | 내삽 지연을 위한 회로 및 방법 |
KR20060080383A (ko) * | 2005-01-05 | 2006-07-10 | 삼성에스디아이 주식회사 | 클럭 지연 모듈, 지연 클럭 생성 방법 및 이를 이용한플라즈마 표시 장치 |
KR100868299B1 (ko) * | 2008-03-20 | 2008-11-11 | 주식회사 아나패스 | 클록 정보와 함께 데이터를 전송하는 방법 및 장치 |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102446483A (zh) * | 2010-09-15 | 2012-05-09 | 联发科技股份有限公司 | 信号传输系统以及信号传输方法 |
US8619932B2 (en) | 2010-09-15 | 2013-12-31 | Mediatek Inc. | Signal transmission system with clock signal generator configured for generating clock signal having stepwise/smooth frequency transition and related signal transmission method thereof |
US9984655B2 (en) | 2015-03-06 | 2018-05-29 | Silicon Works Co., Ltd. | Apparatus and method for transmitting display signal having a protocol including a dummy signal and a clock signal |
KR20170116491A (ko) * | 2016-04-11 | 2017-10-19 | 엘지디스플레이 주식회사 | 데이터 인터페이스 장치 및 그 구동방법 |
KR102436557B1 (ko) * | 2016-04-11 | 2022-08-25 | 엘지디스플레이 주식회사 | 데이터 인터페이스 장치 및 그 구동방법 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5066121B2 (ja) | クロック情報とデータを伝送する装置及び方法 | |
KR100868299B1 (ko) | 클록 정보와 함께 데이터를 전송하는 방법 및 장치 | |
US6947493B2 (en) | Dual phase pulse modulation decoder circuit | |
JP2009230139A (ja) | ブランク期間にクロック信号を伝送するディスプレイ装置及び方法 | |
JP5365132B2 (ja) | 直列信号の受信装置、直列伝送システム、直列伝送方法、直列信号の送信装置 | |
US7254201B2 (en) | Clock and data recovery circuit and method | |
US6985546B2 (en) | Transmitting circuit and method thereof, receiving circuit and method thereof, and data communication apparatus | |
KR100899781B1 (ko) | 클록 정보와 함께 데이터를 전송하는 방법 및 장치 | |
KR101615101B1 (ko) | 클록 복원 회로 및 이를 포함하는 샘플링 신호 생성기 | |
KR100883778B1 (ko) | 블랭크 기간에 클록 신호를 전송하는 디스플레이 및 방법 | |
JP5739727B2 (ja) | クロック発生回路 | |
KR101443467B1 (ko) | 송신 장치, 수신 장치 및 송수신 시스템 | |
KR101272886B1 (ko) | 클록 정보와 함께 데이터를 전송하는 방법 및 장치 | |
US6970527B2 (en) | Transmitting circuit and method thereof, receiving circuit and method thereof, and data communication apparatus | |
JP5369524B2 (ja) | クロック・データ・リカバリ回路 | |
US7321647B2 (en) | Clock extracting circuit and clock extracting method | |
US20070069927A1 (en) | Method of transmitting a serial bit-stream and electronic transmitter for transmitting a serial bit-stream | |
KR100924704B1 (ko) | 블랭크 기간에 클록 신호를 전송하는 디스플레이 및 방법 | |
JP5116567B2 (ja) | 光受信装置 | |
KR20090101052A (ko) | 블랭크 기간에 클록 신호를 전송하는 디스플레이 및 방법 | |
JP2005142615A (ja) | マンチェスタ符号データ受信装置 | |
US20150146824A1 (en) | Indexed i/o symbol communications | |
JP2012023638A (ja) | デジタル通信システムおよびそれに用いる受信装置 | |
JPH03149931A (ja) | 並列信号間位相同期回路 | |
JP2005217968A (ja) | 非同期通信システム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
A302 | Request for accelerated examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20130510 Year of fee payment: 5 |
|
FPAY | Annual fee payment |
Payment date: 20140508 Year of fee payment: 6 |
|
FPAY | Annual fee payment |
Payment date: 20150511 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20160511 Year of fee payment: 8 |
|
FPAY | Annual fee payment |
Payment date: 20170508 Year of fee payment: 9 |
|
FPAY | Annual fee payment |
Payment date: 20180504 Year of fee payment: 10 |