JP2010141272A5 - - Google Patents
Download PDFInfo
- Publication number
- JP2010141272A5 JP2010141272A5 JP2008318897A JP2008318897A JP2010141272A5 JP 2010141272 A5 JP2010141272 A5 JP 2010141272A5 JP 2008318897 A JP2008318897 A JP 2008318897A JP 2008318897 A JP2008318897 A JP 2008318897A JP 2010141272 A5 JP2010141272 A5 JP 2010141272A5
- Authority
- JP
- Japan
- Prior art keywords
- silicon
- epitaxial wafer
- epitaxial
- oxygen concentration
- epitaxial layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims description 59
- 229910052710 silicon Inorganic materials 0.000 claims description 59
- 239000010703 silicon Substances 0.000 claims description 59
- 239000001301 oxygen Substances 0.000 claims description 52
- 229910052760 oxygen Inorganic materials 0.000 claims description 52
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 claims description 51
- 238000004519 manufacturing process Methods 0.000 claims description 41
- 238000010438 heat treatment Methods 0.000 claims description 23
- 238000000034 method Methods 0.000 claims description 15
- 230000001590 oxidative effect Effects 0.000 claims description 11
- 239000000758 substrate Substances 0.000 claims description 7
- 239000013078 crystal Substances 0.000 claims description 6
- 238000002844 melting Methods 0.000 claims description 3
- 230000008018 melting Effects 0.000 claims description 3
- 230000015572 biosynthetic process Effects 0.000 claims description 2
- 239000012528 membrane Substances 0.000 claims 1
- 238000009792 diffusion process Methods 0.000 description 7
- 230000001629 suppression Effects 0.000 description 6
- 238000005530 etching Methods 0.000 description 1
- 239000007789 gas Substances 0.000 description 1
- 150000002926 oxygen Chemical class 0.000 description 1
- 238000005498 polishing Methods 0.000 description 1
Priority Applications (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2008318897A JP2010141272A (ja) | 2008-12-15 | 2008-12-15 | エピタキシャルウェーハとその製造方法 |
| US12/634,899 US9362114B2 (en) | 2008-12-15 | 2009-12-10 | Epitaxial wafer and method of manufacturing the same |
| US15/138,526 US9991386B2 (en) | 2008-12-15 | 2016-04-26 | Epitaxial wafer and method of manufacturing the same |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2008318897A JP2010141272A (ja) | 2008-12-15 | 2008-12-15 | エピタキシャルウェーハとその製造方法 |
Related Child Applications (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2012277377A Division JP5516713B2 (ja) | 2012-12-19 | 2012-12-19 | エピタキシャルウェーハの製造方法 |
| JP2012277376A Division JP5704155B2 (ja) | 2012-12-19 | 2012-12-19 | エピタキシャルウェーハの製造方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2010141272A JP2010141272A (ja) | 2010-06-24 |
| JP2010141272A5 true JP2010141272A5 (enExample) | 2012-02-16 |
Family
ID=42241050
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2008318897A Pending JP2010141272A (ja) | 2008-12-15 | 2008-12-15 | エピタキシャルウェーハとその製造方法 |
Country Status (2)
| Country | Link |
|---|---|
| US (2) | US9362114B2 (enExample) |
| JP (1) | JP2010141272A (enExample) |
Families Citing this family (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US7998867B2 (en) * | 2007-11-08 | 2011-08-16 | Sumco Corporation | Method for manufacturing epitaxial wafer |
| WO2009060914A1 (ja) * | 2007-11-08 | 2009-05-14 | Sumco Corporation | エピタキシャルウェーハ |
| JP2011082443A (ja) * | 2009-10-09 | 2011-04-21 | Sumco Corp | エピタキシャルウェーハおよびその製造方法 |
| TWI541864B (zh) | 2012-12-06 | 2016-07-11 | 世創電子材料公司 | 磊晶晶圓及其製造方法 |
| JP6156188B2 (ja) * | 2014-02-26 | 2017-07-05 | 株式会社Sumco | エピタキシャルシリコンウェーハの製造方法 |
| DE102014106594B4 (de) | 2014-05-09 | 2022-05-05 | Infineon Technologies Ag | Verfahren zum Herstellen eines Halbleiterbauelements |
| JP6610056B2 (ja) | 2015-07-28 | 2019-11-27 | 株式会社Sumco | エピタキシャルシリコンウェーハの製造方法 |
| CN106571296A (zh) * | 2015-10-13 | 2017-04-19 | 上海新昇半导体科技有限公司 | 晶圆的形成方法 |
| CN106591944B (zh) * | 2015-10-15 | 2018-08-24 | 上海新昇半导体科技有限公司 | 单晶硅锭及晶圆的形成方法 |
| US10026843B2 (en) * | 2015-11-30 | 2018-07-17 | Taiwan Semiconductor Manufacturing Co., Ltd. | Fin structure of semiconductor device, manufacturing method thereof, and manufacturing method of active region of semiconductor device |
Family Cites Families (21)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4659400A (en) * | 1985-06-27 | 1987-04-21 | General Instrument Corp. | Method for forming high yield epitaxial wafers |
| JPH03133121A (ja) * | 1989-10-19 | 1991-06-06 | Showa Denko Kk | 半導体デバイス用シリコン基板及びその製造方法 |
| US5221413A (en) | 1991-04-24 | 1993-06-22 | At&T Bell Laboratories | Method for making low defect density semiconductor heterostructure and devices made thereby |
| JPH05326467A (ja) | 1992-05-15 | 1993-12-10 | Toshiba Corp | 半導体基板及びその製造方法 |
| US6284384B1 (en) * | 1998-12-09 | 2001-09-04 | Memc Electronic Materials, Inc. | Epitaxial silicon wafer with intrinsic gettering |
| JP3884203B2 (ja) | 1998-12-24 | 2007-02-21 | 株式会社東芝 | 半導体装置の製造方法 |
| JP3988307B2 (ja) | 1999-03-26 | 2007-10-10 | 株式会社Sumco | シリコン単結晶、シリコンウェーハ及びエピタキシャルウェーハ |
| JP4269541B2 (ja) | 2000-08-01 | 2009-05-27 | 株式会社Sumco | 半導体基板と電界効果型トランジスタ並びにSiGe層の形成方法及びこれを用いた歪みSi層の形成方法と電界効果型トランジスタの製造方法 |
| US6514886B1 (en) * | 2000-09-22 | 2003-02-04 | Newport Fab, Llc | Method for elimination of contaminants prior to epitaxy |
| JP3488914B2 (ja) * | 2001-01-19 | 2004-01-19 | 名古屋大学長 | 半導体装置製造方法 |
| JP4506035B2 (ja) | 2001-05-31 | 2010-07-21 | 株式会社Sumco | 半導体基板と電界効果型トランジスタ並びにSiGe層の形成方法及びこれを用いた歪みSi層の形成方法と電界効果型トランジスタの製造方法 |
| JP2004111722A (ja) * | 2002-09-19 | 2004-04-08 | Toshiba Corp | 半導体装置 |
| US6995079B2 (en) * | 2003-08-29 | 2006-02-07 | Semiconductor Energy Laboratory Co., Ltd. | Ion implantation method and method for manufacturing semiconductor device |
| JP4711167B2 (ja) | 2004-08-25 | 2011-06-29 | 信越半導体株式会社 | シリコンエピタキシャルウェーハの製造方法 |
| US7691714B2 (en) * | 2005-01-25 | 2010-04-06 | Texas Instruments Incorporated | Semiconductor device having a dislocation loop located within a boundary created by source/drain regions and a method of manufacture therefor |
| JP4654710B2 (ja) | 2005-02-24 | 2011-03-23 | 信越半導体株式会社 | 半導体ウェーハの製造方法 |
| US7323392B2 (en) * | 2006-03-28 | 2008-01-29 | Taiwan Semiconductor Manufacturing Company, Ltd. | High performance transistor with a highly stressed channel |
| KR20080102065A (ko) * | 2007-05-18 | 2008-11-24 | 삼성전자주식회사 | 에피택시얼 실리콘 구조물 형성 방법 및 이를 이용한 반도체 소자의 형성 방법 |
| JP4550870B2 (ja) * | 2007-07-23 | 2010-09-22 | 株式会社東芝 | 半導体装置の製造方法 |
| JP5012554B2 (ja) | 2008-02-19 | 2012-08-29 | 株式会社Sumco | エピタキシャルウェーハの製造方法 |
| JP2010016312A (ja) | 2008-07-07 | 2010-01-21 | Sumco Corp | エピタキシャルウェーハの製造方法 |
-
2008
- 2008-12-15 JP JP2008318897A patent/JP2010141272A/ja active Pending
-
2009
- 2009-12-10 US US12/634,899 patent/US9362114B2/en active Active
-
2016
- 2016-04-26 US US15/138,526 patent/US9991386B2/en active Active
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP2010141272A5 (enExample) | ||
| JP2002525255A5 (enExample) | ||
| US11705330B2 (en) | Substrate for electronic device and method for producing the same | |
| WO2015162839A1 (ja) | 貼り合わせsoiウェーハの製造方法 | |
| CN114207825A (zh) | 电子器件用基板及其制造方法 | |
| KR20180015634A (ko) | 접합 soi 웨이퍼의 제조방법 | |
| TWI894315B (zh) | 氮化物半導體晶圓及氮化物半導體晶圓的製造方法 | |
| JP6450086B2 (ja) | 化合物半導体基板の製造方法 | |
| JP4826475B2 (ja) | 半導体ウェーハの製造方法 | |
| KR100679737B1 (ko) | 왜곡층을 가지는 실리콘기판의 제조방법 | |
| JP2015078093A (ja) | 3C−SiCエピタキシャル層の製造方法、3C−SiCエピタキシャル基板および半導体装置 | |
| CN112262455B (zh) | 贴合soi晶圆的制造方法及贴合soi晶圆 | |
| JP5463693B2 (ja) | シリコンエピタキシャルウェーハの製造方法 | |
| WO2010035409A1 (ja) | シリコンエピタキシャルウェーハの製造方法 | |
| JP7142184B2 (ja) | 窒化物半導体ウェーハの製造方法及び窒化物半導体ウェーハ | |
| KR100611108B1 (ko) | 박막 형성 방법 | |
| WO2011001770A1 (ja) | エピタキシャルシリコンウェーハとその製造方法 | |
| JP2011044505A (ja) | シリコンエピタキシャルウェーハの製造方法 | |
| JP2005223092A (ja) | エピタキシャルシリコンウェーハの製造方法及びその方法で製造されたシリコンウェーハ | |
| JP4557505B2 (ja) | 半導体基板の製造方法 | |
| JP2004349522A (ja) | 半導体基板の製造方法 | |
| JPH09306844A (ja) | 半導体装置の製造方法および半導体装置 | |
| JP4550870B2 (ja) | 半導体装置の製造方法 | |
| JP7647446B2 (ja) | 窒化物半導体基板及びその製造方法 | |
| JP2006173323A (ja) | 歪みシリコンウェーハの製造方法 |