JP2008043177A - 同期整流型スイッチングレギュレータ、同期整流型スイッチングレギュレータの制御回路及び同期整流型スイッチングレギュレータの動作制御方法 - Google Patents
同期整流型スイッチングレギュレータ、同期整流型スイッチングレギュレータの制御回路及び同期整流型スイッチングレギュレータの動作制御方法 Download PDFInfo
- Publication number
- JP2008043177A JP2008043177A JP2006218370A JP2006218370A JP2008043177A JP 2008043177 A JP2008043177 A JP 2008043177A JP 2006218370 A JP2006218370 A JP 2006218370A JP 2006218370 A JP2006218370 A JP 2006218370A JP 2008043177 A JP2008043177 A JP 2008043177A
- Authority
- JP
- Japan
- Prior art keywords
- switching element
- switching
- reverse current
- voltage
- input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M3/00—Conversion of dc power input into dc power output
- H02M3/02—Conversion of dc power input into dc power output without intermediate conversion into ac
- H02M3/04—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
- H02M3/10—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
- H02M3/145—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
- H02M3/155—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
- H02M3/156—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators
- H02M3/158—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load
- H02M3/1588—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load comprising at least one synchronous rectifier element
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M3/00—Conversion of dc power input into dc power output
- H02M3/02—Conversion of dc power input into dc power output without intermediate conversion into ac
- H02M3/04—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
- H02M3/10—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
- H02M3/145—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
- H02M3/155—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02B—CLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
- Y02B70/00—Technologies for an efficient end-user side electric power management and consumption
- Y02B70/10—Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Dc-Dc Converters (AREA)
- Rectifiers (AREA)
Abstract
【解決手段】電圧VLxが接地電圧GND以上になると、コンパレータ11からハイレベルの信号SAが出力され、該ハイレベルの信号SAはラッチ回路12でラッチされて信号SBとして出力制御回路6に出力され、出力制御回路6は、信号SBがハイレベルである間、制御信号NLSIDEをローレベルにして同期整流用トランジスタM2をオフさせて遮断状態にすると共に制御信号LPをハイレベルにし、コンパレータ11は、制御信号LPがハイレベルになると、消費電流を低減させると共に電圧比較結果に関係なく出力信号SAをローレベルにするようにした。
【選択図】図1
Description
降圧型DC−DCコンバータでは、重負荷になってインダクタに電流が流れ続ける連続モードと、軽負荷になってインダクタに電流が流れなくなる場合が生じる不連続モードとがあった。同期整流方式は、連続モード時は高効率であるが、不連続モードになると、負荷側から同期整流用トランジスタを通して接地電圧に電流が流れる逆電流が発生するため、極端に効率が低下するという問題があった。このような逆電流の発生を防止するために、図13で示すような回路があった(例えば、特許文献1参照。)。
次に、PWM信号がハイレベルになると、スイッチングトランジスタSWaがオフし、ノードaはインダクタLaの逆起電力によって負電圧まで低下するため、コンパレータ101の出力信号はハイレベルになる。この結果、AND回路102の各入力端はそれぞれハイレベルになり、AND回路102の出力信号がハイレベルになって同期整流用トランジスタSWbがオンする。このため、接地電圧Vssから同期整流用トランジスタSWb及びインダクタLaを介して出力端子OUTに電力が供給される。
imax=iout+Vout/(2×L)×Toff
となる。但し、ioutは出力端子OUTから出力される出力電流を、LはインダクタLaのインダクタンスを、ToffはスイッチングトランジスタMaがオフする時間をそれぞれ示している。このように、出力電圧Voutを維持するにあたって、スイッチングトランジスタMaのオンデューティサイクルは、PWM信号を生成する際に使用する発振回路の発振周波数に依存しない。
入力された制御信号に応じてスイッチングを行う第1のスイッチング素子と、
該第1のスイッチング素子のスイッチングによって前記入力電圧による充電が行われるインダクタと、
入力された制御信号に応じてスイッチングを行い該インダクタの放電を行う同期整流用の第2のスイッチング素子と、
前記出力端子から出力される出力電圧が前記所定の定電圧になるように前記第1のスイッチング素子に対するスイッチング制御を行うと共に、前記第2のスイッチング素子に対して前記第1のスイッチング素子と相反するスイッチング動作を行わせる制御回路部と、
前記出力端子から第2のスイッチング素子の方向に流れる逆電流が発生する兆候又は該逆電流の発生を検出すると、前記制御回路部に対して、前記第2のスイッチング素子を強制的にオフさせて遮断状態にさせる逆電流検出回路部と、
を備え、
前記逆電流検出回路部は、前記制御回路部が第2のスイッチング素子をオフさせて遮断状態にさせている間は、前記逆電流が発生する兆候又は該逆電流の発生の検出動作を停止して消費電流を低減させるものである。
前記第1のスイッチング素子と前記インダクタとの接続部の電圧から、前記出力端子から第2のスイッチング素子の方向に流れる逆電流が発生する兆候又は該逆電流の発生を検出すると所定の信号を生成して出力する電圧比較回路と、
該電圧比較回路からの該所定の信号を保持して前記制御回路部に出力するラッチ回路と、
を備え、
前記電圧比較回路は、前記制御回路部が第2のスイッチング素子をオフさせて遮断状態にさせている間は、消費電流を低減させるようにした。
入力された制御信号に応じてスイッチングを行う第1のスイッチング素子と、
該第1のスイッチング素子のスイッチングによって前記入力電圧による充電が行われるインダクタと、
入力された制御信号に応じてスイッチングを行い該インダクタの放電を行う同期整流用の第2のスイッチング素子と、
前記出力端子から出力される出力電圧が前記所定の定電圧になるように前記第1のスイッチング素子に対するスイッチング制御を行うと共に、前記第2のスイッチング素子に対して前記第1のスイッチング素子と相反するスイッチング動作を行わせる制御回路部と、
前記出力端子から第2のスイッチング素子の方向に流れる逆電流が発生する兆候又は該逆電流の発生を検出すると、前記第2のスイッチング素子の接続を遮断して該第2のスイッチング素子に流れる電流を遮断する逆電流検出回路部と、
を備え、
前記逆電流検出回路部は、前記第2のスイッチング素子の接続を遮断している間は、前記逆電流が発生する兆候又は該逆電流の発生の検出動作を停止して消費電流を低減させるようにした。
前記第1のスイッチング素子と前記インダクタとの接続部の電圧から、前記出力端子から第2のスイッチング素子の方向に流れる逆電流が発生する兆候又は該逆電流の発生を検出すると所定の信号を生成して出力する電圧比較回路と、
該電圧比較回路からの該所定の信号を保持して前記制御回路部に出力するラッチ回路と、
前記第2のスイッチング素子と直列に接続され、該ラッチ回路の出力信号に応じてスイッチングを行う第3のスイッチング素子と、
を備え、
前記電圧比較回路は、前記第3のスイッチング素子がオフして遮断状態である間は、消費電流を低減させるようにした。
反転入力用及び非反転入力用の各トランジスタに所定の第1定電流を供給する第1定電流源と、
前記反転入力用及び非反転入力用の各トランジスタに所定の第2定電流を供給する第2定電流源と、
を備え、
前記第1定電流源は、前記制御回路部が第2のスイッチング素子をオフさせて遮断状態にさせている間は、電流供給を停止するようにした。
該第1のスイッチング素子のスイッチングによって、入力端子に入力された入力電圧による充電が行われるインダクタと、
入力された制御信号に応じてスイッチングを行い該インダクタの放電を行う同期整流用の第2のスイッチング素子と、
を備え、
出力端子から出力される出力電圧が所定の定電圧になるように前記第1のスイッチング素子に対するスイッチング制御を行うと共に、前記第2のスイッチング素子に対して前記第1のスイッチング素子と相反するスイッチング動作を行わせ、前記入力端子に入力された入力電圧を所定の定電圧に変換して前記出力端子に接続された負荷に出力する同期整流型スイッチングレギュレータの制御回路において、
前記出力端子から出力される出力電圧が前記所定の定電圧になるように前記第1のスイッチング素子に対するスイッチング制御を行うと共に、前記第2のスイッチング素子に対して前記第1のスイッチング素子と相反するスイッチング動作を行わせる制御回路部と、
前記出力端子から第2のスイッチング素子の方向に流れる逆電流が発生する兆候又は該逆電流の発生を検出すると、前記制御回路部に対して、前記第2のスイッチング素子を強制的にオフさせて遮断状態にさせる逆電流検出回路部と、
を備え、
前記逆電流検出回路部は、前記制御回路部が第2のスイッチング素子をオフさせて遮断状態にさせている間は、前記逆電流が発生する兆候又は該逆電流の発生の検出動作を停止して消費電流を低減させるものである。
該第1のスイッチング素子のスイッチングによって、入力端子に入力された入力電圧による充電が行われるインダクタと、
入力された制御信号に応じてスイッチングを行い該インダクタの放電を行う同期整流用の第2のスイッチング素子と、
を備え、
出力端子から出力される出力電圧が所定の定電圧になるように前記第1のスイッチング素子に対するスイッチング制御を行うと共に、前記第2のスイッチング素子に対して前記第1のスイッチング素子と相反するスイッチング動作を行わせ、前記入力端子に入力された入力電圧を所定の定電圧に変換して前記出力端子に接続された負荷に出力する同期整流型スイッチングレギュレータの制御回路において、
前記出力端子から出力される出力電圧が前記所定の定電圧になるように前記第1のスイッチング素子に対するスイッチング制御を行うと共に、前記第2のスイッチング素子に対して前記第1のスイッチング素子と相反するスイッチング動作を行わせる制御回路部と、
前記出力端子から第2のスイッチング素子の方向に流れる逆電流が発生する兆候又は該逆電流の発生を検出すると、前記第2のスイッチング素子の接続を遮断して該第2のスイッチング素子に流れる電流を遮断する逆電流検出回路部と、
を備え、
前記逆電流検出回路部は、前記第2のスイッチング素子の接続を遮断している間は、前記逆電流が発生する兆候又は該逆電流の発生の検出動作を停止して消費電流を低減させるものである。
該第1のスイッチング素子のスイッチングによって、入力端子に入力された入力電圧による充電が行われるインダクタと、
入力された制御信号に応じてスイッチングを行い該インダクタの放電を行う同期整流用の第2のスイッチング素子と、
を備え、
出力端子から出力される出力電圧が所定の定電圧になるように前記第1のスイッチング素子に対するスイッチング制御を行うと共に、前記第2のスイッチング素子に対して前記第1のスイッチング素子と相反するスイッチング動作を行わせ、前記入力端子に入力された入力電圧を所定の定電圧に変換して前記出力端子に接続された負荷に出力する同期整流型スイッチングレギュレータの動作制御方法において、
前記出力端子から第2のスイッチング素子の方向に流れる逆電流が発生する兆候又は該逆電流の発生を検出すると、前記第2のスイッチング素子を強制的にオフさせて遮断状態にし、第2のスイッチング素子をオフさせて遮断状態にしている間は、前記逆電流が発生する兆候又は該逆電流の発生の検出動作を停止して消費電流を低減させるようにした。
該第1のスイッチング素子のスイッチングによって、入力端子に入力された入力電圧による充電が行われるインダクタと、
入力された制御信号に応じてスイッチングを行い該インダクタの放電を行う同期整流用の第2のスイッチング素子と、
を備え、
出力端子から出力される出力電圧が所定の定電圧になるように前記第1のスイッチング素子に対するスイッチング制御を行うと共に、前記第2のスイッチング素子に対して前記第1のスイッチング素子と相反するスイッチング動作を行わせ、前記入力端子に入力された入力電圧を所定の定電圧に変換して前記出力端子に接続された負荷に出力する同期整流型スイッチングレギュレータの動作制御方法において、
前記出力端子から第2のスイッチング素子の方向に流れる逆電流が発生する兆候又は該逆電流の発生を検出すると、前記第2のスイッチング素子の接続を遮断し、前記第2のスイッチング素子の接続を遮断している間は、前記逆電流が発生する兆候又は該逆電流の発生の検出動作を停止して消費電流を低減させるようにした。
また、第1のスイッチング素子がオンしている期間は、電圧比較回路が入力された電圧に関係なく所定の信号を生成して出力するようにしたことから、電圧比較回路が誤信号を出力することをなくすことができる。
第1の実施の形態.
図1は、本発明の第1の実施の形態における同期整流型スイッチングレギュレータの回路例を示した図である。
図1において、スイッチングレギュレータ1は、入力端子INに入力された入力電圧Vinを所定の定電圧に変換し、出力電圧Voutとして出力端子OUTから負荷10に出力する同期整流型スイッチングレギュレータである。
スイッチングレギュレータ1は、入力電圧Vinの出力制御を行うためのスイッチング動作を行うPMOSトランジスタからなるスイッチングトランジスタM1と、NMOSトランジスタからなる同期整流用トランジスタM2とを備えている。
また、発振回路4は、所定の三角波信号TWを生成して出力し、PWMコンパレータ5は、誤差増幅回路3の出力信号EAoと該三角波信号TWからPWM制御を行うためのパルス信号Spwを生成して出力制御回路6に出力する。出力制御回路6は、入力されたパルス信号Spwに応じて制御信号PHSIDE及びNLSIDEをそれぞれ生成し、スイッチングトランジスタM1及び同期整流用トランジスタM2のそれぞれのゲートに対応して出力する。逆電流検出回路7は、第2のスイッチング素子M2に逆電流が発生する兆候の検出を行い、該逆電流発生の兆候を検出すると出力制御回路6に対して、第2のスイッチング素子M2をオフさせ遮断状態にさせて逆電流の発生を防止する。
このように、逆電流検出回路7は、電圧VLxから、同期整流用トランジスタM2に逆電流が流れる兆候があるか否かの検出を行い、該兆候を検出すると同期整流用トランジスタM2をオフさせて遮断状態にするようにした。このため、同期整流用トランジスタM2に流れる逆電流の発生を確実に防止することができる。
図3において、コンパレータ11は、PMOSトランジスタM11〜M16、M19、M20と、NMOSトランジスタM17、M18、M21、M22で構成され、ラッチ回路12は、NOR回路21及び22で構成されている。
コンパレータ11において、PMOSトランジスタM11〜M16及びNMOSトランジスタM17,M18は差動増幅回路25を構成し、PMOSトランジスタM19,M20及びNMOSトランジスタM21,M22が次段の増幅回路26を構成している。
最初に、重負荷になってインダクタL1に電流が流れ続ける連続モードの動作について説明する。
出力制御回路6から、スイッチングトランジスタM1のゲートへの制御信号PHSIDEと同期整流用トランジスタM2のゲートへの制御信号NLSIDEがそれぞれ出力されている。制御信号PHSIDE及びNLSIDEは同相であり、制御信号PHSIDE及びNLSIDEがそれぞれローレベルのときに、スイッチングトランジスタM1がオンすると共に同期整流用トランジスタM2がオフする。また、制御信号PHSIDE及びNLSIDEがそれぞれハイレベルのときに、スイッチングトランジスタM1がオフすると共に、同期整流用トランジスタM2がオンする。
この場合、制御信号PHSIDE及びNLSIDEが共にローレベルのときの動作は連続モードの場合と同じである。制御信号PHSIDE及びNLSIDEが共にハイレベルになると、連続モードで説明したように、スイッチングトランジスタM1がオフして同期整流用トランジスタM2がオンし、電圧VLxが負電圧まで低下し、接地電圧GNDから同期整流用トランジスタM2とインダクタL1を介して出力端子OUTの方向に電流が流れる。該電流は時間の経過と共に次第に小さくなり、電圧VLxも上昇し、やがて出力端子OUTに接続されているコンデンサC1からインダクタL1及び同期整流用トランジスタM2を介して接地電圧GNDに電流が流れる逆電流が発生する。このとき、電圧VLxは負電圧から正電圧に変わる。
図5における図1との相違点は、図1の逆電流検出回路7にNMOSトランジスタM11と抵抗R11を追加し、電圧VLxを分圧した電圧をコンパレータ11の第2の非反転入力端2+に入力するようにしたことにある。
このような構成において、制御信号NLSIDEがハイレベルになると同期整流用トランジスタM2がオンすると共にNMOSトランジスタM11もオンし、コンパレータ11の第2の非反転入力端2+には、電圧VLxをNMOSトランジスタM11のオン抵抗と抵抗R11で分圧した電圧が入力される。
コンパレータ11は、反転入力端−と第2の非反転入力端2+に同じ電圧が入力されると、ローレベルの信号SAを出力するように入力端にオフセット電圧が設けられている。
このようにすることにより、接続部Lxに重畳されたノイズの影響を小さくすることができると共に、電圧VLxを使用状況に応じた電圧に分圧して電圧比較を行うことができる。
図6における図3との相違点は、図3のPMOSトランジスタM20を削除すると共に図3のコンパレータ11にインバータINV1を追加し、NMOSトランジスタM21のゲートを、PMOSトランジスタM14とNMOSトランジスタM17との接続部に接続し、NMOSトランジスタM22のドレインをNMOSトランジスタM21のゲートに接続し、NMOSトランジスタM17及びM18の各ゲートをそれぞれNMOSトランジスタM18のドレインに接続したことにある。
コンパレータ11において、PMOSトランジスタM11〜M16及びNMOSトランジスタM17,M18は差動増幅回路25を構成し、PMOSトランジスタM19、NMOSトランジスタM21,M22及びインバータINV1が次段の増幅回路26を構成している。
NMOSトランジスタM17及びM18はカレントミラー回路を形成しており差動増幅回路25の負荷をなしている。NMOSトランジスタM17及びM18において、各ソースはそれぞれ接地電圧GNDに接続され、各ゲートは接続され該接続部はNMOSトランジスタM18のドレインに接続されている。
このような構成にすることにより、図6のコンパレータ11は、図3のコンパレータ11と同様の動作を行うことができる。
図7における図3との相違点は、図3のPMOSトランジスタM12及びNMOSトランジスタM22を削除すると共に、NMOSトランジスタM23、PMOSトランジスタM24及びインバータINV2を追加したことにある。
コンパレータ11において、PMOSトランジスタM11,M13〜M16及びNMOSトランジスタM17,M18,M23は差動増幅回路25を構成し、PMOSトランジスタM19,M20、NMOSトランジスタM21,M24及びインバータINV2が次段の増幅回路26を構成している。
このような構成において、制御信号LPがローレベルである場合は、PMOSトランジスタM13及びM20がそれぞれオンすると共にNMOSトランジスタM23及びPMOSトランジスタM24がそれぞれオフする。このため、コンパレータ11は、電圧比較結果に応じた信号SAを生成して出力する。
このようにすることにより、制御信号LPがハイレベルになると、コンパレータ11は、電圧比較動作を停止すると共に出力信号SAをローレベルにし、差動増幅回路25が動作を停止して電流消費を停止するため、同期整流用トランジスタM2が制御信号NLSIDEによってオフするときに、コンパレータ11の消費電流をより一層低減させることができる。
更に、同期整流用トランジスタM2がオフすると、コンパレータ11の消費電流が極めて小さくなるようにしたことから、消費電流の削減を図ることができる。
前記第1の実施の形態では、コンパレータ11に3つの入力端を有するものを使用したが、非反転入力端と反転入力端の2つの入力端を有するコンパレータを使用するようにしてもよく、このようにしたものを本発明の第2の実施の形態とする。
図8は、本発明の第2の実施の形態における同期整流型スイッチングレギュレータの回路例を示した図である。なお、図8では、図1と同じもの又は同様のものは同じ符号で示し、ここではその説明を省略すると共に図1との相違点のみ説明する。
図8において、スイッチングレギュレータ1aは、スイッチングトランジスタM1と、同期整流用トランジスタM2と、基準電圧発生回路2と、出力電圧検出用の抵抗R1,R2と、インダクタL1と、平滑用のコンデンサC1と、位相補償用の抵抗R3及びコンデンサC2,C3と、誤差増幅回路3と、発振回路4と、PWMコンパレータ5と、出力制御回路6と、逆電流検出回路7aとを備えている。逆電流検出回路7aは、コンパレータ11a及びラッチ回路12で構成されており、コンパレータ11aは、非反転入力端+及び反転入力端−を備えている。
図9における図7との相違点は、図7のNMOSトランジスタM15をなくすと共に遅延回路31を追加したことにある。
図9において、コンパレータ11aは、PMOSトランジスタM11,M13,M14,M16,M19,M20,M24と、NMOSトランジスタM17,M18,M21,M23と、インバータINV2と、遅延回路31とで構成されている。
遅延回路31の出力信号は、PMOSトランジスタM13,M20,M23の各ゲートに入力され、更にインバータINV2で信号レベルが反転されてPMOSトランジスタM24のゲートに入力される。遅延回路31の遅延時間は、制御信号LPがハイレベルからローレベルに立ち下がったときに接続部Lxの信号レベルがハイレベルからローレベルに立ち下がったと判断できるまで低下するのに要する時間以上になるように設定される。
前記第1及び第2の各実施の形態では、同期整流用トランジスタM2をオフさせることによって同期整流用トランジスタM2に逆電流が流れることを防止するようにしたが、同期整流用トランジスタM2に直列に接続されたMOSトランジスタをオフさせて同期整流用トランジスタM2に逆電流が流れることを防止するようにしてもよく、このようにしたものを本発明の第3の実施の形態とする。
図10は、本発明の第3の実施の形態における同期整流型スイッチングレギュレータの回路例を示した図である。なお、図10では、図1と同じもの又は同様のものは同じ符号で示し、ここではその説明を省略する。
スイッチングレギュレータ1bは、スイッチングトランジスタM1と、同期整流用トランジスタM2と、基準電圧発生回路2と、出力電圧検出用の抵抗R1,R2と、インダクタL1と、平滑用のコンデンサC1と、位相補償用の抵抗R3及びコンデンサC2,C3と、誤差増幅回路3と、発振回路4と、PWMコンパレータ5と、出力制御回路6bと、逆電流検出回路7bとを備えている。
また、発振回路4は、所定の三角波信号TWを生成して出力し、PWMコンパレータ5は、誤差増幅回路3の出力信号EAoと該三角波信号TWからPWM制御を行うためのパルス信号Spwを生成して出力する。パルス信号Spwは、バッファ41を介してスイッチングトランジスタM1のゲートに入力されると共に、バッファ42を介して同期整流用トランジスタM2のゲートに入力される。逆電流検出回路7bは、同期整流用トランジスタM2に逆電流が発生する兆候の検出を行い、該逆電流発生の兆候を検出すると第3スイッチングトランジスタM3をオフさせて同期整流用トランジスタM2と接地電圧GNDとの接続を遮断して逆電流の発生を防止する。
また、バッファ51の出力端とインバータ52の入力端との接続部は、NAND回路46の他方の入力端に接続されている。
図11における図3との相違点は、PMOSトランジスタM13及びM20の各ゲートに制御信号LP1が入力され、NMOSトランジスタM22のゲートに制御信号HP1が入力されるようにしたことにある。これに伴って、図3の増幅回路26を増幅回路26bにした。
最初に、重負荷になってインダクタL1に電流が流れ続ける連続モードの動作について説明する。
制御信号PHSIDE及びNLSIDEは同相の信号であり、制御信号HP1は制御信号NLSIDEの信号レベルを反転させた信号である。制御信号PHSIDEがハイレベルからローレベルになると、スイッチングトランジスタM1がオンすると共に同期整流用トランジスタM2がオフし、接続部Lxはハイレベルになる。
この場合、制御信号PHSIDE及びNLSIDEが共にローレベルのときの動作は連続モードの場合と同じである。制御信号PHSIDE及びNLSIDEが共にハイレベルになると、連続モードで説明したように、同期整流用トランジスタM2がオンし、コイル電流が接地電圧GNDから第3スイッチングトランジスタM3及び同期整流用トランジスタM2を介して出力端子OUTの方向に流れる。このとき、制御信号NLSIDE1がゲートに入力されているPMOSトランジスタM15がオフしており、コンパレータ11bは電圧VLxと接地電圧GNDの電圧比較を行う。
更に、第3スイッチングトランジスタM3がオフすると、コンパレータ11bの消費電流が極めて小さくなるようにしたことから、消費電流の削減を図ることができる。
2 基準電圧発生回路
3 誤差増幅回路
4 発振回路
5 PWMコンパレータ
6,6b 出力制御回路
7,7a,7b 逆電流検出回路
10 負荷
11,11a,11b コンパレータ
12,12b ラッチ回路
25,25a 差動増幅回路
26,26a,26b 増幅回路
31 遅延回路
41,42,51 バッファ
43〜45,52,53 インバータ
46 NAND回路
M1 スイッチングトランジスタ
M2 同期整流用トランジスタ
M3 第3スイッチングトランジスタ
M11 NMOSトランジスタ
L1 インダクタ
C1 コンデンサ
R1,R2,R11 抵抗
Claims (26)
- 入力端子に入力された入力電圧を、所定の定電圧に変換して出力端子に接続された負荷に出力する同期整流型スイッチングレギュレータにおいて、
入力された制御信号に応じてスイッチングを行う第1のスイッチング素子と、
該第1のスイッチング素子のスイッチングによって前記入力電圧による充電が行われるインダクタと、
入力された制御信号に応じてスイッチングを行い該インダクタの放電を行う同期整流用の第2のスイッチング素子と、
前記出力端子から出力される出力電圧が前記所定の定電圧になるように前記第1のスイッチング素子に対するスイッチング制御を行うと共に、前記第2のスイッチング素子に対して前記第1のスイッチング素子と相反するスイッチング動作を行わせる制御回路部と、
前記出力端子から第2のスイッチング素子の方向に流れる逆電流が発生する兆候又は該逆電流の発生を検出すると、前記制御回路部に対して、前記第2のスイッチング素子を強制的にオフさせて遮断状態にさせる逆電流検出回路部と、
を備え、
前記逆電流検出回路部は、前記制御回路部が第2のスイッチング素子をオフさせて遮断状態にさせている間は、前記逆電流が発生する兆候又は該逆電流の発生の検出動作を停止して消費電流を低減させることを特徴とする同期整流型スイッチングレギュレータ。 - 前記逆電流検出回路部は、前記制御回路部が第2のスイッチング素子をオンさせて導通状態にしているときに、前記第1のスイッチング素子と前記インダクタとの接続部の電圧から、前記出力端子から第2のスイッチング素子の方向に流れる逆電流が発生する兆候又は該逆電流の発生を検出すると、前記制御回路部に対して、前記第2のスイッチング素子を強制的にオフさせて遮断状態にさせることを特徴とする請求項1記載の同期整流型スイッチングレギュレータ。
- 前記逆電流検出回路部は、前記制御回路部に対して、前記第2のスイッチング素子を強制的にオフさせて遮断状態にさせると、前記制御回路部が前記第1のスイッチング素子をオンさせて導通状態にするまで該動作を継続させることを特徴とする請求項2記載の同期整流型スイッチングレギュレータ。
- 前記逆電流検出回路部は、
前記第1のスイッチング素子と前記インダクタとの接続部の電圧から、前記出力端子から第2のスイッチング素子の方向に流れる逆電流が発生する兆候又は該逆電流の発生を検出すると所定の信号を生成して出力する電圧比較回路と、
該電圧比較回路からの該所定の信号を保持して前記制御回路部に出力するラッチ回路と、
を備え、
前記電圧比較回路は、前記制御回路部が第2のスイッチング素子をオフさせて遮断状態にさせている間は、消費電流を低減させることを特徴とする請求項3記載の同期整流型スイッチングレギュレータ。 - 前記ラッチ回路は、前記制御回路部が前記第1のスイッチング素子をオンさせて導通状態にするとリセットされ、前記制御回路部に対して、前記第2のスイッチング素子を強制的にオフさせて遮断状態にさせる動作を解除させることを特徴とする請求項4記載の同期整流型スイッチングレギュレータ。
- 入力端子に入力された入力電圧を、所定の定電圧に変換して出力端子に接続された負荷に出力する同期整流型スイッチングレギュレータにおいて、
入力された制御信号に応じてスイッチングを行う第1のスイッチング素子と、
該第1のスイッチング素子のスイッチングによって前記入力電圧による充電が行われるインダクタと、
入力された制御信号に応じてスイッチングを行い該インダクタの放電を行う同期整流用の第2のスイッチング素子と、
前記出力端子から出力される出力電圧が前記所定の定電圧になるように前記第1のスイッチング素子に対するスイッチング制御を行うと共に、前記第2のスイッチング素子に対して前記第1のスイッチング素子と相反するスイッチング動作を行わせる制御回路部と、
前記出力端子から第2のスイッチング素子の方向に流れる逆電流が発生する兆候又は該逆電流の発生を検出すると、前記第2のスイッチング素子の接続を遮断して該第2のスイッチング素子に流れる電流を遮断する逆電流検出回路部と、
を備え、
前記逆電流検出回路部は、前記第2のスイッチング素子の接続を遮断している間は、前記逆電流が発生する兆候又は該逆電流の発生の検出動作を停止して消費電流を低減させることを特徴とする同期整流型スイッチングレギュレータ。 - 前記逆電流検出回路部は、前記制御回路部が第2のスイッチング素子をオンさせて導通状態にしているときに、前記第1のスイッチング素子と前記インダクタとの接続部の電圧から、前記出力端子から第2のスイッチング素子の方向に流れる逆電流が発生する兆候又は該逆電流の発生を検出すると、前記第2のスイッチング素子の接続を遮断して該第2のスイッチング素子に流れる電流を遮断することを特徴とする請求項6記載の同期整流型スイッチングレギュレータ。
- 前記逆電流検出回路部は、前記第2のスイッチング素子の接続を遮断して該第2のスイッチング素子に流れる電流を遮断すると、前記制御回路部が前記第1のスイッチング素子をオンさせて導通状態にするまで該動作を継続することを特徴とする請求項7記載の同期整流型スイッチングレギュレータ。
- 前記逆電流検出回路部は、
前記第1のスイッチング素子と前記インダクタとの接続部の電圧から、前記出力端子から第2のスイッチング素子の方向に流れる逆電流が発生する兆候又は該逆電流の発生を検出すると所定の信号を生成して出力する電圧比較回路と、
該電圧比較回路からの該所定の信号を保持して前記制御回路部に出力するラッチ回路と、
前記第2のスイッチング素子と直列に接続され、該ラッチ回路の出力信号に応じてスイッチングを行う第3のスイッチング素子と、
を備え、
前記電圧比較回路は、前記第3のスイッチング素子がオフして遮断状態である間は、消費電流を低減させることを特徴とする請求項8記載の同期整流型スイッチングレギュレータ。 - 前記ラッチ回路は、前記制御回路部が前記第1のスイッチング素子をオンさせて導通状態にするとリセットされ、前記第3のスイッチング素子をオンさせて導通状態にすることを特徴とする請求項9記載の同期整流型スイッチングレギュレータ。
- 前記電圧比較回路は、電圧比較を行う差動増幅回路を有し、該差動増幅回路に供給されるバイアス電流を低減させて消費電流を低減させることを特徴とする請求項4又は9記載の同期整流型スイッチングレギュレータ。
- 前記差動増幅回路は、
反転入力用及び非反転入力用の各トランジスタに所定の第1定電流を供給する第1定電流源と、
前記反転入力用及び非反転入力用の各トランジスタに所定の第2定電流を供給する第2定電流源と、
を備え、
前記第1定電流源は、前記制御回路部が第2のスイッチング素子をオフさせて遮断状態にさせている間は、電流供給を停止することを特徴とする請求項11記載の同期整流型スイッチングレギュレータ。 - 前記第2定電流源は、前記第1定電流よりも小さい所定の第2定電流を供給することを特徴とする請求項12記載の同期整流型スイッチングレギュレータ。
- 前記電圧比較回路は、電圧比較を行う差動増幅回路を有し、該差動増幅回路におけるバイアス電流の供給を停止させて消費電流を低減させることを特徴とする請求項4又は9記載の同期整流型スイッチングレギュレータ。
- 入力された制御信号に応じてスイッチングを行う第1のスイッチング素子と、
該第1のスイッチング素子のスイッチングによって、入力端子に入力された入力電圧による充電が行われるインダクタと、
入力された制御信号に応じてスイッチングを行い該インダクタの放電を行う同期整流用の第2のスイッチング素子と、
を備え、
出力端子から出力される出力電圧が所定の定電圧になるように前記第1のスイッチング素子に対するスイッチング制御を行うと共に、前記第2のスイッチング素子に対して前記第1のスイッチング素子と相反するスイッチング動作を行わせ、前記入力端子に入力された入力電圧を所定の定電圧に変換して前記出力端子に接続された負荷に出力する同期整流型スイッチングレギュレータの制御回路において、
前記出力端子から出力される出力電圧が前記所定の定電圧になるように前記第1のスイッチング素子に対するスイッチング制御を行うと共に、前記第2のスイッチング素子に対して前記第1のスイッチング素子と相反するスイッチング動作を行わせる制御回路部と、
前記出力端子から第2のスイッチング素子の方向に流れる逆電流が発生する兆候又は該逆電流の発生を検出すると、前記制御回路部に対して、前記第2のスイッチング素子を強制的にオフさせて遮断状態にさせる逆電流検出回路部と、
を備え、
前記逆電流検出回路部は、前記制御回路部が第2のスイッチング素子をオフさせて遮断状態にさせている間は、前記逆電流が発生する兆候又は該逆電流の発生の検出動作を停止して消費電流を低減させることを特徴とする同期整流型スイッチングレギュレータの制御回路。 - 前記逆電流検出回路部は、前記制御回路部が第2のスイッチング素子をオンさせて導通状態にしているときに、前記第1のスイッチング素子と前記インダクタとの接続部の電圧から、前記出力端子から第2のスイッチング素子の方向に流れる逆電流が発生する兆候又は該逆電流の発生を検出すると、前記制御回路部に対して、前記第2のスイッチング素子を強制的にオフさせて遮断状態にさせることを特徴とする請求項15記載の同期整流型スイッチングレギュレータの制御回路。
- 前記逆電流検出回路部は、前記制御回路部に対して、前記第2のスイッチング素子を強制的にオフさせて遮断状態にさせると、前記制御回路部が前記第1のスイッチング素子をオンさせて導通状態にするまで該動作を継続させることを特徴とする請求項16記載の同期整流型スイッチングレギュレータの制御回路。
- 入力された制御信号に応じてスイッチングを行う第1のスイッチング素子と、
該第1のスイッチング素子のスイッチングによって、入力端子に入力された入力電圧による充電が行われるインダクタと、
入力された制御信号に応じてスイッチングを行い該インダクタの放電を行う同期整流用の第2のスイッチング素子と、
を備え、
出力端子から出力される出力電圧が所定の定電圧になるように前記第1のスイッチング素子に対するスイッチング制御を行うと共に、前記第2のスイッチング素子に対して前記第1のスイッチング素子と相反するスイッチング動作を行わせ、前記入力端子に入力された入力電圧を所定の定電圧に変換して前記出力端子に接続された負荷に出力する同期整流型スイッチングレギュレータの制御回路において、
前記出力端子から出力される出力電圧が前記所定の定電圧になるように前記第1のスイッチング素子に対するスイッチング制御を行うと共に、前記第2のスイッチング素子に対して前記第1のスイッチング素子と相反するスイッチング動作を行わせる制御回路部と、
前記出力端子から第2のスイッチング素子の方向に流れる逆電流が発生する兆候又は該逆電流の発生を検出すると、前記第2のスイッチング素子の接続を遮断して該第2のスイッチング素子に流れる電流を遮断する逆電流検出回路部と、
を備え、
前記逆電流検出回路部は、前記第2のスイッチング素子の接続を遮断している間は、前記逆電流が発生する兆候又は該逆電流の発生の検出動作を停止して消費電流を低減させることを特徴とする同期整流型スイッチングレギュレータの制御回路。 - 前記逆電流検出回路部は、前記制御回路部が第2のスイッチング素子をオンさせて導通状態にしているときに、前記第1のスイッチング素子と前記インダクタとの接続部の電圧から、前記出力端子から第2のスイッチング素子の方向に流れる逆電流が発生する兆候又は該逆電流の発生を検出すると、前記第2のスイッチング素子の接続を遮断して該第2のスイッチング素子に流れる電流を遮断することを特徴とする請求項18記載の同期整流型スイッチングレギュレータの制御回路。
- 前記逆電流検出回路部は、前記第2のスイッチング素子の接続を遮断して該第2のスイッチング素子に流れる電流を遮断すると、前記制御回路部が前記第1のスイッチング素子をオンさせて導通状態にするまで該動作を継続することを特徴とする請求項19記載の同期整流型スイッチングレギュレータの制御回路。
- 入力された制御信号に応じてスイッチングを行う第1のスイッチング素子と、
該第1のスイッチング素子のスイッチングによって、入力端子に入力された入力電圧による充電が行われるインダクタと、
入力された制御信号に応じてスイッチングを行い該インダクタの放電を行う同期整流用の第2のスイッチング素子と、
を備え、
出力端子から出力される出力電圧が所定の定電圧になるように前記第1のスイッチング素子に対するスイッチング制御を行うと共に、前記第2のスイッチング素子に対して前記第1のスイッチング素子と相反するスイッチング動作を行わせ、前記入力端子に入力された入力電圧を所定の定電圧に変換して前記出力端子に接続された負荷に出力する同期整流型スイッチングレギュレータの動作制御方法において、
前記出力端子から第2のスイッチング素子の方向に流れる逆電流が発生する兆候又は該逆電流の発生を検出すると、前記第2のスイッチング素子を強制的にオフさせて遮断状態にし、第2のスイッチング素子をオフさせて遮断状態にしている間は、前記逆電流が発生する兆候又は該逆電流の発生の検出動作を停止して消費電流を低減させることを特徴とする同期整流型スイッチングレギュレータの動作制御方法。 - 前記第2のスイッチング素子をオンさせて導通状態にしているときに、前記第1のスイッチング素子と前記インダクタとの接続部の電圧から、前記出力端子から第2のスイッチング素子の方向に流れる逆電流が発生する兆候又は該逆電流の発生を検出すると、前記第2のスイッチング素子を強制的にオフさせて遮断状態にすることを特徴とする請求項21記載の同期整流型スイッチングレギュレータの動作制御方法。
- 前記第2のスイッチング素子を強制的にオフさせて遮断状態にさせると、前記第1のスイッチング素子をオンさせて導通状態にするまで該動作を継続させることを特徴とする請求項22記載の同期整流型スイッチングレギュレータの動作制御方法。
- 入力された制御信号に応じてスイッチングを行う第1のスイッチング素子と、
該第1のスイッチング素子のスイッチングによって、入力端子に入力された入力電圧による充電が行われるインダクタと、
入力された制御信号に応じてスイッチングを行い該インダクタの放電を行う同期整流用の第2のスイッチング素子と、
を備え、
出力端子から出力される出力電圧が所定の定電圧になるように前記第1のスイッチング素子に対するスイッチング制御を行うと共に、前記第2のスイッチング素子に対して前記第1のスイッチング素子と相反するスイッチング動作を行わせ、前記入力端子に入力された入力電圧を所定の定電圧に変換して前記出力端子に接続された負荷に出力する同期整流型スイッチングレギュレータの動作制御方法において、
前記出力端子から第2のスイッチング素子の方向に流れる逆電流が発生する兆候又は該逆電流の発生を検出すると、前記第2のスイッチング素子の接続を遮断し、前記第2のスイッチング素子の接続を遮断している間は、前記逆電流が発生する兆候又は該逆電流の発生の検出動作を停止して消費電流を低減させることを特徴とする同期整流型スイッチングレギュレータの動作制御方法。 - 前記第2のスイッチング素子をオンさせて導通状態にしているときに、前記第1のスイッチング素子と前記インダクタとの接続部の電圧から、前記出力端子から第2のスイッチング素子の方向に流れる逆電流が発生する兆候又は該逆電流の発生を検出すると、前記第2のスイッチング素子の接続を遮断して該第2のスイッチング素子に流れる電流を遮断することを特徴とする請求項24記載の同期整流型スイッチングレギュレータの動作制御方法。
- 前記第2のスイッチング素子の接続を遮断して該第2のスイッチング素子に流れる電流を遮断すると、前記第1のスイッチング素子をオンさせて導通状態にするまで該動作を継続することを特徴とする請求項25記載の同期整流型スイッチングレギュレータの動作制御方法。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006218370A JP4045292B1 (ja) | 2006-08-10 | 2006-08-10 | 同期整流型スイッチングレギュレータ、同期整流型スイッチングレギュレータの制御回路及び同期整流型スイッチングレギュレータの動作制御方法 |
US11/882,817 US7701188B2 (en) | 2006-08-10 | 2007-08-06 | Synchronous rectification switching regulator, and control circuit and control method therefor |
KR1020070080488A KR100994391B1 (ko) | 2006-08-10 | 2007-08-10 | 동기 정류형 스위칭 레귤레이터, 동기 정류형 스위칭레귤레이터의 제어 회로 및 동기 정류형 스위칭레귤레이터의 동작 제어 방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006218370A JP4045292B1 (ja) | 2006-08-10 | 2006-08-10 | 同期整流型スイッチングレギュレータ、同期整流型スイッチングレギュレータの制御回路及び同期整流型スイッチングレギュレータの動作制御方法 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007121528A Division JP5087310B2 (ja) | 2007-05-02 | 2007-05-02 | 同期整流型スイッチングレギュレータ |
Publications (2)
Publication Number | Publication Date |
---|---|
JP4045292B1 JP4045292B1 (ja) | 2008-02-13 |
JP2008043177A true JP2008043177A (ja) | 2008-02-21 |
Family
ID=39050096
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006218370A Expired - Fee Related JP4045292B1 (ja) | 2006-08-10 | 2006-08-10 | 同期整流型スイッチングレギュレータ、同期整流型スイッチングレギュレータの制御回路及び同期整流型スイッチングレギュレータの動作制御方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US7701188B2 (ja) |
JP (1) | JP4045292B1 (ja) |
KR (1) | KR100994391B1 (ja) |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2010220338A (ja) * | 2009-03-16 | 2010-09-30 | Ricoh Co Ltd | 同期整流型スイッチングレギュレータ及びその動作制御方法 |
WO2011115236A1 (en) * | 2010-03-17 | 2011-09-22 | Ricoh Company, Ltd. | Switching regulator |
JP2012205381A (ja) * | 2011-03-25 | 2012-10-22 | Toshiba Corp | Dc−dc変換器 |
KR101287854B1 (ko) | 2011-03-29 | 2013-07-19 | 야마하 가부시키가이샤 | 전압 생성 회로 |
JP2014087159A (ja) * | 2012-10-23 | 2014-05-12 | Rohm Co Ltd | スイッチング電源装置 |
CN104426434A (zh) * | 2013-08-23 | 2015-03-18 | 株式会社东芝 | 半导体集成电路以及电动机驱动装置 |
Families Citing this family (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20090153250A1 (en) * | 2007-12-12 | 2009-06-18 | Ahmadreza Rofougaran | Method and system for scaling supply, device size, and load of a power amplifier |
US7911193B2 (en) * | 2008-06-30 | 2011-03-22 | Infineon Technologies Austria Ag | Discontinuous conduction mode control circuit and method for synchronous converter |
US8300374B2 (en) * | 2008-11-12 | 2012-10-30 | Semiconductor Components Industries, Llc | Method for limiting current and circuit therefor |
US8076913B2 (en) * | 2008-12-22 | 2011-12-13 | Mediatek Inc. | Voltage converters and voltage generating methods for generating output voltage signals according to a pulse width modulation signal |
US7973523B2 (en) * | 2009-02-02 | 2011-07-05 | Texas Instruments Incorporated | Reverse current sensing regulator system and method |
DE102009024159A1 (de) * | 2009-06-08 | 2010-12-09 | Texas Instruments Deutschland Gmbh | Elektronische Vorrichtung und Verfahren zur DC-DC-Umwandlung mit variablem Arbeitsstrom |
GB0912745D0 (en) | 2009-07-22 | 2009-08-26 | Wolfson Microelectronics Plc | Improvements relating to DC-DC converters |
US20120032657A1 (en) * | 2010-08-07 | 2012-02-09 | Intersil Americas Inc. | Reducing shoot-through in a switching voltage regulator |
JP5182400B2 (ja) * | 2010-08-24 | 2013-04-17 | カシオ計算機株式会社 | 半導体光源装置及び半導体光源制御方法 |
US8570012B2 (en) * | 2011-12-13 | 2013-10-29 | Texas Instruments Incorporated | Diode for use in a switched mode power supply |
US8773091B2 (en) * | 2011-12-13 | 2014-07-08 | Texas Instruments Incorporated | Dead time modulation technique for the improvement of power conversion efficiency |
CN103616556B (zh) * | 2013-11-22 | 2017-01-18 | 矽力杰半导体技术(杭州)有限公司 | 用于同步降压型变换器的过零检测电路及检测方法 |
JP6368535B2 (ja) * | 2014-05-07 | 2018-08-01 | ローム株式会社 | Dc/dcコンバータおよびその制御回路、制御方法、ならびに電子機器 |
JP6426444B2 (ja) * | 2014-11-18 | 2018-11-21 | ローム株式会社 | スイッチング電源装置 |
DE102016124611A1 (de) * | 2016-12-16 | 2018-06-21 | Infineon Technologies Ag | Schaltervorrichtung und -verfahren |
TWI656720B (zh) * | 2017-11-06 | 2019-04-11 | 立錡科技股份有限公司 | 切換式電源供應器及其控制電路 |
US11108321B2 (en) | 2019-06-24 | 2021-08-31 | Dialog Semiconductor (Uk) Limited | High-efficiency pulse width modulation for switching power converters |
JP2022038771A (ja) * | 2020-08-27 | 2022-03-10 | エイブリック株式会社 | Dc-dcコンバータ |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3506913B2 (ja) * | 1997-09-22 | 2004-03-15 | セイコーインスツルメンツ株式会社 | スイッチングレギュレータ |
JP2000002924A (ja) | 1998-06-15 | 2000-01-07 | Olympus Optical Co Ltd | カメラの磁気再生回路 |
JP4360833B2 (ja) | 2002-05-28 | 2009-11-11 | パナソニック株式会社 | Dc−dcコンバータ |
JP3614156B2 (ja) * | 2002-07-24 | 2005-01-26 | セイコーエプソン株式会社 | 電源回路 |
US6724174B1 (en) * | 2002-09-12 | 2004-04-20 | Linear Technology Corp. | Adjustable minimum peak inductor current level for burst mode in current-mode DC-DC regulators |
JP4316362B2 (ja) | 2003-12-02 | 2009-08-19 | 株式会社リコー | 電源回路 |
JP2005253253A (ja) * | 2004-03-08 | 2005-09-15 | Matsushita Electric Ind Co Ltd | Dcdcコンバータの動作切替システム |
JP4671275B2 (ja) * | 2005-01-26 | 2011-04-13 | ルネサスエレクトロニクス株式会社 | 電源制御装置、電源用電子部品及び電源装置 |
-
2006
- 2006-08-10 JP JP2006218370A patent/JP4045292B1/ja not_active Expired - Fee Related
-
2007
- 2007-08-06 US US11/882,817 patent/US7701188B2/en not_active Expired - Fee Related
- 2007-08-10 KR KR1020070080488A patent/KR100994391B1/ko not_active IP Right Cessation
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2010220338A (ja) * | 2009-03-16 | 2010-09-30 | Ricoh Co Ltd | 同期整流型スイッチングレギュレータ及びその動作制御方法 |
WO2011115236A1 (en) * | 2010-03-17 | 2011-09-22 | Ricoh Company, Ltd. | Switching regulator |
JP2011199942A (ja) * | 2010-03-17 | 2011-10-06 | Ricoh Co Ltd | スイッチングレギュレータ |
JP2012205381A (ja) * | 2011-03-25 | 2012-10-22 | Toshiba Corp | Dc−dc変換器 |
KR101287854B1 (ko) | 2011-03-29 | 2013-07-19 | 야마하 가부시키가이샤 | 전압 생성 회로 |
JP2014087159A (ja) * | 2012-10-23 | 2014-05-12 | Rohm Co Ltd | スイッチング電源装置 |
CN104426434A (zh) * | 2013-08-23 | 2015-03-18 | 株式会社东芝 | 半导体集成电路以及电动机驱动装置 |
CN104426434B (zh) * | 2013-08-23 | 2017-06-20 | 株式会社东芝 | 半导体集成电路以及电动机驱动装置 |
Also Published As
Publication number | Publication date |
---|---|
US20080036443A1 (en) | 2008-02-14 |
US7701188B2 (en) | 2010-04-20 |
KR100994391B1 (ko) | 2010-11-16 |
JP4045292B1 (ja) | 2008-02-13 |
KR20080014681A (ko) | 2008-02-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4045292B1 (ja) | 同期整流型スイッチングレギュレータ、同期整流型スイッチングレギュレータの制御回路及び同期整流型スイッチングレギュレータの動作制御方法 | |
JP4031507B2 (ja) | 同期整流型スイッチングレギュレータ、同期整流型スイッチングレギュレータの制御回路及び同期整流型スイッチングレギュレータの動作制御方法 | |
JP4387170B2 (ja) | スイッチングレギュレータ | |
JP4899624B2 (ja) | Dc−dcコンバータ及びdc−dcコンバータの制御回路 | |
JP4825086B2 (ja) | スイッチングレギュレータ | |
JP4907275B2 (ja) | 電源装置及びその動作制御方法 | |
JP2007143368A (ja) | 同期整流型スイッチングレギュレータ、同期整流型スイッチングレギュレータの制御回路及び同期整流型スイッチングレギュレータの動作制御方法 | |
JP4925922B2 (ja) | スイッチングレギュレータ | |
JP2008178263A (ja) | 昇降圧型スイッチングレギュレータ及び昇降圧型スイッチングレギュレータの逆電流防止方法 | |
JP4570507B2 (ja) | 定電圧回路、定電圧回路を備えた半導体装置及び定電圧回路の制御方法 | |
JP2008283807A (ja) | 同期整流型スイッチングレギュレータ | |
JP2004056982A (ja) | 電源回路 | |
JP2008092635A (ja) | 同期整流型スイッチングレギュレータ、同期整流型スイッチングレギュレータの制御回路及び同期整流型スイッチングレギュレータの動作制御方法 | |
JP2006034033A (ja) | スイッチングレギュレータ、スイッチングレギュレータを使用した電源回路及びスイッチングレギュレータを使用した二次電池の充電回路 | |
JP2009071920A (ja) | 同期整流型スイッチングレギュレータ | |
JP2009278713A (ja) | スイッチングレギュレータ | |
JP4932584B2 (ja) | 同期整流型スイッチングレギュレータ | |
JP5375226B2 (ja) | 同期整流型スイッチングレギュレータ及びその動作制御方法 | |
JP2010154716A (ja) | Dc−dcコンバータ及びそのdc−dcコンバータを備えた電源回路 | |
JP2009225642A (ja) | 電源装置および半導体集積回路装置 | |
JP5087310B2 (ja) | 同期整流型スイッチングレギュレータ | |
JP5423060B2 (ja) | 昇圧型スイッチングレギュレータ | |
TW201909535A (zh) | 開關調節器 | |
JP2009207256A (ja) | 降圧型スイッチングレギュレータ | |
JP2010141982A (ja) | 電源回路及びその動作制御方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20071113 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20071119 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101122 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111122 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111122 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121122 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131122 Year of fee payment: 6 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |