JP2007116013A - 半導体装置及びそれを用いた電源装置 - Google Patents
半導体装置及びそれを用いた電源装置 Download PDFInfo
- Publication number
- JP2007116013A JP2007116013A JP2005307999A JP2005307999A JP2007116013A JP 2007116013 A JP2007116013 A JP 2007116013A JP 2005307999 A JP2005307999 A JP 2005307999A JP 2005307999 A JP2005307999 A JP 2005307999A JP 2007116013 A JP2007116013 A JP 2007116013A
- Authority
- JP
- Japan
- Prior art keywords
- mosfet
- semiconductor device
- power supply
- terminal
- commutation
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/16—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/0555—Shape
- H01L2224/05552—Shape in top view
- H01L2224/05554—Shape in top view being square
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/06—Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
- H01L2224/0601—Structure
- H01L2224/0603—Bonding areas having different sizes, e.g. different heights or widths
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L2224/39—Structure, shape, material or disposition of the strap connectors after the connecting process
- H01L2224/40—Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
- H01L2224/401—Disposition
- H01L2224/40151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/40221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/40245—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48135—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/48137—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
- H01L2224/4901—Structure
- H01L2224/4903—Connectors having different sizes, e.g. different diameters
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
- H01L2224/491—Disposition
- H01L2224/4912—Layout
- H01L2224/49175—Parallel arrangements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/07—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
- H01L25/074—Stacked arrangements of non-apertured devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/00014—Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/12—Passive devices, e.g. 2 terminal devices
- H01L2924/1203—Rectifying Diode
- H01L2924/12032—Schottky diode
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1306—Field-effect transistor [FET]
- H01L2924/13091—Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/301—Electrical effects
- H01L2924/30107—Inductance
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/301—Electrical effects
- H01L2924/3011—Impedance
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M3/00—Conversion of dc power input into dc power output
- H02M3/02—Conversion of dc power input into dc power output without intermediate conversion into ac
- H02M3/04—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
- H02M3/10—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
- H02M3/145—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
- H02M3/155—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
- H02M3/156—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators
- H02M3/158—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load
- H02M3/1588—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load comprising at least one synchronous rectifier element
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02B—CLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
- Y02B70/00—Technologies for an efficient end-user side electric power management and consumption
- Y02B70/10—Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Dc-Dc Converters (AREA)
- Rectifiers (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
【解決手段】整流用MOSFET20と転流用MOSFET21、及びこれらを駆動する駆動用IC22を一つのパッケージに実装した半導体装置において、整流用MOSFET20、金属板25、転流用MOSFET21を積層し、主回路の電流はパッケージの裏面から表面に向かって流れ、金属板25はパッケージ内の配線を経由して出力端子に繋がり、駆動用IC22と整流用MOSFET20、及び転流用MOSFET21を繋ぐ配線にワイヤボンディング23を用い、全ての端子が同一面に配置されている。これにより、インダクタンスが小さくなり、電源損失及びスパイク電圧が低減される。
【選択図】図1
Description
ただし、Vinは入力直流電圧、Tは駆動部70から出力されるパルス信号の周期、Tonは周期Tのうち能動素子62が導通の時間を示す。すなわち、Ton/Tはデューティ比を示す。
図12、図1を用いて、本発明の第1の実施例における半導体装置について説明する。図12に示すように、本実施例の半導体装置は、整流用MOSFET20と転流用MOSFET21、及びこれらを駆動する駆動用IC(Integrated Circuits)22を備え、整流用MOSFET20、金属板(導電体)25、転流用MOSFET21を積層し、ワイヤボンディング23により駆動用IC22と整流用MOSFET20、及び転流用MOSFET21を接続し、整流用MOSFET20と出力端子LXに繋がるリードフレームを金属板25とワイヤボンディングを介して接続し、転流用MOSFET21とグランド端子Gndに繋がるリードフレームをワイヤボンディングで接続する。主回路の端子と駆動用ICの端子は同一面上に配置される。その理由は、本発明に係る半導体装置は電気回路基板に実装されるので、端子を3次元的に取り出すことが困難であるためである。図1は、図12の断面図(a−a’線)を示す。
次に、金属板25の応力を緩和した実施例について述べる。本発明の半導体装置の製造工程には、リフローと呼ばれる高温のプロセスが含まれる。リフローの際には、半導体と金属の熱膨張係数が異なるため、半導体チップにクラックが発生するなどの問題がある。図14の実施例では、金属板25に複数の溝46を設けることでリフロー時の応力を緩和することができる。
次に、第1の実施例と比べてインダクタンスを更に低減できる、他の実施例について述べる。図12では、金属板25からリードフレーム24、及び転流用MOSFET21からグランド端子の接続にワイヤボンディングを用いているが、ワイヤボンディングのインダクタンスは金属板に比べて大きいという問題がある。
次に、図17と図18を用いて、他の実施例について述べる。本実施例が図15の実施例と異なる点は、駆動用IC22が、絶縁物47を介して転流用MOSFET21と金属板28の上に積層されていることである。駆動用IC22を積層することで、駆動用IC22から、整流用MOSFET20と転流用MOSFET21までの距離が短くなるので、駆動回路のインダクタンスが小さくなる。また、実装面積が小さくなるという効果もある。図18は、図17の断面図(a−a’線)を示す。
次に、図19を用いて、他の実施例について述べる。本実施例が第1の実施例と異なる点は、金属板を用いないことである。金属板の代わりに半導体前工程の配線パターンを用いることで、配線の広がり抵抗は増加するが、製造工程を簡略化できるという効果がある。
次に、図20を用いて、他の実施例について述べる。本実施例が第1の実施例と異なる点は、駆動用IC22を含まないことである。本実施例では、駆動用ICを外付けする必要があるが、半導体装置のユーザが任意の駆動用ICを選択できるというメリットがある。
次に、図21を用いて、他の実施例について述べる。図21が第1の実施例と異なる点は、入力コンデンサ29を半導体装置の中に取り込んだことである。入力コンデンサ29を内蔵することで、入力コンデンサ29の正極から整流用MOSFET20、転流用MOSFET21を通って入力コンデンサ29の負極に戻る主回路ループの距離が短くなり、インダクタンスを低減することができる。
近年、半導体プロセスの微細化に伴い、電源の負荷となるLSI(Large Scale Integrated Circuits)の動作電圧は下がる傾向にあり、電源の入力電圧が変わらない条件では、電源のデューティーは年々下がることになる。この場合、整流用MOSFET20の導通期間は短くなるので、整流用MOSFET20は導通損失に比べて、スイッチング損失が支配的になる。スイッチング損失を低減するためには帰還容量を下げることが有効で、整流用MOSFET20のチップサイズは転流用MOSFET21と比べて小さくなる。小さい面積の整流用MOSFET20の上に、大きい転流用MOSFET21を積層する場合、ワイヤボンディングの際に、機械的な強度が問題となる。
以上、述べたように、半導体チップを積層することで、実装面積が小さくなり、機器が小型化できるというメリットがある。反面、熱抵抗が増加するという問題がある。以下、この問題を解決する実施例を2つ述べる。
次に、負荷となるLSI(Large Scaled Integrated Circuits)を含めた実施例について述べる。図25は、本発明の半導体装置と、その負荷となるLSI34を電気回路基板32に搭載し、これらに共通のヒートシンク33を取り付けたものである。ヒートシンクを共通化することで、本発明の半導体装置のためのヒートシンクが不要となり、部品数が削減できる。また、LSIの発熱は本発明の半導体装置と比べると大きいので、LSI用のヒートシンクを大型化する必要はない。
次に、本発明の半導体装置と、出力フィルタとなるインダクタンス及びコンデンサを含めた実施例について述べる。図5の電気回路において、整流用MOSFET2と転流用MOSFET3は交互にオンとなり、出力の電流及び電圧は矩形波となるので、出力コンデンサ5とチョークコイル4は電圧と電流を平滑化する役割を果たす。
次に、本発明の半導体装置を応用した実施例について述べる。図28は、本発明の半導体装置71を4個並列に用いた実施例で、半導体装置71の前段に、制御信号を出力する制御回路75があり、それぞれの半導体装置71に位相の異なる信号を出力する。図28において、72はチョークコイル、73は出力コンデンサ、74は負荷となるLSIを示す抵抗である。本実施例では、半導体装置71の並列数が4個なので、制御回路75が出力する信号の位相は90度ずつ異なる。このように位相をずらすことで、電源の実効的なスイッチング周波数を、それぞれの周波数の4倍にすることができ、出力電流のリップルを低減することができる。
次に、本発明の他の実施例について述べる。他の実施例を示す図29が、図9と異なる点は、制御部14をパッケージに取り込んだことで、点線で示した範囲の機能ブロック45を一つのパッケージに実装したことで、制御部14から整流用MOSFET2と転流用MOSFET3までの距離が短くなるので、制御部14からの信号の遅延が短くなり、負荷となるLSIの電流が急変した場合の応答性が向上する。
Claims (12)
- 整流用MOSFETの一方の主端子が直流入力電源の正電位側に接続され、前記整流用MOSFETの他方の主端子がチョークコイルと転流用MOSFETの一方の主端子に接続され、前記転流用MOSFETの他方の主端子が前記直流入力電源の負電位側に接続され、出力コンデンサの一方の端子が前記チョークコイルの他方の端子に接続され、前記出力コンデンサの他方の端子が前記転流用MOSFETの他方の主端子に接続され、負荷となる半導体装置に電力を供給する端子の一方が前記チョークコイルの他方の端子に接続され、前記負荷となる半導体装置に電力を供給する端子の他方が前記転流用MOSFETの他方の主端子に接続され、制御回路により前記整流用MOSFET及び前記転流用MOSFETのゲートを駆動する同期整流方式の電源装置に用いられ、
前記整流用MOSFET及び前記転流用MOSFETと、これら2つのMOSFETを駆動する駆動用半導体素子を集積した半導体装置であって、
前記整流用MOSFETと前記転流用MOSFETを導電体を介して積層し、前記導電体は前記チョークコイルの一方の端子に電気的に接続され、出力端子が同一平面に配置されていることを特徴とする半導体装置。 - 請求項1記載の半導体装置において、
前記転流用MOSFETの上方に絶縁物を介して前記駆動用半導体素子が積層されていることを特徴とする半導体装置。 - 請求項1記載の半導体装置において、
前記直流入力電源の正電位側のリードフレームと負電位側のリードフレームの間にコンデンサが配置されていることを特徴とする半導体装置。 - 請求項1記載の半導体装置において、
前記転流用MOSFETに接触して他の金属板が積層され、前記直流入力電源の正電位側のリードフレームと前記他の金属板の間にコンデンサが配置されていることを特徴とする半導体装置。 - 整流用MOSFETの一方の主端子が直流入力電源の正電位側に接続され、前記整流用MOSFETの他方の主端子がチョークコイルと転流用MOSFETの一方の主端子に接続され、前記転流用MOSFETの他方の主端子が前記直流入力電源の負電位側に接続され、出力コンデンサの一方の端子が前記チョークコイルの他方の端子に接続され、前記出力コンデンサの他方の端子が前記転流用MOSFETの他方の主端子に接続され、負荷となる半導体装置に電力を供給する端子の一方が前記チョークコイルの他方の端子に接続され、前記負荷となる半導体装置に電力を供給する端子の他方が前記転流用MOSFETの他方の主端子に接続され、制御回路により前記整流用MOSFET及び前記転流用MOSFETのゲートを駆動する同期整流方式の電源装置であって、
前記負荷となる半導体装置を実装するソケットが形成され、前記ソケットの中央に前記出力コンデンサのうち第1のコンデンサが配置され、前記ソケットの周囲に第2のコンデンサと前記チョークコイルと半導体装置が配置され、
前記半導体装置は、
前記整流用MOSFET及び前記転流用MOSFETと、これら2つのMOSFETを駆動する駆動用半導体素子を集積し、
前記整流用MOSFETと前記転流用MOSFETを導電体を介して積層し、前記導電体は前記チョークコイルの一方の端子に電気的に接続され、出力端子が同一平面に配置されていることを特徴とする電源装置。 - 請求項5記載の電源装置において、
前記半導体装置は、前記転流用MOSFETの上方に絶縁物を介して前記駆動用半導体素子が積層されていることを特徴とする電源装置。 - 請求項5記載の電源装置において、
前記半導体装置は、前記直流入力電源の正電位側のリードフレームと負電位側のリードフレームの間にコンデンサが配置されていることを特徴とする電源装置。 - 請求項5記載の電源装置において、
前記半導体装置は、前記転流用MOSFETに接触して他の金属板が積層され、前記直流入力電源の正電位側のリードフレームと前記他の金属板の間にコンデンサが配置されていることを特徴とする電源装置。 - 請求項5記載の電源装置において、
前記半導体装置と、前記チョークコイルを複数並列に配置したことを特徴とする電源装置。 - 請求項9記載の電源装置において、
前記半導体装置は、前記転流用MOSFETの上方に絶縁物を介して前記駆動用半導体素子が積層されていることを特徴とする電源装置。 - 請求項9記載の電源装置において、
前記半導体装置は、前記直流入力電源の正電位側のリードフレームと負電位側のリードフレームの間にコンデンサが配置されていることを特徴とする電源装置。 - 請求項9記載の電源装置において、
前記半導体装置は、前記転流用MOSFETに接触して他の金属板が積層され、前記直流入力電源の正電位側のリードフレームと前記他の金属板の間にコンデンサが配置されていることを特徴とする電源装置。
Priority Applications (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005307999A JP2007116013A (ja) | 2005-10-24 | 2005-10-24 | 半導体装置及びそれを用いた電源装置 |
US11/585,226 US7480163B2 (en) | 2005-10-24 | 2006-10-24 | Semiconductor device and power supply device using the same |
US12/349,106 US7782025B2 (en) | 2005-10-24 | 2009-01-06 | Semiconductor device and power supply device using the same |
US12/851,849 US8067979B2 (en) | 2005-10-24 | 2010-08-06 | Semiconductor device and power supply device using the same |
US13/243,642 US8237493B2 (en) | 2005-10-24 | 2011-09-23 | Semiconductor device and power supply device using the same |
US13/548,265 US8422261B2 (en) | 2005-10-24 | 2012-07-13 | Semiconductor device and power supply device using the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005307999A JP2007116013A (ja) | 2005-10-24 | 2005-10-24 | 半導体装置及びそれを用いた電源装置 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010186748A Division JP2010258485A (ja) | 2010-08-24 | 2010-08-24 | 半導体装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2007116013A true JP2007116013A (ja) | 2007-05-10 |
Family
ID=37984727
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005307999A Pending JP2007116013A (ja) | 2005-10-24 | 2005-10-24 | 半導体装置及びそれを用いた電源装置 |
Country Status (2)
Country | Link |
---|---|
US (5) | US7480163B2 (ja) |
JP (1) | JP2007116013A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2017523596A (ja) * | 2014-05-21 | 2017-08-17 | ローベルト ボツシユ ゲゼルシヤフト ミツト ベシユレンクテル ハフツングRobert Bosch Gmbh | コミュテーションセル |
Families Citing this family (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2007116013A (ja) | 2005-10-24 | 2007-05-10 | Renesas Technology Corp | 半導体装置及びそれを用いた電源装置 |
US8324878B2 (en) * | 2009-11-02 | 2012-12-04 | Nxp B.V. | Voltage regulator with gate resistor for improved efficiency |
JP2012069764A (ja) * | 2010-09-24 | 2012-04-05 | On Semiconductor Trading Ltd | 回路装置およびその製造方法 |
WO2014006814A1 (ja) * | 2012-07-04 | 2014-01-09 | パナソニック株式会社 | 半導体装置 |
US8963622B2 (en) * | 2013-03-10 | 2015-02-24 | Microchip Technology Incorporated | Method and apparatus for generating regulated isolation supply voltage |
US9391453B2 (en) | 2013-06-26 | 2016-07-12 | Intel Corporation | Power management in multi-die assemblies |
DE102014223615A1 (de) * | 2014-11-19 | 2016-06-02 | Volkswagen Aktiengesellschaft | Elektrischer Spannungswandler |
DE102015200716A1 (de) | 2015-01-19 | 2016-07-21 | Efficient Energy Gmbh | Schaltnetzteil |
US10116303B2 (en) | 2016-07-01 | 2018-10-30 | Toyota Motor Engineering & Manufacturing North America, Inc. | Parallel devices having balanced switching current and power |
CN106160507B (zh) * | 2016-07-01 | 2018-07-10 | 扬州虹扬科技发展有限公司 | 同向阵列式整流桥堆 |
DE102017108050B4 (de) * | 2017-04-13 | 2022-01-13 | OSRAM Opto Semiconductors Gesellschaft mit beschränkter Haftung | Halbleiterstrahlungsquelle |
CN108281415B (zh) * | 2017-12-28 | 2020-03-31 | 山东芯诺电子科技股份有限公司 | 两片式同步整流二极管 |
DE102018126972A1 (de) | 2018-07-25 | 2020-01-30 | Infineon Technologies Ag | Halbleitergehäuse mit überlappenden elektrisch leitfähigen bereichen und verfahren zu dessen herstellung |
DE102018212443A1 (de) * | 2018-07-25 | 2020-01-30 | Infineon Technologies Ag | Halbleitergehäuse mit passivem elektrischem Bauteil und Verfahren zu dessen Herstellung |
DE102018212438A1 (de) | 2018-07-25 | 2020-01-30 | Infineon Technologies Ag | Halbleitergehäuse mit elektromagnetischer abschirmstruktur und verfahren zu dessen herstellung |
DE102018212436A1 (de) | 2018-07-25 | 2020-01-30 | Infineon Technologies Ag | Halbleitergehäuse mit symmetrisch angeordneten leisungsanschlüssen und verfahren zu dessen herstellung |
CN111199958A (zh) * | 2018-11-16 | 2020-05-26 | 苏州东微半导体有限公司 | 半导体功率器件 |
WO2022076433A1 (en) * | 2020-10-08 | 2022-04-14 | Advanced Energy Industries, Inc. | Mechanical and electrical connection clamp |
CN114520581B (zh) * | 2020-11-05 | 2024-07-12 | 中移物联网有限公司 | 一种分布式电源系统的上电时序控制方法及控制电路 |
US11721385B2 (en) * | 2021-08-12 | 2023-08-08 | Micron Technology, Inc. | Dynamic power distribution for stacked memory |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002076245A (ja) * | 2000-09-04 | 2002-03-15 | Sanyo Electric Co Ltd | 回路装置およびその製造方法 |
JP2002217416A (ja) * | 2001-01-16 | 2002-08-02 | Hitachi Ltd | 半導体装置 |
WO2002067646A1 (en) * | 2001-02-16 | 2002-08-29 | Koninklijke Philips Electronics N.V. | Arrangement with an integrated circuit mounted on a bearing means and a power supply module arrangement |
JP2002368121A (ja) * | 2001-06-04 | 2002-12-20 | Hitachi Ltd | 電力用半導体装置 |
JP2004047850A (ja) * | 2002-07-15 | 2004-02-12 | Mitsubishi Electric Corp | パワー半導体装置 |
JP2005277014A (ja) * | 2004-03-24 | 2005-10-06 | Sanken Electric Co Ltd | 半導体装置 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4942312A (en) * | 1985-08-19 | 1990-07-17 | Eastman Kodak Company | Integrated-circuit having two NMOS depletion mode transistors for producing stable DC voltage |
EP1243166A1 (en) * | 1999-12-20 | 2002-09-25 | SynQor, Inc. | Flanged terminal pins for dc/dc converters |
US6756658B1 (en) * | 2001-04-06 | 2004-06-29 | Amkor Technology, Inc. | Making two lead surface mounting high power microleadframe semiconductor packages |
JP3697184B2 (ja) * | 2001-08-27 | 2005-09-21 | 株式会社ルネサステクノロジ | 電圧調整モジュール(vrm) |
US7026664B2 (en) * | 2003-04-24 | 2006-04-11 | Power-One, Inc. | DC-DC converter implemented in a land grid array package |
JP4115882B2 (ja) | 2003-05-14 | 2008-07-09 | 株式会社ルネサステクノロジ | 半導体装置 |
US6940189B2 (en) * | 2003-07-31 | 2005-09-06 | Andrew Roman Gizara | System and method for integrating a digital core with a switch mode power supply |
US7119399B2 (en) * | 2004-02-27 | 2006-10-10 | Infineon Technologies Ag | LDMOS transistor |
JP2006277014A (ja) | 2005-03-28 | 2006-10-12 | Seiko Epson Corp | Rfidシステム |
JP2007116013A (ja) * | 2005-10-24 | 2007-05-10 | Renesas Technology Corp | 半導体装置及びそれを用いた電源装置 |
-
2005
- 2005-10-24 JP JP2005307999A patent/JP2007116013A/ja active Pending
-
2006
- 2006-10-24 US US11/585,226 patent/US7480163B2/en active Active
-
2009
- 2009-01-06 US US12/349,106 patent/US7782025B2/en active Active
-
2010
- 2010-08-06 US US12/851,849 patent/US8067979B2/en not_active Expired - Fee Related
-
2011
- 2011-09-23 US US13/243,642 patent/US8237493B2/en not_active Expired - Fee Related
-
2012
- 2012-07-13 US US13/548,265 patent/US8422261B2/en not_active Expired - Fee Related
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002076245A (ja) * | 2000-09-04 | 2002-03-15 | Sanyo Electric Co Ltd | 回路装置およびその製造方法 |
JP2002217416A (ja) * | 2001-01-16 | 2002-08-02 | Hitachi Ltd | 半導体装置 |
WO2002067646A1 (en) * | 2001-02-16 | 2002-08-29 | Koninklijke Philips Electronics N.V. | Arrangement with an integrated circuit mounted on a bearing means and a power supply module arrangement |
JP2002368121A (ja) * | 2001-06-04 | 2002-12-20 | Hitachi Ltd | 電力用半導体装置 |
JP2004047850A (ja) * | 2002-07-15 | 2004-02-12 | Mitsubishi Electric Corp | パワー半導体装置 |
JP2005277014A (ja) * | 2004-03-24 | 2005-10-06 | Sanken Electric Co Ltd | 半導体装置 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2017523596A (ja) * | 2014-05-21 | 2017-08-17 | ローベルト ボツシユ ゲゼルシヤフト ミツト ベシユレンクテル ハフツングRobert Bosch Gmbh | コミュテーションセル |
Also Published As
Publication number | Publication date |
---|---|
US7480163B2 (en) | 2009-01-20 |
US20120273893A1 (en) | 2012-11-01 |
US8067979B2 (en) | 2011-11-29 |
US8237493B2 (en) | 2012-08-07 |
US8422261B2 (en) | 2013-04-16 |
US20100321969A1 (en) | 2010-12-23 |
US20120014155A1 (en) | 2012-01-19 |
US20090154209A1 (en) | 2009-06-18 |
US20070090814A1 (en) | 2007-04-26 |
US7782025B2 (en) | 2010-08-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7782025B2 (en) | Semiconductor device and power supply device using the same | |
US8044468B2 (en) | Semiconductor device | |
JP5487290B2 (ja) | 半導体装置 | |
US20120200281A1 (en) | Three-Dimensional Power Supply Module Having Reduced Switch Node Ringing | |
US20070200537A1 (en) | Semiconductor device | |
US20120193772A1 (en) | Stacked die packages with flip-chip and wire bonding dies | |
JP2011152011A (ja) | 半導体装置及びそれを用いた電源装置 | |
JP2009043820A (ja) | 高効率モジュール | |
JP2007227416A (ja) | 半導体装置の製造方法および半導体装置 | |
JP2011250589A (ja) | 電子回路 | |
KR20130088884A (ko) | 적층된 전력 컨버터를 갖는 반도체 디바이스 | |
WO2020262212A1 (ja) | 半導体装置 | |
JP4250191B2 (ja) | Dc/dcコンバータ用半導体装置 | |
JP4344776B2 (ja) | 半導体装置 | |
JP2010258485A (ja) | 半導体装置 | |
JP5865422B2 (ja) | 電子回路 | |
JP5292388B2 (ja) | 半導体装置 | |
JP2006253734A (ja) | 半導体装置 | |
JP2008130719A (ja) | 半導体装置及びdc−dcコンバータ | |
JP5024439B2 (ja) | 半導体装置 | |
JP2007116012A (ja) | 半導体装置及びそれを用いた電源装置 | |
JP5818959B2 (ja) | 半導体デバイス | |
JP5412559B2 (ja) | 半導体装置の製造方法 | |
JP2011181970A (ja) | 半導体装置 | |
JP2008294216A (ja) | スイッチングモジュール |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20080603 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20100222 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100302 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100430 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20100525 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20100528 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100824 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20100902 |
|
A912 | Re-examination (zenchi) completed and case transferred to appeal board |
Free format text: JAPANESE INTERMEDIATE CODE: A912 Effective date: 20101008 |