JP2007114779A - ディスプレイを駆動する信号駆動回路を含むシステム - Google Patents
ディスプレイを駆動する信号駆動回路を含むシステム Download PDFInfo
- Publication number
- JP2007114779A JP2007114779A JP2006281293A JP2006281293A JP2007114779A JP 2007114779 A JP2007114779 A JP 2007114779A JP 2006281293 A JP2006281293 A JP 2006281293A JP 2006281293 A JP2006281293 A JP 2006281293A JP 2007114779 A JP2007114779 A JP 2007114779A
- Authority
- JP
- Japan
- Prior art keywords
- shift register
- clock signal
- terminal
- control terminal
- pulse
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/28—Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Shift Register Type Memory (AREA)
- Control Of El Displays (AREA)
Abstract
【解決手段】 ディスプレイを駆動するシステムであって、信号駆動回路は、直列接続された複数のシフトレジスタを含み、第1制御端子、第2制御端子、入力端子と、出力端子をそれぞれ含み、第1クロック信号と第2クロック信号によってそれぞれ制御され、スタートパルスに基づいて、対応する駆動パルスを順次に出力し、前記シフトレジスタのN段目の出力端子は、前記シフトレジスタのN+1段目の入力端子に接続され、前記シフトレジスタのN+1段目の出力端子は、前記シフトレジスタのN段目の第2制御端子に接続され、前記シフトレジスタのN段目とN+1段目の第1制御端子は、前記第1クロック信号と前記第2クロック信号にそれぞれ制御されるシステム。
【選択図】 図2
Description
100 信号駆動回路
200A、200B 信号駆動回路
220 パルス発生器
400 ディスプレイ装置
410 表示素子
412 信号駆動回路
510 ハウジング
520 DC/DCコンバータ
SR1〜SR6、SRn シフトレジスタ
C1 第1制御端子
C2 第2制御端子
A、B 制御端子
IN 入力端子
OUT 出力端子
out1〜out6 駆動パルス
STP スタートパルス
VDD 電圧
VSS 接地電位
N1〜N3 節点
SF 無効パルス
M01〜M06、M11、M12、M21、M22、M31、M32、M41、M42、M51、M52、M61、M62、M71、M72、M81、M82、M91、M92 トランジスタ
Claims (20)
- ディスプレイを駆動するシステムであって、
信号駆動回路は、
直列接続された複数のシフトレジスタを含み、第1制御端子、第2制御端子、入力端子と、出力端子をそれぞれ含み、第1クロック信号と第2クロック信号によってそれぞれ制御され、スタートパルスに基づいて、対応する駆動パルスを順次に出力し、
前記シフトレジスタのN段目の出力端子は、前記シフトレジスタのN+1段目の入力端子に接続され、前記シフトレジスタのN+1段目の出力端子は、前記シフトレジスタのN段目の第2制御端子に接続され、前記シフトレジスタのN段目とN+1段目の第1制御端子は、前記第1クロック信号と前記第2クロック信号にそれぞれ制御されるシステム。 - 前記複数のシフトレジスタは、PMOSトランジスタを含む請求項1に記載のシステム。
- 前記シフトレジスタの最終段の第1制御端子は、前記第1クロック信号と前記第2クロック信号の1つに接続され、前記シフトレジスタの最終段の前記第2制御端子は、その他の前記第1クロック信号と前記第2クロック信号に接続される請求項1に記載のシステム。
- 無効パルスを出力し、前記シフトレジスタの最終段からの対応する前記駆動パルスの1つと、前記第1と第2クロック信号に基づいて、前記シフトレジスタの最終段をオフにするパルス発生器を更に含む請求項1に記載のシステム。
- 前記無効パルスは、前記シフトレジスタの2段の前記第2制御端子に出力される請求項4に記載のシステム。
- 前記パルス発生器は、前記シフトレジスタの最終段からの対応する前記駆動パルスの1つに基づいて無効パルスを発生し、前記無効パルスを前記第1クロック信号と前記第2クロック信号のいずれかにに基づいて、前記シフトレジスタの最終段に出力する請求項4に記載のシステム。
- 前記パルス発生器は、PMOSトランジスタによって形成される請求項4に記載のシステム。
- 前記シフトレジスタの最終段を無効にする装置を更に含む請求項1に記載のシステム。
- 前記システムは、ディスプレイ装置を含み、前記ディスプレイ装置は、前記信号駆動回路と、前記信号駆動回路に接続された表示素子を含み、前記表示素子は前記信号駆動回路によって駆動される請求項1に記載のシステム。
- 前記表示素子は、OLED素子である請求項9に記載のシステム。
- 前記システムは、電子装置を含み、前記ディスプレイ装置は、画像を表示するために電子装置に設置される請求項9に記載のシステム。
- 前記ディスプレイ装置に接続されたDC/DCコンバータを更に含み、前記ディスプレイ装置は、DC/DCコンバータによって電力を供給される請求項11に記載のシステム。
- 前記ディスプレイ装置に電力を供給する装置を更に含む請求項11に記載のシステム。
- 前記電子装置は、携帯電話である請求項11に記載のシステム。
- ディスプレイを駆動するシステムであって、
信号駆動回路は、
第1クロック信号に接続された第1制御端子、スタートパルスに接続された入力端子、第2制御端子と、出力端子を含み、前記第1制御端子と、前記スタートパルスに基づいて第1駆動パルスを出力する前記第1シフトレジスタ、および
第2クロック信号に接続された第1制御端子、前記第1シフトレジスタの出力端子に接続された入力端子、前記第1シフトレジスタの前記第2制御端子に接続された出力端子と、第2制御端子を含み、前記第1クロック信号と前記第1駆動パルスに基づいて第2駆動パルスを出力し、前記第1シフトレジスタは、それからの前記第2駆動パルスによって、オフにされる第2シフトレジスタを含むシステム。 - 前記前記第2シフトレジスタの前記第2制御端子は、前記第1クロック信号に接続される請求項15に記載のシステム。
- 無効パルスを出力し、前記第2駆動パルスと前記第1と第2クロック信号に基づいて前記第2シフトレジスタをオフにするパルス発生器を更に含む請求項15に記載のシステム。
- 前記無効パルスは、前記第2シフトレジスタの前記第2制御端子に出力される請求項17に記載のシステム。
- 第1シフトレジスタと、前記第1シフトレジスタに直列接続された第2シフトレジスタを有する信号駆動回路を含み、
前記信号駆動回路は、2つのクロック信号のみによって提供された入力に基づいてディスプレイを駆動するシステム。 - 前記第1シフトレジスタは、PMOSトランジスタのみを含む請求項19に記載のシステム。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US11/254,141 US7663592B2 (en) | 2005-10-19 | 2005-10-19 | Systems involving signal driving circuits for driving displays |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2007114779A true JP2007114779A (ja) | 2007-05-10 |
JP4682300B2 JP4682300B2 (ja) | 2011-05-11 |
Family
ID=37947729
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006281293A Expired - Fee Related JP4682300B2 (ja) | 2005-10-19 | 2006-10-16 | ディスプレイを駆動する信号駆動回路を含むシステム |
Country Status (3)
Country | Link |
---|---|
US (1) | US7663592B2 (ja) |
JP (1) | JP4682300B2 (ja) |
CN (1) | CN100547642C (ja) |
Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000035772A (ja) * | 1998-05-14 | 2000-02-02 | Casio Comput Co Ltd | シフトレジスタ、表示装置、撮像素子駆動装置及び撮像装置 |
JP2001052494A (ja) * | 1999-08-06 | 2001-02-23 | Casio Comput Co Ltd | シフトレジスタ及び電子装置 |
JP2001060398A (ja) * | 1999-08-20 | 2001-03-06 | Casio Comput Co Ltd | シフトレジスタ及び電子装置 |
JP2001101889A (ja) * | 1999-09-27 | 2001-04-13 | Casio Comput Co Ltd | シフトレジスタ及び電子装置 |
JP2001273785A (ja) * | 2000-03-29 | 2001-10-05 | Casio Comput Co Ltd | シフトレジスタ及び電子装置 |
JP2001282169A (ja) * | 2000-03-31 | 2001-10-12 | Casio Comput Co Ltd | シフトレジスタ及び電子装置 |
JP2002335153A (ja) * | 2001-05-11 | 2002-11-22 | Semiconductor Energy Lab Co Ltd | パルス出力回路、シフトレジスタ、および表示装置 |
JP2003016794A (ja) * | 2001-06-29 | 2003-01-17 | Casio Comput Co Ltd | シフトレジスタ及び電子装置 |
JP2004226429A (ja) * | 2003-01-17 | 2004-08-12 | Semiconductor Energy Lab Co Ltd | パルス出力回路、シフトレジスタ、および電子機器 |
JP2005017908A (ja) * | 2003-06-27 | 2005-01-20 | Sanyo Electric Co Ltd | 表示装置 |
JP2005017969A (ja) * | 2003-06-30 | 2005-01-20 | Sanyo Electric Co Ltd | 表示装置 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB8910193D0 (en) * | 1989-05-04 | 1989-06-21 | Astec Int Ltd | Improvements in power supplies |
TW320716B (ja) * | 1995-04-27 | 1997-11-21 | Hitachi Ltd | |
DE19937118A1 (de) | 1999-08-06 | 2001-02-08 | Bayer Ag | Substituierte Thienyl(amino)sulfonylharnstoffe |
KR100506005B1 (ko) * | 2002-12-31 | 2005-08-04 | 엘지.필립스 엘시디 주식회사 | 평판표시장치 |
KR101032945B1 (ko) * | 2004-03-12 | 2011-05-09 | 삼성전자주식회사 | 시프트 레지스터 및 이를 포함하는 표시 장치 |
JP4895538B2 (ja) * | 2004-06-30 | 2012-03-14 | 三星電子株式会社 | シフトレジスタ、それを有する表示装置、及び、そのシフトレジスタの駆動方法 |
-
2005
- 2005-10-19 US US11/254,141 patent/US7663592B2/en active Active
-
2006
- 2006-02-21 CN CNB2006100041331A patent/CN100547642C/zh not_active Expired - Fee Related
- 2006-10-16 JP JP2006281293A patent/JP4682300B2/ja not_active Expired - Fee Related
Patent Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000035772A (ja) * | 1998-05-14 | 2000-02-02 | Casio Comput Co Ltd | シフトレジスタ、表示装置、撮像素子駆動装置及び撮像装置 |
JP2001052494A (ja) * | 1999-08-06 | 2001-02-23 | Casio Comput Co Ltd | シフトレジスタ及び電子装置 |
JP2001060398A (ja) * | 1999-08-20 | 2001-03-06 | Casio Comput Co Ltd | シフトレジスタ及び電子装置 |
JP2001101889A (ja) * | 1999-09-27 | 2001-04-13 | Casio Comput Co Ltd | シフトレジスタ及び電子装置 |
JP2001273785A (ja) * | 2000-03-29 | 2001-10-05 | Casio Comput Co Ltd | シフトレジスタ及び電子装置 |
JP2001282169A (ja) * | 2000-03-31 | 2001-10-12 | Casio Comput Co Ltd | シフトレジスタ及び電子装置 |
JP2002335153A (ja) * | 2001-05-11 | 2002-11-22 | Semiconductor Energy Lab Co Ltd | パルス出力回路、シフトレジスタ、および表示装置 |
JP2003016794A (ja) * | 2001-06-29 | 2003-01-17 | Casio Comput Co Ltd | シフトレジスタ及び電子装置 |
JP2004226429A (ja) * | 2003-01-17 | 2004-08-12 | Semiconductor Energy Lab Co Ltd | パルス出力回路、シフトレジスタ、および電子機器 |
JP2005017908A (ja) * | 2003-06-27 | 2005-01-20 | Sanyo Electric Co Ltd | 表示装置 |
JP2005017969A (ja) * | 2003-06-30 | 2005-01-20 | Sanyo Electric Co Ltd | 表示装置 |
Also Published As
Publication number | Publication date |
---|---|
US7663592B2 (en) | 2010-02-16 |
CN1953033A (zh) | 2007-04-25 |
US20070085808A1 (en) | 2007-04-19 |
JP4682300B2 (ja) | 2011-05-11 |
CN100547642C (zh) | 2009-10-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2017133117A1 (zh) | 移位寄存器及其驱动方法、栅极驱动电路和显示装置 | |
CN107784977B (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置 | |
WO2017067300A1 (zh) | 一种栅极驱动电路及其驱动方法、显示面板 | |
US10283030B2 (en) | Shift register, gate driver, display panel and driving method | |
CN102956213B (zh) | 一种移位寄存器单元及阵列基板栅极驱动装置 | |
TWI491175B (zh) | 移位暫存器 | |
US7978809B2 (en) | Shift register of a display device | |
JP5114465B2 (ja) | 両方向性電圧安定化を提供するディスプレイ装置 | |
WO2017206542A1 (zh) | 移位寄存器及其操作方法、栅极驱动电路和显示装置 | |
WO2020010852A1 (zh) | 移位寄存器单元、驱动方法、栅极驱动电路和显示装置 | |
WO2018205526A1 (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路 | |
WO2021232871A1 (zh) | 栅极驱动电路、显示基板、显示装置和栅极驱动方法 | |
WO2017045346A1 (zh) | 移位寄存器单元及其驱动方法、栅极驱动装置以及显示装置 | |
US20230041664A1 (en) | Shift register unit and driving method therefor, gate driving circuit and display device | |
WO2020098309A1 (zh) | 移位寄存器及其驱动方法、栅极驱动电路、阵列基板及显示装置 | |
WO2019223336A1 (zh) | 显示装置、栅极驱动电路、移位寄存器及其控制方法 | |
US20170004888A1 (en) | Shift register and method for driving the same, gate driving circuit and display device | |
JP2009157371A (ja) | 液晶表示装置の駆動装置及びその駆動方法 | |
CN108962118A (zh) | Goa单元、goa电路及其驱动方法、阵列基板 | |
JP5344384B2 (ja) | 画像表示システム | |
EP1848000A1 (en) | Scan driving circuit and organic light emitting display using the same | |
JP4789010B2 (ja) | 二つのクロック信号を用いたイメージ表示システム | |
WO2018205090A1 (en) | Gate driving circuit, display apparatus, and method of driving gate driving circuit | |
US11011246B2 (en) | Shift register, gate driving circuit, display device, and driving method of node sustaining circuit | |
KR20050001790A (ko) | 액정표시장치의 구동장치 및 구동방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100202 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100430 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100803 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20101102 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20101207 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20101227 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20101227 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140218 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4682300 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |