JP2006195569A5 - - Google Patents

Download PDF

Info

Publication number
JP2006195569A5
JP2006195569A5 JP2005004299A JP2005004299A JP2006195569A5 JP 2006195569 A5 JP2006195569 A5 JP 2006195569A5 JP 2005004299 A JP2005004299 A JP 2005004299A JP 2005004299 A JP2005004299 A JP 2005004299A JP 2006195569 A5 JP2006195569 A5 JP 2006195569A5
Authority
JP
Japan
Prior art keywords
data
processing apparatus
information processing
data communication
memory means
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2005004299A
Other languages
English (en)
Other versions
JP2006195569A (ja
Filing date
Publication date
Application filed filed Critical
Priority to JP2005004299A priority Critical patent/JP2006195569A/ja
Priority claimed from JP2005004299A external-priority patent/JP2006195569A/ja
Priority to KR1020060001608A priority patent/KR101256664B1/ko
Priority to CNB2006100739038A priority patent/CN100541412C/zh
Priority to US11/329,843 priority patent/US7325104B2/en
Publication of JP2006195569A publication Critical patent/JP2006195569A/ja
Publication of JP2006195569A5 publication Critical patent/JP2006195569A5/ja
Pending legal-status Critical Current

Links

Claims (5)

  1. 情報処理装置とデータ通信するためのデータ通信手段と、
    データを記憶する複数のメモリ手段と、
    複数の上記メモリ手段を制御して、上記情報処理装置から上記データ通信手段を介して取り込んだ上記データを複数の上記メモリ手段に書き込むデータ書込処理、又は上記情報処理装置から要求された上記データを複数の上記メモリ手段から読み出すデータ読出処理を任意のデータ転送速度で実行する制御手段と
    具え
    上記制御手段は、
    上記情報処理装置から上記データ通信手段を介して取り込んだ、消費電力の異なる複数の処理実行形態のうち1の当該処理実行形態を指定する指定信号に基づき、当該指定信号により指定された上記処理実行形態での上記消費電力に見合ったデータ転送最低速度を保障するデータ転送速度で上記データ書込処理又は上記データ読出処理を実行す
    憶装置。
  2. 設定可能な処理実行形態を、当該処理実行形態に応じた上記消費電力、上記データ転送速度、上記データ書込処理又は上記データ読出処理に用いる上記メモリ手段の個数と対応付けて示す1又は複数の処理実行形態情報を記憶する形態情報記憶手段
    を具え、
    上記制御手段は、
    上記情報処理装置から送信された上記指定信号が上記データ通信手段によって受信されると、上記形態情報記憶手段に記憶された1又は複数の上記処理実行形態情報のうち、上記指定信号により指定された上記処理実行形態を示す上記処理実行形態情報に基づき、上記データ書込処理又は上記データ読出処理を当該処理実行形態での上記消費電力に見合った上記データ転送最低速度を保障する上記データ転送速度で実行するように設定する
    請求項1に記載の記憶装置。
  3. 上記データ通信手段は、
    上記情報処理装置とPCIエキスプレス(PCI Express)方式に基づいてデータ通信す
    求項に記載の記憶装置。
  4. データを記憶する複数のメモリ手段と、複数の当該メモリ手段を制御して、本装置の送信する上記データを複数の上記メモリ手段に書き込むデータ書込処理、又は上記本装置の要求した上記データを複数の上記メモリ手段から読み出すデータ読出処理を任意のデータ転送速度で実行する制御手段とを有する記憶装置とデータ通信するためのデータ通信手段と、
    消費電力の異なる複数の処理実行形態のうち1の当該処理実行形態を指定する指定信号を、上記制御手段に当該指定信号が指定する上記処理実行形態での上記消費電力に見合ったデータ転送最低速度を保障するデータ転送速度で上記データ書込処理又は上記データ読出処理を実行させるために上記データ通信手段を介して上記記憶装置に送信する送信制御手段と
    を具える情報処理装置。
  5. 上記データ通信手段は、
    上記記憶装置とPCIエキスプレス(PCI Express)方式に基づいてデータ通信する
    請求項4に記載の情報処理装置。
JP2005004299A 2005-01-11 2005-01-11 記憶装置 Pending JP2006195569A (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2005004299A JP2006195569A (ja) 2005-01-11 2005-01-11 記憶装置
KR1020060001608A KR101256664B1 (ko) 2005-01-11 2006-01-06 기억 장치
CNB2006100739038A CN100541412C (zh) 2005-01-11 2006-01-11 存储装置
US11/329,843 US7325104B2 (en) 2005-01-11 2006-01-11 Storage device using interleaved memories to control power consumption

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2005004299A JP2006195569A (ja) 2005-01-11 2005-01-11 記憶装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2010198309A Division JP2010282654A (ja) 2010-09-03 2010-09-03 記憶装置及び情報処理装置

Publications (2)

Publication Number Publication Date
JP2006195569A JP2006195569A (ja) 2006-07-27
JP2006195569A5 true JP2006195569A5 (ja) 2010-04-22

Family

ID=36801630

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005004299A Pending JP2006195569A (ja) 2005-01-11 2005-01-11 記憶装置

Country Status (4)

Country Link
US (1) US7325104B2 (ja)
JP (1) JP2006195569A (ja)
KR (1) KR101256664B1 (ja)
CN (1) CN100541412C (ja)

Families Citing this family (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA2671488A1 (en) * 2006-12-04 2008-06-12 Signal Storage Innovations, L.L.C. Data recorder for multiple media formats
US8307180B2 (en) 2008-02-28 2012-11-06 Nokia Corporation Extended utilization area for a memory device
JP2009211192A (ja) * 2008-02-29 2009-09-17 Toshiba Corp メモリシステム
US8380909B2 (en) * 2009-04-08 2013-02-19 Google Inc. Multiple command queues having separate interrupts
US8433845B2 (en) 2009-04-08 2013-04-30 Google Inc. Data storage device which serializes memory device ready/busy signals
US20100262979A1 (en) * 2009-04-08 2010-10-14 Google Inc. Circular command queues for communication between a host and a data storage device
US8874824B2 (en) 2009-06-04 2014-10-28 Memory Technologies, LLC Apparatus and method to share host system RAM with mass storage memory RAM
US8291131B2 (en) 2009-07-06 2012-10-16 Micron Technology, Inc. Data transfer management
JP4643729B2 (ja) * 2009-07-09 2011-03-02 株式会社東芝 インタリーブ制御装置、インタリーブ制御方法及びメモリシステム
JP5540969B2 (ja) * 2009-09-11 2014-07-02 ソニー株式会社 不揮発性メモリ装置、メモリコントローラ、およびメモリシステム
CN102109966B (zh) * 2009-12-24 2017-01-18 马维尔国际贸易有限公司 用于面向对象的数据存储的方法和系统
US20110173462A1 (en) * 2010-01-11 2011-07-14 Apple Inc. Controlling and staggering operations to limit current spikes
JP5534852B2 (ja) * 2010-02-17 2014-07-02 三菱電機株式会社 半導体ディスク装置
JP5159817B2 (ja) * 2010-03-25 2013-03-13 株式会社東芝 メモリシステム
US20110252263A1 (en) * 2010-04-13 2011-10-13 Byungcheol Cho Semiconductor storage device
US8826051B2 (en) 2010-07-26 2014-09-02 Apple Inc. Dynamic allocation of power budget to a system having non-volatile memory and a processor
US8522055B2 (en) 2010-07-26 2013-08-27 Apple Inc. Peak power validation methods and systems for non-volatile memory
US8555095B2 (en) 2010-07-26 2013-10-08 Apple Inc. Methods and systems for dynamically controlling operations in a non-volatile memory to limit power consumption
JP5535128B2 (ja) * 2010-12-16 2014-07-02 株式会社東芝 メモリシステム
US20120221767A1 (en) 2011-02-28 2012-08-30 Apple Inc. Efficient buffering for a system having non-volatile memory
US8645723B2 (en) 2011-05-11 2014-02-04 Apple Inc. Asynchronous management of access requests to control power consumption
US9311226B2 (en) 2012-04-20 2016-04-12 Memory Technologies Llc Managing operational state data of a memory module using host memory in association with state change
KR102145420B1 (ko) 2013-07-25 2020-08-18 삼성전자주식회사 데이터 전송 속도를 변경하는 스토리지 시스템 및 그것의 데이터 전송 속도 변경 방법
CN104268049B (zh) * 2014-09-30 2017-01-25 北京金山安全软件有限公司 判断存储设备异常的方法、装置及终端
JP6384375B2 (ja) 2015-03-23 2018-09-05 富士通株式会社 情報処理装置、記憶装置制御方法、記憶装置制御プログラム及び情報処理システム
JP6212073B2 (ja) * 2015-06-29 2017-10-11 ファナック株式会社 プログラムの内容に応じて格納先を自動選択する機能を備えた数値制御装置
JP6529941B2 (ja) * 2016-08-30 2019-06-12 東芝メモリ株式会社 メモリシステム
JP6751177B2 (ja) * 2019-05-09 2020-09-02 キオクシア株式会社 メモリシステムの制御方法
KR20210004611A (ko) * 2019-07-05 2021-01-13 에스케이하이닉스 주식회사 메모리 인터페이스, 이를 포함하는 데이터 저장 장치 및 그 동작 방법
CN113342155A (zh) * 2020-02-18 2021-09-03 浙江宇视科技有限公司 一种数据存储方法、装置、设备及存储介质

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5226134A (en) * 1990-10-01 1993-07-06 International Business Machines Corp. Data processing system including a memory controller for direct or interleave memory accessing
JP3060347B2 (ja) * 1992-12-28 2000-07-10 キヤノン株式会社 記録装置
JPH0883149A (ja) * 1994-09-14 1996-03-26 Hitachi Ltd 電力環境適応型情報記憶装置、その上位装置及びこれらの制御方法
JPH1069420A (ja) * 1996-08-29 1998-03-10 Sony Corp 情報記録装置、情報記録再生装置、情報記録方法および情報再生方法
JP3821536B2 (ja) * 1997-05-16 2006-09-13 沖電気工業株式会社 不揮発性半導体ディスク装置
JP2000132283A (ja) * 1998-10-21 2000-05-12 Nec Corp 半導体記憶装置の消費電力低減方法
US6418535B1 (en) * 1999-04-28 2002-07-09 International Business Machines Corporation Bi-level power saver method for portable or laptop computer
US6823516B1 (en) * 1999-08-10 2004-11-23 Intel Corporation System and method for dynamically adjusting to CPU performance changes
JP2001297316A (ja) * 2000-04-14 2001-10-26 Mitsubishi Electric Corp メモリカード及びその制御方法
CN1229708C (zh) * 2000-11-28 2005-11-30 Lg电子株式会社 一种基于电池剩余容量控制盘写入操作的方法
JP4841070B2 (ja) * 2001-07-24 2011-12-21 パナソニック株式会社 記憶装置
GB0123416D0 (en) * 2001-09-28 2001-11-21 Memquest Ltd Non-volatile memory control
FI115562B (fi) * 2002-03-27 2005-05-31 Nokia Corp Menetelmä ja järjestelmä tehonkulutuksen määrittämiseksi elektroniikkalaitteen yhteydessä ja elektroniikkalaite
CN2545677Y (zh) * 2002-04-26 2003-04-16 群联电子股份有限公司 具存储卡存取接口的通用串行总线快闪存储器集成电路
US7644406B2 (en) * 2003-01-21 2010-01-05 Hewlett-Packard Development Company, L.P. Update system capable of updating software across multiple FLASH chips
US7152136B1 (en) * 2004-08-03 2006-12-19 Altera Corporation Implementation of PCI express

Similar Documents

Publication Publication Date Title
JP2006195569A5 (ja)
JP2022132562A (ja) 共有バス上の複数のデバイスのためのデータ転送技術
JP2006522375A5 (ja)
JP2009073200A5 (ja)
JP2009540431A5 (ja)
JP2009527820A5 (ja)
JP2008022917A5 (ja)
JP2009199189A5 (ja)
MX2012005183A (es) Linea de espera de comandos para componente periferico.
JP2011512589A5 (ja)
JP2004310754A5 (ja)
CN102646446A (zh) 硬件动态高速缓存电源管理
JP2011508296A5 (ja)
KR20190057779A (ko) 호스트 메모리에 대한 메모리 액세스를 스케쥴링하는 장치 컨트롤러, 및 이를 포함하는 저장 장치
JP2009289331A5 (ja)
WO2006082154A3 (en) System and method for a memory with combined line and word access
JP2009153049A5 (ja)
US10474389B2 (en) Write tracking for memories
JP2016186828A5 (ja) 記憶装置および記憶制御方法
JP2006216027A5 (ja)
JP2001306265A5 (ja)
WO2004072848A8 (en) Method and apparatus for hazard detection and management in a pipelined digital processor
JP2008009803A5 (ja)
JP4373485B2 (ja) 情報処理装置及び該制御方法
JP2006309734A5 (ja)