JP2006522375A5 - - Google Patents

Download PDF

Info

Publication number
JP2006522375A5
JP2006522375A5 JP2005502327A JP2005502327A JP2006522375A5 JP 2006522375 A5 JP2006522375 A5 JP 2006522375A5 JP 2005502327 A JP2005502327 A JP 2005502327A JP 2005502327 A JP2005502327 A JP 2005502327A JP 2006522375 A5 JP2006522375 A5 JP 2006522375A5
Authority
JP
Japan
Prior art keywords
register
data processing
trash
processor core
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2005502327A
Other languages
English (en)
Other versions
JP2006522375A (ja
JP4619288B2 (ja
Filing date
Publication date
Priority claimed from GBGB0229068.2A external-priority patent/GB0229068D0/en
Priority claimed from GB0307823A external-priority patent/GB2396229B/en
Application filed filed Critical
Priority claimed from PCT/GB2003/004261 external-priority patent/WO2004053662A2/en
Publication of JP2006522375A publication Critical patent/JP2006522375A/ja
Publication of JP2006522375A5 publication Critical patent/JP2006522375A5/ja
Application granted granted Critical
Publication of JP4619288B2 publication Critical patent/JP4619288B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Claims (10)

  1. データ処理装置において、
    結果データ値を発生するようにデータ処理命令を実行可能なプロセッサコア(4)と、前記結果データが書き込まれる前記プロセッサコアの状態を定義するデータ値を保持するデータ処理レジスタ(12)とを備え、
    前記プロセッサコアにより実行される少なくとも1つのデータ処理命令が条件付きコード(26)を符号化する条件付き書き込みデータ処理命令であり、前記条件付きコードは、前記プロセッサコアの状態の変化をもたらすように、前記条件付き書き込みデータ処理命令がデータを書き込むのを許可するか否かの条件を特定し、
    さらに、前記条件付き書き込みデータ処理命令の中の前記条件コードが、前記プロセッサコアの状態の変化をもたらすための書き込みを許さないとき、前記条件付き書き込みデータ処理命令の実行時にデータ処理レジスタの代わりに結果データ値を書き込むことができるトラッシュレジスタ(51)を含む、
    データ処理装置
  2. 請求項1記載の装置において、結果データが書き込まれる複数のデータレジスタを有するレジスタバンク(12)を含む、データ処理装置。
  3. 請求項1と2記載のいずれかの装置において、前記トラッシュレジスタ(51)への書き込みは、トラッシュレジスタ制御信号によってプログラム上ディスエーブルにする、データ処理装置。
  4. 請求項3記載の装置において、前記トラッシュレジスタ制御信号はシステム・コンフィギュレーション・レジスタに記憶される、データ処理装置。
  5. 請求項2記載の装置において、前記トラッシュレジスタ(51)は前記レジスタバンクの一部であって、前記トラッシュレジスタを特定するオペランド値によって特定されないように、前記トラッシュレジスタはレジスタ番号にマップされていない、データ処理装置。
  6. データ処理命令のプロセッサコア(4)による実行時に結果データ値を発生するステップを備え、実行される少なくとも1つのデータ処理命令が条件付きコード(26)を符号化する条件付き書き込みデータ処理命令であり、前記条件付きコードは、プロセッサコアの状態の変化をもたらすように、前記条件付き書き込みデータ処理命令がデータを書き込むのを許可するか否かの条件を特定し、
    前記条件付き書き込みデータ処理命令の中の前記条件コードが、プロセッサコアの状態の変化をもたらすための書き込みを許さないとき、前記プロセッサコアの状態を定義するデータ値を保持するデータ処理レジスタに結果データ値を書き込まず、代わりにトラッシュレジスタ(51)に書き込む、データ処理方法
  7. 請求項6記載の方法において、前記データ処理レジスタは結果データが書き込まれる複数のデータレジスタを有するレジスタバンクの一部である、データ処理方法。
  8. 請求項6と7記載のいずれかの方法において、前記トラッシュレジスタ(51)への書き込みはトラッシュレジスタ制御信号によってプログラム上ディスエーブルにする、データ処理方法。
  9. 請求項8記載の方法において、前記トラッシュレジスタ制御信号はシステム・コンフィギュレーション・レジスタに記憶されるデータ処理方法。
  10. 請求項記載の方法において、前記ダミーレジスタは前記レジスタバンクの一部であって、前記トラッシュレジスタがレジスタを特定するオペランド値によって特定されないように、前記トラッシュレジスタはレジスタ番号にマップされていない、データ処理方法。
JP2005502327A 2002-12-12 2003-10-06 データ処理システムにおける処理動作マスキング Expired - Lifetime JP4619288B2 (ja)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
GBGB0229068.2A GB0229068D0 (en) 2002-12-12 2002-12-12 Instruction timing control within a data processing system
GBGB0302650.7A GB0302650D0 (en) 2002-12-12 2003-02-05 Processing activity masking in a data processing system
GBGB0302646.5A GB0302646D0 (en) 2002-12-12 2003-02-05 Processing activity masking in a data processing system
GB0307823A GB2396229B (en) 2002-12-12 2003-04-04 Processing activity masking in a data processing system
PCT/GB2003/004261 WO2004053662A2 (en) 2002-12-12 2003-10-06 Processing activity masking in a data processing system

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2010185224A Division JP2010282651A (ja) 2002-12-12 2010-08-20 データ処理システムにおける処理動作マスキング

Publications (3)

Publication Number Publication Date
JP2006522375A JP2006522375A (ja) 2006-09-28
JP2006522375A5 true JP2006522375A5 (ja) 2006-11-09
JP4619288B2 JP4619288B2 (ja) 2011-01-26

Family

ID=32512449

Family Applications (4)

Application Number Title Priority Date Filing Date
JP2005502329A Pending JP2006510998A (ja) 2002-12-12 2003-10-06 データ処理システム内の処理アクティビティのマスキング
JP2005502328A Expired - Lifetime JP3848965B2 (ja) 2002-12-12 2003-10-06 データ処理装置内の命令タイミング制御
JP2005502326A Expired - Fee Related JP4511461B2 (ja) 2002-12-12 2003-10-06 データ処理システムでの処理動作マスキング
JP2005502327A Expired - Lifetime JP4619288B2 (ja) 2002-12-12 2003-10-06 データ処理システムにおける処理動作マスキング

Family Applications Before (3)

Application Number Title Priority Date Filing Date
JP2005502329A Pending JP2006510998A (ja) 2002-12-12 2003-10-06 データ処理システム内の処理アクティビティのマスキング
JP2005502328A Expired - Lifetime JP3848965B2 (ja) 2002-12-12 2003-10-06 データ処理装置内の命令タイミング制御
JP2005502326A Expired - Fee Related JP4511461B2 (ja) 2002-12-12 2003-10-06 データ処理システムでの処理動作マスキング

Country Status (4)

Country Link
US (4) US7313677B2 (ja)
JP (4) JP2006510998A (ja)
GB (3) GB2403572B (ja)
WO (4) WO2004053683A2 (ja)

Families Citing this family (52)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2403572B (en) * 2002-12-12 2005-11-09 Advanced Risc Mach Ltd Instruction timing control within a data processing system
US8065532B2 (en) 2004-06-08 2011-11-22 Hrl Laboratories, Llc Cryptographic architecture with random instruction masking to thwart differential power analysis
US8391410B2 (en) * 2004-07-29 2013-03-05 Qualcomm Incorporated Methods and apparatus for configuring a pilot symbol in a wireless communication system
US20070081484A1 (en) * 2004-07-29 2007-04-12 Wang Michael M Methods and apparatus for transmitting a frame structure in a wireless communication system
US20080317142A1 (en) * 2005-07-29 2008-12-25 Qualcomm Incorporated System and method for frequency diversity
US9246728B2 (en) 2004-07-29 2016-01-26 Qualcomm Incorporated System and method for frequency diversity
CN101036336B (zh) * 2004-07-29 2012-12-26 高通股份有限公司 交织系统和方法
FR2875657B1 (fr) * 2004-09-22 2006-12-15 Trusted Logic Sa Procede de securisation de traitements cryptographiques par le biais de leurres.
JP4889235B2 (ja) * 2005-04-27 2012-03-07 株式会社デンソー プログラム制御プロセッサ
JP4702004B2 (ja) * 2004-12-21 2011-06-15 株式会社デンソー マイクロコンピュータ
US7725694B2 (en) * 2004-12-21 2010-05-25 Denso Corporation Processor, microcomputer and method for controlling program of microcomputer
WO2006115219A1 (ja) * 2005-04-21 2006-11-02 Matsushita Electric Industrial Co., Ltd. プログラム難読化装置及び難読化方法
US7769983B2 (en) * 2005-05-18 2010-08-03 Qualcomm Incorporated Caching instructions for a multiple-state processor
US9391751B2 (en) * 2005-07-29 2016-07-12 Qualcomm Incorporated System and method for frequency diversity
US9042212B2 (en) 2005-07-29 2015-05-26 Qualcomm Incorporated Method and apparatus for communicating network identifiers in a communication system
CN101248437A (zh) * 2005-08-24 2008-08-20 Nxp股份有限公司 处理器硬件和软件
US8074059B2 (en) * 2005-09-02 2011-12-06 Binl ATE, LLC System and method for performing deterministic processing
JP4783104B2 (ja) * 2005-09-29 2011-09-28 株式会社東芝 暗号化/復号装置
EP1783648A1 (fr) * 2005-10-10 2007-05-09 Nagracard S.A. Microprocesseur sécurisé avec vérification des instructions
JP4882625B2 (ja) * 2005-12-26 2012-02-22 株式会社デンソー マイクロコンピュータ
US20070288761A1 (en) * 2006-06-09 2007-12-13 Dale Jason N System and method for booting a multiprocessor device based on selection of encryption keys to be provided to processors
US20070288740A1 (en) * 2006-06-09 2007-12-13 Dale Jason N System and method for secure boot across a plurality of processors
US20070288738A1 (en) * 2006-06-09 2007-12-13 Dale Jason N System and method for selecting a random processor to boot on a multiprocessor system
US20070288739A1 (en) * 2006-06-09 2007-12-13 Dale Jason N System and method for masking a boot sequence by running different code on each processor
US7774616B2 (en) * 2006-06-09 2010-08-10 International Business Machines Corporation Masking a boot sequence by providing a dummy processor
US7594104B2 (en) * 2006-06-09 2009-09-22 International Business Machines Corporation System and method for masking a hardware boot sequence
JP4680876B2 (ja) * 2006-12-11 2011-05-11 ルネサスエレクトロニクス株式会社 情報処理装置及び命令フェッチ制御方法
US7711927B2 (en) * 2007-03-14 2010-05-04 Qualcomm Incorporated System, method and software to preload instructions from an instruction set other than one currently executing
JP5146156B2 (ja) * 2008-06-30 2013-02-20 富士通株式会社 演算処理装置
JP5206866B2 (ja) 2009-03-30 2013-06-12 富士通株式会社 光伝送システム及び光伝送方法
EP2367102B1 (en) * 2010-02-11 2013-04-10 Nxp B.V. Computer processor and method with increased security properties
GB2480296A (en) * 2010-05-12 2011-11-16 Nds Ltd Processor with differential power analysis attack protection
US8624624B1 (en) 2011-08-26 2014-01-07 Lockheed Martin Corporation Power isolation during sensitive operations
US8525545B1 (en) 2011-08-26 2013-09-03 Lockheed Martin Corporation Power isolation during sensitive operations
US8694862B2 (en) 2012-04-20 2014-04-08 Arm Limited Data processing apparatus using implicit data storage data storage and method of implicit data storage
JP5926655B2 (ja) * 2012-08-30 2016-05-25 ルネサスエレクトロニクス株式会社 中央処理装置および演算装置
US20150161401A1 (en) * 2013-12-10 2015-06-11 Samsung Electronics Co., Ltd. Processor having a variable pipeline, and system-on-chip
US9569616B2 (en) 2013-12-12 2017-02-14 Cryptography Research, Inc. Gate-level masking
US9454370B2 (en) 2014-03-14 2016-09-27 International Business Machines Corporation Conditional transaction end instruction
US9558032B2 (en) 2014-03-14 2017-01-31 International Business Machines Corporation Conditional instruction end operation
US10120681B2 (en) 2014-03-14 2018-11-06 International Business Machines Corporation Compare and delay instructions
US9305167B2 (en) * 2014-05-21 2016-04-05 Bitdefender IPR Management Ltd. Hardware-enabled prevention of code reuse attacks
US10049211B1 (en) * 2014-07-16 2018-08-14 Bitdefender IPR Management Ltd. Hardware-accelerated prevention of code reuse attacks
KR102335203B1 (ko) * 2015-08-10 2021-12-07 삼성전자주식회사 부채널 공격에 대응하는 전자 장치
US10210350B2 (en) * 2015-08-10 2019-02-19 Samsung Electronics Co., Ltd. Electronic device against side channel attacks
US10459477B2 (en) 2017-04-19 2019-10-29 Seagate Technology Llc Computing system with power variation attack countermeasures
US10200192B2 (en) 2017-04-19 2019-02-05 Seagate Technology Llc Secure execution environment clock frequency hopping
US10270586B2 (en) 2017-04-25 2019-04-23 Seagate Technology Llc Random time generated interrupts in a cryptographic hardware pipeline circuit
US10511433B2 (en) 2017-05-03 2019-12-17 Seagate Technology Llc Timing attack protection in a cryptographic processing system
US10771236B2 (en) 2017-05-03 2020-09-08 Seagate Technology Llc Defending against a side-channel information attack in a data storage device
FR3071121B1 (fr) * 2017-09-14 2020-09-18 Commissariat Energie Atomique Procede d'execution d'un code binaire d'une fonction securisee par un microprocesseur
US11308239B2 (en) 2018-03-30 2022-04-19 Seagate Technology Llc Jitter attack protection circuit

Family Cites Families (35)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4064558A (en) * 1976-10-22 1977-12-20 General Electric Company Method and apparatus for randomizing memory site usage
US4168396A (en) * 1977-10-31 1979-09-18 Best Robert M Microprocessor for executing enciphered programs
US4593353A (en) * 1981-10-26 1986-06-03 Telecommunications Associates, Inc. Software protection method and apparatus
JPS59739A (ja) * 1982-06-28 1984-01-05 Fujitsu Ltd マイクロプログラム処理装置における時間保障方式
JPS595354A (ja) 1982-06-30 1984-01-12 Fujitsu Ltd デ−タ処理装置
JP2562838B2 (ja) * 1989-02-10 1996-12-11 富士通株式会社 プロセッサ及びストアバッファ制御方法
US5574912A (en) * 1990-05-04 1996-11-12 Digital Equipment Corporation Lattice scheduler method for reducing the impact of covert-channel countermeasures
GB2282245B (en) * 1993-09-23 1998-04-15 Advanced Risc Mach Ltd Execution of data processing instructions
US5404402A (en) * 1993-12-21 1995-04-04 Gi Corporation Clock frequency modulation for secure microprocessors
IL110181A (en) * 1994-06-30 1998-02-08 Softchip Israel Ltd Install microprocessor and peripherals
US5675645A (en) * 1995-04-18 1997-10-07 Ricoh Company, Ltd. Method and apparatus for securing executable programs against copying
FR2745924B1 (fr) * 1996-03-07 1998-12-11 Bull Cp8 Circuit integre perfectionne et procede d'utilisation d'un tel circuit integre
JP3683031B2 (ja) * 1996-04-17 2005-08-17 株式会社リコー プログラム保護装置
US5802360A (en) * 1996-05-01 1998-09-01 Lucent Technologies Inc. Digital microprocessor device having dnamically selectable instruction execution intervals
US6192475B1 (en) * 1997-03-31 2001-02-20 David R. Wallace System and method for cloaking software
FR2765361B1 (fr) * 1997-06-26 2001-09-21 Bull Cp8 Microprocesseur ou microcalculateur imprevisible
DE69839913D1 (de) * 1997-10-02 2008-10-02 Koninkl Philips Electronics Nv Datenverarbeitungsgerät zur verarbeitung von befeh
US6216223B1 (en) * 1998-01-12 2001-04-10 Billions Of Operations Per Second, Inc. Methods and apparatus to dynamically reconfigure the instruction pipeline of an indirect very long instruction word scalable processor
WO1999067766A2 (en) * 1998-06-03 1999-12-29 Cryptography Research, Inc. Balanced cryptographic computational method and apparatus for leak minimization in smartcards and other cryptosystems
EP1084543B1 (en) * 1998-06-03 2008-01-23 Cryptography Research Inc. Using unpredictable informaion to minimize leakage from smartcards and other cryptosystems
CA2243761C (en) * 1998-07-21 2009-10-06 Certicom Corp. Timing attack resistant cryptographic system
US6332215B1 (en) * 1998-12-08 2001-12-18 Nazomi Communications, Inc. Java virtual machine hardware for RISC and CISC processors
FR2787900B1 (fr) * 1998-12-28 2001-02-09 Bull Cp8 Circuit integre intelligent
US6804782B1 (en) * 1999-06-11 2004-10-12 General Instrument Corporation Countermeasure to power attack and timing attack on cryptographic operations
US6609201B1 (en) * 1999-08-18 2003-08-19 Sun Microsystems, Inc. Secure program execution using instruction buffer interdependencies
FR2802733B1 (fr) * 1999-12-21 2002-02-08 St Microelectronics Sa Bascule de type d maitre-esclave securisee
JP4168305B2 (ja) * 2000-01-12 2008-10-22 株式会社ルネサステクノロジ Icカードとマイクロコンピュータ
JP2001266103A (ja) * 2000-01-12 2001-09-28 Hitachi Ltd Icカードとマイクロコンピュータ
CA2298990A1 (en) * 2000-02-18 2001-08-18 Cloakware Corporation Method and system for resistance to power analysis
US20020032558A1 (en) * 2000-03-10 2002-03-14 Paul Strong Method and apparatus for enhancing the performance of a pipelined data processor
EP1158384B1 (de) * 2000-05-22 2005-04-27 Infineon Technologies AG Sicherheits-Datenverarbeitungseinheit sowie dazugehöriges Verfahren
US6625737B1 (en) * 2000-09-20 2003-09-23 Mips Technologies Inc. System for prediction and control of power consumption in digital system
GB2367653B (en) * 2000-10-05 2004-10-20 Advanced Risc Mach Ltd Restarting translated instructions
DE10101956A1 (de) * 2001-01-17 2002-07-25 Infineon Technologies Ag Verfahren zur Erhöhung der Sicherheit einer CPU
GB2403572B (en) * 2002-12-12 2005-11-09 Advanced Risc Mach Ltd Instruction timing control within a data processing system

Similar Documents

Publication Publication Date Title
JP2006522375A5 (ja)
JP6807383B2 (ja) 転送プレフィックス命令
JP2003510682A5 (ja)
JP2006195569A5 (ja)
JP2006502470A5 (ja)
JP2005025718A5 (ja)
JP2004013896A5 (ja)
GB2437684B (en) Data processor adapted for efficient digital signal processing and method therefor
TWI808869B (zh) 硬體處理器及處理器
JP2010504594A5 (ja)
JP2010282649A5 (ja)
JP2013539883A (ja) 複数の命令セットからの命令の復号
JP2013536504A (ja) アラインメント制御
WO2006082154A3 (en) System and method for a memory with combined line and word access
JP5107892B2 (ja) 間接レジスタ読み取り及び書込み動作
EP3329361B1 (en) Vector operand bitsize control
WO2004072848A8 (en) Method and apparatus for hazard detection and management in a pipelined digital processor
TWI379195B (en) Method and device for accessing memory and central processing unit using the same
CN111625328B (zh) 适用于risc-v架构的中断装置、系统及方法
JP6818010B2 (ja) ベクトル長クエリ命令
JP7335952B2 (ja) ベクトル述語要約の生成
CN102902548B (zh) 汇编级内存复制标准库函数的生成方法及装置
JP2008040658A (ja) 情報処理装置および情報処理の高速化方法
JPH04287231A (ja) マイクロプロセッサ
WO2023148467A1 (en) Technique for performing memory access operations