DE4316503A1 - Verfahren zur Herstellung einer beerdigten Bitleiteranordnung von Speicherzellen - Google Patents
Verfahren zur Herstellung einer beerdigten Bitleiteranordnung von SpeicherzellenInfo
- Publication number
- DE4316503A1 DE4316503A1 DE4316503A DE4316503A DE4316503A1 DE 4316503 A1 DE4316503 A1 DE 4316503A1 DE 4316503 A DE4316503 A DE 4316503A DE 4316503 A DE4316503 A DE 4316503A DE 4316503 A1 DE4316503 A1 DE 4316503A1
- Authority
- DE
- Germany
- Prior art keywords
- bit
- layer
- wafer
- grooves
- conductors
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 7
- 210000000352 storage cell Anatomy 0.000 title abstract 4
- 239000004020 conductor Substances 0.000 claims abstract description 81
- 239000000463 material Substances 0.000 claims abstract description 26
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims abstract description 22
- 229920005591 polysilicon Polymers 0.000 claims abstract description 22
- 239000003990 capacitor Substances 0.000 claims abstract description 17
- 239000011810 insulating material Substances 0.000 claims abstract description 13
- 239000004065 semiconductor Substances 0.000 claims abstract description 5
- 238000000034 method Methods 0.000 claims description 46
- 229920002120 photoresistant polymer Polymers 0.000 claims description 5
- 238000010276 construction Methods 0.000 claims 1
- 239000002210 silicon-based material Substances 0.000 claims 1
- 229920001721 polyimide Polymers 0.000 description 13
- 239000004642 Polyimide Substances 0.000 description 12
- 238000005530 etching Methods 0.000 description 11
- 150000004767 nitrides Chemical class 0.000 description 10
- 238000003860 storage Methods 0.000 description 10
- 125000006850 spacer group Chemical group 0.000 description 7
- 229910021332 silicide Inorganic materials 0.000 description 6
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 6
- 238000001020 plasma etching Methods 0.000 description 5
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 3
- 239000012634 fragment Substances 0.000 description 3
- 229910052760 oxygen Inorganic materials 0.000 description 3
- 239000001301 oxygen Substances 0.000 description 3
- 238000000059 patterning Methods 0.000 description 3
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- 238000000151 deposition Methods 0.000 description 2
- 230000000873 masking effect Effects 0.000 description 2
- 230000001681 protective effect Effects 0.000 description 2
- BOTDANWDWHJENH-UHFFFAOYSA-N Tetraethyl orthosilicate Chemical compound CCO[Si](OCC)(OCC)OCC BOTDANWDWHJENH-UHFFFAOYSA-N 0.000 description 1
- WYTGDNHDOZPMIW-RCBQFDQVSA-N alstonine Natural products C1=CC2=C3C=CC=CC3=NC2=C2N1C[C@H]1[C@H](C)OC=C(C(=O)OC)[C@H]1C2 WYTGDNHDOZPMIW-RCBQFDQVSA-N 0.000 description 1
- 238000003491 array Methods 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 229910052681 coesite Inorganic materials 0.000 description 1
- 229910052906 cristobalite Inorganic materials 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000018109 developmental process Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000010292 electrical insulation Methods 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 229910052751 metal Inorganic materials 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 238000001465 metallisation Methods 0.000 description 1
- 230000035515 penetration Effects 0.000 description 1
- 238000001259 photo etching Methods 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 239000000377 silicon dioxide Substances 0.000 description 1
- 235000012239 silicon dioxide Nutrition 0.000 description 1
- 229910052682 stishovite Inorganic materials 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
- 238000012876 topography Methods 0.000 description 1
- 229910052905 tridymite Inorganic materials 0.000 description 1
- WQJQOUPTWCFRMM-UHFFFAOYSA-N tungsten disilicide Chemical compound [Si]#[W]#[Si] WQJQOUPTWCFRMM-UHFFFAOYSA-N 0.000 description 1
- 229910021342 tungsten silicide Inorganic materials 0.000 description 1
- 238000001039 wet etching Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/01—Manufacture or treatment
- H10B12/02—Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
- H10B12/03—Making the capacitor or connections thereto
- H10B12/033—Making the capacitor or connections thereto the capacitor extending over the transistor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76829—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/30—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
- H10B12/31—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells having a storage electrode stacked over the transistor
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Semiconductor Memories (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Description
Die Erfindung betrifft Verfahren zur Herstellung einer be
erdigten Bitleiteranordnung von Speicherzellen.
Bekannte, gestapelte Kondensator DRAM Speicheranordnungen
bedienen sich entweder beerdigter Bitleiter oder nicht be
erdigter Bitleiter. Bei ersteren sind die Bitleiter in
großer Nähe zu den Bitleiterkontakten der FET Speicherzellen
angeordnet, wobei die Zellenkondensatoren horizontal ober
halb der Wortleiter und Bitleiter gebildet sind. Bei nicht
beerdigten Bitleitern werden tiefe vertikale Kontakte durch
eine dicke Isolierschicht zu den Zellen FET gemacht, wobei
die Kondensatoren über den Wortleitern und unter den Bitlei
tern vorgesehen sind. Die Erfindung betrifft die Herstellung
von Speicheranordnungen mit beerdigten Bitleitern.
Es ist in der Halbleitertechnik ein allgemeines Ziel, die
Speicherzellengröße zu verringern und damit die Dichte zu
maximieren. Zur Zeit sucht die Industrie die Herstellung von
64 Megabyte DRAMs in konventioneller Typgröße zu entwickeln.
Ein Problem der DRAM-Verarbeitung liegt im Pitch bzw. dem
Abstand zwischen benachbarten Bitleitern und benachbarten
Wortleitern. Beispielsweise müssen die Bitleiter an ver
schiedenen Punkten einen der aktiven Bereiche jeder Zelle
FET kontaktieren. Diese Stellen werden als Bitleiterkontakte
bezeichnet. Eine Isolierschicht ist über dem Wafer angeord
net, um die verschiedenen aktiven Bereiche zu isolieren.
Dann werden die Bitleiterkontakte auf die gewünschten akti
ven Bereiche zu geöffnet, wobei fotolithographische Verfah
ren benutzt werden. Später wird Bitleitermaterial auf dem
Wafer abgelagert und mit einem Muster versehen, um eine ge
wünschte Anordnung von Bitleitern zu bilden.
Es muß jedoch für eine Fehlausrichtung der Maske ein Sicher
heitsfaktor vorhanden sein, um sicherzustellen, daß die Bit
leiter vollständig den Bitkontakt überlappen. Hierzu ver
größert man üblicherweise die Bitleiterbereiche, an denen
die Kontaktätzung erfolgt, um eine Fehlausrichtung der Maske
zu gestatten und doch einen ausreichenden Kontakt der Bit
leiter an den Bitleiterkontakten zu erzielen.
Fig. 1 zeigt einen Bitleiter 12 und einen Bitleiterkontakt
14. Dort wo der Bitleiter 12 über dem Kontakt 14 liegt, ist
ein vergrößerter Bitleiterbereich 16 vorgesehen, den man als
"Surround" bezeichnet. Damit erhält man eine Verbindung des
Kontaktes 14 mit dem Bitleiter 12 auch bei einer unvermeid
lichen Fehlausrichtung der Maske, wenn die Bitleiter 12 ge
genüber den Kontakten 14 bemustert werden. Diese Technik hat
jedoch den Nachteil, daß die Bitleiter insgesamt breiter
werden, so daß sie also voneinander einen größeren Abstand
erhalten.
Was Wortleiter anbelangt, so ist in Fig. 2 ein Problem illu
striert, das gegen die Maximierung der Zellendichte für be
erdigte Bitleiter DRAMs spricht. Ein Wafer-Fragment 18 hat
mehrere Wortleiter 20, 22 und 24 sowie einen Bitleiter 26.
Der dargestellte Querschnitt liegt diagonal zur Anordnung,
so daß der Bitleiter 26 in Fig. 2 nicht rechtwinklig zu den
Wortleitern verläuft. Nach dem Stand der Technik werden die
Wortleiter zuerst mit ihren zugehörigen Spacer 28 (Abstands
schichten) hergestellt. Später wird Bitleitermaterial auf
dem Wafer abgelagert und geätzt, um Bitleiter 26 zu bilden.
Isolierende Spacer müssen an den Bitleitern 26 zur elektri
schen Isolierung vorgesehen werden, die mit dem Bezugszei
chen 32 versehen sind. Beim Ausbilden der Spacer 32 ergeben
sich unglücklicherweise zusätzliche Spacer 34 an den bereits
isolierten und beabstandeten Wortleitern. Damit ergeben sich
doppelte Spacer für die Wortleiter. Dies macht es erforder
lich, daß die Wortleiter weiter voneinander beabstandet wer
den müssen, als notwendig wäre, um die gewünschten Kontakte
mit den aktiven Bereichen für die zukünftigen Kondensatoren
herzustellen. Diese Vergrößerung im Wortleiterabstand steht
einer höheren Dichte im Wege.
Ein anderes Problem mit beerdigten Bitleitern liegt beim
Ätzen, um das Bitleitermuster zu erzeugen. Die Bitleiter
verlaufen auf- und abwärts rechtwinklig über die Wortleiter,
und die Folge ist eine sehr unterschiedliche Topographie am
Wafer. Das Ätzen der Schichten in solcher variierender Topo
graphie erfordert ein starkes Überätzen, so daß die Anord
nung anfällig für Widerstandskurzschlüsse zwischen den Bit
leitern ist.
Die der Erfindung zugrundliegende Aufgabe besteht darin, ein
Verfahren der eingangs geschilderten Art zu schaffen, mit
dem diese Nachteile vermieden sind. Es soll also ein Verfah
ren angegeben werden, mit dem der Abstand zwischen den Lei
tern verkleinert werden kann, die Dichte erhöht und die An
fälligkeit gegen Kurzschlüsse verringert wird.
Die Aufgabe ist erfindungsgemäß durch die Merkmale des An
spruchs 1 gelöst. Vorteilhafte Weiterbildungen sind in den
Unteransprüchen angegeben.
Ausführungsbeispiele der Erfindung sind nachstehend anhand
der Zeichnung näher erläutert. Es zeigen:
Fig. 1 eine Draufsicht auf einen Kontakt mit einem Bit
leiter gemäß dem vorgenannten Stand der Technik;
Fig. 2 einen Querschnitt durch ein mit einem bekannten
Verfahren hergestellten Wafer-Fragment nach dem
vorgenannten Stand der Technik;
Fig. 3 einen Schnitt eines Halbleiter-Wafers in einem
Verfahrensschritt gemäß der Erfindung;
Fig. 4 einen Schnitt durch den um 90° in Fig. 3 gedrehten
Wafer in einem der Fig. 3 folgenden Verfahrens
schritt längs der Linie 4-4 in Fig. 5;
Fig. 5 eine Draufsicht auf den Wafer in Fig. 3 im glei
chen Verfahrensschritt wie Fig. 4. In den folgen
den Figuren sind die Schnittansichten gegenüber
den Draufsichten der Größe nach etwas verkleinert;
Fig. 6 einen Schnitt durch den Wafer in Fig. 3 entspre
chend der Position in Fig. 4 längs der Linie 6-6
in Fig. 7. Der Wafer von Fig. 3 wird in einem
Verfahrensschritt gezeigt, der dem der Fig. 4 und
5 folgt;
Fig. 7 eine Draufsicht auf den Wafer von Fig. 3 in einem
der Fig. 6 entsprechenden Verfahrensschritt;
Fig. 8 einen Schnitt durch den Wafer der Fig. 3 in der
Position der Fig. 4 in einem den Fig. 5 und 6 fol
genden Verfahrensschritt;
Fig. 9 einen Schnitt des Wafers von Fig. 3 in der Posi
tion der Fig. 4 in einem der Fig. 8 folgenden
Verfahrensschritt;
Fig. 10 einen Schnitt des Wafers in Fig. 3 in der Posi
tion der Fig. 4 in einem der Fig. 9 folgenden
Verfahrensschritt;
Fig. 11 einen Schnitt des Wafers der Fig. 3 längs der
Linie 11-11 in Fig. 7 im Verfahrensschritt der
Fig. 10;
Fig. 12 einen Schnitt des Wafers der Fig. 3 in einem der
Fig. 11 folgenden Verfahrensschritt längs der
Linie 12-12 in Fig. 13;
Fig. 13 eine Draufsicht auf den Wafer der Fig. 3 im Ver
fahrensschritt der Fig. 12. Die Figur zeigt auch
die Position einer Schnittlinie, die der Quer
schnittsdarstellung des Wafers der Fig. 3, 11 und
12 entspricht;
Fig. 14 einen Schnitt durch den Wafer der Fig. 3 in einem
den Fig. 12 und 13 folgenden Verfahrensschritt in
der Position der Fig. 10;
Fig. 15 einen Schnitt des Wafers der Fig. 3 in einem der
Fig. 14 folgenden Verfahrensschritt in der Posi
tion der Fig. 4.
Gemäß einem Aspekt der Erfindung und in Zusammenfassung der
nachfolgend beschriebenen Ausführungsbeispiele wird das Ver
fahren zum Herstellen einer beerdigten Bitleiteranordnung
für Speicherzellen mit den im Anspruch 10 aufgeführten Ver
fahrensschritten durchgeführt.
Vorzugsweise ist das darin genannte erste Material Polyimid.
Ebenso ist das erste Material vorzugsweise so gemustert, daß
es eine erste Serie Bitleiternuten mit einer ersten bestimm
ten Breite bildet. Dann wird eine Lage Isoliermaterial auf
den Wafer in bestimmter Dicke über die gemusterte und ge
ätzte Lage des ersten Materials aufgebracht. Die vorbe
stimmte Dicke der Isolierschicht ist geringer als die Hälfte
der ersten bestimmten Breite und verschmälert damit die Bit
leiternuten auf eine kleinere zweite Breite. Nach dem Öffnen
der Bitleiterkontakte durch das Isoliermaterial hindurch
wird leitfähig dotiertes Polysilicium auf den Wafer aufge
bracht und das Verfahren wie vorstehend fortgesetzt. Dies
hat den Effekt, daß die Seiten und Oberseiten der Bitleiter
zusammen mit der Ausbildung der Bitleiternuten, die das
gewünschte Bitleitermuster definieren, elektrisch isoliert
werden.
Fig. 3 zeigt ein Halbleiter-Wafer-Fragment 35, das mit einer
Anordnung von im wesentlichen elektrisch isolierten Wortlei
tern, beispielsweise den Wortleitern 36, 38 und 40 versehen
ist. Die Wortleiter haben konventionell ein unterstes Gate
oxid, eine Polysiliciumschicht, eine darüberliegende Sili
cidschicht, wie Wolframsilicid, eine Oxidkappe 45 und seit
liche Oxidelemente 44.
Die leitfähigen Abschnitte benachbarter Wortleiter sind
voneinander um den Abstand "F" beabstandet. Gemäß einem
Aspekt der Erfindung kann der Trennungsabstand mit einer
minimalen Breite gewählt werden, wenn sich bei dem ver
wendeten Fotomaskierverfahren eine Teilung von 2 × F für die
Wortleiter ergibt, wobei mit Teilung der Leiter und der zu
gehörige Abstand in der Speicheranordnung gemeint ist, so
daß die Schaltungsdichte vergrößert ist. Vergleicht man dies
mit dem Stand der Technik gemäß Fig. 2, so ist der Abstand
am ersten Speicherknotenpunkt etwa gleich 1,5 bis 2,0 F in
Folge der zusätzlichen Abstandselemente 34.
Zwischen den Wortleitern finden sich aktive Bereiche für die
Anordnung der Speicherzellen FETs, beispielsweise die akti
ven Bereiche 46, 48 beidseits des Wortleiters 38. Die fol
gende Beschreibung erfolgt im Hinblick auf den Transistor
gate/Wortleiter 38, der mit einer Kondensatoranordnung zum
Definieren einer einzelnen Speicherzelle versehen wird. Der
Aktivbereich 48 definiert einen ersten Aktivbereich für den
elektrischen Anschluß des Speicherzellenkondensators (nach
stehend beschrieben) und der Aktivbereich 46 definiert einen
zweiten Aktivbereich für den elektrischen Anschluß eines
Bitleiters (nachstehend erläutert).
Eine Schutzgrenzschicht 50 wird über den Wafer 35 in einer
Dicke von etwa 10 nm bis etwa 100 nm, vorzugsweise 50 nm,
aufgebracht. Die Schicht 50 besteht vorzugsweise aus einem
Isoliermaterial wie SiOx abgelagert durch CVD von TEOS oder
eines Nitrids. Die Funktion der Schicht 50 wird weiter unten
beschrieben.
In Fig. 4 wird auf dem Wafer eine Schicht 52 eines ersten
Materials in einer bestimmten Dicke über der Schicht 50 auf
gebracht. Das erste Material soll in Bezug auf Oxid und
Polysilicium selektiv ätzbar sein. Vorzugsweise sollten
Polysilicium und Oxid selektiv in Bezug auf das erste Material
ätzbar sein. Das erste Material liefert vorzugsweise
eine im wesentlichen plane Oberfläche. Die bevorzugte Dicke
der Schicht 52 liegt zwischen etwa 300 nm bis 1.200 nm über
der Oberfläche der Oxidkappe 45 (die in Fig. 4 nicht sicht
bar ist, wobei 500 nm bevorzugt sind. Dort wo Polyimid be
nutzt wird, fungiert die Oxidschicht 50 als Schutz/Grenz
schicht, um das Eindringen von Polyimid aus der Schicht 50
in das Substrat bei den nachfolgenden Verfahrensschritten zu
verhindern.
Eine Nitridschicht 54 ist über der Polyimidschicht 52 in
einer Dicke von etwa 20 bis 300 nm, vorzugsweise 150 nm,
aufgetragen. Die Nitridschicht 54 ist bedarfsweise vorge
sehen, um eine schützende harte Maske auf der Polyimid
schicht 52 zu bilden. Diese Maske hilft bei den späteren
Ätzschritten, um das unerwünschte Abtragen von Polyimid
während dieser Verfahrensschritte zu vermeiden. Fig. 4 zeigt
die Schichten 52 und 54 nach dem Bemustern und Ätzen, so daß
ein Muster von beerdigten Bitleiternuten 56 für die Aufnahme
beerdigter Bitleiter geschaffen wird. Die Bitleiternuten 56
haben eine erste bestimmte Breite "A". Für eine Anordnung
mit 64 Megabyte beträgt "A" etwa 400 bis 700 nm. Fig. 5 ist
eine Draufsicht auf den Wafer 35 beim Verfahrensschritt der
Fig. 4. Das Ätzen der Nuten 56 kann in bekannter Weise durch
reaktives Ionenätzen erfolgen. Polyimid kann auf diese Weise
in der Gegenwart von O₂ geätzt werden, das die Schicht 50
nicht ätzt.
Nach dem Bemustern mit Photoresist kann man ein isotropi
sches O₂ Plasmaätzen benutzen, um die Nuten 56 über das
lithographische Arbeitsvermögen des lithographischen Expo
nierwerkzeuges hinaus gewünschtenfalls zu verbreitern. Als
Beispiel sei eine isotropische Sauerstoff-Plasmadescum-
Ätzung angegeben. Die Nuten des Umfangs und der Anordnung ha
ben vorzugsweise die gleiche Breite.
In den Fig. 6 und 7 ist eine Schicht 58 aus Isolierwerk
stoff, vorzugsweise SiO₂ bestimmter Dicke über die gemuster
ten und geätzten Schichten 52 und 54 aufgetragen. Die Dicke
der Schicht 58 ist kleiner als die Hälfte der ersten Breite
"A", vorzugsweise etwa zwischen 100 und 300 nm, insbesondere
150 nm. Die Isolierschicht 58 verschmälert die Nuten 56 auf
eine kleinere zweite Breite "B" und liefert eine seitliche
Isolation zwischen den Bitleitern und den zukünftigen Spei
cherkondensatoren. Es sei bemerkt, daß bei diesem Auftrag
Polyimid zwischen benachbarten Wortleitern über den ersten
Aktivbereichen 48 eingefüllt worden ist und dort bleibt (an
der Stelle des zukünftigen Speicherkondensatorkontaktes)
während des Oxidauftrages, so daß das Zustandekommen von
Wortleiter-Abstandselementen bei diesem Aufbringen vermieden
ist.
Fig. 6 und 7 zeigen ferner, daß eine Photoresistschicht 60
aufgetragen, exponiert und entfernt wird, um ein erstes Mu
ster von Bitleiter zweiten Aktivbereichkontakten 62 zu de
finieren, die die Nuten 56 parallel zu den Wort- und Bit
leitern überlappen. Ein einzelner Bitleiter zweiter Aktiv
bereichkontakt 62 des ersten Musters ist in Fig. 7 darge
stellt, wenn auch solche am Wafer für jeden zukünftigen
Bitleiterkontakt vorgesehen sind. Fig. 7 zeigt auch einen
einzelnen breiten Umriß 61 eines Aktivbereichmusters, das
für die Anordnung wiederholt wird.
In Fig. 8 ist die Photoresistschicht 66 mit einer RIE Plas
maätzung im Bereich der Oberflächen der Oxidschicht 58 ent
fernt worden, so daß die Schicht 60 nur in den Abschnitten
der Nuten übrigbleibt, in denen keine beerdigten Kontakte
vorgesehen sind.
In Fig. 9 wird dann eine Oxidätzung durchgeführt, um das
Isoliermaterial aus den Basennuten 56 zweiter Breite heraus
zuätzen, so daß die zweiten Aktivbereiche 46 nach oben offen
werden. Dies definiert ein zweites Muster von Bitleiter
zweiten Aktivbereichkontakten 64 (s. Draufsicht in Fig. 7),
die innerhalb der ersten Kontaktumrisse 62 liegen. Die Rän
der der Kontakte 64 sind von den Seitenwänden einer Bitlei
ternut 56 (Breite "B") definiert und von den Wortleiter-
Abstandselementen benachbarter Wortleiter. Man bemerkt, daß
das erste Muster der Bitleiterkontakte 62 größer ist als das
zweite Muster der Bitleiterkontakte 64 (Fig. 7). Diese Tech
nik liefert den Vorteil, daß die Bitleiterkontakte 64 klei
ner werden, die eine Abmessung besitzen, die wesentlich
kleiner ist als die minimale Photoverfahrengröße ohne zu
sätzliches Photomaskieren (sogar wenn dies möglich wäre)
über die Muster hinaus, um den Kontaktumriß 62 zu bilden.
Anschließend wird die Resistschicht vom Wafer entfernt. Man
bemerkt auch, daß das Oxidmaterial über der Nitridschicht 54
ebenso vorzugsweise vollständig bei diesem Verfahrens schritt
durch eine Ätzung entfernt wird, die selektiv für Nitrid
ist.
In den Fig. 10 und 11 ist eine Schicht 66 eines leitfähig
dotierten Polysilicums auf dem Wafer in bestimmter Dicke
aufgebracht, die ausreicht, die Basen der Nuten 56 abzu
decken und die zweiten Aktivbereiche 46 zu kontaktieren. Die
bevorzugte Dicke der Polysiliciumschicht 66 beträgt zwischen
etwa 200 nm und 600 nm, vorzugsweise 400 nm. Dann wird eine
Polysilicium-Oberschicht abgeätzt bis vorzugsweise 100 nm
Polysilicium über den Wortleitern übrigbleibt und der Spalt
zwischen den Wortleitern wird mit Polysilicium gefüllt, das
an diesen Stellen verdickt wird (Fig. 11).
Anschließend wird ein leitfähiges Material mit einer höheren
Leitfähigkeit als das leitfähig dotierte Polysilicium auf
die Polysiliciumschicht 66 aufgebracht, nämlich die Schicht
68. Als Beispiel eines bevorzugten Materials sei Silicid ge
nannt, beispielsweise ein WSix. Dies kann entweder durch
einen Metallniederschlag, gefolgt von einer Silicidation und
nachfolgender Naßätzung erfolgen, oder durch eine Dicke CVD
Silicid oder refraktive Metallablagerung (z. B. WSix oder W)
und eine Abätzung der Oberschicht, so daß WSix oder W auf
dem Polybitleiter zurückbleibt. Dann wird ein Isoliermate
rial, beispielsweise ein Oxid 69 über das Silicid aufge
bracht sowie in die Nuten und der Wafer wird vorzugsweise in
einem CMP Verfahren vollständig plan gemacht. Dieses Verfah
ren minimiert den Abstand des Silicid in der Anordnung (Fig.
11) zum Gegensatz zu Silicid auf dem Bitleiter, der schlan
genförmig zwischen den Wortleitern auf und ab verläuft. Dies
verringert den Bitleiterwiderstand.
Anschließend wird eine Anordnung von Kondensatoren auf dem
Wafer vorgesehen, die elektrisch an die ersten Aktivbereiche
48 (Fig. 3) angeschlossen wird. Ein Verfahren besteht darin,
zuerst die Nitridschicht 54 und die Polyimidschicht 52 vom
Wafer vollständig zu entfernen, dann den Speicherknoten
kontakt photoätzen und Speicherknotenpoly zu deponieren,
woran sich eine Photoätzung anschließt, dann eine dielek
trische Ablagerung sowie eine Zellenpolydeponierung usw.
Dieses Verfahren wird jedoch nicht besonders bevorzugt, da
es nötig ist, das Speicherpoly aus den tiefen Gräben zwi
schen den Bitleitern herauszuätzen, und es ferner nötig ist,
einen getrennten Photo-/Ätzschritt für den Speicherknoten
kontakt und die Speicherknotenpoly-Definition durchzuführen.
Ein bevorzugtes Verfahren zum Ausbilden der Kondensatoren
ist in einer Patentanmeldung von gleichem Datum erläutert
mit dem Titel "Verfahren zum Herstellen eines Bitleiters
über einer Kondensatoranordnung von Speicherzellen". Dieses
Verfahren ist kurz anhand der Fig. 12 bis 15 erläutert. Ge
mäß Fig. 12 und 13 werden eine Nitridschicht 54, eine Poly
imidschicht 52 und eine Schicht 50 mit einem zweiten Muster
versehen und geätzt, um beerdigte Kontaktöffnungen 68 zu den
zweiten Aktivbereichen 48 zu bilden. Vorzugsweise wird nur
ein minimaler Betrag der Oxidschichten 69 und 58 geätzt, da
man zum Ätzen der Schichten 52 und 54 eine chemische Ätzzu
sammensetzung benutzt, die in Bezug auf das Oxid selektiv
ist. Eine ausreichende Dicke der Schichten 69 und 58 hält
man ein, damit die Bitleiter 66 vollständig von der Spei
cherkappe 70 isoliert sind. Man bemerkt, daß bei diesem
Ätzen der Aktivbereich an dem Bitleiterkontakt des Wortlei
ters nicht geöffnet wird. Bei diesem Ätzen wird das Nitrid
zuerst selektiv in Bezug auf das Oxid geätzt, um zu vermei
den, daß das Oxid über dem Bitleiter geätzt wird. Dann wird
eine RIE Sauerstoffplasmaätzung durchgeführt, um das gesamte
freiliegende Polyimid zu entfernen, und im Anschluß werden
mit einer Oxidätzung (der Schicht 50) die Aktivbereiche 48
freigelegt.
Dann wird eine Schicht 50 aus leitfähig dotiertem Polysili
cium in einer ausgewählten Dicke auf den Wafer über zweite
gemusterte Schicht Polyimid und in den beerdigten Kontakten
68 abgelagert. Die Schicht 70 hat vorzugsweise eine Dicke
von 100 nm und kann nach Bedarf textoriert werden, um den
Flächenbereich zu maximieren und damit die sich ergebende
Kapazität.
Gemäß Fig. 14 kann eine Photoresistschicht 71 auf den Wafer
aufgebracht werden und eine Sauerstoffplasmaätzung durchge
führt werden, um Poly außerhalb der Nut freizulegen und das
Resistmaterial 71 in der Nut zu belassen. Aus den Fig. 13
und 15 geht hervor, daß eine RIE Polysiliciumätzung durch
geführt wurde, um die isolierten Zellenspeicherknoten 77 zu
definieren, die die ersten Aktivbereiche kontaktieren.
Alternativ kann ein CMP Verfahren benutzt werden, um die
Zellenspeicherknoten 77 zu definieren, ohne das Resistmate
rial RIE abzuätzen. Man sieht, daß dieses Verfahren den Vor
teil hat, daß die Knoten 77 ohne vorhergehendes Mustern der
Polysiliciumschicht 70 möglich ist. Verbleibendes Nitrid
wird von der Schicht 54 durch eine Nitridätzung entfernt,
worauf die verbleibende Polyimidschicht 52 mit einer Sauer
stoffplasmaätzung entfernt wird. Dann wird restliches Resist
vom Wafer abgestreift.
Dann wird eine dielektrische Schicht für die Kondensator
zelle auf den einzelnen Speicherknoten aufgebracht. An
schließend wird die dielektrische Schicht mit einer Poly
siliciumschicht abgedeckt, um so eine Anordnung von Spei
cherzellenkondensatoren zu bilden.
Das vorbeschriebene Verfahren hat zahlreiche Vorteile. Es
entfallen die Verbreiterungen der Bitleiter an den Bitlei
terkontakten. An den Wortleitern werden keine doppelten
Abstandselemente generiert, so daß die Wortleiter enger
angeordnet werden können. Auch werden die Muster für die
Speicherknoten und die Bitleiter eliminiert. Ferner werden
die beiden schwierigsten Topologie-Photoschritte in einer
beerdigten Bitleiteranordnung bei einem vollständig flachen
Wafer durchgeführt. Die gesamte Stapelhöhe wird verringert,
da es nicht erforderlich ist, einen Isolator und den Bit
leiter oder Speicherpoly unterzubringen, um die im üblichen
Verfahren erforderlichen langen Ätzzeiten auszuhalten.
Claims (13)
1. Verfahren zum Herstellen einer beerdigten Bitlei
teranordnung von Speicherzellen mit folgenden Schritten:
eine Anordnung von im wesentlichen elektrisch isolierter, leitfähiger Wortleiter wird auf einem Halbleiter-Wafer ange ordnet, wobei die leitfähigen Teile benachbarter Wortleiter voneinander in einem bestimmten Abstand getrennt sind; neben den Wortleitern werden Aktivbereiche vorgesehen, die eine Anordnung von Speicherzellen FETs definieren, wobei die Aktivbereiche von einem ersten Aktivbereich für den elektri schen Anschluß an den Speicherzellenkondensator und einen zweiten aktiven Bereich für den elektrischen Anschluß an einen Bitleiter definiert sind;
eine Schicht eines ersten Materials wird in bestimmter Dicke auf den Wafer aufgebracht;
die Schicht ersten Materials wird bemustert und geätzt, um ein Muster beerdigter Bitleiternuten zum Ausbilden von beer digten Bitleitern zu bilden;
Bitleit-Kontaktöffnungen zu den zweiten Aktivbereichen wer den in den Nuten vorgesehen;
eine Schicht leitfähig dotierten Polysiliciums wird in einer bestimmten Dicke auf den Wafer aufgebracht, um die Basen der Bitleitnuten zu verschließen und elektrisch die zweiten Ak tivbereiche zu kontaktieren, um mindestens teilweise Bitlei ter zu bilden;
ein leitfähiges Material mit einer höheren Leitfähigkeit als das leitfähig dotierte Polysilicium wird in den Bitleiter nuten über dem Polysilicium in den Nuten eingebracht;
ein Isoliermaterial wird auf das leitfähige Material aufge bracht und eine Kondensatoranordnung wird auf den Bitleitern vorgesehen, wobei die Kondensatoren die ersten Aktivbereiche elektrisch kontaktieren.
eine Anordnung von im wesentlichen elektrisch isolierter, leitfähiger Wortleiter wird auf einem Halbleiter-Wafer ange ordnet, wobei die leitfähigen Teile benachbarter Wortleiter voneinander in einem bestimmten Abstand getrennt sind; neben den Wortleitern werden Aktivbereiche vorgesehen, die eine Anordnung von Speicherzellen FETs definieren, wobei die Aktivbereiche von einem ersten Aktivbereich für den elektri schen Anschluß an den Speicherzellenkondensator und einen zweiten aktiven Bereich für den elektrischen Anschluß an einen Bitleiter definiert sind;
eine Schicht eines ersten Materials wird in bestimmter Dicke auf den Wafer aufgebracht;
die Schicht ersten Materials wird bemustert und geätzt, um ein Muster beerdigter Bitleiternuten zum Ausbilden von beer digten Bitleitern zu bilden;
Bitleit-Kontaktöffnungen zu den zweiten Aktivbereichen wer den in den Nuten vorgesehen;
eine Schicht leitfähig dotierten Polysiliciums wird in einer bestimmten Dicke auf den Wafer aufgebracht, um die Basen der Bitleitnuten zu verschließen und elektrisch die zweiten Ak tivbereiche zu kontaktieren, um mindestens teilweise Bitlei ter zu bilden;
ein leitfähiges Material mit einer höheren Leitfähigkeit als das leitfähig dotierte Polysilicium wird in den Bitleiter nuten über dem Polysilicium in den Nuten eingebracht;
ein Isoliermaterial wird auf das leitfähige Material aufge bracht und eine Kondensatoranordnung wird auf den Bitleitern vorgesehen, wobei die Kondensatoren die ersten Aktivbereiche elektrisch kontaktieren.
2. Verfahren nach Anspruch 1, dadurch gekennzeichnet,
daß zum Aufbringen des Isoliermaterials auf der gemusterten
und geätzten Schicht ersten Materials ein Oxid abgelagert
wird, wobei die Schicht ersten Materials zwischen benachbar
ten Wortleitern über den ersten Aktivbereichen bei der Abla
gerung eingefüllt wird und dadurch bei dieser Ablagerung der
Aufbau von Leiterabstandselementen verhindert wird.
3. Verfahren nach Anspruch 1 oder 2, dadurch gekenn
zeichnet, daß das Verarbeiten des Wafers mit einer bestimm
ten minimalen Photobreite durchgeführt wird, wobei der Ab
stand zwischen den Wortleitern gleich der minimalen Photo
breite ist.
4. Verfahren nach einem der Ansprüche 1 bis 3,
dadurch gekennzeichnet, daß die Dicke der Lage der ersten
Schicht zwischen etwa 300 und 1.200 nm beträgt.
5. Verfahren nach einem der Ansprüche 1 bis 4,
dadurch gekennzeichnet, daß das erste Muster von Bitleiter
kontakten größer ist als das zweite Muster von Bitleiter
kontakten, daß das Isoliermaterial geätzt wird, um die zwei
ten Aktivbereiche freizulegen und daß das zweite Muster ohne
zusätzliches Photomaskieren durchgeführt wird.
6. Verfahren nach einem der Ansprüche 1 bis 5,
dadurch gekennzeichnet, daß die gemusterte und geätzte Lage
ersten Materials sekundär geätzt wird, um die Bitleiternuten
vor dem Aufbringen der Isolierschicht auf dem Wafer in den
Nuten zu verbreitern.
7. Verfahren nach einem der Ansprüche 1 bis 6,
dadurch gekennzeichnet, daß das leitfähig dotierte Polysili
cium veränderliche Dicken auf dem Wafer besitzt.
8. Verfahren nach einem der Ansprüche 1 bis 7,
dadurch gekennzeichnet, daß die Schicht leitfähig dotierten
Polysiliciums auf dem Wafer erstens an den zweiten Aktiv
bereichen anliegt, zweitens die Wortleiter überdeckt und
dritten die Spalten zwischen den Wortleitern derart füllt,
daß die Oberfläche des leitfähig dotierten Polysiliciums der
Höhe nach über den Wortleitern in einem bestimmten Höhen
unterschied liegt.
9. Verfahren nach einem der Ansprüche 1 bis 8,
dadurch gekennzeichnet, daß die Dicke der Schicht ersten
Materials etwa 500 nm beträgt.
10. Verfahren nach einem der Ansprüche 1 bis 9,
dadurch gekennzeichnet, daß das erste Material in Bezug auf
Oxid und Polysilicium selektiv ätzbar ist.
11. Verfahren nach einem der Ansprüche 1 bis 10,
dadurch gekennzeichnet, daß auf dem Wafer eine Schicht Iso
liermaterial bestimmter Dicke über der gemusterten und ge
ätzten Schicht ersten Materials aufgebracht wird, wobei die
Dicke kleiner ist als die Hälfte der ersten Breite der Nu
ten, die Schicht aus Isoliermaterial die Bitleiternuten auf
eine zweite geringere Breite verschmälert, worauf ein Photo
resistmaterial aufgebracht, exponiert und entfernt wird, um
ein erstes Muster von Bitleiter zweiten Aktivbereichkon
takten zu bilden, die die Bitleiternuten überlappen und daß
das Isoliermaterial aus den Basen der Bitleiternuten zweiter
Breite geätzt wird, um die zweiten Aktivbereiche nach oben
freizulegen und damit ein zweites Muster von Bitleiter zwei
ten Aktivbereichkontakten in dem ersten Muster zu bilden.
12. Verfahren nach einem der Ansprüche 1 bis 11,
dadurch gekennzeichnet, daß das Isoliermaterial über der ge
musterten und geätzten Schicht ersten Materials Silicium
oxid ist.
13. Verfahren nach einem der Ansprüche 1 bis 12,
dadurch gekennzeichnet, daß die Dicke des Isoliermaterials
über der Schicht ersten Materials zwischen etwa 100 und 300
nm beträgt.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US07/838,549 US5250457A (en) | 1992-02-19 | 1992-02-19 | Method of forming a buried bit line array of memory cells |
DE4316503A DE4316503C2 (de) | 1992-02-19 | 1993-05-17 | Verfahren zur Herstellung von Speicherzellen mit verdeckten Bitleitern |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US07/838,549 US5250457A (en) | 1992-02-19 | 1992-02-19 | Method of forming a buried bit line array of memory cells |
DE4316503A DE4316503C2 (de) | 1992-02-19 | 1993-05-17 | Verfahren zur Herstellung von Speicherzellen mit verdeckten Bitleitern |
Publications (2)
Publication Number | Publication Date |
---|---|
DE4316503A1 true DE4316503A1 (de) | 1994-11-24 |
DE4316503C2 DE4316503C2 (de) | 2001-04-26 |
Family
ID=25926005
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE4316503A Expired - Lifetime DE4316503C2 (de) | 1992-02-19 | 1993-05-17 | Verfahren zur Herstellung von Speicherzellen mit verdeckten Bitleitern |
Country Status (2)
Country | Link |
---|---|
US (1) | US5250457A (de) |
DE (1) | DE4316503C2 (de) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6232168B1 (en) | 2000-08-25 | 2001-05-15 | Micron Technology, Inc. | Memory circuitry and method of forming memory circuitry |
US6376380B1 (en) | 2000-08-30 | 2002-04-23 | Micron Technology, Inc. | Method of forming memory circuitry and method of forming memory circuitry comprising a buried bit line array of memory cells |
US6423609B1 (en) | 2001-05-18 | 2002-07-23 | Micron Technology, Inc. | Methods of forming capacitors on a wafer, photolithographic methods of forming capacitors on a wafer, and semiconductor wafer |
Families Citing this family (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5525534A (en) * | 1992-03-13 | 1996-06-11 | Fujitsu Limited | Method of producing a semiconductor device using a reticle having a polygonal shaped hole |
US5631184A (en) * | 1992-03-13 | 1997-05-20 | Fujitsu Limited | Method of producing a semiconductor device having a fin type capacitor |
US5455435A (en) * | 1993-11-09 | 1995-10-03 | United Microelectronics Corp. | Late programming mask ROM and process for producing the same |
TW310470B (de) * | 1995-05-01 | 1997-07-11 | Micron Technology Inc | |
US5580811A (en) * | 1995-05-03 | 1996-12-03 | Hyundai Electronics Industries Co., Ltd. | Method for the fabrication of a semiconductor memory device having a capacitor |
US6395613B1 (en) * | 2000-08-30 | 2002-05-28 | Micron Technology, Inc. | Semiconductor processing methods of forming a plurality of capacitors on a substrate, bit line contacts and method of forming bit line contacts |
US5753551A (en) * | 1996-11-25 | 1998-05-19 | Vanguard International Semiconductor Corporation | Memory cell array with a self-aligned, buried bit line |
US6060351A (en) * | 1997-12-24 | 2000-05-09 | Micron Technology, Inc. | Process for forming capacitor over bit line memory cell |
US6271067B1 (en) | 1998-02-27 | 2001-08-07 | Micron Technology, Inc. | Methods of forming field effect transistors and field effect transistor circuitry |
US6271555B1 (en) * | 1998-03-31 | 2001-08-07 | International Business Machines Corporation | Borderless wordline for DRAM cell |
US6365453B1 (en) | 1999-06-16 | 2002-04-02 | Micron Technology, Inc. | Method and structure for reducing contact aspect ratios |
US7259464B1 (en) | 2000-05-09 | 2007-08-21 | Micron Technology, Inc. | Vertical twist scheme for high-density DRAMs |
US6563162B2 (en) * | 2001-03-21 | 2003-05-13 | Samsung Electronics Co., Ltd. | Semiconductor memory device for reducing parasitic bit line capacitance and method of fabricating the same |
US6686235B2 (en) | 2001-04-12 | 2004-02-03 | Micron Technology, Inc. | Buried digit spacer-separated capacitor array |
US7074717B2 (en) | 2003-03-04 | 2006-07-11 | Micron Technology, Inc. | Damascene processes for forming conductive structures |
US6921692B2 (en) | 2003-07-07 | 2005-07-26 | Micron Technology, Inc. | Methods of forming memory circuitry |
US7375033B2 (en) * | 2003-11-14 | 2008-05-20 | Micron Technology, Inc. | Multi-layer interconnect with isolation layer |
US7364966B2 (en) * | 2005-08-22 | 2008-04-29 | Micron Technology, Inc. | Method for forming a buried digit line with self aligning spacing layer and contact plugs during the formation of a semiconductor device, semiconductor devices, and systems including same |
US20110042722A1 (en) * | 2009-08-21 | 2011-02-24 | Nanya Technology Corp. | Integrated circuit structure and memory array |
KR101610831B1 (ko) * | 2010-02-09 | 2016-04-12 | 삼성전자주식회사 | 비트 라인 배선이 비트 라인 콘택 상에서 그 폭이 확장되고 그 레벨이 낮아지는 반도체 소자 및 그 제조방법 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE4220497A1 (de) * | 1991-10-17 | 1993-04-22 | Samsung Electronics Co Ltd | Halbleiterspeicherbauelement und verfahren zu dessen herstellung |
DE4236814A1 (de) * | 1991-10-31 | 1993-05-06 | Micron Technology, Inc., Boise, Id., Us |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5087591A (en) * | 1985-01-22 | 1992-02-11 | Texas Instruments Incorporated | Contact etch process |
US5084414A (en) * | 1985-03-15 | 1992-01-28 | Hewlett-Packard Company | Metal interconnection system with a planar surface |
JP2507502B2 (ja) * | 1987-12-28 | 1996-06-12 | 三菱電機株式会社 | 半導体装置 |
JP2633650B2 (ja) * | 1988-09-30 | 1997-07-23 | 株式会社東芝 | 半導体記憶装置およびその製造方法 |
JP2508300B2 (ja) * | 1988-12-08 | 1996-06-19 | 三菱電機株式会社 | 半導体記憶装置およびその製造方法 |
US4987099A (en) * | 1989-12-29 | 1991-01-22 | North American Philips Corp. | Method for selectively filling contacts or vias or various depths with CVD tungsten |
US5120679A (en) * | 1991-06-04 | 1992-06-09 | Vlsi Technology, Inc. | Anti-fuse structures and methods for making same |
-
1992
- 1992-02-19 US US07/838,549 patent/US5250457A/en not_active Expired - Lifetime
-
1993
- 1993-05-17 DE DE4316503A patent/DE4316503C2/de not_active Expired - Lifetime
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE4220497A1 (de) * | 1991-10-17 | 1993-04-22 | Samsung Electronics Co Ltd | Halbleiterspeicherbauelement und verfahren zu dessen herstellung |
DE4236814A1 (de) * | 1991-10-31 | 1993-05-06 | Micron Technology, Inc., Boise, Id., Us |
Non-Patent Citations (3)
Title |
---|
IBM TDB, Vol. 33, No. 2, 1990, S. 245-247 * |
IEDM 92, S. 267-270 * |
IEEE Trans. on Electron Dev., Vol. 38, No. 2, 1991, S. 255-260 * |
Cited By (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6232168B1 (en) | 2000-08-25 | 2001-05-15 | Micron Technology, Inc. | Memory circuitry and method of forming memory circuitry |
US6426243B1 (en) | 2000-08-25 | 2002-07-30 | Micron Technology, Inc. | Methods of forming dynamic random access memory circuitry |
US6830972B2 (en) | 2000-08-25 | 2004-12-14 | Micron Technology, Inc. | Method of forming memory circuitry |
US7026678B2 (en) | 2000-08-25 | 2006-04-11 | Micron Technoloy, Inc. | Dynamic random access memory circuitry having storage capacitors within a well |
US7105884B2 (en) | 2000-08-25 | 2006-09-12 | Micron Technology, Inc. | Memory circuitry with plurality of capacitors received within an insulative layer well |
US7148536B2 (en) | 2000-08-25 | 2006-12-12 | Micron Technology, Inc. | Memory circuitry and method of forming memory circuitry |
US7355231B2 (en) | 2000-08-25 | 2008-04-08 | Micron Technology, Inc. | Memory circuitry with oxygen diffusion barrier layer received over a well base |
US6376380B1 (en) | 2000-08-30 | 2002-04-23 | Micron Technology, Inc. | Method of forming memory circuitry and method of forming memory circuitry comprising a buried bit line array of memory cells |
US6423609B1 (en) | 2001-05-18 | 2002-07-23 | Micron Technology, Inc. | Methods of forming capacitors on a wafer, photolithographic methods of forming capacitors on a wafer, and semiconductor wafer |
Also Published As
Publication number | Publication date |
---|---|
US5250457A (en) | 1993-10-05 |
DE4316503C2 (de) | 2001-04-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE4316503A1 (de) | Verfahren zur Herstellung einer beerdigten Bitleiteranordnung von Speicherzellen | |
DE3788499T2 (de) | Halbleiter-Grabenkondensator-Struktur. | |
DE3525418C2 (de) | ||
DE69115341T2 (de) | Verfahren zur Herstellung einer DRAM-Zelle mit gestapeltem Kondensator | |
DE4332074C2 (de) | Halbleiterspeichereinrichtung und Verfahren zu ihrer Herstellung | |
DE4220497A1 (de) | Halbleiterspeicherbauelement und verfahren zu dessen herstellung | |
DE4215203A1 (de) | Speicherkondensator und verfahren zu dessen herstellung | |
DE3834241A1 (de) | Halbleitereinrichtung | |
DE19718721C2 (de) | DRAM-Zellenanordnung und Verfahren zu deren Herstellung | |
DE4445796C2 (de) | Verfahren zum Ausbilden einer Halbleiterspeichervorrichtung | |
DE4323961A1 (de) | Halbleiterspeichervorrichtung | |
DE4341698B4 (de) | Halbleiterbauelement mit einem Speicherkondensator und Verfahren zu dessen Herstellung | |
DE4142961A1 (de) | Dram-speicheranordnung | |
DE4213945A1 (de) | Speicherkondensator und verfahren zu dessen herstellung | |
DE3785317T2 (de) | Matrix hoher Packungsdichte aus dynamischen VMOS RAM. | |
DE4306322C2 (de) | Verfahren zum Herstellen einer Leiterschichtverbindungsstruktur und Leiterschichtverbindungsstruktur | |
DE4328510C2 (de) | Verfahren zur Herstellung eines Halbleiterspeicherbauelementes mit einem Kondensator | |
DE4426311A1 (de) | Leiterbahnstruktur eines Halbleiterbauelementes und Verfahren zu ihrer Herstellung | |
DE102020116563A1 (de) | Halbleitervorrichtung und verfahren zur herstellung derselben | |
DE3543937C2 (de) | ||
DE10223748B4 (de) | Verfahren zum Ausbilden einer integrierten Speicherschaltungsanordnung | |
DE4312468A1 (de) | Dynamische Speicherzelle mit wahlfreiem Zugriff und Verfahren zu ihrer Herstellung | |
DE19709961A1 (de) | Halbleiterspeichereinrichtung und Verfahren für deren Herstellung | |
DE4441153C2 (de) | Verfahren zur Herstellung eines Kondensators einer Halbleiterspeichervorrichtung | |
DE4135178A1 (de) | Dram-speicheranordnung |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
OP8 | Request for examination as to paragraph 44 patent law | ||
D2 | Grant after examination | ||
8364 | No opposition during term of opposition | ||
8328 | Change in the person/name/address of the agent |
Representative=s name: HEYER, V., DIPL.-PHYS. DR.RER.NAT., PAT.-ANW., 806 |
|
R071 | Expiry of right | ||
R071 | Expiry of right |