DE2339007C2 - Verfahren und Schaltungsanordnung zum Einfügen von Synchronisiersignalen - Google Patents
Verfahren und Schaltungsanordnung zum Einfügen von SynchronisiersignalenInfo
- Publication number
- DE2339007C2 DE2339007C2 DE19732339007 DE2339007A DE2339007C2 DE 2339007 C2 DE2339007 C2 DE 2339007C2 DE 19732339007 DE19732339007 DE 19732339007 DE 2339007 A DE2339007 A DE 2339007A DE 2339007 C2 DE2339007 C2 DE 2339007C2
- Authority
- DE
- Germany
- Prior art keywords
- shift register
- clock pulses
- sequence
- signal
- frequency
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/08—Error detection or correction by redundancy in data representation, e.g. by using checking codes
- G06F11/10—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/38—Synchronous or start-stop systems, e.g. for Baudot code
- H04L25/40—Transmitting circuits; Receiving circuits
- H04L25/49—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
- H04L25/4906—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using binary codes
- H04L25/4908—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using binary codes using mBnB codes
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Quality & Reliability (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Spectroscopy & Molecular Physics (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Manipulation Of Pulses (AREA)
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US27813872A | 1972-08-04 | 1972-08-04 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| DE2339007A1 DE2339007A1 (de) | 1974-02-14 |
| DE2339007C2 true DE2339007C2 (de) | 1985-09-05 |
Family
ID=23063823
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| DE19732339007 Expired DE2339007C2 (de) | 1972-08-04 | 1973-08-01 | Verfahren und Schaltungsanordnung zum Einfügen von Synchronisiersignalen |
Country Status (3)
| Country | Link |
|---|---|
| DE (1) | DE2339007C2 (enExample) |
| FR (1) | FR2195123B1 (enExample) |
| GB (1) | GB1435929A (enExample) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE3916592A1 (de) * | 1988-05-23 | 1989-12-14 | Hitachi Ltd | Pcm-signal erzeugungs/wiedergabe-vorrichtung |
Family Cites Families (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US3108261A (en) * | 1960-04-11 | 1963-10-22 | Ampex | Recording and/or reproducing system |
| DE1290598B (de) * | 1966-01-13 | 1969-03-13 | Siemens Ag | Anordnung zur UEbertragung zusaetzlicher Signale ueber ein elektrisches Nachrichtenuebertragungssystem mittels Zeitraffung |
| CH504818A (de) * | 1968-12-11 | 1971-03-15 | Standard Telephon & Radio Ag | Verfahren zur Datenübertragung über einen Kanal einer PCM-Nachrichtenanlage |
| US3587043A (en) * | 1969-04-29 | 1971-06-22 | Rca Corp | Character parity synchronizer |
| BE756859A (fr) * | 1969-09-30 | 1971-03-30 | Siemens Ag | Montage pour intercaler des signaux de commande dans une sequence de signaux d'information et pour extraire de tels signaux d'une sequence quicomprend des signaux d'information et de tels signaux de commande |
| GB1356102A (en) * | 1970-06-16 | 1974-06-12 | Post Office | System for detecting malfunctioning of a digital transmission channel |
-
1973
- 1973-08-01 DE DE19732339007 patent/DE2339007C2/de not_active Expired
- 1973-08-03 FR FR7328583A patent/FR2195123B1/fr not_active Expired
- 1973-08-06 GB GB3715273A patent/GB1435929A/en not_active Expired
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE3916592A1 (de) * | 1988-05-23 | 1989-12-14 | Hitachi Ltd | Pcm-signal erzeugungs/wiedergabe-vorrichtung |
Also Published As
| Publication number | Publication date |
|---|---|
| GB1435929A (en) | 1976-05-19 |
| DE2339007A1 (de) | 1974-02-14 |
| FR2195123A1 (enExample) | 1974-03-01 |
| FR2195123B1 (enExample) | 1977-02-25 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| DE2711526C2 (de) | Verfahren und Anordnung zur Codierung von sequentiell in aufeinanderfolgenden Bitzellen eines Übertragungskanals übertragenen Binärdaten in einem Signalzug | |
| DE2608902C3 (de) | Code-Wandler-Vorrichtung | |
| DE3587535T2 (de) | Verfahren und Vorrichtung zur numerischen Datenkodierung. | |
| DE2912268C2 (de) | Dekoder-Schaltungsanordnung zur Dekodierung eines digitalen Informationssignals | |
| DE2844216C2 (de) | Erzeugung von Synchronisier-Bitfolgemustern bei Code mit begrenzter Lauflänge | |
| DE3126941C2 (de) | Eingabedaten-Synchronisierungsschaltung | |
| DE2801468A1 (de) | Dekodierschaltung fuer digitale signale | |
| CH642795A5 (de) | Signal-verarbeitungseinrichtung fuer daten im miller-kode. | |
| DE2618031A1 (de) | Decodierschaltung | |
| DE2460979A1 (de) | Verfahren und schaltungsanordnung zur kompensation von impulsverschiebungen bei der magnetischen signalaufzeichnung | |
| CH620068A5 (enExample) | ||
| DE3140431C2 (de) | Demodulatorschaltung zum Demodulieren eines modulierten Digitalsignals | |
| DE2936250C2 (de) | Digitaler Frequenz-Synthesizer | |
| DE69031238T2 (de) | Datenentpacker | |
| DE2731516C2 (de) | Schaltungsanordnung zur Umwandlung eines Binärdateneingangssignals in ein Ausgangssignal mit einem vorbestimmten zeitlichen Minimal- und Maximalabstand zwischen Signaländerungen | |
| DE2906524A1 (de) | Taktsignal-erzeugerschaltung | |
| DE2719309C3 (de) | Serielle Datenempfangsvorrichtung | |
| DE2339007C2 (de) | Verfahren und Schaltungsanordnung zum Einfügen von Synchronisiersignalen | |
| DE3633461A1 (de) | Taktsignalgebervorrichtung | |
| DE3621103A1 (de) | Datenverarbeitungssystem mit einem codierer, einem decodierer und einer schreibvorausgleichsschaltung, das einen lauflaengenbegrenzten code verwendet | |
| DE2940488A1 (de) | Anordnung und verfahren zur modifizierung eines uebertragungskanals zwecks eliminierung von effektiven gleichspannungskomponenten in einem selbsttaktenden uebertragungssystem zur sequentiellen uebertragung von binaeren datenbits in aufeinanderfolgenden getakteten bit-zellen eines uebertragungskanals | |
| DE2847833C2 (de) | Einrichtung zur Verarbeitung binärdigitaler und kodierter Datensignale | |
| DE2339026C2 (de) | Verfahren und Schaltungsanordnung zum Entfernen von Paritätsbits aus Binärwörtern | |
| DE3687800T2 (de) | Netzwerksystem. | |
| DE1449427B2 (de) | Schaltungsanordnung zur auswertung von phasenmoduliert aufgezeichneten daten |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| OD | Request for examination | ||
| 8127 | New person/name/address of the applicant |
Owner name: DATATAPE INC., PASADENA, CALIF., US |
|
| 8128 | New person/name/address of the agent |
Representative=s name: BLICKLE, W., DIPL.-ING., PAT.-ASS., 7000 STUTTGART |
|
| D2 | Grant after examination | ||
| 8364 | No opposition during term of opposition | ||
| 8339 | Ceased/non-payment of the annual fee |