DE102015115994A1 - Anzeigepanel aufweisend eine Struktur zum Vermeiden statischer Elektrizität und Anzeigevorrichtung mit selbigem - Google Patents

Anzeigepanel aufweisend eine Struktur zum Vermeiden statischer Elektrizität und Anzeigevorrichtung mit selbigem Download PDF

Info

Publication number
DE102015115994A1
DE102015115994A1 DE102015115994.5A DE102015115994A DE102015115994A1 DE 102015115994 A1 DE102015115994 A1 DE 102015115994A1 DE 102015115994 A DE102015115994 A DE 102015115994A DE 102015115994 A1 DE102015115994 A1 DE 102015115994A1
Authority
DE
Germany
Prior art keywords
line
signal
area
pad
dummy structure
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DE102015115994.5A
Other languages
English (en)
Inventor
Soonjae Hwang
Duhwan Oh
HwaDong Han
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Display Co Ltd
Original Assignee
LG Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LG Display Co Ltd filed Critical LG Display Co Ltd
Publication of DE102015115994A1 publication Critical patent/DE102015115994A1/de
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136204Arrangements to prevent high voltage or static electricity failures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0248Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
    • H01L27/0251Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
    • H01L27/0288Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using passive elements as protective elements, e.g. resistors, capacitors, inductors, spark-gaps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0248Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
    • H01L27/0251Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
    • H01L27/0292Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using a specific configuration of the conducting means connecting the protective devices, e.g. ESD buses
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0248Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
    • H01L27/0251Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
    • H01L27/0296Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices involving a specific disposition of the protective devices
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Optics & Photonics (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Liquid Crystal (AREA)

Abstract

Die vorliegende Erfindung betrifft ein Anzeige-Panel mit einer Struktur zum Vermeiden von statischer Elektrizität und eine Anzeigevorrichtung mit selbigem. Ein Aspekt der vorliegenden Erfindung stellt eine Anzeigevorrichtung oder ein Anzeige-Panel bereit, in der/dem eine Dummy-Struktur mit einer Struktur identisch oder ähnlich einer Leitung eines Signalbereichs zwischen dem Signalbereich und einem Nicht-Signalbereich in einem Pad, das den Signalbereich und den Nicht-Signalbereich enthält, positioniert ist.

Description

  • HINTERGRUND DER ERFINDUNG
  • 1. Bereich der Erfindung
  • Die vorliegende Erfindung betrifft eine Anzeigevorrichtung mit einer Struktur zum Vermeiden von statischer Elektrizität.
  • 2. Beschreibung des Standes der Technik
  • Mit der Entwicklung der Informationsgesellschaft werden Anzeigevorrichtungen zum Anzeigen eines Bildes zunehmend in verschiedenen Formen benötigt und in den letzten Jahren wurden verschiedene Anzeigevorrichtungen wie beispielsweise Flüssigkristallanzeigen (LCDs), Plasmaanzeigepanels (PDPs) und organische lichtemittierende Anzeigevorrichtungen (OLEDs) verwendet. So eine Anzeigevorrichtung weist ein Anzeigepanel entsprechend der Anzeigevorrichtung auf.
  • So ein Anzeigepanel weist einen nichtaktiven Bereich auf, in dem ein Pad zum Anlegen eines Signals auf das Äußere davon gebildet ist und weist einen aktiven Bereich auf, in dem ein Pixel oder ein Subpixel gebildet ist. Dabei sind in einem in dem nichtaktiven Bereich gebildeten Pad eine Leitung, die mit einer Gate-Leitung oder einer Datenleitung in dem aktiven Bereich verbunden ist, und Leitungen, die zwischen die Pads geschaltet sind, angeordnet. Jedoch kann, wenn die Form von Leitungen unterschiedlich ist (beispielsweise wenn die Form von benachbarten Leitungen unterschiedlich ist), statische Elektrizität zwischen den Leitungen auftreten. Insbesondere kann, wenn statische Elektrizität in einer Leitung auftritt, die mit der Datenleitung oder der Gate-Leitung verbunden ist, ein Schaden in einem damit verbundenen Dünnfilmtransistor auftreten. Deshalb wird eine Technik zum Vermeiden von Schäden durch dem Transistor in dem Anzeigepanel zugeführte statische Elektrizität benötigt.
  • ZUSAMMENFASSUNG DER ERFINDUNG
  • In diesem Kontext ist es ein Aspekt der vorliegenden Erfindung, ein Anzeigepanel und eine Anzeigevorrichtung bereitzustellen, in denen eine Dummy-Struktur zum Vermeiden einer schnellen Veränderung von Leitungen in einem Pad-Bereich angeordnet ist.
  • Ein anderer Aspekt der vorliegenden Erfindung ist es, Schäden eines Transistors in einem Anzeigepanel aufgrund von statischer Elektrizität zu vermeiden, indem die statische Elektrizität, verschuldet durch einen Unterschied von Leitungsstrukturen in einem Pad-Bereich, in einer Dummy-Struktur erzeugt wird.
  • Ein anderer Aspekt der vorliegenden Erfindung ist es, statische Elektrizität aufgrund eines Unterschieds von Leitungsstrukturen zwischen dem Äußeren eines aktiven Bereichs und dem Inneren eines aktiven Bereichs durch Verbinden einer Dummy-Struktur mit einer Leitung außerhalb des aktiven Bereichs zu blockieren.
  • Ein anderer Aspekt der vorliegenden Erfindung stellt eine Anzeigevorrichtung oder ein Anzeigepanel bereit, in denen eine Dummy-Struktur mit einer Struktur, die identisch oder ähnlich einer Leitung eines Signalbereichs ist, zwischen den Signalbereich und einem Nicht-Signalbereich in einem Pad, das den Signalbereich und den Nicht-Signalbereich aufweist, positioniert wird.
  • Ein anderer Aspekt der vorliegenden Erfindung stellt eine Anzeigevorrichtung oder ein Anzeigepanel bereit, in denen ein in einem Signalbereich und einem Nicht-Signalbereich eines Pads positionierte Dummy-Struktur erweitert wird und außerhalb eines aktiven Bereichs angeordnet wird.
  • Ein anderer Aspekt der vorliegenden Erfindung stellt eine Anzeigevorrichtung oder ein Anzeigepanel bereit, in denen eine Dummy-Struktur zwischen einem Signalbereich und einem Nicht-Signalbereich eines Pads zum Blockieren von statischer Elektrizität durch die Dummy-Struktur, welche von außen zu einer Leitung des Signalbereichs übertragen wird, positioniert wird.
  • Wie oben beschrieben können gemäß der vorliegenden Erfindung, da eine schnelle Veränderung von Leitungen zwischen einem Signalbereich und einem Nicht-Signalbereich in einem Pad-Bereich durch eine Dummy-Struktur verhindert wird, ein Anzeigepanel und eine Anzeigevorrichtung bereitgestellt werden, in denen eine Leitung eines Signalbereichs sicher geschützt ist.
  • Außerdem können gemäß der vorliegenden Erfindung, da eine Dummy-Struktur zwischen einem Signalbereich und einem Nicht-Signalbereich des Pads angeordnet ist und die Dummy-Struktur erweitert ist und außerhalb eines aktiven Bereichs angeordnet ist, Schäden eines Transistors, der an einer Grenze des aktiven Bereichs positioniert ist, vermieden werden.
  • KURZE BESCHREIBUNG DER FIGUREN
  • Das obige und andere Ziele, Merkmale und Vorteile der vorliegenden Erfindung werden aus der folgenden ausführlichen Beschreibung, in Zusammenschau mit den beiliegenden Zeichnungen, ersichtlicher.
  • 1 ist eine schematische Ansicht, die eine Anzeigevorrichtung gemäß Ausführungsformen veranschaulicht.
  • 2 und 3 sind Ansichten, die ein Anzeigepanel, auf das eine Ausführungsform der vorliegenden Erfindung angewendet wird, veranschaulichen.
  • 4 ist eine Ansicht, die eine Konfiguration von Signalleitungen eines Gate-Pad-Bereichs veranschaulicht.
  • 5 ist eine Ansicht, die eine Dummy-Struktur veranschaulicht, die zwischen einer Leitung eines Signalbereichs und einer Leitung eines Nicht-Signalbereichs gemäß einer Ausführungsform der vorliegenden Erfindung gebildet ist.
  • 6 ist eine Ansicht, die eine Dummy-Struktur des äußersten Pads gemäß einer Ausführungsform der vorliegenden Erfindung veranschaulicht.
  • 7 ist eine Ansicht, die eine Dummy-Struktur des äußersten Pads gemäß einer anderen Ausführungsform der vorliegenden Erfindung veranschaulicht.
  • 8 ist eine Ansicht, die eine Dummy-Struktur des äußersten Pads gemäß einer anderen Ausführungsform der vorliegenden Erfindung veranschaulicht.
  • 9 ist eine Ansicht, die eine Dummy-Struktur des äußersten Pads gemäß einer anderen Ausführungsform der vorliegenden Erfindung veranschaulicht.
  • 10 ist eine Ansicht, die eine Dummy-Struktur veranschaulicht, die in einem zentralen Pad-Bereich gemäß einer Ausführungsform der vorliegenden Erfindung gebildet ist.
  • 11 ist eine Ansicht, die eine Dummy-Struktur veranschaulicht, die in einem Datenpad-Bereich gemäß einer Ausführungsform der vorliegenden Erfindung gebildet ist.
  • 12 ist eine Ansicht, die eine Struktur einer Dummy-Struktur veranschaulicht, wenn zwei oder mehr Dummy-Strukturen gemäß einer Ausführungsform der vorliegenden Erfindung angeordnet sind.
  • 13 ist eine Ansicht, die eine Struktur einer Dummy-Struktur veranschaulicht, wenn zwei oder mehr Dummy-Strukturen gemäß einer anderen Ausführungsform der vorliegenden Erfindung angeordnet sind.
  • AUSFÜHRLICHE BESCHREIBUNG DER EXEMPLARISCHEN AUSFÜHRUNGSFORMEN
  • Im Folgenden werden Ausführungsformen der vorliegenden Erfindung mit Bezug auf die beiliegenden Figuren beschrieben. In der folgenden Beschreibung werden die gleichen Elemente mit den gleichen Bezugszeichen bezeichnet, auch wenn sie in unterschiedlichen Figuren gezeigt sind. Ferner wird in der folgenden Beschreibung der vorliegenden Erfindung die detaillierte Beschreibung von bekannten Funktionen und Konfigurationen, die hierin aufgenommen werden, weggelassen, wenn sie den Gegenstand der vorliegenden Erfindung unklar machen könnte.
  • Außerdem werden Begriffe wie erster, zweiter, A, B, (a), (b) oder ähnliches hierin verwendet, wenn Komponenten der vorliegenden Erfindung beschrieben werden. Jede dieser Terminologien wird nicht dazu verwendet, das Wesen, die Anordnung oder Reihenfolge einer entsprechenden Komponente zu definieren, sondern wird nur dazu verwendet, die entsprechende Komponente von anderen Komponenten zu unterscheiden. In dem Fall, dass beschrieben ist, dass ein bestimmtes strukturelles Element mit einem anderen strukturellen Element „verbunden ist“, „gekoppelt ist“ oder „in Kontakt ist“, sollte dies so interpretiert werden, dass ein anderes strukturelles Element mit dem strukturellen Element „verbunden sein“, „gekoppelt sein“ oder „in Kontakt sein“ kann, sowie dass das bestimmte strukturelle Element mit dem anderen strukturellen Element direkt verbunden ist oder in direktem Kontakt ist.
  • 1 ist eine schematische Ansicht, die eine Anzeigevorrichtung gemäß Ausführungsformen der vorliegenden Erfindung veranschaulicht.
  • Mit Bezug auf 1 weist die Anzeigevorrichtung 100 gemäß Ausführungsformen ein Anzeigepanel 110, in dem eine Mehrzahl von ersten Leitungen VL1 bis VLm in einer ersten Richtung (beispielsweise einer vertikalen Richtung) und eine Mehrzahl von zweiten Leitungen HL1 bis HLn in einer zweiten Richtung (beispielsweise einer horizontalen Richtung) gebildet sind, eine erste Treibereinheit 120 zum Zuführen eines ersten Signals zu der Mehrzahl von ersten Leitungen VL1 bis VLm, eine zweite Treibereinheit 130 zum Zuführen eines zweiten Signals zu der Mehrzahl von zweiten Leitungen HL1 bis HLn und eine Zeitsteuereinrichtung 140 zum Steuern der ersten Treibereinheit 120 und der zweiten Treibereinheit 130 auf.
  • Eine Mehrzahl von Pixeln P sind in dem Anzeigepanel 110 definiert, wo sich die Mehrzahl von ersten Leitungen VL1 bis VLm, die in der ersten Richtung gebildet sind (beispielsweise einer vertikalen Richtung) und die Mehrzahl von zweiten Leitungen HL1 bis HLn, die in der zweiten Richtung gebildet sind (beispielsweise einer horizontalen Richtung) kreuzen.
  • Jede der ersten Treibereinheit 120 und der zweiten Treibereinheit 130 kann mindestens eine integrierte Treiberschaltung aufweisen, die ein Signal für eine Bildanzeige ausgibt.
  • Die Mehrzahl von ersten Leitungen VL1 bis VLm, die in dem Anzeigepanel 100 in der ersten Richtung ausgebildet sind, können, beispielsweise in der vertikalen Richtung (erste Richtung) gebildete Datenleitungen zum Transferieren einer Datenspannung (erstes Signal) an vertikale Zeilen von Pixeln sein, und die erste Treibereinheit 120 kann eine Datentreibereinheit zum Zuführen einer Datenspannung zu den Datenleitungen sein.
  • Außerdem können die Mehrzahl von zweiten Leitungen HL1 bis HLn, die in dem Anzeige-Panel 110 in der zweiten Richtung gebildet sind, Gate-Leitungen sein, die in der horizontalen Richtung (zweite Richtung) zum Transferieren eines Abtastsignals (erstes Signal) zu horizontalen Zeilen von Pixeln gebildet sind und die zweite Treibereinheit 130 kann eine Gate-Treibereinheit zum Zuführen eines Abtastsignals zu den Gate-Leitungen sein.
  • Zusätzlich ist ein Pad-Teilstück in einem Anzeige-Panel 110 konfiguriert, um auf die ersten Treibereinheit 120 und die zweite Treibereinheit 130 zuzugreifen. Das Pad-Teilstück transferiert das erste Signal zu dem Anzeigepanel 110, wenn die erste Treibereinheit 120 das erste Signal an die Mehrzahl von ersten Leitungen VL1 bis VLm liefert. Auf dieselbe Art transferiert das Pad-Teilstück das zweite Signal zu dem Anzeige-Panel 110, wenn die zweite Treibereinheit 130 das zweite Signal an die Mehrzahl von zweiten Leitungen HL1 bis HLn liefert.
  • Ein Element, das Energie und ein Signal zuführt, ist an eine Kante des Anzeige-Panels 110 kombiniert. Um ein Signal zu einem Dünnfilmtransistor zuzuführen, der in einem Pixel des Anzeige-Panels 110 gebildet ist, ist eine Mehrzahl von Pads an der Kante des Anzeige-Panels 110 gebildet.
  • Die 2 und 3 sind Ansichten, die das Anzeige-Panel 110, auf das eine Ausführungsform der vorliegenden Erfindung angewendet ist, veranschaulichen. Ein aktiver Bereich 210 kann in einem zentralen Bereich des Anzeige-Panels 110 positioniert sein, und eine Mehrzahl von Pads 220 und 230 können um den aktiven Bereich 210 herum gebildet sein. Zur Einfachheit der Beschreibung werden die Pads 230a bis 230h, die ein Signal von der zweiten Treibereinheit 130 oder der Gate-Treibereinheit empfangen, die in den 2 und 3 gezeigt sind, als Gate-Pads bezeichnet. In den 2 und 3 sind die Gate-Pads 230a bis 230h auf beiden Seiten des Anzeige-Panels 110 angeordnet, aber die vorliegende Erfindung ist nicht darauf beschränkt, und die Gate-Pads 230a bis 230h können auf einer Seite des Anzeige-Panels 110 angeordnet sein. Die Pads 220a bis 220e, die ein Signal von der ersten Treibereinheit 120 oder der Datentreibereinheit von 1 empfangen, werden als Datenpads bezeichnet. Die Anzahl der Datenpads 220a bis 220e oder die Anzahl der Gate-Pads 230a bis 230h können gemäß der Größe oder einer Schaltungsstruktur des Anzeige-Panels 110 oder ähnlichem verändert werden. Außerdem können sich die Gate-Pads 230a bis 230d einer Seite und die Gate-Pads 230e bis 230h einer anderen Seite gegenüberliegen. Die Gate-Pads 230a bis 230d einer Seite und die Gate-Pads 230e bis 230h der anderen Seite können mit derselben Gate-Leitung (beispielsweise einer Messleitung und einer Abtastleitung) verbunden sein oder können mit jeder Gate-Leitung (beispielsweise Messleitung und Abtastleitung) verbunden sein. In 2 sind das Gate-Pad 230a und das Gate-Pad 230e mit derselben Gate-Leitung verbunden, das Gate-Pad 230b und das Gate-Pad 230f sind mit derselben Gate-Leitung verbunden, das Gate-Pad 230c und das Gate-Pad 230g sind mit derselben Gate-Leitung verbunden und das Gate-Pad 230d und das Gate-Pad 230h sind mit derselben Gate-Leitung verbunden.
  • Gemäß einer Ausführungsform können ein Flachbandkabel (FFC) oder eine flexible gedruckte Schaltung (FPC) dazu eingerichtet sein, das Datenpad 220 mit der ersten Treibereinheit 120 zu verbinden.
  • Wie in 2 gezeigt sind die Pads 220 und 230 in einem nichtaktiven Bereich außer dem aktiven Bereich 210 (in anderen Worten außerhalb des aktiven Bereichs 210) des Anzeigepanels positioniert. Eine Signalleitung, die in den Pads 220 und 230 gebildet ist, kann eine Leitung eines Signals sein, das jedem Pixel zugeführt wird. 4 ist eine vergrößerte Ansicht eines Teils 290, der das Gate-Pad von 2 enthält.
  • 3 veranschaulicht einen Fall, in dem im Unterschied zu 2 die Gate-Pads 230a bis 230d einer Seite und die Gate-Pads 230e bis 230h der anderen Seite mit jeder Gate-Leitung (beispielsweise Messleitung und Abtastleitung) verbunden sind.
  • 4 ist eine Ansicht, die eine Konfiguration von Signalleitungen und einem Gate-Pad-Bereich veranschaulicht. Das Bezugszeichen 310 bezeichnet einen Signalbereich, in dem Leitungen, die dem Anzeige-Panel 110 Signale zuführen, gebildet sind. Gemäß einer Ausführungsform können eine Messleitung 311 zum Messen und eine Abtastleitung 312 zum Abtasten abwechselnd positioniert sein. Die Messleitung 311 und die Abtastleitung 312 können umgekehrt angeordnet sein. Das heißt, dass das Bezugszeichen 311 die Abtastleitung sein kann, und das Bezugszeichen 312 die Messleitung sein kann. Die vorliegende Erfindung wird auf beide Ausführungsformen angewendet, in denen die äußerste Leitung des Signalbereichs in dem Gate-Pad-Bereich die Abtastleitung oder die Messleitung ist. Die Messleitung steuert einen Mess-Dünnfilmtransistor zur Kompensation. Die Abtastleitung steuert einen Treiber-Dünnfilmtransistor.
  • Ein Bereich 320 bezeichnet einen Nicht-Signalbereich, in dem eine Leitung gebildet ist, durch die dem Anzeige-Panel kein Signal zugeführt wird. Die Leitung ist eine Leitung zum Transferieren von EVDD (oberes Versorgungspotential) und EVSS (unteres Versorgungspotential) an ein angrenzendes Pad und kann mit dem angrenzenden Pad verbunden sein. Vergleicht man den Signalbereich 310 und den Nicht-Signalbereich 320, so sind, da die Rollen der Leitungen unterschiedlich sind, die Strukturen der Leitungen in dem Signalbereich 310 und dem Nicht-Signalbereich 320 unterschiedlich. In diesem Fall tritt eine Veränderung der Leitungsstruktur, bezeichnet mit dem Bezugszeichen 350, an der Grenze des Signalbereichs 310 und des Nicht-Signalbereichs 320 auf, und deshalb kann statische Elektrizität 355 auftreten. Wird beispielsweise Reibung von außen in einer Richtung 350 ausgeübt, so tritt statische Elektrizität in einem Bereich auf, wo sich die Struktur der Leitung verändert. Das heißt, dass gemäß eines Gate-Pad-Bereichs einer Ausführungsform, wenn eine schnelle Veränderung der Form der Struktur einer Leitung, die dem Panel kein Signal zuführt, (d.h. einer Leitung des Nicht-Signalbereichs) und der Struktur einer Leitung, die dem Panel ein Signal zuführt, (d.h. einer Leitung des Signalbereichs) auftritt, ein Defekt aufgrund der statischen Elektrizität auftreten kann. Speziell kann die statische Elektrizität in der Leitung am äußersten Rand des Signalbereichs, die an die Leitung des Nicht-Signalbereichs angrenzt, auftreten. Beispielsweise kann die statische Elektrizität 355 einen Abtasttransistor, der mit einer ersten Messleitung 311, die die Leitung am äußersten Rand des Signalbereichs ist, verbunden ist, beschädigen. Deshalb stellt die vorliegende Erfindung eine statische Elektrizität-Barriere für die Leitung des Signalbereichs, wenn die statische Elektrizität auftritt, durch Hinzufügen mindestens einer Dummy-Struktur mit einer ähnlichen Form bereit. Zusätzlich kann die vorliegende Erfindung einen Defekt aufgrund der statischen Elektrizität durch Hinzuführen der Dummy-Struktur verhindern.
  • 5 ist eine Ansicht, die eine Dummy-Struktur veranschaulicht, die zwischen einer Leitung eines Signalbereichs und einer Leitung einer Nicht-Signalbereichs gemäß einer Ausführungsform der vorliegenden Erfindung ausgebildet ist.
  • In einem Pad-Bereich ist eine Dummy-Struktur 410 zwischen einem Bereich 310, in dem eine Leitung eines Signalbereichs (im Folgenden bezeichnet als Panel-Leitung) gebildet ist, und einem Bereich 320, in dem eine Leitung eines Nicht-Signalbereichs (im Folgenden bezeichnet als Nicht-Panel-Leitung) gebildet ist, gebildet. Die Dummy-Struktur 410 ist mit einer Form identisch zu der der Panel-Leitung ausgebildet. Wenn in Richtung von der Nicht-Panel-Leitung zu der Panel-Leitung Reibung auftritt, tritt statische Elektrizität 455 in der Dummy-Struktur 410 anstatt in einer ersten Panel-Leitung 311 auf. Da die Dummy-Struktur 410 nicht mit einem Transistor, der einen Pixel in einem Panel steuert, verbunden ist, beeinflusst die statische Elektrizität, selbst wenn die statische Elektrizität in der Dummy-Struktur 410 auftritt, nicht den Betrieb des den Pixel betreffenden Transistors und somit ist der Transistor eines aktiven Bereichs von der statischen Elektrizität geschützt. Die Dummy-Struktur 410 hat eine Form, die identisch oder ähnlich ist der Form der ersten Panel-Leitung 311, so dass sie keine statische Elektrizität erzeugt, wenn Reibung von der Dummy-Struktur 410 zu der ersten Panel-Leitung 311 auftritt. Wie oben beschrieben, blockiert, wenn das Pad ein Gate-Pad ist, die Dummy-Struktur statische Elektrizität, die in einer Messleitung oder einer Abtastleitung, die auf dem äußersten Rand des aktiven Bereichs positioniert ist, auftreten kann, und verhindert somit Schäden eines Abtast-Dünnfilmtransistors oder eines Treibe-Dünnfilmtransistors. In den unten beschriebenen 6 bis 9 kann eine Messleitung oder eine Abtastleitung auf dem äußersten Rand eines aktiven Bereichs positioniert sein, und eine Dummy-Struktur ist mit einer Struktur, die identisch oder ähnlich ist der der Messleitung oder der Abtastleitung, angrenzend an die Messleitung oder die Abtastleitung angeordnet. Deshalb tritt statische Elektrizität nur in der Dummy-Struktur auf und die Messleitung oder die Abtastleitung wird von statischer Elektrizität geschützt und somit werden Schäden eines Mess-Dünnfilmtransistors oder eines Treibe-Dünnfilmtransistors vermieden.
  • Obwohl 5 basierend auf einer Gate-Leitung beschrieben ist, kann die vorliegende Erfindung auch auf eine Daten-Leitung angewendet werden. Zusammenfassend sind mindestens ein erstes Pad und mindestens ein zweites Pad außerhalb eines aktiven Bereichs, wo eine Mehrzahl von Pixeln positioniert ist, die durch einen Dünnfilm-Transistor, gesteuert durch die Datenleitungen VL1 ... und VLm und die Gate-Leitungen HL1 ... und HLn gezeigt in 1, getrieben werden. Ein erstes Pad weist einen Signalbereich auf, in dem eine Leitung, die mit der Datenleitung verbunden ist, positioniert ist und weist einen Nicht-Signalbereich auf, in dem eine Leitung, die von der Datenleitung entkoppelt (d.h. nicht verbunden) ist, positioniert ist (d.h. der eine oder mehrere Leitungen aufweist, die nicht mit der Datenleitung verbunden sind). Hierbei ist der Nicht-Signalbereich außerhalb des Signalbereichs. Ein zweites Pad weist einen Signalbereich auf, in dem eine Leitung, die mit der Datenleitung (oder der Gate-Leitung) verbunden ist, positioniert ist, und weist einen Nicht-Signalbereich auf, in dem eine Leitung, die von der Datenleitung (oder der Gate-Leitung) entkoppelt ist, positioniert ist. Hierbei ist der Nicht-Signalbereich außerhalb des Signalbereichs. Zusätzlich kann, wie in 5 gezeigt, die Dummy-Struktur 410 zwischen dem Signalbereich und dem Nicht-Signalbereich in mindestens einem von dem ersten Pad und dem zweiten Pad positioniert sein. Die Dummy-Struktur blockiert das Auftreten von statischer Elektrizität in der Leitung des Signalbereichs, die in dem Signalbereich auftritt, wenn Reibung von dem Nicht-Signalbereich zu dem Signalbereich auftritt. Eine Dummy-Struktur kann als Struktur von ein oder mehreren Leitungen verstanden werden, wobei die Leitungen Dummy-Leitungen sind, d.h. frei von Signalübertragungsfunktionalität sind. Deshalb treten keine Schäden aufgrund von statischer Elektrizität in einem Dünnfilmtransistor eines aktiven Bereichs, der mit der Leitung der Signalleitung verbunden ist, auf, und damit wir die Stabilität eines Anzeige-Panels oder einer Anzeigevorrichtung verbessert. Speziell kann, da die Wahrscheinlichkeit von Reibung von dem Nicht-Signalbereich zu dem Signalbereich hoch ist, während Verarbeitung eines Produkts oder nachdem das Produkt herausgegeben wurde, die Dummy-Struktur, die nicht mit dem Pixel des Anzeige-Panels verbunden ist, bewirken, dass der Dünnfilmtransistor des Pixels nicht beschädigt wird, auch wenn statische Elektrizität aufgrund der Reibung auftritt.
  • Im Folgenden werden verschiedene Ausführungsformen zum Bilden einer Dummy-Struktur in einem Pad-Bereich beschrieben. Die Dummy-Struktur kann unterschiedlich gemäß einem Bereich, in dem ein Pad positioniert ist, ausgestaltet sein. In der Ausführungsform von 2 oder 3 kann eine Dummy-Struktur in einem Pad-Bereich, wie beispielsweise dem Gate-Pad 230d, 230h, 230a oder 230e von den Gate-Pads 230, die am Rand positioniert sind, zum Vermeiden von statischer Elektrizität, die in Richtung von außerhalb des aktiven Bereichs 210 nach innerhalb des aktiven Bereichs 210 auftritt, außer statischer Elektrizität, die in dem Pad-Bereich auftritt, angeordnet sein. Als Ausführungsform wird mit Bezug auf 6 bis 9 eine Dummy-Struktur beschrieben, die in den Gate-Pads 230d und 230h gebildet ist. 2 veranschaulicht einen Fall, in dem die Gate-Pads 230d und 230h auf beiden Seiten dieselbe Gate-Leitung steuern. 3 zeigt einen Fall, in dem die Gate-Pads 230d und 230h auf beiden Seiten unterschiedliche Gate-Leitungen steuern.
  • 6 ist eine Ansicht, die eine Dummy-Struktur des äußersten Pads gemäß einer Ausführungsform der vorliegenden Erfindung veranschaulicht. Die Gate-Pads 230d und 230h von 2 und die Dummy-Struktur, die in dem Gate-Pad gebildet ist, werden beschrieben. Die Gate-Pads 230d und 230h von 2 liegen sich gegenüber und führen derselben Gate-Leitung (beispielsweise einer Messleitung oder einer Abtastleitung) ein Signal zu. Die Gate-Pads 230d und 230h von 2 sind am äußersten Rand des aktiven Bereichs 210 angeordnet.
  • Ein Transistor 610 ist in dem aktiven Bereich 210 auf einer Leitung 311 gebildet, die von den Leitungen, die die äußersten Gate-Pads 230d und 230h bilden, am äußersten Bereich positioniert ist. Zusätzlich ist die Dummy-Struktur 410 in dem äußeren Bereich positioniert. Da die Gate-Pads 230d und 230h in dem äußersten Bereich positioniert sind, deckt die Dummy-Struktur 410 die äußerste Leitung 311 ab und ist zwischen die beiden Gate-Pads 230d und 230h geschaltet.
  • 7 ist eine Ansicht, die eine Dummy-Struktur des äußersten Pads gemäß einer anderen Ausführungsform der vorliegenden Erfindung veranschaulicht. Der Transistor 610 ist in dem aktiven Bereich 210 auf der Leitung 311 gebildet, die von den Leitungen, die die äußersten Gate-Pads 230d und 230h bilden, in dem äußersten Bereich positioniert ist. Da die Dummy-Struktur 410 in dem äußeren Bereich gebildet ist und die Gate-Pads 230d und 230h in dem äußersten Bereich positioniert sind, deckt die Dummy-Struktur die äußerste Leitung 311 ab und ist zwischen die beiden Gate-Pads 230d und 230h geschaltet. Zusätzlich kann, um den Transistor 610 in dem aktiven Bereich 210 zu schützen, ein Dummy-Transistor 710 ferner mit einer Form identisch oder ähnlich zu der des Transistors 610 der äußersten Leitung 311 gebildet werden.
  • 6 und 7 veranschaulichen eine Konfiguration der Dummy-Struktur, die sich durch den äußeren Bereich des aktiven Bereichs erstreckt, beim Bilden der Dummy-Struktur, die in dem äußeren Bereich positioniert ist. 8 und 9 sind Ansichten, die eine Konfiguration veranschaulichen, in der die Dummy-Struktur in dem äußeren Bereich des aktiven Bereichs gebildet wird, und nicht mit dem Pad-Bereich in der Konfiguration von 3 verbunden ist.
  • 8 ist eine Ansicht, die eine Dummy-Struktur des äußersten Pads gemäß einer anderen Ausführungsform der vorliegenden Erfindung veranschaulicht. Das Gate-Pad 230h von 3 und die Dummy-Struktur, die in dem Gate-Pad gebildet ist, werden beschrieben. Das Gate-Pad 230h von 3 ist in dem äußersten Bereich des aktiven Bereichs 210 positioniert und führt ein Signal der Gate-Leitung (beispielsweise einer Messleitung oder einer Abtastleitung) zu. Das Gate-Pad 230h von 3 ist in dem äußersten Bereich des aktiven Bereichs 210 positioniert. Der Transistor 610 ist in dem aktiven Bereich 210 auf der Leitung 311 gebildet, die inmitten von Leitungen, die das äußerste Gate-Pad 230h bilden, in dem äußersten Bereich positioniert ist. Zusätzlich ist die Dummy-Struktur 410 in dem äußeren Bereich gebildet. Da das Gate-Pad 230h in dem äußersten Bereich positioniert ist, deckt die Dummy-Struktur 410 die äußerste Leitung 311 ab und ist außerhalb des aktiven Bereichs 210 gebildet.
  • 9 ist eine Ansicht, die eine Dummy-Struktur des äußersten Pads gemäß einer anderen Ausführungsform der vorliegenden Erfindung veranschaulicht. Das Gate-Pad 230h von 3 und die Dummy-Struktur, die in dem Gate-Pad gebildet ist, werden beschrieben. Das Gate-Pad 230h von 3 ist in dem äußersten Bereich des aktiven Bereichs 210 positioniert und führt der Gate-Leitung (beispielsweise einer Messleitung oder Abtastleitung) ein Signal zu. Das Gate-Pad 230h von 3 ist in dem äußersten Bereich des aktiven Bereichs 210 positioniert. Der Transistor 610 ist in dem aktiven Bereich 210 auf der Leitung 311 gebildet, die inmitten der Leitungen, die das äußerste Gate-Pad 230h bilden, in dem äußersten Bereich positioniert ist. Zusätzlich kann, um den Transistor 610 in dem aktiven Bereich 210 zu schützen, der Dummy-Transistor 710 ferner mit einer Form identisch oder ähnlich der des Transistors 610 der äußersten Leitung 311 gebildet werden.
  • Wie oben mit Bezug auf 6 und 8 beschrieben, kann sich ein Ende der Dummy-Struktur nach außerhalb des Pad-Bereichs erstrecken und kann außerhalb des aktiven Bereichs angeordnet sein. Die Dummy-Struktur ist parallel zu der nächsten Daten-Leitung oder Gate-Leitung angeordnet. Die Dummy-Struktur verhindert das Auftreten von statischer Elektrizität in einer Gate-Leitung oder einer Daten-Leitung, wenn Reibung von außerhalb des aktiven Bereichs nach innerhalb des aktiven Bereichs während der Verarbeitung einer Produkts oder nachdem das Produkt herausgegeben wurde, auftritt. Die Dummy-Struktur verhindert statische Elektrizität-Schäden, die in Pixeln auftreten können, speziell in einem Dünnfilmtransistor des aktiven Bereichs und erhöht somit die Stabilität einer Anzeigevorrichtung oder eines Anzeige-Panels.
  • Wie oben mit Bezug auf 7 und 9 beschrieben, kann in der Dummy-Struktur der Dummy-Dünnfilmtransistor, der eine Struktur eines Dünnfilmtransistors hat und keinen Pixel steuert, angeordnet sein. Eine Mehrzahl von Dünnfilmtransistoren, die mit einer Gate-Leitung oder einer Daten-Leitung des aktiven Bereichs verbunden sind, ist in einer Zeile angeordnet. Die Wahrscheinlichkeit, dass ein Dünnfilmtransistor, der mit einer Gate-Leitung oder einer Daten-Leitung verbunden ist, die am Rand des aktiven Bereichs positioniert ist, aufgrund von statischer Elektrizität beschädigt wird, ist hoch. Deshalb wird, um den Dünnfilmtransistor, der mit der Gate-Leitung oder der Daten-Leitung, die am Rand positioniert ist, zu schützen, der Dummy-Dünnfilmtransistor mit einer Struktur identisch zu der des Dünnfilmtransistors des aktiven Bereichs in der Dummy-Struktur des Pads angeordnet. Deshalb wird statische Elektrizität aufgrund der Reibung in der Dummy-Struktur herbeigeführt und somit kann der Dünnfilmtransistor in dem aktiven Bereich geschützt werden.
  • 10 ist eine Ansicht, die eine Dummy-Struktur, die in einem zentralen Pad-Bereich gemäß einer Ausführungsform der vorliegenden Erfindung gebildet ist, veranschaulicht. Die Gate-Pads 230c und 230g von 2 und die in dem Gate-Pad gebildete Dummy-Struktur werden beschrieben. Die Gate-Pads 230c und 230g von 2 liegen einander gegenüber und führen derselben Gate-Leitung (beispielsweise einer Messleitung oder einer Abtastleitung) ein Signal zu. Die Gate-Pads 230c und 230g von 2 sind in einem zentralen Bereich des aktiven Bereichs 210 positioniert. Somit ist die Dummy-Struktur 410 nur außerhalb des aktiven Bereichs 210 gebildet.
  • 11 ist eine Ansicht, die eine Dummy-Struktur, die in einem Datenpad-Bereich gemäß einer Ausführungsform der vorliegenden Erfindung gebildet ist, veranschaulicht.
  • In dem Datenpad-Bereich ist, ähnlich zu dem oben erwähnten Gate-Pad, eine Dummy-Struktur zwischen einem Signalbereich und einem Nicht-Signalbereich angeordnet. Mit Bezug auf eine vergrößerte Ansicht eines Teils 1100 in einem Datenpad 220a ist eine Datenleitung 1001 in einem Signalbereich 1131 der Datenleitung 1101 gebildet und die Dummy-Struktur 1110 ist zwischen dem Signalbereich 1131 und dem Nicht-Signalbereich 1132, der das Äußere des Signalbereichs 1131 ist, gebildet. Deshalb wird, wenn Reibung von dem Nicht-Signalbereich 1132 zu dem Signalbereich 1131 des Datenpads auftritt, da statische Elektrizität in der Dummy-Struktur 1110 auftritt, verhindert, dass statische Elektrizität in dem Datenpad auftritt. Wie für das Gate-Pad beschrieben kann die Dummy-Struktur des Datenpads auch unterschiedlich ausgestaltet sein, und die Dummy-Struktur kann die Konfiguration von 6 bis 10 verwenden. Jedoch erstreckt sich, wenn die Gate-Pads auf beiden Seiten angeordnet sind, die äußerste Dummy-Struktur des Datenpads, die in dem äußersten Bereich positioniert ist, nicht in der Länge. Gemäß einer Ausführungsform sind nur die linken Gate-Pads 230a bis 230d der 2 oder 3 angeordnet, und die äußerste Dummy-Struktur des äußersten Datenbereichs 220e kann sich nach außerhalb des aktiven Bereichs wie in den 6 bis 9 gezeigt erstrecken.
  • 12 ist eine Ansicht, die eine Struktur einer Dummy-Struktur veranschaulicht, wenn zwei oder mehr Dummy-Strukturen gemäß einer Ausführungsform der vorliegenden Erfindung angeordnet sind. 12 ist eine vergrößerte Ansicht eines Teils 1200 in 5.
  • Beide Dummy-Strukturen 410a und 410b haben eine Struktur identisch zu der der Leitung 311. Deshalb tritt statische Elektrizität aufgrund von Reibung, die in dem Nicht-Signalbereich in einer Richtung 1250 auftritt, und eines Unterschieds von Strukturen anfänglich in der Dummy-Struktur 410b auf und tritt dann in der Dummy-Struktur 410a auf. Deshalb wird die Leitung 311 des Signalbereichs sicher geschützt. Die Dummy-Struktur 410a, die der äußersten Leitung des Signalbereichs am nächsten ist, wird in einer Struktur gleich oder ähnlich der Leitung 311 angeordnet, und somit kann die Dummy-Struktur 410a die Leitung 311 schützen. Die Gleichheit oder Ähnlichkeit der Struktur der Leitung kann sich auf die Gleichheit oder Ähnlichkeit der Breite der Leitung beziehen. Zusätzlich kann sich, wenn die Breite der Leitung in einem regelmäßigen Intervall größer oder kleiner wird, die Gleichheit oder Ähnlichkeit der Struktur der Leitung auf eine Widerspiegelung von Eigenschaften oder auf das Intervall beziehen. Somit kann die Breite der Dummy-Struktur 410a gleich oder ähnlich der der äußersten Leitung 311 sein.
  • 13 ist eine Ansicht, die eine Struktur einer Dummy-Struktur veranschaulicht, wenn zwei oder mehr Dummy-Strukturen gemäß einer anderen Ausführungsform der Erfindung angeordnet sind. 13 ist eine vergrößerte Ansicht eines Teils 1200 in 5. Eine Dummy-Struktur 410c, die von Dummy-Strukturen 410c und 410d der äußersten Leitung 311 des Signalbereichs am nächsten ist, kann identisch oder ähnlich zu der äußersten Leitung 311 gebildet sein. Die Dummy-Struktur 410d, die verglichen mit der anderen Dummy-Struktur 410c weiter von dem Signalbereich entfernt ist, kann nicht identisch mit der äußersten Leitung 311 sein. Das heißt, dass die Breite der Dummy-Struktur 410d kleiner als die der Leitung 311 sein kann. Gemäß einer anderen Ausführungsform kann die Breite der Dummy-Struktur 410d gleich der der Leitung 312 sein. Das heißt, dass, wenn eine Messleitung und eine Abtastleitung abwechselnd wie das Gate-Pad positioniert sind und die Leitung 311 des Signalbereichs, die im äußersten Bereich positioniert ist, die Messleitung ist, die Dummy-Struktur 410c, die der Leitung 311 am nächsten ist, mit einer Struktur identisch zu der der Messleitung angeordnet sein kann. Zusätzlich kann, wenn die andere Leitung 312 die Abtastleitung ist, die Dummy-Struktur 410d mit einer Struktur identisch zu der der Abtastleitung angeordnet sein.
  • Zusammenfassend hat die Dummy-Struktur eine Struktur identisch oder ähnlich der der Leitung, die dem Nicht-Signalbereich von den Leitungen des Signalbereichs am nächsten ist. Deshalb tritt statische Elektrizität, die, wenn Reibung von dem Nicht-Signalbereich zu dem Signalbereich auftritt, in der äußersten Leitung des Signalbereichs auftreten kann, in der Dummy-Struktur auf. Somit verhindert die Dummy-Struktur eine Beschädigung der äußersten Leitung des Signalbereichs und eines Dünnfilmtransistors, der mit der äußersten Leitung verbunden ist.
  • Zusätzlich können, wenn zwei oder mehr Dummy-Strukturen angeordnet sind, alle der Dummy-Strukturen in der Struktur identisch oder ähnlich der Struktur der Leitung, die dem Nicht-Signalbereich von den Leitungen des Signalbereichs am nächsten ist, ausgestaltet sein. Wenn jedoch die Struktur der Leitungen des Signalbereichs nicht eine einzige Struktur ist, d.h. wenn die zweite Leitung 312, die erste Leitung 311, die erste Dummy-Struktur 410c und die zweite Dummy-Struktur 410d sequentiell wie in 13 gezeigt angeordnet sind, können die erste Leitung 311 und die erste Dummy-Struktur 410c mit derselben oder einer ähnlichen Form angeordnet sein, und die zweite Leitung 312 und die zweite Dummy-Struktur 410d können mit derselben oder einer ähnlichen Form angeordnet sein. Das heißt, dass die erste Dummy-Struktur 410c verglichen mit der zweiten Dummy-Struktur 410d der ersten Leitung 311 ähnlicher sein kann. Wenn zwei oder mehr Dummy-Strukturen angeordnet sind, kann die Form einer Dummy-Struktur, die näher an dem Signalbereich angeordnet ist, der Leitung des Signalbereichs ähnlicher sein und somit ein Auftreten von statischer Elektrizität minimiert werden. Dementsprechend kann die Stabilität erhöht werden, so dass statische Elektrizität sogar in der Dummy-Struktur angrenzend zu dem Signalbereich nicht auftritt.
  • In einer Ausführungsform der vorliegenden Erfindung ist eine Dummy-Struktur außerhalb eines Signalbereichs eines Gate-Pads oder eines Datenpads angeordnet. Deshalb kann ein Defekt eines Dünnfilmtransistors aufgrund von statischer Elektrizität vermieden werden und somit die Leistungsfähigkeit einer Anzeigevorrichtung verbessert werden.
  • Ferner bedeuten die oben genannten Begriffe „enthalten“, „aufweisen“ oder „haben“, dass das entsprechende strukturelle Element enthalten ist, wenn sie nicht eine andere Bedeutung haben. Deshalb sollten die Begriffe derart interpretiert werden, dass sie nichts ausschließen, aber andere strukturelle Elemente einschließen. Alle diese Begriffe sind technisch, wissenschaftlich oder stimmen anderweitig mit den Bedeutungen, wie sie ein Fachmann versteht, überein, wenn nicht anders definiert. Übliche Begriffe, wie man sie in Wörterbüchern findet, sollten im Zusammenhang mit den betreffenden technischen Beschreibungen nicht zu ideal und impraktikabel verstanden werden, wenn sie die vorliegende Offenbarung nicht ausdrücklich so definiert.
  • Die Beschreibung und die angehängten Zeichnungen sind nur dazu vorgesehen, den technischen Geist der vorliegenden Erfindung exemplarisch zu beschreiben, und der Fachmann im Bereich der Technik, den die vorliegende Erfindung betrifft, wird anerkennen, dass die vorliegende Erfindung auf verschiedene Weise korrigiert und modifiziert werden kann, beispielsweise durch Koppeln, Trennen, Ersetzen und Verändern der Elemente. Dementsprechend dienen die in der vorliegenden Erfindung offenbarten Ausführungsformen zum Beschreiben des technischen Geistes der vorliegenden Erfindung und nicht zum Beschränken der vorliegenden Erfindung. Ferner ist der Bereich des technischen Geistes der vorliegenden Erfindung nicht auf die Ausführungsformen beschränkt. Der Bereich der vorliegenden Erfindung sollte basierend auf den beiliegenden Ansprüchen auf so eine Art ausgelegt werden, dass alle technischen Ideen, die in den Bereich, der äquivalent zu den Ansprüchen ist, zu der vorliegenden Erfindung gehört.

Claims (8)

  1. Anzeige-Panel (110) aufweisend: einen aktiven Bereich, der eine Datenleitung, die auf einem Substrat in einer ersten Richtung positioniert ist und ein Datensignal transferiert, eine Gate-Leitung, die auf dem Substrat in einer zweiten Richtung positioniert ist und ein Gate-Signal transferiert, einen Dünnfilmtransistor, der mit der Gate-Leitung und der Daten-Leitung verbunden ist, und einen Pixelbereich, der von dem Dünnfilmtransistor getrieben wird, aufweist; ein erstes Pad (220a bis 220e), das außerhalb des aktiven Bereichs positioniert ist und einen Signalbereich (310), in dem eine mit der Datenleitung verbundene Leitung positioniert ist, und einen Nicht-Signalbereich (320) aufweist, in dem eine Leitung von der Datenleitung entkoppelt ist, wobei der Nicht-Signalbereich (320) außerhalb des Signalbereichs (310) ist; und ein zweites Pad (230a bis 230h), das außerhalb des aktiven Bereichs angeordnet ist und einen Signalbereich (310) aufweist, in dem eine mit der Gate-Leitung verbundene Leitung positioniert ist, und einen Nicht-Signalbereich (320) aufweist, in dem eine Leitung von der Gate-Leitung entkoppelt ist, wobei der Nicht-Signalbereich (320) außerhalb des Signalbereichs (310) ist, wobei eine Dummy-Struktur (410) zwischen dem Signalbereich (310) und dem Nicht-Signalbereich (320) in mindestens einem von dem ersten Pad (220a bis 220e) und dem zweiten Pad (230a bis 230h) positioniert ist.
  2. Anzeige-Panel (110) gemäß Anspruch 1, wobei die Dummy-Struktur (410) eine Struktur identisch oder ähnlich einer Struktur einer Leitung hat, die von Leitungen des Signalbereichs (310) dem Nicht-Signalbereich (320) am nächsten ist.
  3. Anzeige-Panel von Anspruch 1 oder 2, wobei eine erste Leitung des Signalbereichs (310), eine erste Dummy-Struktur (410c) und eine zweite Dummy-Struktur (410d) sequentiell angeordnet sind und die erste Dummy-Struktur (410c) verglichen mit der zweiten Dummy-Struktur (410d) der ersten Leitung ähnlicher ist.
  4. Anzeige-Panel gemäß einem der Ansprüche 1 bis 3, wobei ein Ende der Dummy-Struktur (410) sich nach außerhalb des ersten Pads (220a bis 220e) oder des zweiten Pads (230a bis 230h) erstreckt und außerhalb des aktiven Bereichs in der ersten Richtung oder der zweiten Richtung angeordnet ist.
  5. Anzeige-Panel von Anspruch 4, wobei ein Dummy-Dünnfilmtransistor mit einer Struktur identisch zu einem Dünnfilmtransistor, der mit einer Gate-Leitung oder einer Datenleitung des aktiven Bereichs verbunden ist und der der Dummy-Struktur (410) am nächsten ist, in der Dummy-Struktur (410) angeordnet ist.
  6. Anzeige-Panel gemäß einem der Ansprüche 1 bis 5, wobei die Gate-Leitung eine Messleitung ist, die mit einem Mess-Dünnfilmtransistor verbunden ist, oder eine Abtastleitung ist, die mit einem Treibe-Dünnfilmtransistor verbunden ist.
  7. Das Anzeige-Panel gemäß einem der Ansprüche 1 bis 6, wobei die Breite der Dummy-Struktur (410d) kleiner ist als die Breite der Leitung (311), die mit der Datenleitung verbunden ist.
  8. Anzeigevorrichtung (100) aufweisend das Anzeige-Panel gemäß einem der Ansprüche 1 bis 7.
DE102015115994.5A 2014-12-29 2015-09-22 Anzeigepanel aufweisend eine Struktur zum Vermeiden statischer Elektrizität und Anzeigevorrichtung mit selbigem Pending DE102015115994A1 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2014-0192171 2014-12-29
KR1020140192171A KR102246382B1 (ko) 2014-12-29 2014-12-29 정전기 방지 패턴을 포함하는 표시패널 및 이를 포함하는 표시장치

Publications (1)

Publication Number Publication Date
DE102015115994A1 true DE102015115994A1 (de) 2016-06-30

Family

ID=56117055

Family Applications (1)

Application Number Title Priority Date Filing Date
DE102015115994.5A Pending DE102015115994A1 (de) 2014-12-29 2015-09-22 Anzeigepanel aufweisend eine Struktur zum Vermeiden statischer Elektrizität und Anzeigevorrichtung mit selbigem

Country Status (4)

Country Link
US (2) US9589992B2 (de)
KR (1) KR102246382B1 (de)
CN (2) CN110085582B (de)
DE (1) DE102015115994A1 (de)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102601650B1 (ko) * 2016-07-26 2023-11-13 삼성디스플레이 주식회사 표시 장치
KR20180079550A (ko) * 2016-12-30 2018-07-11 엘지디스플레이 주식회사 표시패널
CN110275333B (zh) * 2018-03-14 2022-11-25 群创光电股份有限公司 显示设备以及其制造方法
CN109375439A (zh) 2018-12-20 2019-02-22 武汉华星光电技术有限公司 阵列基板及显示面板
CN111599847B (zh) * 2020-05-29 2023-06-30 京东方科技集团股份有限公司 显示面板及其制造方法、显示装置
KR20220047460A (ko) * 2020-10-08 2022-04-18 삼성디스플레이 주식회사 표시 패널 및 이를 구비하는 표시 장치

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100847817B1 (ko) * 2002-04-08 2008-07-23 엘지디스플레이 주식회사 라인 온 글래스형 액정표시장치
KR100845408B1 (ko) * 2002-12-31 2008-07-10 엘지디스플레이 주식회사 액정표시장치
KR100841631B1 (ko) * 2002-12-31 2008-06-27 엘지디스플레이 주식회사 잔류전하를 제거하는 액정표시장치
KR101051008B1 (ko) * 2004-08-24 2011-07-21 삼성전자주식회사 어레이 기판의 제조 방법과, 이에 의해 제조된 어레이 기판
KR20060121371A (ko) * 2005-05-24 2006-11-29 삼성전자주식회사 액정표시패널
KR101229881B1 (ko) * 2006-02-17 2013-02-05 삼성디스플레이 주식회사 어레이 기판 및 이를 구비한 표시 장치
KR101274939B1 (ko) * 2006-06-30 2013-06-18 엘지디스플레이 주식회사 구동회로 및 이를 구비한 액정모듈
KR101306860B1 (ko) * 2006-11-07 2013-09-10 삼성디스플레이 주식회사 표시 장치 및 이의 제조 방법
KR101330421B1 (ko) * 2009-12-08 2013-11-15 엘지디스플레이 주식회사 게이트 인 패널 구조의 액정표시장치
KR101636793B1 (ko) * 2010-02-01 2016-07-21 삼성디스플레이 주식회사 표시 기판 및 이의 제조 방법
CN201740952U (zh) * 2010-08-19 2011-02-09 华映视讯(吴江)有限公司 画素阵列基板
KR101839334B1 (ko) * 2011-12-07 2018-03-19 엘지디스플레이 주식회사 액정 표시장치 및 그 제조방법
KR102101887B1 (ko) * 2012-10-05 2020-04-21 삼성디스플레이 주식회사 터치 스크린 패널
US9514673B2 (en) * 2012-11-22 2016-12-06 Lg Display Co., Ltd. Organic light emitting display device
KR102122599B1 (ko) * 2013-11-26 2020-06-12 엘지디스플레이 주식회사 유기전계발광 표시장치
KR102192035B1 (ko) * 2013-12-02 2020-12-17 삼성디스플레이 주식회사 접촉 감지 센서를 포함하는 플렉서블 표시 장치

Also Published As

Publication number Publication date
CN110085582B (zh) 2022-11-15
US9589992B2 (en) 2017-03-07
US9741747B2 (en) 2017-08-22
KR20160082797A (ko) 2016-07-11
US20170141129A1 (en) 2017-05-18
CN110085582A (zh) 2019-08-02
US20160190119A1 (en) 2016-06-30
CN105741684A (zh) 2016-07-06
KR102246382B1 (ko) 2021-04-30
CN105741684B (zh) 2019-02-01

Similar Documents

Publication Publication Date Title
DE102015115994A1 (de) Anzeigepanel aufweisend eine Struktur zum Vermeiden statischer Elektrizität und Anzeigevorrichtung mit selbigem
DE102016114045B4 (de) Anzeigevorrichtung
DE102016102102B4 (de) Berührungsgesteuerte Anzeigevorrichtung und Herstellverfahren derselben
DE102016203525B4 (de) Selbstkapazitives Berührungsanzeigebedienfeld, Arraysubstrat für dasselbe und Berührungsvorrichtung
DE102015223411B4 (de) Array-Substrat, Anzeigebildschirm und Flüssigkristallanzeigevorrichtung
DE102013106760B4 (de) Anzeigevorrichtung mit Treibereinheit
DE102016125099B4 (de) Berührungsanzeigevorrichtung
DE102015100032B4 (de) Rastersubstrat, Anzeigefeld und Anzeigevorrichtung
DE102016125789A1 (de) Berührungsanzeigefeld und Berührungsanzeigevorrichtung
DE102015117196B4 (de) Anzeigetafel, Anzeigevorrichtung und Verfahren zum Antreiben der Anzeigevorrichtung
DE102015109885B4 (de) Pixelstruktur, Verfahren zur Herstellung einer Pixelstruktur, Arraysubstrat, Anzeigetafel und Anzeigevorrichtung
DE102015109880B4 (de) Pixelstruktur, Verfahren zur Herstellung einer Pixelstruktur, Arraysubstrat, Anzeigetafel und Anzeigevorrichtung
DE102015006947B4 (de) Anordnungssubstrat für Dünnschichttransistoren, Anzeigefeld und Anzeigevorrichtung
DE102015216267A1 (de) Matrixsubstrat und Anzeigefeld
DE102015109890B4 (de) Pixelstruktur, Arraysubstrat, Anzeigetafel, Anzeigevorrichtung und Verfahren zum Antreiben der Anzeigevorrichtung
DE102015225972A1 (de) Selbstkapazitives Berührungsanzeigebedienfeld und Arraysubstrat desselben
DE102015117817B4 (de) Anordnungssubstrat und Flüssigkristall-Anzeigefeld
DE102015112575B4 (de) Arraysubstrat und verfahren zu dessen herstellung sowie anzeigetafel
DE102017127797A1 (de) Anzeigevorrichtung
DE202015102750U1 (de) Optimiertes LCD-Design, das ein rundes Display-Modul mit maximierter aktiver Fläche erlaubt
DE102017126977B4 (de) Anzeigevorrichtung
DE102016201623A1 (de) Arraysubstrat, Berührungstafel, Berührungsvorrichtung, Anzeigetafel und Anzeigevorrichtung
DE102015110638B4 (de) Bildpunktstruktur und Verfahren zum Herstellen derselben, Anzeigetafel und Anzeigevorrichtung
DE112016004400B4 (de) Arraysubstrat, Flüssigkristallanzeigetafel und Flüssigkristallanzeigevorrichtung
DE102015112489B4 (de) Arraysubstrat, anzeigetafel und anzeigevorrichtung

Legal Events

Date Code Title Description
R012 Request for examination validly filed
R083 Amendment of/additions to inventor(s)
R016 Response to examination communication