CN110085582A - 包括防静电图案的显示面板以及具有该显示面板的显示装置 - Google Patents

包括防静电图案的显示面板以及具有该显示面板的显示装置 Download PDF

Info

Publication number
CN110085582A
CN110085582A CN201910019359.6A CN201910019359A CN110085582A CN 110085582 A CN110085582 A CN 110085582A CN 201910019359 A CN201910019359 A CN 201910019359A CN 110085582 A CN110085582 A CN 110085582A
Authority
CN
China
Prior art keywords
line
signal
dummy pattern
pad
display panel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201910019359.6A
Other languages
English (en)
Other versions
CN110085582B (zh
Inventor
黄淳载
吴斗焕
韩和东
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Display Co Ltd
Original Assignee
LG Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LG Display Co Ltd filed Critical LG Display Co Ltd
Publication of CN110085582A publication Critical patent/CN110085582A/zh
Application granted granted Critical
Publication of CN110085582B publication Critical patent/CN110085582B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136204Arrangements to prevent high voltage or static electricity failures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0248Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
    • H01L27/0251Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
    • H01L27/0288Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using passive elements as protective elements, e.g. resistors, capacitors, inductors, spark-gaps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0248Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
    • H01L27/0251Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
    • H01L27/0292Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using a specific configuration of the conducting means connecting the protective devices, e.g. ESD buses
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0248Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
    • H01L27/0251Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
    • H01L27/0296Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices involving a specific disposition of the protective devices
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Optics & Photonics (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Liquid Crystal (AREA)

Abstract

本发明涉及一种包括防静电图案的显示面板以及具有这种显示面板的显示装置。本发明的一个方面提供一种显示装置或显示面板,其中在包括信号区域和非信号区域的焊盘中,具有与信号区域的线相同或相似图案的虚拟图案位于信号区域和非信号区域之间。根据本发明,由于虚拟图案设置在栅极焊盘或数据焊盘的信号区域的外侧,因此,消除了由于静电而导致的薄膜晶体管缺陷,从而能够改善显示装置的性能。

Description

包括防静电图案的显示面板以及具有该显示面板的显示装置
本申请是申请号为201510568246.3的发明专利申请的分案申请。
本申请要求2014年12月29日提交的韩国专利申请第10-2014-0192171号的优先权,在此通过引用的方式并入该专利申请的全部内容以用作所有目的。
技术领域
本发明涉及一种包括防静电图案的显示装置。
背景技术
随着信息社会的发展,用于显示图像的显示装置正被以各种形式越来越多地需要,并且在最近几年,各种显示装置如液晶显示器(LCD)、等离子显示面板(PDP)和有机发光显示设备(OLED)已被使用。这种显示装置包括对应于所述显示装置的显示面板。
这种显示面板包括非有效区域和有效区域,其中在非有效区域中形成焊盘,焊盘用于施加信号到其外部,在有效区域中形成像素或子像素。同时,在形成在所述非有效区的焊盘中,设置有与有效区域中的栅极线或数据线相连接的线以及连接在所述焊盘之间的线。然而,当线的形状不同时(例如,当邻近的线的形状不同时),可能在线之间出现静电。具体地,当在连接到数据线或栅极线的线处出现静电时,可能导致与其连接的薄膜晶体管的损坏。因此,需要消除施加到显示面板的晶体管上的静电所导致的损害的技术。
发明内容
在这种背景下,本发明的一个方面提供一种显示面板和显示装置,其中在焊盘区域中设置有用于防止线的快速变化的虚拟图案。
本发明的另一方面是,通过在虚拟图案中产生由于焊盘区域内的线的图案的差异而导致的静电,从而防止由于静电而导致的显示面板中的晶体管的损坏。
本发明的另一方面是,通过将虚拟图案连接到有效区域之外的线,而阻止由于有效区域之外和有效区域之内之间的图案的差异而导致的静电。
本发明的一个方面提供一种显示装置或显示面板,其中在包括信号区域和非信号区域的焊盘中,在信号区域和非信号区域之间设置虚拟图案,该虚拟图案具有与信号区域的线相同或类似的图案。
本发明的另一方面提供一种显示装置或显示面板,其中设置在焊盘的信号区域和非信号区域之间的虚拟图案在有效区域之外延伸并且设置在有效区域之外。
本发明的另一方面提供一种显示装置或显示面板,其中虚拟图案设置在焊盘的信号区域和非信号区域之间,以通过虚拟图案阻止从外部传送到信号区域的线的静电。
如上所述,根据本发明,由于虚拟图案阻止了在焊盘区域中的信号区域和非信号区域之间的线的快速变化,因此可以提供信号区域的线被严密保护的显示面板和显示装置。
此外,根据本发明,由于虚拟图案设置在焊盘的信号区域和非信号区域之间,并且虚拟图案在有效区域之外延伸并且设置在有效区域之外,因此可以防止位于有效区域的边界上的晶体管的损坏。
附图说明
结合附图,将从如下详细描述中更为清晰地理解本发明的上述以及其它目的、特征和优点,其中:
图1是表示根据实施例的显示装置的示意图。
图2和3是表示应用了本发明的实施例的显示面板的示意图。
图4是表示栅极焊盘区域的信号线的构造的示意图。
图5是表示根据本发明一实施例的形成在信号区域的线和非信号区域的线之间的虚拟图案的示意图。
图6是表示根据本发明一实施例的最外侧焊盘的虚拟图案的示意图。
图7是表示根据本发明另一实施例的最外侧焊盘的虚拟图案的示意图。
图8是表示根据本发明另一实施例的最外侧焊盘的虚拟图案的示意图。
图9是表示根据本发明另一实施例的最外侧焊盘的虚拟图案的示意图。
图10是表示根据本发明一实施例的形成在中央焊盘区域的虚拟图案的示意图。
图11是表示根据本发明一实施例的形成在数据焊盘区域内的虚拟图案的示意图。
图12是表示当根据本发明一实施例设置两个或更多个虚拟图案时,虚拟图案的结构的示意图。
图13是表示当根据本发明另一实施例设置两个或更多个虚拟图案时,虚拟图案的结构的示意图。
具体实施方式
下面,将参照附图描述本发明的实施例。在如下描述中,相同元件将采用相同附图标记表示,尽管它们在不同附图中示出。而且,在本发明的如下描述中,当并入本文的已知功能和结构将可能使得本发明的主题不清楚时,将省略对其的详细描述。
此外,在描述本发明组件时,可以在本文中使用术语,诸如第一、第二、A、B、(a)、(b)等等。这些术语的每个均不是用于限定对应组件的本质、次序或顺序,而仅仅用于将对应组件与其它组件区分开。在描述特定结构元件“连接到”,“耦接到”,或者“接触到”另一结构元件时,应当意识到,另一结构元件可以“被连接到”,“被耦接到”,或者“被接触到”所述结构元件,以及所述特定结构元件是直接连接或间接接触另一结构元件。
图1是根据本发明实施例的显示装置的示意图。
参照图1,根据实施例的显示装置100包括显示面板110、第一驱动单元120、第二驱动单元130以及时序控制器140,在该显示面板110中,多条第一线VL1到VLm形成在第一方向(例如,垂直方向)上,并且多条第二线HL1到HLn形成在第二方向(例如,水平方向)上,第一驱动单元120用于向多条第一线VL1到VLm提供第一信号,第二驱动单元130用于向多条第二线HL1到HLn提供第二信号,时序控制器140用于控制第一驱动单元120和第二驱动单元130。
由于沿着第一方向(例如,垂直方向)的多条第一线VL1到VLm和沿着第二方向(例如,水平方向)的多条第二线HL1到HLn彼此交叉,因此在显示面板110上限定出多个像素P。
上述第一驱动单元120和第二驱动单元130的每个均可以包括至少一个输出用于图像显示的信号的驱动集成电路。
沿着第一方向形成在显示面板100中的多条第一线VL1到VLm可以例如是沿着垂直方向(第一方向)形成的数据线,用于传输数据电压(第一信号)给像素的垂直行,第一驱动单元120可以是用于将数据电压提供给数据线的数据驱动单元。
此外,沿着第二方向形成在显示面板110中的多条第二线HL1到HLn可以是沿着水平方向(第二方向)形成的栅极线,用于传输扫描信号(第一信号)给像素的水平行,第二驱动单元130可以是用于将扫描信号提供给栅极线的栅极驱动单元。
此外,在显示面板110上设置焊盘部分以接入第一驱动单元120和第二驱动单元130。当第一驱动单元120将第一信号提供给多条第一线VL1到VLm时,第一焊盘部分将第一信号传输给显示面板110。以相同方式,当第二驱动单元130将第二信号提供给多条第二线HL1到HLn时,焊盘部分将第二信号传输给显示面板110。
将提供电源和信号的元件组合到显示面板110的边缘。为了将信号施加到显示面板110的每个像素中所形成的薄膜晶体管上,在显示面板110的边缘中形成多个焊盘。
图2和3是表示应用了本发明实施例的显示面板110的示意图。有效区域210可以设置在显示面板110的中央区域,并且可以环绕有效区域210形成多个焊盘220和230。为了便于描述,如图2和3所示,将从第二驱动单元130即栅极驱动单元接收信号的焊盘230a到230h称为栅极焊盘。在图2和3中,栅极焊盘230a到230h设置于显示面板110的两侧,但是本发明并不限于此,并且栅极焊盘230a到230h可以设置在显示面板110的一侧上。将从图1的第一驱动单元120即数据驱动单元接收信号的焊盘220a到220e称为数据焊盘。数据焊盘220a到220e的数目或者栅极焊盘230a到230h的数目可以根据显示面板的尺寸、电路结构等等而改变。此外,一侧的栅极焊盘230a到230d和另一侧的栅极焊盘230e到230h可以彼此相对。一侧的栅极焊盘230a到230d和另一侧的栅极焊盘230e到230h中的彼此相对的每一对栅极焊盘可以连接到相同的栅极线(例如,感测线和扫描线),或者不同的栅极线(例如,感测线和扫描线)。在图2中,栅极焊盘230a和栅极焊盘230e连接到相同的栅极线,栅极焊盘230b和栅极焊盘230f连接到相同的栅极线,栅极焊盘230c和栅极焊盘230g连接到相同的栅极线,以及栅极焊盘230d和栅极焊盘230h连接到相同的栅极线。
根据一实施例,可以配置柔性扁平电缆(FFC)或柔性印刷电路(FPC)以将数据焊盘220连接到第一驱动单元120。
如图2所示,焊盘220和230设置在显示面板的除有效区域210外的(换句话说在显示面板的有效区域210的外侧的)非有效区域中。形成在焊盘220和230中的信号线可以是施加到每个像素的信号的线。图4是图2中的包含栅极焊盘的部分290的放大视图。
图3示出与图2不同的情况,其中一侧的栅极焊盘230a到230d以及另一侧的栅极焊盘230e到230h中的彼此相对的每一对栅极焊盘连接到不同的栅极线(例如,感测线和扫描线)。
图4是表示栅极焊盘区域的信号线的构造的示意图。附图标记310表示在其中形成将信号施加给显示面板110的线的信号区域。根据一实施例,可以交替地设置用于感测的感测线311和用于扫描的扫描线312。感测线311和扫描线312可以相反地设置,即附图标记311可以是扫描线,而附图标记312可以是感测线。本发明可以应用于栅极焊盘区域内的信号区域的最外侧线是扫描线或感测线的两种实施例。感测线对用于补偿的感测薄膜晶体管进行控制。扫描线用于对驱动薄膜晶体管进行控制。
同时,区域320表示在其中形成不将信号施加给显示面板110的线的非信号区域。这类线是为了将EVDD和EVSS传输给相邻焊盘而形成的线,且可以连接到相邻焊盘。当将信号区域310和非信号区域320作比较时,由于线所起的作用的不同,信号区域310和非信号区域320中的线的图案也不相同。在该情况下,在信号区域310和非信号区域320的边界处出现如附图标记350所示的线的图案的变化,并且因此可能出现静电355。例如,当沿着方向350从外部施加摩擦时,在线的图案变化处出现静电。即根据作为实施例的栅极焊盘区域,当不施加信号给面板的线(即非信号区域的线)的图案和施加信号给面板的线(即信号区域的线)的图案的形状出现快速变化时,可能出现由于静电而导致的缺陷。特别的,在邻近非信号区域的线的信号区域的最外边缘线中可能出现静电。例如,静电355可能损坏与第一感测线311连接的感测晶体管,所述第一感测线311是信号线的最外侧边缘线。因此,本发明通过增加具有相似形状的至少一个虚拟图案,而提供一种当静电出现时用作信号区域的线的静电壁垒。此外,本发明可以通过增加虚拟图案而解决由于静电而导致的缺陷。
图5是表示根据本发明一实施例的形成在信号区域的线和非信号区域的线之间的虚拟图案的示意图。
在焊盘区域中,在区域310和区域320之间形成虚拟图案410,其中区域310是形成信号区域的线(下文中,称为面板线)的区域,区域320是形成非信号区域的线(下文中,称为非面板线)的区域。虚拟图案410具有与面板线相同或相似的形状。当沿着从非面板线向面板线的方向出现摩擦时,在虚拟图案410中出现静电455而不是在第一面板线311中出现静电。由于虚拟图案410并不与控制面板中的像素的晶体管连接,因此即便在虚拟图案410中出现静电,静电也不会影响与像素相关的晶体管的操作,并且因此可以使有效区域的晶体管不受静电的影响。虚拟图案410具有与第一面板线311相同或相似的形状,使得当从虚拟图案410向第一面板线311出现摩擦时不会产生静电。如上所述,当焊盘为栅极焊盘时,虚拟图案防止可能在有效区域的最外侧边缘的感测线或扫描线上出现的静电,并且因此防止感测薄膜晶体管或驱动薄膜晶体管的损坏。在随后描述的图6到9中,感测线或扫描线可以位于有效区域的最外侧边缘,并且虚拟图案具有与感测线或扫描线相同或相似的图案,且邻近感测线或扫描线设置。因此,只在虚拟图案上出现静电,使扫描线或感测线不受静电的影响,因此可以防止感测薄膜晶体管或驱动薄膜晶体管的损坏。
尽管参看图5基于栅极线对本发明进行了描述,但是本发明也可以应用于数据线。总的来说,在有效区域的外侧设置至少一个第一焊盘和至少一个第二焊盘,在所述有效区域中设置有被受到数据线VL1,……,VLm和栅极线HL1,……,HLn控制的薄膜晶体管驱动的多个像素。第一焊盘包括信号区域和非信号区域,在所述信号区域中设置有连接到数据线的线,而在所述非信号区域中设置有不与数据线连接的线(即一条或多条不连接到数据线的线)。这里,非信号区域位于信号区域的外侧。第二焊盘包括信号区域和非信号区域,在所述信号区域中设置有连接到数据线的线,而在所述非信号区域中设置有不与数据线连接的线。这里,非信号区域位于信号区域的外侧。此外,如图5所示,在第一焊盘和第二焊盘的至少一个中,虚拟图案410可以设置在信号区域和非信号区域之间。当从非信号区域向信号区域出现摩擦时,在信号区域中出现静电,而虚拟图案防止信号区域中的线出现静电。可以将虚拟图案理解为一或多条线的图案,这些线为虚拟线,例如,这些线不具备信号传输功能。因此,由于静电导致的损坏不会出现在有效区域的薄膜晶体管中,该薄膜晶体管连接到与信号线连接的线,因此改善显示面板和显示装置的稳定性。特别的,由于在产品制造期间和产品发布后,从非信号区域向信号区域出现摩擦的可能性很高,因此不与显示面板的像素连接的虚拟图案能够提供如下效果:即使由于摩擦而导致出现静电,也不会使像素的薄膜晶体管出现损坏。
如下,将对在焊盘区域中形成虚拟图案的各个实施例进行描述。根据焊盘所处的区域,可以不同地设置虚拟图案。在图2或图3的实施例中,可以在例如位于边缘的栅极焊盘230中的栅极焊盘230d、230h、230a或230e的焊盘区域中设置用于防止沿着有效区域210的外部向有效区域210的内部方向而出现而不是在非焊盘区域中出现的静电的虚拟图案。作为实施例,参照图6到9描述形成在栅极焊盘230d和230h上的虚拟图案。图2图示出这样的情况,其中两侧的栅极焊盘230d和230h控制相同的栅极线。图3则图示出另一种情况,其中两侧的栅极焊盘230d和230h控制不同的栅极线。
图6是表示根据本发明实施例的最外侧焊盘的虚拟图案的示意图。描述了图2的栅极焊盘230d和230h以及形成在栅极焊盘上的虚拟图案。图2的栅极焊盘230d和230h彼此相对并且施加信号给相同的栅极线(例如,感测线和扫描线)。同时,图2的栅极焊盘230d和230h位于有效区域210的最外侧区域。
在形成最外侧栅极焊盘230d和230h的众多线中,在有效区域210中位于最外侧区域的线311上形成晶体管610。此外,虚拟图案410位于外侧区域。由于栅极焊盘230d和230h位于最外侧区域,因此虚拟图案410覆盖最外侧线311并且连接在栅极焊盘230d和230h之间。
图7是表示根据本发明另一实施例的最外侧焊盘的虚拟图案的示意图。在形成最外侧栅极焊盘230d和230h的众多线中,在有效区域210中位于最外侧区域的线311上形成晶体管610。因为虚拟图案410形成在外侧区域,而栅极焊盘230d和230h位于最外侧区域,因此虚拟图案410覆盖最外侧线311并且连接在栅极焊盘230d和230h之间。此外,为了保护在有效区域210中的晶体管610,还可以形成虚拟晶体管710,所述虚拟晶体管具有与最外侧线311上的晶体管610相同或相似的形状。
图6和7表示在形成位于外侧区域上的虚拟图案时穿过有效区域的外侧区域的虚拟图案的结构。图8和9是表示在图3的结构中虚拟图案形成在有效区域的外侧区域上并且不连接到焊盘区域的结构。
图8是表示根据本发明另一实施例的最外侧焊盘的虚拟图案的示意图。描述了图3的栅极焊盘230h和形成在栅极焊盘上的虚拟图案。图3的栅极焊盘230h设置在有效区域210的最外侧区域,并且将信号施加给栅极线(例如,感测线和扫描线)。同时,图3的栅极焊盘230h设置在有效区域210的最外侧区域。在形成最外侧栅极焊盘230h的众多线中,在有效区域210中位于最外侧区域的线311上形成晶体管610。此外,虚拟图案410形成在外侧区域。由于栅极焊盘230h位于最外侧区域,因此虚拟图案410覆盖最外侧线311并且形成在有效区域210的外侧。
图9是表示根据本发明另一实施例的最外侧焊盘的虚拟图案的示意图。描述了图3的栅极焊盘230h和形成在栅极焊盘上的虚拟图案。图3的栅极焊盘230h设置在有效区域210的最外侧区域,并且将信号施加给栅极线(例如,感测线和扫描线)。同时,图3的栅极焊盘230h设置在有效区域210的最外侧区域。在形成最外侧栅极焊盘230h的众多线中,在有效区域210中位于最外侧区域的线311上形成晶体管610。此外,为了保护有效区域210中的晶体管610,还可以形成虚拟晶体管710,所述虚拟晶体管具有与最外侧线311上的晶体管610相同或相似的形状。
参照图6和8如上所述的,虚拟图案的端部可以延伸到焊盘区域的外侧并且可以设置在有效区域的外侧。虚拟图案与最邻近的数据线或栅极线平行设置。在产品制造期间或者产品发布后,当从有效区域的外部向有效区域的内部出现摩擦时,虚拟图案可以防止在栅极线或数据线内产生静电。虚拟图案防止可能在像素内出现的静电损害,特别地,防止可能在有效区域的薄膜晶体管内出现的静电损害,从而提高显示装置或显示面板的稳定性。
参照图7和9如上所述的,可以在虚拟图案中设置虚拟薄膜晶体管,所述虚拟薄膜晶体管具有薄膜晶体管的结构但是并不控制像素。与有效区域的栅极线或数据线相连接的多个薄膜晶体管以行方式进行设置。与位于有效区域的边缘的栅极线或数据线相连接的薄膜晶体管由于静电原因损坏的可能性更高。因此,为了保护与位于有效区域的边缘的栅极线或数据线相连接的薄膜晶体管,在焊盘的虚拟图案中设置虚拟薄膜晶体管,所述虚拟薄膜晶体管具有与有效区域的薄膜晶体管相同的结构。因此,由于摩擦而产生的静电被导入到虚拟图案中,因此能够保护有效区域内的薄膜晶体管。
图10是表示根据本发明一实施例的形成在中央焊盘区域的虚拟图案的示意图。描述了图2中的栅极焊盘230c和230g以及形成在栅极焊盘中的虚拟图案。图2中的栅极焊盘230c和230g彼此相对,并且将信号提供给相同的栅极线(例如,感测线和扫描线)。同时,图2的栅极焊盘230c和230g位于有效区域的中央区域中。因此,虚拟图案410只形成在有效区域210的外侧。
图11是表示根据本发明一实施例的形成在数据焊盘区域内的虚拟图案的示意图。
在数据焊盘区域中,类似于上述栅极焊盘,虚拟图案设置在信号区域和非信号区域之间。参看数据焊盘220a中的部分1100的放大视图,数据线1101形成在信号区域1131中,以及虚拟图案1110形成在信号区域1131和位于信号区域1131的外侧的非信号区域1132之间。因此,当从数据焊盘的非信号区域1132向信号区域1131出现摩擦时,由于在虚拟图案1110中出现静电,因此防止在数据焊盘中出现静电。如针对栅极焊盘所描述的,数据焊盘的虚拟图案也可以不同地形成,并且虚拟图案可以应用图6到10的结构。然而,当栅极焊盘设置在两侧上时,数据焊盘的位于最外侧区域的最外侧虚拟图案无法纵向延伸。根据实施例,仅仅设置图2或图3的左侧栅极焊盘230a到230d时,如图6到9所示,最外侧数据焊盘220e的最外侧虚拟图案可以延伸到有效区域的外侧。
图12是表示当根据本发明一实施例设置两个或更多个虚拟图案时,虚拟图案的结构的示意图。图12是图5中的部分1200的放大视图。
虚拟图案410a和410b均具有与线311相同的图案。因此,由于沿方向1250而在非信号区域内出现的摩擦以及图案差异而导致的静电首先出现在虚拟图案410b中,并随后出现在虚拟图案410a中。因此,严密地保护了信号区域的线311。最为邻近信号线的最外侧线的虚拟图案410a设置为与线311相同或相似的图案。线的图案的相同性和相似性可以是线宽的相同性或相似性。此外,当线宽以规定的间隔逐渐变宽或变窄时,线的图案的相同性和相似性可以是间隔属性或其它的反映。因此,虚拟图案410a的宽度可以等于或相似于最外侧线311的宽度。
图13是表示当根据本发明另一实施例设置两个或更多个虚拟图案时,虚拟图案的结构的示意图。图13是图5中的部分1200的放大视图。在虚拟图案410c和410d中,最邻近信号区域的最外侧线311的虚拟图案410c可以按照与最外侧线311的图案相同或相似的图案来形成。同时,相比较虚拟图案410c更为远离信号区域的虚拟图案410d可以与最外侧线311不相同。即虚拟图案410d的宽度可以比线311的宽度窄。根据另一实施例,虚拟图案410d的宽度可以等于线312的宽度。即当感测线和扫描线像栅极焊盘一样交替设置且位于最外侧区域的信号区域的线311是感测线时,最邻近线311的虚拟图案410c可以采用与感测线相同的图案设置。此外,当另一条线312为扫描线时,虚拟图案410d可以采用与扫描线相同的图案设置。
综上所述,在信号区域的众多线中,虚拟图案具有与最靠近非信号区域的线相同或相似的图案。因此,当从非信号区域向信号区域出现摩擦时,可能出现在信号区域的最外侧线上的静电将出现在虚拟图案上。因此,虚拟图案防止信号区域的最外侧线以及与最外侧线相连的薄膜晶体管受到损坏。
此外,当设置两个或更多个虚拟图案时,在信号区域的众多线中,所有虚拟图案可以采用与最靠近非信号区域的线相同或相似的图案来形成。然而,当信号区域内的线的图案并不是一种图案时,即当如图13所示顺序地设置第二线312、第一线311、第一虚拟图案410c和第二虚拟图案410d时,第一线311和第一虚拟图案410c可以采用相同或相似形状设置,以及第二线312和第二虚拟图案410d可以采用相同或相似形状设置。即相比较第二虚拟图案410d,第一虚拟图案410c可以更为类似于第一线311。当设置两个或更多个虚拟图案时,更为靠近信号区域设置的虚拟图案的形状可以与信号区域的线更为相似,因此最小化静电的出现率。据此,能够提高稳定性,使得即使在邻近信号区域的虚拟图案中也不会出现静电。
在本发明的实施例中,虚拟图案设置在栅极焊盘或数据焊盘的信号区域的外侧。因此,消除了由于静电而导致的薄膜晶体管缺陷,并且从而能够改善显示装置的性能。
此外,上述术语“包括”、“构成”、“具有”表示包括对应的结构元件,除非具有相反的含义。因此,应该理解的是,这些术语可以不排除而是进一步包括其它的结构元件。所有技术的、科学的或其它的词语与本领域技术人员所理解的含义一致,除非有相反的定义。应该不是过于理想地或者不实际地在现有技术撰写的上下文中来理解字典中找到的常用术语,除非本发明明确地对其进行了这样的限定。
说明书和附图仅仅提供了对本发明技术精神的典型描述,并且本发明所涉及的本领域技术人员可以理解的是,本发明可以进行各种修正和修改,例如,通过耦合,分离,替换和改变元件。据此,本发明所公开的实施例并不限制而是描述本发明的技术精神。此外,本发明的技术精神的范围并不由实施方式限制。本发明的范围应当视为基于以如下方式限定的权利要求书,即与权利要求等效的范围内所包括的所有技术理念都属于本发明。

Claims (21)

1.一种显示装置,包括:
显示面板,所述显示面板包括有效区域和非有效区域,所述有效区域包括栅极线、数据线、与所述栅极线和所述数据线相连接的薄膜晶体管、以及由所述薄膜晶体管驱动的多个像素,所述非有效区域包括信号区域和位于所述信号区域的外侧的非信号区域;
设置在所述信号区域中的第一信号线和第二信号线;
设置在所述非信号区域中的第三信号线;
多个焊盘,所述多个焊盘中的至少一个焊盘连接至所述第一信号线或所述第二信号线;和
虚拟图案,所述虚拟图案设置在所述信号区域和所述非信号区域之间,
其中所述第一信号线连接至所述有效区域中的所述数据线或所述栅极线,
其中所述第二信号线连接至所述有效区域中的所述数据线或所述栅极线,
其中所述第一信号线和所述第二信号线被交替设置。
2.如权利要求1所述的显示装置,其中所述虚拟图案是与设置在所述信号区域最外侧的所述第二信号线的图案相同或相似的图案。
3.如权利要求1所述的显示装置,其中设置在所述信号区域最外侧的所述第二信号线、所述虚拟图案中包括的第一虚拟图案和第二虚拟图案被顺序设置,所述第一虚拟图案比所述第二虚拟图案更相似于所述第二信号线。
4.如权利要求1所述的显示装置,其中所述多个焊盘包括第一焊盘和第二焊盘,所述第一焊盘上设置有与所述数据线连接的线,所述第二焊盘上设置有与所述栅极线连接的线,
其中所述虚拟图案的端部延伸至所述第一焊盘或所述第二焊盘的外侧,并且沿所述数据线延伸的第一方向或所述栅极线延伸的第二方向设置在所述有效区域的外侧。
5.如权利要求4所述的显示装置,其中所述显示装置还包括设置在所述虚拟图案上的虚拟薄膜晶体管,所述虚拟薄膜晶体管具有与连接至所述有效区域的最靠近所述虚拟图案的栅极线和数据线的薄膜晶体管相同的结构。
6.如权利要求1所述的显示装置,其中所述栅极线是连接至感测薄膜晶体管的感测线或者连接至驱动薄膜晶体管的扫描线。
7.如权利要求1所述的显示装置,其中所述虚拟图案的宽度比连接至所述数据线的所述第一信号线的宽度窄。
8.如权利要求1所述的显示装置,其中所述第一信号线是感测线,所述第二信号线是扫描线。
9.如权利要求1所述的显示装置,还包括连接至所述第三信号线的相邻焊盘。
10.如权利要求9所述的显示装置,其中所述多个焊盘中的所述至少一个焊盘与所述相邻焊盘彼此相邻。
11.如权利要求1所述的显示装置,其中所述多个焊盘中的所述至少一个焊盘是栅极焊盘,所述栅极焊盘形成在所述显示面板的第一侧或者形成在所述显示面板的与所述第一侧相对的第二侧,
其中所述多个焊盘中的其它焊盘中的至少一个焊盘是数据焊盘,所述数据焊盘形成在所述显示面板的第三侧。
12.一种显示面板,包括:
有效区域和非有效区域,所述有效区域包括栅极线、数据线、与所述栅极线和所述数据线相连接的薄膜晶体管、以及由所述薄膜晶体管驱动的多个像素,所述非有效区域包括信号区域和位于所述信号区域的外侧的非信号区域;
设置在所述信号区域中的第一信号线和第二信号线;
设置在所述非信号区域中的第三信号线;
多个焊盘,所述多个焊盘中的至少一个焊盘连接至所述第一信号线或所述第二信号线;和
虚拟图案,所述虚拟图案设置在所述信号区域和所述非信号区域之间,
其中所述第一信号线连接至所述有效区域中的所述数据线或所述栅极线,
其中所述第二信号线连接至所述有效区域中的所述数据线或所述栅极线,
其中所述第一信号线和所述第二信号线交替设置。
13.如权利要求12所述的显示面板,其中所述虚拟图案是与设置在所述信号区域最外侧的第二信号线的图案相同或相似的图案。
14.如权利要求13所述的显示面板,其中设置在所述信号区域最外侧的所述第二信号线、所述虚拟图案中包括的第一虚拟图案和第二虚拟图案被顺序设置,所述第一虚拟图案比所述第二虚拟图案更相似于所述信号线。
15.如权利要求12所述的显示面板,还包括设置在所述虚拟图案上的虚拟薄膜晶体管,所述虚拟薄膜晶体管具有与连接至所述有效区域的最靠近所述虚拟图案的栅极线和数据线的薄膜晶体管相同的结构。
16.如权利要求12所述的显示面板,其中所述栅极线是连接至感测薄膜晶体管的感测线或者连接至驱动薄膜晶体管的扫描线。
17.如权利要求12所述的显示面板,其中所述虚拟图案的宽度比连接至所述数据线的所述第一信号线的宽度窄。
18.如权利要求12所述的显示面板,其中所述多个焊盘包括数据焊盘,所述数据焊盘耦接至设置在所述信号区域中并且连接至所述数据线的所述第一信号线。
19.如权利要求12所述的显示面板,其中所述第一信号线是感测线,所述第二信号线是扫描线。
20.如权利要求12所述的显示面板,还包括连接至所述第三信号线的相邻焊盘。
21.如权利要求12所述的显示面板,其中所述多个焊盘中的所述至少一个焊盘是栅极焊盘,所述栅极焊盘形成在所述显示面板的第一侧或者形成在所述显示面板的与所述第一侧相对的第二侧,
其中所述多个焊盘中的其它焊盘中的至少一个焊盘是数据焊盘,所述数据焊盘形成在所述显示面板的第三侧。
CN201910019359.6A 2014-12-29 2015-09-08 包括防静电图案的显示面板以及具有该显示面板的显示装置 Active CN110085582B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
KR10-2014-0192171 2014-12-29
KR1020140192171A KR102246382B1 (ko) 2014-12-29 2014-12-29 정전기 방지 패턴을 포함하는 표시패널 및 이를 포함하는 표시장치
CN201510568246.3A CN105741684B (zh) 2014-12-29 2015-09-08 包括防静电图案的显示面板以及具有该显示面板的显示装置

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
CN201510568246.3A Division CN105741684B (zh) 2014-12-29 2015-09-08 包括防静电图案的显示面板以及具有该显示面板的显示装置

Publications (2)

Publication Number Publication Date
CN110085582A true CN110085582A (zh) 2019-08-02
CN110085582B CN110085582B (zh) 2022-11-15

Family

ID=56117055

Family Applications (2)

Application Number Title Priority Date Filing Date
CN201910019359.6A Active CN110085582B (zh) 2014-12-29 2015-09-08 包括防静电图案的显示面板以及具有该显示面板的显示装置
CN201510568246.3A Active CN105741684B (zh) 2014-12-29 2015-09-08 包括防静电图案的显示面板以及具有该显示面板的显示装置

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN201510568246.3A Active CN105741684B (zh) 2014-12-29 2015-09-08 包括防静电图案的显示面板以及具有该显示面板的显示装置

Country Status (4)

Country Link
US (2) US9589992B2 (zh)
KR (1) KR102246382B1 (zh)
CN (2) CN110085582B (zh)
DE (1) DE102015115994A1 (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102601650B1 (ko) * 2016-07-26 2023-11-13 삼성디스플레이 주식회사 표시 장치
KR20180079550A (ko) * 2016-12-30 2018-07-11 엘지디스플레이 주식회사 표시패널
CN110275333B (zh) * 2018-03-14 2022-11-25 群创光电股份有限公司 显示设备以及其制造方法
CN109375439A (zh) 2018-12-20 2019-02-22 武汉华星光电技术有限公司 阵列基板及显示面板
CN111599847B (zh) * 2020-05-29 2023-06-30 京东方科技集团股份有限公司 显示面板及其制造方法、显示装置
KR20220047460A (ko) * 2020-10-08 2022-04-18 삼성디스플레이 주식회사 표시 패널 및 이를 구비하는 표시 장치

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040125308A1 (en) * 2002-12-31 2004-07-01 Lg.Philips Lcd Co., Ltd. Liquid crystal display device and method for removing residual charge
US20040125314A1 (en) * 2002-12-31 2004-07-01 Lg.Philips Lcd Co., Ltd Liquid crystal display device
KR20060121371A (ko) * 2005-05-24 2006-11-29 삼성전자주식회사 액정표시패널
CN101097693A (zh) * 2006-06-30 2008-01-02 Lg.菲利浦Lcd株式会社 驱动电路和具有该驱动电路的液晶显示模块
CN103713785A (zh) * 2012-10-05 2014-04-09 三星显示有限公司 触摸屏面板

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100847817B1 (ko) * 2002-04-08 2008-07-23 엘지디스플레이 주식회사 라인 온 글래스형 액정표시장치
KR101051008B1 (ko) * 2004-08-24 2011-07-21 삼성전자주식회사 어레이 기판의 제조 방법과, 이에 의해 제조된 어레이 기판
KR101229881B1 (ko) * 2006-02-17 2013-02-05 삼성디스플레이 주식회사 어레이 기판 및 이를 구비한 표시 장치
KR101306860B1 (ko) * 2006-11-07 2013-09-10 삼성디스플레이 주식회사 표시 장치 및 이의 제조 방법
KR101330421B1 (ko) * 2009-12-08 2013-11-15 엘지디스플레이 주식회사 게이트 인 패널 구조의 액정표시장치
KR101636793B1 (ko) * 2010-02-01 2016-07-21 삼성디스플레이 주식회사 표시 기판 및 이의 제조 방법
CN201740952U (zh) * 2010-08-19 2011-02-09 华映视讯(吴江)有限公司 画素阵列基板
KR101839334B1 (ko) * 2011-12-07 2018-03-19 엘지디스플레이 주식회사 액정 표시장치 및 그 제조방법
US9514673B2 (en) * 2012-11-22 2016-12-06 Lg Display Co., Ltd. Organic light emitting display device
KR102122599B1 (ko) * 2013-11-26 2020-06-12 엘지디스플레이 주식회사 유기전계발광 표시장치
KR102192035B1 (ko) * 2013-12-02 2020-12-17 삼성디스플레이 주식회사 접촉 감지 센서를 포함하는 플렉서블 표시 장치

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040125308A1 (en) * 2002-12-31 2004-07-01 Lg.Philips Lcd Co., Ltd. Liquid crystal display device and method for removing residual charge
US20040125314A1 (en) * 2002-12-31 2004-07-01 Lg.Philips Lcd Co., Ltd Liquid crystal display device
KR20040062046A (ko) * 2002-12-31 2004-07-07 엘지.필립스 엘시디 주식회사 액정표시장치
KR20060121371A (ko) * 2005-05-24 2006-11-29 삼성전자주식회사 액정표시패널
CN101097693A (zh) * 2006-06-30 2008-01-02 Lg.菲利浦Lcd株式会社 驱动电路和具有该驱动电路的液晶显示模块
CN103713785A (zh) * 2012-10-05 2014-04-09 三星显示有限公司 触摸屏面板

Also Published As

Publication number Publication date
CN110085582B (zh) 2022-11-15
US9589992B2 (en) 2017-03-07
US9741747B2 (en) 2017-08-22
KR20160082797A (ko) 2016-07-11
US20170141129A1 (en) 2017-05-18
US20160190119A1 (en) 2016-06-30
CN105741684A (zh) 2016-07-06
DE102015115994A1 (de) 2016-06-30
KR102246382B1 (ko) 2021-04-30
CN105741684B (zh) 2019-02-01

Similar Documents

Publication Publication Date Title
CN105741684B (zh) 包括防静电图案的显示面板以及具有该显示面板的显示装置
US9524064B2 (en) Display device with integrated touch screen
US9280947B2 (en) Display device
CN105404063B (zh) 用于显示装置的驱动印刷电路板以及具有其的显示装置
KR101500680B1 (ko) 표시 장치
US6839097B2 (en) Liquid crystal display with electrostatic protection circuits
US9406271B2 (en) Liquid crystal display device with gate-in-panel structure
US9195103B2 (en) Display device
US11178779B2 (en) Display device
CN105954899A (zh) 液晶显示面板以及液晶显示器
KR102005498B1 (ko) 박막 트랜지스터 기판 및 그것을 포함하는 액정 표시 장치
CN106293209A (zh) 一种集成触控显示面板及其触控显示设备
US10332440B2 (en) Display device
CN108267904B (zh) 显示面板
CN109765736A (zh) 显示面板
KR20190044948A (ko) 표시패널 및 표시장치
KR20170026781A (ko) 표시장치 및 표시패널
CN107068046A (zh) 显示面板及显示装置
US20120133852A1 (en) Liquid crystal display apparatus and array substrate thereof
KR20180025533A (ko) 표시장치
KR101621560B1 (ko) 액정표시장치 테스트 패턴
KR102291361B1 (ko) 정전기 방지 패턴을 포함하는 표시패널 및 이를 포함하는 표시장치
KR102662960B1 (ko) 면적이 감소된 연성필름 및 이를 구비한 표시장치
JP6164554B2 (ja) 表示装置
US20240105736A1 (en) Array substrate and method of manufacturing the same, pixel driving method, and display panel

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant