DE102010004314A1 - Leistungsverstärker - Google Patents
Leistungsverstärker Download PDFInfo
- Publication number
- DE102010004314A1 DE102010004314A1 DE102010004314A DE102010004314A DE102010004314A1 DE 102010004314 A1 DE102010004314 A1 DE 102010004314A1 DE 102010004314 A DE102010004314 A DE 102010004314A DE 102010004314 A DE102010004314 A DE 102010004314A DE 102010004314 A1 DE102010004314 A1 DE 102010004314A1
- Authority
- DE
- Germany
- Prior art keywords
- field effect
- effect transistor
- preceding stage
- gate
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000005669 field effect Effects 0.000 claims abstract description 34
- 239000000758 substrate Substances 0.000 claims abstract description 17
- 230000003321 amplification Effects 0.000 claims abstract description 13
- 238000003199 nucleic acid amplification method Methods 0.000 claims abstract description 13
- 239000003990 capacitor Substances 0.000 claims abstract description 10
- 239000004065 semiconductor Substances 0.000 claims abstract description 10
- 230000003014 reinforcing effect Effects 0.000 claims description 6
- 238000010586 diagram Methods 0.000 description 28
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 11
- 238000000034 method Methods 0.000 description 8
- 230000003595 spectral effect Effects 0.000 description 4
- 230000005540 biological transmission Effects 0.000 description 3
- 230000001151 other effect Effects 0.000 description 3
- 241001125929 Trisopterus luscus Species 0.000 description 2
- 230000000295 complement effect Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 230000002787 reinforcement Effects 0.000 description 2
- BUHVIAUBTBOHAG-FOYDDCNASA-N (2r,3r,4s,5r)-2-[6-[[2-(3,5-dimethoxyphenyl)-2-(2-methylphenyl)ethyl]amino]purin-9-yl]-5-(hydroxymethyl)oxolane-3,4-diol Chemical compound COC1=CC(OC)=CC(C(CNC=2C=3N=CN(C=3N=CN=2)[C@H]2[C@@H]([C@H](O)[C@@H](CO)O2)O)C=2C(=CC=CC=2)C)=C1 BUHVIAUBTBOHAG-FOYDDCNASA-N 0.000 description 1
- 230000034303 cell budding Effects 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 230000035945 sensitivity Effects 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/778—Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/06—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
- H01L27/0605—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits made of compound material, e.g. AIIIBV
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/06—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
- H01L27/0611—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region
- H01L27/0617—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type
- H01L27/0623—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type in combination with bipolar transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/08—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/0821—Collector regions of bipolar transistors
- H01L29/0826—Pedestal collectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/70—Bipolar devices
- H01L29/72—Transistor-type devices, i.e. able to continuously respond to applied control signals
- H01L29/73—Bipolar junction transistors
- H01L29/737—Hetero-junction transistors
- H01L29/7371—Vertical transistors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/189—High-frequency amplifiers, e.g. radio frequency amplifiers
- H03F3/19—High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only
- H03F3/195—High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only in integrated circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/12—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/16—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
- H01L29/161—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table including two or more of the elements provided for in group H01L29/16, e.g. alloys
- H01L29/165—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table including two or more of the elements provided for in group H01L29/16, e.g. alloys in different semiconductor regions, e.g. heterojunctions
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/18—Indexing scheme relating to amplifiers the bias of the gate of a FET being controlled by a control signal
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/411—Indexing scheme relating to amplifiers the output amplifying stage of an amplifier comprising two power stages
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Ceramic Engineering (AREA)
- Amplifiers (AREA)
Abstract
Ein Leistungsverstärker der vorliegenden Erfindung enthält ein Halbleitersubstrat. Eine Verstärkungsvorrichtung einer vorangehenden Stufe auf dem Halbleitersubstrat verstärkt ein Eingangssignal. Eine Verstärkungsvorrichtung einer folgenden Stufe auf dem Halbleitersubstrat verstärkt ein Ausgangssignal von der Verstärkungsvorrichtung der vorangehenden Stufe. Eine Vorspannungsschaltung einer vorangehenden Stufe liefert Vorspannungsströme an einen Eingangsanschluss der Verstärkungsvorrichtung der vorangehenden Stufe. Eine Vorspannungsschaltung einer folgenden Stufe liefert Vorspannungsströme an einen Eingangsanschluss der Verstärkungsvorrichtung der folgenden Stufe. Eine Zwischenstufenanpassschaltung ist zwischen einem Ausgangsanschluss der Verstärkungsvorrichtung der vorangehenden Stufe und dem Eingangsanschluss der Verstärkungsvorrichtung der folgenden Stufe geschaltet. Die Verstärkungsvorrichtung der vorangehenden Stufe weist einen ersten Feldeffekttransistor vom Anreicherungsmodus oder Verarmungsmodus auf. Die Verstärkungsvorrichtung der folgenden Stufe weist einen Bipolartransistor eines Heteroübergangs auf. Die Zwischenstufenanpassschaltung weist einen Kondensator auf, der galvanisch den Ausgangsanschluss der Verstärkungsvorrichtung der vorangehenden Stufe und den Eingangsanschluss der Verstärkungsvorrichtung der folgenden Stufe trennt.
Description
- Die vorliegende Erfindung bezieht sich auf einen Leistungsverstarker, der durch einen BiFET-Prozess gebildet ist, und genauer auf einen Leistungsverstärker, der äquivalente Leistungseigenschaften eines HBT-(bipolarer Transistor vom Heteroübergang)Leistungsverstärker realisieren kann, während niedrige Rauscheigenschaften erhalten werden.
- GaAs-FET-(Feldeffekttransistor)Leistungsverstärker weisen eine negative Schwellenspannung auf und weisen daher einen Nachteil auf, dass eine negative Gatevorspannung benötigt wird. Dagegen benötigen GaAs-HBT(bipolarer Transistor vom Heteroübergang)Leistungsverstärker keine negative Gatevorspannung, sie können einen Betrieb mit einer einzelnen Leistungsversorgung ausführen und weisen gleichförmigere Vorrichtungseigenschaften im Vergleich mit FET-Leistungsverstärkern auf. Aus diesem Grund ist die Benutzung von GaAs-HBT-Leistungsvertärkern in tragbaren CDMA-(Codemultiflex-Vielfachzugriff)Telefonen, drahtlosen LAN-(lokale Netzwerke)Vorrichtungen usw. deutlich vergrößert worden.
- Ein BiFET-Prozess zum Herstellen eines FET zusammen mit einem HBT auf einem einzelnen Substrat ist kürzlich auf Produkte angewendet worden. Gewöhnlicherweise werden in einem GaAs-BiFET-Prozess ein HBT und ein FET vom Verarmungsmodus (der normalerweise ein ist) auf einem einzelnen Substrat angebracht. Weiter wurde ein Prozess, bei dem ein FET vom Anreicherungsmodus (der normalerweise aus ist) zusätzlich zu einem HBT und einem FET vom Verarmungsmodus auf einem einzelnen Substrathergestellt wird, kürzlich bei einer wissenschaftlichen Gesellschaft berichtet (IEEE: Radio Frequency Integrated Circuits Symposium 2008).
-
13 ist ein Schaltbild, das einen HBT-Leistungsverstärker zeigt. Dieser Leistungsverstärker ist ein Zweistufenverstärker. Eine Verstärkungsvorrichtung Q1 einer vorangehenden Stufe und eine Verstärkungsvorrichtung Q2 einer folgenden Stufe sind HBTs. Bias1 und Bias2 bezeichnen Vorspannungsschaltungen zum entsprechenden Liefern von Vorspannungsströmen zu den Basen von Q1 und Q2. IN bezeichnet einen RF-Signaleingangsanschluss. OUT bezeichnet einen RF-Signalausgangsanschluss. R1 bis R4 bezeichnen Widerstände. C1 bis C10 bezeichnen Kondensatoren. L1 und L2 bezeichnen Induktoren. L3 bis L8 bezeichnen Leitungen mit speziellen elektrischen Längen, die als Induktoren funktionieren. Vc1 und Vc2 bezeichnen entsprechend Leistungsanschlüsse von Q1 und Q2. Vcb bezeichnet einen Leistungsanschluss von Bias1 und Bias2. Vref bezeichnet einen Anschluss, an den eine Referenzspannung für Bias1 und Bias2 extern angelegt wird. -
14 ist ein Schaltbild, das eine Verstärkungsvorrichtung einer folgenden Stufe und eine Vorspannungsschaltung einer folgenden Stufe zeigt. Qb1 bis Qb5 bezeichnen GaAs-HBTs. Rb1 bis Rb6 bezeichnen Widerstände. Die Vorspannungsschaltung der folgenden Stufe Bias2 ist eine Emitterfolgerschaltung und liefert eine Spannung an eine Basis von Q2 gemäß der Referenzspannung. Eine RF-Signaleingabe von einem Anschluss RFin wird an die Basis von Q2 über C4 als eine Eingangsanpassschaltung eingegeben. Die verstärkten RF-Signale werden von dem Kollektor des Q2 zu dem Anschluss RFout ausgegeben. Die Bias2 ist so tätig, dass konstant der Leerlaufstrom Ictq2 durch Q2 (der Vorspannungsstrom, wenn kein RF-Signal eingegeben wird) und Variieren der Temperatur aufrechterhalten wird. Die Schaltungsaufbauten der Verstärkungsvorrichtung Q1 der vorangehenden Stufe und der Vorspannungsschaltung Bias1 der vorangehenden Stufe sind auch die gleichen. -
15 ist ein Diagramm, das die Eingangs-Ausgangseigenschaften des in13 gezeigten Leistungsverstärkers zeigt. Wenn die Eingangsleistung Pin zunimmt, bleibt der Leerlaufstrom Ictg2 konstant, aber die Ausgangsleistung Pout und der Korrekturstrom Ic2 nehmen zu. Aus der Tatsache, dass die Leistungsverstärkung Gp im Wesentlichen konstant ist, ist bekannt, dass der Leistungsverstärker verzerrungsfrei und linear Signale wie W-CDMA verstärken kann, worin die Amplitude der modulierten Signale augenblicklich deutlich variieren. -
16 ist ein Blockschaltbild, das eine W/N-(Breitband/Schmalband)-CDMA-Anschlussmaschine zeigt, die HBT-Leistungsverstärker benutzt. Ein BPF (Bandpassfilter), das in einer Stufe vor dem Leistungsverstärker vorgesehen ist, entfernt Rauschsignale ungleich dem Ausgangssignalband des RF/IF-LSI. -
17 ist ein Diagramm, das eine Spektralwellenform an dem in16 gezeigten Anschluss PAIN zeigt. -
18 ist ein Diagramm, das eine Spektralwellenform an dem in16 gezeigten Anschluss OUT zeigt. Hier wird Band1 (mit einer Sendebandfrequenz von 1920 bis 1980 MHz und einer Empfangsbandfrequenz von 2100 bis 2160 MHz) des W-CDMA als ein Beispiel benutzt. Der Empfangskanal für ein gesendetes Signal von 1950 MHz ist 2130 MHz. Wie jedoch in17 gezeigt ist, ist der Rauschpegel der Empfangsbandfrequenz an dem Anschluss PAIN auf den Rauschpegel der natürlich Welt (–174 dBm/Hz) durch das BPF verringert. Wenn dieses Signal für den Leistungsverstärker vorgesehen wird, werden die Signale in der Sendebandfrequenz und der Empfangsbandfrequenz im Wesentlichen gleichförmig verstärkt, und ein Hauptsignal fo wird von Pin bis Pout verstärkt. In diesem Fall sind die Frequenzeigenschaften der Leistungsverstärkung des Leistungsverstärkers praktisch gleichförmig nahe fo, wodurch Rauschen in der Empfangsbandfrequenz ebenfalls verstärkt wird, so dass im Wesentlichen die gleiche Verstärkung wie die Verstärkung erhalten wird, die nahe fo erhalten wird. Das Hauptsignal fo ist moduliert, daher weist die Wellenform einen dicken Schwanz auf, wie in18 gezeigt ist. - Wenn der Leistungsverstärker Verstärkungstätigkeiten ausführt, wird Rauschen nahe der Gleichspannung mit der zweiten Harmonischen des Leistungsverstärkers gemischt, wodurch es aufwärts gewandelt wird zu der Nachbarschaft des Hauptsignals fo. Dieses wird zu dem Rauschen der Empfangsbandfrequenz addiert. Als Resultat nimmt das Rauschen der Empfangsbandfrequenz zu, wie in
18 gezeigt ist. Mehrere Dekaden von dB dieses Rauschens werden in der Empfangsbandfrequenz durch einen Duplexer (ein Filter, das die Sendebandfrequenz und die Empfangsbandfrequenz teilt) unterdrückt, der in der folgenden Stufe des Leistungsverstärkers vorgesehen ist. Das leckende Rauschen wird jedoch direkt zu dem Niederrauschenverstärker in dem Empfänger eingege ben, so dass die Empfangsempfindlichkeit verschlechtert wird. Es ist bei der W-CDMA-Anschlussmaschine notwendig, dass der Rauschpegel der Empfangsbandfrequenz des Ausgangs des Leistungsverstärkers auf ungefähr –135 bis –140 dBm/Hz unterdrückt wird. - Im Allgemeinen sind die folgenden Wege bei der Verringerung von Rauschen in der Empfangsbandfrequenz während der Leistungsverstärkungstätigkeit wirksam:
- i) Verringern der Verstärkung des Leistungsverstärkers;
- ii) Verringern der Rauschfigur/Rauschzahl (NF) des Leistungsverstärkers in der Empfangsbandfrequenz;
- iii) Unterdrücken des Aufwärtswandelbetrags des Gleichstromrauschens; und
- iv) Verringern des Rauschens, das von der Vorspannungsschaltung in die Verstärkerstufe des HBT-Verstärkers fließt.
- In den HBTs wird jedoch starkes Schrotsrauschen erzeugt, wenn Ladungsträgertransport über pn-Übergänge stattfindet. Daher weisen die HBTs große Rauschfiguren im Vergleich mit FETs wie MOS-FETs (Metalloxidhalbleiter FETs) und HEMTs (Transistoren mit hoher Elektronenmobilität) auf. Als Resultat weisen HBT-Leistungsverstärker allgemein ein höheres Empfangsbandfrequenzrauschen im Vergleich mit FET-Leistungsverstärkern auf, die die gleiche Verstärkung und die gleiche Ausgangsleistung aufweisen. Im Vergleich mit den FETs können jedoch die HBTs mit einer hohen Ausbeute hergestellt werden, und sie weisen hohe Leistungsdichten auf. Daher kann die Chipgröße der HBTs verringert werden, wenn ihre Ausgangspegel nicht durch die Wärme beeinflusst werden. Als Resultat werden gegenwärtig HBT-Leistungsverstärker in vielen tragbaren Anschlüssen benutzt.
- Im Hinblick auf das oben beschriebene Problem ist es eine Aufgabe der vorliegenden Erfindung, einen Leistungsverstärker vorzusehen, der äquivalente Leistungseigenschaften eines HBT-Leistungsverstärkers realisieren kann und niedrige Rauscheigenschaften erzielen kann.
- Diese Aufgabe wird gelöst durch einen Leistungsverstärker nach Anspruch 1.
- Gemäß einem Aspekt der vorliegenden Erfindung ist ein Leistungsverstärker vorgesehen. Der Leistungsverstärker weist ein Halbleitersubstrat auf. Eine Verstärkungsvorrichtung einer vorangehenden Stufe auf dem Halbleitersubstrat verstärkt ein Eingangssignal. Eine Verstärkungsvorrichtung einer folgenden Stufe auf diesem Halbleitersubstrat verstärkt ein Ausgangssignal der Verstärkungsvorrichtung der vorangehenden Stufe. Eine Vorspannungsschaltung der vorangehenden Stufe liefert Vorspannungsströme an einen Eingangsanschluss der Verstärkungsvorrichtung der vorangehenden Stufe. Eine Vorspannungsschaltung einer folgenden Stufe liefert Vorspannungsströme zu einem Eingangsanschluss der Verstärkungsvorrichtung der folgenden Stufe. Eine Zwischenstufenanpassungsschaltung ist zwischen einen Ausgangsanschluss der Verstärkungsvorrichtung der vorangehenden Stufe und den Eingangsanschluss der Verstärkungsvorrichtung der folgenden Stufe geschaltet. Die Verstärkungsvorrichtung der vorangehenden Stufe weist einen ersten Feldeffekttransistor eines Anreicherungsmodus oder eines Verarmungsmodus auf. Die Verstärkungsvorrichtung der folgenden Stufe weist einen Bipolartransistor mit Heteroübergang auf. Die Zwischenstufenanpassungsschaltung weist einen Kondensator auf, der galvanisch den Ausgangsanschluss der Verstärkungsvorrichtung der vorangehenden Stufe und den Eingangsanschluss der Verstärkungsvorrichtung der folgenden Stufe teilt.
- Die vorliegende Erfindung macht es möglich, äquivalente Leistungseigenschaften eines HBT-Leistungsverstärkers mit niedrigen Rauscheigenschaften zu realisieren.
- Weitere Aufgaben, Merkmale und Vorteile der Erfindung werden vollständiger aus der folgenden Beschreibung anhand der Figuren ersichtlich. Von den Figuren zeigen:
-
1 ein Schaltbild, das einen Leistungsverstärker gemäß der ersten Ausführungsform zeigt; -
2 ein Schaltbild, das eine Verstärkungsvorrichtung einer vorangehenden Stufe und eine Vorspannungsschaltung einer vorangehenden Stufe gemäß der ersten Ausführungsform zeigt; -
3 eine Schnittansicht, die einen Leistungsverstärker gemäß der ersten Ausführungsform zeigt; -
4 ein Schaltbild, das eine Verstärkungsvorrichtung einer vorangehenden Stufe und eine Vorspannungsschaltung einer vorangehenden Stufe gemäß einer zweiten Ausführungsform zeigt; -
5 ein Schaltbild, das eine Verstärkungsvorrichtung einer vorangehenden Stufe und eine Vorspannungsschaltung einer vorangehenden Stufe gemäß einer dritten Ausführungsform zeigt; -
6 ein Blockschaltbild, das eine Erzeugungsschaltung einer negativen Spannung gemäß der dritten Ausführungsform zeigt; -
7 ein Schaltbild, dass eine Pegelsteuerschaltung zeigt, die in der Erzeugerschaltung der negativen Spannung gemäß einer dritten Ausführungsform benutzt wird; -
8 ein Bild, das eine Erzeugerschaltung einer Referenzspannung gemäß der dritten Ausführungsform zeigt; -
9 ein Diagramm, das Ids-Vds-Eigenschaften eines FETs vom Verarmungsmodus zeigt; -
10 ein Diagramm, das die Ids-Vds-Eigenschaften eines FETs vom Anreicherungsmodus zeigt; -
11 ein Diagramm, das die Igs/gm-Vgs-Eigenschaften eines FETs vom Verarmungsmodus und eines FETs vom Anreicherungsmodus zeigt; -
12 ein Schaltbild, das eine Verstärkungsvorrichtung einer vorangehenden Stufe und eine Vorspannungsschaltung einer vorangehenden Stufe gemäß einer vierten Ausführungsform zeigt; -
13 ein Schaltbild, das einen HBT-Leistungsverstärker zeigt; -
14 ein Schaltbild, das eine Verstärkungsvorrichtung einer folgenden Stufe und eine Vorspannungsschaltung einer folgenden Stufe zeigt; -
15 ein Bild, das Eingangs-/Ausgangs-Eigenschaften des in13 gezeigten Leistungsverstärkers zeigt; -
16 ein Blockschaltbild, das eine W/N-(Breitband-/Schmalband)CDMA-Anschlussmaschine zeigt, die HBT-Leistungsverstärker benutzt; -
17 ein Bild, das eine Spektralwellenform an dem in16 gezeigten Anschluss PAIN zeigt; und -
18 ein Bild, das eine Spektralwellenform an dem in16 gezeigten Anschluss OUT zeigt. - Erste Ausführungsform
-
1 ist ein Schaltbild, das einen Leistungsverstärker gemäß einer ersten Ausführungsform zeigt. Dieser Leistungsverstärker ist ein Zwei-Stufen-Verstärker, der durch einen BiFET-Prozess zum Herstellen eines FET, zusammen mit HBTs, auf einem einzelnen Substrat gebildet ist. - Das Gebiet innerhalb des Rahmens mit gestrichelter Linie ist ein GaAs-Chip, und andere Schaltungselemente sind aus Chipteilen und Verdrahtungen zusammengesetzt, die auf einem Modulsubstrat gebildet sind. Eine Verstärkungsvorrichtung Fe1 einer vorangehenden Stufe, die ein Eingangssignal verstärkt, und eine Verstärkungsvorrichtung Q2 einer folgenden Stufe, die ein Ausgangssignal von Fe1 verstärkt, sind auf einem einzelnen GaAs-Substrat gebildet. Fe1 bezeichnet einen FET vom Anreicherungsmodus (HEMT). Q2 bezeichnet einen HBT.
- Bias1 bezeichnet eine Vorspannungsschaltung einer vorangehenden Stufe, die Vorspannungsströme für das Gate von Fe1 vorsieht. Bias2 bezeichnet eine Vorspannungsschaltung einer folgenden Stufe, die Vorspannungsströme für die Basis von Q2 vorsieht. Der Schaltungsaufbau von Bias2 ist der gleiche wie der in
14 gezeigte Schaltungsaufbau. IN bezeichnet einen RF-Signaleingangsanschluss. OUT bezeichnet einen RF-Signalausgangsanschluss. R2 bis R4 bezeichnen Widerstände. C1 bis C10 bezeichnen Kondensatoren. L1 und L2 bezeichnen Induktoren. L3 bis L8 bezeichnen Leitungen mit speziellen elektrischen Längen, die als Induktoren funktionieren. Vc1 bezeichnet einen Leistungsanschluss von Fe1. Vc2 bezeichnet einen Leistungsanschluss von Q2. Vcb bezeichnet Leistungsanschlüsse von Bias1 und Bias2. Vref bezeichnet einen Anschluss, an den eine Referenzspannurig für Bias1 und Bias2 extern angelegt wird. In vielen Fällen beträgt die Referenzspannung für HBT ungefähr 2,8 bis 2,9 V. - C3, C4 und L2 bilden eine Zwischenstufenanpassschaltung, die zwischen den Drain von Fe1 und der Basis von Q2 geschaltet ist. Heutzutage wirken in vielen Fällen C1, C2 und L1 als Eingangsan passschaltung und C3, C4 und L2 wirken als Zwischenstufenanpassschaltung, die ebenfalls auf den GaAs-Chip integriert sind.
-
2 ist ein Schaltbild, das eine Verstärkungsvorrichtung einer vorangehenden Stufe und eine Vorspannungsschaltung einer vorangehenden Stufe gemäß der ersten Ausführungsform zeigt. Fe2 und Fe3 bezeichnen FETs vom Anreicherungsmodus. Rbb1 und Rbb2 bezeichnen Widerstände. Das Gate von Fe2 ist mit dem Anschluss Vref über Rbb1 verbunden. Eine Referenzspannung wird an das Gate von Fe2 geliefert. Der Drain von Fe2 ist mit einer Leistungsversorgung über den Anschluss Vcb verbunden. Die Source von Fe3 liegt auf Masse. Das Gate und der Drain von Fe3 sind mit der Source von Fe2 über Rbb2 und das Gate von Fe1 über R3 verbunden. -
3 ist eine Schnittansicht, die einen Leistungsverstärker gemäß der ersten Ausführungsform zeigt. Der HBT, der als Verstärkungsvorrichtung der vorangehenden Stufe wirkt, und der HEMT, der als eine Verstärkungsvorrichtung der folgenden Stufe wirkt, sind auf einem einzelnen GaAs-Substrat gebildet. Der HBT enthält eine Sub-Kollektorschicht12 , eine Kollektorschicht14 , eine Basisschicht16 , eine Emitterschicht18 und eine Emitterkontaktschicht20 , die sequentiell auf dem GaAs-Substrat10 gebildet sind. Eine Kollektorelektrode22 ist mit der Sub-Kollektorschicht12 verbunden. Eine Basiselektrode ist mit der Basisschicht16 verbunden. Eine Emitterelektrode26 ist mit der Emitterkontaktschicht20 verbunden. Der HEMT enthält eine Gateelektrode28 , eine Sourceschicht30 und eine Drainschicht32 , die auf beiden Seiten der Gateelektrode28 angeordnet sind. Eine Sourceelektrode34 ist mit der Sourceschicht30 verbunden. Eine Drainelektrode36 ist mit der Drainschicht32 verbunden. - Wie oben beschrieben wurde, wird bei dieser Ausführungsform ein FET vom Anreicherungsmodus (HEMT), der bevorzugte Rauscheigenschaften aufweist, als eine Verstärkungsvorrichtung der vorangehenden Stufe benutzt, und ein HBT, der eine hohe Leistungsdichte aufweist, wird als eine Verstärkungsvorrichtung der folgenden Stufe benutzt. Hierdurch können äquivalente Leistungseigenschaften (eine Ausgangsleistung, eine Leistungsverstärkung, Effektivität und Störungen) des in
13 gezeigten HBT-Leistungsverstärkers, der HBTs als Verstärkungsvorrichtungen der vorangehenden Stufe und der folgenden Stufe aufweist, realisiert werden, und niedrige Rauscheigenschaften, die Merkmale des HEMT sind, können erzielt werden. - Zum Beispiel beträgt in dem Fall der Verstärkungsvorrichtung der vorangehenden Stufe (HBT) und der Vorspannungsschaltung der vorangehenden Stufe, wie in
13 gezeigt ist, die Rauschfigur in dem 2 GHz-Band ungefähr 4 dB oder mehr (nur der HBT weist die Rauschfigur von 2 dB oder mehr auf). Andererseits kann in dem Fall der Verstärkungsvorrichtung der vorangehenden Stufe (HEMT) und der Vorspannungsschaltung der vorangehenden Stufe gemäß dieser Ausführungsform die Rauschfigur in dem 2 GHz-Band auf ungefähr 2 dB oder weniger reduziert werden. Als Resultat kann der Leistungsverstärker gemäß dieser Ausführungsform das Empfangsbandfrequenzrauschen auf 2 dB reduzieren im Vergleich mit dem HBT-Leistungsverstärker, wie er in13 gezeigt ist. - Im Hinblick auf die Fluktuationen der Herstellungsbedingungen muss die Schwellenspannung des HEMT im Anreicherungsmodus ungefähr + 0,15 V oder mehr sein, so dass ausreichend der Leckstrom während das Abschaltens des Verstärkers unterdrückt wird (den gesamten Leckstrom von ungefähr 10 μA oder weniger unterdrücken, wenn 3,4 V an die Anschlüsse Vcb, Vc1, Vc2 angelegt wird und die Spannung des Anschlusses Vref auf 0 V gesetzt ist). Im Fall des GaAs-HEMT ist der Übergang des Gates ein Schottky-Übergang (manchmal ein pn-Übergang), dadurch ist eine maximale Gatespannung auf ungefähr 0,7–0,8 V begrenzt (ungefähr 1,1–1,2 V in dem Fall des pn-Übergangs). Wenn daher die Schwellenspannung zu hoch gesetzt wird für übermäßiges Unterdrücken des Leckstroms, wird der effektive Gatespannungsbereich (0,8–0,15 V) schmaler, so dass es schwierig wird, die große Stromamplitude zu erzielen, daher wird die Ausgangsleistung des einzelnen Transistors schlecht. Wenn der Schwellenwert des FET im Anreicherungsmodus im Hinblick auf diese Sache eingestellt wird, kann der Leckstrom gleich zu dem HBT-Leistungsverstärker reduziert werden, und äquivalent Leistungseigenschaften (eine Ausgangsleistung, eine Leistungsverstärkung, Effektivität und Störungen) des HBT-Leistungsverstärkers können erzielt werden.
- Der Leistungsverstärker gemäß dieser Ausführungsform enthält eine Zwischenstufenanpassschaltung mit Kondensatoren C3, C4, die galvanisch den Drain der Verstärkungsvorrichtung Fe1 der vorangehenden Stufe und die Basis der Verstärkungsvorrichtung Q2 der folgenden Stufe trennen, im Gegensatz zu der Schaltung, in der der Elektrodenanschluss des HEMT direkt gleichstrommäßig mit dem Elektrodenanschluss des HBT verbunden ist (siehe z. B.
JP 2006-278 544 A JP 2007-194 412 A JP 62-242 419 A JP 9-246 877 A - Die Vorspannungsschaltung Bias1 der vorangehenden Stufe gemäß dieser Ausführungsform ist die in
2 gezeigte Stromspiegel schaltung und einfacher als die in14 gezeigte Schaltung. Selbst wenn daher der HEMT, der eine niedrigere Leistungsdichte als der HBT aufweist, als die Verstärkungsvorrichtung der vorangehenden Stufe benutzt wird, können äquivalente Leistungseigenschaften mit einer sehr kleinen Zunahme der gesamten Chipgröße im Vergleich mit dem HBT-Leistungsverstärker realisiert werden. - Bei dieser Ausführungsform sind, wie in
3 gezeigt ist, die Sub-Kollektorschicht12 des HBT und die Sourceschicht30 und die Drainschicht32 des HEMT entsprechend in verschiedenen Epitaxialschichten gebildet, und der HBT ist über dem HEMT gebildet. Die Source- und Drainschicht des HEMT und der Sub-Kollektorschicht des HBT können in einer gemeinsamen Schicht gebildet werden (siehe z. B.US-Patent 7,015,519 B2 ). Daher können die Herstellungskosten des Wavers reduziert werden. Der HEMT kann auf dem HBT gebildet werden (siehe z. B.JP 2006-228 784 A JP 2009-16 597 A - Bei der in
2 gezeigten Vorspannungsschaltung Bias1 kann ein geeigneter Kondensator zwischen dem Gate (Drain) von Fe2 und einem Massepunkt geschaltet werden. Daher kann eine stabilere Leistungsverstärkungstätigkeit realisiert werden. - Zweite Ausführungsform
-
4 ist ein Schaltbild, das eine Verstärkungsvorrichtung einer vorangehenden Stufe und eine Vorspannungsschaltung einer vorangehenden Stufe gemäß einer zweiten Ausführungsform zeigt. Rbb3 bezeichnet einen Widerstand. Cc1 bezeichnet einen Kondensa tor. Fe4 bezeichnet einen FET vom Anreicherungsmodus (HEMT). Alle anderen Komponenten sind ähnlich zu jenen, die in Zusammenhang mit der ersten Ausführungsform beschrieben sind. - Die Verstärkungsvorrichtung der vorangehenden Stufe weist einen Kaskadenaufbau auf, der nicht nur Fe1, sondern auch Fe4 enthält. Die Source von Fe4 ist mit dem Drain von Fe1 verbunden. Als Resultat unterscheiden sich die Komponenten der Vorspannungsschaltung der vorangehenden Stufe auch etwas. Das Gate und der Drain von Fe3 sind mit der Source von Fe2 über Rbb2 und Rbb3 verbunden, sind mit dem Gate Fe4 über Rbb2 verbunden und sind mit dem Gate von Fe1 über R3 verbunden. Cc1 ist zwischen das Gate Fe4 und einen Massepunkt geschaltet.
- Da die Verstärkungsvorrichtung der vorangehenden Stufe in einem Kaskadenaufbau gebildet ist, kann ein höherer Gewinn als bei der ersten Ausführungsform erzielt werden. Eine Zunahme in der Source-Drain-Spannung Vds durch Stapeln von FETs vergrößert die minimale Betriebsspannung der Drainspannung, die an den Anschluss Vc1 angelegt wird. Andere Effekte ähnlich zu jenen der ersten Ausführungsform können erzielt werden.
- Dritte Ausführungsform
-
5 ist ein Schaltbild, das eine Verstärkungsvorrichtung einer vorangehenden Stufe und eine Vorspannungsschaltung einer vorangehenden Stufe gemäß einer dritten Ausführungsform zeigt. Fe5 und Fe6 bezeichnen FETs vom Anreicherungsmodus (HEMTs). Rs1 und Rs3 bezeichnen Widerstände. Ven bezeichnet einen Freigabeanschluss der Schaltung.38 bezeichnet eine Erzeugerschaltung einer negativen Spannung.40 bezeichnet eine Pegelsteuerschaltung. Fd1 bezeichnet einen FET vom Verarmungsmodus (HEMT). Vss be zeichnet eine erzeugte negative Spannung. Alle anderen Komponenten sind ähnlich zu jenen, die in Zusammenhang mit der ersten Ausführungsform beschrieben worden sind. - Der Fd1 des Verarmungsmodus wird als die Verstärkungsvorrichtung der vorangehenden Stufe anstelle von Fe1 gemäß der ersten Ausführungsform benutzt. Fe5 schaltet, ob der Drain von Fd1 mit dem Anschluss Vc1 (Leistungsquelle) oder nicht verbunden ist, in Abhängigkeit von dem Freigabesignal, das an den Anschluss Ven angelegt ist.
- Die Vorspannungsschaltung der vorangehenden Stufe enthält eine Erzeugerschaltung
38 einer negativen Spannung, eine Pegelsteuerschaltung40 , einen Fe6 und einen Rs2. Die Erzeugerschaltung38 der negativen Spannung und die Pegelsteuerschaltung40 sind durch einen BiFET-Prozess, unter Benutzung der FETs des Anreicherungsmodus oder des Verarmungsmodus, gebildet. - Da die negative Spannung als die Gatevorspannung des FET Fd1 des Verarmungsmodus benötigt wird, erzeugt die Erzeugerschaltung
38 der negativen Spannung Vss. Die Pegelsteuerschaltung40 wandelt die negative Spannung Vss in einen gewünschten Pegel als Reaktion auf die Referenzspannung um und gibt die umgewandelte negative Spannung an das Gate von Fd1 über R3 aus. Als Resultat wird Fd1 durch einen geeigneten Leerlaufstrom vorgespannt. - Fe6 schaltet, ob die Erzeugerschaltung
38 der negativen Spannung und die Pegelsteuerschaltung40 mit dem Anschluss Vcb (Leistungsquelle) oder nicht verbunden sind, in Abhängigkeit von dem Freigabesignal, das an den Anschluss Ven angelegt ist. Zum Beispiel wird die an den Anschluss Ven angelegte Spannung von 0 V zu Vdd geändert, die Erzeugerschaltung38 der negativen Spannung und die Pegelsteuerschaltung40 können den Betrieb starten. -
6 ist ein Blockschaltbild, das eine Erzeugerschaltung einer negativen Spannung gemäß der dritten Ausführungsform zeigt.42 bezeichnet einen Oszillator oder einen externen Eingangssignalpuffer.44a und44b bezeichnen Treiberschaltungen, die Ausgaben des Oszillators oder des externen Eingangssignalpuffers42 auf eine gewünschte Spannungsamplitude verstärken.46a und46b bezeichnen Ladungspumpenschaltungen. Die Ausgangsspannung Vout1 und Vout2 des Oszillators oder des externen Eingangssignalpuffers42 sind in einer komplementären Beziehung. Die Ladungspumpenschalten46a ,46b sind komplementär tätig. -
7 ist ein Schaltbild, das eine Pegelsteuerschaltung zeigt, die in der Erzeugerschaltung der negativen Spannung gemäß der dritten Ausführungsform benutzt wird. Fd2 bezeichnet einen FET vom Verarmungsmodus (HEMT). FE7 bis FE10 bezeichnen FETs vom Anreicherungsmodus (HEMTs). D1 bis D8 bezeichnen Dioden. R5 bis R7 bezeichnen Widerstände. Vdd bezeichnet ein Leistungsquellenpotential. VTRIM2 bezeichnet einen Referenzspannungsanschluss. Ig3 bezeichnet einen Ausgangsstrom (einen Gatestrom durch Fd1). Ib1, Ib2 und Is2 bezeichnen Zweigströme der Schaltung. Der Anschluss Vg3 ist mit dem Gate von Fd1 über den Widerstand R3 verbunden, wie in5 gezeigt ist. Der Pegel der negativen Spannung, die von dem Anschluss Vg3 ausgegeben wird, wird entsprechend zu der Referenzspannung gesetzt, die an den Anschluss VTRIM2 angelegt ist. -
8 ist ein Bild, das eine Erzeugerschaltung einer Referenzspannung gemäß der dritten Ausführungsform zeigt. Fg3 bis Fg6 bezeichnen FETs vom Verarmungsmodus (HEMTs). Fe11 und Fe12 be zeichnen FETs vom Anreicherungsmodus (HEMTs). Q3 bezeichnet einen HBT. R8 bis R14 bezeichnen Widerstände. Diese Referenzspannungserzeugerschaltung erzeugt eine stabile Referenzspannung (z. B. 2,85 V), die nicht in Bezug auf die Spannung des Anschlusses Vcb steht. -
9 ist ein Diagramm, das die Ids-Vds-Eigenschaften eines FET vom Verarmungsmodus zeigt.10 ist ein Diagramm, das die Ids-Vds-Eigenschaften eines FET vom Anreicherungsmodus zeigt.11 ist ein Diagramm, das die Ids/gm-Vgs-Eigenschaften eines FET vom Verarmungsmodus und eines FET vom Anreicherungsmodus zeigt. Aus diesen Figuren ist bekannt, dass der FET vom Verarmungsmodus eine höhere Stromdichte pro Einheitsgatebreite als die des FET vom Anreicherungsmodus erzielen kann. Bei dieser Ausführungsform wird der FET vom Verarmungsmodus als die Verstärkungsvorrichtung der vorangehenden Stufe benutzt, wodurch die Gatebreite der Verstärkungsvorrichtung der vorangehenden Stufe kleiner sein kann als jene der Schaltungen gemäß der ersten und der zweiten Ausführungsform. Allgemein weist jedoch der FET vom Anreicherungsmodus die höhere gegenseitige Konduktanz gm als die des FET vom Verarmungsmodus auf. - Durch die FETs Fe5 und Fe6 vom Anreicherungsmodus kann der Leckstrom während Ven = 0 V (das Abschalten des Verstärkers) auf den des HBT-Leistungsverstärkers unterdrückt werden. Ungleich den Fällen der ersten und der zweiten Ausführungsform führt der FET vom Anreicherungsmodus keine RF-Verstärkungstätigkeiten aus, dadurch kann seine Gatelänge länger als die von Fd1 sein, somit kann eine stabile positive Schwellenspannung Vth realisiert werden. Andere Effekte, die die gleichen wie jene der ersten Ausführungsform sind, können auch erzielt werden.
- Vierte Ausführungsform
-
12 ist ein Schaltbild, das eine Verstärkungsvorrichtung einer vorangehenden Stufe und eine Vorspannungsschaltung einer vorangehenden Stufe gemäß der vierten Ausführungsform zeigt. Rbb4 und Rbb5 bezeichnen Widerstände. Cc1 bezeichnet einen Kondensator. Fd7 bezeichnet einen FET vom Verarmungsmodus (HEMT). Alle anderen Komponenten sind ähnlich zu jenen, die in Zusammenhang mit de dritten Ausführungsform beschrieben wurden. - Die Verstärkungsvorrichtung der vorangehenden Stufe weist einen Kaskadenaufbau auf, der nicht nur Fd1, sondern auch Fd7 enthält. Die Source von Fd7 ist mit dem Drain von Fd1 verbunden. Fe5 schaltet, ob der Drain Fd7 mit dem Anschluss Vc1 (Leistungsquelle) oder nicht verbunden ist, in Abhängigkeit von dem Freigabesignal, das an den Anschluss Ven angelegt wird. Die Pegelsteuerschaltung
40 wandelt die negative Spannung Vss in einen gewünschten Pegel als Reaktion auf die Referenzspannung um und gibt die umgewandelte negative Spannung an das Gate von Fd1 über R3 und an das Gate von Fd7 über Rbb4 aus. - Da die Verstärkungsvorrichtung der vorangehenden Stufe in einem Kaskadenaufbau gebildet ist, kann ein höherer Gewinn als bei der dritten Ausführungsform erzielt werden. eine Zunahme in der Source-Drain-Spannung Vbs durch Stapeln von FETs erhöht jedoch die minimale Betriebsspannung der Drainspannung, die an den Anschluss Vc1 angelegt wird. Andere Effekte ähnlich zu jenen der dritten Ausführungsform können erzielt werden.
- ZITATE ENTHALTEN IN DER BESCHREIBUNG
- Diese Liste der vom Anmelder aufgeführten Dokumente wurde automatisiert erzeugt und ist ausschließlich zur besseren Information des Lesers aufgenommen. Die Liste ist nicht Bestandteil der deutschen Patent- bzw. Gebrauchsmusteranmeldung. Das DPMA übernimmt keinerlei Haftung für etwaige Fehler oder Auslassungen.
- Zitierte Patentliteratur
-
- - JP 2006-278544 A [0045]
- - JP 2007-194412 A [0045]
- - JP 62-242419 A [0045]
- - JP 9-246877 A [0045]
- - US 7015519 B2 [0047]
- - JP 2006-228784 A [0047]
- - JP 2009-16597 A [0047]
Claims (5)
- Leistungsverstärker mit: einem Halbleitersubstrat (
10 ); einer Verstärkungsvorrichtung (Fd1, Fd7, Fe1, Fe4) einer vorangehenden Stufe auf dem Halbleitersubstrat (10 ), die ein Eingangssignal verstärkt; einer Verstärkungsvorrichtung (Q2) einer folgenden Stufe auf dem Halbleitersubstrat (10 ), die ein Ausgangssignal der Verstärkungsvorrichtung (Fd1, Fd7, Fe1, Fe4) der vorangehenden Stufe verstärkt; einer Vorspannungsschaltung (Bias1) der vorangehenden Stufe, die Vorspannungsströme an einen Eingangsanschluss der Verstärkungsvorrichtung (Fd1, Fd7, Fe1, Fe4) der vorangehenden Stufe liefert; einer Vorspannungsschaltung (Bias2) der folgenden Stufe, die Vorspannungsströme an einen Eingangsanschluss der Verstärkungsvorrichtung (Q2) der folgenden Stufe liefert; und einer Zwischenstufenanpassschaltung (C3, C4), die zwischen einen Ausgangsanschluss der Verstärkungsvorrichtung (Fd1, Fd7, Fe1, Fe4) der vorangehenden Stufe und den Eingangsanschluss der Verstärkungsvorrichtung (Q2) der folgenden Stufe geschaltet ist; worin die Verstärkungsvorrichtung (Fd1, Fd7, Fe1, Fe4) der vorangehenden Stufe einen ersten Feldeffekttransistor (Fd1, Fe1) eines Anreicherungsmodus oder eines Verarmungsmodus aufweist; die Verstärkungsvorrichtung (Q2) der folgenden Stufe einen Bipolartransistor eines Heteroübergangs aufweist; und die Zwischenstufenanpassschaltung (C3, C4) einen Kondensator aufweist, der galvanisch den Ausgangsanschluss der Verstärkungsvorrichtung (Fd1, Fd7, Fe1, Fe4) der vorangehenden Stu fe und den Eingangsanschluss der Verstärkungsvorrichtung (Q2) der folgenden Stufe trennt. - Leistungsverstärker nach Anspruch 1, bei dem der erste Feldeffekttransistor (Fe1) ein Feldeffekttransistor vom Anreicherungsmodus ist; die Vorspannungsschaltung (Bias1) der vorangehenden Stufe aufweist: einen zweiten Feldeffekttransistor (Fe2) vom Anreicherungsmodus mit einem Gate, durch das eine Referenzspannung eingegeben wird, einem Drain, der mit einer Leistungsquelle verbundnen ist, und einer Source; und einen dritten Feldeffekttransistor (Fe3) vom Anreicherungsmodus mit einer Source, die auf Masse liegt, und einem Gate und einem Drain, die mit der Source des zweiten Feldeffekttransistors (Fe2) über einen Transistor (Rbb2) verbunden sind und mit dem Gate des ersten Feldeffekttransistors (Fe1) verbunden sind.
- Leistungsverstärker nach Anspruch 1, bei dem der erste Feldeffekttransistor (Fe1) ein Feldeffekttransistor vom Anreicherungsmodus ist, die Verstärkungsvorrichtung (Fe1, Fe4) der vorangehenden Stufe weiter einen zweiten Feldeffekttransistor (Fe4) vom Anreicherungsmodus enthält, mit einer Source, die mit einem Drain des ersten Feldeffekttransistors (Fe1) verbunden ist, die Vorspannungsschaltung (Bias1) der vorangehenden Stufe aufweist: einen dritten Feldeffekttransistor (Fe2) vom Anreicherungsmodus mit einem Gate, durch das eine Referenzspannung eingegeben wird, einem Drain, der mit einer Leistungsquelle verbunden ist, und einer Source; und einen vierten Feldeffekttransistor (Fe3) vom Anreicherungsmodus mit einer Source, die auf Masse liegt, und einem Gate und einem Drain, die mit der Source des dritten Feldeffekttransistors (Fe2) über einen ersten Widerstand (Rbb2) und einen zweiten Widerstand Rbb3) verbunden sind, mit dem Gate des zweiten Feldeffekttransistors (Fe4) über den ersten Widerstand (Rbb2) verbunden sind und mit dem Gate des ersten Feldeffekttransistors (Fe1) verbunden sind.
- Leistungsverstärker nach Anspruch 1, weiter mit einem zweiten Feldeffekttransistor (Fe5) vom Anreicherungsmodus, der schaltet, ob der Drain des ersten Feldeffekttransistors (Fd1) mit einer Leistungsquelle verbunden ist oder nicht in Abhängigkeit eines Freigabesignals, worin der erste Feldeffekttransistor (Fd1) ein Feldeffekttransistor vom Verarmungsmodus ist, die Vorspannungsschaltung (Bias1) der vorangehenden Stufe aufweist: eine Erzeugerschaltung (
38 ) einer negativen Spannung, die eine negative Spannung erzeugt; eine Pegelsteuerschaltung (40 ), die die negative Spannung in einen gewünschten Pegel als Reaktion auf eine Referenzspannung umwandelt und die umgewandelte negative Spannung an das Gate des ersten Feldeffekttransistors (Fd1) ausgibt; und einen dritten Feldeffekttransistor (Fe6) vom Anreicherungsmodus, der schaltet, ob die Erzeugerschaltung (38 ) der negativen Spannung und die Pegelsteuerschaltung (40 ) mit einer Leistungsquelle verbunden sind oder nicht, in Abhängigkeit von dem Freigabesignal. - Leistungsverstärker nach Anspruch 1, bei dem der erste Feldeffekttransistor (Fd1) ein Feldeffekttransistor vom Verarmungsmodus ist, die Verstärkungsvorrichtung (Fd1, Fd7) der vorangehenden Stufe weiter aufweist: einen zweiten Feldeffekttransistor (Fd7) vom Verarmungsmodus mit einer Source, die mit dem Drain des ersten Feldeffekttransistors (Fd1) verbunden ist; und einen dritten Feldeffekttransistor (Fe5) vom Anreicherungsmodus, der schaltet, ob der Drain des zweiten Feldeffekttransistors (Fd7) mit einer Leistungsquelle verbunden ist oder nicht, in Abhängigkeit von einem Freigabesignal, die Vorspannungsschaltung (Bias1) der vorangehenden Stufe aufweist: eine Erzeugerschaltung (
38 ) einer negativen Spannung, die eine negative Spannung erzeugt; eine Pegelsteuerschaltung (40 ), die die negative Spannung in einen gewünschten Pegel als Reaktion auf eine Referenzspannung umwandelt und die umgewandelte negative Spannung an ein Gate des ersten Feldeffekttransistors (Fd1) und das Gate des zweiten Feldeffekttransistors (Fd7) ausgibt; und einen vierten Feldeffekttransistor (Fe6) vom Anreicherungsmodus, der schaltet, ob die Erzeugerschaltung (38 ) der negativen Spannung und die Pegelsteuerschaltung (40 ) mit einer Leistungsquelle verbunden sind oder nicht in Abhängigkeit von dem Freigabesignal.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009126427A JP2010278521A (ja) | 2009-05-26 | 2009-05-26 | 電力増幅器 |
JP2009-126427 | 2009-05-26 |
Publications (2)
Publication Number | Publication Date |
---|---|
DE102010004314A1 true DE102010004314A1 (de) | 2010-12-02 |
DE102010004314B4 DE102010004314B4 (de) | 2017-02-02 |
Family
ID=43028674
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE102010004314.1A Active DE102010004314B4 (de) | 2009-05-26 | 2010-01-11 | Leistungsverstärker |
Country Status (3)
Country | Link |
---|---|
US (1) | US7928804B2 (de) |
JP (1) | JP2010278521A (de) |
DE (1) | DE102010004314B4 (de) |
Families Citing this family (32)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9105488B2 (en) | 2010-11-04 | 2015-08-11 | Skyworks Solutions, Inc. | Devices and methodologies related to structures having HBT and FET |
JP5640725B2 (ja) | 2010-12-20 | 2014-12-17 | 三菱電機株式会社 | 電力増幅器 |
US8717103B2 (en) | 2010-12-23 | 2014-05-06 | Marvell World Trade Ltd. | Techniques to improve the stress issue in cascode power amplifier design |
KR101767298B1 (ko) | 2011-05-13 | 2017-08-10 | 스카이워크스 솔루션즈, 인코포레이티드 | 파워 증폭기들을 바이어스하기 위한 장치 및 방법들 |
US9679869B2 (en) | 2011-09-02 | 2017-06-13 | Skyworks Solutions, Inc. | Transmission line for high performance radio frequency applications |
US9876478B2 (en) | 2011-11-04 | 2018-01-23 | Skyworks Solutions, Inc. | Apparatus and methods for wide local area network power amplifiers |
KR101767718B1 (ko) | 2011-11-04 | 2017-08-11 | 스카이워크스 솔루션즈, 인코포레이티드 | 전력 증폭기들에 대한 장치 및 방법 |
CN103988424B (zh) | 2011-11-11 | 2017-03-08 | 天工方案公司 | 具有高功率附加效率的倒装芯片线性功率放大器 |
US8666339B2 (en) * | 2012-03-29 | 2014-03-04 | Triquint Semiconductor, Inc. | Radio frequency power amplifier with low dynamic error vector magnitude |
KR101921686B1 (ko) | 2012-06-14 | 2018-11-26 | 스카이워크스 솔루션즈, 인코포레이티드 | 와이어 본드 패드 및 관련된 시스템, 장치, 및 방법을 포함하는 전력 증폭기 모듈 |
US8854140B2 (en) | 2012-12-19 | 2014-10-07 | Raytheon Company | Current mirror with saturated semiconductor resistor |
JP6341461B2 (ja) * | 2013-09-11 | 2018-06-13 | 株式会社村田製作所 | 電力増幅器 |
US9503026B2 (en) | 2013-09-19 | 2016-11-22 | Skyworks Solutions, Inc. | Dynamic error vector magnitude duty cycle correction |
US9660600B2 (en) | 2013-12-23 | 2017-05-23 | Skyworks Solutions, Inc. | Dynamic error vector magnitude compensation |
JP5900756B2 (ja) * | 2014-02-28 | 2016-04-06 | 株式会社村田製作所 | 電力増幅モジュール |
US9553549B2 (en) * | 2014-05-28 | 2017-01-24 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Hybrid power amplifier having electrical and thermal conduction path |
US9306514B2 (en) * | 2014-05-28 | 2016-04-05 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Hybrid power amplifier comprising heterojunction bipolar transistors (HBTs) and complementary metal oxide semiconductor (CMOS) devices |
US9874893B2 (en) * | 2015-05-27 | 2018-01-23 | Analog Devices, Inc. | Self-biased multiple cascode current mirror circuit |
US9960740B2 (en) | 2015-06-18 | 2018-05-01 | Raytheon Company | Bias circuitry for depletion mode amplifiers |
CN112087205B (zh) * | 2016-07-28 | 2024-03-01 | 华为技术有限公司 | 用于mmic hemt放大器的补偿器器件 |
US10476454B2 (en) | 2016-09-21 | 2019-11-12 | Murata Manufacturing Co., Ltd. | Power amplifier module |
JP2018050200A (ja) * | 2016-09-21 | 2018-03-29 | 株式会社村田製作所 | 電力増幅モジュール |
JP6686993B2 (ja) | 2017-09-12 | 2020-04-22 | 株式会社村田製作所 | 高周波回路、高周波フロントエンド回路および通信装置 |
JP2019097152A (ja) * | 2017-11-20 | 2019-06-20 | 株式会社村田製作所 | 電力増幅器及び化合物半導体装置 |
US10778159B2 (en) * | 2017-11-20 | 2020-09-15 | Murata Manufacturing Co., Ltd. | Power amplifier and compound semiconductor device |
US10447208B2 (en) | 2017-12-15 | 2019-10-15 | Raytheon Company | Amplifier having a switchable current bias circuit |
GB2577602B (en) | 2018-08-01 | 2023-01-18 | Skyworks Solutions Inc | Variable power amplifier bias impedance |
KR102262903B1 (ko) * | 2019-04-18 | 2021-06-09 | 삼성전기주식회사 | 듀얼 보상 기능을 갖는 바이어스 회로 및 증폭 장치 |
US11159134B2 (en) * | 2019-12-19 | 2021-10-26 | Nxp Usa, Inc. | Multiple-stage power amplifiers and amplifier arrays configured to operate using the same output bias voltage |
US20220182023A1 (en) * | 2020-12-03 | 2022-06-09 | Nxp Usa, Inc. | Power amplifier with a power transistor and an electrostatic discharge protection circuit on separate substrates |
US20230208364A1 (en) | 2021-12-28 | 2023-06-29 | Raytheon Company | Amplifier bias circuit |
CN114567263A (zh) * | 2022-03-03 | 2022-05-31 | 优镓科技(苏州)有限公司 | 基于异质晶体管堆叠结构的混合功率放大器 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62242419A (ja) | 1986-04-15 | 1987-10-23 | Matsushita Electric Ind Co Ltd | 化合物半導体集積回路 |
JPH09246877A (ja) | 1996-03-05 | 1997-09-19 | Trw Inc | 低ノイズ・高直線性のhemt−hbt複合装置 |
US7015519B2 (en) | 2004-02-20 | 2006-03-21 | Anadigics, Inc. | Structures and methods for fabricating vertically integrated HBT/FET device |
JP2006228784A (ja) | 2005-02-15 | 2006-08-31 | Hitachi Cable Ltd | 化合物半導体エピタキシャルウェハ |
JP2006278544A (ja) | 2005-03-28 | 2006-10-12 | Sanyo Electric Co Ltd | 能動素子およびその製造方法 |
JP2007194412A (ja) | 2006-01-19 | 2007-08-02 | Sanyo Electric Co Ltd | 能動素子およびスイッチ回路装置 |
JP2009016597A (ja) | 2007-07-05 | 2009-01-22 | Hitachi Cable Ltd | トランジスタ素子 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3177559B2 (ja) * | 1994-01-20 | 2001-06-18 | アルプス電気株式会社 | 高周波増幅器 |
JPH09326642A (ja) * | 1996-06-06 | 1997-12-16 | Mitsubishi Electric Corp | 集積回路装置 |
JP3922773B2 (ja) * | 1997-11-27 | 2007-05-30 | 三菱電機株式会社 | 電力増幅器 |
JP2000114886A (ja) * | 1998-09-29 | 2000-04-21 | Nec Corp | Mos逆相増幅回路およびそれを用いたrfフロントエンド回路 |
JP2002111400A (ja) * | 2000-10-03 | 2002-04-12 | Nec Corp | 電力増幅器 |
SE527082C2 (sv) * | 2003-08-27 | 2005-12-20 | Infineon Technologies Ag | Monolitiskt integrerad effektförstärkaranordning |
JP2005073210A (ja) * | 2003-08-28 | 2005-03-17 | Renesas Technology Corp | 高周波電力増幅回路 |
JP2005175560A (ja) * | 2003-12-08 | 2005-06-30 | Renesas Technology Corp | 高周波電力増幅回路 |
KR100677816B1 (ko) * | 2005-03-28 | 2007-02-02 | 산요덴키가부시키가이샤 | 능동 소자 및 스위치 회로 장치 |
DE102005035150B4 (de) * | 2005-07-27 | 2010-07-08 | Infineon Technologies Ag | Verstärkerschaltung und Verfahren zum Verstärken eines zu verstärkenden Signals |
-
2009
- 2009-05-26 JP JP2009126427A patent/JP2010278521A/ja active Pending
- 2009-11-05 US US12/612,755 patent/US7928804B2/en active Active
-
2010
- 2010-01-11 DE DE102010004314.1A patent/DE102010004314B4/de active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62242419A (ja) | 1986-04-15 | 1987-10-23 | Matsushita Electric Ind Co Ltd | 化合物半導体集積回路 |
JPH09246877A (ja) | 1996-03-05 | 1997-09-19 | Trw Inc | 低ノイズ・高直線性のhemt−hbt複合装置 |
US7015519B2 (en) | 2004-02-20 | 2006-03-21 | Anadigics, Inc. | Structures and methods for fabricating vertically integrated HBT/FET device |
JP2006228784A (ja) | 2005-02-15 | 2006-08-31 | Hitachi Cable Ltd | 化合物半導体エピタキシャルウェハ |
JP2006278544A (ja) | 2005-03-28 | 2006-10-12 | Sanyo Electric Co Ltd | 能動素子およびその製造方法 |
JP2007194412A (ja) | 2006-01-19 | 2007-08-02 | Sanyo Electric Co Ltd | 能動素子およびスイッチ回路装置 |
JP2009016597A (ja) | 2007-07-05 | 2009-01-22 | Hitachi Cable Ltd | トランジスタ素子 |
Also Published As
Publication number | Publication date |
---|---|
US20100301944A1 (en) | 2010-12-02 |
US7928804B2 (en) | 2011-04-19 |
DE102010004314B4 (de) | 2017-02-02 |
JP2010278521A (ja) | 2010-12-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE102010004314B4 (de) | Leistungsverstärker | |
DE102009003892B4 (de) | Systeme und Verfahren für Kaskoden-Schaltleistungsverstärker | |
DE60317160T2 (de) | Hochleistungsfähiger rauscharmer bifet-verstärker | |
DE60027128T2 (de) | Verstärker mit veränderbarer verstärkung und erhöhter linearität | |
DE10000319B4 (de) | Hochfrequenz-Leistungsverstärker | |
DE102012215332B4 (de) | Eine klasse von leistungsverstärkern zum verbesserten backoff-betrieb | |
DE112016007234T5 (de) | Body-Bindungs-Optimierung für Verstärker mit gestapelten Transistoren | |
DE102011083912B4 (de) | Schaltung und leistungsverstärker | |
DE102008062308B4 (de) | Leistungsverstärker | |
DE112017003588T5 (de) | Source geschalteter geteilter lna | |
DE102019119641B4 (de) | Biasschaltkreis für hocheffiziente komplementärerer-metall-oxid-halbleiter (cmos)-leistungsverstärker | |
DE102016102105B4 (de) | Vorrichtungen und verfahren für rauscharme multimodeverstärker | |
DE112019000639T5 (de) | Split-LNA mit Drain-Sharing | |
DE112017007348B4 (de) | Stromwiederverwendungstyp-Feldeffekttransistor-Verstärker | |
DE112022003116T5 (de) | Gestapelte mehrstufige programmierbare lna-architektur | |
DE102019211485A1 (de) | Vorspannungsimpedanz für variablen leistungsverstärker | |
DE102015115225A1 (de) | Elektronische Vorrichtung für eine Hochfrequenzsignal-Empfangskette, die eine rauscharme Transkonduktanzverstärkerstufe umfasst | |
DE102014103329A1 (de) | System und Verfahren für einen Frequenzverdoppler | |
DE102015120961A1 (de) | System und Verfahren für ein rauscharmes Verstärkermodul | |
DE10302630A1 (de) | Leistungsverstärker mit schaltbarem Verstärkungsfaktor bei gleichzeitiger Unterdrückung der Rauschleistung im Empfangsband | |
DE10392359T5 (de) | Drain aktivierter/deaktivierter AC-gekoppelter Bandpass HF-Schalter | |
DE112022001307T5 (de) | Lna-architektur mit geschaltetem doppelspannungs-zweig | |
DE19724485A1 (de) | Rauscharmer Verstärker | |
DE102014001467B4 (de) | Gegentaktverstärker mit Ruhestromeinsteller | |
DE102015209439A1 (de) | Linearisierer |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
OP8 | Request for examination as to paragraph 44 patent law | ||
R016 | Response to examination communication | ||
R084 | Declaration of willingness to licence | ||
R085 | Willingness to licence withdrawn | ||
R084 | Declaration of willingness to licence | ||
R081 | Change of applicant/patentee |
Owner name: MURATA MANUFACTURING CO., LTD., JP Free format text: FORMER OWNER: MITSUBISHI ELECTRIC CORP., TOKYO, JP |
|
R082 | Change of representative |
Representative=s name: PRUEFER & PARTNER MBB PATENTANWAELTE RECHTSANW, DE |
|
R018 | Grant decision by examination section/examining division | ||
R020 | Patent grant now final |