KR101767298B1 - 파워 증폭기들을 바이어스하기 위한 장치 및 방법들 - Google Patents

파워 증폭기들을 바이어스하기 위한 장치 및 방법들 Download PDF

Info

Publication number
KR101767298B1
KR101767298B1 KR1020137031862A KR20137031862A KR101767298B1 KR 101767298 B1 KR101767298 B1 KR 101767298B1 KR 1020137031862 A KR1020137031862 A KR 1020137031862A KR 20137031862 A KR20137031862 A KR 20137031862A KR 101767298 B1 KR101767298 B1 KR 101767298B1
Authority
KR
South Korea
Prior art keywords
current
power amplifier
resistor
bias
bipolar transistor
Prior art date
Application number
KR1020137031862A
Other languages
English (en)
Other versions
KR20140040140A (ko
Inventor
핑 리
폴 티. 디카를로
Original Assignee
스카이워크스 솔루션즈, 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 스카이워크스 솔루션즈, 인코포레이티드 filed Critical 스카이워크스 솔루션즈, 인코포레이티드
Publication of KR20140040140A publication Critical patent/KR20140040140A/ko
Application granted granted Critical
Publication of KR101767298B1 publication Critical patent/KR101767298B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers without distortion of the input signal
    • H03G3/20Automatic control
    • H03G3/30Automatic control in amplifiers having semiconductor devices
    • H03G3/3036Automatic control in amplifiers having semiconductor devices in high-frequency amplifiers or in frequency-changers
    • H03G3/3042Automatic control in amplifiers having semiconductor devices in high-frequency amplifiers or in frequency-changers in modulators, frequency-changers, transmitters or power amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/02Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation
    • H03F1/0205Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/30Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/189High frequency amplifiers, e.g. radio frequency amplifiers
    • H03F3/19High frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/189High frequency amplifiers, e.g. radio frequency amplifiers
    • H03F3/19High frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only
    • H03F3/195High frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only in integrated circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/211Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only using a combination of several amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/213Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only in integrated circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/24Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers without distortion of the input signal
    • H03G3/007Control dependent on the supply voltage
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/38Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
    • H04B1/3827Portable transceivers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/129Indexing scheme relating to amplifiers there being a feedback over the complete amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/18Indexing scheme relating to amplifiers the bias of the gate of a FET being controlled by a control signal
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/336A I/Q, i.e. phase quadrature, modulator or demodulator being used in an amplifying circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/387A circuit being added at the output of an amplifier to adapt the output impedance of the amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/451Indexing scheme relating to amplifiers the amplifier being a radio frequency amplifier

Abstract

파워 증폭기를 바이어스하기 위한 장치 및 방법들이 공개된다. 일 실시예에서, 파워 증폭기를 바이어스하기 위한 방법은 시간 종속 신호 생성기를 사용하여 인에이블 신호를 정형하여 제어 전류를 생성하는 단계, 전류 증폭기를 사용하여 제어 전류를 증폭하여 정정 전류를 생성하는 단계, 및 일차 바이어스 회로를 사용하여 파워 증폭기에 대한 바이어스 전류를 생성하는 단계를 포함한다. 일차 바이어스 회로는 파워 증폭기가 인에이블될 때 파워 증폭기의 게인 변화를 정정하기 위한 정정 전류를 사용하도록 구성된다.

Description

파워 증폭기들을 바이어스하기 위한 장치 및 방법들{APPARATUS AND METHODS FOR BIASING POWER AMPLIFIERS}
본 발명의 실시예들은 전자 시스템들에 관한 것으로, 특히, 무선 주파수(RF) 전자 장치에 관한 것이다.
RF 파워 증폭기들은 상대적으로 낮은 파워를 가진 RF 신호의 파워를 부스트하는 데 사용될 수 있다. 그 후에, 부스트된 RF 신호는, 송신기의 안테나를 구동시키는 것을 포함한, 다양한 목적들에 대해 사용될 수 있다.
파워 증폭기들은 송신을 위해 RF 신호를 증폭하도록 휴대폰들에 포함될 수 있다. 예를 들어, 무선 근거리 네트워크(WLAN) 프로토콜 및/또는 임의의 그외의 적합한 통신 표준을 사용하여 통신하는 휴대폰들에서, 파워 증폭기는 RF 신호를 증폭하도록 사용될 수 있다. RF 신호의 부정확한 파워 레벨로의 증폭은 무선 디바이스의 대역 외 송신을 야기할 수 있으므로, RF 신호의 증폭을 관리하는 것은 중요할 수 있다.
파워 증폭기 시스템들을 개선할 필요가 있다. 또한, 파워 증폭기 바이어스를 개선할 필요가 있다.
특정 실시예들에서, 본 발명은 무선 주파수(RF) 신호를 증폭하도록 구성된 파워 증폭기 및 파워 증폭기를 바이어스하기 위한 바이어스 블록을 포함하는 파워 증폭기 시스템과 관련된다. 바이어스 블록은, 파워 증폭기의 인에이블 신호를 정형하여 제어 전류를 생성하도록 구성된 시간 종속 신호 생성기, 제어 전류를 증폭하여 정정 전류를 생성하도록 구성된 전류 증폭기, 및 정정 전류에 적어도 부분적으로 기초하여 파워 증폭기에 대한 바이어스 전류를 생성하도록 구성된 일차 바이어스 회로를 포함한다. 바이어스 전류는 파워 증폭기가 인에이블될 때, 파워 증폭기의 게인 변화를 정정하도록 구성된다.
몇몇 실시예들에서, 시간 종속 신호 생성기는 저항기-커패시터(RC) 회로망을 포함한다. 다수의 실시예들에 따라, RC 회로망은 전류 증폭기와 인에이블 신호를 수신하도록 구성된 바이어스 회로의 입력 간에 직렬로 전기적으로 연결된 제1 저항기 및 제1 커패시터를 포함한다. 몇몇 실시예들에서, RC 회로망은 전류 증폭기의 입력에 전기적으로 연결된 제1 단 및 인에이블 신호를 수신하도록 구성된 바이어스 회로의 입력에 전기적으로 연결된 제2 단을 갖는 제2 저항기를 더 포함한다.
특정 실시예들에 따르면, 제2 저항기는 약 10 ㏀ 내지 약 100 ㏀ 범위의 저항을 가지고, 제1 커패시터는 약 10 ㎊ 내지 약 100 ㎊ 범위의 용량을 가지고, 제1 저항기는 약 10 ㏀ 내지 약 100 ㏀ 범위의 저항을 가진다.
다수의 실시예들에서, 전류 증폭기는 전류 미러를 포함한다. 몇 실시예들에서, 전류 미러는 제1 바이폴러 트랜지스터 및 제2 바이폴러 트랜지스터를 포함하고, 제1 바이폴러 트랜지스터는, 제2 바이폴러 트랜지스터의 이미터 및 파워 저전압에 연결된 이미터, 및 제1 바이폴러 트랜지스터의 베이스 및 제2 바이폴러 트랜지스터의 베이스에 전기적으로 연결된 컬렉터를 포함하고, 제1 바이폴러 트랜지스터의 컬렉터는 제어 전류의 적어도 일부를 수신하도록 구성된다. 특정 실시예들에서, 전류 미러는 저항기, 제3 바이폴러 트랜지스터 및 제 4 바이폴러 트랜지스터를 더 포함하고, 제3 바이폴러 트랜지스터는 제4 바이폴러 트랜지스터의 이미터 및 파워 저전압에 전기적으로 연결된 이미터, 및 저항기의 제1 단, 제2 바이폴러 트랜지스터의 컬렉터, 제3 바이폴러 트랜지스터의 베이스, 및 제4 바이폴러 트랜지스터의 베이스에 전기적으로 연결된 컬렉터를 포함하고, 제4 바이폴러 트랜지스터의 컬렉터는 보상 전류를 생성하도록 구성된다. 몇몇 실시예들에서, 저항기는 인에이블 신호를 수신하도록 구성된 제2 단을 더 포함한다.
일부 실시예들에 따르면, 파워 증폭기 시스템은 RF 신호를 파워 증폭기에 제공하기 위한 송수신기를 더 포함한다.
다수의 실시예들에서, 파워 증폭기는 이미터, 베이스 및 컬렉터를 갖는 바이폴러 트랜지스터를 포함하고, 베이스는 RF 신호 및 바이어스 전류를 수신하도록 구성된다. 특정 실시예들에서, 이미터는 파워 저전압에 전기적으로 연결되고 컬렉터는 RF 신호의 증폭된 버전을 생성하도록 구성된다.
몇몇 실시예들에서, 일차 바이어스 회로는 제1 저항기, 제2 저항기, 제1 바이폴러 트랜지스터, 및 제2 바이폴러 트랜지스터를 포함하고, 제1 저항기는 정정 전류를 수신하도록 구성된 노드에서 제1 바이폴러 트랜지스터의 이미터에 전기적으로 연결된 제1 단, 및 인에이블 신호를 수신하도록 구성된 바이어스 회로의 노드에서 제2 저항기의 제1 단에 전기적으로 연결된 제2 단을 포함하고, 제2 저항기는 제1 바이폴러 트랜지스터의 컬렉터, 제1 바이폴러 트랜지스터의 베이스, 및 제2 바이폴러 트랜지스터의 베이스에 전기적으로 연결된 제2 단을 포함한다. 특정 실시예들에 따르면, 제2 바이폴러 트랜지스터는 배터리 전압에 전기적으로 연결된 컬렉터 및 바이어스 전류를 생성하도록 구성된 이미터를 포함한다. 다수의 실시예들에서, 일차 바이어스 회로는 파워 저전압에 전기적으로 연결된 이미터 및 제1 바이폴러 트랜지스터의 이미터에 전기적으로 연결된 베이스 및 컬렉터를 갖는 제3 바이폴러 트랜지스터를 더 포함한다.
특정 실시예들에서, 본 발명은 파워 증폭기를 바이어스하는 방법과 연관된다. 그 방법은 시간 종속 신호 생성기를 사용하여 인에이블 신호를 정형하여 제어 전류를 생성하는 단계, 전류 증폭기를 사용하여 제어 전류를 증폭하여 정정 전류를 생성하는 단계, 및 일차 바이어스 회로를 사용하여 파워 증폭기에 대한 바이어스 전류를 생성하는 단계를 포함하고, 일차 바이어스 회로는 파워 증폭기가 인에이블될 때 파워 증폭기의 게인 변화를 정정하기 위해 정정 전류를 사용하도록 구성된다.
다수의 실시예들에서, 인에이블 신호를 정형하는 단계는 시간 종속 신호 생성기의 저항기-커패시터(RC) 회로망을 사용하는 단계를 포함한다. 일부 실시예들에서, RC 회로망은 직렬로 전기적으로 연결된 제1 저항기 및 제1 커패시터를 포함하고, RC 회로망은 인에이블 신호를 수신하고 제어 전류를 생성하도록 구성된다.
몇몇 실시예들에서, 제어 전류를 증폭하는 단계는 전류 증폭기의 전류 미러를 사용하여 제어 전류를 증폭하는 단계를 더 포함한다.
다수의 실시예들에 따라, 바이어스 전류를 생성하는 단계는 이종 접합 바이폴러 트랜지스터(HBT)의 게인 변화를 보상하도록 바이어스 전류를 정형하는 단계를 포함한다.
특정 실시예들에서, 본 발명은 파워 증폭기를 바이어스하기 위한 바이어스 회로와 연관된다. 바이어스 회로는 파워 증폭기의 인에이블 신호를 정형하여 제어 전류를 생성하도록 구성된 시간 종속 신호 생성기, 제어 전류를 증폭하여 정정 전류를 생성하도록 구성된 전류 증폭기, 및 정정 전류에 적어도 부분적으로 기초하여 파워 증폭기에 대한 바이어스 전류를 생성하도록 구성된 일차 바이어스 블록을 포함한다. 바이어스 전류는 파워 증폭기가 인에이블될 때 파워 증폭기의 게인 변화를 정정하도록 구성된다.
몇몇 실시예들에서, 시간 종속 신호 생성기는 저항기-커패시터(RC) 회로망을 포함한다. 다수의 실시예들에서, RC 회로망은 전류 증폭기와 인에이블 신호를 수신하도록 구성된 바이어스 회로의 입력 간에 직렬로 전기적으로 연결된 제1 저항기 및 제1 커패시터를 포함한다.
특정 실시예들에 따라, 전류 증폭기는 전류 미러를 포함한다.
몇몇 실시예들에서, 일차 바이어스 블록은 제1 저항기, 제2 저항기, 제1 바이폴러 트랜지스터, 및 제2 바이폴러 트랜지스터를 포함하고, 제1 저항기는 정정 전류를 수신하도록 구성된 노드에서 제1 바이폴러 트랜지스터의 이미터에 전기적으로 연결된 제1 단, 및 인에이블 신호를 수신하도록 구성된 바이어스 회로의 노드에서 제2 저항기의 제1 단에 전기적으로 연결된 제2 단을 포함하고, 제2 저항기는 제1 바이폴러 트랜지스터의 컬렉터, 제1 바이폴러 트랜지스터의 베이스, 및 제2 바이폴러 트랜지스터의 베이스에 전기적으로 연결된 제2 단을 포함한다. 다수의 실시예들에서, 제2 바이폴러 트랜지스터는 배터리 전압에 전기적으로 연결된 컬렉터 및 바이어스 전류를 생성하도록 구성된 이미터를 포함한다.
도 1은 무선 주파수(RF) 신호를 증폭하기 위한 파워 증폭기 모듈의 개략도.
도 2는 도 1의 하나 이상의 파워 증폭기 모듈을 포함할 수 있는 예시의 무선 디바이스의 개략 블록도.
도 3a는 파워 증폭기 시스템의 일례의 개략 블록도.
도 3b는 파워 증폭기 시스템의 또 다른 예시의 개략 블록도.
도 4는 일 실시예에 따른 파워 증폭기 바이어스 블록을 포함하는 파워 증폭 시스템의 일례의 개략 블록도.
도 5는 일 실시예에 따른 파워 증폭기 바이어스 블록의 회로도.
도 6은 시간에 따른 컬렉터 전류의 일례의 그래프.
도 7a는 출력 파워에 따른 동적 에러 벡터 크기(EVM)의 일례의 그래프.
도 7b는 출력 파워에 따른 동적 EVM의 또 다른 예시의 그래프.
도 8은 일 실시예에 따라 파워 증폭기를 바이어스하는 방법을 도시하는 흐름도.
도 9는 일 실시예에 따른 시간 종속 신호 생성기의 회로도.
도 10a는 패키지 파워 증폭기 모듈의 일례의 개략도.
도 10b는 도 10a의 패키지 파워 증폭기 모듈의 10b-10b 선들을 따른 단면의 개략도.
본원에 제공된 제목들은, 만약 있다면, 편의만을 위한 것이며 청구된 본 발명의 범주와 의미에 반드시 영향을 주는 것은 아니다.
파워 증폭기들을 바이어스하기 위한 장치 및 방법들이 본원에 개시된다. 특정 실시들에서, 파워 증폭기 및 파워 증폭기 바이어스 블록이 제공된다. 파워 증폭기는 송신을 위해 무선 주파수(RF) 신호를 증폭하는 데 사용될 수 있고, 파워 증폭기 바이어스 블록은 파워 증폭기를 바이어스하는 데 사용될 수 있다. 파워 증폭기 바이어스 블록은 파워 증폭기의 출력을 펄스화하도록 파워 증폭기를 인에이블 또는 디스에이블하는 데 사용될 수 있는 인에이블 신호를 수신할 수 있다.
특정 실시들에서, 파워 증폭기 바이어스 블록은 일차 바이어스 회로와, 시간 종속 신호 생성기 및 전류 증폭기를 포함하는 게인 정정 블록을 포함한다. 시간 종속 신호 생성기 또는 제어 블록은 인에이블 신호를 정형하여 전류 증폭기에 의해 증폭될 수 있는 제어 전류를 생성하여 정정 전류를 생성하는 데 사용될 수 있다. 파워 증폭기 바이어스 블록은 일차 바이어스 회로 및 정정 전류를 사용하여 파워 증폭기에 대한 바이어스 전류를 생성할 수 있다. 정정 전류는 파워 증폭기가 디스에이블 상태에서 인에이블 상태로 천이될 때, 시간의 흐름에 따른 파워 증폭기의 게인 변화를 보상하기 위해 바이어스 전류의 크기를 조절하는 데 사용될 수 있다. 예를 들어, 파워 증폭기가 인에이블된 직후, 일차 바이어스 회로의 전류 부재 보상은 열적 효과들로 인해 느려질 수 있고, 파워 증폭기의 게인은 낮아질 수 있다. 시간 종속 신호 생성기 및 전류 증폭기를 포함함으로써 시간에 대하여 실질적으로 변동없는 게인 응답을 파워 증폭기에 제공하기 위해 전류 부스트를 파워 증폭기에 제공할 수 있다. 파워 증폭기의 게인 변화에 대한 정정은, 예를 들어, 파워 증폭기의 동적 에러 벡터 크기(EVM)를 포함하는, 파워 증폭기의 성능을 향상시킬 수 있다.
파워 증폭기 시스템의 개요
도 1은 무선 주파수(RF) 신호를 증폭하기 위한 파워 증폭기 모듈(10)의 개략도이다. 도시된 파워 증폭기 모듈(PAM)(10)은 RF 신호(RF_IN)를 증폭하여 증폭된 RF 신호(RF_OUT)를 생성하도록 구성될 수 있다. 본원에 설명된 바와 같이, 파워 증폭기 모듈(10)은, 예를 들어, 다단 파워 증폭기들을 포함하는, 하나 이상의 증폭기를 포함할 수 있다.
도 2는 도 1의 하나 이상의 파워 증폭기 모듈을 포함할 수 있는 예시의 무선 또는 모바일 디바이스(11)의 개략 블록도이다. 무선 디바이스(11)는 본 발명의 하나 이상의 특징을 구현하는 파워 증폭기 바이어스 회로들을 포함할 수 있다.
도 2에 도시된 예시의 무선 디바이스(11)는 다중 밴드 및/또는 다중 모드 휴대폰과 같은 다중 밴드 및/또는 다중 모드 디바이스를 대표할 수 있다. 특정 실시예들에서, 무선 디바이스(11)는 스위치들(12), 송수신기(13), 안테나(14), 파워 증폭기들(17), 제어 컴포넌트(18), 컴퓨터 판독가능 매체(19), 프로세서(20), 및 배터리(21)를 포함할 수 있다.
송수신기(13)는 안테나(14)를 통한 송신을 위한 RF 신호들을 생성할 수 있다. 또한, 송수신기(13)는 안테나(14)로부터 들어오는 RF 신호들을 수신할 수 있다.
RF 신호들의 송신 및 수신과 연관된 다양한 기능들은 도 2에서 송수신기(13)로서 일괄하여 표현되는 하나 이상의 컴포넌트에 의해 달성될 수 있다는 것은 물론이다. 예를 들어, 단일 컴포넌트는 송신 및 수신 기능들 둘 다 제공하도록 구성될 수 있다. 또 다른 예시에서, 송신 및 수신 기능들은 별개의 컴포넌트들에 의해 제공될 수 있다.
유사하게, RF 신호들의 송신 및 수신과 연관된 다양한 안테나 기능들은 도 2에서 안테나(14)로서 일괄하여 표현되는 하나 이상의 컴포넌트에 의해 달성될 수 있다는 것은 당연하다. 예를 들어, 단일 안테나는 송신 및 수신 기능들 둘 다 제공하도록 구성될 수 있다. 또 다른 예시로, 송신 및 수신 기능들은 별개의 안테나들에 의해 제공될 수 있다. 또 다른 예시에서, 무선 디바이스(11)와 관련된 상이한 밴드들이 상이한 안테나들에 제공될 수 있다.
도 2에서, 송수신기(13)로부터의 하나 이상의 출력 신호는 하나 이상의 송신 경로(15)를 통해 안테나(14)에 제공되는 것으로 도시된다. 나타난 예시에서, 상이한 송신 경로들(15)은 상이한 밴드들 및/또는 상이한 파워 출력들과 관련된 출력 경로들을 표현할 수 있다. 예를 들어, 나타난 두 개의 예시의 파워 증폭기들(17)은 상이한 파워 출력 구성들(예를 들어, 낮은 파워 출력 및 높은 파워 출력)과 관련된 증폭들, 및/또는 상이한 밴드들과 된련된 증폭들을 표현할 수 있다. 도 2는 두 개의 송신 경로들(15)을 사용하는 구성을 도시하지만, 무선 디바이스(11)는 더 많거나 또는 더 적은 송신 경로들(15)을 포함하도록 적응될 수 있다.
파워 증폭기들(17)은 다양한 RF 신호들을 증폭하는 데 사용될 수 있다. 예를 들어, 하나 이상의 파워 증폭기(17)는 파워 증폭기의 출력을 펄스화하는 데 사용될 수 있는 인에이블 신호를 수신하여 무선 근거리 네트워크(WLAN) 신호 또는 임의의 그외의 적합한 펄스화된 신호의 송신을 지원할 수 있다. 각 파워 증폭기들(17)은 같은 유형의 신호를 증폭할 필요는 없다. 예를 들어, 하나의 파워 증폭기는 WLAN 신호를 증폭할 수 있지만, 반면 또 다른 파워 증폭기는, 예를 들어, GSM(Global System for Mobile) 신호, CDMA(code division multiple access) 신호, W-CDMA 신호, LTE(Long Term Evolution) 신호, 또는 EDGE 신호를 증폭할 수 있다.
본 발명의 하나 이상의 특징은 전술한 예시의 모드들 및/또는 밴드들, 및 그외의 통신 표준들에서 구현될 수 있다.
도 2에서, 안테나(14)로부터 검출된 하나 이상의 신호는 하나 이상의 수신 경로들(16)을 통해 송수신기(13)에 제공되는 것으로 도시된다. 나타난 예시에서, 상이한 수신 경로들(16)은 상이한 밴드들과 관련된 경로들을 표현할 수 있다. 도 2는 네 개의 수신 경로들(16)을 사용하는 구성을 도시하지만, 무선 디바이스(11)는 더 많거나 또는 더 적은 수신 경로들(16)을 포함하도록 적응될 수 있다.
수신 및 송신 경로들 간의 스위칭을 용이하게 하기 위해, 스위치들(12)은 안테나(14)를 선택된 송신 또는 수신 경로에 전기적으로 연결하도록 구성될 수 있다. 따라서, 스위치들(12)은 무선 디바이스(11)의 동작과 연관된 다수의 스위칭 기능들을 제공할 수 있다. 특정 실시예들에서, 스위치들(12)은, 예를 들어, 상이한 밴드들 간의 스위칭, 상이한 파워 모드들 간의 스위칭, 송신 및 수신 모드들 간의 스위칭, 또는 그들의 일부 조합과 관련된 기능들을 제공하도록 구성된 다수의 스위치들을 포함할 수 있다. 스위치들(12)은 신호들의 필터링 및/또는 듀플렉싱을 포함하는, 부가적인 기능을 제공하도록 구성될 수 있다.
도 2는, 특정 실시예들에서, 제어 컴포넌트(18)가 스위치들(12), 파워 증폭기들(17), 및/또는 그외의 동작 컴포넌트(들)의 동작과 관련된 다양한 제어 기능들의 제어를 위해 제공될 수 있다는 것을 나타낸다. 제어 컴포넌트(18)의 제한 없는 예시들은 본원에 보다 구체적으로 설명된다.
특정 실시예들에서, 프로세서(20)는 본원에 설명된 다양한 프로세스들의 구현을 용이하게 하도록 구성될 수 있다. 설명의 목적으로, 본 발명의 실시예들은 방법들, 장치(시스템들) 및 컴퓨터 프로그램 제품들의 흐름도들 및/또는 블록도들을 참조하여 설명될 수 있다. 흐름도들 및/또는 블록도들 내의 각 블록, 및 흐름도들 및/또는 블록도들 내의 블록들의 조합들은 컴퓨터 프로그램 명령어들로 구현될 수 있다. 이 컴퓨터 프로그램 명령어들은 범용 컴퓨터, 특수 목적 컴퓨터, 또는 그외의 머신을 제조하기 위한 프로그래밍 가능한 데이터 처리 장치에 제공될 수 있고, 컴퓨터 또는 그외의 프로그래밍 가능한 데이터 처리 장치의 프로세서를 통해 실행되는 명령어들은, 흐름도 및/또는 블록도 블록 또는 블록들 내에 명시된 행동들을 구현하기 위한 수단들을 만든다.
특정 실시예들에서, 이 컴퓨터 프로그램 명령어들은, 또한 컴퓨터 또는 그외의 프로그래밍 가능한 데이터 처리 장치에게 특정한 방식으로 동작하도록 지시할 수 있는 컴퓨터 판독가능 메모리(19)에 저장될 수 있고, 컴퓨터 판독가능 메모리 내에 저장된 명령어들이 흐름도 및/또는 블록도 블록 또는 블록들 내에 명시된 행동들을 구현하는 명령어 수단을 포함하는 제조품을 생산한다. 컴퓨터 프로그램 명령어들은, 또한 컴퓨터 또는 그외의 프로그래밍 가능한 데이터 처리 장치에 로드되어 컴퓨터 또는 그외의 프로그래밍 가능한 데이터 처리 장치 상에 수행되는 일련의 동작들이 컴퓨터 구현된 프로세스를 생산하게 할 수 있고, 컴퓨터 또는 그외의 프로그래밍 가능한 장치들에서 실행되는 명령어들이 흐름도 및/또는 블록도 블록 또는 블록들 내에 명시된 동작들을 구현하기 위한 단계들을 제공한다.
배터리(21)는, 예를 들어, 리튬 이온 배터리를 포함하는, 무선 디바이스(11)에서의 사용에 적합한 임의의 배터리일 수 있다.
도 3a는 파워 증폭기 시스템(26)의 일례의 개략 블록도이다. 도시된 파워 증폭기 시스템(26)은 스위치들(12), 안테나(14), 배터리(21), 방향성 결합기(24), 파워 증폭기 바이어스 블록(30), 파워 증폭기(32), 및 송수신기(33)를 포함한다. 도시된 송수신기(33)는 베이스밴드 프로세서(34), I/Q 변조기(37), 믹서(38), 및 아날로그-디지털 컨버터(ADC)(39)를 포함한다.
베이스밴드 신호 프로세서(34)는, 원하는 진폭, 주파수, 및 위상의 정현파 또는 신호를 표현하는 데 사용될 수 있는, I 신호 및 Q 신호를 생성하는 데 사용될 수 있다. 예를 들어, I 신호는 정현파의 동위상 성분을 표현하는 데 사용될 수 있고, Q 신호는 정현파의 직교 성분을 표현하는 데 사용될 수 있으며, 이는 정현파의 등가 표현일 수 있다. 특정 실시들에서, I 및 Q 신호들은 I/Q 변조기(37)에 디지털 형식으로 제공될 수 있다. 베이스밴드 프로세서(34)는 베이스밴드 신호를 처리하도록 구성된 임의의 적합한 프로세서일 수 있다. 예를 들어, 베이스밴드 프로세서(34)는 디지털 신호 프로세서, 마이크로프로세서, 프로그래밍 가능 코어, 또는 그들의 임의의 조합을 포함할 수 있다. 또한, 일부 실시들에서, 둘 이상의 베이스밴드 프로세서들(34)은 파워 증폭기 시스템(26)에 포함될 수 있다.
I/Q 변조기(37)는 베이스밴드 프로세서(34)로부터 I 및 Q 신호들을 수신하고 I 및 Q 신호들을 처리하여 RF 신호를 생성하도록 구성될 수 있다. 예를 들어, I/Q 변조기(37)는 I 및 Q 신호들을 아날로그 형식으로 변화하도록 구성된 DAC들, I 및 Q 신호들을 무선 주파수(RF)로 상향 변환하기 위한 믹서들, 및 상향 변환된 I 및 Q 신호들을 파워 증폭기(32)에 의한 증폭에 적합한 RF 신호로 합성하기 위한 신호 합성기를 포함할 수 있다. 특정 실시들에서, I/Q 변조기(37)는 그 안에 처리된 신호들의 주파주 성분을 필터링하도록 구성된 하나 이상의 필터들을 포함할 수 있다.
파워 증폭기 바이어스 블록(30)은 베이스밴드 프로세서(34)로부터 인에이블 신호(ENABLE)를, 배터리(21)로부터 배터리 또는 파워 고전압(VCC)을 수신할 수 있고, 인에이블 신호(ENABLE)를 사용하여 파워 증폭기(32)에 대한 바이어스 전류(IBIAS)를 생성할 수 있다. 도 3a는 배터리(21)가 파워 고전압(VCC)을 직접 생성하는 것으로 도시하지만, 특정 실시들에서 파워 고전압(VCC)은 배터리(21)를 사용하여 전기적으로 동력을 얻는 레귤레이터에 의해 생성된 조정 전압일 수 있다. 파워 증폭기(32)는 송수신기(33)의 I/Q 변조기(37)로부터 RF 신호를 수신할 수 있고, 증폭된 RF 신호를 스위치들(12)을 통해 안테나(14)로 제공할 수 있다.
방향성 결합기(24)는 파워 증폭기(32)의 출력과 스위치들(12)의 입력 간에 위치할 수 있고, 따라서 파워 증폭기(32)의 출력 파워 측정이 스위치들(12)의 삽입 손실을 포함하지 않도록 허용한다. 방향성 결합기(24)로부터 감지된 출력 신호는 믹서(38)에 제공되고 믹서(38)는 감지된 출력 신호에 제어된 주파수의 기준 신호를 곱하여 감지된 출력 신호의 주파수 성분을 다운시프트하여 다운시프트된 신호를 생성할 수 있다. 다운시프트된 신호는 ADC(39)에 제공되고 ADC(39)는 다운시프트된 신호를 베이스밴드 프로세서(34)에 의한 처리에 적합한 디지털 형식으로 변환할 수 있다. 파워 증폭기(32)의 출력과 베이스밴드 프로세서(34) 간에 피드백 경로를 포함함으로써, 베이스밴드 프로세서(34)는 파워 증폭기 시스템(26)의 동작을 최적화하기 위해 I 및 Q 신호들을 동적으로 조절하도록 구성될 수 있다. 예를 들어, 이 방식으로 파워 증폭기 시스템(26)을 구성하는 것은 파워 부가 효율(PAE) 및/또는 파워 증폭기(32)의 선형성을 제어하는 것을 도울 수 있다.
도 3b는 파워 증폭기 시스템(60)의 또 다른 예시의 개략 블록도이다. 도시된 파워 증폭기 시스템(60)은 파워 증폭기 바이어스 블록(40), 배터리(21), 파워 증폭기(32), 인덕터(62), 제1 커패시터(63), 제2 커패시터(42), 임피던스 매칭 블록(64), 스위치들(12), 및 안테나(14)를 포함한다.
도시된 파워 증폭기(32)는 이미터, 베이스, 및 컬렉터를 가진 바이폴러 트랜지스터(61)를 포함한다. 바이폴러 트랜지스터(61)의 이미터는, 예를 들어, 그라운드일 수 있는 제1 또는 파워 저전압(V1)에 전기적으로 연결될 수 있고, 무선 주파수 입력 신호(RF_IN)는 제1 커패시터(42)를 통해 바이폴러 트랜지스터(61)의 베이스에 제공될 수 있다. 바이폴러 트랜지스터(61)는 RF 입력 신호(RF_IN)를 증폭시킬 수 있고 컬렉터에서 증폭된 RF 신호를 제공할 수 있다. 바이폴러 트랜지스터(61)는 임의의 적합한 디바이스일 수 있다. 일 구현예에서, 바이폴러 트랜지스터(61)는 이종 접합 바이폴러 트랜지스터(HBT)이다.
파워 증폭기(32)는 증폭된 RF 신호를 스위치들(12)에 제공하도록 구성될 수 있다. 임피던스 매칭 블록(64)은 파워 증폭기(32)와 스위치들(12) 간의 전기적 연결을 종단하는 것을 지원하는 데 사용될 수 있다. 예를 들어, 임피던스 매칭 블록(64)은 파워 전달을 증가, 및/또는 증폭된 RF 신호의 반사들을 감소시키도록 사용될 수 있다.
인덕터(62)는, 고주파 RF 신호 성분들을 저지 또는 차단하면서 배터리(21)로부터의 파워 고전압(VCC)으로 파워 증폭기(32)에 전기적으로 파워를 공급하는 것을 지원하도록 포함될 수 있다. 인덕터(62)는 파워 고전압(VCC)에 전기적으로 연결된 제1 단 및 바이폴러 트랜지스터(61)의 컬렉터에 전기적으로 연결된 제2 단을 포함할 수 있다. 제1 또는 디커플링 커패시터(63)는 파워 고전압(VCC)과 파워 저전압(V1) 간에 전기적으로 연결되고 고주파 신호들에 낮은 임피던스 경로를 제공할 수 있으며, 따라서 파워 고전압(VCC)의 노이즈를 감소시키고, 파워 증폭기의 안정성을 향상시키며, 및/또는 RF 초크로서의 인덕터(62)의 성능을 향상시킨다.
파워 증폭기 바이어스 블록(40)은 인에이블 신호(ENABLE) 및 배터리 또는 파워 고전압(VCC)을 수신하도록 구성된다. 파워 증폭기 바이어스 블록(40)은 파워 증폭기(32)를 바이어스하기 위한 바이어스 전류(IBIAS)를 생성하도록 인에이블 신호(ENABLE) 및 배터리 전압(VCC)을 사용할 수 있다. 예를 들어, 도 3b에 도시된 바와 같이, 파워 증폭기 바이어스 블록(40)은 파워 증폭기(32)의 바이폴러 트랜지스터(61)의 베이스를 바이어스하는 데 사용될 수 있는 바이어스 전류(IBIAS)를 생성하는 데 사용될 수 있다. 파워 증폭기 바이어스 블록(40)은 파워 증폭기를 인에이블 또는 디스에이블함으로써 파워 증폭기의 출력을 펄스화하기 위해 바이어스 전류(IBIAS)의 크기를 제어 또는 변화시키도록 인에이블 신호(ENABLE)를 사용할 수 있다. 예를 들어, 인에이블 신호(ENABLE)가 파워 증폭기(32)가 활성화되어야 한다고 지시하는 경우, 파워 증폭기 바이어스 블록(40)은 파워 증폭기(32)의 원하는 게인을 달성하기 위해 바이어스 전류(IBIAS)의 진폭을 변화시킬 수 있다. 유사하게, 인에이블 신호(ENABLE)가 파워 증폭기(32)가 비활성화되어야 한다고 지시하는 경우, 파워 증폭기 바이어스 블록(40)은 파워 증폭기(32)의 게인이 약 0과 같아지도록 바이어스 전류(IBIAS)를 감소시킬 수 있다.
도 3b는 파워 증폭기(32)의 일 구현예를 도시하지만, 숙련된 기술자들은 본원에 설명된 교시들이, 예를 들어, 다단 파워 증폭기 구조들 및/또는 그외의 트랜지스터 구조들을 이용하는 파워 증폭기들을 포함하는, 다양한 파워 증폭기 구조들에 적용될 수 있다는 것을 이해할 것이다.
파워 증폭기 바이어스 회로들의 개요
본원에 설명된 특정 구현예들에서, 파워 증폭기 바이어스 블록은 일차 바이어스 회로와, 시간 종속 신호 생성기 및 전류 증폭기를 포함하는 게인 정정 블록을 포함한다. 시간 종속 신호 생성기는, 파워 증폭기의 인에이블 신호를 정형하여 전류 증폭기에 의해 증폭될 수 있는 제어 전류를 생성하여 정정 전류를 생성하는 데 사용될 수 있다. 일차 바이어스 회로는 정정 전류를 사용하여 파워 증폭기가 인에이블된 직후 발생할 수 있는 파워 증폭기 게인 변화를 정정할 수 있다. 파워 증폭기의 게인 변화의 보상은, 예를 들어, 파워 증폭기의 동적 에러 벡터 크기(EVM)를 포함하는, 파워 증폭기의 성능을 향상시킬 수 있다.
전류 증폭기 및 시간 종속 신호 생성기 둘 다를 포함하는 것은 파워 증폭기 바이어스 블록이 파워 증폭기와 함께 온-다이로 포함되는 것을 가능하게 할 수 있다. 예를 들어, 시간 종속 신호 생성기에 의해 생성된 제어 전류를 증폭함으로써, 시간 종속 신호 생성기의 컴포넌트들의 크기는 온-칩 집적에 적합한 크기로 감소될 수 있다. 특정 구현예들에서, 시간 종속 신호 생성기는 저항기-커패시터(RC) 회로망을 포함할 수 있고, 전류 증폭기는 적합한 정정 전류를 생성하는 데 필요한 저항기 및/또는 커패시터의 크기를 감소시키기 위해 제어 전류를 증폭하는 데 사용될 수 있으며, 따라서 시간 종속 신호 생성기가 파워 증폭기와 함께 온-칩으로 집적되는 것을 가능하게 한다.
도 4는 일 실시예에 따른 파워 증폭기 바이어스 블록(50)을 포함하는 파워 증폭기 시스템(70)의 일례의 개략 블록도이다. 도시된 파워 증폭기 시스템(70)은 파워 증폭기 바이어스 블록(50), 배터리(21), 및 파워 증폭기(32)를 포함한다. 파워 증폭기(32)는 단일 또는 다단 파워 증폭기일 수 있고, 특정 구현예들에서 도 3b를 참조로 상기에 설명된 파워 증폭기(32)와 유사해질 수 있다. 배터리(21)는 리튬 이온 배터리와 같은 임의의 적합한 배터리일 수 있고, 파워 증폭기 바이어스 블록(50) 및 파워 증폭기(32)에 배터리 또는 파워 고전압(VCC)을 제공하는 데 사용될 수 있다. 파워 증폭기 바이어스 블록(50) 및 파워 증폭기(32)는, 예를 들어, 도 2의 무선 디바이스(11)와 관련된 RF 회로 기판에 실장될 수 있는, 패키지 파워 증폭기 모듈을 형성하도록 하나 이상의 다른 컴포넌트와 함께 단일 다이 위에 집적될 수 있다.
파워 증폭기 바이어스 블록(50)은 게인 정정 블록(71) 및 일차 바이어스 회로(74)를 포함한다. 게인 정정 블록(71)은 시간 종속 신호 생성기 또는 제어 블록(72) 및 전류 증폭기(73)를 포함한다. 파워 증폭기 바이어스 블록(50)은 인에이블 신호(ENABLE)를 수신할 수 있고, 인에이블 신호(ENABLE)를 사용하여 배터리(21)에 저장된 전하를 사용하여 바이어스 전류(IBIAS)를 생성할 수 있다. 이전에 설명한 바와 같이, 바이어스 전류(IBIAS)는, 예를 들어, 파워 증폭기(32)의 바이폴러 트랜지스터의 베이스에 제공될 수 있다.
인에이블 신호(ENABLE)는 파워 증폭기(32)를 제어하여 파워 증폭기(32)의 출력을 펄스화하는 데 사용될 수 있다. 예를 들어, 파워 증폭기(32)가 WLAN 신호를 송신하도록 구성된 경우, 파워 증폭기(32)의 출력을 펄스화하기 위해 인에이블 신호(ENABLE)는 선택적으로 제어될 수 있다.
파워 증폭기(32)는 상대적으로 노이즈가 많은 환경에서 동작하도록 구성될 수 있다. 예를 들어, 파워 증폭기(32) 및 파워 증폭기 바이어스 블록(50)을 포함하는 다이는, GSM 및/또는 EDGE 신호들을 증폭하는 파워 증폭기들과 같은, 그외의 파워 증폭기들을 포함하는 그외의 전자 컴포넌트들을 포함하는 전자 시스템에 제공될 수 있다. 이 전자 컴포넌트들은 파워 고전압(VCC) 상에 노이즈를 야기할 수 있다. 또한, 파워 증폭기(32)는 그외의 이상적이지 않은 동작 조건들에 노출될 수 있다. 예를 들어, 파워 증폭기(32) 및 파워 증폭기 바이어스 블록(50)은 열적 구배에 노출될 수 있고, 따라서 상이한 동작 온도들에 존재할 수 있다. 또한, 파워 고전압(VCC)의 레벨은 파워 증폭기(32) 및 파워 증폭기 바이어스 블록(50)이 사용되는 디바이스의 전하에 따라 달라질 수 있다. 파워 증폭기 바이어스 블록(50)은 그외의 소스들뿐만 아니라, 이 소스들로 인한 파워 증폭기(32)의 게인 변화를 보상하는 데 사용될 수 있다.
파워 증폭기 바이어스 블록(50)은, 인에이블 신호(ENABLE)가 디스에이블 상태에서 인에이블 상태로 천이될 때 제어 전류(ICONTROL)를 생성하는 데 사용될 수 있는 시간 종속 신호 생성기(72)를 포함한다. 제어 전류(ICONTROL)는 제어 전류(ICONTROL)를 증폭할 수 있는 전류 증폭기(73)에 제공되어 정정 전류(ICORRECTION)를 생성할 수 있다. 정정 전류(ICORRECTION)는 일차 바이어스 회로(74)에 의해 사용되어 파워 증폭기(32)가 인에이블된 직후 발생할 수 있는 시간에 따른 게인 변화를 정정할 수 있다. 예를 들어, 파워 증폭기(32)가 인에이블된 직후, 일차 바이어스 회로(74)의 전류 부재 보상은 열적 효과들로 인해 느리게 나타날 수 있고, 파워 증폭기(32)의 게인은 낮을 수 있다. 인에이블된 이후 시간 종속 신호 생성기(72) 및 전류 증폭기(73)를 사용하여 파워 증폭기(32)에 일시적인 전류 부스트를 제공함으로써, 파워 증폭기(32)는 시간의 흐름에 대해 실질적으로 일정한 게인을 갖도록 구성될 수 있다.
시간 종속 신호 생성기(72)에 의해 생성된 제어 전류(ICONTROL)를 증폭하는 전류 증폭기(73)를 포함함으로써, 시간 종속 신호 생성기(72)의 컴포넌트들의 크기는 감소될 수 있다. 예를 들어, 전류 증폭기(73)는 정확한 시간 상수를 갖는 정정 전류를 생성하는 데 필요한 시간 종속 신호 생성기(72)의 컴포넌트의 크기를 감소시키기 위해 제어 전류(ICONTROL)를 증폭하는 데 사용될 수 있고, 따라서 시간 종속 신호 생성기가 파워 증폭기(32)와 함께 온-칩으로 집적되는 것을 가능하게 한다.
일차 바이어스 회로(74)는 파워 증폭기(32)가 인에이블된 직후 발생할 수 있는 파워 증폭기(32)의 게인 변화를 정정하는 정정 전류(ICORRECTION)에 의해 조절될 수 있는 상대적으로 일정한 바이어스 전류 출력을 생성하도록 구성될 수 있다. 특정 구현예들에서, 일차 바이어스 회로(74)는, 바이어스 회로의 출력이 정정 전류(ICORRECTION)의 진폭에 기초하여 조절되는 것과 같이, 수정되는 일반적인 바이어스 회로일 수 있다. 일차 바이어스 회로(74)의 부가적인 상세는 하기에 설명된 바와 같을 수 있다.
도 5는 일 실시예에 따른 파워 증폭기 바이어스 블록(80)의 회로도이다. 파워 증폭기 바이어스 블록(80)은 저항기-커패시터(RC) 회로망(82), 전류 미러(83), 및 일차 바이어스 회로(84)를 포함한다. RC 회로망(82)은 시간 종속 신호 생성기로서 동작하고 전류 미러(83)는 전류 증폭기로서 동작한다. 파워 증폭기 바이어스 블록(80)은 인에이블 신호(ENABLE) 및 배터리 또는 파워 고전압(VCC)을 수신하고 바이어스 전류(IBIAS)를 생성하도록 구성된다.
RC 회로망(82)은 제1 저항기(91), 제2 저항기(92), 및 커패시터(90)를 포함한다. 제1 저항기(91)는 인에이블 신호(ENABLE)를 수신하도록 구성된 RC 회로망(82)의 입력에서 커패시터(90)의 제1 단에 전기적으로 연결된 제1 단을 포함한다. 제1 저항기(91)는 전류 미러(83)에 제어 전류(ICONTROL)를 제공하도록 구성된 RC 회로망(82)의 출력에서 제2 저항기(92)의 제1 단에 전기적으로 연결된 제2 단을 더 포함한다. 제2 저항기(92)는 커패시터(90)의 제2 단에 전기적으로 연결된 제2 단을 더 포함한다.
RC 회로망(82)은 인에이블 신호(ENABLE)를 정형하여 제어 전류(ICONTROL)를 생성하는 데 사용될 수 있다. 예를 들어, 커패시터(90) 및 제2 저항기(92)는 제어 전류(ICONTROL)의 원하는 형상을 얻도록 선택된 RC 시간 상수를 가질 수 있다. RC 시간 상수는, 예를 들어, 인에이블 신호(ENABLE)의 천이 시간을 포함하는, 파워 증폭기 바이어스 블록(80)이 사용된 전자 시스템의 시스템 파라미터에 기초하여 선택될 수 있다. 특정 구현예들에서, 제2 저항기(92) 및 커패시터(90)의 시간 상수는 약 0.1 ㎲에서 약 10 ㎲ 범위 내, 예를 들어, 약 1 ㎲이다.
특정 구현예들에서, 커패시터(90)는 약 10 ㎊에서 약 50 ㎊ 범위의, 예를 들어, 약 25 ㎊의 용량을 가진다. 제2 저항기(92)는, 예를 들어, 약 10 ㏀에서 약 100 ㏀ 범위 내의 저항, 예를 들어, 약 50 ㏀을 포함하는, 임의의 적합한 저항을 가질 수 있다. 커패시터(90) 및 제2 저항기(92)의 일 구현예가 도시되었지만, 그외의 구성들도 가능하다. 예를 들어, 제2 저항기(92) 및 커패시터(90)의 직렬 조합 내에서 제2 저항기(92) 및 커패시터(90)의 순서는 역전될 수 있다. 제1 저항기(91)는, 예를 들어, 약 1 ㏀에서 약 20 ㏀ 범위 내의 저항, 예를 들어, 약 10 ㏀을 포함하는, 임의의 적합한 값을 가질 수 있다. 특정 구현예들에서, 도 9에 나타난 구현예와 같이, 제1 저항기(91)는 생략될 수 있다.
RC 회로망(82)의 영역을 감소시키는 것을 지원하도록, 전류 미러(83)는 제어 전류(ICONTROL)를 증폭하여 정정 전류(ICORRECTION)를 생성하는 데 사용될 수 있다. 따라서, 증폭기(83)는, 전류 증폭기를 생략하는 설계와 관련된 RC 회로망(82)의 컴포넌트들의 크기를 감소시키는 동시에, 적합한 크기의 정정 전류(ICORRECTION)를 얻는 데 사용될 수 있다. 이 방식으로 제어 전류(ICONTROL)를 증폭함으로써, 파워 증폭기 바이어스 블록(80)은, 적절한 게인 보상을 제공하기 위한 충분한 전류 변화를 제공할 수 없는, 상대적으로 큰 저항기를 사용할 필요없이 파워 증폭기와 함께 온-칩으로 집적될 수 있다.
도시된 전류 미러(83)는 제1 NPN 바이폴러 트랜지스터(85), 제2 NPN 바이폴러 트랜지스터(86), 제3 NPN 바이폴러 트랜지스터(87), 제4 NPN 바이폴러 트랜지스터(88), 및 저항기(89)를 포함한다. 제1 NPN 바이폴러 트랜지스터(85)는, 예를 들어, 그라운드일 수 있는 제1 또는 파워 저전압(V1)에 전기적으로 연결된 이미터, 및 제어 전류(ICONTROL)를 수신하도록 구성된 전류 미러(83)의 입력에서 제2 NPN 바이폴러 트랜지스터(86)의 베이스에 전기적으로 연결된 베이스 및 컬렉터를 포함한다. 제2 NPN 바이폴러 트랜지스터(86)는 파워 저전압(V1)에 전기적으로 연결된 이미터, 및 저항기(89)의 제1 단, 제4 NPN 바이폴러 트랜지스터(88)의 베이스, 및 제3 NPN 바이폴러 트랜지스터(87)의 베이스 및 컬렉터에 전기적으로 연결된 컬렉터를 더 포함한다. 제3 및 제4 NPN 바이폴러 트랜지스터들(87, 88)은 각각 파워 저전압(V1)에 전기적으로 연결된 이미터를 포함한다. 저항기(89)는 인에이블 신호(ENABLE)를 수신하도록 구성된 제2 단을 포함한다. 제4 NPN 바이폴러 트랜지스터(88)는 정정 전류(ICORRECTION)를 생성하도록 구성된 컬렉터를 더 포함한다.
저항기(89)는, 예를 들어, 파워 증폭기 인에이블 신호(ENABLE)의 전압 레벨 및/또는 시스템 요구사항들에 기초하여 선택된 저항을 포함하는, 임의의 적합한 저항을 가질 수 있다. 특정 구현예들에서, 저항기(89)는 약 10 ㏀에서 약 50 ㏀ 범위의, 예를 들어, 약 20 ㏀의 저항을 가진다. 저항기(89)의 제2 단이 인에이블 신호(ENABLE)에 전기적으로 연결됨으로써, 인에이블 신호(ENABLE)가 낮은 경우 파워 증폭기 바이어스 블록(80)의 파워 소비가 줄어들 수 있다. 그러나, 다른 구현예들에서, 전류 미러(83)는 그외의 방식들로 구성될 수 있다.
전류 미러(83)는 임의의 적합한 게인을 가질 수 있다. 일 구현예에서, 전류 미러(83)는 약 5에서 약 50 범위의, 예를 들어, 약 10의 팩터로 제어 전류(ICONTROL)를 증폭하도록 구성된다. 본원에서 사용되는 바와 같이, 전류 미러라는 용어는 목표 게인을 달성하기 위해 결합된(예를 들어, 직렬의) 복수의 전류 미러들을 포함하는 전류 증폭 회로들을 지칭할 수 있다.
일차 바이어스 회로(84)는 도 4의 파워 증폭기(32)와 같은, 파워 증폭기에 대한 바이어스 전류(IBIAS)를 생성하는 데 사용될 수 있다. 도시된 일차 바이어스 회로(84)는 제1 저항기(96), 제2 저항기(97), 제1 NPN 바이폴러 트랜지스터(93), 제2 NPN 바이폴러 트랜지스터(94) 및 제3 NPN 바이폴러 트랜지스터(95)를 포함한다. 제1 저항기(96)는 인에이블 신호(ENABLE)를 수신하도록 구성된 일차 바이어스 회로(84)의 입력에서 제2 저항기(97)의 제1 단에 전기적으로 연결된 제1 단을 포함한다. 제1 저항기(96)는 정정 전류(ICORRECTION)를 수신하도록 구성된 일차 바이어스 회로(84)의 입력에서 제2 NPN 바이폴러 트랜지스터(94)의 이미터 및 제1 NPN 바이폴러 트랜지스터(93)의 베이스 및 컬렉터에 전기적으로 연결된 제2 단을 더 포함한다. 제1 NPN 바이폴러 트랜지스터(93)는 파워 저전압(V1)에 전기적으로 연결된 이미터를 더 포함한다. 제2 저항기(97)는 제2 NPN 바이폴러 트랜지스터(94)의 베이스 및 컬렉터와 제3 NPN 바이폴러 트랜지스터(95)의 베이스에 전기적으로 연결된 제2 단을 더 포함한다. 제3 NPN 바이폴러 트랜지스터(95)는 파워 고전압(VCC)에 전기적으로 연결된 컬렉터 및 바이어스 전류(IBIAS)를 생성하도록 구성된 이미터를 더 포함한다.
제1 NPN 바이폴러 트랜지스터(93)는 제2 NPN 바이폴러 트랜지스터(94)의 이미터 전압의 레벨-시프트를 도울 수 있고, 또한 제3 NPN 바이폴러 트랜지스터(95)의 이미터 전압에 영향을 줄 수 있다. 따라서, 제1 NPN 바이폴러 트랜지스터(93)의 포함은 파워 증폭기 바이어스 블록(80)의 적합한 DC 동작 전압 레벨들을 설정하도록 지원할 수 있다.
제1 및 제2 저항기(96, 97)는 인에이블 신호(ENABLE)가 활성화될 때 바이어스 전류(IBIAS)의 정상 상태 진폭을 제어하도록 조정될 수 있다. 예를 들어, 제2 NPN 바이폴러 트랜지스터(94)를 통한 전류는 제1 및 제2 저항기(96, 97)를 사용하여 설정될 수 있고, 제3 NPN 바이폴러 트랜지스터(95)를 사용하여 미러되어 바이어스 전류(IBIAS)를 생성할 수 있다.
인에이블 신호(ENABLE)가 활성화된 이후, RC 회로망(82)은 전류 미러(83)에 의해 증폭될 수 있는 제어 전류(ICONTROL)를 생성하여 정정 전류(ICORRECTION)를 생성할 수 있다. 도 5에 도시된 바와 같이, 정정 전류(ICORRECTION)는 제2 NPN 바이폴러 트랜지스터(94)를 통한 전류를 변화시키거나 바꾸는 데 사용될 수 있다. 예를 들어, 정정 전류(ICORRECTION)가 감소하는 경우, 제2 NPN 바이폴러 트랜지스터(94)를 통한 전류는 증가할 수 있고, 또한 제3 NPN 바이폴러 트랜지스터(95)를 사용하여 생성된 바이어스 전류(IBIAS)를 증가시킬 수 있다. 제2 NPN 바이폴러 트랜지스터(94)는, 또한 제5 NPN 바이폴러 트랜지스터(95)의 베이스에 제공되기에 적합하도록 정정 전류(ICORRECTION)의 방향을 역전시키는 것을 도울 수 있다. 일차 바이어스 회로의 하나의 변형이 도시되었지만, 그외의 구현예들도 사용될 수 있다.
도 6은 시간에 대한 컬렉터 전류의 일례의 그래프(100)이다. 그래프(100)는 파워 증폭기를 인에이블 하는 것과 관련된 영점 시간에서 시작한다. 그래프(100)는 상이한 배터리 전압 값들과 대응하는, 제1 플롯(101), 제2 플롯(102), 제3 플롯(103), 제4 플롯(104) 및 제5 플롯(105)을 포함한다. 특히, 제1, 제2, 제3, 제4, 및 제5 플롯들(101-105)은 약 3.2 V, 약 3.4 V, 약 3.6 V, 약 3.8 V, 및 약 4.0 V의 배터리 전압 값들에 각각 대응한다.
본원에 설명된 특정 구현예들에서, 시간 종속 신호 생성기는 파워 증폭기가 인에이블된 이후 약 8 ㎲ 내의 시간 동안 파워 증폭기의 바이어스 전류를 조절하는 데 사용될 수 있는 신호를 생성하는 데 사용된다. 그 후에 파워 증폭기의 바이어스 전류는 파워 증폭기의 인에이블 신호가 비활성화될 때까지 실질적으로 일정할 수 있다. 특정 구현예들에서, 파워 증폭기의 바이어스 전류는 정정 전류가 파워 증폭기의 바이어스 전류를 조절하는 데 사용되는 초기의 시간 동안 약 50% 초과만큼 변할 수 있다.
도 7a는 출력 파워에 대한 동적 에러 벡터 크기(EVM)의 일례의 그래프(110) 이다. 그래프(110)는 시간 종속 신호 생성기 및 전류 증폭기를 포함하지 않는 파워 증폭기 바이어스 블록의 일례에 대한 것이다. 그래프(110)는 다양한 상이한 배터리 전압 레벨들에 대한 출력 파워에 대한 EVM의 플롯들을 포함한다. 예를 들어, 그래프(110)는 약 3.2 V 내지 약 4.2 V 범위의 배터리 전압들에 대응하는, 플롯들(111-119)을 포함한다.
도 7b는 출력 파워에 대한 동적 EVM의 또 다른 예시의 그래프(120)이다. 그래프(120)는 시간 종속 신호 생성기 및 전류 증폭기를 포함하는 파워 증폭기 바이어스 블록의 일 구현예에 대한 것이다. 그래프(120)는 다양한 상이한 배터리 전압 레벨들에 대한 출력 파워에 대한 EVM의 플롯들을 포함한다. 예를 들어, 그래프(120)는, 약 3.2 V 내지 약 4.2 V의 배터리 전압들에 대응하는, 플롯들(121-129)을 포함한다. 그래프(120)는 파워 증폭기 시스템의 EVM이 시간 종속 신호 생성기 및 전류 증폭기를 포함함으로써 향상될 수 있다는 것을 나타낸다.
도 8은 일 실시예에 따라 파워 증폭기를 바이어스하는 방법(150)을 도시하는 흐름도이다. 그 방법(150)은 더 많거나 또는 더 적은 동작들을 포함할 수 있고 동작들은, 필요에 따라, 임의의 순서로 수행될 수 있다는 것은 물론이다.
그 방법(150)은, 시간 종속 신호 생성기를 사용하여 파워 증폭기의 인에이블 신호를 정형하여 제어 전류를 생성하는, 블록(151)에서 시작된다. 파워 증폭기는, WLAN 신호를 증폭하도록 구성된 파워 증폭기와 같은, 임의의 적합한 파워 증폭기일 수 있다. 특정 구현예들에서, 시간 종속 신호 생성기는 파워 증폭기의 인에이블 신호가 활성화된 후에 시작되는 과도 제어 전류를 생성하도록 구성된 저항기-커패시터(RC) 회로망을 포함한다. 특정 구현예들에서, 과도 제어 전류는 인에이블 신호가 활성화된 후 약 8 ㎲ 이내에 정상 상태 값에 도달한다. 특정 구현예들에서, 과도 제어 전류의 정상 상태 값은 약 0 ㎃일 수 있다.
뒤이은 블록(152) 내에서, 제어 전류는 전류 증폭기를 사용하여 증폭되어 정정 전류를 생성한다. 특정 구현예들에서, 전류 증폭기는 정정 전류를 약 5에서 약 50 범위의 팩터만큼 증폭한다. 전류 증폭기는, 게인 보상과 관련된 원하는 시간 상수를 달성하기 위해 필요한 시간 종속 신호 생성기의 회로 컴포넌트들의 크기를 감소시킴으로써, 시간 종속 신호 생성기가 인에이블 신호를 정형하는 것을 도울 수 있다.
계속되는 방법(150)은, 이어서 블록(153)에서 일차 바이어스 회로를 사용하여 파워 증폭기에 대한 바이어스 전류를 생성한다. 일차 바이어스 회로는 정정 전류를 사용하여 파워 증폭기에 대한 바이어스 전류를 생성하여 파워 증폭기가 인에이블될 때 파워 증폭기의 게인 변화를 정정하도록 구성된다. 예를 들어, 일차 바이어스 회로는 공칭 바이어스 전류 값에 정정 전류를 부가하는 것과 같이, 정정 전류에 기초하여 바이어스 전류의 진폭을 조절하도록 구성될 수 있다.
도 9는 일 실시예에 따른 시간 종속 신호 생성기(170)의 회로도이다. 시간 종속 신호 생성기(170)는, 도 5의 시간 종속 신호 생성기(82)의 저항기(92) 및 커패시터(90)와 유사할 수 있는 저항기(92) 및 커패시터(90)를 포함한다. 그러나, 도 5의 시간 종속 신호 생성기(82)와 대조적으로, 도 9의 시간 종속 신호 생성기(170)는 도 4의 저항기(91)를 포함하지 않는다. 특정 구현예들에서, 저항기(92) 및 커패시터(90)의 시간 상수는 약 0.1 ㎲에서 약 10 ㎲ 범위 내이고, 예를 들어, 약 1 ㎲이다.
도 10a는 패키지 파워 증폭기 모듈(300)의 일례의 개략도이다. 도 10b는 도 10a의 패키지 파워 증폭기 모듈(300)의 10b-10b 선들을 따른 단면의 개략도이다.
패키지 파워 증폭기 모듈(300)은 IC 또는 다이(301), 표면 실장 컴포넌트들(303), 와이어 본드들(308), 패키지 기판(320), 및 밀봉재(encapsulation)(340)를 포함한다. 패키지 기판(320)은 그 안에 배치된 전도체들로 형성된 패드들(306)을 포함한다. 또한, 다이(301)는 패드들(304)을 포함하고, 와이어 본드들(308)은 다이(301)의 패드들(304)을 패키지 기판(301)의 패드들(306)에 전기적으로 연결하는 데 사용된다.
도 10a 및 10b에 도시된 바와 같이, 다이(301)는 그 안에 형성된 파워 증폭기(32) 및 파워 증폭기 바이어스 블록(50)을 포함한다. 파워 증폭기 바이어스 블록(50)은 시간 종속 신호 생성기(72), 전류 증폭기(73), 및 일차 바이어스 회로(74)를 포함한다. 특정 구현예들에서, 시간 종속 신호 생성기(72)는 저항기-커패시터(RC) 회로망을 포함할 수 있고, 전류 증폭기(73)는, RC 회로망으로부터의 제어 전류를 증폭하여, 일차 바이어스 회로(74)에 의해 사용될 수 있는 정정 전류를 생성하여 파워 증폭기를 디스에이블 상태에서 인에이블 상태로 천이하는 것과 관련된 파워 증폭기(32)의 게인 변화를 정정하는 파워 증폭기(32)에 대한 바이어스 전류를 생성하는 데 사용될 수 있다. 전류 증폭기(73)를 사용하여 시간 종속 신호 생성기(72)로부터의 제어 전류를 증폭함으로써 적합한 정정 전류를 생성하기 위해 필요한 저항기 및/또는 커패시터의 크기를 감소시킬 수 있고, 따라서 도 10a에 나타난 바와 같이, 시간 종속 신호 생성기(72)가 파워 증폭기(32)와 함께 온-칩으로 집적되는 것을 가능하게 한다.
패키지 기판(320)은 다이(301) 및, 예를 들어, 표면 실장 커패시터들 및/또는 인덕터들을 포함할 수 있는, 표면 실장 컴포넌트들(303)과 같은 복수의 컴포넌트들을 수용하도록 구성될 수 있다.
도 10b에 나타난 바와 같이, 패키지 파워 증폭기 모듈(300)은 패키지 파워 증폭기 모듈(300)의 다이(301)를 실장하는 데 사용된 면의 반대편의 면에 배치된 복수의 컨택 패드들(332)을 포함하도록 나타난다. 이 방식으로 패키지 파워 증폭기 모듈(300)을 구성함으로써 패키지 파워 증폭기 모듈(300)을 무선 디바이스의 폰 기판과 같은 회로 기판에 연결하는 것을 도울 수 있다. 예시의 컨택 패드들(332)은 RF 신호들, 바이어스 신호들, 파워 저전압(들) 및/또는 파워 고전압(들)을 다이(301) 및/또는 표면 실장 컴포넌트들(303)에 제공하도록 구성될 수 있다. 도 10b에 나타난 바와 같이, 컨택 패드들(332)과 다이(301) 간의 전기적 연결들은 패키지 기판(320)을 통한 연결들(333)에 의해 용이하게 될 수 있다. 연결들(333)은, 다층 적층 패키지 기판의 비아들 및 전도체들과 관련된 연결들과 같은, 패키지 기판(320)을 통해 형성된 전기적 경로들을 표현할 수 있다.
일부 실시예들에서, 패키지 파워 증폭기 모듈(300)은, 또한 예를 들어, 보호를 제공하고 및/또는 패키지 파워 증폭기 모듈(300)의 취급을 용이하게 하는 하나 이상의 패키지 구조를 포함할 수 있다. 이러한 패키지 구조는 패키지 기판(320) 및 그 위에 배치된 컴포넌트들 및 다이(들) 위에 형성된 오버몰드 또는 밀봉재(340)를 포함할 수 있다.
패키지 파워 증폭기 모듈(300)이 와이어 본드에 기초한 전기적 연결들의 맥락으로 설명되었지만, 본 발명의 하나 이상의 특징이, 또한 예를 들어, 플립 칩 구성들을 포함하는, 그외의 패키지 구성들에 구현될 수 있다는 것은 물론이다.
용례
상기에 설명된 일부 실시예들은 휴대폰들과 관련된 예시들을 제공했다. 그러나, 실시예들의 원리들 및 장점들은 파워 증폭기 시스템들을 필요로 하는 임의의 그외의 시스템들 또는 장치에 대해 사용될 수 있다.
이러한 파워 증폭기 시스템들은 다양한 전자 디바이스들에 구현될 수 있다. 전자 디바이스들의 예시들은, 소비자 전자 제품들, 소비자 전자 제품들의 부품들, 전자 테스트 장비 등을 포함할 수 있으나, 이에 한정되지 않는다. 전자 디바이스들의 예시들은, 또한 메모리 칩들, 메모리 모듈들, 광 네트워크들 또는 그외의 통신 네트워크들의 회로들, 및 디스크 드라이버 회로들을 포함할 수 있으나, 이에 한정되지 않는다. 소비자 전자 제품들은, 휴대폰, 전화기, 텔레비전, 컴퓨터 모니터, 컴퓨터, 휴대용 컴퓨터, 개인 휴대 정보 단말기(PDA), 전자레인지, 냉장고, 자동차, 스테레오 시스템, 카세트 리코더 또는 플레이어, DVD 플레이어, CD 플레이어, VCR, MP3 플레이어, 라디오, 캠코더, 카메라, 디지털 카메라, 휴대용 메모리 칩, 세탁기, 건조기, 세탁기 겸 건조기, 복사기, 팩스기, 스캐너, 다기능 주변기기, 손목 시계, 시계 등을 포함할 수 있으나, 이에 한정되지 않는다. 또한, 전자 디바이스들은 미완성의 제품들을 포함할 수 있다.
결론
문맥에 달리 명백히 규정되지 않는 한, 설명 및 특허청구범위 전체에서, "포함한다,", "포함하는" 등과 같은 용어들은, 배제적인 의미와는 대조적으로, 포괄적인 또는 총망라하는 의미; 즉, "포함하나, 이에 한정되지 않는"의 의미로 구성된다. 본원에 일반적으로 사용되는, "결합된"이라는 용어는, 각각 직접적으로 연결되거나, 또는 하나 이상의 중간 요소를 거쳐 연결될 수 있는 둘 이상의 요소들을 지칭한다. 마찬가지로, 본원에 일반적으로 사용되는, "연결된"이라는 용어는, 각각 직접적으로 연결되거나, 또는 하나 이상의 중간 요소를 거쳐 연결될 수 있는 둘 이상의 요소들을 지칭한다. 또한, "본원에서의," "상기의," "하기의," 및 유사한 의미의 용어들은, 본원에서 사용되는 경우에, 본원의 임의의 특정 부분들을 의미하는 것이 아니라 전체로서 본원을 지칭한다. 문맥상 허용되면, 단수 또는 복수를 사용하는 상기의 상세한 설명의 용어들은 각각 복수 또는 단수를 포함할 수 있다. 둘 이상의 항목들의 목록과 관련된 "또는"이라는 용어는, 이하의 단어의 해석들: 목록 내의 임의의 항목들, 목록 내의 모든 항목들, 및 목록 내의 항목들의 임의의 조합을 모두 포함한다.
또한, 특히 "할 수 있다," "하여도 좋다," "할지도 모른다," "할 수 있다," "등," "예를 들어," "그와 같은" 등과 같은, 본원에 사용된 조건부의 용어는, 구체적으로 명시되지 않는 한, 또는 문맥 내에서 사용된 대로 이해되지 않는 한, 일반적으로 특정 실시예들이 포함하는, 반면 그외의 실시예들이 포함하지 않는, 특정 특징들, 요소들 및/또는 상태들을 의미하도록 의도된다. 따라서, 이러한 조건부의 용어는 일반적으로, 특징들, 요소들 및/또는 상태들이 하나 이상의 실시예에 대해 어떠한 방법으로든 필요하다는 것 또는, 저자의 조언 또는 설득이 있거나 없거나, 하나 이상의 실시예가 이 특징들, 요소들 및/또는 상태들이 임의의 특정 실시예에 포함되거나 또는 수행될지를 판단하기 위한 논리를 필연적으로 포함한다는 것을 뜻하도록 의도되지 않는다.
상기의 본 발명의 실시예들의 구체적인 설명은 총망라하기 위하여, 또는 상기에 공개된 정확한 형태로 본 발명을 한정하기 위한 의도가 아니다. 본 발명의 구체적인 실시예들, 및 예시들이 예시의 목적들로 상기에 설명되었지만, 다양한 동등한 변형들이 본 발명의 범주 내에서 가능하고, 해당 분야의 숙련된 자들이 인정할 것이다. 예를 들어, 프로세스들 또는 블록들이 주어진 순서에 따라 개시되지만, 대안의 실시예들이, 그외의 순서에 따라, 단계들을 갖는 루틴들을 수행, 또는 블록들을 갖는 시스템들을 이용할 수 있고, 일부 프로세스들 또는 블록들은 지워지고, 옮겨지고, 부가되고, 세분화되고, 결합되고, 및/또는 수정될 수 있다. 이 프로세스들 또는 블록들 각각은 다양한 상이한 방식으로 구현될 수 있다. 또한, 프로세스들 또는 블록들이 때때로 연속적으로 수행되는 것으로 나타나지만, 이 프로세스들 또는 블록들은 대신 병렬적으로 수행되거나, 또는 상이한 시간들에서 수행될 수 있다.
본원에서 제공된 본 발명의 교시들은, 상기 설명된 시스템뿐만이 아니라, 그외의 시스템들에도 적용될 수 있다. 상기에 설명된 다양한 실시예들의 요소들 및 동작들은 그 이상의 실시예들을 제공하도록 결합될 수 있다.
본 발명들의 특정 실시예들이 설명되었지만, 이 실시예들은 예시의 방식으로만 개시되었고, 본 발명의 범주를 한정하기 위한 의도가 아니다. 사실, 본원에 설명된 참신한 방법들 및 시스템들은 다양한 그외의 형태들로 구현될 수 있다; 또한, 본원에 설명된 방법들 및 시스템들의 형태의 다양한 생략들, 대체들 및 변경들이 본 발명의 정신으로부터 벗어나지 않고 만들어질 수 있다. 첨부된 특허청구범위 및 그들의 등가물들은 본 발명의 범주 및 정신 내에 포함되도록 그러한 형태들 또는 변형들을 포함하도록 의도된다.

Claims (65)

  1. 파워 증폭기 시스템으로서,
    무선 주파수 신호를 증폭하도록 구성된 파워 증폭기; 및
    상기 파워 증폭기를 바이어스하기 위한 바이어스 블록
    을 포함하고,
    상기 바이어스 블록은, 상기 파워 증폭기의 인에이블 신호를 정형(shape)하여 제어 전류를 생성하도록 구성된 시간 종속 신호 생성기(time-dependent signal generator), 상기 제어 전류를 증폭하여 정정 전류(correction current)를 생성하도록 구성된 전류 증폭기, 및 상기 정정 전류에 적어도 부분적으로 기초하여 상기 파워 증폭기에 대한 바이어스 전류를 생성하도록 구성된 일차 바이어스 회로(primary biasing circuit)를 포함하고, 상기 바이어스 전류는 상기 파워 증폭기가 인에이블될 때 상기 파워 증폭기의 게인(gain) 변화를 정정하도록 구성되고, 상기 전류 증폭기는 전류 미러를 포함하는 파워 증폭기 시스템.
  2. 제1항에 있어서,
    상기 시간 종속 신호 생성기는, 저항기-커패시터 회로망을 포함하는 파워 증폭기 시스템.
  3. 제2항에 있어서,
    상기 저항기-커패시터 회로망은, 상기 전류 증폭기와 상기 인에이블 신호를 수신하도록 구성된 상기 바이어스 회로의 입력 간에 직렬로 전기적으로 연결된 제1 커패시터 및 제1 저항기를 포함하는 파워 증폭기 시스템.
  4. 제3항에 있어서,
    상기 제1 커패시터는, 10 ㎊ 내지 100 ㎊ 범위의 용량을 갖는 파워 증폭기 시스템.
  5. 제4항에 있어서,
    상기 제1 저항기는, 10 ㏀ 내지 100 ㏀ 범위의 저항을 갖는 파워 증폭기 시스템.
  6. 제1항에 있어서,
    상기 전류 미러는, 제1 바이폴러 트랜지스터 및 제2 바이폴러 트랜지스터를 포함하고, 상기 제1 바이폴러 트랜지스터는, 상기 제2 바이폴러 트랜지스터의 이미터 및 파워 저전압(power low voltage)에 전기적으로 연결된 이미터, 및 상기 제1 바이폴러 트랜지스터의 베이스 및 상기 제2 바이폴러 트랜지스터의 베이스에 전기적으로 연결된 컬렉터를 포함하고, 상기 제1 바이폴러 트랜지스터의 컬렉터는, 상기 제어 전류의 적어도 일부를 수신하도록 구성된 파워 증폭기 시스템.
  7. 제6항에 있어서,
    상기 전류 미러는, 저항기, 제3 바이폴러 트랜지스터 및 제4 바이폴러 트랜지스터를 더 포함하고, 상기 제3 바이폴러 트랜지스터는, 상기 제4 바이폴러 트랜지스터의 이미터 및 상기 파워 저전압에 전기적으로 연결된 이미터, 및 상기 저항기의 제1 단, 상기 제2 바이폴러 트랜지스터의 컬렉터, 상기 제3 바이폴러 트랜지스터의 베이스, 및 상기 제4 바이폴러 트랜지스터의 베이스에 전기적으로 연결된 컬렉터를 포함하고, 상기 제4 바이폴러 트랜지스터의 컬렉터는, 보상 전류를 생성하도록 구성된 파워 증폭기 시스템.
  8. 제7항에 있어서,
    상기 저항기는, 상기 인에이블 신호를 수신하도록 구성된 제2 단을 더 포함하는 파워 증폭기 시스템.
  9. 제1항에 있어서,
    상기 무선 주파수 신호를 상기 파워 증폭기에 제공하기 위한 송수신기를 더 포함하는 파워 증폭기 시스템.
  10. 제1항에 있어서,
    상기 파워 증폭기는, 이미터, 베이스 및 컬렉터를 갖는 바이폴러 트랜지스터를 포함하고, 상기 베이스는 상기 무선 주파수 신호 및 상기 바이어스 전류를 수신하도록 구성된 파워 증폭기 시스템.
  11. 제10항에 있어서,
    상기 이미터는 파워 저전압에 전기적으로 연결되고, 상기 컬렉터는 상기 무선 주파수 신호의 증폭된 버전을 생성하도록 구성된 파워 증폭기 시스템.
  12. 파워 증폭기 시스템으로서,
    무선 주파수 신호를 증폭하도록 구성된 파워 증폭기; 및
    상기 파워 증폭기를 바이어스하기 위한 바이어스 블록
    을 포함하고,
    상기 바이어스 블록은, 상기 파워 증폭기의 인에이블 신호를 정형하여 제어 전류를 생성하도록 구성된 시간 종속 신호 생성기, 상기 제어 전류를 증폭하여 정정 전류를 생성하도록 구성된 전류 증폭기, 및 상기 정정 전류에 적어도 부분적으로 기초하여 상기 파워 증폭기에 대한 바이어스 전류를 생성하도록 구성된 일차 바이어스 회로를 포함하고, 상기 바이어스 전류는 상기 파워 증폭기가 인에이블될 때 상기 파워 증폭기의 게인 변화를 정정하도록 구성되고, 상기 시간 종속 신호 생성기는 저항기-커패시터 회로망을 포함하고, 상기 저항기-커패시터 회로망은 상기 전류 증폭기와 상기 인에이블 신호를 수신하도록 구성된 상기 바이어스 회로의 입력 간에 직렬로 전기적으로 연결된 제1 저항기 및 제1 커패시터를 포함하고, 상기 저항기-커패시터 회로망은 상기 전류 증폭기에 포함된 전류 미러의 입력에 전기적으로 연결된 제1 단 및 상기 인에이블 신호를 수신하도록 구성된 상기 바이어스 회로의 입력에 전기적으로 연결된 제2 단을 갖는 제2 저항기를 더 포함하는 파워 증폭기 시스템.
  13. 제12항에 있어서,
    상기 제2 저항기는 10 Ω 내지 100 kΩ 범위의 저항을 갖는 파워 증폭기 시스템.
  14. 파워 증폭기 시스템으로서,
    무선 주파수 신호를 증폭하도록 구성된 파워 증폭기; 및
    상기 파워 증폭기를 바이어스하기 위한 바이어스 블록
    을 포함하고,
    상기 바이어스 블록은, 상기 파워 증폭기의 인에이블 신호를 정형하여 제어 전류를 생성하도록 구성된 시간 종속 신호 생성기, 상기 제어 전류를 증폭하여 정정 전류를 생성하도록 구성된 전류 증폭기, 및 상기 정정 전류에 적어도 부분적으로 기초하여 상기 파워 증폭기에 대한 바이어스 전류를 생성하도록 구성된 일차 바이어스 회로를 포함하고, 상기 바이어스 전류는 상기 파워 증폭기가 인에이블될 때 상기 파워 증폭기의 게인 변화를 정정하도록 구성되고, 상기 일차 바이어스 회로는, 제1 저항기, 제2 저항기, 제1 바이폴러 트랜지스터, 및 제2 바이폴러 트랜지스터를 포함하고, 상기 제1 저항기는, 상기 정정 전류를 수신하도록 구성된 노드에서 상기 제1 바이폴러 트랜지스터의 이미터에 전기적으로 연결된 제1 단, 및 상기 인에이블 신호를 수신하도록 구성된 상기 바이어스 회로의 노드에서 상기 제2 저항기의 제1 단에 전기적으로 연결된 제2 단을 포함하고, 상기 제2 저항기는, 상기 제1 바이폴러 트랜지스터의 컬렉터, 상기 제1 바이폴러 트랜지스터의 베이스, 및 상기 제2 바이폴러 트랜지스터의 베이스에 전기적으로 연결된 제2 단을 포함하는 파워 증폭기 시스템.
  15. 제14항에 있어서,
    상기 제2 바이폴러 트랜지스터는, 배터리 전압에 전기적으로 연결된 컬렉터 및 상기 바이어스 전류를 생성하도록 구성된 이미터를 포함하는 파워 증폭기 시스템.
  16. 제15항에 있어서,
    상기 일차 바이어스 회로는, 파워 저전압에 전기적으로 연결된 이미터 및 상기 제1 바이폴러 트랜지스터의 이미터에 전기적으로 연결된 컬렉터 및 베이스를 갖는 제3 바이폴러 트랜지스터를 더 포함하는 파워 증폭기 시스템.
  17. 파워 증폭기를 바이어스하는 방법으로서,
    제어 전류를 생성하기 위해 시간 종속 신호 생성기를 사용하여 인에이블 신호를 정형하는 단계;
    정정 전류를 생성하기 위해 전류 증폭기의 전류 미러를 사용하여 상기 제어 전류를 증폭하는 단계; 및
    일차 바이어스 회로를 사용하여 파워 증폭기에 대한 바이어스 전류를 생성하는 단계
    를 포함하고,
    상기 일차 바이어스 회로는, 상기 파워 증폭기가 인에이블될 때 상기 파워 증폭기의 게인 변화를 정정하기 위해 상기 정정 전류를 사용하도록 구성된 방법.
  18. 제17항에 있어서,
    상기 인에이블 신호를 정형하는 단계는, 상기 시간 종속 신호 생성기의 저항기-커패시터 회로망을 사용하는 단계를 포함하는 방법.
  19. 제18항에 있어서,
    상기 저항기-커패시터 회로망은 직렬로 전기적으로 연결된 제1 저항기 및 제1 커패시터를 포함하고, 상기 저항기-커패시터 회로망은 상기 인에이블 신호를 수신하고 상기 제어 전류를 생성하도록 구성된 방법.
  20. 제17항에 있어서,
    상기 바이어스 전류를 생성하는 단계는, 이종 접합 바이폴러 트랜지스터의 게인 변화를 보상하도록 상기 바이어스 전류를 정형하는 단계를 포함하는 방법.
  21. 파워 증폭기를 바이어스하기 위한 바이어스 회로로서,
    상기 파워 증폭기의 인에이블 신호를 정형하여 제어 전류를 생성하도록 구성된 시간 종속 신호 생성기;
    상기 제어 전류를 증폭시켜 정정 전류를 생성하도록 구성된 전류 증폭기 - 상기 전류 증폭기는 전류 미러를 포함함 - ; 및
    상기 정정 전류에 적어도 부분적으로 기초하여 상기 파워 증폭기에 대한 바이어스 전류를 생성하도록 구성된 일차 바이어스 블록
    을 포함하고,
    상기 바이어스 전류는, 상기 파워 증폭기가 인에이블될 때 상기 파워 증폭기의 게인 변화를 정정하도록 구성된 바이어스 회로.
  22. 제21항에 있어서,
    상기 시간 종속 신호 생성기는, 저항기-커패시터 회로망을 포함하는 바이어스 회로.
  23. 제22항에 있어서,
    상기 저항기-커패시터 회로망은, 상기 전류 증폭기와 상기 인에이블 신호를 수신하도록 구성된 상기 바이어스 회로의 입력 간에 직렬로 전기적으로 연결된 제1 커패시터 및 제1 저항기를 포함하는 바이어스 회로.
  24. 파워 증폭기를 바이어싱하기 위한 바이어스 회로로서,
    상기 파워 증폭기의 인에이블 신호를 정형하여 제어 전류를 생성하도록 구성된 시간 종속 신호 생성기;
    상기 제어 전류를 증폭시켜 정정 전류를 생성하도록 구성된 전류 증폭기; 및
    상기 정정 전류에 적어도 부분적으로 기초하여 상기 파워 증폭기에 대한 바이어스 전류를 생성하도록 구성된 일차 바이어스 블록
    을 포함하고,
    상기 바이어스 전류는, 상기 파워 증폭기가 인에이블될 때 상기 파워 증폭기의 게인 변화를 정정하도록 구성되고, 상기 일차 바이어스 블록은, 제1 저항기, 제2 저항기, 제1 바이폴러 트랜지스터, 및 제2 바이폴러 트랜지스터를 포함하고, 상기 제1 저항기는, 상기 정정 전류를 수신하도록 구성된 노드에서 상기 제1 바이폴러 트랜지스터의 이미터에 전기적으로 연결된 제1 단, 및 상기 인에이블 신호를 수신하도록 구성된 상기 바이어스 회로의 노드에서 상기 제2 저항기의 제1 단에 전기적으로 연결된 제2 단을 포함하고, 상기 제2 저항기는, 상기 제1 바이폴러 트랜지스터의 컬렉터, 상기 제1 바이폴러 트랜지스터의 베이스, 및 상기 제2 바이폴러 트랜지스터의 베이스에 전기적으로 연결된 제2 단을 포함하는 바이어스 회로.
  25. 제24항에 있어서,
    상기 제2 바이폴러 트랜지스터는, 배터리 전압에 전기적으로 연결된 컬렉터 및 상기 바이어스 전류를 생성하도록 구성된 이미터를 포함하는 바이어스 회로.
  26. 모바일 디바이스로서,
    무선 주파수 신호 및 인에이블 신호를 생성하도록 구성된 송신기;
    상기 무선 주파수 신호 및 바이어스 전류를 수신하도록 구성된 파워 증폭기 - 상기 파워 증폭기는 인에이블 상태 및 디스에이블 상태를 갖고, 상기 파워 증폭기는 상기 인에이블 상태에서 상기 무선 주파수 신호를 증폭하도록 구성됨 - ; 및
    상기 인에이블 신호를 수신하고 상기 인에이블 신호에 기초하여 상기 파워 증폭기의 바이어스 전류를 생성하도록 구성된 바이어스 회로
    를 포함하고,
    상기 바이어스 회로는, 상기 인에이블 신호를 정형하여 제어 전류를 생성하도록 구성된 시간 종속 신호 생성기, 상기 제어 전류를 증폭하여 정정 전류를 생성하도록 구성된 전류 증폭기, 및 상기 정정 전류에 기초하여 상기 바이어스 전류를 생성하도록 구성된 일차 바이어스 회로를 포함하고, 상기 바이어스 회로는 시간에 대한 상기 바이어스 전류의 크기를 조절하여 상기 파워 증폭기를 상기 디스에이블 상태에서 상기 인에이블 상태로 천이하는 것과 관련된 상기 파워 증폭기의 게인 변화를 보상하도록 구성되고, 상기 시간 종속 신호 생성기는 상기 인에이블 신호를 수신하도록 구성된 입력 및 상기 제어 전류를 생성하도록 구성된 출력을 포함하는 저항기-커패시터 회로망을 포함하고, 상기 저항기-커패시터 회로망은 상기 시간 종속 신호 생성기의 입력과 상기 시간 종속 신호 생성기의 출력 간에 직렬로 전기적으로 연결된 제1 커패시터 및 제1 저항기를 포함하고, 상기 저항기-커패시터 회로망은 상기 시간 종속 신호 생성기의 입력에 전기적으로 연결된 제1 단 및 상기 시간 종속 신호 생성기의 출력에 전기적으로 연결된 제2 단을 갖는 제2 저항기를 더 포함하는 모바일 디바이스.
  27. 제26항에 있어서,
    상기 파워 증폭기는 상기 바이어스 전류 및 상기 무선 주파수 신호를 수신하도록 구성된 베이스를 포함하는 바이폴러 트랜지스터를 포함하는 모바일 디바이스.
  28. 제26항에 있어서,
    상기 바이어스 회로는 시간에 대한 상기 바이어스 전류의 크기를 조절하여 상기 파워 증폭기가 상기 인에이블 상태일 때 상기 파워 증폭기의 게인을 실질적으로 일정하게 유지하도록 구성되는 모바일 디바이스.
  29. 제26항에 있어서,
    상기 바이어스 회로는 상기 파워 증폭기를 상기 디스에이블 상태에서 상기 인에이블 상태로 천이하는 것과 관련된 열적 효과들(thermal effects)을 보상하도록 구성되는 모바일 디바이스.
  30. 제26항에 있어서,
    상기 시간 종속 신호 생성기는 상기 파워 증폭기와 함께 온-칩으로 집적되는 모바일 디바이스.
  31. 제26항에 있어서,
    상기 바이어스 회로는 상기 파워 증폭기의 출력을 펄스화하도록 상기 인에이블 신호에 기초하여 상기 파워 증폭기를 상기 인에이블 상태 또는 상기 디스에이블 상태로 설정하도록 구성되는 모바일 디바이스.
  32. 제26항에 있어서,
    상기 전류 증폭기는 전류 미러를 포함하는 모바일 디바이스.
  33. 제26항에 있어서,
    상기 제1 저항기는 10 ㏀ 내지 100 ㏀ 범위의 저항을 갖고, 상기 제1 커패시터는 10 ㎊ 내지 100 ㎊ 범위의 용량을 갖는 모바일 디바이스.
  34. 파워 증폭기를 바이어스하는 방법으로서,
    송신기를 사용하여 무선 주파수 신호 및 인에이블 신호를 생성하는 단계;
    파워 증폭기의 입력에서 상기 무선 주파수 신호를 수신하는 단계;
    제어 전류를 생성하기 위해 바이어스 회로의 시간 종속 신호 생성기를 사용하여 상기 인에이블 신호를 정형하는 단계 - 상기 시간 종속 신호 생성기는 상기 인에이블 신호를 수신하도록 구성된 입력 및 상기 제어 전류를 생성하도록 구성된 출력을 포함하는 저항기-커패시터 회로망을 포함하고, 상기 저항기-커패시터 회로망은 상기 시간 종속 신호 생성기의 입력과 상기 시간 종속 신호 생성기의 출력 간에 직렬로 전기적으로 연결된 제1 커패시터 및 제1 저항기를 포함하고, 상기 저항기-커패시터 회로망은 상기 시간 종속 신호 생성기의 입력에 전기적으로 연결된 제1 단 및 상기 시간 종속 신호 생성기의 출력에 전기적으로 연결된 제2 단을 갖는 제2 저항기를 더 포함함 - ;
    정정 전류를 생성하기 위해 상기 바이어스 회로의 전류 증폭기를 사용하여 상기 제어 전류를 증폭하는 단계;
    상기 바이어스 회로의 일차 바이어스 회로를 사용하여 상기 정정 전류에 기초하여 바이어스 전류를 생성하는 단계;
    상기 바이어스 전류를 사용하여 상기 파워 증폭기를 바이어스하는 단계;
    상기 인에이블 신호를 사용하여 상기 파워 증폭기를 디스에이블 상태에서 인에이블 상태로 천이하는 단계; 및
    상기 파워 증폭기를 상기 디스에이블 상태에서 상기 인에이블 상태로 천이하는 것과 관련된 상기 파워 증폭기의 게인 변화를 보상하기 위해 상기 바이어스 회로를 사용하여 시간에 대한 상기 바이어스 전류의 크기를 조절하는 단계
    를 포함하는 방법.
  35. 제34항에 있어서,
    상기 파워 증폭기의 바이폴러 트랜지스터의 베이스에서 상기 바이어스 전류 및 상기 무선 주파수 신호를 수신하는 단계를 더 포함하는 방법.
  36. 제34항에 있어서,
    상기 파워 증폭기가 상기 인에이블 상태일 때 상기 파워 증폭기의 게인을 실질적으로 일정하게 유지하기 위해 시간에 대한 상기 바이어스 전류의 크기를 조절하는 단계를 더 포함하는 방법.
  37. 제34항에 있어서,
    상기 바이어스 회로를 사용하여 상기 파워 증폭기를 상기 디스에이블 상태에서 상기 인에이블 상태로 천이하는 것과 관련된 열적 효과들을 보상하는 단계를 더 포함하는 방법.
  38. 제34항에 있어서,
    상기 바이어스 회로 및 상기 인에이블 신호를 사용하여 상기 파워 증폭기의 출력을 펄스화하는 단계를 더 포함하는 방법.
  39. 제34항에 있어서,
    정정 전류를 생성하기 위해 상기 전류 증폭기를 사용하여 상기 제어 전류를 증폭하는 단계는 전류 미러를 사용하여 상기 제어 전류를 미러링(mirroring)하는 단계를 포함하는 방법.
  40. 파워 증폭기 시스템으로서,
    무선 주파수 신호 및 바이어스 전류를 수신하도록 구성된 입력을 포함하는 파워 증폭기 - 상기 파워 증폭기는 인에이블 상태 및 디스에이블 상태를 갖고, 상기 파워 증폭기는 상기 인에이블 상태에서 상기 무선 주파수 신호를 증폭하도록 구성됨 -;
    인에이블 신호를 정형하여 제어 전류를 생성하도록 구성된 시간 종속 신호 생성기 - 상기 시간 종속 신호 생성기는 상기 인에이블 신호를 수신하도록 구성된 입력 및 상기 제어 전류를 생성하도록 구성된 출력을 포함하는 저항기-커패시터 회로망을 포함하고, 상기 저항기-커패시터 회로망은 상기 시간 종속 신호 생성기의 입력과 상기 시간 종속 신호 생성기의 출력 간에 직렬로 전기적으로 연결된 제1 커패시터 및 제1 저항기를 포함하고, 상기 저항기-커패시터 회로망은 상기 시간 종속 신호 생성기의 입력에 전기적으로 연결된 제1 단 및 상기 시간 종속 신호 생성기의 출력에 전기적으로 연결된 제2 단을 갖는 제2 저항기를 더 포함함 - ;
    상기 제어 전류를 증폭하여 정정 전류를 생성하도록 구성된 전류 증폭기; 및
    상기 정정 전류에 기초하여 상기 바이어스 전류를 생성하도록 구성된 일차 바이어스 회로
    를 포함하고,
    상기 바이어스 전류는 상기 파워 증폭기를 상기 디스에이블 상태에서 상기 인에이블 상태로 천이하는 것과 관련된 상기 파워 증폭기의 게인 변화를 보상하도록 시간에 대해 변화하는 크기를 갖는 파워 증폭기 시스템.
  41. 제40항에 있어서,
    상기 파워 증폭기는 상기 바이어스 전류 및 상기 무선 주파수 신호를 수신하도록 구성된 베이스를 포함하는 바이폴러 트랜지스터를 포함하는 파워 증폭기 시스템.
  42. 제40항에 있어서,
    상기 바이어스 전류의 크기는 시간에 대해 변화하여 상기 파워 증폭기가 상기 인에이블 상태일 때 상기 파워 증폭기의 게인을 실질적으로 일정하게 유지하도록 구성되는 파워 증폭기 시스템.
  43. 제40항에 있어서,
    상기 바이어스 전류의 크기는 시간에 대하여 변화하여 상기 파워 증폭기를 상기 디스에이블 상태에서 상기 인에이블 상태로 천이하는 것과 관련된 열적 효과들을 보상하도록 구성되는 파워 증폭기 시스템.
  44. 제40항에 있어서,
    적어도 상기 시간 종속 신호 생성기 및 상기 파워 증폭기를 포함하는 집적 회로를 더 포함하는 파워 증폭기 시스템.
  45. 제40항에 있어서,
    상기 전류 증폭기는 전류 미러를 포함하는 파워 증폭기 시스템.
  46. 모바일 디바이스로서,
    무선 주파수 신호와, 인에이블 상태 및 디스에이블 상태를 갖는 인에이블 신호를 생성하도록 구성된 송수신기;
    상기 무선 주파수 신호를 증폭하도록 구성된 파워 증폭기; 및
    상기 인에이블 신호를 수신하고 상기 파워 증폭기를 바이어스하는 바이어스 전류를 생성하도록 구성된 바이어스 회로
    를 포함하고,
    상기 바이어스 회로는 상기 인에이블 신호에 기초하여 상기 바이어스 전류의 크기를 제어하고 상기 인에이블 신호가 상기 디스에이블 상태에서 상기 인에이블 상태로 천이될 때 상기 바이어스 전류의 크기에 일시적인 부스트를 제공하여 열적 효과들로부터의 상기 파워 증폭기의 게인 변화를 보상하도록 구성되고, 상기 바이어스 회로는 상기 인에이블 신호를 수신하는 입력 및 정정 전류를 생성하는 출력을 갖는 게인 정정 회로를 포함하고, 제1 바이폴러 트랜지스터는 상기 정정 회로의 출력에 전기적으로 연결된 이미터를 갖고, 제2 바이폴러 트랜지스터는 상기 제1 바이폴러 트랜지스터의 베이스에 전기적으로 연결된 베이스 및 상기 바이어스 전류를 생성하도록 구성된 이미터를 갖는 모바일 디바이스.
  47. 제46항에 있어서,
    상기 게인 정정 회로는 저항기-커패시터 회로망을 포함하고, 상기 바이어스 회로는 상기 저항기-커패시터 회로망의 저항기-커패시터 시간 상수에 기초하여 상기 바이어스 전류의 크기에 대한 상기 일시적인 부스트의 지속기간을 제어하도록 구성되는 모바일 디바이스.
  48. 제47항에 있어서,
    상기 저항기-커패시터 회로망은 상기 인에이블 신호를 수신하는 입력 및 제어 전류를 생성하는 출력을 포함하고, 상기 저항기-커패시터 회로망은 상기 저항기-커패시터 회로망의 입력과 상기 저항기-커패시터 회로망의 출력 간에 직렬로 전기적으로 연결된 제1 커패시터 및 제1 저항기를 포함하는 모바일 디바이스.
  49. 제48항에 있어서,
    상기 저항기-커패시터 회로망은 상기 저항기-커패시터 회로망의 입력에 전기적으로 연결된 제1 단 및 상기 저항기-커패시터 회로망의 출력에 전기적으로 연결된 제2 단을 갖는 제2 저항기를 더 포함하는 모바일 디바이스.
  50. 제49항에 있어서,
    상기 제2 저항기는, 10 ㏀ 내지 100 ㏀ 범위의 저항을 갖는 모바일 디바이스.
  51. 제47항에 있어서,
    상기 저항기-커패시터 회로망은 상기 인에이블 신호를 수신하는 입력 및 제어 전류를 생성하는 출력을 포함하고, 상기 바이어스 회로는 상기 제어 전류를 수신하는 입력 및 상기 정정 전류를 생성하는 출력을 포함하는 전류 증폭기를 더 포함하는 모바일 디바이스.
  52. 제51항에 있어서,
    상기 전류 증폭기는 상기 제어 전류를 미러링함으로써 상기 정정 전류를 생성하도록 구성된 전류 미러를 포함하는 모바일 디바이스.
  53. 제46항에 있어서,
    상기 제2 바이폴러 트랜지스터는 배터리 전압에 전기적으로 연결된 컬렉터를 더 포함하는 모바일 디바이스.
  54. 제46항에 있어서,
    상기 바이어스 회로는 저항기-커패시터 회로망의 입력에 전기적으로 연결된 제1 단 및 상기 제1 바이폴러 트랜지스터의 이미터에 전기적으로 연결된 제2 단을 포함하는 바이어스 저항기를 더 포함하는 모바일 디바이스.
  55. 제46항에 있어서,
    상기 바이어스 회로는 저항기-커패시터 회로망의 입력에 전기적으로 연결된 제1 단 및 상기 제1 바이폴러 트랜지스터의 컬렉터 및 베이스에 전기적으로 연결된 제2 단을 포함하는 바이어스 저항기를 더 포함하는 모바일 디바이스.
  56. 제46항에 있어서,
    상기 바이어스 회로는 파워 저전압에 전기적으로 연결된 이미터 및 상기 제1 바이폴러 트랜지스터의 이미터에 전기적으로 연결된 컬렉터 및 베이스를 갖는 제3 바이폴러 트랜지스터를 더 포함하는 모바일 디바이스.
  57. 제46항에 있어서,
    상기 파워 증폭기는 상기 바이어스 전류를 수신하는 베이스를 갖는 바이폴러 트랜지스터를 포함하는 모바일 디바이스.
  58. 모바일 디바이스에서의 파워 증폭기 바이어스 방법으로서,
    송수신기를 사용하여 무선 주파수 신호 및 인에이블 신호를 생성하는 단계;
    파워 증폭기를 사용하여 상기 무선 주파수 신호를 증폭하는 단계;
    바이어스 회로로부터의 바이어스 전류에 의해 상기 파워 증폭기를 바이어스하는 단계;
    상기 바이어스 회로의 게인 정정 회로를 사용하여 상기 인에이블 신호에 기초하여 정정 전류를 생성하는 단계;
    상기 바이어스 회로의 제1 바이폴러 트랜지스터의 이미터에 상기 정정 전류를 제공하는 단계;
    상기 바이어스 회로의 제2 바이폴러 트랜지스터의 이미터에서 상기 바이어스 회로를 생성하는 단계 - 상기 제2 바이폴러 트랜지스터는 상기 제1 바이폴러 트랜지스터의 베이스에 전기적으로 연결된 베이스를 가짐 -
    상기 인에이블 신호를 디스에이블 상태에서 인에이블 상태로 천이하는 단계; 및
    열적 효과들로부터의 상기 파워 증폭기의 게인 변화를 보상하는 천이에 응답하여 상기 바이어스 회로를 사용하여 상기 바이어스 전류의 크기에 일시적인 부스트를 제공하는 단계
    를 포함하는 방법.
  59. 제58항에 있어서,
    상기 바이어스 회로를 사용하여 상기 바이어스 전류의 크기에 일시적인 부스트를 제공하는 단계는 상기 게인 정정 회로의 저항기-커패시터 회로망의 저항기-커패시터 시간 상수에 기초하여 상기 일시적인 부스트의 지속기간을 제어하는 단계를 포함하는 방법.
  60. 파워 증폭기 시스템으로서,
    무선 주파수 신호를 증폭하도록 구성된 파워 증폭기 - 상기 파워 증폭기는 바이어스 전류를 수신하는 바이어스 입력을 포함함 - ; 및
    인에이블 상태 및 디스에이블 상태를 갖는 인에이블 신호를 수신하도록 구성된 바이어스 회로
    를 포함하고,
    상기 바이어스 회로는 상기 인에이블 신호에 기초하여 상기 바이어스 전류의 크기를 제어하고 상기 인에이블 신호가 상기 디스에이블 상태에서 상기 인에이블 상태로 천이될 때 상기 바이어스 전류의 크기에 일시적인 부스트를 제공하여 열적 효과들로부터의 상기 파워 증폭기의 게인의 변화를 보상하도록 구성되고, 상기 바이어스 회로는 상기 인에이블 신호를 수신하는 입력 및 정정 전류를 생성하는 출력을 갖는 게인 정정 회로를 포함하고, 제1 바이폴러 트랜지스터는 상기 정정 회로의 출력에 전기적으로 연결된 이미터를 갖고, 제2 바이폴러 트랜지스터는 상기 제1 바이폴러 트랜지스터의 베이스에 전기적으로 연결된 베이스 및 상기 바이어스 전류를 생성하도록 구성된 이미터를 갖는 파워 증폭기 시스템.
  61. 제60항에 있어서,
    상기 게인 정정 회로는 저항기-커패시터 회로망을 포함하고, 상기 바이어스 회로는 상기 저항기-커패시터 회로망의 저항기-커패시터 시간 상수에 기초하여 상기 바이어스 전류의 크기에 대한 상기 일시적인 부스트의 지속기간을 제어하도록 구성되는 파워 증폭기 시스템.
  62. 제61항에 있어서,
    상기 저항기-커패시터 회로망은 상기 인에이블 신호를 수신하는 입력 및 제어 전류를 생성하는 출력을 포함하고, 상기 저항기-커패시터 회로망은 상기 저항기-커패시터 회로망의 입력과 상기 저항기-커패시터 회로망의 출력 간에 직렬로 전기적으로 연결된 제1 커패시터 및 제1 저항기를 포함하는 파워 증폭기 시스템.
  63. 제62항에 있어서,
    상기 저항기-커패시터 회로망은 상기 저항기-커패시터 회로망의 입력에 전기적으로 연결된 제1 단 및 상기 저항기-커패시터 회로망의 출력에 전기적으로 연결된 제2 단을 갖는 제2 저항기를 더 포함하는 파워 증폭기 시스템.
  64. 제60항에 있어서,
    저항기-커패시터 회로망은 상기 인에이블 신호를 수신하는 입력 및 제어 전류를 생성하는 출력을 포함하고, 상기 바이어스 회로는 상기 제어 전류를 미러링함으로써 상기 정정 전류를 생성하도록 구성된 전류 미러를 더 포함하는 파워 증폭기 시스템.
  65. 제60항에 있어서,
    상기 바이어스 회로는 파워 저전압에 전기적으로 연결된 이미터, 및 상기 제1 바이폴러 트랜지스터의 이미터에 전기적으로 연결된 컬렉터 및 베이스를 갖는 제3 바이폴러 트랜지스터를 더 포함하는 파워 증폭기 시스템.
KR1020137031862A 2011-05-13 2012-05-09 파워 증폭기들을 바이어스하기 위한 장치 및 방법들 KR101767298B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US201161486186P 2011-05-13 2011-05-13
US61/486,186 2011-05-13
PCT/US2012/037065 WO2012158423A2 (en) 2011-05-13 2012-05-09 Apparatus and methods for biasing power amplifiers

Publications (2)

Publication Number Publication Date
KR20140040140A KR20140040140A (ko) 2014-04-02
KR101767298B1 true KR101767298B1 (ko) 2017-08-10

Family

ID=47141499

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020137031862A KR101767298B1 (ko) 2011-05-13 2012-05-09 파워 증폭기들을 바이어스하기 위한 장치 및 방법들

Country Status (5)

Country Link
US (5) US8717101B2 (ko)
KR (1) KR101767298B1 (ko)
CN (1) CN103650337B (ko)
TW (2) TWI538391B (ko)
WO (1) WO2012158423A2 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102109591B1 (ko) * 2019-01-28 2020-05-12 인하대학교 산학협력단 천이 검출을 통한 적응형 보상 pam-4 송신기

Families Citing this family (44)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101767298B1 (ko) 2011-05-13 2017-08-10 스카이워크스 솔루션즈, 인코포레이티드 파워 증폭기들을 바이어스하기 위한 장치 및 방법들
CN102969995B (zh) * 2012-11-23 2015-05-06 锐迪科创微电子(北京)有限公司 应用于线性模式功率放大器的动态偏置控制电路
TWI501543B (zh) * 2012-12-19 2015-09-21 Advanced Semiconductor Eng 電子系統、射頻功率放大器及其偏壓點自我調整方法
JP6364624B2 (ja) * 2013-06-19 2018-08-01 パナソニックIpマネジメント株式会社 電力増幅器
US9031520B2 (en) 2013-07-11 2015-05-12 Crestcom, Inc. Transmitter and method with RF power amplifier having control loop stabilized bias
US9093960B2 (en) 2013-07-24 2015-07-28 Crestcom, Inc. Transmitter and method with RF power amplifier having predistorted bias
WO2015006441A2 (en) * 2013-07-11 2015-01-15 Crestcom, Inc. Transmitter and method with rf power amplifier having stabilized bias
US9362870B2 (en) 2013-08-01 2016-06-07 Skyworks Solutions, Inc. Apparatus and methods for biasing power amplifiers
US9503026B2 (en) 2013-09-19 2016-11-22 Skyworks Solutions, Inc. Dynamic error vector magnitude duty cycle correction
US9455669B2 (en) 2013-10-11 2016-09-27 Skyworks Solutions, Inc. Apparatus and methods for phase compensation in power amplifiers
CN104639059B (zh) * 2013-11-12 2018-03-06 中国科学院上海微系统与信息技术研究所 多模多频功率放大器
US9660600B2 (en) * 2013-12-23 2017-05-23 Skyworks Solutions, Inc. Dynamic error vector magnitude compensation
KR102000759B1 (ko) 2014-02-24 2019-07-17 삼성전기주식회사 적응적 바이어스 회로 및 전력 증폭기
WO2015130670A1 (en) * 2014-02-25 2015-09-03 Skyworks Solutions, Inc. Systems, devices and methods related to improved radio-frequency modules
JP2016149743A (ja) 2015-02-15 2016-08-18 スカイワークス ソリューションズ, インコーポレイテッドSkyworks Solutions, Inc. 整合ネットワークの排除によりサイズが低減された電力増幅器
US9893684B2 (en) * 2015-02-15 2018-02-13 Skyworks Solutions, Inc. Radio-frequency power amplifiers driven by boost converter
US9831840B2 (en) * 2015-05-18 2017-11-28 Texas Instruments Incorporated Amplifier circuit and method for adaptive amplifier biasing
US10020786B2 (en) * 2015-07-14 2018-07-10 Murata Manufacturing Co., Ltd. Power amplification module
KR20170010553A (ko) * 2015-07-20 2017-02-01 삼성전기주식회사 전력 증폭 모듈의 보호 회로 및 이를 이용한 전력 증폭 모듈
TWI549423B (zh) * 2015-07-30 2016-09-11 絡達科技股份有限公司 具有動態偏壓之放大器
US11201595B2 (en) * 2015-11-24 2021-12-14 Skyworks Solutions, Inc. Cascode power amplifier with switchable output matching network
CN105808489B (zh) * 2016-02-26 2018-09-11 北京时代民芯科技有限公司 一种适用于sram型fpga的lvds接收器
CN105808855A (zh) * 2016-03-09 2016-07-27 西安电子科技大学 基于二极管补偿的InP异质结双极晶体管电路
CN105897180B (zh) * 2016-05-04 2018-10-30 苏州雷诚芯微电子有限公司 一种高良率的平衡散热的倒装芯片线性功率放大器及其应用
CN105897178B (zh) * 2016-05-04 2018-09-11 苏州雷诚芯微电子有限公司 一种高良率的倒装芯片线性功率放大器及其应用
CN105978494B (zh) * 2016-05-04 2018-09-11 苏州雷诚芯微电子有限公司 一种高良率的倒装芯片功率放大器及其应用
IT201600070964A1 (it) * 2016-07-07 2018-01-07 Inst Rundfunktechnik Gmbh Ricezione inhouse migliorata di segnali trasmissivi rispondenti a una specifica di standard per telefonia mobile
CN106559041B (zh) * 2016-10-27 2019-11-15 锐迪科微电子(上海)有限公司 一种射频功率放大器的偏置控制电路以及控制方法
TWI609571B (zh) * 2016-11-28 2017-12-21 立積電子股份有限公司 用於功率放大器之提升電路
US10873296B2 (en) 2016-12-30 2020-12-22 Richwave Technology Corp. Amplifier device
TWI664806B (zh) * 2016-12-30 2019-07-01 立積電子股份有限公司 放大器裝置
US10666200B2 (en) 2017-04-04 2020-05-26 Skyworks Solutions, Inc. Apparatus and methods for bias switching of power amplifiers
CN107040220B (zh) * 2017-04-10 2020-11-13 捷开通讯(深圳)有限公司 调制功率放大器偏置的装置及方法
US10277173B1 (en) 2017-11-17 2019-04-30 Qualcomm Incorporated Amplifier linearizer with wide bandwidth
US10826570B2 (en) 2018-05-31 2020-11-03 Skyworks Solutions, Inc. Apparatus and methods for multi-antenna communications
SG10201907067WA (en) * 2018-08-01 2020-03-30 Skyworks Solutions Inc Variable power amplifier bias impedance
US10742173B2 (en) 2018-09-24 2020-08-11 Nxp Usa, Inc. Systems and methods for fast switching time division duplex operation of power amplifiers
TWI684323B (zh) * 2018-11-14 2020-02-01 財團法人工業技術研究院 偏壓電路
US10826434B2 (en) 2019-04-02 2020-11-03 CoolStar Technology, Inc. Radio frequency power amplifier with adjustable power supply
TWI787689B (zh) * 2019-05-08 2022-12-21 立積電子股份有限公司 放大器裝置
CN111294004B (zh) * 2020-05-13 2020-08-28 锐石创芯(深圳)科技有限公司 增益补偿装置和偏置电路装置
CN111897273B (zh) * 2020-08-18 2021-04-06 华北电力大学 基于物联网的电力数据分析监控平台
TWI784806B (zh) * 2020-11-27 2022-11-21 立積電子股份有限公司 偏壓電路及訊號放大裝置
CN114039619B (zh) * 2021-09-28 2023-05-09 三维通信股份有限公司 零中频射频前端电路、系统、射频单元保护方法和介质

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7821335B2 (en) 2007-10-18 2010-10-26 Renesas Electronics Corporation Semiconductor integrated circuit with variable gain amplifier
US7869775B2 (en) 2006-10-30 2011-01-11 Skyworks Solutions, Inc. Circuit and method for biasing a gallium arsenide (GaAs) power amplifier

Family Cites Families (32)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3471648B2 (ja) 1999-02-26 2003-12-02 富士通カンタムデバイス株式会社 パワーアンプ回路及びそのバイアス回路
US7333778B2 (en) 2001-03-21 2008-02-19 Ericsson Inc. System and method for current-mode amplitude modulation
JP2003037454A (ja) 2001-07-23 2003-02-07 Hitachi Ltd 高周波電力増幅回路
US6922107B1 (en) * 2002-12-23 2005-07-26 Dynalinear Technologies, Inc. Dual (constant voltage/constant current) bias supply for linear power amplifiers
US6873211B1 (en) 2003-09-10 2005-03-29 Skyworks Solutions, Inc. Multi-mode bias circuit for power amplifiers
US7053705B2 (en) * 2003-12-22 2006-05-30 Tymphany Corporation Mixed-mode (current-voltage) audio amplifier
CN1934784B (zh) 2004-02-13 2010-05-12 加利福尼亚大学董事会 放大器的自适应偏置电流电路及该电流产生方法
US7064614B2 (en) 2004-07-09 2006-06-20 Xindium Technologies, Inc. Current mirror biasing circuit with power control for HBT power amplifiers
JP2007019784A (ja) 2005-07-07 2007-01-25 Renesas Technology Corp 高周波電力増幅器および動作電圧制御回路
US7443244B2 (en) 2005-07-14 2008-10-28 Motorola, Inc. Method and apparatus for controlling a power amplifier supply voltage
US7345547B2 (en) 2005-10-17 2008-03-18 Wj Communications, Inc. Bias circuit for BJT amplifier
US7729672B2 (en) 2006-03-22 2010-06-01 Qualcomm, Incorporated Dynamic bias control in power amplifier
TWI332749B (en) 2006-08-14 2010-11-01 Realtek Semiconductor Corp Power amplifier circuit having a bias signal inputted into an input terminal and method thereof
WO2008091325A1 (en) 2007-01-25 2008-07-31 Skyworks Solutions, Inc. Multimode amplifier for operation in linear and saturated modes
US7439806B2 (en) 2007-02-27 2008-10-21 Avago Technologies General Ip (Singapore) Pte. Ltd. Bias control circuit and method of controlling bias of RF power amplifier
US7612613B2 (en) * 2008-02-05 2009-11-03 Freescale Semiconductor, Inc. Self regulating biasing circuit
JP2009200770A (ja) 2008-02-21 2009-09-03 Sharp Corp 電力増幅器
US7795980B2 (en) 2008-06-13 2010-09-14 Freescale Semiconductor, Inc. Power amplifiers having improved protection against avalanche current
KR101004851B1 (ko) 2008-12-23 2010-12-28 삼성전기주식회사 출력 제어 기능을 갖는 전력증폭기 시스템
US7777566B1 (en) 2009-02-05 2010-08-17 Quantance, Inc. Amplifier compression adjustment circuit
JP2010278521A (ja) 2009-05-26 2010-12-09 Mitsubishi Electric Corp 電力増幅器
US7876157B1 (en) 2009-08-04 2011-01-25 Skyworks Solutions, Inc. Power amplifier bias circuit having controllable current profile
US8976549B2 (en) 2009-12-03 2015-03-10 Power Systems Technologies, Ltd. Startup circuit including first and second Schmitt triggers and power converter employing the same
WO2012111274A1 (ja) 2011-02-14 2012-08-23 パナソニック株式会社 高周波電力増幅器
KR101767298B1 (ko) 2011-05-13 2017-08-10 스카이워크스 솔루션즈, 인코포레이티드 파워 증폭기들을 바이어스하기 위한 장치 및 방법들
KR101287657B1 (ko) 2011-12-05 2013-07-24 삼성전기주식회사 전력 증폭기
US8666339B2 (en) 2012-03-29 2014-03-04 Triquint Semiconductor, Inc. Radio frequency power amplifier with low dynamic error vector magnitude
US9154090B2 (en) 2012-05-17 2015-10-06 Microsemi Corporation Integrated start-up bias boost for dynamic error vector magnitude enhancement
US9362870B2 (en) 2013-08-01 2016-06-07 Skyworks Solutions, Inc. Apparatus and methods for biasing power amplifiers
US9503026B2 (en) 2013-09-19 2016-11-22 Skyworks Solutions, Inc. Dynamic error vector magnitude duty cycle correction
US9660600B2 (en) 2013-12-23 2017-05-23 Skyworks Solutions, Inc. Dynamic error vector magnitude compensation
TWI609571B (zh) * 2016-11-28 2017-12-21 立積電子股份有限公司 用於功率放大器之提升電路

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7869775B2 (en) 2006-10-30 2011-01-11 Skyworks Solutions, Inc. Circuit and method for biasing a gallium arsenide (GaAs) power amplifier
US7821335B2 (en) 2007-10-18 2010-10-26 Renesas Electronics Corporation Semiconductor integrated circuit with variable gain amplifier

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102109591B1 (ko) * 2019-01-28 2020-05-12 인하대학교 산학협력단 천이 검출을 통한 적응형 보상 pam-4 송신기

Also Published As

Publication number Publication date
US10566943B2 (en) 2020-02-18
US9136803B2 (en) 2015-09-15
TWI538391B (zh) 2016-06-11
WO2012158423A3 (en) 2013-03-21
US8717101B2 (en) 2014-05-06
US20170093355A1 (en) 2017-03-30
TW201603481A (zh) 2016-01-16
US20140210552A1 (en) 2014-07-31
US9667203B2 (en) 2017-05-30
WO2012158423A2 (en) 2012-11-22
US20150349730A1 (en) 2015-12-03
TWI519061B (zh) 2016-01-21
CN103650337B (zh) 2016-09-21
KR20140040140A (ko) 2014-04-02
TW201249100A (en) 2012-12-01
US20180302054A1 (en) 2018-10-18
CN103650337A (zh) 2014-03-19
US9917563B2 (en) 2018-03-13
US20120286873A1 (en) 2012-11-15

Similar Documents

Publication Publication Date Title
KR101767298B1 (ko) 파워 증폭기들을 바이어스하기 위한 장치 및 방법들
US10003308B2 (en) Apparatus and methods for power amplifier biasing
US10236829B2 (en) Dynamic error vector magnitude duty cycle correction
US10642296B2 (en) Programmable low dropout regulators with fast transient response when programming output voltage
US9698853B2 (en) Power amplifier open loop current clamp

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant