DE102007057688B4 - Verfahren zur Herstellung eines Halbleiterbauelements mit verspanntem Zwischenschichtdielektrikum unter Anwendung einer Ätzsteuerzwischenschicht mit erhöhter Dicke - Google Patents

Verfahren zur Herstellung eines Halbleiterbauelements mit verspanntem Zwischenschichtdielektrikum unter Anwendung einer Ätzsteuerzwischenschicht mit erhöhter Dicke Download PDF

Info

Publication number
DE102007057688B4
DE102007057688B4 DE102007057688A DE102007057688A DE102007057688B4 DE 102007057688 B4 DE102007057688 B4 DE 102007057688B4 DE 102007057688 A DE102007057688 A DE 102007057688A DE 102007057688 A DE102007057688 A DE 102007057688A DE 102007057688 B4 DE102007057688 B4 DE 102007057688B4
Authority
DE
Germany
Prior art keywords
layer
stress
inducing
gate electrode
electrode structures
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
DE102007057688A
Other languages
English (en)
Other versions
DE102007057688A1 (de
Inventor
Ralf Richter
Thorsten Kammler
Heike Salz
Volker Grimm
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
GlobalFoundries Dresden Module One LLC and Co KG
GlobalFoundries Inc
Original Assignee
GlobalFoundries Dresden Module One LLC and Co KG
GlobalFoundries Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by GlobalFoundries Dresden Module One LLC and Co KG, GlobalFoundries Inc filed Critical GlobalFoundries Dresden Module One LLC and Co KG
Priority to DE102007057688A priority Critical patent/DE102007057688B4/de
Priority to US12/135,478 priority patent/US7763507B2/en
Publication of DE102007057688A1 publication Critical patent/DE102007057688A1/de
Application granted granted Critical
Publication of DE102007057688B4 publication Critical patent/DE102007057688B4/de
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823807Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the channel structures, e.g. channel implants, halo or pocket implants, or channel materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7842Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate
    • H01L29/7843Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate the means being an applied insulating layer

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Manufacturing & Machinery (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

Verfahren mit:
konformes Abscheiden einer ersten verspannungsinduzierenden dielektrischen Schicht (230) über mehreren ersten Gateelektrodenstrukturen (221) und mehreren zweiten Gateelektrodenstrukturen (221) eines Halbleiterbauelements (200), wobei die ersten und zweiten Gateelektrodenstrukturen (221) zumindest teilweise über einer Halbleiterschicht ausgebildet sind;
Bilden einer Ätzsteuerschicht (231) auf der ersten verspannungsinduzierenden Schicht (230) derart, dass eine spezifizierte Füllhöhe der ersten verspannungsinduzierenden Schicht (230) und der Ätzsteuerschicht (231) in einem Raumbereich zwischen zwei benachbarten Gateelektrodenstrukturen (221) erreicht wird, wobei die spezifizierte Füllhöhe mindestens der Hälfte einer Höhe der mehreren ersten und zweiten Gateelektrodenstrukturen (221) entspricht;
selektives Entfernen der Ätzsteuerschicht (231) und der ersten verspannungsinduzierenden Schicht (230) von den mehreren zweiten Gateelektrodenstrukturen (221);
Abscheiden einer zweiten verspannungsinduzierenden dielektrischen Schicht (240) über der Ätzsteuerschicht (231) und der ersten verspannungsinduzierenden Schicht (230) und den mehreren zweiten Gateelektrodenstrukturen (221); und
selektives Entfernen der zweiten verspannungsinduzierenden Schicht (240) von der ersten verspannungsinduzierenden Schicht (230) durch Ausführen eines...

Description

  • Gebiet der vorliegenden Erfindung
  • Im Allgemeinen betrifft die vorliegende Erfindung das Gebiet der integrierten Schaltungen und betrifft insbesondere Feldeffekttransistoren und Fertigungstechniken auf der Grundlage verspannter dielektrischer Schichten, die über den Transistoren ausgebildet sind und zur Erzeugung unterschiedlicher Arten an Verformung in den Kanalgebieten unterschiedlicher Transistortypen angewendet werden.
  • Beschreibung des Stands der Technik
  • Integrierte Schaltungen enthalten typischerweise eine große Anzahl an Schaltungselementen, die auf einer gegebenen Chipfläche gemäß einer spezifizierten Schaltungsanordnung vorgesehen sind, wobei in komplexen Schaltungen der Feldeffekttransistor ein wichtiges Schaltungselement repräsentiert. Generell werden eine Vielzahl von Prozesstechnologie aktuell eingesetzt, wobei für komplexe Schaltungen auf der Grundlage von Feldeffekttransistoren, etwa Mikroprozessoren, Speicherchips und dergleichen die CMOS-Technologie aktuell eine der vielversprechendsten Vorgehensweisen auf Grund der guten Eigenschaften im Hinblick auf die Betriebsgeschwindigkeit und/oder Leistungsaufnahme und/oder Kosteneffizienz ist. Während der Herstellung komplexer integrierter Schaltungen unter Anwendung der CMOS-Technologie werden Millionen komplementärer Transistoren, d. h. n-Kanaltransistoren und p-Kanaltransistoren, auf einem Substrat hergestellt, das eine kristalline Halbleiterschicht aufweist. Ein Feldeffekttransistor enthält, unabhängig davon, ob ein n-Kanaltransistor oder ein p-Kanaltransistor betrachtet wird, sogenannte pn-Übergänge, die durch eine Grenzfläche stark dotierter Drain- und Sourcegebiete mit einem invers oder schwach dotierten Kanalgebiet gebildet sind, das zwischen dem Draingebiet und dem Sourcegebiet angeordnet ist. Die Leitfähigkeit des Kanalgebiets, d. h. der Durchlassstrom des leitenden Kanals, wird durch eine Gateelektrode gesteuert, die über dem Kanalgebiet angeordnet und davon durch eine dünne isolierende Schicht getrennt ist. Die Leitfähigkeit des Kanalgebiets beim Aufbau eines leitenden Kanals auf Grund des Anlegens einer geeigneten Steuerspannung an die Gateelektrode hängt von der Dotierstoffkonzentration, der Beweglichkeit der Majoritätsladungsträger und – für eine gegebene Ausdehnung des Kanalgebiets in der Transistorbreitenrichtung – von dem Abstand zwischen dem Sourcegebiet und dem Draingebiet ab, der auch als Kanallänge bezeichnet wird. Somit bestimmt in Verbindung mit der Fähigkeit, rasch einen leitenden Kanal unter der isolierenden Schicht beim Anlegen der Steuerspannung an die Gateelektrode aufzubauen, die Leitfähigkeit des Kanalgebiets im Wesentlichen das Leistungsverhalten von MOS-Transistoren. Somit ist die Verringerung der Kanallänge – und damit verknüpft die Verringerung des Kanalwiderstands – ein wesentliches Entwurfskriterium, um eine Zunahme der Arbeitsgeschwindigkeit integrierter Schaltungen zu erreichen.
  • Die Reduzierung der Transistorabmessungen geht jedoch mit einer Reihe damit verknüpfter Probleme einher, die es zu lösen gilt, um nicht in unerwünschter Weise die Vorteile aufzuheben, die durch das stetige Verringern der Kanallänge von MOS-Transistoren erreich werden. Ein Problem, das mit einer geringeren Gatelänge verknüpft ist, ist das Auftreten sogenannter Kurzkanaleffekte, die zu einer reduzierten Steuerbarkeit der Kanalleitfähigkeit führen. Kurzkanaleffekte können durch gewisse Entwurfstechniken kontrolliert werden, wovon jedoch einige mit einer Abnahme der Kanalleitfähigkeit einhergehen, wodurch die durch das Reduzieren der kritischen Abmessungen erreichten Vorteile teilweise wieder aufgehoben werden.
  • Angesichts dieser Situation wurde vorgeschlagen, das Bauteil leistungsverhalten der Transistorelemente nicht nur durch die Reduzierung der Transistorabmessungen zu verbessern, sondern auch durch das Erhöhen der Ladungsträgerbeweglichkeit in dem Kanalgebiet bei einer vorgegeben Kanallänge, wodurch der Durchlassstrom und damit das Transistorleistungsverhalten verbessert werden. Beispielsweise kann die Gitterstruktur in dem Kanalgebiet modifiziert werden, indem beispielsweise eine Zugverformung oder eine Druckverformung darin hervorgerufen wird, die zu einer modifizierten Beweglichkeit für Elektronen bzw. Löcher führt. Beispielsweise erhöht das Erzeugen einer Zugverformung in dem Kanalgebiet einer Siliziumsicht in einer standardmäßigen Kristallkonfiguration die Beweglichkeit von Elektronen, was sich wiederum direkt in einer entsprechenden Zunahme der Leitfähigkeit von n-Transistoren ausdrückt. Andererseits erhöhte eine kompressive Verformung in dem Kanalgebiet die Beweglichkeit von Löchern, wodurch die Möglichkeit geschaffen wird, das Leistungsverhalten von p-Tarnsistoren zu verbessern.
  • Ein effizienter Ansatz in dieser Hinsicht ist eine Technik, die das Erzeugen gewünschter Verspannungsbedingungen innerhalb des Kanalgebiets unterschiedlicher Transistorelemente ermöglicht, indem die Verspannungseigenschaften eines dielektrischen Schichtstapels eingestellt werden, der über der grundlegenden Transistorstruktur gebildet ist. Der dielektrische Schichtstapel enthält typischerweise eine oder mehrere dielektrische Schichten, die nahe an dem Transistor angeordnet sind und die auch beim Steuern eines entsprechenden Ätzprozesses verwendet werden, um Kontaktöffnungen zum Gateanschluss und den Drain- und Sourceanschlüssen herzustellen. Daher kann eine wirksame Steuerung der mechanischen Verspannung in den Kanalgebieten, d. h. eine effektive Verspannungstechnologie erreicht werden, indem individuell die interne Verspannung dieser Schichten eingestellt wird, die auch als Kontaktätzstoppschichten bezeichnet werden, und indem eine Kontaktätzstoppschicht mit einer inneren kompressiven Verspannung über einem p-Kanaltransistor angeordnet wird, während eine Kontaktätzstoppschicht mit einer internen Zugverformung über einem n-Kanaltransistor positioniert wird, wodurch in den jeweiligen Kanalgebieten eine kompressive Verformung oder eine Zugverformung erzeugt wird.
  • Typischerweise wird die Kontaktätzstoppschicht durch plasmaunterstützte chemische Dampfabscheideprozesse (PECVD) über dem Transistor gebildet, d. h. über den Drain- und Sourcegebieten, wobei beispielsweise Siliziumnitrid auf Grund seiner hohen Ätzselektivität in Bezug auf Siliziumdioxid, das ein gut etabliertes dielektrisches Zwischenschichtmaterial verwendet wird. Des weiteren kann PECVD-Siliziumnitrid mit hoher innerer Verspannung von beispielsweise bis zu 2 Gigapascal (GPa) oder deutlich höher an kompressiver Verspannung und bis zu 1 GPa und deutlich höher an Zugverspannung abgeschieden werden, wobei die Art und die Größe der inneren Verspannung effizient eingestellt werden kann, indem geeignete Abscheideparameter gewählt werden. Beispielsweise sind der Ionenbeschuss, der Abscheidedruck, die Substrattemperatur, die Gasdurchflussraten und dergleichen entsprechende Parameter, die zum Erhalten der gewünschten inneren Verspannung verwendet werden können.
  • Während der Herstellung zweier Arten an verspannten Schichten zeigen konventionelle Techniken jedoch eine geringere Effizienz, wenn Bauteilabmessungen zunehmend verringert werden unter Anwendung der 45 nm-Technologie und in fortschrittlicheren Lösungen, auf Grund der begrenzten konformen Abscheidefähigkeiten des beteiligten Abscheideprozesses, was zu entsprechenden Prozessungleichmäßigkeiten während nachfolgender Prozessschritte zum Strukturieren der verspannten Schicht und zum Bilden der Kontaktöffnungen führen kann, wie dies detaillierter mit Bezug zu den 1a bis 1c erläutert ist.
  • 1a zeigt schematisch eine Querschnittsansicht eines Halbleiterbauelements 100 in einer gewissen Fertigungsphase zur Herstellung von verspannungsinduzierenden Schichten über einem ersten Bauteilbereich 120a und einem zweiten Bauteilbereich 120b. Der erste und der zweite Bauteilbereich 120a, 120b, die typischerweise entsprechende Transistorelemente repräsentieren, können über einem Substrat 101 ausgebildet sein, das eine Halbleiterschicht 102, etwa eine Schicht auf Siliziumbasis, aufweist, die von dem Substrat 101 durch eine geeignete vergrabene isolierende Schicht getrennt ist, wenn eine SOI (Silizium-auf-Isolator) Konfiguration betrachtet wird. In dem gezeigten Beispiel weisen der erste und der zweite Bauteilbereich 120a, 120b mehrere Transistorelemente mit einem lateralen Abstand gemäß den Entwurfsregeln der betrachteten Technologie auf. Die Transistoren in dem ersten und dem zweiten Bauteilbereich 120a, 120b besitzen eine Gateelektrode 121, die auf einer entsprechenden Gateisolationsschicht gebildet ist, die die Gateelektrode 121 von einem entsprechenden Kanalgebiet 124 trennt, das lateral zwischen jeweiligen Drain/Sourcegebieten 125 angeordnet ist. Ferner ist eine Seitenwandabstandshalterstruktur 122 an Seitenwänden der Gateelektrode 121 ausgebildet. Typischerweise sind Metallsilizidgebiete (nicht gezeigt) in den Drain- und Sourcegebieten 125 und den Gateelektroden 121 vorgesehen, um die Leitfähigkeit dieser Gebiete zu erhöhen. Das Halbleiterbauelement 100 repräsentiert ein modernes Bauelement, in welchem kritische Abmessungen, etwa die Gatelänge, d. h. in 1a die horizontale Abmessung der Gateelektroden 121, ungefähr 50 nm oder deutlich weniger beträgt. Folglich ist ein Abstand zwischen jeweiligen Transistorelementen, d. h. der laterale Abstand zwischen benachbarten Seitenwandabstandshalterstrukturen 122 dichtliegender Transistorelemente, ungefähr 100 nm oder weniger, wobei abhängig von der Bauteilkonfiguration in dicht gepackten Bauteilbereichen mehrere dichtliegende Schaltungselemente vorgesehen sind.
  • Es sollte beachtet werden, dass der erste und der zweite Bauteilbereich 120a, 120b durch eine geeignete Isolationsstruktur (nicht gezeigt) bei Bedarf getrennt sind. Des weiteren ist in der 1a gezeigten Fertigungsphase eine Siliziumnitridschicht 130 mit beispielsweise einer hohen inneren Zugverspannung über dem ersten und dem zweiten Bauteilbereich 120a, 120b ausgebildet, woran sich eine Ätzindikatorschicht 131 aus Siliziumdioxid anschließt. Es sollte beachtet werden, dass bei Bedarf eine Ätzstoppschicht, etwa eine Siliziumdioxidschicht mit geeigneter Dicke und Dichte zwischen der Siliziumnitridschicht 130 und den jeweiligen Transistorelementen in dem ersten und dem zweiten Bauteilbereich 120a, 120b vorgesehen sein kann. Die Ätzindikatorschicht 131 wird typischerweise mit einer Dicke vorgesehen, die ausreichend ist, um einen Ätzprozess in einer späteren Phase beim Strukturieren der Schicht 130 zu stoppen, oder um ein ausgeprägtes Endpunkterkennungssignal zu liefern. D. h., eine Siliziumnitridätzchemie, die mit Siliziumdioxid reagiert, führt zu einer speziellen Plasmaatmosphäre, die durch standardmäßige Detektionsverfahren erkannt werden kann. Für gewöhnlich wird eine Dicke der Ätzindikatorschicht 131 auf ungefähr 10 bis 20 nm festgelegt, wodurch eine ausreichende Ätzstoppfähigkeit über das Substrat hinweg erreicht wird, um damit in zuverlässiger Weise den entsprechenden Ätzprozess zu steuern. In einigen Vorgehensweisen dient die Ätzindikatorschicht 131 als eine Hartmaske während des Strukturierens der Siliziumnitridschicht 130.
  • Wie aus 1a hervorgeht, muss auf Grund des geringeren Abstands zwischen benachbarten Transistorelementen die Siliziumnitridschicht 130 mit einer moderat geringen Dicke abgeschieden werden, um die Spaltfülleigenschaften des Abscheideprozesses zu berücksichtigen, da, wenn der Abstand zwischen den Transistorelementen in der Größenordnung der zweifachen Schichtdicke der Siliziumnitridschicht 130 liegt, das begrenzte konforme Füllverhalten zu entsprechenden Defekten, etwa Hohlräumen, führen kann.
  • In dieser Fertigungsphase umfasst das Halbleiterbauelement 100 ferner eine Lackmaske 103, die den ersten Bauteilbereich 120a freilegt, während der zweite Bauteilbereiche 120b abgedeckt ist. In diesem Falle sei angenommen, dass die innere Verspannung der Siliziumnitridschicht 130 in geeigneter Weise so gewählt ist, dass das Transistorverhalten in dem zweiten Bauteilbereich 120b verbessert wird.
  • Ein typischer Prozessablauf zur Herstellung des Halbleiterbauelements 100, wie es in 1a gezeigt ist, umfasst die folgenden Prozesse. Die Gateelektroden 121 und die Gateisolationsschichten werden gebildet und strukturiert auf der Grundlage gut etablierter Prozesstechniken, wozu moderne Photolithographie-, Abscheide-, Oxidations- und Ätztechniken gehören. Danach werden die Drain- und Sourcegebiete 125 in Verbindung mit den Seitenwandabstandshalterstrukturen 122 auf Grund gut etablierter Abscheideprozesse, anisotroper Ätzprozesse und Implantationssequenzen hergestellt, um damit das gewünschte vertikale und laterale Dotierstoffprofil zu bilden. Anschließend werden entsprechende Silizidgebiete bei Bedarf auf Grundlage gut bekannter Techniken hergestellt. Als nächstes wird bei Bedarf eine entsprechende Siliziumdioxidätzstoppschicht gebildet, woran sich das Abscheiden der Siliziumnitridschicht 130 anschließt. Während des Abscheidens des Siliziumnitridmaterials beeinflussen entsprechende Prozessparameter, etwa die Zusammensetzung von Trägergasen und reaktiven Gasen, die Substrattemperatur, der Abscheidedruck und insbesondere der Ionenbeschuss während des Abscheidens deutlich die endgültig erreichte innere Verspannung des abgeschiedenen Materials in Bezug auf die darunter liegenden Materialien. Somit kann durch Auswählen geeigneter Parameterwerte ein hohes Maß an innerer Verspannung, etwa bis zu 2 Gigapascal (GPa) und mehr an kompressiver Verspannung oder bis zu 1 GPa oder deutlich höher an Zugverspannung erreicht werden, um damit das Leistungsverhalten des Transistors in dem ersten Bauteilbereich 120a zu verbessern. Auf Grund des weniger ausgeprägten konformen Verhaltens des Siliziumnitridabscheideprozesses oberhalb einer gewissen Schichtdicke und bei größeren Aspektverhältnissen, wie sie stark größenreduzierten Bauelementen auf Grund des geringen Abstands zwischen benachbarten Transistorelementen bei moderat dimensionierten Gatehöhen in dicht gepackten Bauteilbereichen auftreten, wie dies gezeigt ist, wird die Dicke des Siliziumnitridmaterials so gewählt, dass Unregelmäßigkeiten, etwa Hohlräume, vermieden werden, wodurch jedoch ein zusätzlicher Zuwachs im Leistungsverhalten des Bauteilgebiets 120b „geopfert” wird. D. h., auf Grund der geringeren Schichtdicke, die auf den Abstand zwischen den Transistoren angepasst ist, wird die Menge des hoch verspannten Materials beschränkt und damit wird auch die schließlich erreichte Verspannung beschränkt, die durch die Siliziumnitridschicht 130 in dem Gebiet 120b hervorgerufen wird. Somit findet man bei dem Abscheideprozess für die Siliziumdioxidschicht 131 eine noch ausgeprägtere Oberflächentopographie vor, wobei jedoch sehr konforme Abscheideprozesse für Siliziumdioxidmaterial verfügbar sind, um damit ein hohlraumfreies Abscheiden zu erreichen.
  • Nach dem Abscheiden der Siliziumdioxidschicht 131 wird die Lackmaske 103 auf Grundlage gut etablierter Photolithographieverfahren hergestellt. Als nächstes wird ein geeignet gestalteter Ätzprozess ausgeführt, um einen Bereich der Schichten 130 und 131 von dem Bauteilbereich 120 zu entfernen. Während des entsprechenden Ätzprozesses wird das Siliziumdioxidmaterial der Schicht 131 zuerst entfernt, woran sich ein selektiver Ätzprozess zum Entfernen des Materials der Siliziumnitridschich 130 anschließt, wobei der entsprechende Ätzprozess bei Bedarf auf Grundlage einer Ätzstoppschicht gesteuert wird.
  • 1b zeigt schematisch das Halbleiterbauelement 100 in einem werter fortgeschrittenen Herstellungsstadium. Wie gezeigt ist eine zweite dielektrische Schicht 140 über dem ersten und dem zweiten Bauteilbereich 120a, 120b gebildet, wobei ein Hohlraum 132 in dem zweiten Bauteilbereich 120b auf Grund der begrenzten Spaltfülleigenschaften des Abscheideprozesses zur Herstellung eines stark verspannten Siliziumnitridmaterials und auf Grund der ausgeprägten Oberflächentopographie, die zuvor während des Abscheidens der Schicht 130, 131 geschaffen wurde, vorhanden sein kann. Der Hohlraum 132 in dem zweiten Bauteilgebiet 120b kann zu einem reduzierten Verspannungsübertragungsmechanismus sowie zu einer beeinträchtigten Ätzgleichmäßigkeit während der nachfolgenden Bearbeitung führen. Ferner ist in der in 1b gezeigten Fertigungsphase eine entsprechende Lackmaske 104 vorgesehen, um die dielektrische Schicht 140 während eines entsprechenden Ätzprozesses 105 zum Entfernen des freigelegten Teils der Schicht 140 in dem zweiten Bauteilgebiet 120b zu schützen.
  • Im Hinblick auf die Herstellung der zweiten dielektrischen Schicht 140 gelten im Wesentlichen die gleichen Kriterien, wie sie zuvor mit Bezug zu der Schicht 130 erläutert sind. Somit werden während des Abscheidens der Schicht 140 entsprechende Prozessparameter in einer geeigneten Weise so eingestellt, dass eine gewünschte hohe innere Verspannung erreicht wird. in anspruchsvollen Anwendungen, d. h. in Halbleiteranwendungen mit Strukturgrößen von ungefähr 50 nm und weniger, bilden die Spaltfülleigenschaften des Abscheideprozesses für die Herstellung der Schicht 140 ebenfalls eine wichtige Rolle während des Ätzprozesses 105, da in Verbindung mit der während des Abscheidens der Schichten 130 und 131 geschaffenen Oberflächentopographie ein im Wesentlichen vollständiges Entfernen des freigelegten Bereichs der Schicht 140 von den Abscheideeigenschaften des nachfolgenden Abscheidens für eine vorgegebene Bauteilgeometrie abhängt. Auf Grund des Erzeugens des Hohlraumes 132 wird die Dicke der Schicht 140 in der Nähe des Hohlraumes erhöht, was zu einem nicht ausreichenden Entfernen des Materials der Schicht 140 während des Prozesses 105 führen kann. Somit bleibt der Hohlraum 132 unter Umständen nach dem Prozess 105 erhalten, wodurch ein Ausbeuteverlust während der weiteren Bearbeitung auf Grund von Kontaktfehlern hervorgerufen wird.
  • 1c zeigt schematisch das Bauelement 100 in einem weiter fortgeschrittenen Herstellungsstadium, wobei ein entsprechendes dielektrisches Zwischenschichtmaterial 150 beispielsweise aus Siliziumdioxid über der ersten und der zweiten dielektrischen Schicht 130, 140 gebildet ist. Das dielektrische Material 150 kann auf der Grundlage gut etablierter Techniken hergestellt werden, etwa subatmosphärische Abscheideprozesse auf Grundlage von TEOS und dergleichen, woran bei Bedarf entsprechende Einebnungsprozesse anschließen können. Danach werden Kontaktöffnungen 151 gebildet, die in einigen Fällen beispielsweise in dichten RAM-Gebieten eine Verbindung zur Bauteilebene in Bereichen herstellen, die zwischen entsprechenden dichtliegenden Transistoren angeordnet sind. Auf Grund des entsprechenden Hohlraumes 132 kann der entsprechende Prozess ebenfalls beeinflusst werden, woraus sich weniger zuverlässige Kontakte oder ein vollständiger Kontaktausfall ergibt.
  • Somit erfordert bei der weiteren Bauteilgrößenreduzierung die jeweilige Beschränkung der Abscheiderprozesse für dielektrische Materialien mit hoher innerer Verspannung eine deutliche Verringerung der Schichtdicke der verspannungsinduzierenden Schichten, um dem größeren Aspektverhältnis Rechnung zu tragen, das in anspruchsvollen Bauteilgeometrien angetroffen wird. Jedoch wird in diesem Falle auch die entsprechende Verformung, die durch die verspannten dielektrischen Materialien hervorgerufen wird, deutlich verringert, wodurch auch das Transistorleistungsverhalten beeinträchtigt wird.
  • In der US 2007/0196972 A1 wird die Herstellung eines Transistors mit Seitenwandabstandhaltern beschrieben, wobei eine verspannungsinduzierende Schicht über einem Halbkeitersubstrat, auf dem der Transistor hergestellt wird, vorgesehen ist.
  • In der US 2006/0189051 wird die Herstellung eines Halbleiterbauteils mit einem NMOS-Gebiet und einem PMOS-Gebiet beschrieben, in denen MOS-Transistoren unter Verwendung von Ätzstoppschichten hergestellt werden.
  • In der DE 10 2004 057 762 A1 wird eine Halbleiterstruktur mit einem Transistor beschrieben, wobei eine verspannte Schicht über dem Transistor ausgebildet ist, wodurch eine elastische Druckspannung in dem Kanalgebiet des Transistors erzeugt wird.
  • In „Technologie Hochintegrierter Schaltungen”, von D. Widmann, H. Mader und H. Friedrich, Springer 1996, 2. Auflage, Seiten 183–186, wird ein Endpunkterkennungsverfahren im Rahmen einer CVD-Bearbeitung von Halbleiterbauteilen beschrieben
  • In der DE 10 2004 031 744 A1 wird ein Verfahren zum Abscheiden einer dielektrischen Zwischenschicht über Bauelementen unter Vermeidung von Hohlräumen beschrieben.
  • Die vorliegende Erfindung betrifft somit Verfahren, die einige oder alle der vorgenannten Probleme lösen oder zumindest reduzieren können.
  • Überblick über die Erfindung
  • Im Allgemeinen betrifft die Erfindung das Problem einer geringeren Effizienz von verformungsinduzierenden Mechanismen in stark größenreduzierten Transistorelementen und/oder entsprechende Ungleichmäßigkeiten während des Strukturierens von Kontaktöffnungen durch Bereitstellen einer Technik, in der die Oberflächentopographie nach dem Abscheiden einer ersten verspannungsinduzierenden Schicht geglättet wird, indem eine Materialschicht mit einer geeigneten Dicke gebildet wird, so dass in Verbindung mit dem zuvor abgeschiedenen verspannungsinduzierenden Material Raumbereiche zwischen dicht gepackten Gateelektrodenstrukturen zuverlässig bis zu einem gewissen Höhenniveau gefüllt werden können, das wenige kritische Abscheidebedingungen für ein nachfolgendes stark verspanntes Material sicherstellt. Somit kann das Erzeugen von Hohlräumen in dem nachfolgend abgeschiedenen verspannten Material und mögliche Materialreste, die mit den hervorgerufenen Unregelmäßigkeiten verknüpft sind, verringert werden, wodurch geringere Ausbeuteverluste erreicht werden. Das Material kann mittels einer geeigneten Abscheidetechnik aufgebracht werden, das für bessere Spaltfülleigenschaften im Vergleich zu plamsaunterstützten CVD-Techniken sorgt, die typischerweise für das Abscheiden der verspannungsinduzierenden Schichten eingesetzt werden. Somit kann die verspannungsinduzierende Schicht gemäß Erfordernissen aufgebracht werden, wie sie durch die Oberflächengeometrie und das Abscheideverhalten der verwendeten Abscheidetechnik vorgegeben sind, wodurch das Abscheiden einer größeren Menge an verspanntem Material möglich ist, da das weitere Material mit dem verbesserten Spaltfüllverhalten zuverlässig eine verbesserte, d. h. eine weniger ausgeprägte Oberflächentopographie für das Abscheiden der nachfolgenden verspannungsinduzierenden Schicht mit anderer innerer Verspannung verschafft. Auf diese Weise lässt sich die Anwendungsmöglichkeit von dualen Verspannungsschichtansätzen auf Bauteilgenerationen erweitern, die Transistorelemente mit einer Gatelänge von 50 nm und weniger aufweisen.
  • Die vorliegende Erfindung stellt ein Verfahren zur Verfügung, das die Schritte aufweist
    konformes Abscheiden einer ersten verspannungsinduzierenden dielektrischen Schicht über mehreren ersten Gateelektrodenstrukturen und mehreren zweiten Gateelektrodenstrukturen eines Halbleiterbauelements, wobei die ersten und zweiten Gateelektrodenstrukturen zumindest teilweise über einer Halbleiterschicht ausgebildet sind;
    Bilden einer Ätzsteuerschicht auf der ersten verspannungsinduzierenden Schicht derart, dass eine spezifizierte Füllhöhe der ersten verspannungsinduzierenden Schicht und der Ätzsteuerschicht in einem Raumbereich zwischen zwei benachbarten Gateelektrodenstrukturen erreicht wird, wobei die spezifizierte Füllhöhe mindestens der Hälfte einer Höhe der mehreren ersten und zweiten Gateelektrodenstrukturen entspricht;
    selektives Entfernen der Ätzsteuerschicht und der ersten verspannungsinduzierenden Schicht von den mehreren zweiten Gateelektrodenstrukturen;
    Abscheiden einer zweiten verspannungsinduzierenden dielektrischen Schicht über der Ätzsteuerschicht und der ersten verspannungsinduzierenden Schicht und den mehreren zweiten Gateelektrodenstrukturen; und
    selektives Entfernen der zweiten verspannungsinduzierenden Schicht von der ersten verspannungsinduzierenden Schicht durch Ausführen eines Ätzprozesses und Verwenden der Ätzsteuerschicht als einen Ätzstopp,
    wobei konformes Abscheiden der ersten verspannungsinduzierenden Schicht umfasst: Auswählen einer Schichtdicke derart, dass ein Spalt in dem Raumbereich gebildet wird, der einen sich horizontal erstreckenden Unterseitenbereich aufweist, und
    wobei Bilden der Ätzsteuerschicht umfasst: Auswählen einer Schichtdicke der Ätzsteuerschicht, die mindestens der Hälfte einer lateralen Größe des Spalts an dem Unterseitenbereich entspricht, und konformes Abscheiden der Ätzsteuerschicht.
  • Kurze Beschreibung der Zeichnungen
  • Weitere Ausführungsformen der vorliegenden Erfindung sind in den angefügten Patentansprüchen definieren und gehen deutlicher aus der folgenden detaillierten Beschreibung hervor, wenn diese mit Bezug zu den begleitenden Zeichnungen studiert wird, in denen:
  • 1a bis 1c schematisch Querschnittsansichten eines Halbleiterbauelements während diverser Fertigungsphasen bei der Herstellung unterschiedlich verspannter Kontaktätzstoppschichten zeigen, wobei das Halbleiterbauelement dicht gepackte Transistorelemente gemäß konventioneller Techniken aufweisen;
  • 2a und 2c bis 2d schematisch Querschnittsansichten eines Halbleiterbauelement mit unterschiedlichen Bauteilgebieten zeigen, in denen Transistorelemente unterschiedlich verspannte dielektrische Material erhalten, wovon eines auf der Grundlage einer weniger ausgeprägten Oberflächentopographie auf Grund der vorhergehenden Abscheidung eines Ätzsteuermaterials mit erhöhter Dicke gemäß anschaulicher Ausführungsformen abgeschieden wird, wohingegen 2b und 2e vergleichende Beispiele zeigen;
  • Detaillierte Beschreibung
  • Im Allgemeinen betrifft der hierin beschriebene Gegenstand Verfahren auf der Grundlage von dualen Verspannungsschichttechniken, in denen nach dem Abscheiden und dem Strukturieren eines ersten verspannungsinduzierenden Materials das zweite unterschiedlich verspannte dielektrische Material auf Grundlage einer geringeren Oberflächentopographie abgeschieden wird, zumindest in dem Bauteilgebiet, in dem zuvor abgeschiedenen verspanntes Material vorhanden ist, wodurch die Wahrscheinlichkeit des Erzeugens von Hohlräumen und anderen Oberflächenunregelmäßigkeiten verringert wird, die in konventionellen Strategien zu einer geringeren Ausbeute und/oder zu einem beeinträchtigten Leistungsverhalten führen können, wenn eine Dicke des anfänglich abgeschiedenen verspannten dielektrischen Materials reduziert wird. Das Glätten der Oberflächentopographie, die durch das Abscheiden des ersten verspannungsinduzierenden Materials geschaffen wird, kann in einigen anschaulichen Ausführungsformen erreicht werden, indem in geeigneter Weise eine Dicke eines Ätzsteuermaterials ausgewählt wird, das typischerweise zum Steuern eines Ätzprozesses zum selektiven Entfernen des zweiten verspannungsinduzierenden Materials von dem anfänglich abgeschiedenen verspannungsinduzierenden Material verwendet wird. Somit kann das erste verspannungsinduzierende Material in einer sehr konformen Weise aufgebracht werden, wie dies mit den Abscheideeigenschaften des betrachteten Abscheideprozesses und der Bauteilgeometrie verträglich ist, wobei das Erzeugen von Hohlräumen vermieden wird. Danach wird das Ätzsteuermaterial mit einer Abscheidetechnik aufgebracht, die eine deutlich bessere Spaltenfülleigenschaft aufweist, etwa ein thermisch aktivierter CVC-Prozess und dergleichen, wodurch in zuverlässiger Weise Spalten, die während des vorhergehenden im Wesentlichen konformen Abscheideprozesses gebildet wurden, zuverlässig gefüllt werden, wobei der Spalt bis zu einem Höhenniveau aufgefüllt wird, das ungefähr der Hälfte oder deutlich mehr des Höhenniveaus der jeweiligen Gateelektrodenstrukturen entspricht. Somit können die Raumbereiche benachbarter Gateelektrodenstrukturen zuverlässig mit Material bis zu dem gewünschten Höhenniveau aufgefüllt werden, ohne dass im Wesentlichen Hohlräume in diesen Bereichen erzeugt werden, so dass der nachfolgende Abscheideprozess eine ausreichend glatte Oberflächengeometrie antrifft, wodurch ein zuverlässiges und hohlraumfreies Abscheiden des zweiten verspannungsinduzierenden Materials ohne Erzeugung deutlicher Dickenschwankungen möglich ist.
  • Folglich kann auf der Grundlage der hierin beschriebenen Prinzipien die Menge an verspanntem Material im Vergleich zu konventionellen dualen Verspannungstechniken vergrößert werden, ohne dass im Wesentlichen Ausbeuteverluste ansteigen auf Grund der verbesserten Oberflächentopographie während des Abscheidens der zweiten verspannungsinduzierenden Schicht. Somit kann der hierin beschriebene Gegenstand vorteilhaft auf stark größenreduzierte Halbleiterbauelemente mit Transistorelementen mit einer Gatelänge von 30 nm oder weniger angewendet werden.
  • Mit Bezug zu den 2a bis 2f werden nunmehr weitere anschauliche Ausführungsformen und nicht erfindungsgemäße Beispiele detaillierter beschrieben.
  • 2a zeigt schematisch eine Querschnittsansicht eines Halbleiterbauelements 200, das ein Substrat 201 aufweist, über welchem eine Halbleiterschicht 202 ausgebildet ist. In der Halbleiterschicht 202 sind ein erstes Bauteilgebiet 220a und ein zweites Bauteilgebiet 220b vorgesehen, in denen mehrere Transistorelemente hergestellt sind, wobei der Einfachheit halber die mehreren Transistorelemente ebenfalls durch die Bezugszeichnen 220a, 220b bei Bedarf bezeichnet sind. Jeder der Transistoren in dem ersten und dem zweiten Bauteilgebiet 220a, 220b umfasst eine Gateelektrodenstruktur 221 mit einer Gateisolationsschicht und einer Seitenwandabstandshalterstruktur, die in einigen anschaulichen Ausführungsformen auch teilweise oder vollständig in dieser Fertigungsphase entfernt sein kann, wobei dies von der Gesamtprozessstrategie abhängt. Des weiteren umfasst jeder der Transistoren in dem ersten und dem zweiten Bauteilgebiet 220a, 220b ein Kanalgebiet und entsprechende Drain- und Sourcegebiete 225. Im Hinblick auf die Komponenten des Halbleiterbauelements 200, die bislang beschrieben sind, gelten die gleichen Kriterien, wie sie zuvor mit Bezug zu dem Halbleiterbauelement 100 erläutert sind.
  • Ferner ist in der gezeigten Fertigungsphase eine erste dielektrische verspannungsinduzierende Schicht 230 über dem ersten und dem zweiten Bauteilgebiet 220a, 220b mit einer Dicke 220t vorgesehen, die geeignet ausgebildet ist im Hinblick auf die Gesamtbauteilgeometrie des Halbleiterbauelements 200. D. h., in einigen anschaulichen Ausführungsformen wird die verspannungsinduzierende Schicht 230 in einem sehr konformen Zustand vorgesehen, so dass die Dicke 230t ungefähr den gleichen Wert auf horizontalen und vertikalen Bereich das Halbleiterbauelements 200 besitzt. Beispielsweise liegt die Dicke 230t im Bereich von ungefähr 20 bis 80 nm abhängig von der Konfiguration des Bauelements 200. In der gezeigten Ausführungsform repräsentieren das erste und das zweite Bauteilgebiet 220a, 220b dicht gepackte Bauteilbereiche, in denen die Gateelektrodenstrukturen 221 eine Gatelänge von ungefähr 50 nm und deutlich weniger, etwa 30 nm und weniger aufweisen, so dass ein entsprechender Abstand zwischen benachbarten Gateelektrodenstrukturen 221, der als 221d bezeichnet ist, im Bereich von 100 nm und weniger liegt, wodurch sehr einschränkende Auflagen für das Abscheideverhalten des entsprechenden Abscheideprozesses zur Bildung der verspannungsinduzierenden Schicht 230 bestehen, wie dies zuvor erläutert ist. In einigen anschaulichen Ausführungsformen wird die Dicke 230t so ausgewählt, dass ein Spalt 235 durch die Schicht 230 in dem Raumbereich 231d derart definiert ist, dass die Dicke 230t höchstens die Hälfte des Abstands 221d beträgt, um damit ein Verbinden der entsprechenden Schichtbereiche zu vermeiden, was ansonsten mit einer hohen Wahrscheinlichkeit zur Erzeugung von Hohlräumen zwischen benachbarten Gatelektrodenstrukturen 221 beitragen würde. Somit wird in einigen anschaulichen Aspekten der Spalt 235 so gebildet, dass ein im Wesentlichen horizontal orientierter Unterseitenbereich 235b durch die Schicht 230 gebildet ist, so dass bessere Abscheidebedingungen für den nachfolgenden Abscheideprozess einer Ätzsteuerschicht 231 geschaffen werden, die aus Siliziumdioxid und dergleichen aufgebaut sein kann.
  • Die Ätzsteuerschicht 231 wird im Gegensatz zu konventionellen Strategien mit einer größeren Dicke im Bereich von ungefähr 20 nm oder mehr vorgesehen, um zuverlässig den Spalt 235 bis zu einem spezifizierten Höheniveau 235h zu füllen, das mindestens der Hälfte einer Höhe 221h der Gateelektrodenstrukturen 221 entspricht, wobei in anschaulichen Ausführungsformen das Höhenniveau 235h vergleichbar ist mit der Höhe 221h, während in anderen Fällen das Höhenniveau 235h über die Höhe 221h hinausragt, wie dies nachfolgend detaillierter beschrieben ist. Folglich kann durch Vorsehen der Ätzsteuerschicht 231 mit einer geeigneten Dicke oder durch Anwenden einer nicht konformen Abscheidetechnik der Spalt 235 bis zu dem Höhenniveau 235h gefüllt werden, wodurch die resultierende Oberflächentopographie für den nachfolgenden Abscheideprozess geglättet wird.
  • Ein typischer Prozessablauf zur Herstellung des Halbleiterbauelements 200, wie es in 2a gezeigt ist, kann im Wesentlichen die gleichen Prozessschritte aufweisen, wie sie zuvor mit Bezug zu dem Bauelement 100 zur Herstellung der entsprechenden Transistorelemente in den Bauteilgebieten 220a, 220b beschrieben sind. Danach wird eine optionale Ätzstoppschicht (nicht gezeigt) abgeschieden, beispielsweise in Form einer Siliziumdioxidschicht, und dergleichen, woran sich das Abscheiden der verspannungsinduzierenden Schicht 230 auf der Grundlage geeignet ausgewählter Abscheideparameter anschließt, um die Dicke 230t und das gewünschte konforme Abscheideverhalten zu erreichen, während andererseits eine gewünschte Menge an stark verspanntem Material in der Nähe der Transistorelemente in den Gebieten 220a, 220b gesorgt wird. Es sollte beachtet werden, dass auf Grund der Tatsache, dass eine Topographie einebnende Wirkung durch die größere Dicke der Ätzsteuerschicht 231 erreicht wird, typischerweise ein größerer Wert für die Schichtdicke 230t gewählt werden kann, im Vergleich zu konventionellen Strategien für die gleiche Technologie, ohne dass die Wahrscheinlichkeit des Erzeugens von Defekten vergrößert wird, wie dies beispielsweise mit Bezug zu dem Bauelement 100 beschrieben ist.
  • Danach wird die Ätzsteuerschicht 231 beispielsweise durch thermisch aktivierte CVD-Techniken, etwa subatmosphärische CVD (SACVD) abgeschieden, die ein sehr konformes Abscheideverhalten bei Bedarf ermöglichen, während gleichzeitig für bessere Spaltfülleigenschaften im Vergleich zu beispielsweise plasmaunterstützten CVD-Techniken zur Herstellung der stark verspannten Schicht 230 gesorgt wird. In anderen anschaulichen Ausführungsformen wird eine andere Abscheidetechnik, etwa plasmaunterstütztes CVD für das Abscheiden von siliziumdioxidbasierten Materialien eingesetzt, wobei jedoch eine Dicke so eingestellt ist, dass in Verbindung mit der Dicke 230t das Höhenniveau 235h erhalten wird. In der in 2a gezeigten Ausführungsform ist beispielsweise das Abscheideverhalten der entsprechenden Prozesstechnik im Wesentlichen ein konformes Abscheideverhalten für die Schicht 231, wodurch eine Dicke erforderlich ist, die zumindest die Hälfte des Abstands 235d beträgt, um damit in zuverlässiger Weise den Spalt 235 ohne Zurücklassen von Spalten und dergleichen zu füllen. Ferner können in dem jeweiligen Abscheideprozess die Überhänge und damit Hohlräume während der Herstellung der Schicht 231 im Wesentlichen vermieden werden.
  • 2b zeigt schematisch das Halbleiterbauelement 200 gemäß nicht erfindungsgemäßer Beispiele, in denen die Ätzsteuerschicht 231 auf Grundlage eines Abscheideprozesses aufgebracht wird, der für ein nicht-konformes Abscheideverhalten sorgt. Beispielsweise wird, wie zuvor erläutert ist, ein thermisch aktivierter CVD-Prozess auf Grundlage von beispielsweise TEOS (Tetraethylorthosilikat) bei moderat hohem Prozessdruck von ungefähr 27–93 HPa (200 bis 700 Torr) eingesetzt, wodurch ein im Wesentlichen fließartiges Abscheideverhalten erreicht wird. In anderen vergleichenden Beispielen wird die Ätezsteuerschicht 231 durch Aufschleuderverfahren auf Grundlage eines geeigneten Materials, etwa Polymermaterialien vorgesehen, das in einem Zustand geringer Viskosität aufgebracht und nachfolgend behandelt wird, beispielsweise durch Wärme, Strahlung, und dergleichen, um damit das Material auszuhärten, so dass dieses die gewünschten Eigenschaften im Hinblick auf das mechanische und chemische Verhalten zeigt. Wie gezeigt wird auch in diesem Falle der Spalt 235 zuverlässig bis zu der gewünschten Höhe 235h aufgefüllt, die über dem Höhenniveau der Gateelektrodenstrukturen 221 abhängig von den Abscheideeigenschaften, d. h. der Viskosität und dem gewünschten Betrag der Schichtdicke, der Oberhalb der Gateelektrodenstruktur 221 vorzusehen ist, angeordnet ist. Somit kann auf Grund der verbesserten Spaltfülleigenschaft des dargestellten Abscheideprozesses die Dicke 230t der verspannungsinduzierenden Schicht 230 so eingestellt werden, dass die Breite 235d des Spalts 235 verringert wird, solange ein im Wesentlichen konformes Abscheideverhalten der Schicht 230 in dem Raumbereich 221 erreich wird. Somit kann auch in diesem Falle eine deutliche Geltung der zuvor geschaffenen Oberflächentopographie erreicht werden, wodurch die Anforderungen im Hinblick auf das Spaltenfüllvermögen eines nachfolgenden Abscheideprozesses deutlich verringert werden.
  • 2c schematisch das Halbleiterbauelement 200 in einem weiter fortgeschrittenen Herstellungsstadium, in welchem ein Teil der Schichten 230, 231 über dem Bauteilgebiet 220b entfernt ist. Ferner ist eine zweite verspannungsinduzierende Schicht 240 über dem Bauteilgebiet 220b und über den verbleibenden Bereichen der Schichten 230, 231 in dem Bauteilgebiet 220a gebildet. In der gezeigten Fertigungsphase ist ferner eine Ätzmaske, etwa eine Lackmaske 204 vorgesehen, um das Bauteilgebiet 220b abzudecken, während das Bauteilgebiet 220a frei liegt. Das in 2c gezeigte Bauelement 200 kann auf der Grundlage von im Wesentlichen den gleichen Prozesstechniken hergestellt werden, wie sie zuvor beschrieben sind, wobei jedoch die Dicke der Schicht 240 auf der Grundlage der Abscheidefähigkeiten des betrachteten Abscheideprozesses und im Hinblick auf die Bauteilgeometrie, wie sie in dem Gebiet 220b vorgesehen ist, ausgewählt wird, da die Oberflächentopographie des Gebiets 220a auf Grund des Vorsehens der Ätzsteuerschicht 231 mit der erhöhten Dicke weniger ausgeprägt ist. Somit kann im Gegensatz zu konventionellen Strategien die Dicke der Schicht 240 und auch die Schicht 230 auf der Grundlage der anfänglichen Bauteilgeometrie und der Abscheideeigenschaften anstatt im Hinblick auf eine ausgeprägte Oberflächentopographie ausgewählt werden, die sich in konventionellen Techniken nach dem Abscheiden der ersten verspannungsinduzierenden Schicht und gefolgt von dem Abscheiden einer moderat dünnen Steuerschicht gibt, wie dies zuvor erläutert ist. Folglich kann ein verbessertes Leistungsverhalten für die Transistorelemente in den Gebieten 220a, 220b erreich werden, ohne dass zusätzlich zu Abscheidunregelmäßigkeiten beigetragen wird, die konventioneller Weise zu erhöhten Ausbeuteverlusten führen.
  • Danach wird ein Ätzprozess auf der Grundlage gut etablierter Rezepte ausgeführt, wobei die größere Dicke der Ätzsteuerschicht 231 für verbesserte Ätzstoppeigenschaften und/oder Ätzindikatoreigenschaften sorgt, wie dies zuvor erläutert ist. Folglich wird der freigelegte Bereich der Schicht 240 über dem Bauteilgebiet 220a zuverlässig entfernt, ohne dass im Wesentlichen ein unerwünschtes Material Entfernen der Schicht 230 auf Grund der größeren Dicke der Ätzsteuerschicht 231 erfolgt. Anschließend wird die Ätzmaske 204 entfernt und die weitere Bearbeitung wird durch das Abscheiden eines geeigneten dielektrischen Zwischenschichtmaterials, etwa in Form von Siliziumdioxid und dergleichen fortgesetzt.
  • 2d zeigt schematisch das Halbleiterbauelement 200 nach der zuvor beschriebenen Prozesssequenz. D. h., das Bauelement 200 umfasst ein dielektrisches Zwischenschichtmaterial 250, beispielsweise in Form von Siliziumdioxid oder einer anderen geeigneten Materialzusammensetzung. Die Schicht 250 kann auf der Grundlage von plasmaunterstützter CVD, thermisch aktivierter CVD und dergleichen hergestellt werden. Anschließend wird die weitere Bearbeitung fortgesetzt, indem beispielsweise die Oberflächentopographie eingeebnet und entsprechende Kontaktöffnungen gebildet werden, wie dies auch mit Bezug zu dem Bauelement 100 beschrieben ist.
  • 2e zeigt schematisch das Halbleiterbauelement 200 gemäß weiterer Ausführungsbeispiele. Wie gezeigt, wird nach dem Entfernen der Schichten 230, 231 von dem Bauteilgebiet 222b die Schicht 240 abgeschieden, wie dies zuvor beschrieben ist. Im Anschluss daran wird ein weiteres Füllmaterial 241 abgeschieden, beispielsweise auf der Grundlage entsprechender Abscheidetechniken, wie sie zuvor mit Bezug zu der Ätzsteuerschicht 231 beschrieben sind. Somit kann die Oberflächentopographie in dem Gebiet 220b ebenfalls durch das Vorsehen des Materials 241 geglättet werden, was zu einem gleichmäßigeren Prozessverhalten während des nachfolgenden Bearbeitens des Bauelements 200 führen kann, beispielsweise in Bezug auf das Abscheiden eines dielektrischen Zwischenschichtmaterials oder im Hinblick auf das Strukturieren des dielektrischen Zwischenschichtmaterials zur Herstellung von Kontaktöffnungen. Somit wird nach dem Abscheiden des zusätzlichen Füllmaterials 241, das in einem Ausführungsbeispiel auf der Grundlage von im Wesentlichen den gleichen Prozessparametern bewerkstelligt werden kann, wie sie für das Abscheiden der Schicht 231 angewendet werden, die Ätzmaske 204 gebildet und nachfolgend wird ein geeignet gestalteter Ätzprozess 205 ausgeführt, um zuerst den freigelegten Bereich des Füllmaterials 241 und nachfolgend den Bereich 240 zu entfernen, wobei die Schicht 231 als ein effizienter Ätzstopp verwendet wird. Nach dem Ätzprozess 205 wird folglich eine ähnliche Bauteilkonfiguration in den Bauteilgebieten 220a, 220b erreicht, mit Ausnahme von Unterschieden, die durch einen Ätzschaden während des Prozesses 205 in der Schicht 231 hervorgerufen werden und von Unterschieden, die durch die unterschiedlichen inneren Verspannungspegel der Schichten 230, 240 hervorgerufen werden. Somit kann die weitere Bearbeitung auf der Grundlage von sehr „symmetrischen” Bedingungen erfolgen. Auf Grund der weniger ausgeprägten Oberflächentopographie in dem Gebiet 220b wird eine größere Flexibilität für die Auswahl von Prozessparametern für das Abscheiden einer nachfolgenden Materialschicht erreicht, da nun beide Bauteilgebiete 220a, 220b im Wesentlichen die gleiche Oberflächentopographie besitzen.
  • Durch Vorsehen der Ätzsteuerschicht 231 mit der größeren Dicke wird somit eine erhöhte Effizienz der entsprechenden verformungsinduzierenden Mechanismen, die durch die Schichten 230, 240 bereitgestellt werden, erreicht, da eine größere Menge an verspannten Material nahe an den jeweiligen Kanalgebieten 224 angeordnet werden kann, ohne dass zu größeren Fehlerereignissen beigetragen wird, etwa das Erzeugen von Hohlräumen in dem zweiten verspannten dielektrischen Material, wie dies zuvor erläutert ist.
  • Es gilt also: Die Erfindung stellt Techniken bereit, in denen die Oberflächentopographie während einer dualen Verspannungsschichttechnik für moderne Halbleiterbauelemente geglättet wird, indem ein geeignetes Material mit größerer Dicke nach dem Abscheiden der ersten verspannungsinduzierenden Schicht auf Grundlage einer Abscheidetechnik mit verbessertem Spaltfüllverhalten vorgesehen wird. Folglich kann das Abscheiden eines nachfolgenden verspannungsinduzierenden Materials auf Grundlage einer deutlich weniger ausgeprägten Oberflächentopographie aufgeführt werden, wodurch die Wahrscheinlichkeit des Erzeugens von Hohlräumen oder anderen Unregelmäßigkeiten verringert wird. Somit werden die verspannungsinduzierenden Schichten mit einer größeren Dicke bereitgestellt, wodurch das Transistorverhalten verbessert wird, während keine zusätzlichen durch Abscheidung hervorgerufenen Unregelmäßigkeiten geschaffen werden. Des weiteren kann das Material zum Glätten der Oberflächentopographie effizient zum Steuern des selektiven Entfernens von unerwünschten Bereichen der zweiten verspannungsinduzierenden Schicht verwendet werden. Beispielsweise kann ein Ätzsteuermaterial auf Siliziumdioxidbasis mit einer größeren Dicke vorgesehen werden, beispielsweise mit einer Dicke von 20 nm und mehr für anspruchsvolle Bauelemente mit Transistoren mit einer Gatelänge von ungefähr 30 nm oder weniger, wodurch die glättende Wirkung in Verbindung mit verbesserten Ätzstoppeigenschaften erhalten wird.

Claims (2)

  1. Verfahren mit: konformes Abscheiden einer ersten verspannungsinduzierenden dielektrischen Schicht (230) über mehreren ersten Gateelektrodenstrukturen (221) und mehreren zweiten Gateelektrodenstrukturen (221) eines Halbleiterbauelements (200), wobei die ersten und zweiten Gateelektrodenstrukturen (221) zumindest teilweise über einer Halbleiterschicht ausgebildet sind; Bilden einer Ätzsteuerschicht (231) auf der ersten verspannungsinduzierenden Schicht (230) derart, dass eine spezifizierte Füllhöhe der ersten verspannungsinduzierenden Schicht (230) und der Ätzsteuerschicht (231) in einem Raumbereich zwischen zwei benachbarten Gateelektrodenstrukturen (221) erreicht wird, wobei die spezifizierte Füllhöhe mindestens der Hälfte einer Höhe der mehreren ersten und zweiten Gateelektrodenstrukturen (221) entspricht; selektives Entfernen der Ätzsteuerschicht (231) und der ersten verspannungsinduzierenden Schicht (230) von den mehreren zweiten Gateelektrodenstrukturen (221); Abscheiden einer zweiten verspannungsinduzierenden dielektrischen Schicht (240) über der Ätzsteuerschicht (231) und der ersten verspannungsinduzierenden Schicht (230) und den mehreren zweiten Gateelektrodenstrukturen (221); und selektives Entfernen der zweiten verspannungsinduzierenden Schicht (240) von der ersten verspannungsinduzierenden Schicht (230) durch Ausführen eines Ätzprozesses und Verwenden der Ätzsteuerschicht (231) als einen Ätzstopp, wobei konformes Abscheiden der ersten verspannungsinduzierenden Schicht (230) umfasst: Auswählen einer Schichtdicke derart, dass ein Spalt in dem Raumbereich gebildet wird, der einen sich horizontal erstreckenden Unterseitenbereich aufweist, und wobei Bilden der Ätzsteuerschicht (231) umfasst: Auswählen einer Schichtdicke der Ätzsteuerschicht (231), die mindestens der Hälfte einer lateralen Größe des Spalts an dem Unterseitenbereich entspricht, und konformes Abscheiden der Ätzsteuerschicht (231).
  2. Verfahren nach Anspruch 1, wobei eine Gatelänge der mehreren ersten und zweiten Gateelektrodenstrukturen (221) 50 nm oder weniger beträgt.
DE102007057688A 2007-11-30 2007-11-30 Verfahren zur Herstellung eines Halbleiterbauelements mit verspanntem Zwischenschichtdielektrikum unter Anwendung einer Ätzsteuerzwischenschicht mit erhöhter Dicke Expired - Fee Related DE102007057688B4 (de)

Priority Applications (2)

Application Number Priority Date Filing Date Title
DE102007057688A DE102007057688B4 (de) 2007-11-30 2007-11-30 Verfahren zur Herstellung eines Halbleiterbauelements mit verspanntem Zwischenschichtdielektrikum unter Anwendung einer Ätzsteuerzwischenschicht mit erhöhter Dicke
US12/135,478 US7763507B2 (en) 2007-11-30 2008-06-09 Stressed interlayer dielectric with reduced probability for void generation in a semiconductor device by using an intermediate etch control layer of increased thickness

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE102007057688A DE102007057688B4 (de) 2007-11-30 2007-11-30 Verfahren zur Herstellung eines Halbleiterbauelements mit verspanntem Zwischenschichtdielektrikum unter Anwendung einer Ätzsteuerzwischenschicht mit erhöhter Dicke

Publications (2)

Publication Number Publication Date
DE102007057688A1 DE102007057688A1 (de) 2009-06-10
DE102007057688B4 true DE102007057688B4 (de) 2012-06-21

Family

ID=40620981

Family Applications (1)

Application Number Title Priority Date Filing Date
DE102007057688A Expired - Fee Related DE102007057688B4 (de) 2007-11-30 2007-11-30 Verfahren zur Herstellung eines Halbleiterbauelements mit verspanntem Zwischenschichtdielektrikum unter Anwendung einer Ätzsteuerzwischenschicht mit erhöhter Dicke

Country Status (2)

Country Link
US (1) US7763507B2 (de)
DE (1) DE102007057688B4 (de)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7727834B2 (en) * 2008-02-14 2010-06-01 Toshiba America Electronic Components, Inc. Contact configuration and method in dual-stress liner semiconductor device
DE102010001400B4 (de) 2010-01-29 2019-12-05 GLOBALFOUNDRIES Dresden Module One Ltd. Liability Company & Co. KG SOI-Halbleiterbauelement mit reduzierter Topographie über einem Substratfensterbereich
JP5746881B2 (ja) * 2011-02-22 2015-07-08 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法
FR2979482B1 (fr) * 2011-08-25 2013-09-27 Commissariat Energie Atomique Procede de realisation d'un dispositif a transistors contraints a l'aide d'une couche externe
CN106141439B (zh) * 2016-08-13 2017-12-08 中北大学 消除激光熔化成形制品残余应力的激光冲击装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102004057762A1 (de) * 2004-11-30 2006-06-08 Advanced Micro Devices Inc., Sunnyvale Verfahren zum Ausbilden eines Feldeffekttransistors mit einem verspannten Kanalgebiet
DE102004031744A1 (de) * 2004-06-30 2006-07-27 Advanced Micro Devices, Inc., Sunnyvale Eine Technik zur Herstellung einer dielektrischen Zwischenschicht über einer Struktur mit eng beabstandeten Leitungen
US20060189051A1 (en) * 2005-02-21 2006-08-24 Samsung Electronics Co., Ltd. Semiconductor memory device with high operating current and method of manufacturing the same
US20070196972A1 (en) * 2006-02-22 2007-08-23 Fujitsu Limited Semiconductor device having carrier mobility raised by generating strain in channel region and its manufacture method

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7268012B2 (en) * 2004-08-31 2007-09-11 Micron Technology, Inc. Methods for fabrication of thin semiconductor assemblies including redistribution layers and packages and assemblies formed thereby

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102004031744A1 (de) * 2004-06-30 2006-07-27 Advanced Micro Devices, Inc., Sunnyvale Eine Technik zur Herstellung einer dielektrischen Zwischenschicht über einer Struktur mit eng beabstandeten Leitungen
DE102004057762A1 (de) * 2004-11-30 2006-06-08 Advanced Micro Devices Inc., Sunnyvale Verfahren zum Ausbilden eines Feldeffekttransistors mit einem verspannten Kanalgebiet
US20060189051A1 (en) * 2005-02-21 2006-08-24 Samsung Electronics Co., Ltd. Semiconductor memory device with high operating current and method of manufacturing the same
US20070196972A1 (en) * 2006-02-22 2007-08-23 Fujitsu Limited Semiconductor device having carrier mobility raised by generating strain in channel region and its manufacture method

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
D.Widmann, H.Mader, H.Friedrich: Technologie Hochintegrierter Schaltungen, Springer 1996, 2. Aufl., S. 183-186 *

Also Published As

Publication number Publication date
US20090140396A1 (en) 2009-06-04
US7763507B2 (en) 2010-07-27
DE102007057688A1 (de) 2009-06-10

Similar Documents

Publication Publication Date Title
DE102007009914B4 (de) Halbleiterbauelement in Form eines Feldeffekttransistors mit einem Zwischenschichtdielektrikumsmaterial mit erhöhter innerer Verspannung und Verfahren zur Herstellung desselben
DE102008011814B4 (de) CMOS-Bauelement mit vergrabener isolierender Schicht und verformten Kanalgebieten sowie Verfahren zum Herstellen derselben
DE102008046400B4 (de) Verfahren zur Herstellung eines CMOS-Bauelements mit MOS-Transistoren mit abgesenkten Drain- und Sourcebereichen und einem Si/Ge-Material in den Drain- und Sourcebereichen des PMOS-Transistors
DE102007020258B4 (de) Technik zur Verbesserung des Transistorleitungsverhaltens durch eine transistorspezifische Kontaktgestaltung
DE102007041210B4 (de) Verfahren zur Verspannungsübertragung in einem Zwischenschichtdielektrikum durch Vorsehen einer verspannten dielektrischen Schicht über einem verspannungsneutralen dielektrischen Material in einem Halbleiterbauelement und entsprechendes Halbleiterbauelement
DE102007025342B4 (de) Höheres Transistorleistungsvermögen von N-Kanaltransistoren und P-Kanaltransistoren durch Verwenden einer zusätzlichen Schicht über einer Doppelverspannungsschicht
DE102008054075B4 (de) Halbleiterbauelement mit Abgesenktem Drain- und Sourcebereich in Verbindung mit einem Verfahren zur komplexen Silizidherstellung in Transistoren
DE102006040765B4 (de) Verfahren zur Herstellung eines Feldeffekttransistors mit einer verspannten Kontaktätzstoppschicht mit geringerer Konformität und Feldeffekttransistor
DE102007052051B4 (de) Herstellung verspannungsinduzierender Schichten über einem Bauteilgebiet mit dichtliegenden Transistorelementen
DE102008049725B4 (de) CMOS-Bauelement mit NMOS-Transistoren und PMOS-Transistoren mit stärkeren verformungsinduzierenden Quellen und Metallsilizidgebieten mit geringem Abstand und Verfahren zur Herstellung des Bauelements
DE102012205298B4 (de) Austauschgateverfahren für Metallgatestapel mit großem ε unter Anwendung einer Mehrschichtkontaktebene und Halbleiterbauelement
DE102008030852A1 (de) Kontaktgräben zur besseren Verspannungsübertragung in Transistoren mit geringem Abstand
DE102009039522B4 (de) Verfahren zur Herstellung eines Halbleiterbauelements mit vergrabener Ätzstoppschicht in Grabenisolationsstrukturen für eine bessere Oberflächenebenheit in dicht gepackten Halbleiterbauelementen
DE102006030264B4 (de) Verfahren zur Herstellung von Transistoren mit einem Kanal mit biaxialer Verformung, die durch Silizium/Germanium in der Gateelektrode hervorgerufen wird
DE102005046978B4 (de) Technik zum Erzeugen einer unterschiedlichen mechanischen Verformung durch Bilden eines Kontaktätzstoppschichtstapels mit unterschiedlich modifizierter innerer Verspannung
DE102010002412A1 (de) Transistor mit vergrabener Metallgateelektrodenstruktur mit großem ε
DE102006041006B4 (de) Verfahren zur Strukturierung von Kontaktätzstoppschichten unter Anwendung eines Planarisierungsprozesses
DE102010038746B4 (de) Verfahren zum Reduzieren der Topographie in Isolationsgebieten eines Halbleiterbauelements durch Anwenden einer Abscheide/Ätzsequenz vor der Herstellung des Zwischenschichtdielektrikums
DE102007030058B3 (de) Technik zur Herstellung eines dielektrischen Zwischenschichtmaterials mit erhöhter Zuverlässigkeit über einer Struktur, die dichtliegende Leitungen aufweist
DE102007057688B4 (de) Verfahren zur Herstellung eines Halbleiterbauelements mit verspanntem Zwischenschichtdielektrikum unter Anwendung einer Ätzsteuerzwischenschicht mit erhöhter Dicke
DE102010064291A1 (de) Transistoren mit Metallgateelektrodenstrukturen mit großem ε mit einem polykristallinen Halbleitermaterial und eingebetteten verformungsinduzierenden Halbleiterlegierungen
DE102008059649B4 (de) Geringere topographieabhängige Unregelmäßigkeiten während der Strukturierung zweier unterschiedlicher verspannungsinduzierender Schichten in der Kontaktebene eines Halbleiterbauelements
DE102007046847A1 (de) Technik zum Kompensieren einer Differenz im Abscheideverhalten in einem dielektrischen Zwischenschichtmaterial
DE102007041220B3 (de) Verfahren zum Herstellen von Halbleiterbauelementen mit Feldeffekttransistoren, die seitlich von einem dielektrischen Zwischenschichtmaterial mit einer erhöhten kompressiven Verspannung umschlossen sind
DE102008011928B4 (de) Verfahren zum Herstellen eines Halbleiterbauelements unter Verwendung einer Ätzstoppschicht mit geringerer Dicke zum Strukturieren eines dielektrischen Materials

Legal Events

Date Code Title Description
OP8 Request for examination as to paragraph 44 patent law
8127 New person/name/address of the applicant

Owner name: AMD FAB 36 LLC & CO. KG, 01109 DRESDEN, DE

Owner name: GLOBALFOUNDRIES INC., GRAND CAYMAN, KY

R081 Change of applicant/patentee

Owner name: GLOBALFOUNDRIES INC., KY

Free format text: FORMER OWNER: AMD FAB 36 LLC & CO. KG, GLOBALFOUNDRIES INC., , KY

Effective date: 20110426

Owner name: GLOBALFOUNDRIES DRESDEN MODULE ONE LIMITED LIA, DE

Free format text: FORMER OWNER: AMD FAB 36 LLC & CO. KG, GLOBALFOUNDRIES INC., , KY

Effective date: 20110426

Owner name: GLOBALFOUNDRIES DRESDEN MODULE ONE LIMITED LIA, DE

Free format text: FORMER OWNERS: AMD FAB 36 LLC & CO. KG, 01109 DRESDEN, DE; GLOBALFOUNDRIES INC., GRAND CAYMAN, KY

Effective date: 20110426

Owner name: GLOBALFOUNDRIES INC., KY

Free format text: FORMER OWNERS: AMD FAB 36 LLC & CO. KG, 01109 DRESDEN, DE; GLOBALFOUNDRIES INC., GRAND CAYMAN, KY

Effective date: 20110426

R016 Response to examination communication
R016 Response to examination communication
R016 Response to examination communication
R079 Amendment of ipc main class

Free format text: PREVIOUS MAIN CLASS: H01L0021823600

Ipc: H01L0021823800

R018 Grant decision by examination section/examining division
R082 Change of representative

Representative=s name: GRUENECKER, KINKELDEY, STOCKMAIR & SCHWANHAEUSSER,

Representative=s name: GRUENECKER, KINKELDEY, STOCKMAIR & SCHWANHAEUS, DE

R079 Amendment of ipc main class

Free format text: PREVIOUS MAIN CLASS: H01L0021823600

Ipc: H01L0021823800

Effective date: 20120118

Free format text: PREVIOUS MAIN CLASS: H01L0021823400

Ipc: H01L0021823800

Effective date: 20120118

R081 Change of applicant/patentee

Owner name: GLOBALFOUNDRIES DRESDEN MODULE ONE LIMITED LIA, DE

Free format text: FORMER OWNER: GLOBALFOUNDRIES DRESDEN MODULE , GLOBALFOUNDRIES INC., , KY

Effective date: 20120125

Owner name: GLOBALFOUNDRIES INC., KY

Free format text: FORMER OWNER: GLOBALFOUNDRIES DRESDEN MODULE , GLOBALFOUNDRIES INC., , KY

Effective date: 20120125

Owner name: GLOBALFOUNDRIES DRESDEN MODULE ONE LIMITED LIA, DE

Free format text: FORMER OWNERS: GLOBALFOUNDRIES DRESDEN MODULE ONE LTD. LIABILITY COMPANY & CO. KG, 01109 DRESDEN, DE; GLOBALFOUNDRIES INC., GRAND CAYMAN, KY

Effective date: 20120125

Owner name: GLOBALFOUNDRIES INC., KY

Free format text: FORMER OWNERS: GLOBALFOUNDRIES DRESDEN MODULE ONE LTD. LIABILITY COMPANY & CO. KG, 01109 DRESDEN, DE; GLOBALFOUNDRIES INC., GRAND CAYMAN, KY

Effective date: 20120125

R082 Change of representative

Representative=s name: GRUENECKER, KINKELDEY, STOCKMAIR & SCHWANHAEUS, DE

Effective date: 20120125

Representative=s name: GRUENECKER PATENT- UND RECHTSANWAELTE PARTG MB, DE

Effective date: 20120125

R020 Patent grant now final

Effective date: 20120922

R119 Application deemed withdrawn, or ip right lapsed, due to non-payment of renewal fee