CN1526130A - 液晶显示器和包含它的便携式终端 - Google Patents

液晶显示器和包含它的便携式终端 Download PDF

Info

Publication number
CN1526130A
CN1526130A CNA028040295A CN02804029A CN1526130A CN 1526130 A CN1526130 A CN 1526130A CN A028040295 A CNA028040295 A CN A028040295A CN 02804029 A CN02804029 A CN 02804029A CN 1526130 A CN1526130 A CN 1526130A
Authority
CN
China
Prior art keywords
data
signal
liquid crystal
circuit
line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA028040295A
Other languages
English (en)
Other versions
CN100350449C (zh
Inventor
丰泽升
仲岛义晴
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Japan Display West Inc
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Publication of CN1526130A publication Critical patent/CN1526130A/zh
Application granted granted Critical
Publication of CN100350449C publication Critical patent/CN100350449C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3659Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0857Static memory circuit, e.g. flip-flop
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/04Partial updating of the display screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/10Special adaptations of display systems for operation with variable images
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0428Gradation resolution change
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2011Display of intermediate tones by amplitude modulation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Telephone Set Structure (AREA)
  • Dram (AREA)

Abstract

一种液晶显示器和包括这种显示器的便携式终端,所述液晶显示器消除了在向存储器写入数据中像素电位的影响,并对于构成像素电路的晶体管特性变化具有很大允许余量。具有存储电路(25)的像素电路具有两个不同路径:一个用于通过数据写入开关(24)从信号线(16-i)向存储电路(25)写入图像数据,另一个用于通过数据读出开关(27)读出由存储电路(25)保存的图像数据到液晶粒单元。通过数据读出缓冲器(26)读出图像数据,并在像素电位对在存储电路(25)中的存储数据没有影响的情况下,向存储器写入图像数据。这使得所述液晶显示器可能对构成像素电路的晶体管的特性变化有大余量。因此,消除了由于晶体管特性变化造成的图片质量的变化。

Description

液晶显示器和包含它的便携式终端
技术领域
本发明涉及液晶显示器和具有这种液晶显示器的终端;特别涉及,具有用于每个像素的存储器的液晶显示器,和用这种液晶显示器作为输出显示器的便携式终端。
背景技术
液晶显示器通过施加和撤销电场改变液晶分子的排列从而控制光的传播/阻断来显示图像。液晶显示器原理上不需要大量电能驱动,它是一种保持能量消耗低的低耗能的显示器件。因此,液晶显示器广泛地用作为便携式终端的输出显示器,特别是那些主要靠电池供电的装置,如蜂窝式电话和PDA(个人数字助理)。
在这类应用的液晶显示器中,为了能长时间使用经一次充电的电池,对通过降低驱动电压或降低频率而减少电能消耗做了很多尝试。而且,作为能够进一步降低电能消耗的像素结构,已知有对每个像素设置存储器的液晶显示器(例如,参见日本未审查专利申请公报No.9-212140)。
在这样的对每个像素设置存储器的像素结构的液晶显示器中,对于静止图片,一旦图像数据被写入到像素的存储单元,使用在像素存储器中存储的图像数据,足以重复驱动像素进行显示。因此,信号线不需要每次充电和放电,原理上,需要的电能仅是为反转(Invert)极性。这使得能够进一步降低电能消耗。
在具有上述结构的液晶显示器中,它一直设置成这样,从信号线向像素存储单元写入图像数据和从所述存储器读出图像数据到像素上的液晶粒单元用相同的路径。因此,在图像数据被写入到存储器时,因为液晶粒单元连接到写入线并且像素电容被充电,所以液晶粒单元的电位(下面称为像素电位)变得不稳定,影响写入操作。结果,依据形成像素电路的晶体管特性,在存储器中存储的数据会被像素电位修改,导致由于晶体管特性的变化造成的图片质量的很大变化。
鉴于上述问题开发了本发明,本发明的目的是提供一种液晶显示器,其中消除了在向存储器写入数据期间像素电压的影响,对于形成像素电路的晶体管特性变化提供了大余量,并提供具有这种液晶显示器的便携式终端。
发明内容
在根据本发明的液晶显示器中,或使用这种液晶显示器作为输出显示器的便携式终端中,通过读开关,从信号线向存储器写入数字图像数据,同时通过读缓冲器,从所述存储器读出数字图像信号到液晶粒单元。也就是说,对于向存储器写入数字图像信号和从存储器读出数组图像信号使用分开的路径。因此,在数字图像信号被写入到存储器中时,写入操作不受像素电位的影响。而且,在从信号线向液晶粒单元直接写入模拟图像信号时,位于存储器和液晶粒单元之间的读出缓冲器的操作阻止向存储器的写入。
附图说明
图1是根据本发明实施例的液晶显示器的整个示意结构方框图;
图2是在第i行和第i列上像素电路的配置例子的电路图,而图3是像素电路的第一例电路图;
图4是向存储器电路写入模拟图像信号的定时图,而图5是向存储器电路写入图像数据的定时图,图6是从存储器电路读出图像数据的定时图;
图7是像素电路的第二例子电路图;
图8是第一垂直驱动电路的特定例子配置方框图;
图9是第二垂直驱动电路的特定例子配置方框图;
图10是在模拟信号显示器中遍及整个屏幕写入模拟信号的定时图,图11是在模拟信号显示和存储数据显示的结合显示中保存(holding)存储数据的定时图,图12是在模拟信号显示和存储数据显示的结合显示中写入存储数据的定时图;
图13是根据本发明的蜂窝式电话的示意结构外观图;而图14是显示在输出显示器上的显示例子图。
具体实施方式
下面参照附图详细说明本发明实施例。图1是根据本发明的实施例的液晶显示器的整个示意结构的方框图。
如图1所示,根据本实施例的液晶显示器包括:像素区域11,在此包括液晶粒单元的像素电路排列成矩阵;第一和第二垂直驱动电路12和13,用于逐行地选择驱动在像素区域11中的像素电路;和信号线驱动电路14,用于向垂直驱动电路12和13选择驱动的各行上的像素电路逐列地供给图像信号。在像素区域11,对于n行乘m列的像素阵列,在矩阵中布线扫描线15-1到15-n和m条信号线16-1到16-m,并且在其交叉点布置像素电路。
第一和第二垂直驱动电路12和13和信号线驱动电路14,在称为集成驱动电路的设置中实现,即,在形成像素区域11的衬底(下面称为液晶显示屏)上集成形成的。具体地说,在像素区域11的左右侧上分开设置第一和第二垂直驱动电路12和13。信号线路驱动电路14例如设置在像素区域11的上侧。而且,在液晶显示屏17的下边缘区域设有焊盘区域18。
液晶显示屏17是由以下部分形成:在其上具有用于各像素电路的开关元件的TFT衬底,如薄膜晶体管(TFT);具有滤色器和相反电极的反衬底;——这些衬底彼此叠层——以及这些叠层之间封装的液晶。在像素区域11中,第一和第二垂直驱动电路12和13逐行控制各像素电路的TFT开关,并且通过信号线16-1到16-m,根据从信号线驱动电路14供给的图像信号施加电压,由此控制液晶的取向以改变光的透射率,使得能够显示图像。
信号线驱动电路14向信号线16-1到16-m输出AC模拟图像信号。AC驱动的模拟图像信号在此指的是一种模拟图像信号,为了避免因向液晶连续施加相同极性的DC电压而使液晶的电阻率(一种材料的特定电阻)等退化,其极性在关于共用电压VCOM的中心(信号中心)的周期反转。
能够将由AC驱动的模拟图像信号的驱动大体分类为1F反转驱动(1F指的是场周期)和1H反转驱动(1H指的是水平扫描周期)。在1F反转驱动中,在一种极性的模拟图像信号已被写入到所有像素中时,反转模拟图像信号的极性。在1H反转驱动中,模拟图像信号的极性逐线(逐行)反转,并进一步逐场反转。
从信号线驱动电路14向信号线16-1到16-m输出的AC模拟图像信号是正常显示信号。在根据本实施例的液晶显示器中,除了模拟图像信号外,信号线驱动电路14也向信号线16-1到16-m输出静止图片的数字图像数据。
〔像素电路〕
图2是显示在第i行和第i列上像素电路的配置例子的电路图。这个像素电路包括液晶粒21、保持电容22、像素选择开关23、数据写入开关24、存储电路25、数据读出缓冲器26、和数据读出开关27。
液晶粒21和保持电容22彼此连接第一端,形成液晶粒单元。共用电压VCOM施加到液晶粒21的第二端,而在1H(或1F)周期反转极性的电压Cs施加到保持电容的第二端。像素选择开关23的第一端连接到信号线16-i,第二端连接到液晶粒21和保持电容22的第一端。通过扫描线15-i提供的扫描信号GATE驱动像素选择开关23,以向液晶粒单元写入模拟图像信号。
数据写入开关24的第一端连接信号线16-i,第二端连接存储电路25的输入端。通过数据写入控制线28-i提供的写入控制信号dwGATE驱动数据写入开关24,以向存储电路25写入数字图象数据。通过读出缓冲器26读出写入到存储电路25的数字图像数据(下面简称存储数据)。
数据读出开关27的第一端连接读出缓冲器26的输出端,第二端连接液晶粒21和保持电容22的第一端。通过数据读出控制线29-i提供的数据读出控制信号drGATE驱动数据读出开关27,以向液晶粒单元写入通过读出缓冲器26从存储电路25读出的数字图象数据。通过电源控制线30-i,向存储电路25供给电源电压VCCMEM。
下面说明上述配置的像素电路特定例。
(第一例电路)
图3是像素电路的第一例的电路图。见图3,在像素电路中,除了扫描线15-i外,逐行地布线:数据写入控制线28-i,数据读出控制线29-i、电源控制线30-i,提供与液晶粒21的相反电极相同极性的电位Cs(相反电压)的Cs线31-i,提供与电位Cs相反极性的电位XCs的XCs线32-i,和向存储电路25供给负电源电压VSS的负电源线33-i。
像素选择开关23由NchTFT(下称像素选择TFT)Qn1实现,它的门极连接扫描线15-i,源极连接信号线16-i,和漏极连接液晶粒21和保持电容22的第一端。数据写入开关24由NchTFT(下称数据写入TFT)Qn2实现,它的门极连接数据写入控制线28-i,源极连接信号线16-i。
存储电路25是SRAM(半导体随机存取存储器),它由第一反相器和第二反相器形成,第一反相器由PchTFT Qp1和NchTFT Qn3实现,在电源控制线30-i和负电源线33-I之间串联并且门极共同连接,第二反相器相似地由PchTFT Qp2和NchTFT Qn4实现,在电源控制线30-i和负电源线33-i之间串联,并且门极共同连接,其中所述反相器的一个的输入节点N1连接另一个反相器的输出节点N2,并且所述另一个反相器的输入节点N3连接所述反相器的一个输出节点N4。输入节点N1连接TFT Qn2的漏极。
数据读出缓冲器26由NchTFT Qn5和NchTFT Qn6(下称数据读出TFT)形成,NchTFT Qn5的门极连接存储电路25的输出节点N2,源极连接Cs线3 1-i,NchTFT Qn6的门极连接存储电路25的另一输出节点N4,源极连接XCs线32-i,晶体管Qn5和Qn6的漏极共同连接。
数据读出开关27由NchTFT Qn7(下称数据读出TFT)形成,它的门极连接数据读出控制信号29-i,源极连接在晶体管Qn5和Qn6的漏极之间的共用节点,漏极连接液晶粒21和保持电容22的第一端。
因此,每个像素电路具有九个晶体管(即TFT Qp1和Qp2,和TFT Qn1到Qn7)和八条线(即扫描线15-i、信号线16-i、数据写入控制线28-i、数据读出控制线29-i、电源控制线30-i、Cs线31-i、XCs线32-i和负电源线33-i)。
下面参照图4-6的定时图说明上述配置的像素电路的第一例的操作。图4是向液晶粒单元写入模拟图像信号的定时图。图5是向存储电路25写入数字图像数据的定时图。图6是从存储电路25读出数字图像数据的定时图。
首先,参照图4的定时图说明写入模拟图像信号的操作。在这个写入操作期间,扫描信号GATE被设定到高电平(VDD电平)。因此,像素选择TFT Qn1接通,使得通过信号线16-i从信号线驱动电路14(参考图1)供给的模拟图像信号,通过像素选择TFT Qn1写入到由液晶粒21和保持电容22形成的液晶粒单元。
此时,数据读出控制信号drGATE和数据写入控制信号dwGATE都被设定到低电平(VSS电平),由此数据读出TFT Qn7和数据写入TFT Qn2均被关断。因此,图像数据不写入到存储电路25或从存储电路25读出。正电源电压VCCMEM设定为VDD电平。
接下来,参照图5的定时图说明写入数字图像数据的操作。在这个写入操作期间,扫描信号GATE设定到低电平(VSS电平),从而像素选择TFT Qn1被关断。然后,在像素选择的正常定时,数据写入控制信号dwGATE设定到高的电平(VDD电平)。因此,数据写入TFT Qn2接通,使得通过信号线16-i从信号线驱动电路14供给的数字图像数据,通过数据写入TFT Qn2写入到存储电路25。数字图像数据是静止图片的图像数据,例如一位信号。
数据写入操作使用的顺序是,在存储电路(SRAM)25的电源控制线30-i上的正电源电压VCCMEM,一次(once)从在VDD电平上的屏幕电路驱动电压下降到,在VCC电平的信号线16-I电位,并在数据被写入存储电路25后,回升到VDD电平。利用这个顺序,用VDD电平作为存储器保持(holding)电压,使得在存储电路25中保存数据时,相对于与反向电压相关的波动等提供大的余量。
为了更详细说明这个顺序,例如假设,从信号线16-i供给的图像数据的幅度(VSS-VCC)是0V-3V,如果这个图像数据以这个幅值,即VSS=0V和VCCMEM=3V,保存在存储电路25中,则如果相反电压波动,保存的数据的极性被反转。为此,如果数据以比数据写入的幅度大的幅度,例如0V-7V(VDD电平),保存在存储电路25中,则对于与相反电压相关的波动等,对存储数据提供了大余量。
但是,如果存储电路25的正电源电压VCCMEM保持在VDD电平(7V),形成存储电路25的TFT的阈值电压用Vth表示时,则具有不比V-Vth大的幅度的图像数据不能够写入到存储电路25中。因此,在写入0-3V的图像数据时,正电源电压VCCMEM从VDD电平(7V)一次下降到VCC电平(3V)。因此,在VSS=0V和VCCMEM=3V的情况下,0-3V的图像数据输入到存储电路25,使得在此情况下图像数据能够被写入。
在已经写入图像数据被时,正电源电压VCCMEM恢复到VDD电平,使得写入的图像数据的幅度从VSS-VCC转变到VSS-VDD。即,用VDD电平作为在存储电路25中的保持电压,允许对于与反向电压相关的波动等的大余量。
在数字图像数据已被写入到存储电路25时,在下一个1H周期中,数据读出控制信号drGATE被设定到高电平,从而数据读出TFT Qn7接通。因此,通过数据读出缓冲器(Qn5和Qn6)从存储电路25读出图像数据,然后以像素电位的形式,通过数据读出TFT Qn7写入到液晶粒单元。
现在说明数据读出TFT Qn7的操作。在数据读出TFT Qn7接通时,通过数据读出缓冲器26读出在存储电路25中保存的图像数据。此时,图像数据或在高电平(H)或在低电平(L)存储在存储电路25中。
因此,数据缓冲器(Qn5和Qn6)26将从存储电路25读出的图像数据转换成电位Cs或XCs,在1H(或1F)周期改变极性,并且通过数据读出TFT Qn7,向液晶粒单元写入作为像素电位的固定电位。这使得能够以1H反向(或1F反向)定时操作。在数据已写入时,数据读出TFT Qn7断开,引起在数据读出缓冲器26的输出端和液晶粒单元之间的断开状态(高阻抗状态)。
使用上述顺序,在单一屏幕中能够组合通过写入如260千种颜色(6位)的模拟信号的显示和写入8种颜色(一位)的存储数据的显示。因此,迄今一直以白色显示模拟信号中8种颜色的区域的部分显示模式中,能够根据存储数据显示8种颜色的静止图片。另外,在每次显示静止图片时,存储电路25不需要充电和放电信号线16-1到16-m,起到降低电能消耗的作用。
在向液晶粒单元写入了模拟图像信号时,通常,像素选择TFT Qn1断开。因此,如果共用电压VCOM的极性在1H(或1F)周期反向,像素电位相应地改变。在存储电路25中保存的数字图像数据写入到液晶粒单元时,假设数据读出TFT Qn7不存在,液晶粒21和保持电容22的第一端以低阻抗连接到电位Cs和XCs。
因此,在基于存储数据的显示中,即使是在1H(或1F)周期共用电压VCOM的极性改变,与写入模拟图像信号的情形相反,像素电位不改变。这表明,起信号中心作用的共用电压VCOM,在基于模拟图像信号的显示和基于存储数据的显示之间不同。
与此相对照,在上述例子的电路中,提供数据读出TFT Qn7,在存储数据已写入到液晶粒单元时,数据读出TFT Qn7关断,引起在液晶粒单元和电位Cs和XCs之间的高阻抗状态。因此,在基于存储数据的显示和基于模拟图像信号的显示中,像素电位改变与共用电压VCOM的极性的反转同步。因此,共用电压VCOM在基于模拟图像信号的显示和基于存储数据的显示之间一致。
如上所述,在包括存储电路25的像素电路中,对从信号线16-i向存储电路25写入图像数据和从存储电路25读出图像数据到液晶粒单元提供分开的路径,并在读出数据时,通过数据读出缓冲器26读出存储数据。因此,消除了像素电位对在存储电路25中的数据的影响,以防止由于这个影响造成的存储数据的修改。因此,对于形成像素电路的TFT提供大余量。
虽然在这样的示例中已说明了像素电路的第一例,在该示例中一个像素电路包括一个存储电路25,并且基于模拟信号的图像和基于存储数据的图像被组合显示,但是,也可以这样安排,将单一像素分成n个区域,对各区域提供存储电路,以允许n位多比例(multi-scale)显示。但是,如果像素电路的第一例,即具有九个晶体管和八个线的像素电路用于n位的每个,那么特别是由于晶体管的大数量,电路规模变得很庞大。下面说明作为对付这个问题第一个措施的第二例电路。
(第二例电路)
图7是像素电路的第二例的电路图。此例电路是,在上述的具有用于n位的存储电路的像素电路中的用于一位的配置。在像素电路的第二例中,与将基于模拟图像信号图像和基于存储数据图像组合显示的像素电路的第一例相反,仅显示基于存储数据的图像。因此,不需要写入模拟图像信号的像素选择TFT Qn1。而且,从稍早说明的TFT Qn7的操作可见,可省略匹配共用电压VCOM的数据读出TFT Qn7。
即,从图3所示的像素电路和图7所示的像素电路之间的比较可见,对于一位可省略两个晶体管和两个线。因此,假设一个具有用于n位的存储电路的像素电路,与使用需要8×n个晶体管的图3所示的像素电路的情况比较,在使用图7所示的像素电路的情况中,6×n个晶体管足够,显著减少了像素电路的规模。
〔垂直驱动系统〕
逐行选择驱动像素区域11中像素(像素电路)的垂直驱动系统包括第一垂直驱动电路12和第二垂直驱动电路13,见图1。垂直驱动电路12和13的每个负责驱动图2所示像素电路的四个线的两个,所述四个线是扫描线15-i、数据写入控制线28-i、数据读出控制线29-i和电源控制线30-i。具体地说,第一垂直驱动电路12负责驱动扫描线15-i和数据读出控制线29-i,第二垂直驱动电路13负责驱动数据写入控制线28-i和电源控制线30-i。下面说明第一垂直驱动电路12和第二垂直驱动电路13的特定电路配置。
(第一垂直驱动电路12)
图8是第一垂直驱动电路12的举例电路配置方框图。为简化图,示出第i和第(i+1)行的电路部分的配置,下面通过例子,仅对于第i行的电路部分12-i说明这个电路配置。
D触发器(D-FF)41与各行关联一对一地设置。各行的D-FF 41彼此级联,形成移位寄存器,它与具有相反相位的时钟CLK和XCLK同步地转移从前级(stage)向随后级转移的脉冲。输入到D-FF 41的转移前的脉冲、和从D-FF 41输出的转移后的脉冲,供给NAND门42,作为其两个输入。
NAND门42的输出,在反相器43反向后,供给NAND门44的输入之一。向NAND门44的另一个输入供给向各行共同供给的使能信号ENB。NAND门44的输出在经反相器45反向后,供给NAND门46的输入之一。向NAND门46的另一个供给经反相器47反向后的、向各行共同供给的存储数据读出控制信号MEM1。NAND门46的输出,在经反相器48反向后,作为扫描信号GATE,通过缓冲器49,供给图2中示出的扫描线15-i。
NAND门50具有两个输入,即向各行共同供给的存储数据读出控制信号MEM2,和在下一行(第(i+1)行)上的反相器45的输出。NAND门50的输出,在经反相器51反向后,供给NOR门52的输入之一。向NOR门52的另一个输入供给,向各行共同供给的控制信号(VSS电平)dron。NOR门52的输出,在经反相器53反向后,作为数据读出控制信号drGATE,通过缓冲器54供给图2示出的数据读出控制线29。
图9是第二垂直驱动电路13的特定例配置的方框图。为简化图,仅示出第i和第(i+1)行的电路部分,下面通过例子,仅对于第i行的电路部分13-i,说明这个电路配置。
D触发器(D-FF)61与各行关联一对一地设置。各行的D-FF 61彼此级联,形成移位寄存器,它与具有彼此相反相位的时钟CLK和XCLK同步地转移从前级向随后级转移的脉冲。输入到D-FF 61的转移前的脉冲,和从D-FF61输出的转移后的脉冲,供给NAND门62,作为其两个输入。
NAND门62的输出,在反相器63反向后,供给NAND门64和65每个的输入之一。向NANA 64门的另一个输入供给向各行共同供给的使能信号ENB。NAND门64的输出,在经反相器66反向后,供给NAND门67的输入之一。向NAND门65和67的另一个输入供给向各行共同供给的存储数据写入控制信号WE。
NAND门65的输出用作R-S触发器68的SET(S)输入,并在经反相器69反向后,供给NAND门70的输入之一。NAND门67的输出用作NAND门71的输入之一,并在经反相器72反向后,用作R-S触发器的RESET(R)输入。NAND门67的输出,通过缓冲器73作为数据写入控制信号dwGATE,也供给图2中示出的数据写入控制线28-i。
R-S触发器68的输出,供给电源开关74,作为选择GND电平的选择信号,并在由反相器75反向后,作为选择VCC电平的选择信号供给电源开关74,并且也供给道NAND门71的另一输入。NAND门71的输出供给NAND门70的另一输入。NAND门70的输出,在由反相器76反向后,通过缓冲器77供给图2示出的电源控制线30-i,作为正电源电压VCCMEM。
向缓冲器77供给VDD电平的正电源电压,并且根据电源开关74的开关,选择地供VCC电平或GND(VSS)电平。因此,供给电源控制线30-i的正电源电压VCCMEM选择地取三个电平,即VDD电平、VCC电平和GND(VSS)电平。
下面参照图10到12示出的定时图说明第一垂直驱动电路12和和第二垂直驱动电路13的操作。
图10是在模拟信号{GATE(i+1)至GATE(i+5)}显示中遍及整个屏幕写入模拟信号的定时图。图11是在模拟信号显示{直到GATE(i+1),和从GATE(i+5)起}和存储数据显示{GATE(i+2)至GATE(i+4)}的组合显示中保存存储数据的定时图。图12是在模拟信号显示{直到GATE(i+1),和从GATE(i+5)起}和存储数据显示{GATE(i+2)至GATE(i+4)}的组合显示中写入存储数据的定时图。
首先,参照图10显示的定时图说明写入模拟信号的操作。存储数据读出控制信号MEM1和MEM2和存储数据写入控制信号WE都被设定到低电平(下称“L”电平)。因此,第一垂直驱动电路12与级联的D-FF 41实现的移位寄存器的移位操作(转移操作)同步,顺序输出扫描信号GATE。而且,数据读出控制信号drGATE被设定到“L”电平。相应地,在第二垂直驱动电路13中,数据写入控制信号dwGATE被设定到“L”电平,并且正电源电压VCCMEM被拉到VDD电平。
因此,在图2所示的包括存储器的像素电路中,数据写入开关24和数据读出开关27均被断开(开,open)。因此,不从信号线16-i向存储电路25写入图像数据,并且不从存储电路25读出存储数据进入液晶粒单元,而且仅模拟图像信号可通过响应扫描信号GATE接通(闭,closed)的像素选择开关23而逐行到液晶粒单元。
下面参考图11的定时图说明读出存储数据的操作。在用于存储数据显示的垂直扫描周期中,存储数据读出控制信号MEM1被设定到高电平(下称“H”电平),并在从其上升开始的1H周期后,存储数据读出控制信号MEM2被设定到“H”电平。然后,在第一垂直驱动电路12中,存储数据读出控制信号MEM1将扫描信号GATE设定到“L”电平,并在1H周期后,存储数据读出控制信号MEM2将数据读出控制信号drGATE设定到“H”电平。
在数据读出控制信号drGATE被设定到“H”电平时,数据读出开关27接通,以致在存储电路25中保存的数据(存储数据),以从扫描信号GATE的扫描定时开始的1H延时,通过数据读出缓冲器26读出。此时,通过数据读出开关27的操作,向液晶粒单元写入在1H周期极性反向的电位Cs或Xcs,作为像素电位。此时,在第二垂直驱动电路13的操作中不发生改变。
第一驱动电路12与级联的由D-FF 41实现的移位寄存器的移位操作同步,驱动像素电路。因此,因为存储数据读出控制信号MEM1和MEM2的定时可限定在写入模拟信号的显示区域和写入存储数据的显示区域之间的边界扫描线,所以允许模拟信号显示和存储数据显示的组合显示。
而且,在此实施例中,从图11的定时图可见,在与产生第(i+5)行的扫描信号GATE(i+5)的同时,产生第(i+4)行的数据读出控制信号drGATE(i+4)。即,第(i+5)行的扫描信号GATE(i+5)与第(i+4)行的数据读出控制信号drGATE(I+4)同时被设定到“H”电平。
通过设定上述的定时关系,在存储数据显示的驱动中,即使在模拟信号显示中从像素选择定时起,即从向存储电路25写入图像数据定时起的1H周期后,存储数据被读出和写入到液晶粒单元,在从存储数据显示到模拟信号显示切换的同时,也可进行第(i+4)行存储数据显示和第(i+5)行的模拟信号显示。因此,确保显示存储数据显示的最后一行,即第(i+4)行。
最后,参照图12的定时图说明写入存储数据的操作。首先,在向存储电路25写入数字图像数据的周期中,存储数据写入控制信号WE被设定到“H”电平。存储数据写入控制信号WE的定时可任意设定,因此未在图12显示的定时图中示出。
在第二垂直驱动电路13中,当存储数据写入控制信号WE被设定到“H”电平时,数据写入控制信号dwGATE与由级联的D-FF 61实现的移位寄存器的移位操作同步顺序输出。因此,在图2所示的包括存储器的像素电路中,数据写入开关24接通,使数字图象数据通过信号线16-i写入到存储电路25。
这个顺序使得在1F(一场)周期内,图像数据可被写入到存储电路25和从存储电路25读出图像数据。
在存储电路25中的存储数据的保持电压是屏幕电路电源电压VDD。在向存储电路25写入图像数据时,如上就像素电路的第一例的操作所述,正电源电压VCCMEM从VDD电平一次下降到VCC电平的存储数据电压。此时,由于电路元件的特性的影响,正电源电压VCCMEM从VDD电平到VCC电平的转移要占用时间。
如果正电源电压VCCMEM从VDD电平到VCC电平的转移占用时间,在较早说明的例子的情况,在正电源电压VCCMEM从7V下降到3V时,向存储电路25输入图像数据。例如,如果此时的正电源电压是5V,则数据变得不确定,使电流流过存储电路25(图3所示的举例电路中的SRAM)。
为了防止这个问题,在此实施例中,对存储电路25的正电源电压VCCMEM进行控制,如下说明。由第二垂直驱动电路13执行这个控制。下面说明具体的控制顺序。
如图12的定时图所示,在用于请求写入图像数据的存储数据写入控制信号WE被设定到“H”电平时,在第二垂直驱动电路13中,电源开关74选择GND(VSS)电平,以响应R-S触发器68的输出,从而正电源电压VCCMEM从VDD电平一次下降到VSS电平。然后,响应反相器75的输出,电源开关74选择VCC电平,从而正电源电压VCCMEM从VSS电平变到VCC电平。在VCC的电平向存储电路25写入图像数据,然后正电源电压VCCMEM恢复到VDD电平。
如上所述,在图像数据被写入到存储电路25中时,存储电路25的正电源电压VCCMEM从VDD电平强制地一次下降到比VCC电平低的电平(在此例中是VSS电平),然后被设定到VCC电平。因此,正电源电压VCCMEM从VDD电平向VCC电平的变换占用的时间显著减少。由此,在正电源电压VCCMEM完全下降到VCC电平前,防止图像数据输入到存储电路25。因此,防止数据的不确定,并防止与不确定数据相关的通过电流的流动。
为了实现具有上述功能的垂直驱动系统,从第一垂直驱动电路12和第二垂直驱动电路13的例子电路可见,需要大量的逻辑电路。这造成大量的电路元件和极大型的电路规模。在使用液晶显示器作为如蜂窝式电话等便携式终端的输出显示器时,输出显示器一般设置在蜂窝电话体的中心。因为蜂窝电话体逐年在变小,所以希望在液晶显示器中像素区域(有效屏幕)或说帧的外围尺寸减小。
鉴于此情形,在根据本实施例的液晶显示器中,从图1可见的,垂直驱动系统被分成第一和第二垂直驱动电路12和13,并且布置为使得垂直驱动电路12和13分开位于像素区域11的左右侧。因此,使用像素区域(有效屏幕)11的两侧,垂直驱动系统的布置样式是有效率的,使得液晶显示屏的帧能更窄。
特别是,在上述的电路例子中,第一垂直驱动电路12负责驱动扫描线15-i和数据读出控制线29-i,第二垂直驱动电路13负责驱动数据写入控制线28-i和电源控制线30-i。因此,用于驱动扫描线15-i的扫描信号GATE和用于驱动数据读出控制线29-i的数据读出控制信号drGATE,以及用于驱动数据写入控制信号28-i的数据写入控制信号dwGATE和用于驱动电源控制线30-i的电源电压VCCMEM,在操作中彼此相关。因此,在各信号之间可共享各电路,作用是简化了第一和第二垂直驱动电路的配置。
图13是显示根据本发明的例如蜂窝式电话的便携式终端的示意结构的外观图。
此例中的蜂窝式电话的装置外壳81的前侧从上侧依序布置扬声器82、输出显示器83、操作单元84和话筒85。在上述构成的蜂窝式电话中,在输出显示器83中使用液晶显示器,用根据上述的实施例的液晶显示器实现这个液晶显示器。
在这样的蜂窝式电话中的输出显示器83具有作为待机模式等中的显示功能的部分显示模式,其中仅在屏幕的垂直方向的部分区域显示图像。作为例子,在待机模式中,如图14所示,在屏幕的部分区域中固定如显示残留电池电量、接收灵敏度和时间等的信息。例如以白色(或黑色)显示其余的显示区域。
在上述的带有部分显示功能的输出显示器83的蜂窝式电话中,用根据稍早说明的实施例的液晶显示器作为输出显示器83,并且在部分显示模式中进行存储数据显示。因此,因为不需要信号线的充放电可降低耗电量,使得通过单次充电起主电源作用的电池,可使用更长时间。
特别是,因为在将图像数据写入为各像素电路提供的存储电路时,避免了像素电位的影响,其作用是,对于形成像素电路的晶体管的特性变化提供了大余量。因此,不存在由于晶体管特性变化导致的图片质量变化,使得可提供高质量的图片。
而且,因为垂直驱动系统的布置为第一和第二垂直驱动电路12和1 3分设在左右侧,所以液晶显示屏的帧可做得更窄。因此,在液晶显示器安装在预定大小的装置外壳81上时,由于液晶显示屏的较窄的帧,可增加有效屏幕大小。反之,如果预定有效屏幕大小,则由于液晶显示屏的较窄的帧,可减小装置外壳81的大小。
虽然对以蜂窝电话为例的情形进行了说明,但是不限于此,可普遍用于便携式终端,包括电话机分机的无绳手机和PDA的。
工业可应用性
如上所述,根据本发明,在包括存储器的像素电路中,对向存储器写入数字图像信号和从存储器读出数字图像信号提供分开的路径。因此,在向存储器写入数字图像信号时,像素电位不影响写入操作。由此,对于形成像素电路的晶体管的特性变化提供了大余量,使得避免了由于晶体管特性变化而引起图片质量变化。

Claims (13)

1.一种液晶显示器,它包括在衬底上排列成矩阵的具有液晶粒单元的多个像素电路,
其中所述多个像素电路的每个包括:
存储器,用于存储数字图像信号;
写入开关,用于向所述存储器写入从逐列布线的信号线供给的数字图像信号;和
读出缓冲器,用于读出在所述存储器中存储的所述数字图像信号,和向所述液晶粒单元写入所述数字图像信号。
2.根据权利要求1所述的液晶显示器,其中所述多个像素电路的每个包括像素选择开关,用于与垂直扫描同步向所述液晶粒单元写入从所述信号线供给的模拟图像信号。
3.根据权利要求1所述的液晶显示器,其中所述读出缓冲器将从所述存储器读出的所述数字图像信号转换成固定电位,所述固定电位的极性,与逐线(或逐场)反转极性的所述液晶粒单元的相反电位同步地反转,并且向所述液晶粒单元供给所述固定电位,作为像素电位。
4.根据权利要求3所述的液晶显示器,其中所述多个像素电路的每个包括读出开关,用于在完成由所述读出缓冲器进行的从所述存储器向所述液晶粒单元写入所述数字图像信号后,在所述读出缓冲器的输出端和所述液晶粒单元之间引起高阻抗状态。
5.根据权利要求1所述的液晶显示器,包括垂直驱动装置,用于逐行选择地驱动所述多个像素电路,
其中所述垂直驱动装置包括第一和第二驱动装置,用于以共享方式逐行驱动连接到所述多个像素电路的多个线,所述第一和第二驱动装置布置在所述像素区域的两侧。
6.根据权利要求5所述的液晶显示器,其中所述多个像素电路的每个包括:
像素选择开关,用于与垂直扫描同步向所述液晶粒单元写入通过所述信号线供给的模拟图像信号;和
读出开关,在完成由所述读出缓冲器进行的从所述存储器向所述液晶粒单元写入所述数字图像信号后,在所述读出缓冲器的输出端和所述液晶粒单元之间引起高阻抗状态。
7.根据权利要求6所述的液晶显示器,其中所述多个线包括:向所述像素选择开关供给驱动信号的扫描线,向所述写入开关供给驱动信号的写入控制线,向所述读出开关供给驱动信号的读出控制线,和控制供给所述存储电路的电源电压的电源控制线,
其中所述第一驱动装置负责驱动所述扫描线和所述读出控制线,
而其中所述第二驱动装置负责驱动所述写入控制线和所述电源控制线。
8.根据权利要求7所述的液晶显示器,其中所述第一驱动装置,在从基于从所述存储电路读出的所述数字图像信号的第一显示模式切换到基于所述模拟图像信号的第二显示模式时,将在所述第一显示模式中驱动最后行上的像素电路中的所述读出开关的定时设定到,与在所述第二显示模式中驱动第一行上的像素电路中的所述像素选择开关的定时相同的定时。
9.根据权利要求7所述的液晶显示器,其中所述第二驱动装置向所述存储电路供给,作为保持电压的在所述像素电路中使用的电路电源电压。
10.根据权利要求9所述的液晶显示器,其中在所述数字图像信号被写入到所述存储电路时,所述第二驱动装置将通过所述电源控制线供给所述存储电路的所述电源电压,从所述电路电源电压一次下降到所述信号线的电位,并且在完成所述写入后,将所述电源电压恢复到所述电路电源电压。
11.根据权利要求10所述的液晶显示器,其中在所述数字图像信号被写入到所述存储电路时,所述第二驱动装置先将通过所述电源控制线供给所述存储电路的所述电源电压,下降到比所述信号线的所述电位更低的电位,然后将所述电源电压设定到所述信号线的所述电位。
12.一种便携式终端,它包括具有仅在屏幕的部分区域显示图像的部分显示模式的输出显示器,
其中使用液晶显示器作为所述输出显示器,所示液晶显示器包括在衬底上排列形成矩阵的多个像素电路,所述多个像素电路的每个包括:液晶粒单元;存储数字图像信号的存储器;写入开关,用于向所述存储器写入从逐列布线的信号线供给的数字图像信号;和读出缓冲器,用于读出在所述存储器中存储的所述数字图像信号和向所述液晶粒单元写入所述数字图像信号。
13.根据权利要求12所述的便携式终端,其中所述液晶显示器包括垂直驱动装置,用于逐行选择驱动所述多个像素电路,
并且其中所述垂直驱动装置包括第一和第二驱动装置,用于以共享模式逐行驱动连接到所述多个像素电路的多个线,所述第一和第二驱动装置布置在所述像素区域的两侧。
CNB028040295A 2001-10-19 2002-10-07 液晶显示器和包含它的便携式终端 Expired - Fee Related CN100350449C (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP322218/01 2001-10-19
JP2001322218A JP3603832B2 (ja) 2001-10-19 2001-10-19 液晶表示装置およびこれを用いた携帯端末装置
JP322218/2001 2001-10-19

Publications (2)

Publication Number Publication Date
CN1526130A true CN1526130A (zh) 2004-09-01
CN100350449C CN100350449C (zh) 2007-11-21

Family

ID=19139298

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB028040295A Expired - Fee Related CN100350449C (zh) 2001-10-19 2002-10-07 液晶显示器和包含它的便携式终端

Country Status (7)

Country Link
US (3) US7123229B2 (zh)
EP (1) EP1437707B1 (zh)
JP (1) JP3603832B2 (zh)
KR (1) KR100880318B1 (zh)
CN (1) CN100350449C (zh)
TW (1) TWI252457B (zh)
WO (1) WO2003036604A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101281737B (zh) * 2007-04-02 2012-06-13 索尼株式会社 图像显示装置和图像显示方法

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100585105B1 (ko) * 2003-11-05 2006-06-01 삼성전자주식회사 메모리 갱신 동작 전류를 감소시킬 수 있는 타이밍컨트롤러, 이를 구비하는 lcd 드라이버 및 디스플레이데이터 출력방법
US8681084B2 (en) * 2004-09-17 2014-03-25 Gold Charm Limited Semiconductor device, method for driving same, display device using same and personal digital assistant
JP2006285118A (ja) * 2005-04-05 2006-10-19 Hitachi Displays Ltd 表示装置
TWI421852B (zh) * 2011-06-13 2014-01-01 Univ Nat Chiao Tung 類比型畫素儲存電路
JP5122748B2 (ja) * 2006-02-03 2013-01-16 株式会社ジャパンディスプレイイースト 液晶表示装置
TWI391890B (zh) * 2006-10-11 2013-04-01 Japan Display West Inc 顯示裝置
US8064028B2 (en) 2007-03-16 2011-11-22 Sony Corporation Method for manufacturing electro-optical device wherein an electrostatic protection circuit is shielded by a light-shielding sheet that is separate and apart from the electro-optical device
KR100876234B1 (ko) 2007-06-28 2008-12-26 삼성모바일디스플레이주식회사 액정 표시 장치
KR100876235B1 (ko) 2007-06-28 2008-12-26 삼성모바일디스플레이주식회사 액정 표시 장치
TWI363425B (en) * 2008-05-07 2012-05-01 Nat Univ Tsing Hua A memory device, a tunable current driver and an operating method thereof
JP4775408B2 (ja) * 2008-06-03 2011-09-21 ソニー株式会社 表示装置、表示装置における配線のレイアウト方法および電子機器
KR101746198B1 (ko) 2009-09-04 2017-06-12 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치 및 전자기기
US8368709B2 (en) 2009-09-18 2013-02-05 Nokia Corporation Method and apparatus for displaying one or more pixels
RU2504022C1 (ru) * 2009-10-29 2014-01-10 Шарп Кабусики Кайся Схема пикселя и устройство отображения
TWI416232B (zh) * 2010-02-12 2013-11-21 Au Optronics Corp 半穿透半反射式畫素結構
JP5386441B2 (ja) * 2010-06-24 2014-01-15 株式会社ジャパンディスプレイ 液晶表示装置、液晶表示装置の駆動方法、及び、電子機器
US9886899B2 (en) * 2011-05-17 2018-02-06 Ignis Innovation Inc. Pixel Circuits for AMOLED displays
JP5801734B2 (ja) * 2012-03-01 2015-10-28 株式会社ジャパンディスプレイ 液晶表示装置、液晶表示装置の駆動方法、及び、電子機器
JP6606394B2 (ja) * 2015-10-23 2019-11-13 株式会社ジャパンディスプレイ 液晶表示装置
FR3081251B1 (fr) * 2018-05-16 2020-06-05 Microoled Dispositif d'affichage permettant de traiter un double signal d'entree
JP2020154213A (ja) * 2019-03-22 2020-09-24 株式会社ジャパンディスプレイ 表示装置及び検出システム
CN110930928B (zh) * 2019-12-13 2021-09-21 京东方科技集团股份有限公司 像素电路、显示面板、显示装置及驱动方法

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5823091A (ja) 1981-08-04 1983-02-10 セイコーインスツルメンツ株式会社 画像表示装置
US5298816A (en) * 1993-03-30 1994-03-29 Kaplinsky Cecil H Write circuit for CMOS latch and memory systems
US5798746A (en) * 1993-12-27 1998-08-25 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
JPH07253765A (ja) * 1994-03-15 1995-10-03 Hitachi Ltd 液晶アクティブマトリクス表示装置
JP3630489B2 (ja) * 1995-02-16 2005-03-16 株式会社東芝 液晶表示装置
JP3485229B2 (ja) 1995-11-30 2004-01-13 株式会社東芝 表示装置
US5945972A (en) * 1995-11-30 1999-08-31 Kabushiki Kaisha Toshiba Display device
DE69738726D1 (de) * 1996-02-09 2008-07-03 Seiko Epson Corp Spannungserzeugungsschaltung
JP3572473B2 (ja) * 1997-01-30 2004-10-06 株式会社ルネサステクノロジ 液晶表示制御装置
US6522319B1 (en) 1998-02-09 2003-02-18 Seiko Epson Corporation Electro-optical device and method for driving the same, liquid crystal device and method for driving the same, circuit for driving electro-optical device, and electronic device
DE69934201T2 (de) * 1998-08-04 2007-09-20 Seiko Epson Corp. Elektrooptische einheit und elektronische einheit
JP4389284B2 (ja) * 1999-02-01 2009-12-24 ソニー株式会社 ラッチ回路およびこれを搭載した液晶表示装置
JP3661523B2 (ja) * 1999-09-29 2005-06-15 セイコーエプソン株式会社 電気光学装置の駆動方法、駆動回路および電気光学装置ならびに電子機器
TW573165B (en) 1999-12-24 2004-01-21 Sanyo Electric Co Display device
TW494382B (en) * 2000-03-22 2002-07-11 Toshiba Corp Display apparatus and driving method of display apparatus
JP4537526B2 (ja) * 2000-03-22 2010-09-01 東芝モバイルディスプレイ株式会社 液晶表示装置及びその駆動方法
US7019727B2 (en) * 2000-09-18 2006-03-28 Sanyo Electric Co., Ltd. Display device
TW507192B (en) * 2000-09-18 2002-10-21 Sanyo Electric Co Display device
US7081875B2 (en) * 2000-09-18 2006-07-25 Sanyo Electric Co., Ltd. Display device and its driving method
JP3723443B2 (ja) 2000-11-17 2005-12-07 三洋電機株式会社 アクティブマトリクス型表示装置
JP3982992B2 (ja) 2000-12-07 2007-09-26 三洋電機株式会社 アクティブマトリクス型表示装置
JP4552069B2 (ja) * 2001-01-04 2010-09-29 株式会社日立製作所 画像表示装置およびその駆動方法
TWI242085B (en) * 2001-03-29 2005-10-21 Sanyo Electric Co Display device
JP3863729B2 (ja) 2001-03-29 2006-12-27 三洋電機株式会社 表示装置
JP3883817B2 (ja) 2001-04-11 2007-02-21 三洋電機株式会社 表示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101281737B (zh) * 2007-04-02 2012-06-13 索尼株式会社 图像显示装置和图像显示方法

Also Published As

Publication number Publication date
US20100220107A1 (en) 2010-09-02
JP3603832B2 (ja) 2004-12-22
TWI252457B (en) 2006-04-01
KR20040044177A (ko) 2004-05-27
EP1437707B1 (en) 2015-09-02
US7123229B2 (en) 2006-10-17
CN100350449C (zh) 2007-11-21
US7746308B2 (en) 2010-06-29
EP1437707A1 (en) 2004-07-14
JP2003122331A (ja) 2003-04-25
US20040066364A1 (en) 2004-04-08
US8456399B2 (en) 2013-06-04
US20060232535A1 (en) 2006-10-19
WO2003036604A1 (fr) 2003-05-01
EP1437707A4 (en) 2009-09-30
KR100880318B1 (ko) 2009-01-28

Similar Documents

Publication Publication Date Title
CN100350449C (zh) 液晶显示器和包含它的便携式终端
CN207182879U (zh) 具有多个扫描模式的显示器
US7268756B2 (en) Liquid crystal display device and method of driving a liquid crystal display device
KR100570317B1 (ko) 표시장치와, 표시시스템 및 표시장치의 구동방법
CN100520903C (zh) 液晶显示器件及其驱动方法
KR101037554B1 (ko) 액티브 매트릭스 디스플레이 장치 및 그의 구동 방법
CN102298915B (zh) 显示装置、用于驱动显示装置的方法以及电子设备
CN1637795A (zh) 显示用驱动电路
CN1287193C (zh) 显示装置
JP4158658B2 (ja) 表示ドライバ及び電気光学装置
JP2011085680A (ja) 液晶表示装置、走査線駆動回路および電子機器
CN1719502A (zh) 象素电路、其驱动方法、电光学装置及电子机器
CN1815537A (zh) 移位寄存器、其控制方法、电光装置和电子设备
JPH09329807A (ja) 液晶表示装置
CN1702728A (zh) 移位寄存器、数据扫描线驱动电路、电光装置及电子设备
CN1495698A (zh) 电光装置用基板、该基板的驱动方法及其用途
CN1707588A (zh) 显示器件的控制电路及驱动方法、显示器件和电子设备
JP4010229B2 (ja) 双方向信号伝送回路
US20060267902A1 (en) Display device
TWI313445B (en) Electro-optical device and electronic apparatus
CN1637798A (zh) 显示驱动器及包括显示驱动器的电子设备
JP2005017485A (ja) 電気光学装置、電気光学装置の駆動方法、及び電子機器
CN102074196B (zh) 一种有源矩阵有机发光显示器驱动电路及驱动方法
JP5781299B2 (ja) 表示装置
JP2004118183A (ja) 液晶表示装置および液晶表示装置の駆動方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: NIPPON DISPLAY CO., LTD.

Free format text: FORMER OWNER: SONY CORPORATION

Effective date: 20121115

C41 Transfer of patent application or patent right or utility model
TR01 Transfer of patent right

Effective date of registration: 20121115

Address after: Aichi

Patentee after: Japan display West Co.,Ltd.

Address before: Tokyo, Japan

Patentee before: Sony Corp.

CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20071121

Termination date: 20201007