CN1702728A - 移位寄存器、数据扫描线驱动电路、电光装置及电子设备 - Google Patents

移位寄存器、数据扫描线驱动电路、电光装置及电子设备 Download PDF

Info

Publication number
CN1702728A
CN1702728A CNA200510066077XA CN200510066077A CN1702728A CN 1702728 A CN1702728 A CN 1702728A CN A200510066077X A CNA200510066077X A CN A200510066077XA CN 200510066077 A CN200510066077 A CN 200510066077A CN 1702728 A CN1702728 A CN 1702728A
Authority
CN
China
Prior art keywords
mentioned
circuit
signal
shift register
data line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA200510066077XA
Other languages
English (en)
Other versions
CN100511387C (zh
Inventor
藤田伸
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Publication of CN1702728A publication Critical patent/CN1702728A/zh
Application granted granted Critical
Publication of CN100511387C publication Critical patent/CN100511387C/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/325Power saving in peripheral device
    • G06F1/3262Power saving in digitizer or tablet
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Nonlinear Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Computer Hardware Design (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Shift Register Type Memory (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

本发明可以缩小数据线驱动电路的电路面积。数据线驱动电路(200)具有移位寄存器单元电路(Ai1)~(Ai4)、逻辑运算单元电路(Bi1)~(Bi4)以及控制单元电路(Ci)。控制单元电路(Ci),根据移位寄存器单元电路(Ai1)~(Ai4)的输入输出信号(P0)~(P4),确定该电路块的工作期间,在该期间将X时钟信号(XCK)及反相X时钟信号(XCKB)供给移位寄存器单元电路(Ai1)~(Ai4)。

Description

移位寄存器、数据扫描线驱动电路、电光装置及电子设备
技术领域
本发明涉及移位寄存器、数据线驱动电路、扫描线驱动电路、电光装置以及电子设备。
背景技术
现有的电光装置,比如,液晶装置的驱动电路,由用来以预定的定时向布线于图像显示区域的数据线及扫描线等供给数据线信号及扫描信号等的数据线驱动电路及扫描线驱动电路等构成。
数据线驱动电路的基本结构,因输入的图像信号是模拟信号还是数字信号而不同。但是,无论在哪一种场合,数据线驱动电路,都具有使在水平扫描期间最初供给的传送信号相应于时钟信号顺序移位的移位寄存器。
作为这种移位寄存器,在专利文献1中,公开了具有移位单元和时钟信号控制单元的结构。移位单元将可以在与时钟信号同步使开始脉冲顺序移位而输出输出信号的同时,根据指示传送方向的传送方向信号控制开始脉冲的传送方向的多个移位单元电路级联连接而构成。时钟信号控制单元,具有与移位单元电路分别相对应设置,控制向各移位单元电路供给时钟信号的多个控制单元电路。
就是说,现有的移位寄存器是移位单元电路与控制单元电路一一对应的。
专利文献1:特开2003-308049号公报(权利要求1)
然而,现有的移位寄存器,因为控制单元电路是与多个移位单元电路的每一个分别相对应设置,因此存在必须用很大面积来形成时钟信号控制单元的问题。特别是,在将移位寄存器应用于高清晰度高密度的显示器时电路面积的增加是一个很大的问题。
发明内容
本发明鉴于上述问题而完成,其目的在于缩小用于时钟信号的控制的电路面积。
为解决上述问题,本发明的移位寄存器,具有多个电路块,上述多个电路块各个都具有与时钟信号和使其反相的反相时钟信号同步地将开始脉冲顺序移位并将输出信号进行输出的多个移位单元电路;以及根据上述多个移位单元电路的输入信号和输出信号,特定上述多个移位单元电路的任何一个工作的工作期间,在该工作期间将上述时钟信号及上述反相时钟信号供给上述多个移位单元电路的单元控制电路。
根据本发明,因为在电路块单元中对于是否将时钟信号及反相时钟信号供给属于电路块的多个移位单元电路进行控制,与对每个移位单元电路控制是否供给时钟信号的场合相比较,可以大幅度削减单元控制电路的构成。并且,因为对某一个电路块只在其工作期间供给时钟信号和反相时钟信号,故可以削减功耗。另外,移位寄存器也可以在内部根据供给的时钟信号生成反相时钟信号。
另外,上述单元控制电路,具有在上述工作期间以外的非工作期间,以低电平信号或高电平信号代替上述时钟信号及上述反相时钟信号供给上述多个移位单元电路的电平固定单元是优选。在此场合,在非工作期间,因为向移位单元电路的控制输入供给固定电压,因此该控制输入变为高阻抗状态,可以防止由于噪声的影响而发生误工作。此外,因为在提供用于供给时钟信号和反相时钟信号的布线,经传输门对选择时钟信号等还是选择固定电压进行切换的场合,可以将非工作期间的电路块从布线分离,因此可以降低布线附带的电容。其结果,可以在时钟信号等驱动方面使用驱动能力低的电路,并且可以削减功耗。
另外,上述单元控制电路,具有对上述多个移位单元电路的输入信号及输出信号变为有效信号的各期间的逻辑和进行运算,根据运算结果生成特定上述工作期间的时钟控制信号的时钟控制信号生成单元以及相应于上述时钟控制信号向上述多个移位单元电路供给上述时钟信号及上述反相时钟信号的供给单元是优选。在此场合,因为时钟控制信号生成单元,计算移位单元电路的输入信号和输出信号的逻辑和,故可以特定属于电路块的移位单元电路工作的期间。
此外,在开始脉冲在高电平下变为有效脉冲时,上述时钟控制信号生成单元,具有多个NOR(或)电路及对从上述多个NOR电路输出的各输出信号的反相逻辑积进行计算并作为上述时钟控制信号输出的NAND(与非)电路,对上述多个NOR电路的输入端子的每一个全部供给上述多个移位单元电路的输入信号及输出信号是优选。更具体言之,优选是上述多个NOR电路的每一个都具有三个输入端子,上述NAND电路具有被分别供给邻接的NOR电路的输出信号的两个输入端子。另外,也可以是上述多个NOR电路每一个都具有两个输入端子,对上述各输入端子供给上述移位单元电路的输入信号及输出信号,对上述NAND电路的各输入端子分别供给上述多个NOR电路的输出信号。由此,可以构成以正逻辑工作的时钟控制信号生成单元。
在上述开始脉冲在低电平下成为有效脉冲时,使上述时钟控制信号生成单元,具有多个NAND电路及对从上述多个NAND电路输出的各输出信号的反相逻辑和进行计算并作为上述时钟控制信号输出的NOR电路,对上述多个NAND电路的输入端子的每一个全部供给上述多个移位单元电路的输入信号及输出信号是优选。更具体言之,优选是使上述多个NAND电路的每一个都具有三个输入端子,上述NOR电路具有被分别供给邻接的NAND电路的输出信号的两个输入端子。或者,也可以优选是使上述多个NAND电路每一个都具有两个输入端子,对上述各输入端子供给上述移位单元电路的输入信号及输出信号,对上述NOR电路的各输入端子分别供给上述多个NAND电路的输出信号。由此,可以构成以正逻辑工作的时钟控制信号生成单元。
其次,在上述多个电路块之中,也可以至少有一个电路块,包含于该电路块之中的上述移位单元电路的数目与其它电路块中包括的上述移位单元电路的数目不同。在此场合,因为属于电路块的总的移位单元电路的数目不是一定的,故可以使移位寄存器的级数具有自由度。此外,也可以是具有向上述多个电路块的输入的前级或上述多个电路块的输出的后级供给上述时钟信号及上述反相时钟信号的至少一个移位单元电路。在此场合,即使是所要求的级数不能被包含于电路块中的移位单元电路的数目整除,也可以通过调整一直供给时钟信号及反相时钟信号的移位单元电路的数目,自由地设定移位寄存器的级数。
其次,上述移位单元电路,可以根据指示传送方向的传送方向信号来控制上述开始脉冲的传送方向是优选。在此场合,可以使移位寄存器双向工作。
其次,本发明的数据线驱动电路,是一种用于具有多条扫描线和多条数据线,具有与上述扫描线和上述数据线的交叉处相对应设置的多个像素电路的电光装置中的数据线驱动电路,具有上述移位寄存器;具有根据上述移位单元电路的输入信号和输出信号生成数据线信号的多个逻辑运算电路;以及将从上述多个逻辑运算电路输出的多个数据线信号分别供给上述多条数据线的布线组。根据本发明,由于可以采用使单元控制电路的构成大幅度简化的移位寄存器,故可以使数据线驱动电路的结构简化,可以大幅度缩小该电路面积。其结果,也容易高精度地在高密度的面板上形成数据线驱动电路。此外,因为可以大幅度削减元件数,可以提高成品率。
其次,本发明的扫描线驱动电路,是用于具有多条扫描线和多条数据线,具有与上述扫描线和上述数据线的交叉处相对应设置的多个像素电路的电光装置中的扫描线驱动电路,具有上述移位寄存器;具有根据上述移位单元电路的输入信号和输出信号生成扫描信号的多个逻辑运算电路;以及将从上述多个逻辑运算电路输出的多个扫描信号分别供给上述多条扫描线的布线组。根据本发明,由于可以采用使单元控制电路的结构大幅度简化的移位寄存器,故可以使扫描线驱动电路的结构简化,可以大幅度缩小该电路面积。其结果,容易高精度地在高密度的面板上形成扫描线驱动电路。此外,因为可以大幅度削减元件数,可以提高成品率。
本发明的电光装置,具有多条扫描线;多条数据线;与上述扫描线和上述数据线的交叉处相对应设置的多个像素电路;以及上述数据线驱动电路。另外,本发明的电光装置,具有多条扫描线;多条数据线;与上述扫描线和上述数据线的交叉处相对应设置的多个像素电路;以及上述扫描线驱动电路。其中,所谓电光装置是具有电光材料的装置;所谓电光材料是通过供给电信号(电流信号或电压信号)使透射率及辉度这些光学特性改变的材料。比如,除了液晶,可包括有机EL(电致发光)及发光聚合物等OLED元件等等。
其次,本发明的电子设备,优选具有上述电光装置。作为此电子设备,比如,包括个人计算机、便携式电话机以及便携式信息终端等等。
附图说明
图1为示出本发明的电光装置1的整体结构的框图。
图2为示出同一装置的数据线驱动电路200的结构的框图。
图3为同一电路的电路块BLi的框图。
图4为同一电路的电路块BL1的框图。
图5为同一电路的电路块BLj的框图。
图6为电路块BLi的电路图。
图7(A)为在传送方向控制信号DIR为高电平的场合的移位寄存器单元电路Ai1~Ai4的等效电路图,图7(B)为在传送方向控制信号DIR为低电平的场合的移位寄存器单元电路Ai1~Ai4的等效电路图。
图8为电路块BLi的时序图。
图9为与负逻辑相对应的电路块BLi′的电路图。
图10为数据线驱动电路200的时序图。
图11为示出扫描线驱动电路100的结构的框图。
图12为用来说明同一液晶面板的结构的立体图。
图13为用来说明同一液晶面板的结构的部分剖视图。
图14为示出电路块BLj的另一构成例的电路图。
图15为示出单元控制电路Ci的另一构成例的电路图。
图16为示出数据线驱动电路的另一构成例的框图。
图17为示出应用同一电光装置1的电子设备的一例的个人计算机的构成的立体图。
图18为示出应用同一电光装置1的电子设备的一例的便携式电话的构成的立体图。
图19为示出应用同一电光装置1的电子设备的一例的便携式信息终端的构成的立体图。
符号说明:
电光装置1扫描线2数据线3扫描线驱动电路100数据线驱动电路200电路块BL1~BLj移位寄存器单元电路Ai1~Ai4控制单元电路Ci
具体实施方式
<1-1:电光装置的整体结构>
首先,本发明的电光装置,使用液晶作为电光材料。电光装置1具有液晶面板AA作为主要部分。液晶面板AA,是将形成作为开关元件的薄膜晶体管(以下称其为“TFT”)的元件基板和对向基板互相使电极形成面对向并且保持一定的间隙粘贴而在此间隙中夹持液晶。
图1为示出实施方式的电光装置1的整体结构的框图。此电光装置1,具有液晶面板AA;定时发生电路300及图像处理电路400。液晶面板AA,在其元件基板上具有图像显示区域A、扫描线驱动电路100、数据线驱动电路200、采样电路240及图像信号供给线L1~L3。
供给此电光装置1的输入图像数据D,比如,是三位并行的形式。定时发生电路300,与输入图像数据D同步生成Y时钟信号YCK;反相Y时钟信号YCKB;X时钟信号XCK;反相X时钟信号XCKB;Y传送开始脉冲DY;X传送开始脉冲DX;传送方向控制信号DIR及反相传送方向控制信号DIRB;供给扫描线驱动电路100及数据线驱动电路200。另外,定时发生电路300,生成用来控制图像处理电路400的各种定时信号并将其输出。
其中,Y时钟信号YCK,特定选择扫描线2的期间,反相Y时钟信号YCKB,使Y时钟信号YCK的逻辑电平反相。X时钟信号XCK,特定选择数据线3的期间,反相X时钟信号XCKB,使X时钟信号XCK的逻辑电平反相。另外,Y传送开始脉冲DY是指示扫描线2的选择开始的脉冲,另一方面,X传送开始脉冲DX是指示数据线3的选择开始的脉冲。此外,传送方向控制信号DIR,是指示扫描线2及数据线3的选择顺序的信号。在该逻辑电平为高电平时,传送方向控制信号DIR,指示从上向下顺序选择各扫描线2并从左向右选择各数据线3。另一方面,在该逻辑电平为低电平时,传送方向控制信号DIR,指示从下向上顺序选择各扫描线2并从右向左选择各数据线3。
在此示例中,对扫描线驱动电路100及数据线驱动电路200,供给共用的传送方向控制信号DIR及反相传送方向控制信号DIRB,但在定时发生电路300中,也可以个别生成扫描线的选择用的信号和数据线的选择用的信号,将这些信号供给扫描线驱动电路100及数据线驱动电路200是自不待言的。
图像处理电路400,在对输入图像数据D实施考虑到液晶面板的透光特性的修正等之后,对RGB各色的图像数据进行D/A变换,生成图像信号40R、40G、40B供给液晶面板AA。
<1-2:图像显示区域>
之后,在图像显示区域A中,如图1所示,沿着X方向平行排列而形成m(m为大于等于2的自然数)根扫描线2,另一方面,沿着Y方向平行排列而形成n(n为大于等于2的自然数)根数据线3。于是,在扫描线2和数据线3的交叉处附近,TFT50的栅与扫描线2相连接,另一方面,TFT50的源与数据线3相连接的同时,TFT50的漏与像素电极6相连接。于是,各像素由像素电极6、在对向基板上形成的对置电极(后述)及夹持于这两个电极之间的液晶构成。其结果,与扫描线2和数据线3的各交叉处相对应,像素排列成为矩阵形状。
另外,在与TFT50的栅相连接的各扫描线2上,以脉冲方式逐线施加扫描信号Y1、Y2、...、Ym。因此,在向某一扫描线2供给扫描信号时,因为与该扫描线相连接的TFT50导通(ON),因此在从数据线3以预定的定时供给的图像信号X1、X2、...、Xn顺序写入到对应的像素之后,在预定的期间被保持。
因为液晶分子的取向及秩序,相应于施加到各像素的电压电平而变化,所以可以利用光调制进行灰度显示。比如,如果通过液晶的光量为常白模式,则随着施加电压变高而受到限制,另一方面,在常黑模式时,因为随着施加电压变高而缓和,故在整个电光装置1中,具有与图像信号相应的对比度的光出射到各像素的每一个中。因此,可以进行预定的显示。
另外,为了防止所保持的图像信号泄漏,将存储电容51与在像素电极6和对置电极之间形成的液晶电容并联地附加。比如,因为像素电极6的电压由存储电容51保持的时间比施加源电压的时间长3位的量,所以改善保持特性的结果可以实现高对比度比。
<1-3:数据线驱动电路及采样电路>
其次,数据线驱动电路200,与X时钟信号XCK同步顺序生成变为有效的采样信号S1~Sn。另外,数据线驱动电路200,可以根据传送方向控制信号DIR及反相传送方向控制信号DIRB对采样信号S1~Sn变为有效的顺序进行控制。具体言之,在传送方向控制信号DIR是高电平并且反相传送方向控制信号DIRB是低电平时,采样信号按照S1→S2→...Sn的顺序变为有效,而在传送方向控制信号DIR是低电平并且反相传送方向控制信号DIRB是高电平时,采样信号按照Sn→Sn-1→...S1的顺序变为有效。
采样电路240具有n个开关SW1~SWn。各开关SW1~SWn,由TFT构成。于是,在供给栅的各采样信号S1~Sn顺序有效时,各开关SW1~SWn顺序变成导通状态。于是,经图像信号供给线L1~L3供给的图像信号40R、40G、40B被采样而顺序供给各数据线3。所以,在采样信号按照S1→S2→...Sn的顺序变为有效时,从左向右顺序选择数据线3,另一方面,在采样信号按照Sn→Sn-1→...S1的顺序变为有效时,从右向左顺序选择数据线3。另外,在数据线驱动电路200中也可以包括采样电路240是自不待言的。
其次,图2为示出数据线驱动电路200的具体结构的电路图。如图所示,数据线驱动电路200,包括j(j是自然数)个电路块BL1、BL2、...、BLj。
在图3中,示出第i(1≤i≤i)个电路块BLi的结构。如此图所示,电路块BLi,具有4个移位寄存器单元电路Ai1、Ai2、...、Ai4,传送X传送开始脉冲DX。另外,向移位寄存器单元电路Ai1~Ai4供给传送方向控制信号DIR及反相传送方向控制信号DIRB,由此控制传送方向。
控制单元电路Ci,根据各移位寄存器单元电路Ai1~Ai4的输入信号及输出信号,特定各移位寄存器单元电路Ai1~Ai4的工作期间。于是,在该期间中,X时钟信号XCK及反相X时钟信号XCKB从控制单元电路Ci被供给各移位寄存器单元电路Ai1~Ai4。这样,因为控制单元电路Ci统一控制多个移位寄存器单元电路Ai1~Ai4,就数据线驱动电路200整体而言,控制单元电路的个数可以大幅度削减。
逻辑运算单元电路Bi1、Bi2、...、Bi4,与多个移位寄存器单元电路Ai1~Ai4的各个分别相对应地设置,分别生成采样信号Si1、Si2、...、Si4。电路块BL2~BLi-1,与上述电路块BLi一样地构成。不过,左端的电路块BL1,如图4所示,不具有与移位寄存器单元电路A11相对应的逻辑运算电路,右端的电路块BLj,如图5所示,不具有与移位寄存器单元电路Aj4相对应的逻辑运算电路。
图6为电路块BLi的具体的电路图。各逻辑运算单元电路Bi1、Bi2、...、Bi4具有NAND电路511和反相器512。移位寄存器单元电路Aik的输入信号和输出信号供给逻辑运算单元电路Bik(k为1、2、3或4)的NAND电路511。
各移位寄存器单元电路Ai1~Ai4具有时钟反相器501~504。时钟反相器501~504,在控制端子电压为高电平时,使各输入信号反转输出,而在控制端子电压为低电平时,使输出端子变成高阻抗状态。对时钟反相器501及502的各控制端子仅在预定期间供给变为有效的X时钟信号XCK及反相X时钟信号XCKB。另外,向时钟反相器503的控制端子供给反相传送方向控制信号DIRB,另一方面,向时钟反相器504的控制端子供给传送方向控制信号DIR。
设想在传送方向控制信号DIR为高电平时反相传送方向控制信号DIRB为低电平时,时钟反相器503变成高阻抗状态,另一方面,时钟反相器504作为反相器发挥作用。所以,在传送方向控制信号DIR为高电平时,移位寄存器单元电路Ai1~Ai4与图7(A)所示的电路等效。
反之,设想在传送方向控制信号DIR为低电平时反相传送方向控制信号DIRB为高电平时,时钟反相器504变成高阻抗状态,另一方面,时钟反相器503作为反相器发挥功能。所以,在传送方向控制信号DIR为低电平时,移位寄存器单元电路Ai1~Ai4与图7(B)所示的电路等效。
此处设想传送方向控制信号DIR的逻辑电平为高电平的场合(参照图7(A))。向各移位寄存器单元电路Ai1~Ai4的时钟反相器501供给第1控制信号Q1、Q2′、Q3、Q4′,另一方面,向时钟反相器502供给第2控制信号Q1′、Q2、Q3′、Q4。第2控制信号的逻辑电平,是将第1控制信号的逻辑电平反相而成。
在移位寄存器单元电路Ai1中,在第1控制信号Q1为高电平时,时钟反相器501使X传送开始脉冲DX反相输出。此时,因为第2控制信号Q1′变为低电平,因此时钟反相器502的输出端子变成高阻抗状态。在此场合,X传送开始脉冲DX经时钟反相器501和反相器503输出。另一方面,在第2控制信号Q1′是高电平时,时钟反相器502使X传送开始脉冲DX反相输出。此时,因为第1控制信号Q1变为低电平,故时钟反相器501的输出端子变成高阻抗状态。在此场合,由时钟反相器502和反相器504构成闩锁电路。
就是说,可以认为移位寄存器单元电路Ai1、Ai2、...、Ai4,具有由时钟反相器501及503构成的第1逻辑电路和由时钟反相器502及504构成的第2逻辑电路。于是,在传送方向控制信号DIR为高电平的场合(传送方向为从左向右),在第1逻辑电路用作由第1控制信号控制的时钟反相器501发挥功能的同时,第2逻辑电路用作闩锁电路而发挥功能。另外,在反相传送方向控制信号DIRB为高电平的场合(传送方向为从右向左),在第1逻辑电路用作闩锁电路的同时,第2逻辑电路用作由第2控制信号控制的时钟反相器。
下面返回到图6的说明。控制单元电路Ci,具有NOR电路511及512、NAND电路521、反相器530以及传输门531~538。图8为表示数据线驱动电路200的工作的时序图。其中,传送方向控制信号DIR为高电平,设为从左向右传送X传送开始脉冲DX。另外,设移位寄存器单元电路Ai1的输入信号为P0(与X传送开始脉冲DX相同)、移位寄存器单元电路Ai1的输出信号为P1、移位寄存器单元电路Ai2的输出信号为P2、移位寄存器单元电路Ai3的输出信号为P3及移位寄存器单元电路Ai4的输出信号为P4。
在时刻T1,信号P0变为高电平时,NOR电路511的输出信号变为低电平,与此相伴随NAND电路521的输出信号变为高电平。在以下的说明中,将NAND电路521的输出信号称为时钟控制信号CTLi。另外,“CTL”后面添加的字母“i”是用来指定电路块的,下一级的电路块BLi+1的时钟控制信号为CTLi+1。在时钟控制信号CTLi为有效(高电平)时,传输门531~534变为导通状态,X时钟信号XCK,作为信号Q1、Q2、Q3、Q4供给各移位寄存器单元电路Ai1~Ai4,另一方面,反相X时钟信号XCKB,作为信号Q1′、Q2′、Q3′、Q4′供给各移位寄存器单元电路Ai1~Ai4。
由此,以信号P0→信号P1→信号P2→信号P3→信号P4这样的方式依次传送X传送开始脉冲DX。向NOR电路512中,因为供给信号P2,故该输出信号在信号P2变为高电平的时刻T2时变为低电平。于是,在时刻T3,信号P4跃迁为低电平时,NOR电路512的输出信号变为非有效。因为时钟控制信号CTLi由NAND电路521生成,故在NOR电路511及512的输出信号之中任何一个为低电平的期间变为有效。因此,时钟控制信号CTLi,在从时刻T1到时刻T3的期间变为有效。
于是,在经过时刻T3时,因为时钟控制信号CTLi变成非有效,传输门531~534变成断开(OFF)状态。另一方面,在时钟控制信号CTLi为有效的期间,原来为断开状态的传输门535~538变为导通(ON)状态。因此,信号Q1’、Q2、Q3’及Q4变为高电平,信号Q1、Q2’、Q3、Q4’变为低电平。于是,在各移位寄存器单元电路Ai1~Ai4中,时钟反相器501成为高阻抗状态,由反相器504和时钟反相器502构成闩锁电路。其结果,移位寄存器单元电路Ai1~Ai4的各输出信号的电平,一直到X传送开始脉冲DX再度变为高电平为止,维持低电平。换言之,电路块BLi,在X传送开始脉冲DX到达时,将其独立检测到而开始移位工作,在该工作结束一直到下一个X传送开始脉冲DX到达为止,中止工作。因此,可以减少功耗。
另外,因为控制单元电路Cj,一并控制多个移位寄存器单元电路Ai1~Ai4,与在各移位寄存器单元电路中设置控制单元电路Cj的场合相比较,可使结构简化。
另外,上述电路块BLi是由正逻辑构成的,但也可以将其由负逻辑构成。图9示出由负逻辑构成的电路块BLi′。在负逻辑的电路块BLi′中,使用NAND电路513及514代替NOR电路511及512,使用NOR电路522代替NAND电路521。电路块BLi′的时序图如图10所示。时钟控制信号CTLi’在低电平下变为有效。因此,传输门531~538的控制输入,与图6所示的正逻辑的电路块中的极性相反。
<1-4:扫描线驱动电路>
下面对扫描线驱动电路100予以说明。图11为示出扫描线驱动电路100的结构的框图。如此图所示,扫描线驱动电路100,具有Y移位寄存器102、电平移位器103及缓冲器104。
Y移位寄存器102,除了在供给Y时钟信号YCK及反相Y时钟信号YCKB代替X时钟信号XCK及反相X时钟信号XCKB这一点及移位的级数之外,与上述的数据线驱动电路200的结构相同。所以,扫描线驱动电路100,与上述数据线驱动电路200一样,电路规模可以减小。
电平移位器103,对Y移位寄存器102的各输出信号的电平进行移位使之变换为适于驱动扫描线2的电平。另外,缓冲器104,将电平移位器103的各输出信号变换为低阻抗,作为扫描线驱动信号Y1、Y2、...、Ym输出到各扫描线2。
另外,在该扫描线驱动电路100中,也可以应用如图9所示的由负逻辑构成的移位寄存器作为Y移位寄存器102是自不待言的。
<1-5:液晶面板的结构例>
下面参照图12及图13对上述电结构的液晶面板的整体结构予以说明。其中,图12为用来说明液晶面板AA的结构的立体图,图13为图12的Z-Z′线的剖视图。
如这些附图所示,液晶面板AA,是将形成像素电极6等的玻璃或半导体等的元件基板151和形成共用电极158等的玻璃等的透明的对向基板152,利用混入衬垫153的封接材154保持一定的间隙互相以电极形成面对置粘贴并在此间隙中封入液晶155作为电光材料而构成的。另外,封接材154,是沿着对向基板152的基板周边形成的,但为了封入液晶155一部分开口。因此,在液晶155封入之后,将该开口部分利用密封材156密封。
其中,形成为在作为元件基板151的对置面的封接材154的外侧一边,形成上述数据线驱动电路200,驱动在Y方向上延伸的数据线3的结构。此外,成为在这一边形成多个连接电极157,输入来自定时发生电路300的各种信号及图像信号40R、40G、40B的结构。另外,在与这一边邻接的一边,形成扫描线驱动电路100,成为从两侧分别驱动在X方向上延伸的扫描线2的结构。另一方面,对向基板152的共用电极158,通过在与元件基板151的粘接部分的四角之中至少一处设置的导通件可以与元件基板151电导通。此外,在对向基板152上,根据液晶面板AA的用途,比如,第一,设置排列成条纹形状、马赛克形状、三角形形状等的滤色器;第二,比如,设置将铬或镍等金属材料及碳或钛等分散在光每抗蚀剂的树脂黑等的黑矩阵;第三,设置对液晶面板AA进行光照射的背照灯。特别是,在用于色光调制的用途的场合,不形成滤色器而在对向基板152上设置黑矩阵。
此外,在元件基板151及对向基板152的对置面上,分别设置在预定方向上进行摩擦处理的取向膜,另一方面,在其各背面侧上分别设置对应于取向方向偏振板(图示省略)。但是,作为液晶155,如果使用在高分子中分散微小粒子的高分子分散型液晶,则因为不需要上述的取向膜、偏振片等等的结果,光的利用效率可以提高,故在高辉度化低功耗化等方面是有利的。
另外,也可以不将数据线驱动电路200、扫描线驱动电路100等的周边电路的一部分或全部在元件基板151上形成,而是,比如,既可以形成将利用TAB(载带自动键合)技术在薄膜上安装的驱动用IC芯片通过在元件基板151的预定位置设置的各向异性导电膜进行电连接及机械连接的结构,也可以形成采用COG(玻璃基芯片)技术,将驱动用IC芯片本身,通过各向异性导电膜电连接及机械连接到元件基板151的预定位置的结构。
<2:应用例>
(1)在上述实施方式中,在数据线驱动电路200的电路块BLi中,单元控制电路Cj,为了生成时钟控制信号CTLi,具有3个输入的NOR电路511及512和NAND电路521,但也可以代之以使用2个输入的NOR电路和4个输入的NAND电路。
图14为示出应用例的电路块BLi的电路图。在此示例中,分别设置供给各移位寄存器单元电路Ai1~Ai4的输入信号和输出信号的2个输入的NOR电路515~518。这些NOR电路515~518的各输出信号供给4个输入的NAND电路523。利用这种结构,也可以在电路块BLi中有X传送开始脉冲DX进入时,使时钟控制信号CTLi变成有效,将X时钟信号XCK及反相X时钟信号XCKB分别供给移位寄存器单元电路Ai1~Ai4。
在此场合,因为对多个移位寄存器单元电路Ai1~Ai4设置一个控制单元电路Ci,故可以简化电路结构。另外,在以负逻辑构成的场合,也可以将NOR电路515~518以NAND电路置换,将NAND电路523以NOR电路置换,使传输门531~538的控制输入的极性反转。
(2)在上述的实施方式中,是将X时钟信号XCK和反相X时钟信号XCKB供给各电路块BL1~BLj,但也可以只供给X时钟信号XCK,而在各电路块BL1~BLj的内部生成反相X时钟信号XCKB。在此场合,单元控制电路Ci,可以是如图15所示的结构。在此示例中,因为由反相器540及541生成反相X时钟信号XCKB,故传输门532、533、536及537可以省略。其结果,可以更进一步简化数据线驱动电路200的结构。
(3)在上述实施方式中,在各电路块BL1~BLj中设置4个移位寄存器单元电路,但也可以设置大于等于2个的移位寄存器单元电路,电路块的个数也可以大于等于2。
在此场合,单元控制电路,也可以根据包括于电路块中的移位寄存器单元电路的输入信号和输出信号,特定电路块的工作期间,在该期间中将时钟信号供给移位寄存器单元电路。
另外,包含于电路块中的移位寄存器单元电路的数目也可以不是一定的。比如,也可以是包括3个移位寄存器单元电路的电路块和包括4个移位寄存器单元电路的电路块混杂存在。在包含于一个电路块中的移位寄存器单元电路的单元电路数目为N时,通过使单元电路数N为任意数,在单元电路数N不能整除数据线的根数时也可以灵活地对应。比如,在数据线的根数为362根,电路块的单元电路数N只为“4”时,不能将全部数据线与电路块相连接。在此场合,可以通过使用N=4的电路块89个,N=3的电路块2个与362根数据线相对应。
此外,在用单元电路数去除数据线的根数有余数的场合,也可以按照剩余数设置直接供给X时钟信号XCK及反相X时钟信号XCKB的移位寄存器单元电路。比如,在数据线的根数为361根,单元电路数N为4时,数据线驱动电路200也可以是如图16所示的结构。在此场合,对移位寄存器单元电路W一直供给X时钟信号XCK和反相X时钟信号XCKB。
(4)在上述实施方式中,例示的是具有液晶的电光装置,但对于应用液晶以外的电光物质的电光装置本发明也适用。所谓电光物质,是通过供给电信号(电流信号或电压信号)使透射率及辉度这样的光学特性改变的物质。比如,使用有机EL(电致发光)及发光聚合物等OLED元件作为电光物质使用的显示面板、将包含着色的液体和在该液体中分散的白色微粒的微胶囊作为电光物质使用的电泳显示面板、将对每个极性不同的区域分涂不同的颜色的扭曲球(twist ball)作为电光物质使用的扭曲球显示面板、将黑色墨粉(toner)作为电光物质使用的墨粉显示面板或将氦及氖等高压气体用作电光物质的等离子显示面板等各种电光装置也与上述实施方式一样可以使用本发明。
<3:电子设备>
下面对应用上述实施方式及应用例的电光装置1的电子设备予以说明。图17示出应用电光装置1的移动型个人计算机的结构。个人计算机2000具有作为显示单元的电光装置1和主体部分2010。在主体部分2010中设置有电源开关2001及键盘2002。此电光装置1,因为数据线驱动电路200的结构简化,故可以以窄间距显示高清晰图像。
图18示出应用电光装置1的便携式电话机的结构。便携式电话机3000具有多个操作按钮3001、滚动按钮3002以及作为显示单元的电光装置1。通过操作滚动按钮3002,可以使在电光装置1上显示的画面滚动。
图19示出应用电光装置1的便携式信息终端(PDA个人数字助理)的结构。便携式信息终端4000具有多个操作按钮4001、电源开关4002以及作为显示单元的电光装置1。在操作电源开关4002时,可将地址簿及计划表各种信息在电光装置1上显示。
另外,作为应用电光装置1的电子设备,除了在图17~图19上所示的之外,可以举出数字静止相机;液晶电视;取景器型、监视器直视型的录像机;汽车导航装置;寻呼机;电子手册;计算器;文字处理机;工作站;电视电话;POS终端;具有触摸面板的设备等等。此外,作为这些各种电子设备的显示部,可以应用上述电光装置1。

Claims (17)

1.一种移位寄存器,其特征在于:
具备多个电路块;
上述多个电路块各个具备:
与时钟信号和使其反相的反相时钟信号同步地将开始脉冲顺序移位地将输出信号输出的多个移位单元电路;以及
根据上述多个移位单元电路的输入信号和输出信号,特定上述多个移位单元电路的任何一个工作的工作期间,在该工作期间将上述时钟信号及上述反相时钟信号供给上述多个移位单元电路的单元控制电路。
2.如权利要求1所述的移位寄存器,其特征在于:
上述单元控制电路,具备在上述工作期间以外的非工作期间,以低电平信号或高电平信号代替上述时钟信号及上述反相时钟信号供给上述多个移位单元电路的电平固定单元。
3.如权利要求1或2所述的移位寄存器,其特征在于:
上述单元控制电路具有:
计算上述多个移位单元电路的输入信号及输出信号变为有效信号的各期间的逻辑和,根据计算结果生成特定上述工作期间的时钟控制信号的时钟控制信号生成单元;以及
相应于上述时钟控制信号向上述多个移位单元电路供给上述时钟信号及上述反相时钟信号的供给单元。
4.如权利要求3所述的移位寄存器,其特征在于:
上述开始脉冲在高电平下变为有效脉冲,
上述时钟控制信号生成单元具有:
多个NOR电路;及
计算从上述多个NOR电路输出的各输出信号的反相逻辑积,作为上述时钟控制信号输出的NAND电路;
对上述多个NOR电路的输入端子的每一个全部供给上述多个移位单元电路的输入信号及输出信号。
5.如权利要求4所述的移位寄存器,其特征在于:
上述多个NOR电路的每一个都具有三个输入端子;
上述NAND电路具有分别被供给邻接的NOR电路的输出信号的两个输入端子。
6.如权利要求4所述的移位寄存器,其特征在于:
上述多个NOR电路每一个都具有两个输入端子,对上述各输入端子供给上述移位单元电路的输入信号及输出信号;
对上述NAND电路的各输入端子分别供给上述多个NOR电路的输出信号。
7.如权利要求3所述的移位寄存器,其特征在于:
上述开始脉冲在低电平下成为有效脉冲,
上述时钟控制信号生成单元具有:
多个NAND电路;以及
对从上述多个NAND电路输出的各输出信号的反相逻辑和进行计算作为上述时钟控制信号输出的NOR电路;
对上述多个NAND电路的输入端子的每一个全部供给上述多个移位单元电路的输入信号及输出信号。
8.如权利要求7所述的移位寄存器,其特征在于:
上述多个NAND电路的每一个都具有三个输入端子;
上述NOR电路具有分别被供给邻接的NAND电路的输出信号的两个输入端子。
9.如权利要求7所述的移位寄存器,其特征在于:
上述多个NAND电路每一个都具有两个输入端子,对上述各输入端子供给上述移位单元电路的输入信号及输出信号;
对上述NOR电路的各输入端子分别供给上述多个NAND电路的输出信号。
10.如权利要求1至9中任一项所述的移位寄存器,其特征在于:
在上述多个电路块之中,至少一个电路块,该电路块之中所包括的上述移位单元电路的数目与其它电路块中所包括的上述移位单元电路的数目不同。
11.如权利要求1至10中任一项所述的移位寄存器,其特征在于:
具有向上述多个电路块的输入的前级或上述多个电路块的输出的后级供给上述时钟信号及上述反相时钟信号的至少一个移位单元电路。
12.如权利要求1至11中任一项所述的移位寄存器,其特征在于:
上述移位单元电路,可以根据指示传送方向的传送方向信号来控制上述开始脉冲的传送方向。
13.一种数据线驱动电路,其用于具有多条扫描线和多条数据线,具有对应于上述扫描线和上述数据线的交叉处设置的多个像素电路的电光装置,其特征在于:
具有如上述权利要求1至12中任何一项所述的移位寄存器;
具有多个根据上述移位单元电路的输入信号和输出信号生成数据线信号的逻辑运算电路;以及
将从上述多个逻辑运算电路输出的多个数据线信号分别供给上述多条数据线的布线组。
14.一种扫描线驱动电路,其用于具有多条扫描线和多条数据线,具有与上述扫描线和上述数据线的交叉处相对应设置的多个像素电路的电光装置,其特征在于:
具有如权利要求1至12中任何一项所述的移位寄存器;
具有多个根据上述移位单元电路的输入信号和输出信号生成扫描信号的逻辑运算电路;以及
将从上述多个逻辑运算电路输出的多个扫描信号分别供给上述多条扫描线的布线组。
15.一种电光装置,其特征在于具有:
多条扫描线;
多条数据线;
与上述扫描线和上述数据线的交叉处相对应设置的多个像素电路;以及
如权利要求13所述的数据线驱动电路。
16.一种电光装置,其特征在于具有:
多条扫描线;
多条数据线;
与上述扫描线和上述数据线的交叉处相对应设置的多个像素电路;以及
如权利要求14所述的扫描线驱动电路。
17.一种电子设备,其特征在于:具备如权利要求15或16所述的电光装置。
CNB200510066077XA 2004-05-24 2005-04-20 移位寄存器、数据扫描线驱动电路、电光装置及电子设备 Expired - Fee Related CN100511387C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2004153281A JP4082384B2 (ja) 2004-05-24 2004-05-24 シフトレジスタ、データ線駆動回路、走査線駆動回路、電気光学装置、および電子機器
JP153281/2004 2004-05-24

Publications (2)

Publication Number Publication Date
CN1702728A true CN1702728A (zh) 2005-11-30
CN100511387C CN100511387C (zh) 2009-07-08

Family

ID=35376632

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB200510066077XA Expired - Fee Related CN100511387C (zh) 2004-05-24 2005-04-20 移位寄存器、数据扫描线驱动电路、电光装置及电子设备

Country Status (5)

Country Link
US (2) US7472329B2 (zh)
JP (1) JP4082384B2 (zh)
KR (1) KR100697999B1 (zh)
CN (1) CN100511387C (zh)
TW (1) TWI267821B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100411003C (zh) * 2005-12-31 2008-08-13 义隆电子股份有限公司 液晶显示器的源极驱动方式
CN104537973A (zh) * 2014-12-29 2015-04-22 厦门天马微电子有限公司 一种移位寄存器、栅极驱动电路、阵列基板和显示面板

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4082384B2 (ja) * 2004-05-24 2008-04-30 セイコーエプソン株式会社 シフトレジスタ、データ線駆動回路、走査線駆動回路、電気光学装置、および電子機器
JP4693424B2 (ja) * 2005-01-18 2011-06-01 東芝モバイルディスプレイ株式会社 双方向シフトレジスタの駆動回路、双方向シフトレジスタ
US20080252622A1 (en) * 2007-04-16 2008-10-16 Tpo Displays Corp. Systems for displaying images and driving method thereof
TWI411988B (zh) * 2008-11-21 2013-10-11 Innolux Corp 寄存器電路及顯示裝置電路
JP5286093B2 (ja) * 2009-01-22 2013-09-11 シャープ株式会社 情報処理装置
TWI412766B (zh) * 2009-09-04 2013-10-21 Wintek Corp 主動元件陣列以及檢測方法
JP6357531B2 (ja) * 2014-03-14 2018-07-11 株式会社半導体エネルギー研究所 アナログ演算回路
TWI738311B (zh) * 2020-04-29 2021-09-01 友達光電股份有限公司 顯示器驅動電路及驅動方法

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2451237C2 (de) * 1974-10-29 1985-10-10 Texas Instruments Deutschland Gmbh, 8050 Freising Schaltungsanordnung zum Ansteuern einer mehrere Anzeigesegmente enthaltenden, der Anzeige verschiedener Zeichen dienenden Anzeigevorrichtung
DE3475591D1 (en) * 1984-01-13 1989-01-12 Philips Nv Matrix control circuit for a memory display
JPS63271298A (ja) 1987-04-30 1988-11-09 沖電気工業株式会社 表示駆動回路
US5198999A (en) * 1988-09-12 1993-03-30 Kabushiki Kaisha Toshiba Serial input/output semiconductor memory including an output data latch circuit
JPH07248741A (ja) 1994-03-09 1995-09-26 New Japan Radio Co Ltd データシフト回路
JPH1074067A (ja) 1996-06-05 1998-03-17 Canon Inc 表示装置
JP3325780B2 (ja) 1996-08-30 2002-09-17 シャープ株式会社 シフトレジスタ回路および画像表示装置
JPH1115441A (ja) * 1997-06-19 1999-01-22 Toshiba Microelectron Corp 液晶駆動回路及び液晶表示システム
JP3692846B2 (ja) 1999-07-21 2005-09-07 セイコーエプソン株式会社 シフトレジスタ、シフトレジスタの制御方法、データ線駆動回路、走査線駆動回路、電気光学パネル、および電子機器
JP3588020B2 (ja) * 1999-11-01 2004-11-10 シャープ株式会社 シフトレジスタおよび画像表示装置
US20010030511A1 (en) * 2000-04-18 2001-10-18 Shunpei Yamazaki Display device
JP2001324951A (ja) 2000-05-16 2001-11-22 Seiko Epson Corp シフトレジスタ、シフトレジスタの制御方法、データ線駆動回路、走査線駆動回路、電気光学パネル、および電子機器
JP3780852B2 (ja) 2001-01-31 2006-05-31 セイコーエプソン株式会社 シフトレジスタ、電気光学装置、駆動回路、パルス信号の転送方法および電子機器
JP4016605B2 (ja) 2001-04-12 2007-12-05 セイコーエプソン株式会社 シフトレジスタ、電気光学装置、駆動回路および電子機器
JP4474821B2 (ja) * 2002-04-16 2010-06-09 セイコーエプソン株式会社 シフトレジスタ、データ線駆動回路および走査線駆動回路
US6870895B2 (en) * 2002-12-19 2005-03-22 Semiconductor Energy Laboratory Co., Ltd. Shift register and driving method thereof
US7151538B2 (en) * 2003-02-28 2006-12-19 Sony Corporation Display device and projection type display device
JP4082384B2 (ja) * 2004-05-24 2008-04-30 セイコーエプソン株式会社 シフトレジスタ、データ線駆動回路、走査線駆動回路、電気光学装置、および電子機器

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100411003C (zh) * 2005-12-31 2008-08-13 义隆电子股份有限公司 液晶显示器的源极驱动方式
CN104537973A (zh) * 2014-12-29 2015-04-22 厦门天马微电子有限公司 一种移位寄存器、栅极驱动电路、阵列基板和显示面板

Also Published As

Publication number Publication date
TWI267821B (en) 2006-12-01
JP2005339601A (ja) 2005-12-08
US7472329B2 (en) 2008-12-30
TW200539100A (en) 2005-12-01
KR20060046600A (ko) 2006-05-17
US7882411B2 (en) 2011-02-01
CN100511387C (zh) 2009-07-08
KR100697999B1 (ko) 2007-03-23
US20090077442A1 (en) 2009-03-19
US20050262413A1 (en) 2005-11-24
JP4082384B2 (ja) 2008-04-30

Similar Documents

Publication Publication Date Title
CN1702728A (zh) 移位寄存器、数据扫描线驱动电路、电光装置及电子设备
KR100965580B1 (ko) 액정표시장치와 그의 구동방법
KR101384959B1 (ko) 액정 장치, 액정 장치의 구동 방법, 및 전자기기
CN101604513B (zh) 液晶显示器及其驱动方法
CN1540618A (zh) 有源矩阵显示器件及其驱动方法
CN1280834C (zh) 移位寄存器、数据线驱动电路以及扫描线驱动电路
CN100536030C (zh) 双向移位寄存器
CN100350449C (zh) 液晶显示器和包含它的便携式终端
JP2001147671A (ja) 表示装置の駆動方法、その駆動回路、表示装置、および、電子機器
CN1467696A (zh) 光电装置及其驱动方法和扫描线选择方法及电子设备
CN1658030A (zh) 电光装置及电子设备
CN1664659A (zh) 液晶显示装置及其驱动方法
CN1622183A (zh) 显示系统和使用该显示系统的电子设备
CN2627538Y (zh) 图像信号提供电路以及电光面板
CN1870119A (zh) 用于显示设备的驱动电路及驱动方法
CN104145213A (zh) 像素反转伪像减少
CN1677860A (zh) 电平转换器、电平转换电路、电光学装置及电子机器
CN1394293A (zh) 液晶显示装置及使用它的电子装置
CN1495698A (zh) 电光装置用基板、该基板的驱动方法及其用途
CN1253844C (zh) 显示装置
JP2004191574A (ja) 電気光学パネル、走査線駆動回路、データ線駆動回路、電子機器及び電気光学パネルの駆動方法
CN1302054A (zh) 电光装置、电光装置的驱动电路和驱动方法、电子装置
CN100342421C (zh) 电光装置、其驱动电路及驱动方法以及电子设备
CN1287349C (zh) 输出控制电路、驱动电路、电光装置和电子设备
CN1573899A (zh) 电光装置及其驱动方法和电子设备

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C17 Cessation of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20090708

Termination date: 20120420