CN109904166A - 三维存储器及形成三维存储器的方法 - Google Patents

三维存储器及形成三维存储器的方法 Download PDF

Info

Publication number
CN109904166A
CN109904166A CN201910144771.0A CN201910144771A CN109904166A CN 109904166 A CN109904166 A CN 109904166A CN 201910144771 A CN201910144771 A CN 201910144771A CN 109904166 A CN109904166 A CN 109904166A
Authority
CN
China
Prior art keywords
hole
dimensional storage
substrate
array area
storage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201910144771.0A
Other languages
English (en)
Other versions
CN109904166B (zh
Inventor
肖莉红
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Yangtze Memory Technologies Co Ltd
Original Assignee
Yangtze Memory Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yangtze Memory Technologies Co Ltd filed Critical Yangtze Memory Technologies Co Ltd
Priority to CN201910144771.0A priority Critical patent/CN109904166B/zh
Publication of CN109904166A publication Critical patent/CN109904166A/zh
Application granted granted Critical
Publication of CN109904166B publication Critical patent/CN109904166B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Semiconductor Memories (AREA)
  • Non-Volatile Memory (AREA)

Abstract

本发明提供一种形成三维存储器的方法,包括:提供半导体结构,所述半导体结构具有衬底,所述衬底包括存储阵列区和非存储阵列区,所述存储阵列区上具有堆叠结构以及穿过所述堆叠结构的沟道孔,所述沟道孔中具有垂直沟道结构;形成穿过所述堆叠结构的绝缘孔,在所述绝缘孔中形成绝缘部;形成穿过所述非存储阵列区到达所述衬底的硅穿孔,掺杂所述硅穿孔底部的衬底形成阵列共源极,以及用导电材料填充所述硅穿孔。

Description

三维存储器及形成三维存储器的方法
技术领域
本发明涉及三维存储器领域,尤其涉及一种三维存储器及形成三维存储器的方法。
背景技术
为了克服二维存储器件的限制,业界已经研发并大规模量生产了具有三维 (3D)结构的存储器件,其通过将存储器单元三维地布置在衬底之上来提高集成密度。
在例如3D NAND闪存的三维存储器件中,存储阵列可包括具有垂直沟道结构的核心(core)区以及具有阶梯结构的阶梯区,多个存储阵列之间通过栅线隙(Gate Line Slit,GLS)隔开,栅线隙沿Y轴方向延伸。
由于栅线隙沿Y轴方向延伸,占用了较大的晶圆表面的空间,意味着能够用于形成存储阵列的空间变小,将会降低存储空间的电荷存储密度。并且栅线隙沿Y轴方向延伸,使得晶圆在X轴方向(垂直于栅线隙的方向)和Y轴方向不均衡,导致晶圆发生翘曲。此外,由于栅线隙占用了较大的晶圆表面的空间,形成与栅线隙中的源极导线的面积也会相应增加,使得存储阵列中栅极与源极导线的短接泄露风险增加。
发明内容
本发明要解决的技术问题是提供一种三维存储器及形成三维存储器的方法,以提高存储空间的电荷存储密度,避免晶圆发生翘曲,降低栅极与源极导线的短接泄露风险。
为解决上述技术问题,本发明的一方面提供了一种形成三维存储器的方法,包括:提供半导体结构,所述半导体结构具有衬底,所述衬底包括存储阵列区和非存储阵列区,所述存储阵列区上具有堆叠结构以及穿过所述堆叠结构的沟道孔,所述沟道孔中具有垂直沟道结构;形成穿过所述堆叠结构的绝缘孔,在所述绝缘孔中形成绝缘部;形成穿过所述非存储阵列区到达所述衬底的硅穿孔,掺杂所述硅穿孔底部的衬底形成阵列共源极,以及用导电材料填充所述硅穿孔。
在本发明的一实施例中,在所述绝缘孔中形成绝缘部的步骤包括:对所述绝缘孔抽真空形成空气隙,并用绝缘材料密封所述空气隙的顶端。
在本发明的一实施例中,在所述绝缘孔中形成绝缘部的步骤包括:用绝缘材料填充所述绝缘孔形成绝缘部。
在本发明的一实施例中,所述绝缘材料为绝缘导热材料。
在本发明的一实施例中,所述堆叠结构中的绝缘孔与周围的沟道孔排列成重复单元。
在本发明的一实施例中,所述重复单元为正N边形结构,其中N为不小于3的自然数。
本发明的另一方面提供一种三维存储器,所述三维存储器包括:半导体结构,所述半导体结构具有衬底,所述衬底包括存储阵列区和非存储阵列区,所述存储阵列区上具有堆叠结构以及穿过所述堆叠结构的沟道孔,所述沟道孔中具有垂直沟道结构;穿过所述堆叠结构的绝缘孔,以及位于所述绝缘孔中的绝缘部;穿过所述非存储阵列区到达所述衬底的阵列共源极的硅穿孔,所述硅穿孔中填充有导电材料。
在本发明的一实施例中,所述绝缘部为空气隙。
在本发明的一实施例中,所述绝缘部为填充于所述绝缘孔中的绝缘材料。
在本发明的一实施例中,所述绝缘材料为绝缘导热材料。
在本发明的一实施例中,所述堆叠结构中的绝缘孔与周围的沟道孔排列成重复单元。
在本发明的一实施例中,所述重复单元为正N边形结构,其中N为不小于3的自然数。
与现有技术相比,本发明具有以下优点:本发明提供了一种三维存储器及形成三维存储器的方法,通过形成穿过非存储阵列区到达衬底的阵列共源极的硅穿孔,将阵列共源极从硅穿孔引出,而不是从栅线隙引出,可以显著降低阵列共源极引线占用的空间,从而提高存储空间的电荷存储密度,避免晶圆发生翘曲,降低栅极与源极导线的短接泄露风险。
附图说明
为让本发明的上述目的、特征和优点能更明显易懂,以下结合附图对本发明的具体实施方式作详细说明,其中:
图1A-1D是一种三维存储器的示意图;
图2是根据本发明的一实施例的一种形成三维存储器的方法的流程图;
图3A-3D是根据本发明的一实施例的一种形成三维存储器的方法的示例性的剖面示意图;
图4是根据本发明的一实施例的一种三维存储器的俯视图;
图5是根据本发明的一实施例的一种三维存储器的剖面图。
具体实施方式
为让本发明的上述目的、特征和优点能更明显易懂,以下结合附图对本发明的具体实施方式作详细说明。
在下面的描述中阐述了很多具体细节以便于充分理解本发明,但是本发明还可以采用其它不同于在此描述的其它方式来实施,因此本发明不受下面公开的具体实施例的限制。
如本申请和权利要求书中所示,除非上下文明确提示例外情形,“一”、“一个”、“一种”和/或“该”等词并非特指单数,也可包括复数。一般说来,术语“包括”与“包含”仅提示包括已明确标识的步骤和元素,而这些步骤和元素不构成一个排它性的罗列,方法或者设备也可能包含其他的步骤或元素。
在详述本发明实施例时,为便于说明,表示器件结构的剖面图会不依一般比例作局部放大,而且所述示意图只是示例,其在此不应限制本发明保护的范围。此外,在实际制作中应包含长度、宽度及深度的三维空间尺寸。
为了方便描述,此处可能使用诸如“之下”、“下方”、“低于”、“下面”、“上方”、“上”等等的空间关系词语来描述附图中所示的一个元件或特征与其他元件或特征的关系。将理解到,这些空间关系词语意图包含使用中或操作中的器件的、除了附图中描绘的方向之外的其他方向。例如,如果翻转附图中的器件,则被描述为在其他元件或特征“下方”或“之下”或“下面”的元件的方向将改为在所述其他元件或特征的“上方”。因而,示例性的词语“下方”和“下面”能够包含上和下两个方向。器件也可能具有其他朝向(旋转90度或处于其他方向),因此应相应地解释此处使用的空间关系描述词。此外,还将理解,当一层被称为在两层“之间”时,它可以是所述两层之间仅有的层,或者也可以存在一个或多个介于其间的层。
在本申请的上下文中,所描述的第一特征在第二特征之“上”的结构可以包括第一和第二特征形成为直接接触的实施例,也可以包括另外的特征形成在第一和第二特征之间的实施例,这样第一和第二特征可能不是直接接触。
应当理解,当一个部件被称为“在另一个部件上”、“连接到另一个部件”、“耦合于另一个部件”或“接触另一个部件”时,它可以直接在该另一个部件之上、连接于或耦合于、或接触该另一个部件,或者可以存在插入部件。相比之下,当一个部件被称为“直接在另一个部件上”、“直接连接于”、“直接耦合于”或“直接接触”另一个部件时,不存在插入部件。同样的,当第一个部件被称为“电接触”或“电耦合于”第二个部件,在该第一部件和该第二部件之间存在允许电流流动的电路径。该电路径可以包括电容器、耦合的电感器和/或允许电流流动的其它部件,甚至在导电部件之间没有直接接触。
图1A-1D是一种三维存储器100的示意图。其中,图1A是三维存储器100 立体图,图1B是三维存储器100沿Y方向的剖面示意图,图1C是三维存储器100的顶视图,图1D是三维存储器100的侧视图。
参考图1A-1D所示,三维存储器100包括多个存储阵列101,存储阵列101 可包括具有垂直沟道结构的核心区102以及具有阶梯结构的阶梯区103,多个存储阵列101之间通过栅线隙104(Gate Line Slit,GLS)隔开,栅线隙104沿 Y轴方向延伸。
由于栅线隙104沿Y轴方向延伸,占用了较大的晶圆表面的空间,意味着能够用于形成存储阵列101的空间变小,将会降低存储空间的电荷存储密度。并且栅线隙104沿Y轴方向延伸,使得晶圆在X轴方向(垂直于栅线隙的方向) 和Y轴方向不均衡,导致晶圆发生翘曲。此外,由于栅线隙104占用了较大的晶圆表面的空间,形成与栅线隙104中的源极导线的面积也会相应增加,使得存储阵列中栅极与源极导线的短接泄露风险增加。
本发明提供了一种三维存储器及形成三维存储器的方法,可以提高存储空间的电荷存储密度,避免晶圆发生翘曲,降低栅极与源极导线的短接泄露风险。
图2是根据本发明的一实施例的一种形成三维存储器的方法的流程图。图 3A-3D是根据本发明的一实施例的一种形成三维存储器的方法的示例性的剖面示意图。下面参考图2-3D所示描述本实施例的形成三维存储器的方法。
在步骤202中,提供半导体结构。
此半导体结构是将被用于后续制程以最终形成三维存储器件的至少一部分。半导体结构可包括衬底,衬底包括存储阵列区和非存储阵列区。从水平方向上看,存储阵列区包括核心区和阶梯区,非存储阵列区指的是半导体结构中除去存储阵列区的其它区域,譬如:切割道、外围电路区等。核心区的垂直方向上包括字线连接区,用于实现对存储阵列区的读写操作。阶梯区的垂直方向上包括位线连接区,用于实现对栅极的控制。从垂直方向看,存储阵列区可具有堆叠结构以及穿过堆叠结构的沟道孔,沟道孔中具有垂直沟道结构。
在图3A所示例的半导体结构300a中,半导体结构300a可包括衬底301、位于衬底301上的堆叠结构310。衬底301包括存储阵列区301a和非存储阵列区301b。存储阵列区301a包括核心区和阶梯区,非存储阵列区301b指的是半导体结构中除去存储阵列区的其它区域。堆叠结构310可为第一材料层311 和第二材料层312交替层叠的叠层。第一材料层311可为栅极层或伪栅极层。堆叠结构310中设有垂直于衬底301表面的沟道孔320,沟道孔320中具有垂直沟道结构330。需要指出的是,垂直沟道结构330也可以为虚拟沟道结构,其内部结构可以与用于核心区的垂直沟道结构相同或者有所差别。
垂直沟道结构330可包括沿着沟道孔的侧壁从外到内设置的阻挡层、电荷捕获层、隧穿层和沟道层。其中阻挡层、电荷俘获层、隧穿层构成存储器层。在本发明的一实施例中,阻挡层和隧穿层的示例性材料为氧化硅,电荷俘获层的示例性材料为氮化硅,形成氧化硅-氮化硅-氧化硅(ONO)结构;沟道层的示例性材料为多晶硅。但可以理解,这些层可以选择其他材料。存储器层可以不是设置在沟道孔内的介质层,而是设置在第一材料层311中靠近第一沟道孔的横向沟槽内的浮栅结构。存储器层的一些示例细节将在后文描述。
在本发明的实施例中,衬底301的材料例如是硅。第一材料层311和第二材料层312例如是氮化硅和氧化硅的组合。以氮化硅和氧化硅的组合为例,可以采用化学气相沉积(CVD)、原子层沉积(ALD)或其他合适的沉积方法,依次在衬底301上交替沉积氮化硅和氧化硅,形成堆叠结构310。
垂直沟道结构330的底部可具有硅外延层330a。硅外延层320a的材料例如是硅。
尽管在此描述了初始的半导体结构的示例性构成,但可以理解,一个或多个特征可以从这一半导体结构中被省略、替代或者增加到这一半导体结构中。例如,衬底中可根据需要形成各种阱区,如高压P阱(High Voltage P Well, HVPW)。沟道层内还可设有填充层。填充层可以起到支撑物的作用。填充层的材料可以是氧化硅。填充层可以是实心的,也可以是中空的。此外,所举例的各层的材料仅仅是示例性的,例如衬底301还可以是其他含硅的衬底,例如 SOI(绝缘体上硅)、SiGe、Si:C等。
在步骤204中,形成穿过堆叠结构的绝缘孔,在绝缘孔中形成绝缘部。
在此步骤中,形成穿过堆叠结构的绝缘孔,在绝缘孔中形成绝缘部。可以通过掩膜进行图案控制,依次进行硬掩膜沉积、光刻胶旋涂与烘焙、曝光和干法刻蚀,从堆叠结构的顶部直至贯穿硅衬底,形成绝缘孔。绝缘孔的直径可以等于沟道孔的关键尺寸,也可以大于沟道孔的关键尺寸。
在本发明的一实施例中,可以先形成贯穿堆叠结构的沟道孔之后,再形成穿过堆叠结构的绝缘孔。在此实施例中,使用一种图案的掩膜进行曝光和干法刻蚀形成沟道孔,填充沟道孔形成垂直沟道结构,然后使用另一种图案的掩膜进行曝光和干法刻蚀形成绝缘孔。
在本发明的另一实施例中,可以同时形成贯穿堆叠结构的沟道孔和绝缘孔。在此实施例中,使用一种图案的掩膜进行曝光和干法刻蚀同时形成沟道孔和绝缘孔,在填充沟道孔形成垂直沟道结构之前,封闭绝缘孔的顶端,以防止绝缘孔在形成垂直沟道结构的过程中被填充,避免后续清洗绝缘孔中的填充材料,简化工艺。
在图3B所示例的半导体结构300b中,堆叠结构310中形成有穿过堆叠结构310的绝缘孔340。绝缘孔340的直径大于沟道孔320的关键尺寸。如图3B 所示,先形成沟道孔320,填充沟道孔320形成垂直沟道结构330之后,再在叠结构310中形成穿过堆叠结构310的绝缘孔340。
可以理解,沟道孔320与绝缘孔340的形成顺序并不限于此,也可以在一道工序中同时形成沟道孔320和绝缘孔340,封闭绝缘孔340的顶端,填充沟道孔320形成垂直沟道结构330。
在本发明的一实施例中,可以对绝缘孔抽真空形成空气隙,并用绝缘材料密封空气隙的顶端,从而在绝缘孔中形成绝缘部。在此实施例中,栅线隙部分被真空处理,处于真空状态以形成气隙(air gap),使得存储器的存储块与存储块之间通过气隙电隔离开来。由于气隙具有更低的介电常数,因此在存储器的存储块之间能更有效地隔离绝缘,使得存储器整体的工作性能更优。
在本发明的另一实施例中,可以用绝缘材料填充绝缘孔形成绝缘部,该绝缘部作为结构支撑柱,对堆叠结构起一定的支撑作用。绝缘材料可以例如是氧化硅。用绝缘材料填充绝缘孔形成绝缘部之后,还包括平坦化所述绝缘材料,例如化学机械磨平(ChemicalMechanical Polishing,CMP)。优选地,绝缘材料还可以是绝缘导热材料,绝缘导热材料具有高导热性,使得半导体器件具有优良的导热性能。具有导热性的绝缘材料可以是无机非金属材料,例如金属氧化物(氧化铝、氧化镁、氧化锌或氧化镍),又例如金属氮化物(氮化铝、氮化硅或氮化硼)。
在图3C所示例的半导体结构300c中,绝缘孔340填充有绝缘部360。绝缘部360的材料为氧化硅。绝缘部360还可以是绝缘导热材料,绝缘导热材料具有高导热性的绝缘材料,包括但不限于金属氧化物(氧化铝、氧化镁、氧化锌或氧化镍),金属氮化物(氮化铝、氮化硅或氮化硼)。
可以理解,绝缘孔340中形成绝缘部的形式不限于于此,可以对绝缘孔抽真空形成空气隙,并用绝缘材料密封空气隙的顶端,从而在绝缘孔中形成绝缘部。
堆叠结构中的绝缘孔与周围的沟道孔排列成重复单元。重复单元可以为正六边形结构或正三角形结构。重复单元的拓扑结构可以通过掩膜控制。例如,在先形成贯穿堆叠结构的沟道孔之后,再形成穿过堆叠结构的绝缘孔时,可以通过两次掩膜的组合控制重复单元的拓扑结构。又例如,在同时形成贯穿堆叠结构的沟道孔和绝缘孔时,通过封闭绝缘孔的顶端控制重复单元的拓扑结构。
图4是根据本发明的一实施例的一种三维存储器的俯视图。参考图4所示,阵列存储区包括多个绝缘孔340和沟道孔320。绝缘孔340与周围的沟道孔320 排列成重复单元,该重复单元为正六边形结构。可以理解,重复单元的结构不限于此,也可以是其它结构,例如正三角形。在其他实施例中,重复单元的结构为正N边形,其中N为不小于3的自然数。在其他实施例中,重复单元结构为圆形。
在步骤206中,形成穿过非存储阵列区到达衬底的硅穿孔,掺杂硅穿孔底部的衬底形成阵列共源极,以及用导电材料填充硅穿孔。
在此步骤中,形成穿过非存储阵列区到达衬底的硅穿孔,掺杂硅穿孔底部的衬底形成阵列共源极,以及用导电材料填充硅穿孔。可以在衬底的非存储阵列区沉积绝缘材料,通过掩膜进行图案控制,依次进行硬掩膜沉积、光刻胶旋涂与烘焙、曝光和干法刻蚀,从绝缘材料的顶部直至贯穿硅衬底,形成硅穿孔。
硅穿孔的直径可以等于沟道孔的关键尺寸,也可以大于或小于沟道孔的关键尺寸。硅穿孔可以形成于存储阵列区的两端,也可以形成于存储阵列区的一端。硅穿孔的数量可以是一个或多个。优选地,硅穿孔形成于存储阵列区的两端,每端硅穿孔的数量为一个。
形成硅穿孔之后,掺杂硅穿孔底部的衬底形成阵列共源极。在本发明的实施例中,硅穿孔底部的掺杂可以为N型掺杂,与衬底中高压P阱形成PN结。用导电材料填充硅穿孔,将阵列共源极引出来,后续可以通过外围电路实现对阵列共源极的控制。导电材料可以是金属钨。
在图3D所示例的半导体结构300d中,衬底的非存储阵列区形成有硅穿孔 370。硅穿孔370的直径小于沟道孔320的关键尺寸。硅穿孔370形成于存储阵列区的两端,每端硅穿孔370的数量为一个。硅穿孔370中填充的导电材料为金属钨。硅穿孔370下方的衬底310形成有阵列共源极350。
至此,三维存储器的沟道结构的工艺基本完成。在这些工艺完成后,再加上常规的工艺,即可得到三维存储器。举例来说,当三维存储器为电荷俘获型存储器时,图3D所示的半导体结构300d中的第一堆栈310和第二堆栈330为伪栅极堆栈,第一材料层311和331为伪栅极层,则在步骤208之后,还包括将第一堆栈和第二堆栈中的第一材料层311和331替换为栅极层。又如,当三维存储器为浮栅型存储器时,第一堆栈310和第二堆栈330为栅极堆栈,第一堆栈和第二堆栈中的第一材料层311和331为栅极层,在步骤208之后不需经过材料替换的步骤。再如,在沟道孔320的上方形成电连接至沟道孔320的导电接触以及电连接至导电接触的位线,通过位线可以控制不同的存储阵列。
在此使用了流程图用来说明根据本申请的实施例的方法所执行的操作。应当理解的是,前面的操作不一定按照顺序来精确地执行。相反,可以按照倒序或同时处理各种步骤。同时,或将其他操作添加到这些过程中,或从这些过程移除某一步或数步操作。
本发明提供了一种形成三维存储器的方法,通过形成穿过非存储阵列区到达衬底的阵列共源极的硅穿孔,将阵列共源极从硅穿孔引出,而不是从栅线隙引出,可以显著降低阵列共源极引线占用的空间,从而提高存储空间的电荷存储密度,避免晶圆发生翘曲,降低栅极与源极导线的短接泄露风险。
图5是根据本发明的一实施例的一种三维存储器的剖面图。该三维存储器可以通过上文描述的方法形成。三维存储器包括半导体结构500。半导体结构 500具有衬底501,衬底501包括存储阵列区501a和非存储阵列区501b。存储阵列区501a上具有堆叠结构510以及穿过堆叠结构510的沟道孔520。沟道孔 520中具有垂直沟道结构530。穿过堆叠结构510的绝缘孔540,以及位于绝缘孔540中的绝缘部560。穿过非存储阵列区501b到达衬底501的阵列共源极 550的硅穿孔570。硅穿孔570中填充有导电材料。
在本发明的一实施例中,绝缘部560可以为空气隙。在本发明的一实施例中,绝缘部560可以为填充于绝缘孔540中的绝缘材料。在本发明的一实施例中,绝缘材料为绝缘导热材料。在本发明的一实施例中,绝缘导热材料为氧化铝、氧化镁、氧化锌、氧化镍、氮化铝、氮化硅或氮化硼。在本发明的一实施例中,堆叠结构520中的绝缘孔540与周围的沟道孔520可以排列成重复单元。在本发明的一实施例中,重复单元为正六边形结构或正三角形结构。
本发明提供了一种三维存储器通过形成穿过非存储阵列区到达衬底的阵列共源极的硅穿孔,将阵列共源极从硅穿孔引出,而不是从栅线隙引出,可以显著降低阵列共源极引线占用的空间,从而提高存储空间的电荷存储密度,避免晶圆发生翘曲,降低栅极与源极导线的短接泄露风险。
本申请使用了特定词语来描述本申请的实施例。如“一个实施例”、“一实施例”、和/或“一些实施例”意指与本申请至少一个实施例相关的某一特征、结构或特点。因此,应强调并注意的是,本说明书中在不同位置两次或多次提及的“一实施例”或“一个实施例”或“一替代性实施例”并不一定是指同一实施例。此外,本申请的一个或多个实施例中的某些特征、结构或特点可以进行适当的组合。
虽然本发明已参照当前的具体实施例来描述,但是本技术领域中的普通技术人员应当认识到,以上的实施例仅是用来说明本发明,在没有脱离本发明精神的情况下还可作出各种等效的变化或替换,因此,只要在本发明的实质精神范围内对上述实施例的变化、变型都将落在本申请的权利要求书的范围内。

Claims (12)

1.一种形成三维存储器的方法,包括:
提供半导体结构,所述半导体结构具有衬底,所述衬底包括存储阵列区和非存储阵列区,所述存储阵列区上具有堆叠结构以及穿过所述堆叠结构的沟道孔,所述沟道孔中具有垂直沟道结构;
形成穿过所述堆叠结构的绝缘孔,在所述绝缘孔中形成绝缘部;
形成穿过所述非存储阵列区到达所述衬底的硅穿孔,掺杂所述硅穿孔底部的衬底形成阵列共源极,以及用导电材料填充所述硅穿孔。
2.根据权利要求1所述的形成三维存储器的方法,其特征在于,在所述绝缘孔中形成绝缘部的步骤包括:对所述绝缘孔抽真空形成空气隙,并用绝缘材料密封所述空气隙的顶端。
3.根据权利要求1所述的形成三维存储器的方法,其特征在于,在所述绝缘孔中形成绝缘部的步骤包括:用绝缘材料填充所述绝缘孔形成绝缘部。
4.根据权利要求1所述的形成三维存储器的方法,其特征在于,所述绝缘材料为绝缘导热材料。
5.根据权利要求1所述的形成三维存储器的方法,其特征在于,所述堆叠结构中的绝缘孔与周围的沟道孔排列成重复单元。
6.根据权利要求6所述的形成三维存储器的方法,其特征在于,所述重复单元为正N边形结构,其中N为不小于3的自然数。
7.一种三维存储器,所述三维存储器包括:
半导体结构,所述半导体结构具有衬底,所述衬底包括存储阵列区和非存储阵列区,所述存储阵列区上具有堆叠结构以及穿过所述堆叠结构的沟道孔,所述沟道孔中具有垂直沟道结构;
穿过所述堆叠结构的绝缘孔,以及位于所述绝缘孔中的绝缘部;
穿过所述非存储阵列区到达所述衬底的阵列共源极的硅穿孔,所述硅穿孔中填充有导电材料。
8.根据权利要求8所述的三维存储器,其特征在于,所述绝缘部为空气隙。
9.根据权利要求8所述的三维存储器,其特征在于,所述绝缘部为填充于所述绝缘孔中的绝缘材料。
10.根据权利要求10所述的三维存储器,其特征在于,所述绝缘材料为绝缘导热材料。
11.根据权利要求8所述的三维存储器,其特征在于,所述堆叠结构中的绝缘孔与周围的沟道孔排列成重复单元。
12.根据权利要求13所述的三维存储器,其特征在于,所述重复单元为正N边形结构,其中N为不小于3的自然数。
CN201910144771.0A 2019-02-27 2019-02-27 三维存储器及形成三维存储器的方法 Active CN109904166B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201910144771.0A CN109904166B (zh) 2019-02-27 2019-02-27 三维存储器及形成三维存储器的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910144771.0A CN109904166B (zh) 2019-02-27 2019-02-27 三维存储器及形成三维存储器的方法

Publications (2)

Publication Number Publication Date
CN109904166A true CN109904166A (zh) 2019-06-18
CN109904166B CN109904166B (zh) 2020-05-12

Family

ID=66945688

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910144771.0A Active CN109904166B (zh) 2019-02-27 2019-02-27 三维存储器及形成三维存储器的方法

Country Status (1)

Country Link
CN (1) CN109904166B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111066146A (zh) * 2019-11-22 2020-04-24 长江存储科技有限责任公司 三维存储器件中的具有处于衬底内的导电部分的接触结构及其形成方法
CN111316435A (zh) * 2020-01-21 2020-06-19 长江存储科技有限责任公司 三维存储器件的互连结构
US11411014B2 (en) 2019-11-22 2022-08-09 Yangtze Memory Technologies Co., Ltd. Contact structures having conductive portions in substrate in three-dimensional memory devices and methods for forming the same

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090224309A1 (en) * 2008-03-04 2009-09-10 Kabushiki Kaisha Toshiba Nonvolatile semiconductor storage device and manufacturing method thereof
CN107425004A (zh) * 2016-04-08 2017-12-01 三星电子株式会社 垂直存储器件
CN109390346A (zh) * 2018-10-12 2019-02-26 长江存储科技有限责任公司 3d存储器件及其制造方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090224309A1 (en) * 2008-03-04 2009-09-10 Kabushiki Kaisha Toshiba Nonvolatile semiconductor storage device and manufacturing method thereof
CN107425004A (zh) * 2016-04-08 2017-12-01 三星电子株式会社 垂直存储器件
CN109390346A (zh) * 2018-10-12 2019-02-26 长江存储科技有限责任公司 3d存储器件及其制造方法

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111066146A (zh) * 2019-11-22 2020-04-24 长江存储科技有限责任公司 三维存储器件中的具有处于衬底内的导电部分的接触结构及其形成方法
US11195853B2 (en) 2019-11-22 2021-12-07 Yangtze Memory Technologies Co., Ltd. Contact structures having conductive portions in substrate in three-dimensional memory devices and methods for forming the same
US11411014B2 (en) 2019-11-22 2022-08-09 Yangtze Memory Technologies Co., Ltd. Contact structures having conductive portions in substrate in three-dimensional memory devices and methods for forming the same
US11792980B2 (en) 2019-11-22 2023-10-17 Yangtze Memory Technologies Co., Ltd. Contact structures having conductive portions in substrate in three-dimensional memory devices and methods for forming the same
CN111316435A (zh) * 2020-01-21 2020-06-19 长江存储科技有限责任公司 三维存储器件的互连结构
CN111316435B (zh) * 2020-01-21 2021-05-14 长江存储科技有限责任公司 三维存储器件的互连结构
US11342355B2 (en) 2020-01-21 2022-05-24 Yangtze Memory Technologies Co., Ltd. Interconnect structures of three-dimensional memory devices
US11574925B2 (en) 2020-01-21 2023-02-07 Yangtze Memory Technologies Co., Ltd. Interconnect structures of three-dimensional memory devices
US11903204B2 (en) 2020-01-21 2024-02-13 Yangtze Memory Technologies Co., Ltd. Interconnect structures of three-dimensional memory devices

Also Published As

Publication number Publication date
CN109904166B (zh) 2020-05-12

Similar Documents

Publication Publication Date Title
CN109860197A (zh) 三维存储器及形成三维存储器的方法
CN105047668B (zh) 半导体存储器装置及其制造方法
CN109075175A (zh) 三维存储装置中的阶梯区域之间的直通存储级通孔结构及其制备方法
CN108447865B (zh) 三维存储器及其制造方法
US10115632B1 (en) Three-dimensional memory device having conductive support structures and method of making thereof
CN109075190A (zh) 阵列内穿存储器级通孔结构及其制备方法
US10453798B2 (en) Three-dimensional memory device with gated contact via structures and method of making thereof
CN110088905A (zh) 用于三维存储器器件中直接源极接触的灯泡形存储器堆叠结构
KR20210082261A (ko) 성능 최적화된 지원 칩 및 응력 최적화된 3차원 메모리 칩을 포함하는 본딩된 구조물 및 이를 제조하기 위한 방법
CN110364536A (zh) 三维存储器的制造方法以及三维存储器
CN109727995A (zh) 形成三维存储器的方法以及三维存储器
CN109328397A (zh) 含有两种类型的支柱结构的多层存储器堆叠结构
CN108028223A (zh) 包含垂直共享位线的多层级三维存储器器件
CN110176461A (zh) 3d nand存储器及其形成方法
CN110447103A (zh) 具有平台区域的三维存储器设备的相邻存储器阵列之间的连接区域及其制备方法
CN108565266A (zh) 形成三维存储器的方法以及三维存储器
CN108140644A (zh) 用于三维存储器器件的阵列内替换开口
CN107799529A (zh) 半导体存储器件及其制造方法
CN103311263B (zh) 高集成半导体存储器件及其制造方法
CN106972024A (zh) 三维半导体器件
CN109801922A (zh) 一种形成三维存储器的方法及三维存储器
CN109904166A (zh) 三维存储器及形成三维存储器的方法
CN104979357B (zh) 包括具有三维形状的源极线的非易失性存储器件
CN106058044A (zh) 高密度电阻性随机存取存储器(rram)
CN109643643A (zh) 键合存储器件及其制造方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant