CN109584917B - 半导体器件 - Google Patents
半导体器件 Download PDFInfo
- Publication number
- CN109584917B CN109584917B CN201811113924.7A CN201811113924A CN109584917B CN 109584917 B CN109584917 B CN 109584917B CN 201811113924 A CN201811113924 A CN 201811113924A CN 109584917 B CN109584917 B CN 109584917B
- Authority
- CN
- China
- Prior art keywords
- signal
- dqs
- circuit
- data strobe
- data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1078—Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
- G11C7/1084—Data input buffers, e.g. comprising level conversion circuits, circuits for adapting load
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/4076—Timing circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/409—Read-write [R-W] circuits
- G11C11/4096—Input/output [I/O] data management or control circuits, e.g. reading or writing circuits, I/O drivers or bit-line switches
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1078—Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
- G11C7/109—Control signal input circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1078—Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
- G11C7/1093—Input synchronization
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/18—Address timing or clocking circuits; Address control signal generation or management, e.g. for row address strobe [RAS] or column address strobe [CAS] signals
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Databases & Information Systems (AREA)
- Dram (AREA)
- Memory System (AREA)
- Logic Circuits (AREA)
Abstract
本发明涉及一种半导体器件。过去存在不能够防止产生在信号DQS和DQSB之间的差的高阻抗状态的问题。通过本发明,第一比较器电路在将输入端子耦合到端子电位之后并且从两个信号的前导的开始时刻之前起输出表示DQS和DQSB之间的差的信号DQSIN。第二比较器电路将DQS或者DQSB的电平与基准电压Vref进行比较并且输出表示比较结果的信号ODT_DET。门电路在掩蔽状态下通过信号EW掩蔽信号DQSIN。控制电路基于ODT_DET识别前导的开始时刻,并且在前导的开始之前将信号EW设置为掩蔽状态并且从前导的开始时刻起将信号EW设置为去掩蔽状态。
Description
本申请是申请日为2014年11月7日、申请人为“瑞萨电子株式会社”、发明名称为“半导体器件”、申请号为201410638738.0的发明专利申请的分案申请。
相关申请的交叉引用
通过引用将包括说明书、附图以及摘要的于2013年11月7日提交的日本专利申请No.2013-231020的全部内容整体合并在此。
技术领域
本发明涉及一种半导体器件。更加具体地,本发明涉及一种包括数据选通信号接收电路的半导体器件。
背景技术
在现有技术中,已经有已知技术,该已知技术从DRAM读出之后,防止带来从DRAM输出的数据选通信号的高阻抗(中间电平)状态。
例如,日本未经审查的专利公开No.2008-103013描述其中存储器读取控制电路输入与来自于存储器的数据的读取有关的读取请求信号和与读取请求有关的突发长度信息信号的数据选通接收机。当读取请求信号变成有效的时,存储器读取控制电路控制上拉电路以上拉数据选通信号DQS。在检测数据选通信号DQS从高电平到低电平的转变之后,存储器读取控制电路将掩蔽信号设置为去掩蔽状态。在基于突发长度信息信号确定数据选通信号已经重复预定的转变之后存储器读取控制电路将掩蔽信号设置为掩蔽状态。继重复的转变之后,数据选通信号DQS的后导被启动。在后导时段的结束,存储器读取控制电路将数据选通信号DQS上拉到高电平。
发明内容
然而,在上面引用的专利公开中描述的数据选通接收器仅接收单数据选通信号DQS并且被设计成防止带来仅一个数据选通信号的高阻抗状态。
同时,存在接收补充数据选通信号DQS和DQSB的数据选通接收器。通过检测在接收到的信号DQS和DQSB之间的差,这种类型的数据选通接收器能够减少被叠加在信号DQS和DQSB上的噪声。问题是,在上面引用的专利公开中描述的方法不能够被应用于接收补充数据选通信号DQS和DQSB的此数据选通接收器。这是因为接收补充数据选通信号的数据选通接收器将其间的差上拉到高阻抗状态,然而上述专利公开的方法不能够防止带来这样产生的高阻抗状态。
根据本发明的一个实施例,提供一种数据选通接收电路,其包括第一和第二比较器电路。第一比较器电路在将输入端子耦合到端子电位之后并且从前导的开始之前起输出数据选通信号和反相数据选通信号之间的差。第二比较器电路将数据选通信号或者反相数据选通信号的电平与基准电压进行比较并且将表示比较结果的信号输出到控制电路。数据选通接收电路进一步包括门电路和控制电路。门电路使用掩蔽信号掩蔽第一比较器电路的输出信号。控制电路基于从第二比较器电路输出的信号识别前导的开始时刻,在前导的开始之前将掩蔽信号设置为掩蔽状态,并且从前导的开始时刻起将掩蔽信号设置为去掩蔽状态。
因此根据在上面概述的本发明的一个实施例,能够防止带来在信号DQS和DQSB之间的差的高阻抗状态。
附图说明
在阅读下面的描述和附图之后本发明的更进一步的目的和优点将会变得显而易见,其中:
图1是示出作为本发明的第一实施例的半导体器件的结构的图;
图2是第一实施例中的当从DDR-SDRAM中读取数据时生效的时序图;
图3是示出作为本发明的第二实施例的半导体器件的结构的图;
图4是示出第二实施例中的DDR-PHY的结构的图;
图5是示出第二实施例中的DQS-IO的结构的图;
图6是第二实施例中的当从DDR-SDRAM中读取数据时生效的时序图;
图7是解释在DQS/DQSB前导的启动之后如何将ODT使能信号DQS_ODTE激活到高电平的图;
图8是示出在本发明的第三实施例中的DDR-PHY的结构的图;
图9是示出在第三实施例中的DQS-IO的结构的图;以及
图10是在第三实施例中的当从DDR-SDRAM读取数据时生效的时序图。
具体实施方式
下面参考附图描述本发明的一些优选实施例。
第一实施例
图1是示出作为本发明的第一实施例的半导体器件101的结构的图。
参考图1,半导体器件101包括DQS接收电路102。DQS接收电路102包括输入端子81、输入端子82、终端电路103、第一比较器电路104、门电路105、控制电路106以及第二比较器电路107。
输入端子81接收从存储器输出的数据选通信号DQS。输入端子82接收从存储器输出的反相数据选通信号DQSB。
从终端电路103在从DQS/DQSB前导的启动时刻之前起将输入端子81和82耦合到端子电位。
在将输入端子81和82耦合到端子电位之后并且在DQS/DQSB前导的启动时刻之前,第一比较器电路104输出表示在数据选通信号DQS与反相数据选通信号DQSB之间的差的DQS输入信号DQSIN。
第二比较器电路107将数据选通信号DQS或者反相数据选通信号DQSB的电平与基准电压Vref进行比较,并且输出表示比较结果的ODT(片内端接)状态检测信号ODT_DET。
门电路105使用处于掩蔽状态中的DQS掩蔽信号EW掩蔽从第一比较器电路104输出的DQS输入信号DQSIN。
基于从第二比较器电路107输出的ODT状态检测信号ODT_DET,控制电路106识别DQS/DQSB前导的启动时刻并且相应地控制DQS掩蔽信号EW的电平变化。在DQS/DQSB前导的启动之前,控制电路106将DQS掩蔽信号EW设置为掩蔽状态。从DQS/DQSB前导的启动时刻起,控制电路106将DQS掩蔽信号EW设置为去掩蔽状态。
图2是第一实施例中的当从DDR-SDRAM 6读取数据时生效的时序图。
DQS/DQSB前导是在信号开始跳转之前补充数据选通信号DQS和DQSB分别地变成低和高的部分。DQS/DQSB后导是在它们停止跳转之后补充数据选通信号DQS和DQSB分别地变成低和高的部分。
因为终端电路103将输入端子81和82耦合到端子电位使得输入端子81和82被上拉,在DQS/DQSB前导的启动之前并且在DQS/DQSB后导的结束从第一比较器电路104输出的DQS输入信号DQSIN采用不确定值。
在DQS/DQSB前导的启动之前,控制电路106将DQS掩蔽信号EW设置为低电平掩蔽状态。这使门电路105使用处于掩蔽状态中的DQS掩蔽信号EW(低电平)掩蔽不确定值的DQS输入信号DQSIN。
在DQS/DQSB前导的启动时刻,控制电路106将DQS掩蔽信号EW设置为高电平去掩蔽状态。这使门电路105没有使用DQS掩蔽信号EW掩蔽DQS输入信号DQSIN。
在DQS/DQSB后导的结束时,从第一比较器电路104输出的DQS输入信号DQSIN再次采用不确定值。在DQS/DQSB后导的结束时刻,控制电路106将DQS掩蔽信号EW设置为低电平掩蔽状态。这使门电路105使用处于掩蔽状态中的DQS掩蔽信号EW(低电平)掩蔽不确定值的DQS输入信号DQSIN。
根据上述第一实施例,能够防止接收补充数据选通信号的数据选通接收器在前导之前带来信号DQS和DQSB之间的差的高阻抗状态。
第二实施例
图3是示出作为本发明的第二实施例的半导体器件500的结构的图。
半导体器件500包括DDR-SDRAM(双数据速率同步动态随机存取存储器)6、DDR-PHY(DDR物理接口)2、DDR存储器控制器3、系统总线4、CPU(中央处理单元)1以及系统寄存器5。
LSI(大规模集成电路)7和DDR-SDRAM 6被安装在印制电路板70上。LSI 7包括DDR-PHY 2和DDR存储器控制器3。
提供作为在DDR-PHY 2和DDR-SDRAM 6之间的接口信号的时钟信号CLK、命令信号、地址信号、数据信号DQ以及补充数据选通信号DQS和DQSB。
在同步时钟信号的上升和下降沿两者处,DDR-SDRAM 6输出数据(读取)和输入数据(写入)。
DDR-PHY 2将来自于DDR存储器控制器3的并行数据转换成串行数据并且将该数据发送到DDR-SDRAM 6。DDR-PHY 2也将来自于DDR-SDRAM 6的串行数据转换成并行数据并且将该数据发送到DDR存储器控制器3。
DDR存储器控制器3控制DDR-SDRAM 6。系统总线6是将CPU 1耦合到DDR存储器控制器3的总线。
CPU 1在核心时钟信号C_CLK上操作。CPU 1命令来自DDR-SDRAM 6的数据的读取和到该DDR-SDRAM 6的数据的写入。
系统寄存器5保存代表在DDR-SDRAM 6和DDR-PHY 2之间的阻抗的大小的阻抗信息。
图4是示出在第二实施例中的DDR-PHY 2的结构的图。DDR-PHY 2包括DQ接收电路92和DQS接收电路91。
DQ接收电路92包括DQ-IO 11、延迟电路16、第一上升沿捕获触发器34、第一下降沿捕获触发器35、上升沿读取FIFO 36、下降沿读取FIFO 37、选择器38以及触发器39。DQS接收电路91包括输入端子81、输入端子82、DQS-IO 12、DQS门电路23、读取控制逻辑15、基准电压控制电路14、基准电压生成电路13、EW开路控制电路24、逆变器17、DLL(延迟锁相环)电路18以及DLL电路19。
DQ-IO 11包括差动接收器电路20。差动接收器电路20将数据信号DQ与基准电压Vr进行比较。
延迟电路16延迟差动接收器电路20的输出。第一上升沿捕获触发器34在从DLL电路18输出的第一校正数据选通信号dqs90的上升沿处锁存来自延迟电路16的输出。第一下降沿捕获触发器35在从DLL电路19输出的第二校正数据选通信号dqs270的上升沿处锁存来自延迟电路16的输出。
上升沿读取FIFO 36基于先进先出保存第一上升沿捕获触发器34的输出。下降沿读取FIFO 37基于先进先出保存第一下降沿捕获触发器35的输出。
选择器38交替地选择上升沿读取FIFO 36的输出或者下降沿读取FIFO 37的输出。
触发器39将选择器38的输出作为读取数据RD转发给DDR存储器控制器3。
读取控制逻辑15根据从CPU 1发送的从DDR-SDRAM 6读取数据的指令控制从DDR-SDRAM 6的数据的读取。读取控制逻辑15将关闭信号(掩蔽使能信号)Close输出到DQS门电路23并且将开路信号(去掩蔽使能信号)Open输出到开路控制电路。读取控制逻辑15也将ODT使能信号DQS_ODTE输出到DQS-IO 12并且将DQS输入使能信号DQS_IE输出到DQS-IO 12并且输出到EW开路控制电路24。与CPU 1一样,读取控制逻辑15在核心时钟信号C_CLK上操作。
基准电压控制电路14基于从系统寄存器5发送的阻抗信息确定基准电压Vref的大小。
基准电压生成电路13输出通过基准电压控制电路14已经确定其大小的基准电压Vref。
输入端子81接收从DDR-SDRAM6输出的数据选通信号DQS。输入端子82接收从DDR-SDRAM 6输出的反相数据选通信号DQSB。
在从DDR-SDRAM 6读出之后,DQS-IO 12基于从DDR-SDRAM 6输出的补充数据选通信号DQS和DQSB、基准电压Vref、DQS输入使能信号DQS_IE以及ODT使能信号DQS_ODTE输出DQS输入信号DQSIN和ODT状态检测信号ODT_DET。
图5是示出在第二实施例中的DQS-IO 12的结构的图。DQS-IO 12包括差动接收器电路21、单接收器电路22、以及终端电路53。终端电路53用来抑制信号反射,并且包括开关SW1和SW2与被耦合到承载电源电压VCCQ(例如,1.5V)的VCCQ端子的电阻R1和R2。
开关SW1和寄存器R1被插入地位于VCCQ端子和输入端子82之间。开关SW2和电阻R2被插入地位于VCCQ端子和输入端子81之间。通过从读取控制逻辑15发送的ODT使能信号DQS_ODTE控制开关SW1和SW2。当在ODT有效时段期间将ODT使能信号DQS_ODTE激活到高电平时,开关SW1和SW2被接通。通过被接通的开关SW1和SW2,输入端子81和82的电压被上拉到电源电压VCCQ。
结果,即使DDR-SDRAM 6在数据读出之后将数据选通信号DQS驱动到低电平,DDR-PHY 2的VCCQ端子保持有效,使得数据选通信号DQS没有下降至0V。这阻止诸如AND电路的CMOS逻辑门检测数据选通信号DQS的电平。在第二实施例中,单接收器电路22被用于在大小上比较数据选通信号DQS与基准电压Vref使得检测数据选通信号DQS的电平。
当DQS输入使能信号DQS_IE处于高电平时,差动接收器电路21产生表示在输入端子81和82之间的电压差的DQS输入信号DQSIN。当DQS输入使能信号DQS_IE处于低电平时差动接收器电路21输出低电平。
单接收器电路22比较输入端子81的电压与基准电压Vref以找到其间的不同,并且相应地输出ODT状态检测信号ODT_DET。
DQS门电路23基于从DQS-IO 12输出的DQS输入信号DQSIN、从EW开路控制短路24输出的EW开路信号(非掩蔽指令信号)以及从读取控制逻辑15输出的关闭信号(掩蔽使能信号)Close产生DQS掩蔽信号EW(使能窗口)。假定被产生的DQS掩蔽信号EW和DQS输入信号DQSIN,DQS门电路23将门DQS信号gated_DQSB作为被掩蔽的DQS信号输出。
DQS门电路23包括NAND电路25和掩蔽信号生成单元69。NAND电路25输出作为DQS输入信号DQSIN和DQS掩蔽信号EW的NAND的门DQS信号gated_DQSB。当DQS掩蔽信号EW是处于高电平(去掩蔽状态)时门DQS信号gated_DQSB变成反相数据选通信号DQS。当DQS掩蔽信号EW是处于低电平(掩蔽状态)时,门DQS信号gated_DQSB是处于高电平,不论数据选通信号DQS如何。
掩蔽信号生成电路69基于来自EW开路控制电路24的被激活的EW开路信号EW_open(去掩蔽指令信号)将DQS掩蔽信号设置为去掩蔽状态。掩蔽信号生成单元69基于来自读取控制逻辑15的被激活的关闭信号Close(掩蔽使能信号)进一步将DQS掩蔽信号EW设置为掩蔽状态。
掩蔽信号生成单元69包括控制逻辑26和装备连接板端子的D型触发器27。控制逻辑26是由一个或者多个逻辑电路组成并且需要时安装。
被附接到D型触发器27的连接板端子SB接收EW开路信号EW_open。触发器27的数据输入端子接收反过来接收关闭信号Close的控制逻辑26的输出。触发器27的时钟端子接收从NAND电路25输出的门信号gated_DQSB。触发器27的输出端子输出DQS掩蔽信号EW。
EW开路控制电路24基于从DQS-IO 12输出的ODT状态检测信号ODT_DET、从读取控制逻辑15输出的DQS输入使能信号DQS_IE以及从读取控制逻辑15输出的被激活的开路信号Open(去掩蔽使能信号)输出EW开路信号EW_open以激活DQS掩蔽信号EW。
EW开路控制电路24识别作为DQS/DQSB前导的开始时刻的时刻,在该时刻来自于DQS-IO 12的ODT状态检测信号ODT_DET第一次从高电平变成低电平,并且在被这样识别的时刻处将EW开路信号EW_open设置为低电平。
EW开路控制电路24包括选择器28和29、装备连接板端子的D型触发器31以及控制逻辑30。控制逻辑30是由一个或者多个逻辑电力组成并且需要时被安装。
第一级中的选择器28从读取控制逻辑15接收作为选择信号的DQS输入使能信号DQS_IE。选择器28接收从DQS-IO 12输出的ODT状态检测信号ODT_DET和被固定到高电平的“1”(1’b1)(即,一个二进制数)。选择器28输出ODT状态检测信号Sel_ODT_DET。
被附接到D型触发器31的连接板端子SB接收DQS输入使能信号DQS_IE。触发器31的数据输入端子接收反过来接收开路信号Open的控制逻辑30的输出。触发器31的时钟端子接收从选择器28输出的ODT状态检测信号Sel_ODT_DET。触发器31的输出端子输出门信号EW_open_gate。
第二级中的选择器29接收从触发器31输出的门信号EW_open_gate作为选择信号。第二级选择器29也接收被固定到高电平(1’b1)的“1”和从选择器28输出的ODT状态检测信号Sel_ODT_DET。选择器29输出EW开路信号EW_open。
逆变器17反转门DQS信号gated_DQSB。DLL 18输出第一校正数据选通信号dqs90、通过让逆变器17的输出(即,在逻辑上被反转的门DQS信号gated_DQSB)在相位上延迟了90度的信号。第一校正数据选通信号dqs90是相对于数据选通信号DQS在相位上被延迟了90的信号。
DLL 19输出第二校正数据选通信号dqs270、通过让门DQS信号gated_DQSB在相位上被延迟了90度而获得的信号。第二校正数据选通信号dqs270是相对于数据选通信号DQS在相位上被延迟了270度的信号。
(操作)
图6是在第二实施例中的当从DDR-SDRAM 6中读取数据时生效的时序图。
首先,在读出的开始(1),从DDR-SDRAM 6输出的补充数据选通信号DQS和DQSB的电平是不确定的。在初始状态下从读取控制逻辑15输出的DQS输入使能信号DQS_IE和ODT使能信号DQS_ODTE是处于低电平处。在初始状态下开路信号Open(去掩蔽使能信号)和关闭信号Close(掩蔽使能信号)是处于高电平处。
因为DQS输入使能信号DQS_IE处于低电平,所以在EW开路控制电路24中的第一级选择器28输出固定值(高电平)并且使触发器31进入设定状态。结果,ODT状态检测信号Sel_ODT_DET、门信号EW_open_gate以及EW开路信号EW_open被设置为高电平。
接下来,在DQS/DQSB前导时段的(2)开启之前,读取控制逻辑15将ODT使能信号DQS_ODTE激活到高电平。这接通终端电路53中的开关SW1和SW2并且上拉输入端子81和82使得输入补充数据选通信号DQS和DQSB各自被设置为高电平(通过(A)指示)。这时,DQS输入使能信号DQS_IE是处于低电平,使得从差动接收器电路21输出的DQS输入信号DQSIN在低电平处保持未被改变。并且因为DQS-IO12中的开关SW1和SW2被接通,所以从单接收器电路22输出的ODT状态检测信号ODT_DET变成高电平。因为DQS输入信号DQSIN处于低电平,所以关闭信号Close处于高电平,并且EW开路信号EW_open是处于高电平,DQS门电路23中的门DQSB信号gated_DQSB被设置为高电平并且DQS掩蔽信号EW被设置为低电平。
然后在DQS/DQSB前导时段之前的时间点(3)并且在时间点(2)之后,读取控制逻辑15将DQS输入使能信号DQS_IE激活到高电平。通过被激活到高电平的DQS输入使能信号DQS_IE,差动接收器电路21执行差分输出。两种信号被输入到差动接收器电路21:来自于输入端子81并且被上拉到高电平的数据选通信号DQSB,和来自于输入端子82并且被上拉到高电平的反相数据选通信号DQSB。信号输入使从差动接收器电路21输出的DQS输入信号DQSIN变成不确定的(通过(C)指示)。这时,DQS掩蔽信号EW保持在低电平,使得DQS门电路23中的NAND电路25在高电平处输出门DQSB信号gated_DQSB,即使DQS输入信号DQSIN是不确定的。这允许DQS输入信号DQSIN的不确定值被掩蔽。当DQS输入使能信号DQS_IE变成高电平时,EW开路控制电路24中的第一级选择器28输出ODT状态检测信号ODT_DET(高电平)作为ODT状态检测信号Sel_ODT_DET(高电平)。而且在时间点(3),读取控制逻辑15将开路信号Open激活到低电平。即,去掩蔽使能信号(低电平开路信号Open)被输出。
接下来,在时间点(4),DQS/DQSB前导时段被开启。即,DDR-SDRAM 6分别将补充数据选通信号DQS/DQSB驱动到低电平和高电平。这将从差动接收器电路21输出的DQS输入信号DQSIN设置为低电平。从单接收器电路22输出的ODT状态检测信号ODT_DET变成低电平。通过变成低电平的ODT状态检测信号ODT_DET,从EW开路控制电路24中的第一级选择器28输出的ODT状态检测信号Sel_ODT_DET变成低电平,因为DQS输入使能信号DQS_IE处于高电平。从EW开路控制电路24中的触发器31输出的门信号EW_open_gate保持在高电平,并且从第二级选择器29输出的EW开路信号EW_open被激活到低电平。即,去掩蔽指令信号(低电平EW开路信号EW_open)被输出。当EW开路信号EW_open变成低电平时,DQS门电路23中的触发器27进入设定状态。因为关闭信号Close处于高电平,所以从触发器27输出的DQS掩蔽信号变成高电平。通过处于高电平的DQS掩蔽信号EW,DQS门电路23中的NAND电路25输出是反相DQS输入信号DQSIN的门DQSB信号gated_DQSB。这使DQS输入信号DQSIN被去掩蔽。
接下来,在时间点(5),DQS/DQSB前导时段结束并且DQS跳转时段开启。即,数据选通信号DQS变成高电平并且反相数据选通信号DQSB变成低电平。这使从差动接收器电路21输出的DQS输入信号DQSIN变成高电平。从单接收器电路22输出的ODT状态检测信号ODT_DET也变成高电平。通过变成高电平的ODT状态检测信号ODT_DET,ODT状态检测信号Sel_ODT_DET变成高电平。因为开路信号Open被设置为低电平,所以从触发器31输出的门信号EW_open_gate变成低电平。结果,第二级选择器29选择被固定的高电平,使得EW开路信号EW_open变成高电平。当EW开路信号EW_open变成高电平时,DQS门电路23中的触发器27的设置状态被取消。
读取控制逻辑15响应于读取请求控制从DDR-SDRAM 6中输出的数据信号DQ的数目。即,读取控制逻辑15基于突发长度控制关闭信号Close的电平。具体地,当在读取指令的接收之后检测门DQS信号gated_DQSB的第(突发长度-1)个上升沿时,读取控制逻辑15将关闭信号Close激活到低电平(通过E指示)。因此掩蔽使能信号被输出。低电平关闭信号Close(掩蔽使能信号)被发送到DQS门电路23中的控制逻辑26。
然后在时间点(6),DQS后导时段被启动。DDR-SDRAM 6分别将补充数据选通信号DQS和DQSB驱动到低电平和高电平。当门DQS信号gated_DQSB变高时,关闭信号Close被设置为低电平,这使从DQS门电路23中的触发器27输出的DQS掩蔽信号EW变成低电平。
然后在时间点(7),DQS/DQSB后导时段结束。这时,终端电路53上拉输入端子81和82,使输入补充数据选通信号DQS和DQSB各自进入高电平(通过(B)指示)。两个信号被输入到差动接收器电路21:来自于输入端子81并且被上拉到高电平的数据选通信号DQS,和来自于输入端子82并且被上拉到高电平的反相数据选通信号DQSB。信号输入使从差动接收器电路21输出的DQS输入信号DQSIN变成不确定的(通过(D)指示)。这时,DQS掩蔽信号EW被设置为低电平,使得在DQS门电路23中的NAND电路25在高电平输出门DQSB信号gated_DQSB,即使DQS输入信号DQSIN是不确定的。这使DQS输入信号DQSIN的不确定值被掩蔽。
在上面解释的一系列的操作能够掩蔽在DQS/DQSB前导之前和在DQS/DQSB后导之后产生的DQS输入信号DQSIN的不确定值。
(参考)
根据第二实施例,在DQS/DQSB前导被启动之前ODT使能信号DQS_ODTE被激活到高电平。这使输入端子81和82被上拉以将输入补充数据选通信号DQS和DQSB各自设置为高电平。结果,在DQS/DQSB前导时段期间,防止在反射的影响下噪声被混合到数据选通信号DQS。
另一方面,如在图7中所示,如果在DQS/DQSB前导被启动之后ODT使能信号DQS_ODTE被激活到高电平,在反射的影响下噪声能够被混合到数据选通信号DQS直到开关SW1和SW2被完全地接通。如果噪声被混合到数据选通信号DQS,则在从差动接收器电路21输出的DQS输入信号DQSIN中能够产生假信号G。因为在DQS/DQSB前导的时刻处DQS掩蔽信号EW被设置为高电平,所以假信号能够被混合到门DQS信号gated_DQSB。
第三实施例
图8是示出本发明的第三实施例中的DDR-PHY 302的结构的图。
图8的DDR-PHY 302不同于图4的DDR-PHY 2,不同之处在于:图8的DDR-PHY 302被装备有替换图4的DQS-IO 12的DQS-IO 40。
而且,图8中的EW开路控制电路43包括没有被包括在图4中的EW开路控制电路24中的逆变器42。
图9是示出第三实施例中的DQS-IO 40的结构的图。DQS-IO 40包括差动接收器电路21、单接收器电路41以及终端电路54。终端电路54用作抑制信号反射并且包括被接地的开关SW1和SW2以及电阻器R1和R2。
开关SW1和电阻器R1被插入地定位在接地和输入端子81之间。开关SW2和电阻器R2被插入地定位在接地和输入端子82之间。通过从读取控制逻辑15发送的ODT使能信号DQS_ODTE控制开关SW1和SW2。当ODT使能信号DQS_ODTE被激活到高电平时,开关SW1和SW2被接通。通过被接通的开关SW1和SW2,输入端子81和82的电压被下拉到接地。
差动接收器电路21与被包括在图5中的DQS-IO 12中的其对应物相同,并且从而将不会进一步进行描述。
单接收器电路41将输入端子82的电压与基准电压Vref进行比较以找到其间的差,并且相应地输出ODT状态检测信号ODT_DET。
图10是在第三实施例中的当从DDR-SDRAM 6读取数据时生效的时序图。
图10的时序图不同于图6的时序图,不同之处在于:在时间点(2),读取控制逻辑15将ODT使能信号DQS_ODTE激活到高电平。这使端子电路54中的开关SW1和SW2被接通。
当在第二实施例中开关SW1和SW2被接通时,输入端子81和82被上拉。在第三实施例中,与之相比,通过被接通的开关SW1和SW2,输入端子81和82被下拉,并且输入补充数据选通信号DQS和DQSB各自被设置为低电平(通过(J)指示)。
而且,当在第二实施例中开关SW1和SW2被接通时,从单接收器电路22输出的ODT状态检测信号ODT_DET变成高电平。在第三实施例中,与之相比,通过被接通的开关SW1和SW2,从单接收器电路41输出的ODT状态检测信号ODT_DET变成低电平。
第二实施例中的单接收器电路22将基准电压Vref与输入数据选通信号DQS的输入端子81进行比较。与之相比,第三实施例中的信号接收器电路41将基准电压Vref与输入反相数据选通信号DQSB的输入端子82进行比较。因此第三实施例的ODT状态检测信号ODT_DET和第二实施例的ODT状态检测信号ODT_DET在相位上彼此相反。
然而,在第三实施例中,EW开路控制电路43具有位于选择器28的上游的逆变器42。此结构允许通过EW开路控制电路43产生的ODT状态检测信号Sel_ODT_DET执行与第二实施例的ODT状态检测信号Sel_ODT_DET相同的电平转变。
结果,基于ODT状态检测信号Sel_ODT_DET产生的其它信号的电平转变变成与第二实施例中的相同。
在时间点(7),DQS/DQSB后导结束。这时,终端电路54下拉输入端子81和82,使输入补充数据选通信号DQS和DQSB各自变成低电平(通过(K)指示)。
根据上述第三实施例,即使当终端电路下拉输入端子时,能够以与第二实施例中相同的方式掩蔽在DQS/DQSB前导之前和在DQS/DQSB后导之后产生的DQS输入信号DQSIN的不确定值。
要理解的是,虽然结合特定实施例已经描述了本发明,但是显然的是,根据前面的描述对于本领域的技术人员来说许多变更、修改和变化将会变得显而易见。因此,旨在本发明包含如落入随附的权利要求的精神和范围中的所有的这样的变更、修改以及变化。
Claims (7)
1.一种半导体器件,其包括:
数据接收电路,所述数据接收电路被耦合到用于从存储器接收数据信号的数据输入端子,以及
数据选通接收电路,所述数据选通接收电路被耦合到第一和第二输入端子,所述第一和第二输入端子用于分别接收来自所述存储器的数据选通信号和反相数据选通信号,所述数据选通接收电路包括:
终端电路,所述终端电路基于终端使能信号来将所述第一和第二输入端子耦合到端子电位;
第一比较器电路,所述第一比较器电路输出所述数据选通信号和所述反相数据选通信号之间的差;
第二比较器电路,所述第二比较器电路将所述数据选通信号和所述反相数据选通信号之一的电平与基准电压进行比较;
门电路,所述门电路通过掩蔽信号来掩蔽所述第一比较器电路的输出信号;以及
控制电路,所述控制电路基于所述第二比较器电路的输出信号来识别所述数据选通信号和所述反相数据选通信号的前导的开始时刻,并且设置用于指令所述第一比较器电路的输出信号的掩蔽状态直到所述前导的开始之时的所述掩蔽信号,
其中,所述控制电路设置用于指令在所述前导的开始之后的所述第一比较器的输出信号的去掩蔽状态的所述掩蔽信号,以及
其中,所述数据接收电路基于在所述掩蔽信号指示所述去掩蔽状态时的所述门电路的输出信号,来输出所述数据信号作为从所述存储器的读取数据。
2.根据权利要求1所述的半导体器件,其中,所述数据接收电路包括:
数据接收器,其用于接收所述数据信号;
第一和第二捕获单元,其用于分别接收所述数据接收器的输出信号,并且根据所述门电路的输出信号将所述数据接收器的输出信号锁存在所述第一捕获单元中,并且根据所述门电路的输出信号的反相信号将所述数据接收器的输出信号锁存在所述第二捕获单元中,以及
选择器,其用于交替地选择所述第一和第二捕获单元的输出信号以及作为从所述存储器的所述读取数据而输出的所述第一和第二捕获单元的输出信号。
3.根据权利要求1所述的半导体器件,其中,
所述控制电路在所述数据选通信号和所述反相数据选通信号的后导的结束时刻之后将所述掩蔽信号设置为所述掩蔽状态。
4.根据权利要求3所述的半导体器件,进一步包括:
读取控制逻辑,所述读取控制逻辑用于在所述后导的开始时刻之前将掩蔽使能信号输出到所述门电路,
其中,所述控制电路在所述前导的开始时刻处将指示所述去掩蔽状态的掩蔽信号输出到所述门电路;并且
其中,所述门电路包括逻辑电路,该逻辑电路用于执行在所述第一比较器电路的输出信号和所述掩蔽信号之间的逻辑运算;以及
掩蔽信号生成电路,所述掩蔽信号生成电路基于去掩蔽指令信号来从所述前导的开始时刻起将所述掩蔽信号设置为所述去掩蔽状态,并且基于所述掩蔽使能信号来在所述后导的结束时刻之后将所述掩蔽信号设置为所述掩蔽状态。
5.根据权利要求1所述的半导体器件,其中,
所述控制电路将在从所述第二比较器电路输出的信号的电平中的第一变化的时刻识别作为所述前导的开始时刻。
6.根据权利要求1所述的半导体器件,其中,
所述第二比较器电路将所述数据选通信号的电平与所述基准电压进行比较,并且
其中,所述端子电位是电源电压。
7.根据权利要求1所述的半导体器件,其中,
所述第二比较器电路将所述反相数据选通信号的电平与所述基准电压进行比较,并且
其中,所述端子电位是接地电位。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811113924.7A CN109584917B (zh) | 2013-11-07 | 2014-11-07 | 半导体器件 |
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013-231020 | 2013-11-07 | ||
JP2013231020A JP6190697B2 (ja) | 2013-11-07 | 2013-11-07 | 半導体装置 |
CN201811113924.7A CN109584917B (zh) | 2013-11-07 | 2014-11-07 | 半导体器件 |
CN201410638738.0A CN104637526B (zh) | 2013-11-07 | 2014-11-07 | 半导体器件 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201410638738.0A Division CN104637526B (zh) | 2013-11-07 | 2014-11-07 | 半导体器件 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN109584917A CN109584917A (zh) | 2019-04-05 |
CN109584917B true CN109584917B (zh) | 2023-04-28 |
Family
ID=53006927
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201811113924.7A Active CN109584917B (zh) | 2013-11-07 | 2014-11-07 | 半导体器件 |
CN201410638738.0A Active CN104637526B (zh) | 2013-11-07 | 2014-11-07 | 半导体器件 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201410638738.0A Active CN104637526B (zh) | 2013-11-07 | 2014-11-07 | 半导体器件 |
Country Status (3)
Country | Link |
---|---|
US (2) | US9263108B2 (zh) |
JP (1) | JP6190697B2 (zh) |
CN (2) | CN109584917B (zh) |
Families Citing this family (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9514420B2 (en) * | 2014-08-15 | 2016-12-06 | Rambus Inc. | Strobe gating adaption and training in a memory controller |
KR20170083920A (ko) | 2016-01-11 | 2017-07-19 | 에스케이하이닉스 주식회사 | 반도체장치 및 반도체시스템 |
CN107132904B (zh) * | 2016-02-29 | 2020-12-15 | 华为技术有限公司 | 一种ddr系统的控制系统及控制方法 |
KR102485486B1 (ko) * | 2016-04-21 | 2023-01-06 | 에스케이하이닉스 주식회사 | 반도체장치 및 반도체시스템 |
CN107452420B (zh) * | 2016-05-31 | 2020-01-10 | 辰芯科技有限公司 | 存储装置和存储器控制器 |
US10083736B1 (en) * | 2016-06-23 | 2018-09-25 | Apple Inc. | Adaptive calibration scheduling for a memory subsystem based on calibrations of delay applied to data strobe and calibration of reference voltage |
KR20180065702A (ko) | 2016-12-08 | 2018-06-18 | 삼성전자주식회사 | 차동 데이터 스트로브 신호를 수신하는 메모리 컨트롤러 및 이를 포함하는 어플리케이션 프로세서 |
JP6466529B2 (ja) * | 2017-08-04 | 2019-02-06 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
KR102449194B1 (ko) * | 2017-11-17 | 2022-09-29 | 삼성전자주식회사 | 공통 모드 추출기를 포함하는 메모리 장치 |
JP6395919B1 (ja) * | 2017-12-13 | 2018-09-26 | ウィンボンド エレクトロニクス コーポレーション | 半導体記憶装置 |
CN108416176B (zh) * | 2018-04-28 | 2023-09-08 | 珠海一微半导体股份有限公司 | 一种dram控制器的抗干扰方法和电路及芯片 |
US11226752B2 (en) | 2019-03-05 | 2022-01-18 | Apple Inc. | Filtering memory calibration |
CN112309451B (zh) | 2019-07-30 | 2023-10-31 | 星宸科技股份有限公司 | 存储器控制器、存储器的读取控制的方法及相关存储系统 |
US11360709B1 (en) * | 2020-11-20 | 2022-06-14 | Faraday Technology Corporation | Gate signal control circuit for DDR memory system |
CN113626352B (zh) * | 2021-07-01 | 2024-04-30 | 珠海全志科技股份有限公司 | 内存控制器的读取校准方法、计算机装置和可读存储介质 |
US11750196B1 (en) * | 2022-05-23 | 2023-09-05 | Qualcomm Incorporated | DDR PHY floorplan |
CN116112002B (zh) * | 2023-04-12 | 2023-07-25 | 长鑫存储技术有限公司 | 一种比较电路 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2002099810A1 (fr) * | 2001-05-30 | 2002-12-12 | Hitachi, Ltd. | Dispositif semi-conducteur |
US6600681B1 (en) * | 2002-06-10 | 2003-07-29 | Lsi Logic Corporation | Method and apparatus for calibrating DQS qualification in a memory controller |
KR20070014075A (ko) * | 2005-07-26 | 2007-01-31 | 엔이씨 일렉트로닉스 가부시키가이샤 | 임피던스 조정 회로와 방법 |
CN101479802A (zh) * | 2006-06-30 | 2009-07-08 | 莫塞德技术公司 | 同步存储器读取数据捕获 |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6317362B1 (en) * | 1999-07-13 | 2001-11-13 | Sanyo Electric Co., Ltd. | Semiconductor memory device |
JP3611497B2 (ja) * | 2000-03-02 | 2005-01-19 | 松下電器産業株式会社 | 電流センスアンプ |
KR100360408B1 (ko) * | 2000-09-16 | 2002-11-13 | 삼성전자 주식회사 | 독출동작시 데이터 스트로브 신호와 동일한 신호를출력하는 데이터 마스킹핀을 갖는 반도체 메모리장치 및이를 구비하는 메모리 시스템 |
JP2003051192A (ja) * | 2001-08-06 | 2003-02-21 | Sharp Corp | 半導体記憶装置 |
JP4437710B2 (ja) * | 2003-10-30 | 2010-03-24 | 富士通マイクロエレクトロニクス株式会社 | 半導体メモリ |
US7139207B2 (en) * | 2005-02-25 | 2006-11-21 | Hewlett-Packard Development Company, L.P. | Memory interface methods and apparatus |
JP4808053B2 (ja) * | 2006-03-16 | 2011-11-02 | 富士通セミコンダクター株式会社 | インターフェース回路およびその制御方法 |
US8121237B2 (en) * | 2006-03-16 | 2012-02-21 | Rambus Inc. | Signaling system with adaptive timing calibration |
JP2008103013A (ja) * | 2006-10-18 | 2008-05-01 | Nec Electronics Corp | メモリリード制御回路およびその制御方法 |
JP5061722B2 (ja) * | 2007-05-24 | 2012-10-31 | 富士通セミコンダクター株式会社 | 信号マスキング回路、及び、その回路を搭載した半導体集積回路 |
JP5106942B2 (ja) * | 2007-07-31 | 2012-12-26 | ルネサスエレクトロニクス株式会社 | メモリリード制御回路 |
US7859299B1 (en) * | 2009-07-10 | 2010-12-28 | Freescale Semiconductor, Inc. | Circuit for controlling data communication with synchronous storage circuitry and method of operation |
JP5499808B2 (ja) * | 2010-03-19 | 2014-05-21 | 富士通セミコンダクター株式会社 | 受信回路、受信回路の制御方法及び受信回路の試験方法 |
KR101093000B1 (ko) * | 2010-05-28 | 2011-12-12 | 주식회사 하이닉스반도체 | 반도체 메모리 장치 및 그 동작 방법 |
US9389637B2 (en) * | 2012-04-25 | 2016-07-12 | Rambus Inc. | Methods and systems for recovering intermittent timing-reference signals |
-
2013
- 2013-11-07 JP JP2013231020A patent/JP6190697B2/ja active Active
-
2014
- 2014-10-28 US US14/526,483 patent/US9263108B2/en active Active
- 2014-11-07 CN CN201811113924.7A patent/CN109584917B/zh active Active
- 2014-11-07 CN CN201410638738.0A patent/CN104637526B/zh active Active
-
2016
- 2016-01-04 US US14/987,534 patent/US9378804B2/en active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2002099810A1 (fr) * | 2001-05-30 | 2002-12-12 | Hitachi, Ltd. | Dispositif semi-conducteur |
US6600681B1 (en) * | 2002-06-10 | 2003-07-29 | Lsi Logic Corporation | Method and apparatus for calibrating DQS qualification in a memory controller |
KR20070014075A (ko) * | 2005-07-26 | 2007-01-31 | 엔이씨 일렉트로닉스 가부시키가이샤 | 임피던스 조정 회로와 방법 |
CN101479802A (zh) * | 2006-06-30 | 2009-07-08 | 莫塞德技术公司 | 同步存储器读取数据捕获 |
Also Published As
Publication number | Publication date |
---|---|
CN104637526A (zh) | 2015-05-20 |
CN104637526B (zh) | 2018-10-26 |
US20160118103A1 (en) | 2016-04-28 |
JP2015090723A (ja) | 2015-05-11 |
US9263108B2 (en) | 2016-02-16 |
US20150124539A1 (en) | 2015-05-07 |
JP6190697B2 (ja) | 2017-08-30 |
CN109584917A (zh) | 2019-04-05 |
US9378804B2 (en) | 2016-06-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109584917B (zh) | 半导体器件 | |
US10431294B2 (en) | Write level arbiter circuitry | |
TWI462113B (zh) | 具有不受破壞的選通信號之記憶體系統 | |
US20080094918A1 (en) | Memory read control circuit and control method thereof | |
CN111418013B (zh) | 存储器装置并行化器 | |
US10481676B2 (en) | Systems and methods for frequency mode detection and implementation | |
US8576645B2 (en) | Semiconductor memory device capable of minimizing current consumption during high speed operation | |
US10482946B2 (en) | Management of strobe/clock phase tolerances during extended write preambles | |
CN111164693B (zh) | 多相位时钟分割 | |
US9348356B2 (en) | Embedded multimedia card (eMMC), host controlling eMMC, and method operating eMMC system | |
CN111418019B (zh) | 用于改进存储器装置中的输入信号质量的系统和方法 | |
EP3698363B1 (en) | Dqs gating in a parallelizer of a memory device | |
US8937842B2 (en) | Systems and methods for data strobe calibration for timing variations | |
CN107452420B (zh) | 存储装置和存储器控制器 | |
CN113223569A (zh) | 抗亚稳锁存器 | |
US10256795B1 (en) | Pipelined latches to prevent metastability | |
US6075751A (en) | Signal transition detector for asynchronous circuits | |
JP6466529B2 (ja) | 半導体装置 | |
JP2009284042A (ja) | パルス検出装置及びパルス検出方法 | |
CN117311598A (zh) | 使用写入移位器的同步输入缓冲器控制 | |
JP2012212385A (ja) | メモリインターフェイス制御回路及び半導体集積回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |