CN105657297A - 摄像装置、摄像装置的驱动方法和检查方法以及摄像系统 - Google Patents

摄像装置、摄像装置的驱动方法和检查方法以及摄像系统 Download PDF

Info

Publication number
CN105657297A
CN105657297A CN201510836874.5A CN201510836874A CN105657297A CN 105657297 A CN105657297 A CN 105657297A CN 201510836874 A CN201510836874 A CN 201510836874A CN 105657297 A CN105657297 A CN 105657297A
Authority
CN
China
Prior art keywords
signal
bit memory
storage location
shooting device
numerary
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201510836874.5A
Other languages
English (en)
Other versions
CN105657297B (zh
Inventor
林英俊
樋山拓己
板野哲也
小野俊明
山崎龙彦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Publication of CN105657297A publication Critical patent/CN105657297A/zh
Application granted granted Critical
Publication of CN105657297B publication Critical patent/CN105657297B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/77Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components
    • H04N25/772Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components comprising A/D, V/T, V/F, I/T or I/F converters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/71Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
    • H04N25/75Circuitry for providing, modifying or processing image signals from the pixel array
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/1205Multiplexed conversion systems
    • H03M1/123Simultaneous, i.e. using one converter per channel but with common control or reference circuits for multiple converters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/60Control of cameras or camera modules
    • H04N23/68Control of cameras or camera modules for stable pick-up of the scene, e.g. compensating for camera body vibrations
    • H04N23/682Vibration or motion blur correction
    • H04N23/683Vibration or motion blur correction performed by a processor, e.g. controlling the readout of an image memory
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/60Noise processing, e.g. detecting, correcting, reducing or removing noise
    • H04N25/68Noise processing, e.g. detecting, correcting, reducing or removing noise applied to defects
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/709Circuitry for control of the power supply
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/50Analogue/digital converters with intermediate conversion to time interval

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Theoretical Computer Science (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)
  • Analogue/Digital Conversion (AREA)
  • Testing, Inspecting, Measuring Of Stereoscopic Televisions And Televisions (AREA)

Abstract

本发明提供一种摄像装置、摄像装置的驱动方法和检查方法以及摄像系统。本发明涉及一种用于提供选择单元的技术,该选择单元被构造为在多个AD转换单元的各个的存储器单元中共同地进行从多个位存储器当中选择保持数字信号的第一位的信号的位存储器。

Description

摄像装置、摄像装置的驱动方法和检查方法以及摄像系统
技术领域
本发明涉及摄像装置、摄像系统、该摄像装置的驱动方法以及该摄像装置的检查方法。
背景技术
已提出如下的摄像装置,其包括按照矩阵布置的多个像素以及分别与所述多个像素被布置的列对应的多个模拟数字(AD)转换单元。
日本特开第2012-60334号公报中描述的摄像装置包括各自包括数据保持单元和数据切换单元的多个列AD电路。当检查到数据保持单元缺陷时,各个列AD电路的数据切换单元对要被输出到数据保持单元的数据进行位偏移,使得几乎不发生由于数据保持单元中的缺陷引起的数据的欠缺。
在日本特开第2012-60334号公报中描述的摄像装置中,由于向多个列AD电路的各个提供数据切换单元以抑制图像质量的降低,因此发生多个列AD电路的电路面积增加的问题。
发明内容
根据本发明的一方面,提供一种摄像装置,该摄像装置包括:按照行和列布置的多个像素,各个所述像素基于入射光输出光电转换信号;多个AD转换单元,各个所述AD转换单元被提供以与所述多个像素的列对应并且被构造为将所述光电转换信号转换为多位的数字信号;以及选择单元,其中所述多个AD转换单元的各个包括保持所述数字信号的存储器单元,所述存储器单元包括第一位存储器以及第二位存储器,并且所述选择单元在所述多个AD转换单元的各个中的所述存储器单元中,共同地进行从所述第一位存储器以及所述第二位存储器当中选择保持所述数字信号的第一位的信号的位存储器。
根据以下参照附图对示例性实施例的描述,本发明的其他特征将变得清楚。
附图说明
图1例示了摄像装置的示例结构。
图2A例示了第一切换单元和测量计数器的结构和操作。
图2B例示了第一切换单元和测量计数器的结构和操作。
图2C例示了第二切换单元的结构和操作。
图3A例示了第一切换单元和测量计数器的结构和操作。
图3B例示了第一切换单元和测量计数器的结构和操作。
图3C例示了第二切换单元的结构和操作。
图4A例示了第一切换单元和测量计数器的结构和操作。
图4B例示了第一切换单元和测量计数器的结构和操作。
图5例示了第二切换单元的结构和操作。
图6A例示了第一切换单元和测量计数器的结构和操作。
图6B例示了第一切换单元和测量计数器的结构和操作。
图7例示了第二切换单元的结构和操作。
图8A例示了第一切换单元和测量计数器的结构和操作。
图8B例示了第一切换单元和测量计数器的结构和操作。
图9例示了第二切换单元的结构和操作。
图10例示了摄像装置的示例结构。
图11A例示了测量计数器的示例结构和示例操作。
图11B例示了测量计数器的示例结构和示例操作。
图12A例示了测量计数器的示例结构和示例操作。
图12B例示了测量计数器的示例结构和示例操作。
图13例示了摄像装置的示例结构。
图14例示了摄像装置的示例操作。
图15例示了摄像装置的示例结构。
图16A是检查序列的示例的流程图。
图16B是检查序列的示例的流程图。
图17A例示了摄像系统的示例结构。
图17B是检查序列的示例的流程图。
具体实施方式
下文中将参照附图来描述各示例性实施例。
第一示例性实施例
图1例示了根据本示例性实施例的摄像装置的结构。在像素部分100中多个像素10按行和列来布置。垂直扫描单元50按照各行来扫描像素部分100中的像素10。
多个像素10中的各个根据垂直扫描单元50的扫描,向各列上的垂直信号线101输出基于入射光的光电转换信号。比较器102将表示光电转换信号与从斜坡生成器103输出的斜坡信号之间的比较结果的比较结果信号输出到存储器单元104。斜坡信号是具有依据时间改变的电位的信号。各列上的存储器单元104包括保持6位数字信号的6位存储器以及一个冗余位存储器。冗余位存储器是构成提供给存储器单元104的多个位存储器的一部分的位存储器。冗余位存储器还是保持计数信号的预定的位的信号的位存储器。根据本示例性实施例的摄像装置的AD转换单元由比较器102和存储器单元104构成。即,提供多个AD转换单元的各个以使得与像素10被布置的列对应。保持单元105包括多个存储器单元104。
时钟信号从图中未示出的定时生成器被输入到测量计数器106。测量计数器106生成通过对时钟的数量进行计数而获得的6位计数信号。该计数信号通常从测量计数器106经由第一切换单元107被提供给多个存储器单元104。第一切换单元107是如下的选择单元,该选择单元被构造为在多个AD转换单元的各个中的存储器单元104中,共同从多个位存储器当中选择保持与数字信号对应的计数信号的第一位信号的位存储器。另外,根据本示例性实施例的选择单元包括切换控制单元108。
通过从切换控制单元108输出的信号sel1来控制第一切换单元107。
测量计数器106与斜坡生成器103开始改变依据时间的、斜坡信号的电位的状态同步地开始测量时钟的数量。测量计数器106还将通过该测量而获得的计数信号输出到第一切换单元107。当斜坡信号的电位与光电转换信号的电位之间的幅度关系改变时,比较器102改变比较结果信号的信号值。各列上的存储器单元104保持在比较结果信号的信号值被改变的定时从第一切换单元107输出的计数信号。之后,斜坡生成器103结束依据时间的、斜坡信号的电位的改变。测量计数器106也结束对时钟的数量的测量。因此,各列上的存储器单元104保持基于光电转换信号的电位的计数信号。各列上的存储器单元104中保持的计数信号是通过光电转换信号的AD转换获得的数字信号。
水平扫描单元109顺序地扫描各列上的存储器单元104。利用水平扫描单元109的扫描,将数字信号顺序地从各列上的存储器单元104输出到第二切换单元111。
通过从切换控制单元108输出的信号sel2来控制第二切换单元111。第二切换单元111是如下的输出单元,该输出单元被构造为将通过对从各列上的存储器单元104输出的数字信号进行处理而获得的信号输出到摄像装置的外部。第二切换单元111进行重新布置从存储器单元104输出的计数信号的多个位的顺序的操作。
图2A、图2B及图2C统一地例示测量计数器106和第一切换单元107的结构和操作。
图2A例示了在保持单元105中的多个列上的存储器单元104中不存在缺陷的情况下的操作。图2B例示了在对保持单元105中多个列上的存储器单元104中至少一个存储器单元104的位[3]信号进行保持的位存储器中存在缺陷的情况下的操作。将参照图2A来描述测量计数器106和第一切换单元107的结构和操作。
测量计数器106将对应于计数信号的位[0]到[5]的6位信号顺序地输出到各个数据线A0到A5。计数信号的位[0]到[5]按照从低顺序位到高顺序位的规定的顺序被布置。第一切换单元107包括选择电路110-1到110-5。信号sel1从切换控制单元108被输入到各个选择电路110-1到110-5。选择电路110-1到110-5基于信号sel1的信号值,将计数信号分别顺序地输出到数据线B0到B5。数据线B0到B5分别连接到被提供给各列上的存储器单元104的6位存储器。数据线BD连接到被提供给多列上的存储器单元104的各个的冗余位存储器。数据线B0到B5以及数据线BD共同连接到多个存储器单元104。
在图2A中,信号sel1的信号值按照从选择电路110-5到选择电路110-1的规定的顺序为(00000)。在图2A中,针对选择电路110-1到110-5的各个,根据信号sel1的信号值选择的数据线由代码0和1来表示。例如,当具有0值的信号sel1被输入时,选择电路110-1将数据线A1的信号输出到数据线B1。另一方面,当具有值1的信号sel1被输入时,选择电路110-1将数据线A0的信号输出到数据线B1。因此,在信号sel1的信号值按照从选择电路110-5到选择电路110-1的规定的顺序是(00000)的情况下,计数信号的位[0]到[5]的信号被顺序地分别从第一切换单元107输出到数据线B0到B5。此外,计数信号的位[5]的信号被从第一切换单元107输出到数据线BD。
图2A例示了第一操作。在第一操作中,对应于第一位的位[4]的信号被保持在与多个位存储器中的第一位存储器对应的、连接到数据线B4的位存储器中。接着,与相对该第一位要高一位的较高顺序位对应的位[5]的信号被保持在与多个位存储器中的第二位存储器对应的、连接到数据线B5的位存储器中。
接着,将参照图2B来描述测量计数器106和第一切换单元107的结构及操作。图2B的结构与图2A中的相同。
图2B例示了在保持单元105中的存储器单元104的至少一者中的一个位存储器中存在缺陷的情况下的操作。此处,在连接到数据线B3的位存储器中存在缺陷。通过检查从存储器单元104输出的信号来预先进行缺陷的检测。切换控制单元108按照从选择电路110-5到选择电路110-1的顺序将信号sel1的信号值设为(11000)。相应地,在各列上的存储器单元104中,与数据线B3中相同的计数信号的位[3]的信号被输出到数据线B4,并且计数信号的位[4]的信号被输出到的数据线B5。计数信号的位[5]的信号被输出到数据线BD。即,在图2B的操作中,相对图2A的操作,高于等于位[3]的位的信号的输出目的地各自被向较高顺序偏移一位。因此,计数信号的位[0]到[4]的信号被保持在各列上的存储器单元104中的位存储器中,并且计数信号的位[5]的信号被保持在冗余位存储器中。因此,即使在连接到数据线B3的位存储器中存在缺陷的情况下,计数信号的位[0]到[5]的信号也被保持在各列上的存储器单元104中。
图2B例示了第二操作。在第二操作中,对应于第一位的位[4]的信号被保持在与多个位存储器中的第二位存储器对应的、连接到数据线B5的位存储器中。此外,根据本示例性实施例,作为第二操作的一部分,相对对应于第一位的位[4]的信号高一位的较高顺序位的位[5]的信号被保持在连接到数据线BD的冗余位存储器中。
接下来,将参照图2C来描述第二切换单元111的结构和操作。图2C中的第二切换单元111的操作表示了第一切换单元107进行图2B中所示的操作的情况。
第二切换单元111包括选择电路120-1到120-6。在图2C中,关于选择电路120-1到120-6的各个,根据从切换控制单元108输出的信号sel2的信号值选择的数据线由代码0和1代表。
连接到数据线B0的位存储器连接到各列上的存储器单元104中的数据线M0。在下文中,类似地,连接到数据线B1到B5的位存储器按照声明的顺序分别连接到数据线M1到M5。连接到数据线BD的冗余位存储器连接到数据线B6。
根据水平扫描单元109的扫描,计数信号的位[0]到[5]的信号分别经由数据线M0和M2以及数据线M4到M6从各列上的存储器单元104被输出到第二切换单元111。连接到数据线M3的位存储器不保持计数信号。为此,不从存储器单元104向数据线M3输出计数信号。
切换控制单元108按照从选择电路120-1到选择电路120-6的规定的顺序将信号sel2的信号值设为(000111)。因此,被输出到各个数据线C0到C5的信号是按照规定的顺序的计数信号的位[0]到[5]的信号。输出到数据线C6的信号是计数信号的位[5]的信号。应当注意,虽然图中未例示,但是在第一切换单元107进行图2A的操作的情况下,切换控制单元108按照从选择电路120-1到选择电路120-6的开始顺序将信号sel2的信号值设为(000000)。因此,由第二切换单元111输出到各个数据线C0到C6的计数信号的位与图2C中所示的相同。因此,当第一切换单元107在图2A中所示的结构中操作时由第二切换单元111输出到各个数据线C0到C6的计数信号的位编号可以被设置为与当第一切换单元107在图2B中所示的结构中操作时的一致。因此,能够避免根据摄像装置外部的电路中的存储器单元104中存在或不存在缺陷来进行的操作的切换。
此外,由于根据本示例性实施例的摄像装置包括第一切换单元107,因此即使在存储器单元104中存在缺陷时,计数信号从第二切换单元111被输出至的摄像装置外部的电路也能够在没有位欠缺的情况下保持计数信号。
以这种方式,根据本示例性实施例的摄像装置可以根据存储器单元104中的位存储器中的缺陷来将由第一切换单元107输出的计数信号的位改变到数据线B0到B5。第一切换单元107针对多个存储器单元104共同改变计数信号的位。因此,与多个AD转换单元的各个中的存储器单元104被配备有切换单元的情况相比,能够减小电路面积。此外,即使在存储器单元104中存在缺陷时,由于第一切换单元107改变被输出到数据线B0到B5的计数信号的位,因此存储器单元104可以保持计数信号。
由此,根据本示例性实施例的摄像装置能够提供一种在抑制多个AD转换单元的电路规模的增加的同时、抑制由AD转换单元中的缺陷导致的图像质量的降低的技术。
应当注意,根据本示例性实施例,已给出了连接到数据线B3的位存储器具有缺陷的情况的描述,但是该结构可以被应用于连接到数据线B0到B5的位存储器的任意一者具有缺陷的情况。
此外,根据本示例性实施例,提供数据线BD以使得计数信号的位[5]的信号通过数据线BD被发送,但是该结构不限于以上的结构。接下来,将描述根据本示例性实施例的另一摄像装置。
图3A例示了另一摄像装置的第一切换单元107和测量计数器106的结构。在图3A中,同样,对具有与图2中相同功能的部件分配与图2A中分配的相同的附图标记。在图2A中,各列上的存储器单元104中的冗余位存储器保持对应于最高有效位的位[5]的信号。图3A例示了其中各列上的存储器单元104中的冗余位存储器保持对应于最低有效位的位[0]的信号。
图3A例示了在位存储器中不存在缺陷的情况下的操作。信号sel1的信号值按照从选择电路110-5到选择电路110-1的顺序为(00000)。
图3A例示了第一操作。在此提到的第一操作是如下的操作,即与第一位对应的位[1]的信号被保持在与多个位存储器中的第一位存储器对应的、连接到数据线B1的位存储器中。接着,与相对该第一位要低一位的较低顺序位对应的位[0]的信号被保持在与多个位存储器中的第二位存储器对应的、连接到数据线B0的位存储器中。
图3B例示了在图3A所示的第一切换单元107和测量计数器106的结构中连接到数据线B2的位存储器具有缺陷的情况下的操作。切换控制单元108按照从选择电路110-5到选择电路110-1的顺序将信号sel1的信号值设置为(00011)。相应地,计数信号的位[1]和位[2]的信号分别被输出到数据线B0和数据线B1。此外,计数信号的位[3]到[5]的信号分别被输出到数据线B3到B5。计数信号的位[0]的信号被输出到数据线BD。即,与图3A的操作相对照,在图3B的操作中,低于或等于位[2]的位的信号各自被向较低顺序偏移一位。
图3B例示了第二操作。在此提到的第二操作是如下的操作,即与第一位对应的位[1]的信号被保持在与多个位存储器中的第二位存储器对应的、连接到数据线B0的位存储器中。此外,根据本示例性实施例,作为第二操作的一部分,另外,与相对对应于第一位的位[1]的信号低一位的较低顺序位对应的位[0]的信号被保持在连接到数据线BD的冗余位存储器中。
图3C例示了第二切换单元111的结构。在图3C中,同样,对具有与图2C中相同的功能的部件分配与图2C中分配的相同的附图标记。
切换控制单元108按照从选择电路120-1到选择电路120-6的规定的顺序将信号sel2的信号值设置为(111000)。另一方面,在第一切换单元107进行图3A的操作的情况下,切换控制单元108按照从选择电路120-1到选择电路120-6的规定的顺序将信号sel2的信号值设置为(000000)。
因此,当第一切换单元107在图3A的结构中操作时被输出到数据线C0到C6的位编号与当第一切换单元107在图3B的结构中操作时的一致。
以这种方式,在各列上的存储器单元104中的冗余位存储器保持计数信号的最高有效位或最低有效位的情况下可以适当地执行操作。各列上的存储器单元104中的冗余位存储器不需要保持计数信号的最高有效位或最低有效位的信号,并且可以保持计数信号的一位的信号。
此外,根据本示例性实施例,针对一列上的像素10提供一个AD转换单元,但是可以采用其他布置。例如,提供一个AD转换单元以被两列上的像素10共享,或者可以针对一列上的像素10提供两个AD转换单元。
应当注意,根据本示例性实施例,在存储器单元104中的位存储器中存在缺陷的情况下,像图2A或图3A中那样,第一切换单元107向数据线BD输出计数信号。作为另一示例,在存储器单元104中的位存储器中不存在缺陷的情况下,只要第一切换单元107不向数据线BD输出计数信号即可。
应当注意,根据本示例性实施例,计数信号是6位信号,但是只要计数信号是2位以上的信号即可。
第二示例性实施例
对于根据本示例性实施例的摄像装置,将主要描述与第一示例性实施例不同的结构。
根据本示例性实施例的摄像装置的结构与图1所示的相同。然而,根据本示例性实施例向各列上的存储器单元104提供两个冗余位存储器。
图4A例示了根据本示例性实施例的第一切换单元107的结构。在图4A中,同样,对具有与图2A中相同的功能的部件分配与图2A中分配的相同的附图标记。根据本示例性实施例的第一切换单元107在第一段中包括选择段112,并且在第二段中包括选择段113,该第一段包括选择电路1110-1到1110-5,并且该第二段包括选择电路1111-1到1111-6。从切换控制单元108输出的信号sel1是11位信号。
测量计数器106向各个数据线A0到A5输出6位计数信号。第一段中的选择段112以及第二段中的选择段113根据信号sel1的信号值,分别向数据线B0到B5、数据线BD1以及数据线BD2输出计数信号的各位的信号。在输入到信号sel1的各个选择电路的全部信号是如图4A中的0的情况下,计数信号的位[0]到[5]的信号按照规定的顺序被输出到数据线B0到B5。计数信号的位[5]的信号被输出到数据线BD1和数据线BD2二者。
图4A例示了第一操作。在此提到的第一操作中,与第一位的信号对应的位[4]的信号被保持在与第一位存储器对应的连接到数据线B4的位存储器中。接着,与相对第一位高一位的较高顺序位的第二位对应的位[5]的信号被保持在连接到数据线B5的位存储器中。
接下来,将参照图4B来描述第一切换单元107的操作。图4B例示了在多个存储器单元104中的连接到数据线B3和数据线B5的位存储器中检测到缺陷的情况下的操作。在连接到数据线B3和数据线B5的位存储器中检测到缺陷的情况例如是指,在某个存储器单元104中连接到数据线B3的位存储器具有缺陷、并且在不同的存储器单元104中连接到数据线B5的位存储器具有缺陷的情况。此外,作为另一示例,该操作可以应用于在一个存储器单元104中连接到数据线B3的位存储器以及连接到数据线B5的位存储器二者具有缺陷的情况。
图4B例示了第二操作。在此提到的第二操作是如下的操作,即与第一位的信号对应的位[4]的信号被保持在连接到数据线BD1的冗余位存储器中,并且与第二位的信号对应的位[5]的信号被保持在连接到数据线BD2的冗余位存储器中。
切换控制单元108针对信号sel1,将输出到选择电路1111-6、选择电路1110-5以及选择电路1110-4的位的信号值设置为1,并且将输出到其他选择电路的位的信号值设置为0。因此,计数信号的位[0]到[2]的信号分别被输出到数据线B0到B2。计数信号的位[3]的信号被输出到数据线B4。计数信号的位[4]和[5]的信号分别被输出到数据线BD1和数据线BD2。
以这种方式,即使在相互不同的存储器单元中的各位存储器中存在缺陷的情况(即在连接到相互不同的数据线的多个位存储器中存在缺陷的情况)下,计数信号也可以被保持在根据本示例性实施例的摄像装置中的各列上的存储器单元104中。
图5例示了根据本示例性实施例的第二切换单元111的结构和操作。在图5中,同样,对具有与图2C中相同的功能的部件分配与图2C中分配的相同的附图标记。图5例示了在第一切换单元107进行图4B的操作的情况下的操作。第二切换单元111在第一段中包括选择段114以及在第二段中包括选择段115,该第一段包括选择电路1200-1到1200-7,该第二段包括选择电路1210-1到1210-6。由切换控制单元108输出的信号sel2是13位信号。切换控制单元108针对信号sel2,将输出到选择电路1200-6、选择电路1200-7、选择电路1210-4、选择电路1210-5及选择电路1210-6的位的信号值设置为1,并且将输出到其他选择电路的位的信号值设置为0。虽然在图中未例示,但是在第一切换单元107进行图4A的操作的情况下,切换控制单元108将信号sel2的全部位的信号值设置为0。因此,在第一切换单元107进行图4A的操作或者图4B的操作的情况下,输出到数据线C0到C5的计数信号的位编号可以分别彼此一致。因此,根据本示例性实施例的摄像装置可以实现与根据第一示例性实施例描述的效果相同的效果。另外,即使在多个存储器单元104中的多个位存储器中检测到缺陷的情况下,根据本示例性实施例的摄像装置可以在没有位欠缺的情况下将计数信号保持在各列上的存储器单元104中。
应当注意,根据本示例性实施例,例示了冗余位存储器保持位[5]的信号的示例,但是冗余位存储器可以保持不同位的计数信号。
例如,将描述冗余位存储器保持位[0]的信号的示例。
图6A例示了由第一切换单元107进行的将位[0]的信号输出到数据线BD1和数据线BD2的操作。
图6A例示了第一操作。在此提到的第一操作中,与第一位的信号对应的位[0]的信号被保持在与第一位存储器对应的、连接到数据线B0的位存储器中。接着,与作为相对第一位高一位的较高顺序位的第二位对应的位[1]的信号由连接到数据线B1的位存储器保持。
图6B例示了在连接到数据线B1和数据线B3的位存储器中检测到缺陷的情况下的操作。切换控制单元108将输出到选择电路1111-4、1111-3、1111-2、1111-1、1110-2及1110-1的信号sel1的各个位的信号值设置为1,并且将输出到其他选择电路的信号sel1的各个位的信号值设置为0。相应地,第一切换单元107将位[0]的信号输出到数据线BD2并且将位[1]的信号输出到数据线BD1。此外,第一切换单元107将位[2]的信号输出到数据线B0,并且将位[3]的信号输出到数据线B2。另外,第一切换单元107将位[4]的信号输出到数据线B4并且将位[5]的信号输出到数据线B5。
图6B例示了第二操作。在此提到的第二操作是如下的操作,即对应于第一位的信号的位[0]的信号被保持在连接到数据线BD2的冗余位存储器中,并且对应于第一位的信号的位[1]的信号被保持在连接到数据线BD1的冗余位存储器中。
图7例示了在第一切换单元107进行图6B的操作的情况下的第二切换单元111的操作。关于信号sel2,切换控制单元108将输出到选择电路1200-1、1200-2、1200-3、1200-4、1200-5、1210-1、1210-2及1210-3的信号sel2的各位的信号值设置为1,并且将输出到其他选择电路的位的信号值设置为0。另一方面,在第一切换单元107进行图6A所示的操作的情况下,切换控制单元108将信号sel2的全部位的信号值设置为0。相应地,在第一切换单元107进行图6A的操作或者图6B的操作的情况下,输出到数据线C0到C5的计数信号的位编号可以分别彼此一致。相应地,具有该结构并进行图6A、图6B和图7所示的操作的摄像装置可以实现与具有该结构并进行图4A、图4B及图5所示的操作的摄像装置相同的效果。
第三示例性实施例
对于根据本示例性实施例的摄像装置,将主要描述与第一示例性实施例不同的结构。
根据本示例性实施例的摄像装置的结构与图1所示的摄像装置的结构相同。然而,各列上的存储器单元104不包括冗余位存储器。在保持除最低有效位以外的位的信号的位存储器中检测到缺陷的情况下,根据本示例性实施例的摄像装置将最低有效位以外的位的信号保持在各列上的存储器单元104中。这在例如最低有效位的信号值不影响通过利用由摄像装置输出的信号形成的图像的质量的情况下是尤其有效的操作。上述情况包括例如用于对具有高亮度的被摄体进行摄像的场景。
图8A例示了根据本示例性实施例的测量计数器106和第一切换单元107的结构和操作。在图8A中,同样,对具有与图2A中相同的功能的部件分配与图2A中分配的相同的附图标记。根据本示例性实施例的第一切换单元107包括各自包含选择电路的选择段116、选择段117、及选择段118。共同信号sel1被输入到选择段116的选择电路。与选择段116中类似,对于选择段117和选择段118,同样,共同信号sel1被输入到选择电路。
根据本示例性实施例的信号sel1是3位信号。在图8A所示的操作中,切换控制单元108将信号sel1的各位的全部信号值设置为0。第一切换单元107将位[0]到[5]的信号顺序地输出到各数据线B0到B5。
图8B例示了在检测到存储器单元104中连接到数据线B5的位存储器中的缺陷的情况下的操作。切换控制单元108将输出到选择段116和选择段118的信号sel1的各位的信号值设置为1,并且将输出到选择段117的信号sel1的位的信号值设置为0。因此,位[1]到[5]的信号分别被顺序地输出到数据线B0到B4。不向数据线B5输出计数信号。
图9例示了第二切换单元111的结构和操作。第二切换单元111包括各自包含选择电路的选择段140、选择段141及选择段142。信号sel2被输入到选择段140、选择段141及选择段142。共同信号sel2被输入到选择段140中的选择电路。共同信号sel2类似地分别被输入到选择段141和选择段142中的选择电路。
根据本示例性实施例的信号sel2是3位信号。在图9所示的第二切换单元111的操作中,切换控制单元108将输出到选择段140和选择段142的信号sel2的位的信号值设置为1,并且将输出到选择段141的信号sel2的位的信号值设置为0。因此,不向数据线C0输出计数信号,并且位[1]到[5]的信号分别被顺序地输出到数据线C1到C5。
虽然在图中未例示,但是在第一切换单元107进行图8A的操作的情况下,切换控制单元108将信号sel2的各位的全部信号值设置为0。相应地,位[0]到[5]的信号分别被顺序地输出到数据线C0到C5。因此,在第一切换单元107进行图8A的操作或者图8B的操作的情况下,分别被输出到除了数据线C0以外的数据线C1到C5的计数信号的位编号可以分别彼此一致。
在根据本示例性实施例的摄像装置中,在存储器单元104不包括冗余位存储器的情况下,能够在抑制多个AD转换单元的电路规模的增加的同时抑制由AD转换单元中的缺陷引起的图像质量的降低。根据本示例性实施例的摄像装置对于要求减小电路面积并且存储器单元104不配备有冗余位存储器的结构特别有效。
根据本示例性实施例,已对在存储器单元104中的位存储器中检测到缺陷的情况下对应于最低有效位的位[0]的信号不被第一切换单元107输出的示例给出了描述,但是可以采用最高有效位的信号不被输出的结构。在这种情况下,对于拍摄具有低亮度的被摄体尤其有效。此外,可以采用第一切换单元107不输出除最低有效位和最高有效位以外的位的信号的结构。
应当注意,可以将根据本示例性实施例的第一切换单元107不输出计数信号的位中的一者的信号的概念应用于根据第一示例性实施例的摄像装置。例如,第一切换单元107不输出位[0]的信号,并且第一切换单元107可以通过利用冗余位存储器来保持计数信号。在这种情况下,针对两位的位存储器中的缺陷,根据第一示例性实施例的摄像装置可以在抑制多个AD转换单元的电路规模的增加的同时,抑制由AD转换单元中的缺陷引起的图像质量的降低。
第四示例性实施例
对于根据本示例性实施例的摄像装置,将主要描述与第一示例性实施例不同的结构。
图10例示了根据本示例性实施例的摄像装置的结构。在图10中,同样,对具有与图1中相同的功能的部件分配与图1中分配的相同的附图标记。
根据本示例性实施例的摄像装置在各列上配备有测量计数器1060。各列上的测量计数器1060在从比较器102输出的比较结果信号的信号值被改变的定时停止时钟数量的计数,并且保持在该时间点的计数信号。该计数信号是基于光电转换信号的数字信号。存储器单元104保持由测量计数器1060保持的计数信号。切换控制单元1080将信号sel3输出到各列上的测量计数器1060。根据本示例性实施例的各列上的各AD转换器包括测量计数器1060。
图11A例示了测量计数器1060的结构和操作。测量计数器1060包括6个触发器电路122和5个选择电路1150。测量计数器1060是利用从触发器电路122输出的反相输出作为下一段中的触发器电路122的时钟信号的异步计数器。测量计数器1060生成5位计数信号。选择电路1150将时钟信号或将触发器电路122的输出,输出给下一段中的触发器电路122。触发器电路122经由数据线E0到E5分别连接到存储器单元104中的对应位存储器和冗余位存储器。切换控制单元1080将信号sel3的各位的全部信号值设置为0。相应地,触发器电路122将位[0]到[4]的信号分别顺序地输出到数据线E0到E4。通过进行位[4]的信号的频率划分获得的信号被输入到冗余位存储器。作为另一示例,连接到数据线E5的触发器电路122的电源可能被关闭以降低测量计数器1060的电力消耗。
图11B例示了在连接到数据线E1的位存储器中检测到缺陷的情况下的操作。切换控制单元1080将输出到选择电路1150-2的信号sel3的位的信号值设置为1,并且将输出到其他选择电路1150的信号sel3的位的全部信号值设置为0。相应地,位[0]的信号被输出到数据线E0。此外,位[1]到[4]的信号分别被顺序地输出到数据线E2到E5。
以这种方式,根据本示例性实施例,同样能够实现与根据第一示例性实施例的摄像装置的效果相同的效果。
应当注意,与其他示例性实施例中类似,根据本示例性实施例的摄像装置还可以配备有被构造为改变从各列上的存储器单元104输出的计数信号的位的顺序的第二切换单元。
已对根据本示例性实施例的摄像装置具有这种结构(即各列上的存储器单元104具有冗余位存储器)的情况给出了描述,但是还可以采用各列上的存储器单元104不包括冗余位存储器的结构。在这种情况下,如图12A中,采用针对图11A省略了数据线E5以及向数据线E5输出计数信号的触发器电路122的结构。此外,根据该结构,向数据线E4输出计数信号的触发器电路122的反相输出被输入到选择电路1160-1。
图12B例示了在连接到数据线E2的位存储器中检测到缺陷的情况下的操作。切换控制单元1080将输出到选择电路1160-3的信号sel3的位的信号值设置为1,并且将其他位的全部信号值设置为0。因此,位[3]的信号被输出到数据线E0,并且位[4]的信号被输出到数据线E1。此外,位[1]的信号被输出到数据线E3,并且位[2]的信号被输出到数据线E4。因此,与根据第三示例性实施例的摄像装置中类似,除与最低有效位对应的位[0]以外的位的计数信号被输出到存储器单元104。
应当注意,图11A和图11B例示了除最低有效位以外的计数信号被输出到存储器单元104的示例,但是可以设置不同位作为不被输出到存储器单元104的位。
第五示例性实施例
对于根据本示例性实施例的摄像装置,将主要描述与第一示例性实施例不同的点。根据本示例性实施例的摄像装置包括多个保持单元。根据本示例性实施例的摄像装置具有如下的结构:即使在各列上的多个保持单元中的保持计数信号的不同位的位存储器中检测到缺陷的情况下,也能够在抑制AD转换单元的电路规模的增加的同时抑制AD转换精度的降低。
图13例示了根据本示例性实施例的摄像装置的结构。在图13中,同样,对具有与图1中相同的功能的部件分配与图1中分配的相同附图标记。
在根据本示例性实施例的摄像装置中,从各个像素10输出像素信号。从第一列上的像素10输出像素信号1。类似地,按照规定的顺序从第二到第四列上的像素10分别输出像素信号2到4。
根据本示例性实施例的摄像装置包括各列上的作为保持单元123和保持单元124的多个保持单元。切换控制单元1082向第一切换单元1071输出信号sel4。测量计数器106向第一切换单元1071输出计数信号cnt。第一切换单元1071基于来自切换控制单元1082的信号sel4的信号值,向保持单元123和保持单元124输出通过处理计数信号cnt获得的信号selout。斜坡生成器103向多个比较器102输出斜坡信号rmp。多个比较器102分别向保持单元123和保持单元124的各个输出比较结果信号comp1到comp4。
根据本示例性实施例的摄像装置还包括选择控制单元125。选择控制单元125向保持单元123输出信号msela并且向保持单元124输出信号mselb。当选择控制单元125将信号msela设置为有效时,保持单元123的存储器单元104可以保持计数信号。另一方面,当选择控制单元125将信号mselb设置为有效时,保持单元124的存储器单元104可以保持计数信号。保持单元123保持通过对噪声信号进行AD转换获得的计数信号。保持单元124保持通过对光电转换信号进行AD转换获得的计数信号。
图14是例示图13所示的摄像装置的操作的时序图。
图14所示的“hd”代表水平同步信号。从时刻t1到时刻t7的时间段是一个水平时间段。像素信号1代表从像素10被输入到比较器102的模拟信号。图14所示的各信号的参考符号对应于图13所示的各信号的参考符号。图14还例示了与输出像素信号1的一列上的像素10相关的操作。
在时刻t1,与根据第一示例性实施例的摄像装置中类似,切换控制单元1082将信号sel4设置为具有与保持单元123的位存储器中的缺陷对应的信号值A。
然后,在时刻t2,选择控制单元125将信号msela设置为有效。在时刻t2,通过垂直扫描单元50的扫描从像素10输出噪声信号。
被提供以使得对应于第一列上的像素10的、与保持单元123的存储器单元104对应的存储器单元M1保持与比较结果信号comp1的信号值在时刻t3被改变的定时的计数信号对应的信号值AA。具有信号值AA的计数信号是基于噪声信号的数字信号。
之后,在时刻t4,切换控制单元1082将信号sel4设置为具有与保持单元124的位存储器中的缺陷对应的信号值B。根据本示例性实施例,信号值B是不同于信号值A的值。
在时刻t5,选择控制单元125将信号mselb设置为有效。此外,在时刻t5,通过垂直扫描单元50的扫描,从像素10输出光电转换信号。
被提供以使得对应于第一列上的像素10的、与保持单元124的存储器单元104对应的存储器单元M5保持与比较结果信号comp1的信号值在时刻t6被改变的定时的计数信号对应的信号值BB。具有信号值BB的计数信号是基于光电转换信号的数字信号。
以这种方式,即使在通过切换信号sel4的信号值而在通过多个保持单元保持计数信号的不同位的位存储器中检测到缺陷的情况下,也可以通过各个保持单元来保持计数信号。
应当注意,根据本示例性实施例的摄像装置可以与根据第二至第四示例性实施例的摄像装置的结构和操作相组合。例如,如第二示例性实施例中描述的,存储器单元104的各个可以包括多个冗余位存储器。此外,如第三示例性实施例中描述的,可以采用存储器单元104的各个不包括冗余位存储器的结构。另外,如第四示例性实施例中描述的,可以采用在各个列上提供测量计数器106的结构。
应当注意,根据本示例性实施例,已对保持单元123保持基于噪声信号的数字信号并且保持单元124保持基于光电转换信号的数字信号的示例给出了描述,但是可以进行其他操作。例如,在改变斜坡信号的梯度以对相同光电转换信号进行两次AD转换的情况下,分别由斜坡信号生成的数字信号可以分别被保持在多个保持单元中。此外,基于第一列上的像素10的光电转换信号的数字信号可以被保持在保持单元123中,并且基于第二列上的像素10的光电转换信号的数字信号可以被保持在保持单元124中。
此外,水平扫描单元109可以同时选择存储器单元M1和存储器单元M5。在这种情况下,提供输出存储器单元M1的信号的总线以及输出存储器单元M5的信号的总线。在某些情况下摄像装置可以配备有处理电路,数字信号分别从存储器单元M1和存储器单元M5被输出到该处理电路。在该情况下,与数字信号被从存储器单元M1和存储器单元M5顺序地读出的情况相比,处理电路能够更迅速地对分别从存储器单元M1和存储器单元M5输出的数字信号进行处理。
第六示例性实施例
对于根据本示例性实施例的摄像装置,将主要描述与第五示例性实施例不同的结构。
图15例示了根据本示例性实施例的摄像装置的结构。在图15中,同样,对具有与图13中相同的功能的部件分配与图13中分配的相同的附图标记。
根据本示例性实施例的摄像装置包括第一切换单元1072、切换控制单元1083、图案生成单元126、检查控制单元127、选择电路128、图案比较单元129以及确定单元130。
选择电路128根据从检查控制单元127输出到选择电路128的信号,来将输出到保持单元123和保持单元124的信号设置作为从第一切换单元1072输出的计数信号或者从图案生成单元126输出的信号。
在根据本示例性实施例的摄像装置的通常操作中,检查控制单元127将从第一切换单元1072输出到选择电路128的信号输出到保持单元123和保持单元124。其他操作可以与根据第五示例性实施例参照图14描述的操作相同。
接下来,将描述进行检查时的操作。检查控制单元127在检查时将从图案生成单元126输出到选择电路128的信号输出到保持单元123和124。
从图案生成单元126输出的信号是全部位的信号是0或1的多位数字信号。在此,将在从图案生成单元126输出的信号的全部位的信号值被设置为1时给出描述。
保持单元123和保持单元124保持经由选择电路128从图案生成单元126输出的数字信号。之后,当水平扫描单元109进行水平扫描时,从各列上的存储器单元104向图案比较单元129输出数字信号。图案比较单元129将该数字信号与从图案生成单元126输出的信号比较。在图案比较单元129检测到具有1以外的信号值的位的情况下,确定单元130确定该位是缺陷位。随后,确定单元130将该缺陷位的确定信息输出到切换控制单元1083。切换控制单元1083基于该确定信息设置信号sel5的信号值。因此,由第一切换单元1072进行的对从测量计数器106输出的计数信号的位的切换是基于缺陷位的确定结果。
接下来,将参照附图来描述检查序列的详情。
图16A是例示如在根据第一示例性实施例参照图2A、图2B和图2C描述的摄像装置中一样、冗余位存储器保持计数信号的最高有效位的信号的情况下的检查序列的流程图。
首先,在步骤S100中,为了开始检查序列,通过水平扫描单元109的水平扫描,从一个存储器单元104向图案比较单元129输出计数信号。
接着,在步骤S101中,图案比较单元129针对变量i代入包括直到冗余位存储器的最高有效位MSB。在参照图2A、图2B和图2C描述的摄像装置中,从冗余位存储器开始检查。
接着,在步骤S102中,图案比较单元129将从图案生成单元126输出的图案信号pat[i]与从存储器单元104输出的计数信号dout[i]进行比较,以确定信号是否彼此匹配。在信号彼此不匹配的情况下,确定冗余位存储器具有缺陷,并且检查序列进行到步骤S107以结束检查。在该情况下,在冗余位存储器中确认缺陷的存储器单元104不被使用时使用摄像装置,或者摄像装置被返回到对存储器单元104中的缺陷进行修理的制造处理。
另一方面,当在步骤S102中确定信号彼此匹配时,检查序列进行到步骤S103,并且变量i被设置为具有低一位的较低顺序的值。接着,在步骤S104中,图案比较单元129将从图案生成单元126输出的图案信号pat[i]与从存储器单元104输出的计数信号dout[i]再次进行比较,以确定信号是否彼此一致。在步骤S104中图案比较单元129确定信号彼此不一致的情况下,确定单元130将信号sel5的信号值设置为表示位存储器不被使用的值。之后,由于检查序列进行到步骤S107,因此检查序列结束。另一方面,在图案比较单元129在步骤S104中确定信号彼此匹配的情况下,检查序列进行到步骤S105。
在步骤S105中,在变量i不是0的情况下,图案比较单元129使检查序列返回到步骤S103。另一方面,在变量i为0的情况下,检查序列进行到步骤S107以结束检查序列。
图16B例示了如参照图3A、图3B和图3C描述的摄像装置中冗余位存储器保持计数信号的最低有效位LSB的信号的情况下的检查序列。
在图16A中,在首先检查的冗余位存储器具有缺陷的时间点结束检查序列,但是在图16B中,在最后进行冗余位存储器的检查。因此,图16B的检查序列与图16A的检查序列的不同在于,当在步骤S102中确定信号彼此不匹配时检查序列进行到步骤S106。此外,在图16B的检查序列中,在步骤S103中变量i被设置为0的情况下,检查序列经由步骤S105进行到步骤S107,并且检查序列结束。由于“i=0”代表冗余位存储器,因此在检查序列进行到步骤S105的时间点在其他位存储器中没有检查到缺陷。因此,不需要进行冗余位存储器的检查。因此,在图16B的检查序列中,在不进行冗余位存储器的检查的情况下结束检查序列。
应当注意,在图16B的检查序列中不进行冗余位存储器的检查,但是当必要时可以进行冗余位存储器的检查。
以这种方式,在根据本示例性实施例的摄像装置中,输入到存储器单元104的信号与存储器单元104实际保持的信号之间的比较结果影响第一切换单元1072的操作。因此,根据本示例性实施例的摄像装置能够抑制由存储器单元104中的缺陷引起的AD转换精度的降低。
第七示例性实施例
将对根据第一至第六示例性实施例描述的摄像装置被应用于的摄像系统给出描述。
图17A例示了摄像系统的结构。根据第一至第六示例性实施例描述的摄像装置可以被用作摄像装置1000。光从光学系统500入射在摄像装置1000上。信号处理单元200通过处理从摄像装置输出的信号来生成图像。CPU300控制摄像系统。当通过开关单元400改变摄像系统的操作模式以及曝光时间时,从开关单元400向CPU300输入信息。CPU300基于从开关单元400输入的信息,来改变光学系统500、摄像装置1000、信号处理单元200、视频显示单元600及图像记录单元700的操作。
图17B是用于执行图17A的摄像系统中的检查序列的流程图。在步骤S200中,当触发器=1成立时,在步骤S201中,执行根据第六示例性实施例描述的检查序列。例如,通过摄像系统的电源的启动操作,触发器可以被设置为1。在CPU300中可以配备定时器,并且每次经过预定时间段时触发器可以被设置为1。
上述示例性实施例是用于说明本发明的示例。本发明并不限于上述示例性实施例,能够在本发明的范围内适当地实现变型、组合等。
提供了用于在抑制多个AD转换单元的电路规模的增加的同时抑制由AD转换单元中的缺陷引起的图像质量的降低的技术。
虽然参照示例性实施例描述了本发明,但是应当理解本发明并不限于公开的示例性实施例。所附权利要求的范围应当被给予最宽的解释以使其涵盖所有这些变型例以及等同的结构和功能。

Claims (17)

1.一种摄像装置,所述摄像装置包括:
按照行和列布置的多个像素,各个所述像素基于入射光输出光电转换信号;
多个AD转换单元,各个所述AD转换单元被提供以与所述多个像素的列对应并且被构造为将所述光电转换信号转换为多位的数字信号;以及
选择单元,
其中,所述多个AD转换单元的各个包括,保持所述数字信号的存储器单元,
其中,所述存储器单元包括第一位存储器以及第二位存储器,并且
其中,所述选择单元在所述多个AD转换单元的各个中的所述存储器单元中,共同地进行从所述第一位存储器和所述第二位存储器当中选择,保持所述数字信号的第一位的信号的位存储器。
2.根据权利要求1所述的摄像装置,
其中,所述存储器单元还包括各自被构造为保持所述数字信号的一位的多个位存储器,并且所述多个AD转换单元的各个中的所述存储器单元包括保持所述数字信号的预定位的信号的冗余位存储器,作为所述多个位存储器的一部分,并且
其中,所述第一位存储器是所述冗余位存储器,所述第二位存储器是构成所述多个位存储器的另一部分的位存储器。
3.根据权利要求1所述的摄像装置,
其中,所述第一位是具有比最高有效位低的顺序的位,并且
其中,所述选择单元进行第一操作以及第二操作中的一者,
所述第一操作选择所述第一位存储器作为保持所述第一位的信号的位存储器,并且选择所述第二位存储器作为保持具有比所述第一位高一位的顺序的位的信号的位存储器,并且
所述第二操作选择所述第二位存储器作为保持所述第一位的信号的位存储器。
4.根据权利要求1所述的摄像装置,
其中,所述第一位是具有比最高有效位低的顺序的位,并且
其中,所述选择单元进行第一操作以及第二操作中的一者,
所述第一操作选择所述第一位存储器作为保持所述第一位的信号的位存储器,并且选择所述第二位存储器作为保持具有比所述第一位低一位的顺序的位的信号的位存储器,并且
所述第二操作选择所述第二位存储器作为保持所述第一位的信号的位存储器。
5.根据权利要求3所述的摄像装置,
其中,所述存储器单元还包括各自被构造为保持所述数字信号的一位的多个位存储器,并且所述多个AD转换单元的各个中的所述存储器单元包括,保持所述数字信号的预定位的信号的冗余位存储器,作为所述多个位存储器的一部分,
其中,所述多个AD转换单元的各个中的所述存储器单元包括所述第一位存储器以及所述第二位存储器,作为所述多个位存储器的另一部分,并且
其中,所述第二操作是将所述第一位的信号保持在所述第二位存储器中并且将具有比所述第一位高一位的顺序的位的信号保持在所述冗余位存储器中的操作。
6.根据权利要求4所述的摄像装置,
其中,所述存储器单元还包括各自被构造为保持所述数字信号的一位的多个位存储器,并且所述多个AD转换单元的各个中的所述存储器单元包括,保持所述数字信号的预定位的信号的冗余位存储器,作为所述多个位存储器的一部分,
其中,所述多个AD转换单元的各个中的所述存储器单元包括所述第一位存储器以及所述第二位存储器,作为所述多个位存储器的另一部分,并且
其中,所述第二操作是将所述第一位的信号保持在所述第二位存储器中并且将具有比所述第一位低一位的顺序的位的信号保持在所述冗余位存储器中的操作。
7.根据权利要求1所述的摄像装置,
其中,所述存储器单元还包括各自被构造为保持所述数字信号的一位的多个位存储器,并且所述多个AD转换单元的各个中的所述存储器单元包括第一冗余位存储器以及第二冗余位存储器,作为所述多个位存储器的一部分,并且
其中,所述选择单元进行第一操作和第二操作中的一者,
所述第一操作选择所述第一位存储器作为保持所述第一位的信号的位存储器,并且从所述多个位存储器当中选择第三位存储器作为保持与所述第一位不同的第二位的信号的位存储器,并且
所述第二操作选择所述第一冗余位存储器作为保持所述第一位的信号的所述第二位存储器,并且选择所述第二冗余位存储器作为保持所述第二位的信号的位存储器。
8.根据权利要求3所述的摄像装置,所述摄像装置还包括:
输出单元,
其中,所述输出单元对从通过所述第二操作保持所述数字信号的所述存储器单元输出的所述数字信号的多个位的顺序进行重新布置,以与在通过所述第一操作保持所述数字信号的情况下从所述存储器单元输出的所述数字信号的所述多个位的顺序相匹配。
9.根据权利要求4所述的摄像装置,所述摄像装置还包括:
输出单元,
其中,所述输出单元对从通过所述第二操作保持所述数字信号的所述存储器单元输出的所述数字信号的多个位的顺序进行重新布置,以与在通过所述第一操作保持所述数字信号的情况下从所述存储器单元输出的所述数字信号的所述多个位的顺序相匹配。
10.根据权利要求5所述的摄像装置,所述摄像装置还包括:
输出单元,
其中,所述输出单元对从通过所述第二操作保持所述数字信号的所述存储器单元输出的所述数字信号的多个位的顺序进行重新布置,以与在通过所述第一操作保持所述数字信号的情况下从所述存储器单元输出的所述数字信号的所述多个位的顺序相匹配。
11.根据权利要求6所述的摄像装置,所述摄像装置还包括:
输出单元,
其中,所述输出单元对从通过所述第二操作保持所述数字信号的所述存储器单元输出的所述数字信号的多个位的顺序进行重新布置,以与在通过所述第一操作保持所述数字信号的情况下从所述存储器单元输出的所述数字信号的所述多个位的顺序相匹配。
12.根据权利要求7所述的摄像装置,所述摄像装置还包括:
输出单元,
其中,所述输出单元对从通过所述第二操作保持所述数字信号的所述存储器单元输出的所述数字信号的多个位的顺序进行重新布置,以与在通过所述第一操作保持所述数字信号的情况下从所述存储器单元输出的所述数字信号的所述多个位的顺序相匹配。
13.根据权利要求1至权利要求12中的任一项所述的摄像装置,所述摄像装置还包括:
测量计数器,其被构造为向所述多个存储器单元共同供给通过对时钟信号进行计数而获得的计数信号,
其中,所述计数信号从所述测量计数器经由所述选择单元被供给到所述多个存储器单元。
14.根据权利要求1至权利要求12中的任一项所述的摄像装置,其中,所述多个AD转换单元的各个还包括测量计数器,所述测量计数器被构造为向所述存储器单元供给通过对时钟信号进行计数而获得的计数信号。
15.一种摄像系统,所述摄像系统包括:
摄像装置;以及
信号处理单元,其被构造为通过对从所述摄像装置输出的信号进行处理来生成图像,
所述摄像装置包括:
按照行和列布置的多个像素,各个所述像素基于入射光输出光电转换信号;
多个AD转换单元,各个所述AD转换单元被提供以与所述多个像素的列对应并且被构造为将所述光电转换信号转换为多位的数字信号;以及
选择单元,
其中,所述多个AD转换单元的各个包括保持所述数字信号的存储器单元,
其中,所述存储器单元包括第一位存储器以及第二位存储器,并且
其中,所述选择单元在所述多个AD转换单元的各个中的所述存储器单元中,共同地进行从所述第一位存储器以及所述第二位存储器当中选择保持所述数字信号的第一位的信号的位存储器。
16.一种摄像装置的驱动方法,所述摄像装置包括:
按照行和列布置的多个像素,各个所述像素基于入射光输出光电转换信号,以及
多个AD转换单元,各个所述AD转换单元被提供以与所述多个像素的列对应并且被构造为将所述光电转换信号转换为多位的数字信号,
其中,所述多个AD转换单元的各个包括保持所述数字信号的存储器单元,并且
所述存储器单元包括第一位存储器以及第二位存储器,
所述驱动方法包括以下步骤:
在所述多个AD转换单元的各个中的所述存储器单元中,共同地进行从所述第一位存储器以及所述第二位存储器当中对保持所述数字信号的第一位的信号的位存储器的选择。
17.一种摄像装置的检查方法,所述摄像装置包括:
按照行和列布置的多个像素,各个所述像素基于入射光输出光电转换信号,
多个AD转换单元,各个所述AD转换单元被提供以与所述多个像素的列对应并且被构造为将所述光电转换信号转换为多位的数字信号,
其中,所述多个AD转换单元的各个包括保持所述数字信号的存储器单元,并且
所述存储器单元包括第一位存储器以及第二位存储器,
所述检查方法包括以下步骤:
向所述多个AD转换单元的各个的所述存储器单元输入第一信号;
通过将从所述多个存储器单元的各个输出的信号与所述第一信号进行比较,来检测所述多个位存储器中的有缺陷的位存储器;以及
基于检测的结果,在所述多个AD转换单元的各个中的所述存储器单元中,共同地进行从所述第一位存储器以及所述第二位存储器当中对保持所述数字信号的第一位的信号的位存储器的选择。
CN201510836874.5A 2014-11-28 2015-11-26 摄像装置、摄像装置的驱动方法和检查方法以及摄像系统 Active CN105657297B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2014-242527 2014-11-28
JP2014242527A JP6579744B2 (ja) 2014-11-28 2014-11-28 撮像装置、撮像システム、撮像装置の駆動方法、及び撮像装置の検査方法

Publications (2)

Publication Number Publication Date
CN105657297A true CN105657297A (zh) 2016-06-08
CN105657297B CN105657297B (zh) 2018-11-09

Family

ID=54608288

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510836874.5A Active CN105657297B (zh) 2014-11-28 2015-11-26 摄像装置、摄像装置的驱动方法和检查方法以及摄像系统

Country Status (5)

Country Link
US (1) US9654716B2 (zh)
EP (1) EP3026894B1 (zh)
JP (1) JP6579744B2 (zh)
CN (1) CN105657297B (zh)
RU (1) RU2619062C1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110139008A (zh) * 2018-02-09 2019-08-16 佳能株式会社 成像装置、成像系统和移动体
CN110178367A (zh) * 2017-01-19 2019-08-27 索尼半导体解决方案公司 成像元件、成像元件控制方法、成像装置和电子设备

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016144151A (ja) * 2015-02-04 2016-08-08 キヤノン株式会社 固体撮像装置の駆動方法、固体撮像装置およびカメラ
US10652531B2 (en) * 2017-01-25 2020-05-12 Canon Kabushiki Kaisha Solid-state imaging device, imaging system, and movable object
JP2021176206A (ja) * 2018-07-18 2021-11-04 ソニーセミコンダクタソリューションズ株式会社 固体電子回路、撮像素子および撮像素子の制御方法、並びに電子機器
JP7134782B2 (ja) * 2018-08-20 2022-09-12 キヤノン株式会社 Ad変換装置、撮像装置、撮像システム及び移動体
US11102437B2 (en) 2018-11-20 2021-08-24 Samsung Electronics Co., Ltd. Memory circuit and semiconductor device
JP7370742B2 (ja) * 2019-06-26 2023-10-30 キヤノン株式会社 光電変換装置、撮像システム、移動体、および、信号処理装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102148942A (zh) * 2010-02-04 2011-08-10 奥林巴斯株式会社 数据处理方法和固体摄像装置
CN102801419A (zh) * 2004-02-23 2012-11-28 索尼株式会社 模拟数字转换方法和装置、半导体器件及电子装置
CN102984470A (zh) * 2011-09-05 2013-03-20 佳能株式会社 固态成像装置及其驱动方法
US20130161488A1 (en) * 2010-09-07 2013-06-27 Panasonic Corporation Solid-state imaging device and imaging device
US8717838B1 (en) * 2009-10-26 2014-05-06 Marvell International Ltd. Method and apparatus for memory redundancy

Family Cites Families (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6870565B1 (en) * 1998-11-24 2005-03-22 Micron Technology, Inc. Semiconductor imaging sensor array devices with dual-port digital readout
JP3773773B2 (ja) * 1999-10-27 2006-05-10 三洋電機株式会社 画像信号処理装置及び画素欠陥の検出方法
JP4404074B2 (ja) * 2006-06-30 2010-01-27 ソニー株式会社 固体撮像装置及びデータ伝送方法並びに撮像装置
JP4946761B2 (ja) * 2007-09-28 2012-06-06 ソニー株式会社 固体撮像素子およびカメラシステム
JP4569647B2 (ja) * 2008-03-18 2010-10-27 ソニー株式会社 Ad変換装置、ad変換方法、固体撮像素子、およびカメラシステム
JP4661891B2 (ja) * 2008-03-18 2011-03-30 ソニー株式会社 Ad変換装置、固体撮像素子、およびカメラシステム
JP2010268080A (ja) * 2009-05-12 2010-11-25 Canon Inc 固体撮像装置
JP2011097404A (ja) * 2009-10-30 2011-05-12 Sony Corp 固体撮像装置及びデータ処理装置
JP5127862B2 (ja) * 2010-03-24 2013-01-23 株式会社東芝 固体撮像装置
JP5728826B2 (ja) * 2010-04-30 2015-06-03 ソニー株式会社 カラムa/d変換器、カラムa/d変換方法、固体撮像素子およびカメラシステム
JP5531797B2 (ja) * 2010-06-15 2014-06-25 ソニー株式会社 固体撮像素子およびカメラシステム
JP5871531B2 (ja) * 2011-09-08 2016-03-01 キヤノン株式会社 撮像装置、撮像システム
JP5764466B2 (ja) * 2011-11-04 2015-08-19 ルネサスエレクトロニクス株式会社 固体撮像装置
JP6098366B2 (ja) * 2013-05-27 2017-03-22 株式会社ソシオネクスト 画像データ処理装置及び画像データ処理方法
JP2015037206A (ja) * 2013-08-12 2015-02-23 キヤノン株式会社 撮像装置
JP6205215B2 (ja) * 2013-09-09 2017-09-27 オリンパス株式会社 撮像装置
JP6216229B2 (ja) * 2013-11-20 2017-10-18 キヤノン株式会社 撮像素子及び撮像システム
JP6245997B2 (ja) * 2014-01-16 2017-12-13 キヤノン株式会社 固体撮像装置及び撮像システム
WO2015111368A1 (ja) * 2014-01-22 2015-07-30 パナソニックIpマネジメント株式会社 固体撮像装置
US9445027B2 (en) * 2014-02-20 2016-09-13 Semiconductor Components Industries, Llc Image sensors with column memory repair circuitry
KR102108322B1 (ko) * 2014-02-25 2020-05-28 삼성전자주식회사 이미지 센서에서의 데이터 이송 장치 및 데이터 이송 방법
JP2015216454A (ja) * 2014-05-08 2015-12-03 株式会社ソシオネクスト 画像処理装置及び画像処理方法
JP6406888B2 (ja) * 2014-06-17 2018-10-17 キヤノン株式会社 アナログデジタル変換回路の駆動方法、アナログデジタル変換回路、撮像装置、撮像システム、アナログデジタル変換回路の検査方法
JP6381406B2 (ja) * 2014-10-27 2018-08-29 キヤノン株式会社 アナログデジタル変換回路、撮像装置及び撮像システム

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102801419A (zh) * 2004-02-23 2012-11-28 索尼株式会社 模拟数字转换方法和装置、半导体器件及电子装置
US8717838B1 (en) * 2009-10-26 2014-05-06 Marvell International Ltd. Method and apparatus for memory redundancy
CN102148942A (zh) * 2010-02-04 2011-08-10 奥林巴斯株式会社 数据处理方法和固体摄像装置
US20130161488A1 (en) * 2010-09-07 2013-06-27 Panasonic Corporation Solid-state imaging device and imaging device
CN102984470A (zh) * 2011-09-05 2013-03-20 佳能株式会社 固态成像装置及其驱动方法

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110178367A (zh) * 2017-01-19 2019-08-27 索尼半导体解决方案公司 成像元件、成像元件控制方法、成像装置和电子设备
US11140347B2 (en) 2017-01-19 2021-10-05 Sony Semiconductor Solutions Corporation Imaging element, imaging element control method, imaging apparatus, and electronic device
CN110178367B (zh) * 2017-01-19 2022-09-16 索尼半导体解决方案公司 成像元件、成像元件控制方法、成像装置和电子设备
CN110139008A (zh) * 2018-02-09 2019-08-16 佳能株式会社 成像装置、成像系统和移动体
CN110139008B (zh) * 2018-02-09 2021-08-17 佳能株式会社 成像装置、成像系统和移动体
US11282876B2 (en) 2018-02-09 2022-03-22 Canon Kabushiki Kaisha Imaging device, imaging system, and moving body

Also Published As

Publication number Publication date
EP3026894B1 (en) 2018-04-04
JP2016103809A (ja) 2016-06-02
US9654716B2 (en) 2017-05-16
EP3026894A2 (en) 2016-06-01
EP3026894A3 (en) 2016-07-06
CN105657297B (zh) 2018-11-09
RU2619062C1 (ru) 2017-05-11
JP6579744B2 (ja) 2019-09-25
US20160156865A1 (en) 2016-06-02

Similar Documents

Publication Publication Date Title
CN105657297A (zh) 摄像装置、摄像装置的驱动方法和检查方法以及摄像系统
JP5901212B2 (ja) 光電変換システム
CN101268682B (zh) 使用并行输入算术平均模块减少成像器噪声的方法和设备
US4897719A (en) Image pre-processing sub-system
US4569079A (en) Image data masking apparatus
US4949390A (en) Interconnect verification using serial neighborhood processors
KR101365109B1 (ko) 이미지 센서 및 이미지 센서의 픽셀을 판독하기 위한 방법
JP4332687B2 (ja) イメージセンサのエラー検出及び補正装置
US20110102650A1 (en) Solid-state imaging device and data processing device
CN101964876A (zh) 固态成像设备
JPH05264467A (ja) 繰返しパターンの欠陥検査装置
US20020026628A1 (en) Pattern defect checking method and device
JPH10282008A (ja) レチクル検査装置
JP6754224B2 (ja) ドライバ回路及びドライバ回路の動作不良検出方法
JP3626353B2 (ja) パターン検査装置およびパターン検査方法
JPH11187424A (ja) 動きベクトル検出装置及び動きベクトル検出方法
JPH03158981A (ja) パターン認識装置
JPH06333079A (ja) データシンボル読み取り装置
JPH0351965A (ja) パターンマッチング処理装置
JPH10206113A (ja) エッジ位置検出方法及び画像測定装置
JPH0646183B2 (ja) 回路基板の欠陥検出装置
JP2002204396A (ja) 画素補正装置
JPH0886841A (ja) 荷電粒子ビームを用いるic欠陥検出方法及びその装置
JPS5940241A (ja) 印刷物の絵柄を検査する方法および装置
JPH08130754A (ja) デコーダ検査装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant