CN105637635B - 半导体封装器件的电磁干扰屏蔽处理工艺 - Google Patents
半导体封装器件的电磁干扰屏蔽处理工艺 Download PDFInfo
- Publication number
- CN105637635B CN105637635B CN201580002037.0A CN201580002037A CN105637635B CN 105637635 B CN105637635 B CN 105637635B CN 201580002037 A CN201580002037 A CN 201580002037A CN 105637635 B CN105637635 B CN 105637635B
- Authority
- CN
- China
- Prior art keywords
- adhesive tape
- packing device
- semiconductor packing
- coating
- semiconductor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 87
- 238000012856 packing Methods 0.000 title claims abstract description 69
- 238000000034 method Methods 0.000 title claims abstract description 21
- 239000002390 adhesive tape Substances 0.000 claims abstract description 63
- 238000000576 coating method Methods 0.000 claims abstract description 53
- 239000011248 coating agent Substances 0.000 claims abstract description 52
- 238000009434 installation Methods 0.000 claims abstract description 10
- 238000005520 cutting process Methods 0.000 claims abstract description 8
- 238000003825 pressing Methods 0.000 claims abstract description 5
- 238000007747 plating Methods 0.000 claims description 5
- 238000012545 processing Methods 0.000 claims description 3
- 239000006185 dispersion Substances 0.000 claims description 2
- 238000009826 distribution Methods 0.000 claims description 2
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 claims description 2
- 239000010931 gold Substances 0.000 claims description 2
- 229910052737 gold Inorganic materials 0.000 claims description 2
- 238000003698 laser cutting Methods 0.000 claims description 2
- 238000004806 packaging method and process Methods 0.000 description 13
- 238000004519 manufacturing process Methods 0.000 description 12
- 239000010410 layer Substances 0.000 description 11
- 239000000758 substrate Substances 0.000 description 5
- 239000004020 conductor Substances 0.000 description 4
- 230000010354 integration Effects 0.000 description 4
- 239000011324 bead Substances 0.000 description 3
- 238000013461 design Methods 0.000 description 3
- 238000004026 adhesive bonding Methods 0.000 description 2
- 150000001875 compounds Chemical class 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 239000003822 epoxy resin Substances 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 229920000647 polyepoxide Polymers 0.000 description 2
- 238000012546 transfer Methods 0.000 description 2
- 239000000654 additive Substances 0.000 description 1
- 230000000996 additive effect Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000007654 immersion Methods 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 229910052751 metal Inorganic materials 0.000 description 1
- 238000000465 moulding Methods 0.000 description 1
- 239000008188 pellet Substances 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 230000003449 preventive effect Effects 0.000 description 1
- 238000012216 screening Methods 0.000 description 1
- 239000002356 single layer Substances 0.000 description 1
- 229910000679 solder Inorganic materials 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/552—Protection against radiation, e.g. light or electromagnetic waves
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/58—Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
- H01L23/60—Protection against electrostatic charges or discharges, e.g. Faraday shields
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Health & Medical Sciences (AREA)
- Electromagnetism (AREA)
- Toxicology (AREA)
- Manufacturing & Machinery (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
- Shielding Devices Or Components To Electric Or Magnetic Fields (AREA)
- Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
- Packaging Frangible Articles (AREA)
Abstract
本发明涉及一种半导体封装器件的电磁干扰屏蔽处理工艺,其特征在于,包括:胶带粘贴步骤,通过在框架的底面粘贴胶带的边缘,在框架的内部形成胶带层;切割步骤,在上述胶带中按照一定间隔形成小孔;半导体封装器件粘贴安装步骤,将半导体封装器件的底面边缘粘贴到胶带的上侧面并使在半导体封装器件的底面形成的凸起被嵌入到胶带的小孔中,从而在胶带的上侧面按照一定间隔粘贴安装上述半导体封装器件;涂层步骤,在上述胶带的上侧部进行涂层操作,对粘贴在胶带上侧面的半导体封装器件和胶带的上侧面进行涂层处理;借此在除半导体封装器件的底面之外的其他五个面同时形成涂层。
Description
技术领域
本发明涉及一种半导体封装器件的电磁干扰屏蔽处理工艺,尤其是一种能够通过单次的涂层操作,对按照一定间隔粘贴在胶带上侧面的多个半导体封装器件同时进行涂层处理,而且即使是在半导体封装器件的底面形成凸起的状态下,也能够通过将半导体封装器件的底面边缘粘贴到胶带中并使凸起部分被插入安装到小孔中,从而在进行涂层处理时能够在除了形成有凸起的半导体封装器件底面之外的其他五个面同时形成涂层,从而降低制造成本并提高其生产性能的半导体封装器件的电磁干扰屏蔽处理工艺。
背景技术
近来伴随着电子设备的小型化、薄型化、多功能化,需要能够快速处理大量信息的高密度集成的半导体芯片。因此,最近出现了能够解决上述问题的BGA半导体封装器件。
这种BGA半导体封装器件为了对细间距表面组装技术和高密度集成技术限制下的功能和品质进行完善,兼备传统的防引脚(Lead)损伤、体积及大小最小化、优秀的电气功能特性及热学特性、封装器件的投入产出比率、基板组装的投入产出比率、其他多芯片模块的扩展以及从设计到生产的周期最小化等优点。
此外,伴随高密度集成BGA半导体封装器件的品质可靠性的提升,其可应用领域越来越广泛,而且还能够适用于要求超小型的各类电子周边器械中,其价格竞争力较高,能够获得高附加价值。
为了能够内置更多的高密度集成回路,这种BGA半导体封装器件采用如下所述的基本结构,即在回路基板中配备回路图案以及用于粘贴半导体芯片的芯片搭载部,在半导体芯片的回路与回路基板的回路图案之间利用线缆进行连接结合,并利用化合物材质对包含半导体芯片和线缆以及一部分回路图案的封装成型部区域进行封装,同时在回路基板的金属层溶解固定小球,使半导体芯片的回路与小球实现键合。
此外,上述回路基板的内部包含平面层(Plane Layer)、平面层外部的环氧树脂层、环氧树脂层外部的信号层、信号层外部的阻焊层,形成厚度较薄的薄板形态。
除此之外,最近为了保护电子产品的使用者免受使用过程中所产生的电磁干扰的影响,各个国家都在积极推荐或强制推行半导体电子装置的电磁干扰(electro magneticinterference)防护手段,而利用这种电磁干扰防护的电磁干扰屏蔽结构可以通过注册专利通报第10-0258351号“半导体封装器件”进行确认。
发明内容
技术课题
但是,如上所述的这种现有的电磁干扰防护手段,是采取一种向形成有开放部的屏蔽手段填充化合物材质的结构,而这种方式不仅有难以逐个适用于小型半导体封装器件的问题,还有生产性能低下且工程费用较高的问题,同时其电磁干扰的屏蔽效果也不尽人意。
因此,本申请人通过开发出半导体封装器件的电磁干扰屏蔽处理工艺,使得半导体封装器件的电磁干扰防护更加容易实现。
用于解决课题的手段
本发明的目的在于提供一种半导体封装器件的电磁干扰屏蔽处理工艺,使其能够通过单次的涂层操作,对按照一定间隔粘贴在胶带上侧面的多个半导体封装器件同时进行涂层处理,而且即使是在半导体封装器件的底面形成凸起的状态下,也能够通过将半导体封装器件的底面边缘粘贴到胶带中并使凸起部分被插入安装到小孔中,从而在进行涂层处理时能够在除了形成有凸起的半导体封装器件底面之外的其他五个面同时形成涂层,从而降低制造成本并提高其生产性能。
为了实现上述目的,适用本发明的半导体封装器件的电磁干扰屏蔽处理工艺的特征在于,包括:胶带粘贴步骤,通过在框架的底面粘贴胶带的边缘,在框架的内部形成胶带层;切割步骤,在上述胶带中按照一定间隔形成小孔;半导体封装器件粘贴安装步骤,将半导体封装器件的底面边缘粘贴到胶带的上侧面并使在半导体封装器件的底面形成的凸起被嵌入到胶带的小孔中,从而在胶带的上侧面按照一定间隔粘贴安装上述半导体封装器件;涂层步骤,在上述胶带的上部进行涂层操作,从而在粘贴在胶带上侧面中的半导体封装器件和胶带的上侧面形成涂层;借此在除半导体封装器件的底面之外的其他五个面同时形成涂层。
发明效果
适用本发明的半导体封装器件的电磁干扰屏蔽处理工艺,尤其是一种能够通过单次的涂层操作,对按照一定间隔粘贴在胶带上侧面的多个半导体封装器件同时进行涂层处理,而且即使在半导体封装器件的底面形成凸起的状态下,也可以通过将半导体封装器件的底面边缘粘贴到胶带中并使凸起部分被插入安装到小孔中,从而在进行涂层处理时能够在除了形成有凸起的半导体封装器件底面之外的其他五个面同时形成涂层,从而降低制造成本并提高其生产性能的半导体封装器件的电磁干扰屏蔽处理工艺。
附图说明
图1是适用本发明的半导体封装器件的电磁干扰屏蔽处理工艺顺序图。
图2是本发明中的胶带粘贴步骤斜视图。
图3是本发明中的半导体封装器件粘贴步骤斜视图。
图4是本发明中的涂层步骤截面图。
图5是图4中的A部分放大图。
图6是图4中的B部分放大图。
图7是本发明中的胶带切割步骤斜视图。
图8是本发明中将形成有凸起的半导体封装器件粘贴到形成有小孔的胶带中的半导体封装器件粘贴步骤的底面斜视图。
图9是在本发明中对形成有凸起的半导体封装器件进行涂层处理的涂层步骤截面图。
图10是图9中的A部分放大图。
图11是图9中的B部分放大图。
*符号说明*
D1,D2:宽度
1:框架
10:胶带
11:小孔
20:半导体封装器件
21:凸起
30:涂层
具体实施方式
为了解决上述问题,本发明采取如下所述的结构。
如图1至图11所示,本发明涉及一种通过对半导体封装器件进行涂层处理而实现电磁干扰屏蔽效果的半导体封装器件的电磁干扰屏蔽处理工艺,其特征在于,包括:胶带粘贴步骤S10,通过在框架1的底面粘贴胶带10的边缘,在框架1的内部形成胶带10层;半导体封装器件粘贴安装步骤S20,将半导体封装器件20按照一定间隔粘贴安装到胶带10的上侧面;涂层步骤S30,在上述胶带10的上部进行涂层操作,从而对粘贴在胶带10上侧面中的半导体封装器件20和胶带10的上侧面进行涂层处理;借此在除半导体封装器件20的底面之外的其他五面同时形成涂层30。接下来,将对其进行详细说明。
第一,胶带粘贴步骤S10如图1至图2所示,是在内部形成凹陷的中空型框架1中粘贴胶带10,从而在上述框架1的内部形成胶带10层的阶段,需要将胶带10的边缘部分粘贴到框架1的底面。
其中在粘贴上述胶带10时,虽然也可以首先将胶带10预先切割成与框架1对应的大小之后再按照其位置对齐粘贴,但首先以填满框架10内部的方式粘贴胶带10之后再按照框架1的大小对胶带10的轮廓进行切割处理为宜。
第二,半导体封装器件粘贴安装步骤S20如图1或图3所示,是按照一定间隔将半导体封装器件20粘贴到胶带10中,从而将半导体封装器件20的底面粘贴安装到胶带10上侧面的阶段,利用如众所周知的拣选装置等常规的移送装置(未图示)按照一定间隔自动配置为宜。
第三,涂层步骤S30如图1或图4至图6所示,是对粘贴在胶带10上侧面的半导体封装器件20进行涂层30处理的阶段,在胶带10的上侧部进行涂层操作。
因此通过上述涂层步骤S30,不仅在胶带10的上侧面,还可以在半导体封装器件20的前、后、左、右、上侧面等五个面同时形成涂层30,而框架的一部分或整体也会形成涂层30。即,除了粘贴在胶带10中的半导体封装器件20的底面之外,所有的面都将形成涂层。
在上述涂层步骤S30,通过真空电镀等传统的电镀方式形成涂层30为宜,但也可以利用如浸泡、无电解镀金等各种不同的镀金方式。
通过适用本发明进行涂层处理方法,可以通过单次涂层处理在所有部位形成涂层30,所以经过电磁干扰屏蔽处理的半导体封装器件20的制造将变得更加容易,不仅可以节省制造成本,还可以提升其生产性能。
此外,通过适用本发明还可以对底面形成有凸起21的半导体封装器件20进行涂层处理,此时如图1或图7所示,在上述胶带粘贴步骤S10和半导体封装器件粘贴安装步骤S20之间,还包括:胶带切割步骤S15,在胶带10中按照一定间隔形成用于插入凸起21的小孔11。
此外,此时的半导体封装器件粘贴安装步骤S20如图8所示,利用如众所周知的拣选装置等常规的移送装置(未图示),以将凸起21插入到胶带10中的小孔11的方式,将半导体封装器件20的底面边缘自动配置到胶带10的上侧面为宜。在半导体封装器件20通过上述过程配置到正确的位置之后,胶带10上侧面的粘合性质,会使得与上述胶带10贴合的半导体封装器件20的边缘部分被粘贴安装到胶带10中。
此时如图9至图11所示,当在上述胶带10的上侧部进行涂层操作时,不仅在胶带10的上侧面,还可以在半导体封装器件20的前、后、左、右、上侧面等五个面同时形成涂层30,半导体封装器件20中除了形成有凸起21的底面之外的其他五个面都将形成涂层。
此外,上述胶带切割步骤S15如图1或图7所示,是形成用于插入半导体封装器件20底部凸起的小孔11的阶段,为了在利用如众所周知的拣选装置等移动装置(未图示)按照一定间隔移动配置半导体封装器件20时更加易于粘贴安装而相隔一定的距离形成,且根据半导体封装器件20的大小或形状而有所不同。
此时为了使上述小孔11的形成过程更加简单准确,使用激光切割方式形成为宜,但也可以采取利用模具等的冲压加工方式。
此外如图10所示,为了使半导体封装器件20的下侧边缘能够被粘贴安装到胶带10的上侧面,上述小孔11的大小应大于在半导体封装器件20的底部形成的凸起21的分布宽度D1且小于半导体封装器件20的宽度D2。
此外在上述半导体封装20的底部,除了凸起21之外还可以粘贴安装小球(未图示)。当半导体封装器件20的底部安装有上述小球时也可以适用相同的工艺,因此可以认为本发明中所述的凸起21代表向半导体封装器件20的下侧凸起的所有结构。
如上所述,通过适用本发明的半导体封装器件的电磁干扰屏蔽处理工艺,不仅可以在半导体封装器件20的前、后、左、右、上侧面等五个面同时形成涂层,还能够通过单次涂层操作对粘贴在胶带10上侧面中的所有半导体封装器件20完成涂层处理,因此可以节省制造成本并提升生产性能。
Claims (3)
1.一种半导体封装器件的电磁干扰屏蔽处理工艺,其特征在于,包括:
胶带粘贴步骤(S10),通过在框架(1)的底面粘贴胶带(10)的边缘,在框架(1)的内部形成胶带(10)层;
胶带切割步骤(S15),在胶带(10)中按照一定间隔形成小孔(11);
半导体封装器件粘贴安装步骤(S20),以将半导体封装器件(20)的底面形成的凸起(21)插入到胶带(10)中的小孔(11)的方式,将半导体封装器件(20)的底面边缘配置到胶带(10)的上侧面,从而将上述半导体封装器件(20)按照一定间隔粘贴安装到胶带(10)的上侧面;
涂层步骤(S30),在上述胶带(10)的上部进行涂层操作,从而对粘贴在胶带(10)上侧面中的半导体封装器件(20)和胶带(10)的上侧面进行涂层(30)处理;
借此在除半导体封装器件(20)的底面之外的其他五个面同时形成涂层(30)。
2.根据权利要求1所述的一种半导体封装器件的电磁干扰屏蔽处理工艺,其特征在于:在上述胶带切割步骤(S15)中,小孔(11)是通过激光切割或冲压方式形成,上述小孔(11)的大小大于凸起(21)形成的分布宽度(D1)且小于半导体封装器件(20)的宽度(D2)。
3.根据权利要求1所述的一种半导体封装器件的电磁干扰屏蔽处理工艺,其特征在于:在上述涂层步骤(S30)中,涂层(30)处理是通过真空电镀或无电解镀金方式完成。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR20140127067A KR101501735B1 (ko) | 2014-09-23 | 2014-09-23 | 반도체패키지의 emi 쉴드 처리공법 |
KR10-2014-0127067 | 2014-09-23 | ||
PCT/KR2015/003750 WO2016047880A1 (ko) | 2014-09-23 | 2015-04-15 | 반도체패키지의 이엠아이 쉴드 처리공법 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN105637635A CN105637635A (zh) | 2016-06-01 |
CN105637635B true CN105637635B (zh) | 2018-08-17 |
Family
ID=53027306
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201580002037.0A Active CN105637635B (zh) | 2014-09-23 | 2015-04-15 | 半导体封装器件的电磁干扰屏蔽处理工艺 |
Country Status (6)
Country | Link |
---|---|
US (1) | US9583447B2 (zh) |
JP (1) | JP6076559B1 (zh) |
KR (1) | KR101501735B1 (zh) |
CN (1) | CN105637635B (zh) |
SG (1) | SG11201602321YA (zh) |
WO (1) | WO2016047880A1 (zh) |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101689018B1 (ko) * | 2015-04-28 | 2016-12-22 | (주) 씨앤아이테크놀로지 | 포켓을 이용한 반도체 패키지의 전자파 차폐막 형성 방법 |
KR101662068B1 (ko) * | 2015-08-07 | 2016-10-04 | (주) 씨앤아이테크놀로지 | 반도체 패키지의 전자파 차폐막 형성 방법 |
KR101589242B1 (ko) * | 2015-08-24 | 2016-01-28 | 제너셈(주) | 전자파 차폐를 위한 반도체패키지의 스퍼터링 방법 |
KR101604582B1 (ko) | 2015-08-24 | 2016-03-17 | (주) 에스에스피 | 반도체 패키지 코팅 장치 |
KR101662069B1 (ko) * | 2015-09-18 | 2016-10-10 | (주) 씨앤아이테크놀로지 | 반도체 패키지의 전자파 차폐막 형성 방법 |
WO2017059189A1 (en) * | 2015-09-30 | 2017-04-06 | Skyworks Solutions, Inc. | Devices and methods related to fabrication of shielded modules |
KR101712187B1 (ko) * | 2015-11-05 | 2017-03-13 | (주) 씨앤아이테크놀로지 | 반도체 패키지의 일괄 처리 방법 및 장치 |
KR101590593B1 (ko) | 2015-12-03 | 2016-02-02 | 제너셈(주) | 반도체패키지의 스퍼터링 방법 |
KR101629634B1 (ko) | 2015-12-15 | 2016-06-14 | 제너셈(주) | Emi 실드용 버 제거 브러쉬장치 |
KR20170127324A (ko) * | 2016-05-11 | 2017-11-21 | (주)제이티 | 반도체소자 캐리어, 이의 제조방법 및 이를 포함하는 소자핸들러 |
KR102102312B1 (ko) | 2018-02-27 | 2020-04-21 | (주) 씨앤아이테크놀로지 | 점착 장치 및 점착 방법 |
CN107248509A (zh) * | 2017-07-14 | 2017-10-13 | 中芯长电半导体(江阴)有限公司 | Emi防护的芯片封装结构及封装方法 |
KR102427603B1 (ko) | 2020-06-05 | 2022-08-02 | 주식회사 모두테크 | 반도체 패키지 제조 공정용 접착 테이프 및 이의 제조 방법 |
KR20240022411A (ko) | 2022-08-10 | 2024-02-20 | (주)엠티아이 | Emi 쉴드 마운팅 점착 테이프 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101728364A (zh) * | 2008-10-31 | 2010-06-09 | 日月光半导体制造股份有限公司 | 芯片封装体及制作方法 |
CN102479773A (zh) * | 2010-11-26 | 2012-05-30 | 海华科技股份有限公司 | 具有电性屏蔽功能的模块集成电路封装结构及其制作方法 |
CN103021972A (zh) * | 2011-09-22 | 2013-04-03 | 国碁电子(中山)有限公司 | 芯片封装结构及方法 |
CN103022011A (zh) * | 2011-09-23 | 2013-04-03 | 国碁电子(中山)有限公司 | 半导体封装结构及其制造方法 |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR0136615B1 (ko) * | 1994-06-09 | 1998-09-15 | 김광호 | 반도체 패키지 코팅방법 |
JP2001160605A (ja) * | 1999-12-01 | 2001-06-12 | Toyota Autom Loom Works Ltd | 半導体パッケージ基板の電磁シールド構造、半導体パッケージ基板及び電磁シールドキャップ |
JP2005276980A (ja) * | 2004-03-24 | 2005-10-06 | Matsushita Electric Ind Co Ltd | 回路部品内蔵モジュールの製造方法 |
US7989928B2 (en) * | 2008-02-05 | 2011-08-02 | Advanced Semiconductor Engineering Inc. | Semiconductor device packages with electromagnetic interference shielding |
US8743561B2 (en) * | 2009-08-26 | 2014-06-03 | Taiwan Semiconductor Manufacturing Company, Ltd. | Wafer-level molded structure for package assembly |
JP2011159786A (ja) * | 2010-02-01 | 2011-08-18 | Panasonic Corp | モジュールとその製造方法 |
JP2012009746A (ja) * | 2010-06-28 | 2012-01-12 | Shinko Electric Ind Co Ltd | 半導体装置の製造方法及び半導体装置 |
US8084300B1 (en) * | 2010-11-24 | 2011-12-27 | Unisem (Mauritius) Holdings Limited | RF shielding for a singulated laminate semiconductor device package |
KR20120131530A (ko) * | 2011-05-25 | 2012-12-05 | 삼성전자주식회사 | 반도체 장치 및 그 제조 방법 |
JP6019550B2 (ja) * | 2011-08-09 | 2016-11-02 | 富士通株式会社 | 電子装置の製造方法 |
KR101247343B1 (ko) * | 2011-09-30 | 2013-03-26 | 에스티에스반도체통신 주식회사 | 전자파 차폐 수단을 갖는 반도체 패키지 제조방법 |
-
2014
- 2014-09-23 KR KR20140127067A patent/KR101501735B1/ko active IP Right Grant
-
2015
- 2015-04-15 SG SG11201602321YA patent/SG11201602321YA/en unknown
- 2015-04-15 WO PCT/KR2015/003750 patent/WO2016047880A1/ko active Application Filing
- 2015-04-15 US US14/915,321 patent/US9583447B2/en active Active
- 2015-04-15 JP JP2016548238A patent/JP6076559B1/ja active Active
- 2015-04-15 CN CN201580002037.0A patent/CN105637635B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101728364A (zh) * | 2008-10-31 | 2010-06-09 | 日月光半导体制造股份有限公司 | 芯片封装体及制作方法 |
CN102479773A (zh) * | 2010-11-26 | 2012-05-30 | 海华科技股份有限公司 | 具有电性屏蔽功能的模块集成电路封装结构及其制作方法 |
CN103021972A (zh) * | 2011-09-22 | 2013-04-03 | 国碁电子(中山)有限公司 | 芯片封装结构及方法 |
CN103022011A (zh) * | 2011-09-23 | 2013-04-03 | 国碁电子(中山)有限公司 | 半导体封装结构及其制造方法 |
Also Published As
Publication number | Publication date |
---|---|
CN105637635A (zh) | 2016-06-01 |
US9583447B2 (en) | 2017-02-28 |
US20160293553A1 (en) | 2016-10-06 |
JP2017505993A (ja) | 2017-02-23 |
JP6076559B1 (ja) | 2017-02-08 |
KR101501735B1 (ko) | 2015-03-12 |
WO2016047880A1 (ko) | 2016-03-31 |
SG11201602321YA (en) | 2016-04-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105637635B (zh) | 半导体封装器件的电磁干扰屏蔽处理工艺 | |
TWI402950B (zh) | 具單邊遮蓋的系統封裝模組 | |
JP3575001B2 (ja) | 半導体パッケージ及びその製造方法 | |
US20180096967A1 (en) | Electronic package structure and method for fabricating the same | |
US10535611B2 (en) | Substrate-less integrated components | |
CN102339763B (zh) | 装配集成电路器件的方法 | |
JP3416737B2 (ja) | 半導体パッケージの製造方法 | |
JP2000340714A (ja) | 半導体パッケージ及びその製造方法 | |
US9018741B2 (en) | Semiconductor package and manufacturing method thereof | |
CN104428892A (zh) | 用于基板核心层的方法和装置 | |
EP2937900A2 (en) | Reconstitution techniques for semiconductor packages | |
CN103165563A (zh) | 半导体封装件及其制法 | |
US8742567B2 (en) | Circuit board structure and packaging structure comprising the circuit board structure | |
US9424507B2 (en) | Dual interface IC card components and method for manufacturing the dual-interface IC card components | |
KR20150042043A (ko) | 반도체 패키지용 프레임 보강재 및 그를 이용한 반도체 패키지의 제조방법 | |
US20090184404A1 (en) | Electromagnetic shilding structure and manufacture method for multi-chip package module | |
US20080122059A1 (en) | Stacked chip package structure and fabricating method thereof | |
TWM517418U (zh) | 隔室遮蔽之多晶片封裝構造 | |
US20140353850A1 (en) | Semiconductor package and fabrication method thereof | |
JP3850967B2 (ja) | 半導体パッケージ用基板及びその製造方法 | |
US9704812B1 (en) | Double-sided electronic package | |
US7445944B2 (en) | Packaging substrate and manufacturing method thereof | |
CN106373926B (zh) | 封装结构及屏蔽件与其制法 | |
CN110010483A (zh) | 一种电磁屏蔽功能的射频芯片三维封装工艺 | |
US7183631B2 (en) | Package structure module of bump posited type lead frame |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |