CN105068349A - 阵列基板、显示面板、显示装置以及阵列基板的制作方法 - Google Patents

阵列基板、显示面板、显示装置以及阵列基板的制作方法 Download PDF

Info

Publication number
CN105068349A
CN105068349A CN201510588132.5A CN201510588132A CN105068349A CN 105068349 A CN105068349 A CN 105068349A CN 201510588132 A CN201510588132 A CN 201510588132A CN 105068349 A CN105068349 A CN 105068349A
Authority
CN
China
Prior art keywords
data line
sections
via hole
electrical connector
electric connection
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201510588132.5A
Other languages
English (en)
Inventor
王守坤
郭会斌
冯玉春
李梁梁
郭总杰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Beijing BOE Display Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Beijing BOE Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Beijing BOE Display Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201510588132.5A priority Critical patent/CN105068349A/zh
Publication of CN105068349A publication Critical patent/CN105068349A/zh
Priority to PCT/CN2016/072672 priority patent/WO2017045334A1/zh
Priority to US15/324,053 priority patent/US10101626B2/en
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136227Through-hole connection of the pixel electrode to the active element through an insulation layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • H01L27/127Multistep manufacturing methods with a particular formation, treatment or patterning of the active layer specially adapted to the circuit arrangement
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134345Subdivided pixels, e.g. for grey scale or redundancy
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • G02F1/13629Multilayer wirings
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • G02F1/136295Materials; Compositions; Manufacture processes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/12Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
    • G02F2201/123Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode pixel

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Optics & Photonics (AREA)
  • Mathematical Physics (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Geometry (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本公开涉及显示技术领域,并且提供了一种阵列基板、显示面板、显示装置以及阵列基板的制作方法。该阵列基板包括在衬底基板上相互绝缘并且交叉以限定多个亚像素单元的栅线和数据线,每个亚像素单元内形成有薄膜晶体管和像素电极,所述数据线包括并排设置在每两列相邻亚像素单元之间的第一数据线和第二数据线,其中在每两列相邻亚像素单元中,奇数行亚像素单元连接第一数据线,且偶数行亚像素单元连接第二数据线,其中在每两个相邻亚像素单元之间,至少部分的所述第一数据线和相邻的所述第二数据线不同层设置。在本公开中,通过将至少部分的第一数据线和相邻的第二数据线设置在不同层上,解决了双数据线间短路的问题。

Description

阵列基板、显示面板、显示装置以及阵列基板的制作方法
技术领域
本公开涉及显示技术领域,具体地涉及一种阵列基板、显示面板、显示装置以及阵列基板的制作方法。
背景技术
目前在各种薄膜晶体管-液晶显示装置(thinfilmtransistor–liquidcrystaldisplayTFT-LCD)产品中,数据线需要采用双数据线设计以提高信号输出频率。如图1所示,液晶显示装置的显示面板包括阵列基板1'。阵列基板1'包括在衬底基板(未图示)上相互交叉并且限定多个亚像素单元30'的栅线20'和数据线。每个亚像素单元30'内形成有薄膜晶体管40'和像素电极50'。薄膜晶体管40'包括栅电极40a'、源电极40b'和漏电极40c'。数据线包括并排设置在每两列相邻亚像素单元50'之间的第一数据线61'和第二数据线62'。如所示,第一数据线61'和第二数据线62'与薄膜晶体管40'的源电极40b'和漏电极40c'同层设置。并排设置的第一数据线61'和第二数据线62'之间容易出现双数据线间短路(DDS)。特别是当第一数据线61'和第二数据线62'之间的间距过小时,DDS问题更加严重,这会导致产品良率急剧下降。
因此,本领域中存在对防止DDS的显示面板的需求。
发明内容
本公开的目的在于减轻或解决前文所提到的问题的一个或多个。具体而言,本公开的阵列基板、显示面板、显示装置以及阵列基板的制作方法将至少部分的第一数据线和相邻的第二数据线设置在不同层上,在不增加图案化工艺的情况下解决了DDS问题。
在第一方面,提供了一种阵列基板,其包括在衬底基板上相互绝缘并且交叉以限定多个亚像素单元的栅线和数据线,每个亚像素单元内形成有薄膜晶体管和像素电极,所述数据线包括并排设置在每两列相邻亚像素单元之间的第一数据线和第二数据线,其中在每两列相邻亚像素单元中,奇数行亚像素单元连接第一数据线,且偶数行亚像素单元连接第二数据线,其中在每两个相邻亚像素单元之间,至少部分的所述第一数据线和相邻的所述第二数据线不同层设置。
根据此实施例,至少部分的第一数据线和相邻的第二数据线设置在不同层上。藉此,可以有效地防止DDS,从而提高产品良率;可以显著地消除并排设置的双数据线之间的串扰,从而改善产品显示质量;并且可以实现双数据线之间的小间距设计,提高阵列基板的开口率和布线密度。
在优选实施例中,所述第一数据线可以包括交替设置的多个第一节段和第二节段,每个所述第一节段和每个所述第二节段与所述薄膜晶体管的栅电极同层设置,并且每个所述第一节段和毗邻的第二节段通过第一电连接件相互电连接;以及
所述第二数据线与所述薄膜晶体管的源/漏电极同层设置。
根据此实施例,第一数据线分段设置,第一数据线的各个第一节段和第二节段与栅电极同层设置,并且每个第一节段和毗邻的第二节段之间通过第一电连接件相互电连接。第二数据线为常规数据线,即,与源/漏电极同层设置并且连续的数据线。藉此,第一数据线的各个第一节段和第二节段与第二数据线设置在不同层上,从而有效地防止并排设置的双数据线之间的短路和串扰。
在优选实施例中,所述第一数据线的每个所述第一节段在其沿所述第一数据线的延伸方向的两个端部可以设置有贯穿所述薄膜晶体管的栅极绝缘层和钝化层的第一过孔;
所述第一数据线的每个所述第二节段在其沿所述第一数据线的延伸方向的两个端部可以设置有贯穿所述栅极绝缘层和所述钝化层的第二过孔;
所述薄膜晶体管的源/漏电极上方可以设置有贯穿所述钝化层的第三过孔;以及
所述第一电连接件可以通过所述第一过孔、所述第二过孔和所述第三过孔,电连接所述源/漏电极、所述第一数据线的每个第一节段以及与所述第一节段毗邻的第二节段。
根据此实施例,第一电连接件通过第一数据线的第一节段和第二节段的毗邻的第一过孔和第二过孔以及相应的源/漏电极上方的第三过孔,将第一数据线的第一节段和毗邻的第二节段同时电连接到相应薄膜晶体管的源/漏电极,由此形成完整的第一数据线。第一过孔、第二过孔和第三过孔可以在同一图案化工艺中形成,有利于简化工艺步骤。备选地,薄膜晶体管中钝化层上方还可以设置有平坦化层。这种情况下,第一过孔、第二过孔和第三过孔相应地还贯穿所述平坦化层。
在优选实施例中,所述第一数据线可以包括交替设置的多个第一节段和第二节段,所述第一节段与所述薄膜晶体管的源/漏电极同层设置,所述第二节段与所述薄膜晶体管的栅电极同层设置,并且每个所述第一节段和毗邻的第二节段通过第二电连接件相互电连接。
根据此实施例,第一数据线的第一节段和第二节段交替设置,第一节段与源/漏电极同层设置,并且第二节段与栅电极同层设置。藉此,第一数据线的第一节段和第二节段错层设置,由此有利于实现第一数据线和第二数据线至少部分错层设置,进而防止并排设置的双数据线之间的短路和串扰。
在优选实施例中,所述第二数据线可以与所述薄膜晶体管的源/漏电极同层设置。
根据此实施例,第一数据线的第一节段和第二节段交替设置,第一节段与源/漏电极同层,而第二节段与栅电极同层设置。第二数据线与源/漏电极同层设置。藉此,第一数据线的第二节段和第二数据线设置在不同层上,从而防止并排设置的双数据线之间的短路和串扰。
在优选实施例中,所述第一数据线的每个所述第一节段在其沿所述第一数据线的延伸方向的两个端部可以设置有贯穿所述薄膜晶体管的钝化层的第四过孔;
所述第一数据线的每个所述第二节段在其沿所述第一数据线的延伸方向的两个端部可以设置有贯穿所述栅极绝缘层和所述钝化层的第五过孔;以及
所述第二电连接件可以通过所述第四过孔和所述第五过孔,电连接所述第一数据线的每个所述第一节段和与所述第一节段毗邻的第二节段。
根据此实施例,第二电连接件通过第一节段和第二节段的毗邻的第四过孔和第五过孔,将第一数据线的每个第一节段和毗邻的第二节段相互电连接,由此形成完整的第一数据线。第四过孔和第五过孔可以在同一图案化工艺中形成,有利于简化工艺步骤。在该实施例中,由于第一数据线的第一节段与薄膜晶体管的源/漏电极同层设置,第二电连接件通过第一数据线的第一节段上的第四过孔和第一数据的第二节段上的第五过孔,可以形成完整的第一数据线。与上述包括第三过孔的实施例相比,该技术方案中无需形成薄膜晶体管的源/漏电极上方的过孔,即,过孔数目减少。备选地,当薄膜晶体管中钝化层上方还可以设置有平坦化层时,第四过孔和第五过孔相应地还贯穿所述平坦化层。
在优选实施例中,所述第二数据线可以包括交替设置的多个第一节段和第二节段;
所述第二数据线的所述第一节段可以与所述第一数据线的所述第一节段并排设置,并且与所述薄膜晶体管的栅电极同层设置;
所述第二数据线的所述第二节段可以与所述第一数据线的所述第二节段并排设置,并且与所述薄膜晶体管的源/漏电极同层设置;以及
所述第二数据线的所述第一节段和第二节段可以通过第三电连接件相互电连接。
根据此实施例,在第一数据线分段设置的基础上,第二数据线也分段设置。第一数据线包括与源/漏电极同层设置的第一节段和与栅电极同层设置的第二节段,并且第二数据线包括与栅电极同层设置的第一节段和与源/漏电极同层设置的第二节段。第二数据线的第一节段与第一数据线的第一节段并排设置,并且第二数据线的第二节段与第一数据线的第二节段并排设置。因此,第一数据线的第一节段与第二数据线的第一节段错层设置,并且第一数据线的第二节段与第二数据线的第二节段错层设置。藉此,第一数据线和第二数据线的并排设置的任何节段总是错层设置,从而有效地防止并排设置的双数据线之间的短路和串扰。
在优选实施例中,所述第二数据线的每个所述第一节段在其沿所述第二数据线的延伸方向的两个端部可以设置有贯穿所述薄膜晶体管的栅极绝缘层和钝化层的第六过孔;
所述第二数据线的每个所述第二节段在其沿所述第二数据线的延伸方向的两个端部可以设置有贯穿所述钝化层的第七过孔;以及
所述第三电连接件可以通过所述第六过孔和所述第七过孔,电连接所述第二数据线的每个所述第一节段和与所述第一节段毗邻的第二节段。
根据此实施例,第三电连接件通过第二数据线的第一节段和第二节段的毗邻的第六过孔和第七过孔,将第二数据线的每个第一节段和与该第一节段毗邻的第二节段相互电连接,由此形成完整的第二数据线。第六过孔和第七过孔可以在同一图案化工艺中形成,有利于简化工艺步骤。备选地,当薄膜晶体管中钝化层上方还可以设置有平坦化层时,第六过孔和第七过孔相应地还贯穿所述平坦化层。
在优选实施例中,所述第一数据线可以包括交替设置的多个节段,至少一些所述节段与所述薄膜晶体管的栅电极同层设置;以及所述第二数据线的与所述第一数据线的所述节段并排设置的部分与所述薄膜晶体管的源/漏电极同层设置。
根据此实施例,在形成栅电极/栅线时形成第一数据线的一些节段,并且按照常规方式形成与这些节段并排设置的第二数据线的相应部分,由此实现第一数据线和第二数据线至少部分错层设置,进而防止并排设置的双数据线之间的短路和串扰。
在优选实施例中,所述第一数据线的相互毗邻的节段可以通过电连接件相互电连接,且所述电连接件可以包括由形成所述像素电极的导电材料构成的第一电连接层。在优选实施例中,上述第一电连接件、第二电连接件和第三电连接件可以与每个亚像素单元的像素电极同层设置。
根据此实施例,第一/第二/三电连接件与每个亚像素单元的像素电极同层设置。藉此,通过同一图案化工艺即可同时形成第一/第二/第三电连接件和像素电极,这有利于控制图案化工艺的数目,进而有利于控制成本。
在优选实施例中,所述第一电连接层可以由ITO(氧化铟锡)形成。
根据此实施例,各电连接件的第一电连接层由形成像素电极的导电材料ITO构成。因此,可以在形成像素电极的图案化工艺中,同时形成各电连接件的第一电连接层。藉此,将不会增加已有制作工艺中的图案化工艺,因而不会导致成本增加。
在优选实施例中,所述第一电连接件、所述第二电连接件和所述第三电连接件还可以包括形成于所述第一电连接层上的第二电连接层,以及
所述第二电连接层可以包括金属。
根据此实施例,包括金属的第二电连接层可以提高电连接件的导电性,有利于实现第一数据线或第二数据线的各相邻节段之间的电连接。此外,电连接件的第一电连接层和第二电连接层的图形以及像素电极的图形可以在一次图案化工艺中形成,随后像素电极上方的第二电连接层被移除以形成像素电极。藉此,将不会增加已有制作工艺中的图案化工艺,因而不会导致成本增加。
在优选实施例中,所述第二电连接层可以包括金属单层或金属叠层。
根据此实施例,第二电连接层由低电阻率的金属单层或叠层形成,由此可以提高各电连接件的导电性。藉此,有利于实现第一数据线的相互毗邻的各节段之间以及第二数据线的相互毗邻的各节段之间的良好电连接。
在优选实施例中,所述第二电连接层可以由Mo单层或Mo/Al/Mo叠层形成。
根据此实施例,当第二电连接层由不含Al的单层或叠层形成时,可以采用干法刻蚀工艺移除像素电极区域ITO上方的第二电连接层,由此形成像素电极。此外,根据此实施例,当第二电连接层由含Al的单层或叠层形成时,可以先对ITO退火,然后采用湿法刻蚀工艺移除像素电极区域ITO上方的第二电连接层,由此形成像素电极。
在优选实施例中,所述电连接件可以至少部分与所述栅线交叠。
根据此实施例,电连接件与栅线交叠或者跨过栅线设置,并且第一数据线和/或第二数据线的各个节段两个端部上的过孔靠近栅线设置。藉此,第一数据线和/或第二数据线的各节段可以设置在相邻的两条栅线之间,并且相互毗邻的节段可以通过跨过栅线的电连接件而相互电连接,从而形成完整的第一数据线和/或第二数据线。
在第二方面,本公开提供了一种显示面板,其包括如上文所述的阵列基板。
在第三方面,本公开提供了一种显示装置,其包括如上文所述的显示面板。
在第四方面,本公开提供了一种阵列基板的制作方法,所述阵列基板包括在衬底基板上相互绝缘并且交叉以限定多个亚像素单元的栅线和数据线,每个亚像素单元内形成有薄膜晶体管和像素电极,所述数据线包括并排设置在每两列相邻亚像素单元之间的第一数据线和第二数据线,其中在每两列相邻亚像素单元中,奇数行亚像素单元连接第一数据线,且偶数行亚像素单元连接第二数据线,其中所述方法包括下述步骤:
通过第一图案化工艺,在衬底基板上形成包括所述薄膜晶体管的栅电极和栅线以及所述第一数据线的第二节段的图形;
通过第二图案化工艺形成包括所述薄膜晶体管的源/漏电极和所述第二数据线的第二节段的图形,其中所述第二数据线的所述第二节段与所述第一数据线的所述第二节段并排设置;
通过第三图案化工艺形成包括所述第一数据线的所述第二节段和所述第二数据线的所述第二节段上方的过孔的图形;以及
通过第四图案化工艺形成包括电连接件的图形,其中电连接件将所述第一数据线的所述第二节段电连接到毗邻的所述第一数据线的第一节段。
在第一图案化工艺形成与栅电极同层设置的第一数据线的第二节段,并且在第二图案化工艺中形成与源/漏电极同层设置的第二数据线的第二节段,使得第一数据线的第二节段与第二数据线的第二节段错层设置,即,第一数据线和第二数据线至少部分错层设置。具体技术效果见上文所述的阵列基板的相应实施例。
在优选实施例中,在所述第一图案化工艺中,可以形成包括所述薄膜晶体管的所述栅电极和所述栅线、所述第一数据线的所述第二节段以及所述第一数据线的所述第一节段的图形;以及
在所述第二图案化工艺中,可以形成包括所述薄膜晶体管的所述源/漏电极以及连续第二数据线的图形。
在优选实施例中,在所述第三图案化工艺中,可以形成包括第一过孔、第二过孔和第三过孔的图形,其中所述第一过孔设置在所述第一数据线的每个所述第一节段在其沿所述第一数据线的延伸方向的两个端部并且贯穿所述薄膜晶体管的栅极绝缘层和钝化层,所述第二过孔设置在所述第一数据线的每个所述第二节段在其沿所述第一数据线的延伸方向的两个端部并且贯穿所述栅极绝缘层和所述钝化层,并且所述第三过孔设置在所述薄膜晶体管的源/漏电极上方并且贯穿所述钝化层;以及
在所述第四图案化工艺中,可以形成包括第一电连接件的图形,其中所述第一电连接件通过所述第一过孔、所述第二过孔以及所述第三过孔,电连接所述源/漏电极、所述第一数据线的每个第一节段以及与所述第一节段毗邻的第二节段。
在优选实施例中,在所述第二图案化工艺中,可以形成包括所述薄膜晶体管的所述源/漏电极、所述第二数据线的所述第二节段以及所述第一数据线的第一节段的图形。
在优选实施例中,在所述第二图案化工艺中,可以形成包括所述薄膜晶体管的所述源/漏电极、连续第二数据线以及所述第一数据线的所述第一节段的图形。
在优选实施例中,在所述第三图案化工艺中,可以形成包括第四过孔和第五过孔的图形,其中所述第四过孔设置在所述第一数据线的每个所述第一节段在其沿所述第一数据线的延伸方向的两个端部并且贯穿所述薄膜晶体管的钝化层,并且所述第五过孔设置在所述第一数据线的每个所述第二节段在其沿所述第一数据线的延伸方向的两个端部并且贯穿所述栅极绝缘层和所述钝化层;以及
在所述第四图案化工艺中,可以形成包括第二电连接件的图形,其中所述第二电连接件通过所述第四过孔和所述第五过孔,电连接所述第一数据线的每个所述第一节段和与所述第一节段毗邻的第二节段。
在优选实施例中,在所述第一图案化工艺中,可以形成包括所述薄膜晶体管的所述栅电极和所述栅线、所述第一数据线的所述第二节段以及所述第二数据的第一节段的图形。
在优选实施例中,在所述第三图案化工艺中,可以形成包括第六过孔和第七过孔的图形,其中所述第六过孔设置在所述第二数据线的每个所述第一节段在其沿所述第二数据线的延伸方向的两个端部并且贯穿所述薄膜晶体管的栅极绝缘层和钝化层,并且所述第七过孔设置在所述第二数据线的每个所述第二节段在其沿所述第二数据线的延伸方向的两个端部并且贯穿所述钝化层;以及
在所述第四图案化工艺中,可以形成包括第三电连接件的图形,其中所述第三电连接件通过所述第六过孔和所述第七过孔,电连接所述第二数据线的每个所述第一节段和与所述第一节段毗邻的第二节段。
在优选实施例中,在所述第四图案化工艺中,可以形成包括电连接件和每个亚像素单元的所述像素电极的图形。
在优选实施例中,形成包括电连接件和每个亚像素单元的所述像素电极的图形的步骤可以包括:
在完成所述第三图案化工艺的所述衬底基板上,沉积第一电连接层,其中所述第一电连接层包括用于形成所述像素电极的导电材料;
通过曝光,保留将形成像素电极和电连接件的区域的光致抗蚀剂并且移除其余区域的光致抗蚀剂;
移除所述其余区域的所述导电材料;以及
剥离将形成像素电极和电连接件的区域的光致抗蚀剂,以形成电连接件和所述像素电极。
在优选实施例中,通过所述第四图案化工艺形成包括电连接件的图形的步骤可以包括:
在完成所述第三图案化工艺的所述衬底基板上,依次沉积第一电连接层和第二电连接层,其中所述第一电连接层包括用于形成所述像素电极的导电材料,并且所述第二电连接层不包含Al;
利用半透式掩模板进行曝光,保留将形成电连接件的区域的光致抗蚀剂,部分移除将形成像素电极的区域的光致抗蚀剂,并且全部移除其余区域的光致抗蚀剂;
干法刻蚀以移除所述其余区域的所述第二电连接层,并且进一步刻蚀以移除所述其余区域的所述第一电连接层;
灰化光致抗蚀剂,以完全移除将形成像素电极的区域的光致抗蚀剂并且减薄将形成电连接件的区域的光致抗蚀剂;
干法刻蚀以移除将形成像素电极的区域的所述第二电连接层,从而形成由所述第一电连接层构成的像素电极;以及
剥离将形成电连接件的区域的光致抗蚀剂,以形成由所述第一电连接层和所述第二电连接层构成的电连接件。
在优选实施例中,通过所述第四图案化工艺形成包括电连接件的图形的步骤可以包括:
在完成所述第三图案化工艺的所述衬底基板上,依次沉积第一电连接层和第二电连接层,其中所述第一电连接层包括用于形成所述像素电极的导电材料,并且所述第二电连接层包含Al;
利用半透式掩模板进行曝光,保留将形成电连接件的区域的光致抗蚀剂,部分移除将形成像素电极的区域的光致抗蚀剂,并且全部移除其余区域的光致抗蚀剂;
干法刻蚀以移除所述其余区域的所述第二电连接层,并且进一步刻蚀以移除所述其余区域的所述第一电连接层;
灰化光致抗蚀剂,以完全移除将形成像素电极的区域的光致抗蚀剂并且减薄将形成电连接件的区域的光致抗蚀剂;
对所述第一电连接层退火;
湿法刻蚀以移除将形成像素电极的区域的所述第二电连接层,从而形成由所述第一电连接层构成的像素电极;以及
剥离将形成电连接件的区域的光致抗蚀剂,以形成由所述第一电连接层和所述第二电连接层构成的电连接件。
在优选实施例中,沉积所述第二电连接层的步骤可以包括沉积金属单层或金属叠层。
根据本公开的显示面板、显示装置以及阵列基板的制作方法具有与上文所述的阵列基板相同或相似的益处,此处不再赘述。
根据本公开,通过将至少部分的第一数据线和相邻的第二数据线设置在不同层上。藉此,可以有效地防止DDS,从而提高产品良率;可以显著地消除并排设置的双数据线之间的串扰,从而改善产品显示质量;并且可以实现双数据线之间的小间距设计,提高阵列基板的开口率和布线密度。例如,将第一数据线的一些节段与薄膜晶体管的栅电极同层设置,并且将与这些节段并排设置的第二数据线的相应部分与薄膜晶体管的源/漏电极同层设置,使得第一数据线的这些节段和第二数据线的相应部分设置在不同层上,由此实现第一数据线和第二数据线至少部分错层设置,进而防止并排设置的双数据线之间的短路和串扰。本公开的技术方案不会增加已有制作工艺中的图案化工艺,因而不会导致成本增加。
附图说明
图1为已有显示面板的阵列基板的示意性俯视图;
图2为根据本公开第一实施例的阵列基板的示意性俯视图;
图3a和图3b分别为根据本公开第一实施例的阵列基板的示意性剖面图,其中图3a为该阵列基板的沿图2的A-B线的示意性剖面图,图3b为该阵列基板的沿图2的C-D线的示意性剖面图;
图4为根据本公开第二实施例的阵列基板的示意性俯视图;
图5a和图5b分别为根据本公开第二实施例的阵列基板的示意性剖面图,其中图5a为该阵列基板的沿图4的A-B线的示意性剖面图,以及图5b为该阵列基板的沿图4的C-D线的示意性剖面图;
图6为根据本公开第三实施例的阵列基板的示意性俯视图;
图7a、图7b、图7c和图7d分别为根据本公开第三实施例的阵列基板的示意性剖面图,其中图7a为该阵列基板的沿图6的A-B线的示意性剖面图,图7b为该阵列基板的沿图6的G-H线的示意性剖面图,图7c为该阵列基板的沿图6的C-D线的示意性剖面图,以及图7d为该阵列基板的沿图6的E-F线的示意性剖面图;
图8a、图8b、图8c和图8d为根据本公开第四实施例的阵列基板在各制作步骤的示意性剖面图;
图9a、图9b、图9c、图9d和图9e为根据本公开第五实施例的阵列基板在各制作步骤的示意性剖面图;
图10a、图10b、图10c、图10d、图10e、图10f和图10g为根据本公开第六实施例的阵列基板在各制作步骤的示意性剖面图;以及
图11a、图11b和图11c为根据本公开第七实施例的阵列基板在各制作步骤的示意性剖面图。
具体实施方式
下面结合附图,对本公开的阵列基板、显示面板、显示装置以及阵列基板的制作方法的具体实施方式进行详细地说明。本公开的附图示意性地绘示出与发明点有关的结构、部分和/或步骤,而没有绘示或者仅仅部分地绘示与发明点无关的结构、部分和/或步骤。
附图中示出的部件标注如下:
1'阵列基板;20'栅线;30'亚像素单元;40'薄膜晶体管;40a'栅电极;40b'源电极;40c'漏电极;50'像素电极;61'第一数据线;62'第二数据线;1、2、3阵列基板;20栅线;30亚像素单元;40薄膜晶体管;40a栅电极;40b源电极;40c漏电极;42栅极绝缘层;44钝化层;50像素电极;61第一数据线;62第二数据线;611、613第一数据线的第一节段;612、614第一数据线的第二节段;621第二数据线的第一节段;622第二数据线的第二节段;701第一过孔;702第二过孔;703第三过孔;704第四过孔;705第五过孔;706第六过孔;707第七过孔;801第一电连接件;802第二电连接件;803第三电连接件;8021第一电连接层;8022第二电连接层;90、92光致抗蚀剂;91、93掩模板;911、931透光区域、912、933不透光区域;932部分透光区域。
第一实施例
在下文中结合图2、图3a和图3b描述根据本公开第一实施例的阵列基板1。图2为根据第一实施例的阵列基板1的示意性俯视图,图3a为阵列基板1的沿图2的A-B线的示意性剖面图,以及图3b为阵列基板1的沿图2的C-D线的示意性剖面图。
显示面板的阵列基板1包括在衬底基板10上相互绝缘并且交叉以限定多个亚像素单元30的栅线20和数据线。每个亚像素单元30内形成有薄膜晶体管40和像素电极50。薄膜晶体管40包括栅电极40a、源电极40b和漏电极40c。数据线包括并排设置在每两列相邻亚像素单元50之间的第一数据线61和第二数据线62。在每两列相邻亚像素单元30中,奇数行亚像素单元30连接第一数据线61,且偶数行亚像素单元连接第二数据线62。
如图2所示,第一数据线61包括交替设置的多个第一节段611和第二节段612。第一节段611在两个端部分别设置有第一过孔701,并且第二节段612在两个端部分别设置有第二过孔702。第一电连接件801通过第一过孔701和第二过孔702将第一数据线61的每个第一节段611和毗邻的第二节段612相互电连接。薄膜晶体管40的源电极40b上方还设置有第三过孔703。第一电连接件801通过第三过孔703将第一数据线61的第一节段611和第二节段612同时电连接到薄膜晶体管40的源电极40b,由此形成完整的第一数据线61。第二数据线62与薄膜晶体管40的源电极40b和漏电极40c同层设置,并且电连接到源电极40b。
参考图3a和图3b,更详细描述第一数据线61和第二数据线62。图3a为阵列基板1的沿图2的A-B线的示意性剖面图。该A-B线以一个亚像素单元30的像素电极50上的A点为起点,延伸经过第一数据线61的第一节段611的一部分、第一电连接件801和第一数据线61的第二节段612的一部分,并且以同一列上相邻的另一亚像素单元30的像素电极50上的B点为终点。图3b为阵列基板1的沿图2的C-D线的示意性剖面图。该C-D线以一个亚像素单元30的像素电极50上的C点为起点,在与数据线垂直的方向上延伸经过第二数据线62和第一数据线61的第二节段612,并且以同一行上相邻的另一亚像素单元30的像素电极50上的D点为终点。
如图3a所示,第一数据线61的第一节段611和第二节段612、栅电极40a(未示于图3a)以及栅线20设置在衬底基板10上。第一数据线61的第一节段611在两个端部设置有第一过孔701,并且第一过孔701贯穿薄膜晶体管40的栅极绝缘层42和钝化层44。第一数据线61的第二节段612在两个端部设置有第二过孔702,并且第二过孔702贯穿薄膜晶体管40的栅极绝缘层42和钝化层44。第三过孔703设置在薄膜晶体管40的源电极40b上方并且贯穿钝化层44。第一电连接件801与像素电极同层设置,且设置在钝化层44上,并且通过第一过孔701、第二过孔702和第三过孔703将第一节段611、毗邻的第二节段612以及源电极40b相互电连接,由此形成完整的第一数据线61。
如图3b所示,第一数据线61的第二节段612设置在栅极绝缘层42下并且与栅电极40a(未示于图3b)同层设置,而第二数据线62设置在栅极绝缘层42上并且与源电极40b和漏电极40c(未示于图3b)同层设置。因此,第一数据线61的第二节段612与第二数据线62错层设置。此外,由图3a可知,第一数据线61的第一节段611也与第二数据线62错层设置。
因此,在第一实施例中,第一数据线61的各个第一节段611和第二节段612都与第二数据线62错层设置,由此可以有效地解决DDS问题。即使在第一数据线61和第二数据线62之间的间距较小的情况下,如此设计的第一数据线和第二数据线可以有效地解决DDS问题,使得产品的良率不受负面影响。
如本领域中所知,薄膜晶体管40中钝化层44上方还可以设置有诸如平坦化层的电介质层(未图示)。这种情况下,第一过孔701、第二过孔702和第三过孔703相应地还贯穿该平坦化层。
第二实施例
在下文中结合图4、图5a和图5b描述根据本公开第二实施例的阵列基板2。图4为根据第二实施例的阵列基板2的示意性俯视图,图5a为阵列基板2的沿图4的A-B线的示意性剖面图,以及图5b为阵列基板2的沿图4的C-D线的示意性剖面图。
第二实施例与第一实施例不同之处在于,第一数据线的第一节段与薄膜晶体管的源/漏电极同层设置,而不是如第一实施例那样与薄膜晶体管的栅电极同层设置。
如图4所示,第一数据线61包括交替设置的多个第一节段613和第二节段614。第一节段613在两个端部分别设置有第四过孔704,并且第二节段614在两个端部分别设置有第五过孔705。第二电连接件802与像素电极同层设置,所述第二电连接件802通过第四过孔704和第五过孔705将第一数据线61的每个第一节段613和毗邻的第二节段614相互电连接,由此形成完整的第一数据线61。由于第一节段613与薄膜晶体管40的源电极40b和漏电极40c同层设置,因此此处可以省略第一实施例中设置在源电极40b上方的第三过孔703。第二数据线62与薄膜晶体管40的源电极40b和漏电极40c同层设置,并且电连接到源电极40b。
参考图5a和图5b以更详细描述第一数据线61和第二数据线62。
如图5a所示,第一数据线61的第二节段614、栅电极40a(未示于图5a)以及栅线20设置在衬底基板10上。第一数据线61的第一节段613以及薄膜晶体管40的源电极40b和漏电极40c(未示于图5a)设置在栅极绝缘层42上。第一数据线61的第一节段613在两个端部设置有第四过孔704,并且第四过孔704贯穿薄膜晶体管40的钝化层44。第一数据线61的第二节段614在两个端部设置有第五过孔705,并且第五过孔705贯穿薄膜晶体管40的栅极绝缘层42和钝化层44。第二电连接件802设置在钝化层44上,并且通过第四过孔704和第五过孔705将第一节段613和毗邻的第二节段614相互电连接,由此形成完整的第一数据线61。
如图5b所示,第一数据线61的第二节段614设置在栅极绝缘层42下并且与栅电极40a(未示于图5b)同层设置,而第二数据线62设置在栅极绝缘层42上并且与源电极40b和漏电极40c(未示于图5b)同层设置。因此,第一数据线61的第二节段614与第二数据线62错层设置。
因此,在第二实施例中,第一数据线61的第二节段614与第二数据线62错层设置,由此可以有效地解决DDS问题。
第三实施例
在下文中结合图6、图7a、图7b、图7c和图7d描述根据本公开第三实施例的阵列基板3。图6为根据第三实施例的阵列基板3的示意性俯视图,图7a为阵列基板3的沿图6的A-B线的示意性剖面图,图7b为阵列基板3的沿图6的G-H线的示意性剖面图,图7c为阵列基板3的沿图6的C-D线的示意性剖面图,以及图7d为阵列基板3的沿图6的E-F线的示意性剖面图。
第三实施例与第二实施例不同之处在于,第二数据线包括交错设置的节段,每个节段与第一数据线的相应节段错层设置。
如图6所示,第一数据线61包括交替设置的多个第一节段613和第二节段614。第一节段613在两个端部分别设置有第四过孔704,并且第二节段614在两个端部分别设置有第五过孔705。第二电连接件802与像素电极同层设置,所述第二电连接件802通过第四过孔704和第五过孔705将第一数据线61的每个第一节段613和毗邻的第二节段614相互电连接,由此形成完整的第一数据线61。
如图6所示,第二数据线62包括交替设置的多个第一节段621和第二节段622。第一节段621在两个端部分别设置有第六过孔706,并且第二节段622在两个端部分别设置有第七过孔707。第三电连接件803与像素电极同层设置,所述第三电连接件803通过第六过孔706和第七过孔707将第二数据线62的每个第一节段621和毗邻的第二节段622相互电连接,由此形成完整的第二数据线62。
参考图7a、图7b、图7c和图7d以更详细描述第一数据线61和第二数据线62。
如图7a所示,第一数据线61的第二节段614、栅电极40a(未示于图7a)以及栅线20设置在衬底基板10上。第一数据线61的第一节段613以及薄膜晶体管40的源电极40b和漏电极40c(未示于图7a)设置在栅极绝缘层42上。第四过孔704贯穿钝化层44,并且第五过孔705贯穿栅极绝缘层42和钝化层44。第二电连接件802设置在钝化层44上,并且通过第四过孔704和第五过孔705将第一节段613和毗邻的第二节段614相互电连接,由此形成完整的第一数据线61。
图7b为阵列基板3的沿图6的G-H线的示意性剖面图。该G-H线以一个亚像素单元30的像素电极50上的G点为起点,延伸经过第二数据线62的第二节段622的一部分、第三电连接件803和第二数据线62的第一节段621的一部分,并且以同一列上相邻的另一亚像素单元30的像素电极50上的H点为终点。如图7b所示,第二数据线62的第一节段621、栅电极40a(未示于图7b)以及栅线20设置在衬底基板10上。第二数据线62的第二节段622以及薄膜晶体管40的源电极40b和漏电极40c(未示于图7b)设置在栅极绝缘层42上。第七过孔707贯穿钝化层44,并且第六过孔706贯穿栅极绝缘层42和钝化层44。第三电连接件803设置在钝化层44上,并且通过第六过孔706和第七过孔707将第一节段621和毗邻的第二节段622相互电连接,由此形成完整的第二数据线62。
如图7c所示,第一数据线61的第二节段614设置在栅极绝缘层42下并且与栅电极40a(未示于图7c)同层设置,而第二数据线62的第二节段622设置在栅极绝缘层42上并且与源电极40b和漏电极40c(未示于图7c)同层设置。因此,第一数据线61的第二节段614与第二数据线62的第二节段622错层设置。
图7d为阵列基板3的沿图6的E-F线的示意性剖面图。该E-F线以一个亚像素单元30的像素电极50上的E点为起点,在与数据线垂直的方向上延伸经过第二数据线62的第一节段612和第一数据线61的第一节段613,并且以同一行上相邻的另一亚像素单元30的像素电极50上的F点为终点。如图7d所示,第二数据线62的第一节段621设置在栅极绝缘层42下并且与栅电极40a(未示于图7d)同层设置,而第一数据线61的第一节段613设置在栅极绝缘层42上并且与源电极40b和漏电极40c(未示于图7d)同层设置。因此,第一数据线61的第一节段613与第二数据线62的第一节段621错层设置。
因此,在第三实施例中,第一数据线61的第一节段613与第二数据线62的第一节段621错层设置,并且第一数据线61的第二节段614与第二数据线62的第二节段622错层设置。即,第一数据线61和第二数据线62的任何两个并排设置的节段错层设置,由此可以有效地解决DDS问题。即使在第一数据线61和第二数据线62之间的间距较小的情况下,如此设计的第一数据线和第二数据线可以有效地解决DDS问题,使得产品的良率不受负面影响。其中,第一电连接件801、第二电连接件802和第三电连接件803不限于与像素电极同层设置,还可以与源漏极金属同层设置。
第四实施例
在下文中结合图8a、图8b、图8c和图8d描述根据本公开第四实施例的阵列基板的制作方法。图8a-8d为根据第四实施例的阵列基板在各制作步骤的示意性剖面图。
具体而言,以图6、图7a-7d所示第三实施例中的阵列基板3为例,描述本公开的阵列基板的制作方法。应指出,图8a-8d的各剖面图对应于图6中沿A-B线的结构。即,图8a-8d仅仅示出第一数据线61的各制作步骤。
首先,通过第一图案化工艺,在衬底基板10上形成包括薄膜晶体管40的栅电极40a和栅线20、第一数据线61的第二节段614(图8a)以及第二数据线62的第一节段621(图7d)的图形。
接着,在完成前述步骤的衬底基板10上沉积栅极绝缘层42,通过第二图案化工艺形成包括薄膜晶体管40的源电极40b和漏电极40c、第一数据线61的第一节段613(图8b)以及第二数据线62的第二节段622的图形(图7c)。
接着,在完成前述步骤的衬底基板10上沉积钝化层44,通过第三图案化工艺形成包括第四过孔704和第五过孔705(图8c和图7a)以及第六过孔706和第七过孔707(图7b)的图形。第四过孔704设置在第一数据线61的第一节段613的两个端部,并且贯穿钝化层44以露出第一节段613的一部分。第五过孔705设置在第一数据线61的第二节段614的两个端部,并且贯穿栅极绝缘层42和钝化层44以露出第二节段614的一部分。第六过孔706设置在第二数据线62的第一节段621的两个端部,并且贯穿栅极绝缘层42和钝化层44以露出第一节段621的一部分。第七过孔707设置在第二数据线62的第二节段622的两个端部,并且贯穿钝化层44以露出第二节段622的一部分。
最后,在完成前述步骤的衬底基板10上,通过第四图案化工艺,形成包括第二电连接件802(图8d)和第三电连接件803(图7b)的图形。第二电连接件802通过第四过孔704和第五过孔705将第一数据线61的每个第一节段613和毗邻的第二节段614相互电连接,由此形成完整的第一数据线61。第三电连接件803通过第六过孔706和第七过孔707将第二数据线62的每个第一节段621和毗邻的第二节段622相互电连接,由此形成完整的第二数据线62。
通过上述步骤,第一数据线61和第二数据线62的制作完成,得到图6、图7a-7d的阵列基板3。
在优选实施方式中,如图8d所示,在第四图案化工艺中,在形成第二电连接件802和第三电连接件803时,同时形成各亚像素单元30中的像素电极50的图形。
在下文中,描述图2、图3a-3b所示第一实施例中的阵列基板1的制作方法。
首先,通过第一图案化工艺,在衬底基板10上形成包括薄膜晶体管40的栅电极40a和栅线20、第一数据线61的第一节段611以及第一数据线61的第二节段612的图形(图3a)。
接着,在完成前述步骤的衬底基板10上沉积栅极绝缘层42,通过第二图案化工艺形成包括薄膜晶体管40的源电极40b和漏电极40c以及第二数据线62的图形(图3b)。
接着,在完成前述步骤的衬底基板10上沉积钝化层44,通过第三图案化工艺形成包括第一过孔701、第二过孔703和第三过孔703的图形(图3a)。第一过孔701设置在第一数据线61的第一节段611的两个端部,并且贯穿栅极绝缘层42和钝化层44以露出第一节段611的一部分。第二过孔702设置在第一数据线61的第二节段612的两个端部,并且贯穿栅极绝缘层42和钝化层44以露出第一节段612的一部分。第三过孔703设置在薄膜晶体管40的源电极40b上方,并且贯穿钝化层44以露出源电极40b的一部分。
最后,在完成前述步骤的衬底基板10上,通过第四图案化工艺,形成包括第一电连接件801的图形(图3a)。第一电连接件801通过第一过孔701、第二过孔702和第三过孔703将第一节段611、毗邻的第二节段612以及源电极40b相互电连接,由此形成完整的第一数据线61。
通过上述步骤,第一数据线61和第二数据线62的制作完成,得到图2、图3a-3b的阵列基板1。
在下文中,描述图4、图5a-5b所示第一实施例中的阵列基板2的制作方法。
首先,通过第一图案化工艺,在衬底基板10上形成包括薄膜晶体管40的栅电极40a和栅线20以及第一数据线61的第二节段614的图形(图5a)。
接着,在完成前述步骤的衬底基板10上沉积栅极绝缘层42,通过第二图案化工艺形成包括薄膜晶体管40的源电极40b和漏电极40c、第一数据线61的第一节段613以及第二数据线62的图形(图5b)。
接着,在完成前述步骤的衬底基板10上沉积钝化层44,通过第三图案化工艺形成包括第四过孔704和第五过孔705的图形(图5a)。第四过孔704设置在第一数据线61的第一节段613的两个端部,并且贯穿钝化层44以露出第一节段613的一部分。第五过孔705设置在第一数据线61的第二节段614的两个端部,并且贯穿栅极绝缘层42和钝化层44以露出第一节段614的一部分。
最后,在完成前述步骤的衬底基板10上,通过第四图案化工艺,形成包括第二电连接件802的图形(图5a)。第二电连接件802通过第四过孔704和第五过孔705将第一数据线61的第一节段613以及毗邻的第二节段614相互电连接,由此形成完整的第一数据线61。
通过上述步骤,第一数据线61和第二数据线62的制作完成,得到图4、图5a-5b的阵列基板2。
第五实施例
在下文中结合图9a-9e描述根据本公开第五实施例的阵列基板的制作方法。图9a-9e为根据第五实施例的阵列基板在各制作步骤的示意性剖面图。
具体而言,在第五实施例中详细描述图8d所示的第四图案化工艺。在该第四图案化工艺中,形成包括电连接件和每个亚像素单元的所述像素电极的图形,并且电连接件和像素电极由相同材料构成。例如,以图6和图7a所示的实施例为例,描述在第四图案化工艺中形成第二电连接件802和像素电极50的步骤。
首先,如图9a所示,在图8c所示的完成第三图案化工艺的衬底基板10上,沉积第一电连接层8021。第一电连接层8021可以由用于形成像素电极50的导电材料形成。优选地,该导电材料可以为ITO。该导电材料还可以是诸如IZO(氧化铟锌)、IGZO(氧化铟镓锌)、InGaSnO(氧化铟镓锡)的其它透明导电氧化物。当然,像素电极50也可以由其它合适的导电材料形成。
接着,如图9b所示,在衬底基板10上涂布光致抗蚀剂90。采用掩模板91进行曝光工艺。掩模板91包括透光区域911和不透光区域912。不透光区域912对应于衬底基板10上将形成像素电极50和第二电连接件802的区域,而透光区域911对应于衬底基板10上的其余区域。在曝光之后,将形成像素电极50和第二电连接件802的区域的光致抗蚀剂90保留,并且所述其余区域的光致抗蚀剂90移除以露出第一电连接层8021,如图9c所示。
接着,如图9d所示,在所述其余区域,通过刻蚀移除第一电连接层8021。
最后,如图9e所示,剥离将形成像素电极50和第二电连接件802的区域的光致抗蚀剂90,从而形成第二电连接件802和像素电极50。
通过上述步骤,形成了由第一电连接层8021构成的第二电连接件802和像素电极50。该第一电连接层8021由ITO形成。
根据第五实施例,在形成像素电极50的图案化工艺中,同时形成第二电连接件802。藉此,将不会增加已有制作工艺中的图案化工艺,因而不会导致成本增加。
第六实施例
在下文中结合图10a、图10b、图10c、图10d、图10e、图10f和图10g描述根据本公开第六实施例的阵列基板的制作方法。图10a-10g为根据第六实施例的阵列基板在各制作步骤的示意性剖面图。
第六实施例与第五实施例不同之处在于,除了与像素电极相同的材料之外,电连接件还包括金属层。即,电连接件包括第一电连接层和第二电连接层的叠层,其中第一电连接层为ITO,并且第二电连接层为金属。仍然以图6和图7a所示的实施例为例,描述在第四图案化工艺中形成第二电连接件802和像素电极50的步骤。
首先,如图10a所示,在图8c所示的完成第三图案化工艺的衬底基板10上,依次沉积第一电连接层8021和第二电连接层8022。第一电连接层8021可以由用于形成像素电极50的导电材料形成。优选地,该导电材料可以为ITO(铟锡氧化物)。第二电连接层8022可以包括金属。
如图10b所示,在衬底基板10上涂布光致抗蚀剂92。采用掩模板93进行曝光工艺。掩模板93为半透式掩模板,例如半色调掩模板(half-tonemask)和灰色调掩模(gray-tonemask)。掩模板93包括透光区域931、部分透光区域932和不透光区域933。不透光区域933对应于衬底基板10上将形成第二电连接件802的区域,部分透光区域932对应于衬底基板10上将形成像素电极50的区域,而透光区域931对应于衬底基板10上的其余区域。
如图10c所示,在曝光之后,将形成第二电连接件802的区域的光致抗蚀剂92完全保留,将形成像素电极50的区域的光致抗蚀剂92部分保留,并且所述其余区域的光致抗蚀剂92完全移除。在所述其余区域,由于光致抗蚀剂92被移除,第二电连接层8022露出。
如图10d所示,在所述其余区域,通过干法刻蚀移除第二电连接层8022从而露出第一电连接层8021,并且通过刻蚀移除第一电连接层8021。
如图10e所示,通过灰化(ashing)移除将形成像素电极50的区域的光致抗蚀剂92,从而露出第二电连接层8022。在该灰化过程中,将形成第二电连接件802的区域的光致抗蚀剂92被减薄。
如图10f所示,通过干法刻蚀移除将形成像素电极50的区域的第二电连接层8022,保留第一电连接层8021以形成像素电极50。
最后,如图10g所示,通过剥离将形成第二电连接件802的区域的光致抗蚀剂92,从而形成由第一电连接层8021和第二电连接层8022构成的第二电连接件802。
通过上述步骤,形成了由第一电连接层8021构成的像素电极50,并且形成了由第一电连接层8021和第二电连接层8022构成的第二电连接件802。该第一电连接层8021可以由ITO形成。该第二电连接层8022可以由金属形成,例如Mo、Cu、Mg、Ca、Cr、W、Ti、Ta等。
在第六实施例中,由于第二电连接件802由第一电连接层8021和第二电连接层8022的叠层构成,因此在曝光步骤中采用了诸如半色调掩模板和灰色调掩模的半透式掩模板。
在图10f的剖面图对应的步骤中,采用干法刻蚀移除将形成像素电极50的区域的第二电连接层8022。因此,此实施例的方法尤其适用于第二电连接件802的第二电连接层8022不含Al的情形。
第七实施例
在下文中结合图11a、图11b和图11c描述根据本公开第七实施例的阵列基板的制作方法。图11a-11c为根据第七实施例的阵列基板在各制作步骤的示意性剖面图。
第七实施例与第六实施例不同之处在于,第二电连接件802的第二电连接层8022包含Al。仍然以图6和图7a所示的实施例为例,描述在第四图案化工艺中形成第二电连接件802和像素电极50的步骤。
在第七实施例中,由于第二电连接层8022包含金属Al,因此在图10f的剖面图所对应的步骤中,优选采用湿法刻蚀移除将形成像素电极50的区域的第二电连接层8022。也就是说,第七实施例与第六实施例不同之处在于移除将形成像素电极50的区域的含Al的第二电连接层8022的步骤。
如图11a的空心箭头所示,对图10e所示的衬底基板10中的第一电连接层8021进行退火,提高例如ITO的导电材料的结晶品质,从而提高其刻蚀耐受性。
如图11b所示,通过湿法刻蚀移除将形成像素电极50的区域的第二电连接层8022。在该湿法刻蚀过程中,第一电连接层8021的ITO由于提前进行退火处理而耐受湿法刻蚀中所采用的刻蚀液的腐蚀。这有利于保证后续形成的像素电极50的性能。
最后,如图11c所示,通过剥离将形成第二电连接件802的区域的光致抗蚀剂92,从而形成由第一电连接层8021和第二电连接层8022构成的第二电连接件802。
通过上述步骤,形成了由第一电连接层8021构成的像素电极50,并且形成了由第一电连接层8021和第二电连接层8022构成的第二电连接件802。该第一电连接层8021可以由ITO形成。该第二电连接层8022包含Al。
备选地,当第二电连接层8022包含Al时,可以不提前对第一电连接层8021进行退火处理,而是通过选择适当的刻蚀液和刻蚀时间,尽可能减小刻蚀液对第一电连接层8021的ITO的不良影响。
如图11a-11c所示,第二电连接层8022优选地包括金属叠层。也就是说,第二电连接层8022可以包括低电阻率的金属单层或叠层,从而提高第二电连接件802的导电性。藉此,有利于实现第一数据线61的第一节段613和第二节段614之间的良好电连接。例如,第二电连接层8022可以包括Mo单层,或者包括Mo/Al/Mo叠层。备选地,第二电连接层可以包括两层、四层或更多层的金属。
在上述的第五实施例、第六实施例和第七实施例中,以第二电连接件802为例描述本公开的电连接件。应指出,上文的描述同样适用于第一电连接件801和第三电连接件803。
第八实施例
基于同一发明构思,本公开第八实施例提供了一种显示面板。该显示面板包括本公开上述实施例中所描述的阵列基板。该显示面板还包括其它必不可少的组成部分,但是这些均为本领域普通技术人员应所知晓,故在此不做赘述,并且这些也不应作为对本公开的限制。
第八实施例还提供了一种显示装置。该显示装置包括上文所述的显示面板。该显示装置可以是任何具有显示功能的产品或部件,例如手机、平板电脑、电视机、显示器、笔记本电脑、数码相框和导航仪。
仅仅是出于图示和说明的目的而给出对本公开实施例的前述描述。它们不是旨在穷举或者限制本公开内容。因此,本领域技术人员将容易想到许多调整和变型。例如,在上述实施例中,第二数据线的一部分与源/漏电极同层设置,与其并排设置的第一数据线的相应部分与栅电极同层设置,由此实现第一数据线和第二数据线至少部分错层设置,从而减轻或消除DDS。然而本公开对错层设置的第一数据线和第二数据线部分所在层不做限定。例如,除了上文所述的源/漏电极所在层以及栅电极所在层之外,第一数据线的相应部分也可以设置在阵列基板中的其它导电层,并且该导电层可以是阵列基板中已有的导电层,也可以是有意增加的额外导电层。此外,在上述实施例中,数据线各节段的过孔靠近薄膜晶体管的栅线设置,电连接件跨过栅线使相互毗邻的节段相互电连接以形成完整的第一数据线和/或第二数据线。然而本公开对电连接件的位置以及各节段的过孔的位置不做限定。例如,第一数据线和/或第二数据线的节段可以跨过栅线设置并且电连接件可以设置在相邻两条栅线之间,只要各节段通过电连接件相互电连接以形成完整数据线即可。简而言之,本公开的保护范围由所附权利要求定义。

Claims (24)

1.一种阵列基板,包括在衬底基板上相互绝缘并且交叉以限定多个亚像素单元的栅线和数据线,每个亚像素单元内形成有薄膜晶体管和像素电极,所述数据线包括并排设置在每两列相邻亚像素单元之间的第一数据线和第二数据线,其中在每两列相邻亚像素单元中,奇数行亚像素单元连接第一数据线,且偶数行亚像素单元连接第二数据线,其特征在于,在每两个列相邻亚像素单元之间,至少部分的所述第一数据线和相邻的所述第二数据线不同层设置。
2.根据权利要求1所述的阵列基板,其特征在于,
所述第一数据线包括交替设置的多个第一节段和第二节段,每个所述第一节段和每个所述第二节段与所述薄膜晶体管的栅电极同层设置,并且每个所述第一节段和毗邻的第二节段通过第一电连接件相互电连接;以及
所述第二数据线与所述薄膜晶体管的源/漏电极同层设置。
3.根据权利要求2所述的阵列基板,其特征在于,
所述第一数据线的每个所述第一节段在其沿所述第一数据线的延伸方向的两个端部设置有贯穿所述薄膜晶体管的栅极绝缘层和钝化层的第一过孔;
所述第一数据线的每个所述第二节段在其沿所述第一数据线的延伸方向的两个端部设置有贯穿所述栅极绝缘层和所述钝化层的第二过孔;
所述薄膜晶体管的源/漏电极上方设置有贯穿所述钝化层的第三过孔;以及
所述第一电连接件通过所述第一过孔、所述第二过孔和所述第三过孔,电连接所述源/漏电极、所述第一数据线的每个第一节段以及与所述第一节段毗邻的第二节段。
4.根据权利要求2或3所述的阵列基板,其特征在于,
所述第一电连接件与每个亚像素单元的所述像素电极同层设置。
5.根据权利要求1所述的阵列基板,其特征在于,
所述第一数据线包括交替设置的多个第一节段和第二节段,所述第一节段与所述薄膜晶体管的源/漏电极同层设置,所述第二节段与所述薄膜晶体管的栅电极同层设置,并且每个所述第一节段和毗邻的第二节段通过第二电连接件相互电连接。
6.根据权利要求5所述的阵列基板,其特征在于,
所述第二数据线与所述薄膜晶体管的源/漏电极同层设置。
7.根据权利要求6所述的阵列基板,其特征在于,
所述第一数据线的每个所述第一节段在其沿所述第一数据线的延伸方向的两个端部设置有贯穿所述薄膜晶体管的钝化层的第四过孔;
所述第一数据线的每个所述第二节段在其沿所述第一数据线的延伸方向的两个端部设置有贯穿所述栅极绝缘层和所述钝化层的第五过孔;以及
所述第二电连接件通过所述第四过孔和所述第五过孔,电连接所述第一数据线的每个所述第一节段和与所述第一节段毗邻的第二节段。
8.根据权利要求5-7中任意一项所述的阵列基板,其特征在于,
所述第二电连接件与每个亚像素单元的所述像素电极同层设置。
9.根据权利要求6所述的阵列基板,其特征在于,
所述第二数据线包括交替设置的多个第一节段和第二节段;
所述第二数据线的所述第一节段与所述第一数据线的所述第一节段并排设置,并且与所述薄膜晶体管的栅电极同层设置;
所述第二数据线的所述第二节段与所述第一数据线的所述第二节段并排设置,并且与所述薄膜晶体管的源/漏电极同层设置;以及
所述第二数据线的所述第一节段和第二节段通过第三电连接件相互电连接。
10.根据权利要求9所述的阵列基板,其特征在于,
所述第二数据线的每个所述第一节段在其沿所述第二数据线的延伸方向的两个端部设置有贯穿所述薄膜晶体管的栅极绝缘层和钝化层的第六过孔;
所述第二数据线的每个所述第二节段在其沿所述第二数据线的延伸方向的两个端部设置有贯穿所述钝化层的第七过孔;以及
所述第三电连接件通过所述第六过孔和所述第七过孔,电连接所述第二数据线的每个所述第一节段和与所述第一节段毗邻的第二节段。
11.根据权利要求9或10所述的阵列基板,其特征在于,
所述第三电连接件与每个亚像素单元的所述像素电极同层设置。
12.一种显示面板,包括如权利要求1-11中任意一项所述的阵列基板。
13.一种显示装置,包括如权利要求12所述的显示面板。
14.一种阵列基板的制作方法,所述阵列基板包括在衬底基板上相互绝缘并且交叉以限定多个亚像素单元的栅线和数据线,每个亚像素单元内形成有薄膜晶体管和像素电极,所述数据线包括并排设置在每两列相邻亚像素单元之间的第一数据线和第二数据线,其中在每两列相邻亚像素单元中,奇数行亚像素单元连接第一数据线,且偶数行亚像素单元连接第二数据线,其特征在于,所述方法包括下述步骤:
通过第一图案化工艺,在衬底基板上形成包括所述薄膜晶体管的栅电极和栅线以及所述第一数据线的第二节段的图形;
通过第二图案化工艺形成包括所述薄膜晶体管的源/漏电极和所述第二数据线的第二节段的图形,其中所述第二数据线的所述第二节段与所述第一数据线的所述第二节段并排设置;
通过第三图案化工艺形成包括所述第一数据线的所述第二节段和所述第二数据线的所述第二节段上方的过孔的图形;以及
通过第四图案化工艺形成包括电连接件的图形,其中电连接件将所述第一数据线的所述第二节段电连接到毗邻的所述第一数据线的第一节段。
15.根据权利要求14所述的方法,其特征在于,
在所述第一图案化工艺中,形成包括所述薄膜晶体管的所述栅电极和所述栅线、所述第一数据线的所述第二节段以及所述第一数据线的所述第一节段的图形;以及
在所述第二图案化工艺中,形成包括所述薄膜晶体管的所述源/漏电极以及连续第二数据线的图形。
16.根据权利要求15所述的方法,其特征在于,
在所述第三图案化工艺中,形成包括第一过孔、第二过孔和第三过孔的图形,其中所述第一过孔设置在所述第一数据线的每个所述第一节段在其沿所述第一数据线的延伸方向的两个端部并且贯穿所述薄膜晶体管的栅极绝缘层和钝化层,所述第二过孔设置在所述第一数据线的每个所述第二节段在其沿所述第一数据线的延伸方向的两个端部并且贯穿所述栅极绝缘层和所述钝化层,并且所述第三过孔设置在所述薄膜晶体管的源/漏电极上方并且贯穿所述钝化层;以及
在所述第四图案化工艺中,形成包括第一电连接件的图形,其中所述第一电连接件通过所述第一过孔、所述第二过孔以及所述第三过孔,电连接所述源/漏电极、所述第一数据线的每个第一节段以及与所述第一节段毗邻的第二节段。
17.根据权利要求14所述的方法,其特征在于,
在所述第二图案化工艺中,形成包括所述薄膜晶体管的所述源/漏电极、所述第二数据线的所述第二节段以及所述第一数据线的第一节段的图形。
18.根据权利要求17所述的方法,其特征在于,
在所述第二图案化工艺中,形成包括所述薄膜晶体管的所述源/漏电极、连续第二数据线以及所述第一数据线的所述第一节段的图形。
19.根据权利要求18所述的方法,其特征在于,
在所述第三图案化工艺中,形成包括第四过孔和第五过孔的图形,其中所述第四过孔设置在所述第一数据线的每个所述第一节段在其沿所述第一数据线的延伸方向的两个端部并且贯穿所述薄膜晶体管的钝化层,并且所述第五过孔设置在所述第一数据线的每个所述第二节段在其沿所述第一数据线的延伸方向的两个端部并且贯穿所述栅极绝缘层和所述钝化层;以及
在所述第四图案化工艺中,形成包括第二电连接件的图形,其中所述第二电连接件通过所述第四过孔和所述第五过孔,电连接所述第一数据线的每个所述第一节段和与所述第一节段毗邻的第二节段。
20.根据权利要求17所述的方法,其特征在于,
在所述第一图案化工艺中,形成包括所述薄膜晶体管的所述栅电极和所述栅线、所述第一数据线的所述第二节段以及所述第二数据的第一节段的图形。
21.根据权利要求20所述的方法,其特征在于,
在所述第三图案化工艺中,形成包括第六过孔和第七过孔的图形,其中所述第六过孔设置在所述第二数据线的每个所述第一节段在其沿所述第二数据线的延伸方向的两个端部并且贯穿所述薄膜晶体管的栅极绝缘层和钝化层,并且所述第七过孔设置在所述第二数据线的每个所述第二节段在其沿所述第二数据线的延伸方向的两个端部并且贯穿所述钝化层;以及
在所述第四图案化工艺中,形成包括第三电连接件的图形,其中所述第三电连接件通过所述第六过孔和所述第七过孔,电连接所述第二数据线的每个所述第一节段和与所述第一节段毗邻的第二节段。
22.根据权利要求14所述的方法,其特征在于,
在所述第四图案化工艺中,在完成所述第三图案化工艺的所述衬底基板上,沉积第一电连接层,其中所述第一电连接层包括用于形成所述像素电极的导电材料;
通过曝光,保留将形成像素电极和电连接件的区域的光致抗蚀剂并且移除其余区域的光致抗蚀剂;
移除所述其余区域的所述导电材料;以及
剥离将形成像素电极和电连接件的区域的光致抗蚀剂,以形成电连接件和所述像素电极。
23.根据权利要求14所述的方法,其特征在于,
通过所述第四图案化工艺形成包括电连接件的图形的步骤包括:
在完成所述第三图案化工艺的所述衬底基板上,依次沉积第一电连接层和第二电连接层,其中所述第一电连接层包括用于形成所述像素电极的导电材料,并且所述第二电连接层不包含Al;
利用半透式掩模板进行曝光,保留将形成电连接件的区域的光致抗蚀剂,部分移除将形成像素电极的区域的光致抗蚀剂,并且全部移除其余区域的光致抗蚀剂;
干法刻蚀以移除所述其余区域的所述第二电连接层,并且进一步刻蚀以移除所述其余区域的所述第一电连接层;
灰化光致抗蚀剂,以完全移除将形成像素电极的区域的光致抗蚀剂并且减薄将形成电连接件的区域的光致抗蚀剂;
干法刻蚀以移除将形成像素电极的区域的所述第二电连接层,从而形成由所述第一电连接层构成的像素电极;以及
剥离将形成电连接件的区域的光致抗蚀剂,以形成由所述第一电连接层和所述第二电连接层构成的电连接件。
24.根据权利要求14所述的方法,其特征在于,
通过所述第四图案化工艺形成包括电连接件的图形的步骤包括:
在完成所述第三图案化工艺的所述衬底基板上,依次沉积第一电连接层和第二电连接层,其中所述第一电连接层包括用于形成所述像素电极的导电材料,并且所述第二电连接层包含Al;
利用半透式掩模板进行曝光,保留将形成电连接件的区域的光致抗蚀剂,部分移除将形成像素电极的区域的光致抗蚀剂,并且全部移除其余区域的光致抗蚀剂;
干法刻蚀以移除所述其余区域的所述第二电连接层,并且进一步刻蚀以移除所述其余区域的所述第一电连接层;
灰化光致抗蚀剂,以完全移除将形成像素电极的区域的光致抗蚀剂并且减薄将形成电连接件的区域的光致抗蚀剂;
对所述第一电连接层退火;
湿法刻蚀以移除将形成像素电极的区域的所述第二电连接层,从而形成由所述第一电连接层构成的像素电极;以及
剥离将形成电连接件的区域的光致抗蚀剂,以形成由所述第一电连接层和所述第二电连接层构成的电连接件。
CN201510588132.5A 2015-09-16 2015-09-16 阵列基板、显示面板、显示装置以及阵列基板的制作方法 Pending CN105068349A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201510588132.5A CN105068349A (zh) 2015-09-16 2015-09-16 阵列基板、显示面板、显示装置以及阵列基板的制作方法
PCT/CN2016/072672 WO2017045334A1 (zh) 2015-09-16 2016-01-29 阵列基板、显示面板、显示装置以及阵列基板的制作方法
US15/324,053 US10101626B2 (en) 2015-09-16 2016-01-29 Array substrate, display panel, display device, and method for fabricating array substrate

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510588132.5A CN105068349A (zh) 2015-09-16 2015-09-16 阵列基板、显示面板、显示装置以及阵列基板的制作方法

Publications (1)

Publication Number Publication Date
CN105068349A true CN105068349A (zh) 2015-11-18

Family

ID=54497749

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510588132.5A Pending CN105068349A (zh) 2015-09-16 2015-09-16 阵列基板、显示面板、显示装置以及阵列基板的制作方法

Country Status (3)

Country Link
US (1) US10101626B2 (zh)
CN (1) CN105068349A (zh)
WO (1) WO2017045334A1 (zh)

Cited By (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106054481A (zh) * 2016-08-08 2016-10-26 深圳市华星光电技术有限公司 像素结构、阵列基板及显示面板
WO2017045334A1 (zh) * 2015-09-16 2017-03-23 京东方科技集团股份有限公司 阵列基板、显示面板、显示装置以及阵列基板的制作方法
WO2017157244A1 (zh) * 2016-03-16 2017-09-21 昆山工研院新型平板显示技术中心有限公司 Oled显示面板以及oled显示面板的制造方法
WO2018120931A1 (zh) * 2016-12-30 2018-07-05 惠科股份有限公司 液晶显示装置及其面板、显示面板与系统电路的连接结构
CN108375856A (zh) * 2017-01-31 2018-08-07 株式会社半导体能源研究所 显示装置、显示模块及电子设备
CN108832009A (zh) * 2018-05-29 2018-11-16 深圳市华星光电半导体显示技术有限公司 一种喷墨打印amoled显示面板的制备方法
CN109785783A (zh) * 2017-11-15 2019-05-21 乐金显示有限公司 显示面板
CN110189624A (zh) * 2018-02-23 2019-08-30 群创光电股份有限公司 显示设备
CN111009185A (zh) * 2018-10-08 2020-04-14 元太科技工业股份有限公司 像素阵列
CN111627938A (zh) * 2020-06-29 2020-09-04 武汉华星光电技术有限公司 阵列基板与显示面板
WO2021139648A1 (zh) * 2020-01-08 2021-07-15 京东方科技集团股份有限公司 显示基板及其驱动方法和显示装置
CN113219734A (zh) * 2020-01-21 2021-08-06 松下液晶显示器株式会社 液晶显示面板
CN114815420A (zh) * 2022-04-06 2022-07-29 Tcl华星光电技术有限公司 液晶显示面板及显示装置
CN115171588A (zh) * 2022-07-28 2022-10-11 武汉天马微电子有限公司 显示面板和显示装置
US11637131B2 (en) 2020-06-29 2023-04-25 Wuhan China Star Optoelectronics Technology Co., Ltd. Array substrate and display panel

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN204964955U (zh) * 2015-07-28 2016-01-13 合肥鑫晟光电科技有限公司 电连接结构、阵列基板和显示装置
KR102576428B1 (ko) 2016-04-29 2023-09-08 삼성디스플레이 주식회사 어레이 기판, 이를 포함하는 액정 표시 장치 및 어레이 기판의 제조 방법

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101136427A (zh) * 2006-08-31 2008-03-05 三星Sdi株式会社 有机发光显示器
CN101609236A (zh) * 2009-07-15 2009-12-23 上海广电光电子有限公司 薄膜晶体管阵列基板制造方法
US20110221733A1 (en) * 2010-03-10 2011-09-15 Seiko Epson Corporation Electro-optic device and electronic device
CN103745970A (zh) * 2013-12-31 2014-04-23 合肥京东方光电科技有限公司 阵列基板及其制作方法、修复方法、显示装置
CN104699349A (zh) * 2015-04-01 2015-06-10 上海天马微电子有限公司 一种阵列基板及其制作方法、显示面板

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000235195A (ja) 1999-02-15 2000-08-29 Sharp Corp アクティブマトリクス基板、アクティブマトリクス基板を製造する方法、および液晶表示装置を製造する方法
KR20070002933A (ko) * 2005-06-30 2007-01-05 엘지.필립스 엘시디 주식회사 폴리 박막 트랜지스터 기판 및 그 제조 방법
TWI432860B (zh) * 2010-08-31 2014-04-01 Au Optronics Corp 畫素結構
KR102374749B1 (ko) * 2015-07-15 2022-03-17 엘지디스플레이 주식회사 저 저항 배선 구조를 갖는 초고밀도 박막 트랜지스터 기판 및 그 제조 방법
KR102357288B1 (ko) * 2015-07-31 2022-02-04 삼성디스플레이 주식회사 유기 발광 표시 장치
CN105068349A (zh) * 2015-09-16 2015-11-18 京东方科技集团股份有限公司 阵列基板、显示面板、显示装置以及阵列基板的制作方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101136427A (zh) * 2006-08-31 2008-03-05 三星Sdi株式会社 有机发光显示器
CN101609236A (zh) * 2009-07-15 2009-12-23 上海广电光电子有限公司 薄膜晶体管阵列基板制造方法
US20110221733A1 (en) * 2010-03-10 2011-09-15 Seiko Epson Corporation Electro-optic device and electronic device
CN103745970A (zh) * 2013-12-31 2014-04-23 合肥京东方光电科技有限公司 阵列基板及其制作方法、修复方法、显示装置
CN104699349A (zh) * 2015-04-01 2015-06-10 上海天马微电子有限公司 一种阵列基板及其制作方法、显示面板

Cited By (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017045334A1 (zh) * 2015-09-16 2017-03-23 京东方科技集团股份有限公司 阵列基板、显示面板、显示装置以及阵列基板的制作方法
US10101626B2 (en) 2015-09-16 2018-10-16 Boe Technology Group Co., Ltd. Array substrate, display panel, display device, and method for fabricating array substrate
WO2017157244A1 (zh) * 2016-03-16 2017-09-21 昆山工研院新型平板显示技术中心有限公司 Oled显示面板以及oled显示面板的制造方法
US10446445B2 (en) 2016-03-16 2019-10-15 Kunshan New Flat Panel Display Technology Center Co., Ltd. OLED display panel with a plurality of pixel groups arranged in a matrix with each pixel group having two sub-pixels and manufacturing method for same
CN106054481A (zh) * 2016-08-08 2016-10-26 深圳市华星光电技术有限公司 像素结构、阵列基板及显示面板
WO2018120931A1 (zh) * 2016-12-30 2018-07-05 惠科股份有限公司 液晶显示装置及其面板、显示面板与系统电路的连接结构
US11329071B2 (en) 2017-01-31 2022-05-10 Semiconductor Energy Laboratory Co., Ltd. Display device, display module, and electronic device
CN108375856A (zh) * 2017-01-31 2018-08-07 株式会社半导体能源研究所 显示装置、显示模块及电子设备
US11515340B2 (en) 2017-01-31 2022-11-29 Semiconductor Energy Laboratory Co., Ltd. Display device, display module, and electronic device
CN109785783A (zh) * 2017-11-15 2019-05-21 乐金显示有限公司 显示面板
CN110189624A (zh) * 2018-02-23 2019-08-30 群创光电股份有限公司 显示设备
CN108832009A (zh) * 2018-05-29 2018-11-16 深圳市华星光电半导体显示技术有限公司 一种喷墨打印amoled显示面板的制备方法
CN111009185A (zh) * 2018-10-08 2020-04-14 元太科技工业股份有限公司 像素阵列
CN111009185B (zh) * 2018-10-08 2021-10-12 元太科技工业股份有限公司 像素阵列
WO2021139648A1 (zh) * 2020-01-08 2021-07-15 京东方科技集团股份有限公司 显示基板及其驱动方法和显示装置
US11626065B2 (en) 2020-01-08 2023-04-11 Boe Technology Group Co., Ltd. Display substrate, driving method thereof and display device
CN113219734A (zh) * 2020-01-21 2021-08-06 松下液晶显示器株式会社 液晶显示面板
CN113219734B (zh) * 2020-01-21 2023-09-05 松下电器(美国)知识产权公司 液晶显示面板
WO2022000715A1 (zh) * 2020-06-29 2022-01-06 武汉华星光电技术有限公司 阵列基板与显示面板
CN111627938A (zh) * 2020-06-29 2020-09-04 武汉华星光电技术有限公司 阵列基板与显示面板
US11637131B2 (en) 2020-06-29 2023-04-25 Wuhan China Star Optoelectronics Technology Co., Ltd. Array substrate and display panel
CN114815420A (zh) * 2022-04-06 2022-07-29 Tcl华星光电技术有限公司 液晶显示面板及显示装置
CN115171588A (zh) * 2022-07-28 2022-10-11 武汉天马微电子有限公司 显示面板和显示装置

Also Published As

Publication number Publication date
US20170307919A1 (en) 2017-10-26
WO2017045334A1 (zh) 2017-03-23
US10101626B2 (en) 2018-10-16

Similar Documents

Publication Publication Date Title
CN105068349A (zh) 阵列基板、显示面板、显示装置以及阵列基板的制作方法
US20220406875A1 (en) Display substrate and display device
CN100421017C (zh) 薄膜晶体管阵列基板及其制造方法
CN103296033B (zh) 一种阵列基板及其制作方法
CN100483237C (zh) 共平面开关模式液晶显示器件的阵列基板及其制造方法
CN102655156B (zh) 一种阵列基板及其制造方法
CN103515394B (zh) 具有金属氧化物半导体的薄膜晶体管基板及其制造方法
CN105161495B (zh) 一种阵列基板及其制作方法、显示面板
CN104062823B (zh) 一种阵列基板及显示装置
CN103943628B (zh) Tft阵列基板、制造方法及其显示面板
CN104269414A (zh) 一种阵列基板及其制作方法、显示装置
JP2004110034A (ja) 表示装置用基板、液晶表示装置及び液晶表示装置の製造方法
CN100371813C (zh) 面内切换型液晶显示装置中的液晶显示板及其制造方法
CN102315166A (zh) 具有低电阻总线结构的薄膜晶体管基板及其制造方法
CN107561800B (zh) 一种阵列基板、显示面板和显示装置
CN104516166A (zh) 用于制造液晶显示器的方法
CN104851789A (zh) 薄膜晶体管及制作方法、阵列基板及制作方法和显示装置
CN105204252A (zh) 薄膜晶体管阵列基板及液晶显示面板
CN102945846A (zh) 阵列基板及其制造方法、显示装置
CN108446053B (zh) 阵列基板及其制造方法、显示装置
CN100529926C (zh) 水平电场型液晶显示器件的薄膜晶体管基板及其制造方法
CN111682027A (zh) 阵列基板、显示模组及显示装置
CN104752437B (zh) 制造薄膜晶体管阵列基板的方法
CN105321958B (zh) 薄膜晶体管阵列面板及其制造方法
CN105633099A (zh) 一种阵列基板、其制作方法及显示面板

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information

Address after: 100015 Jiuxianqiao Road, Beijing, No. 10, No.

Applicant after: BOE Technology Group Co., Ltd.

Applicant after: Beijing BOE Display Technology Co., Ltd.

Address before: Beijing economic and Technological Development Zone 100176 Beijing Zelu 9

Applicant before: BOE Technology Group Co., Ltd.

Applicant before: Beijing BOE Display Technology Co., Ltd.

COR Change of bibliographic data
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20151118