CN103887343A - 薄膜晶体管及其制作方法、阵列基板和显示装置 - Google Patents

薄膜晶体管及其制作方法、阵列基板和显示装置 Download PDF

Info

Publication number
CN103887343A
CN103887343A CN201210564245.8A CN201210564245A CN103887343A CN 103887343 A CN103887343 A CN 103887343A CN 201210564245 A CN201210564245 A CN 201210564245A CN 103887343 A CN103887343 A CN 103887343A
Authority
CN
China
Prior art keywords
etching barrier
layer
barrier layer
film transistor
upper strata
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201210564245.8A
Other languages
English (en)
Other versions
CN103887343B (zh
Inventor
谢振宇
徐少颖
李田生
阎长江
李靖
田宗民
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing BOE Optoelectronics Technology Co Ltd
Original Assignee
Beijing BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing BOE Optoelectronics Technology Co Ltd filed Critical Beijing BOE Optoelectronics Technology Co Ltd
Priority to CN201210564245.8A priority Critical patent/CN103887343B/zh
Priority to EP13193776.5A priority patent/EP2747141B1/en
Priority to US14/087,626 priority patent/US20140175430A1/en
Priority to JP2013247184A priority patent/JP6321356B2/ja
Priority to KR1020130158174A priority patent/KR20140081703A/ko
Publication of CN103887343A publication Critical patent/CN103887343A/zh
Priority to KR1020160043290A priority patent/KR101674347B1/ko
Application granted granted Critical
Publication of CN103887343B publication Critical patent/CN103887343B/zh
Priority to US15/625,436 priority patent/US10217774B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1248Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or shape of the interlayer dielectric specially adapted to the circuit arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66969Multistep manufacturing processes of devices having semiconductor bodies not comprising group 14 or group 13/15 materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate

Abstract

本发明提供一种薄膜晶体管及其制作方法、阵列基板和显示装置,所述薄膜晶体管包括:基板、栅电极、有源层、源漏电极、像素电极及一个或多个绝缘层,其中,至少一个绝缘层包括底层绝缘层及上层绝缘层,所述上层绝缘层中的氢含量高于所述底层绝缘层中的氢含量。本发明采用双层刻蚀阻挡层工艺制作薄膜晶体管,有效地降低了刻蚀阻挡层的氧化硅薄膜中的氢含量,避免硅烷分解产生的氢离子与有源层中的金属氧化物反应,使氧化物薄膜晶体管保持较优的特性,并提高了刻蚀阻挡层的薄膜沉积速率。

Description

薄膜晶体管及其制作方法、阵列基板和显示装置
技术领域
本发明涉及液晶显示技术,具体涉及液晶显示技术中的薄膜晶体管(TFT,Thin Film Transistor)技术。
背景技术
图1示出了现有技术中氧化物薄膜晶体管的结构,如图1所示,现有技术中氧化物薄膜晶体管从下至上依次包括基板10、栅电极11、栅绝缘层12、有源层13、刻蚀阻挡层14、源漏电极15、保护层16及像素电极17。图2示出了现有技术中氧化物薄膜晶体管的制作方法,如图2所示,现有的制作方法中,首先在基板10上形成栅电极11(如图2中1a所示),接着形成栅绝缘层12,覆盖基板10及栅电极11(如图2中1b所示),然后在栅绝缘层12对应栅电极11的上方形成有源层13(如图2中1c所示),该有源层13由半导体氧化物(如铟镓锌氧化物(IGZO))制成,接着在有源层13上方形成刻蚀阻挡层14(如图2中1d所示),然后在刻蚀阻挡层14上方形成源漏电极15(如图2中1e所示),接着形成保护层16,覆盖源漏电极15、刻蚀阻挡层14及栅绝缘层12(如图2中1f所示),最后在源漏电极15和保护层16上方形成像素电极17(如图2中1g所示)。
与非晶硅(a-Si)薄膜晶体管的工艺流程比较,氧化物薄膜晶体管的制作流程增加了刻蚀阻挡层工艺(即如图2中1d所示的步骤),且氧化物薄膜的特性受界面特性影响比较大,特别是刻蚀阻挡层的薄膜沉积工艺,要求刻蚀阻挡层工艺中制作的氧化硅薄膜保持较低的氢含量,一般要求氧化硅薄膜中的氢含量低于6%(非晶薄膜晶体管工艺中采用的氮化硅薄膜的氢含量在20%左右)。刻蚀阻挡层工艺的目的,一方面在进行源漏电极的刻蚀工艺时,避免刻蚀液对金属的腐蚀;另一方面,刻蚀阻挡层工艺通常使用氧化硅材料,为保证氧化硅薄膜保持较低的氢含量,目前通常采用等离子增强型化学气相沉积法(PECVD)沉积氧化硅薄膜,采用该方法沉积氧化硅薄膜时,硅烷分解产生的氢离子易与有源层中的金属氧化物如IGZO中的In、Zn、O等反应,从而影响IGZO薄膜的特性,对此,目前通常采用的方法是降低沉积温度至200℃左右,但该方法带来的不利因素是反应气体流量恒定时,使得沉积形成的氧化硅薄膜中的氢含量增加,薄膜的稳定性变差,另外也使薄膜的沉积速率降低。
因此,如何改进氧化物薄膜晶体管的结构及制作工艺,降低刻蚀阻挡层中的氧化硅薄膜的氢含量,使氧化物薄膜晶体管保持较优的特性,并提高刻蚀阻挡层薄膜的沉积速率成为本领域亟待解决的问题。
发明内容
有鉴于此,本发明的主要目的在于提供一种薄膜晶体管及其制作方法、阵列基板和显示装置,采用双层刻蚀阻挡层工艺,降低刻蚀阻挡层中的氧化硅薄膜的氢含量,避免硅烷分解产生的氢离子与有源层中的金属氧化物反应,使氧化物薄膜晶体管保持较优的特性,并提高刻蚀阻挡层薄膜的沉积速率。
为达到上述目的,本发明的技术方案是这样实现的:
本发明提供的一种薄膜晶体管,包括:基板、栅电极、有源层、源漏电极、像素电极及一个或多个绝缘层,至少一个绝缘层包括底层绝缘层及上层绝缘层,所述上层绝缘层中的氢含量高于所述底层绝缘层中的氢含量。
具体的,所述薄膜晶体管为氧化物薄膜晶体管,所述绝缘层包括:栅绝缘层、刻蚀阻挡层及保护层,所述刻蚀阻挡层包括底层刻蚀阻挡层及上层刻蚀阻挡层,所述上层刻蚀阻挡层中的氢含量高于所述底层刻蚀阻挡层中的氢含量。
优选地,所述上层刻蚀阻挡层的氢含量为5%~10%,所述下层刻蚀阻挡层的氢含量为1%~5%。
具体的,所述氧化物薄膜晶体管的具体结构包括:
栅电极,形成于基板的上方;
栅绝缘层,覆盖于基板和栅电极的上方;
有源层,形成于栅绝缘层对应栅电极的上方;
底层刻蚀阻挡层,形成于有源层的上方;
上层刻蚀阻挡层,形成于底层刻蚀阻挡层的上方;
源漏电极,形成于上层刻蚀阻挡层的上方;
保护层,覆盖于栅绝缘层、源漏电极及上层刻蚀阻挡层的上方;
像素电极,形成于源漏电极和保护层的上方。
优选地,所述底层刻蚀阻挡层的厚度为200-1000埃,所述上层刻蚀阻挡层的厚度为1000-1500埃。
优选地,所述有源层由铟镓锌氧化物半导体或铟锌氧化物半导体制成。
优选地,所述有源层通过磁控溅射的方式沉积。
本发明还提供一种阵列基板,包括上述所述的薄膜晶体管。
本发明还提供一种显示装置,包括上述的阵列基板。
本发明还提供一种薄膜晶体管的制作方法,包括:在基板上形成栅电极、有源层、源漏电极、一个或多个绝缘层及像素电极,至少一个绝缘层在形成时,依次形成底层绝缘层及上层绝缘层,使所述上层绝缘层中的氢含量高于所述底层绝缘层中的氢含量。
具体的,所述薄膜晶体管为氧化物薄膜晶体管,所述绝缘层包括刻蚀阻挡层,所述制作方法包括:依次在基板上形成栅电极、栅绝缘层、有源层、刻蚀阻挡层、源漏电极、保护层及像素电极,形成所述刻蚀阻挡层时,依次形成底层刻蚀阻挡层及上层刻蚀阻挡层,使所述上层刻蚀阻挡层中的氢含量高于所述底层刻蚀阻挡层中的氢含量。
具体的,所述方法包括:
步骤a、在基板上形成栅电极;
步骤b、形成栅绝缘层,覆盖于基板和栅电极上方;
步骤c、在栅绝缘层对应栅电极的上方形成有源层;
步骤d、在有源层上方形成底层刻蚀阻挡层;
步骤e、在底层刻蚀阻挡层上方形成上层刻蚀阻挡层;
步骤f、在上层刻蚀阻挡层上方形成源漏电极;
步骤g、形成保护层,覆盖于栅绝缘层、源漏电极及上层刻蚀阻挡层上方;
步骤h、在源漏电极和保护层上方形成像素电极。
具体的,所述步骤d中,所述底层刻蚀阻挡层在200-300℃、300-800sccm的硅烷气体流量下沉积;所述步骤e中,所述上层刻蚀阻挡层在240-340℃、600-1200sccm的硅烷气体流量下沉积。
具体的,所述步骤d中,沉积所述底层刻蚀阻挡层的厚度为200-1000埃;所述步骤e中,沉积所述上层刻蚀阻挡层的厚度为1000-1500埃。
具体的,所述步骤c中,采用铟镓锌氧化物半导体或铟锌氧化物半导体制成有源层。
具体的,所述步骤c中,通过磁控溅射的方式沉积所述有源层。
与现有技术相比,本发明提供的薄膜晶体管采用双层结构制作刻蚀阻挡层,具有以下优点:一、在底层刻蚀阻挡层中采用比现有技术稍低的沉积温度及低硅烷气体流量的工艺,虽然采用了比现有技术更低的温度,但由于采用低硅烷气体流量,硅烷分解更充分,另外由于相对于上层刻蚀阻挡层,底层刻蚀阻挡层的流量较低,使得底层硅烷分解产生的氢离子的浓度与上层绝缘层相比更低,这样,有利于进一步降低刻蚀阻挡层中的氢含量;二、沉积上层刻蚀阻挡层时,形成的底层刻蚀阻挡层可阻挡产生的氢离子与有源层中的金属氧化物发生反应,从而可在高温及高硅烷气体流量的条件下沉积上层刻蚀阻挡层,有效地降低了刻蚀阻挡层的氧化硅薄膜中的氢含量,避免硅烷分解产生的氢离子与有源层中的金属氧化物反应,并提高了刻蚀阻挡层的薄膜沉积速率。
附图说明
图1为现有技术中氧化物薄膜晶体管的结构示意图;
图2为现有技术中氧化物薄膜晶体管的制作流程示意图;
图3为本发明的氧化物薄膜晶体管的结构示意图;
图4为本发明的氧化物薄膜晶体管的制作流程示意图。
附图标记说明
10、20 基板
11、21 栅电极
12、22 栅绝缘层
13、23 有源层
14     刻蚀阻挡层
24a    底层刻蚀阻挡层
24b    上层刻蚀阻挡层
15、25 源漏电极
16、26 保护层
17、27 像素电极
具体实施方式
本发明的基本思想为:将薄膜晶体管的至少一个绝缘层采用双层结构工艺制作,即分别制作底层绝缘层及上层绝缘层,从而可根据绝缘层薄膜的性质,分别采用不同的工艺条件制作底层绝缘层及上层绝缘层,同时将底层绝缘层作为阻挡层制作上层绝缘层,使上层绝缘层可在相对于底层绝缘层较高的温度及气体流量的条件下制作,提高了绝缘层薄膜的特性及薄膜沉积速率。
以下以氧化物薄膜晶体管中的刻蚀阻挡层为例,结合具体实施例及附图详细说明本发明的薄膜晶体管及其制作方法。
图3示出了本发明的氧化物薄膜晶体管的结构,如图3所示,本发明的氧化物薄膜晶体管包括:基板20、栅电极21、栅绝缘层22、有源层23、刻蚀阻挡层、源漏电极25、保护层26及像素电极27,其中,所述刻蚀阻挡层包括底层刻蚀阻挡层24a及上层刻蚀阻挡层24b,其中上层刻蚀阻挡层24b中的氢含量高于底层刻蚀阻挡层24a中的氢含量。
由于在制备过程中刻蚀阻挡层中势必会掺入氢离子,而如果将氢含量都维持在较低的水平下,则需降低硅烷的流速,但这样会影响薄膜沉积的速率,如果保持速率,则薄膜中的氢含量又会提高,因此制备两层刻蚀阻挡层,上层氢含量较高,下层氢含量较少,在不影响沉积速率的前提下,降低了刻蚀阻挡层中氢离子对氧化物半导体有源层的影响。
优选地,上层刻蚀阻挡层24b的氢含量具体可以为5%~10%,下层刻蚀阻挡层24a的氢含量具体可以为1%~5%。
而在优选的氢含量的条件下,制备出的氧化物薄膜晶体管的性能更好,同时,沉积速率也可以达到优化。
具体地,栅电极21,形成于基板20上方;栅绝缘层22,覆盖于基板20和栅电极21的上方;有源层23,形成于栅绝缘层22对应栅电极21的上方;底层刻蚀阻挡层24a,形成于有源层23的上方;上层刻蚀阻挡层24b,形成于底层刻蚀阻挡层24a的上方;源漏电极25,形成于上层刻蚀阻挡层24b的上方;保护层26,覆盖于栅绝缘层22、源漏电极25及上层刻蚀阻挡层24b的上方;像素电极27,形成于源漏电极25和保护层26的上方。
为改善氧化物薄膜晶体管的特性,本发明采用设置双层刻蚀阻挡层的结构,即分别设置底层刻蚀阻挡层与上层刻蚀阻挡层。在形成底层刻蚀阻挡层时,采用较低的沉积温度及较低的硅烷气体流量,以使反应气氛中硅烷分解产生的氢离子含量降低,避免由于氢离子与有源层中的金属氧化物如IGZO中的In、Zn、O等发生反应而对氧化物薄膜晶体管的特性产生影响;而在形成上层刻蚀阻挡层时,采用较高的沉积温度及较高的硅烷气体流量,此时由于沉积温度较高,反应气氛中硅烷分解得较充分,使得形成的氧化硅薄膜中的氢含量越低,另外,虽然设置的较高的沉积温度及硅烷气体流量,使得硅烷分解产生的氢离子浓度较高,但由于底层刻蚀阻挡层阻止了有源层中的金属氧化物如IGZO与氢离子的接触,避免了氢离子与金属氧化物如IGZO中的In、Zn、O等发生反应,从而并不会对氧化物薄膜晶体管的特性产生影响,同时由此得到的上层刻蚀阻挡层中的氢含量高于底层刻蚀阻挡层中的氢含量,因此,有效地降低了氧化硅薄膜中的氢含量,使氧化物薄膜晶体管保持较优的特性,提高了氧化物薄膜晶体管的稳定性,并提高了阻挡层薄膜的沉积速率。
这里需要说明的是,在沉积刻蚀阻挡层时,反应的温度及反应气氛中硅烷气体流量均影响反应气氛中硅烷分解产生的氢离子含量,反应温度恒定时,硅烷气体流量越低,硅烷分解得越充分,形成的氧化硅薄膜中氢含量越低,但沉积速率也会随之降低,反之,反应温度恒定时,硅烷气体流量设置较高,虽有助于提高沉积速率,但也容易导致硅烷气体分解不充分,从而不利于降低氧化硅薄膜中的氢含量,这里需要根据设置的温度及实际生产要求恰当地确定硅烷气体流量;另外,硅烷气体流量恒定时,温度越高,硅烷分解得越充分,分解产生的氢离子越多,沉积速率越快,但也容易导致产生的氢离子与金属氧化物如IGZO中的In、Zn、O等发生反应,从而对氧化物薄膜晶体管的特性产生影响,因此,应当综合考虑沉积速率及薄膜特性,恰当地设置反应的温度及反应气氛中硅烷气体流量。本发明在综合考虑沉积速率及薄膜特性的基础上,设置底层刻蚀阻挡层的沉积温度为200-300℃,优选250℃,硅烷气体流量为300-800sccm(标准状况下毫升每分钟),优选600sccm,沉积功率为6000W,使反应气氛中硅烷分解产生的氢离子含量降低,避免氢离子与有源层中的金属氧化物如IGZO中的In、Zn、O等发生反应,而对于上层刻蚀阻挡层,设置沉积温度为240-340℃,优选290℃,以使反应气氛中硅烷分解得更充分,降低氧化硅薄膜中的氢含量,而硅烷气体流量可根据实际生产要求设置,较高的硅烷气体流量有助于提高薄膜的沉积速率,为提高薄膜的沉积速率,本发明优选硅烷气体流量为600-1200sccm,优选900sccm,沉积功率为3500W。本发明通过上述工艺条件的设置,可使底层刻蚀阻挡层中的氧化硅薄膜中的氢含量大约降低至3%,上层刻蚀阻挡层中的氧化硅薄膜中的氢含量大约降低至5%(采用现有技术制作的氧化硅薄膜中的氢含量约为6%)。
另外,底层刻蚀阻挡层与上层刻蚀阻挡层的厚度的设置也会影响刻蚀阻挡层薄膜总的沉积速率及薄膜特性,本发明综合考虑薄膜沉积速率及薄膜特性,优选,底层刻蚀阻挡层的厚度为200-1000埃,优选500埃,所述上层刻蚀阻挡层的厚度为1000-1500埃,优选1500埃。
另外,为提高氧化硅与光刻胶的粘合性,通常在上层刻蚀阻挡层和光刻胶之间增加一层粘附层(图中未示出),该粘附层通常为一层几百埃的氮化硅薄膜,本发明中粘附层的结构与现有技术相同,此处不再赘述。
本发明的氧化物薄膜晶体管中各层薄膜可采用现有的制作方法及材料制成,如栅电极可为AlNd、Al、Cu、Mo、MoW或Cr的单层膜,或者可为由AlNd、Al、Cu、Mo、MoW或Cr任意组合所构成的复合膜;栅绝缘层可为氮化硅(SiNx)或氧化硅(Si02)薄膜;而有源层可采用磁控溅射的方式利用铟镓锌氧化物(IGZO)半导体或铟锌氧化物((IZO)半导体制成。
为实现上述氧化物薄膜晶体管,本发明进一步提供一种氧化物薄膜晶体管的制作方法,如图4所示,本发明的制作方法包括以下步骤:
步骤2a、在基板20上形成栅电极21;
步骤2b、形成栅绝缘层22,覆盖于基板20和栅电极21上方;
步骤2c、在栅绝缘层22对应栅电极21的上方形成有源层23;
步骤2d、在有源层23上方形成底层刻蚀阻挡层24a;
步骤2e、在底层刻蚀阻挡层24a上方形成上层刻蚀阻挡层24b;
步骤2f、在上层刻蚀阻挡层24b上方形成源漏电极25;
步骤2g、形成保护层26,覆盖于栅绝缘层22、源漏电极25及上层刻蚀阻挡层24b上方;
步骤2h、在源漏电极25和保护层26上方形成像素电极27。
上述各层薄膜均可采用现有的制作方法及材料制成,具体地,在步骤2a中,栅电极可采用AlNd、Al、Cu、Mo、MoW或Cr的单层膜,或者由AlNd、Al、Cu、Mo、MoW或Cr任意组合所构成的复合膜制成;在步骤2b中,栅绝缘层可为氮化硅(SiNx)或氧化硅(SiO2)薄膜;而在步骤2c中,有源层可采用磁控溅射的方式利用铟镓锌氧化物(IGZO)半导体或铟锌氧化物((IZO)半导体制成。
另外,本发明综合考虑沉积温度、硅烷气体流量及薄膜沉积厚度对氧化物薄膜晶体管的特性及沉积速率的影响,优选在步骤2d中,设置底层刻蚀阻挡层的沉积温度为200-300℃,优选250℃,硅烷气体流量为300-800sccm,优选600sccm,沉积功率为6000w,沉积厚度为200-1000埃,优选500埃;优选在步骤2e中,设置上层刻蚀阻挡层的沉积温度为240-340℃,优选290℃,硅烷气体流量为600-1200sccm,优选900sccm,沉积功率为3500W,沉积厚度为1000-1500埃,优选1500埃。
另外,为提高氧化硅与光刻胶的粘合性,通常在上层刻蚀阻挡层和光刻胶之间增加一层粘附层(图中未示出),该粘附层通常为一层几百埃的氮化硅薄膜,本发明中粘附层的制作方法均与现有技术相同,此处不再赘述。
由上可知,本发明采用双层刻蚀阻挡层工艺制作氧化物薄膜晶体管,在底层刻蚀阻挡层及上层刻蚀阻挡层分别采用不同的沉积温度及硅烷气体流量,有效地降低了刻蚀阻挡层的氧化硅薄膜中的氢含量,避免由于硅烷分解产生的氢离子与有源层中的金属氧化物反应而影响氧化物薄膜晶体管的特性,使氧化物薄膜晶体管保持较优的特性,并提高了刻蚀阻挡层薄膜的沉积速率。
以上以氧化物薄膜晶体管中的阻挡层为例,说明了本发明的薄膜晶体管及其制作方法。应当注意,上述提到的工艺参数包括温度、气体流量及沉积功率、薄膜厚度等均为本发明优选的工艺参数,本发明并不局限于此,本领域技术人员可根据实际需要对上述工艺参数进行调整。
另外,本发明采用双层结构制作绝缘层的原理并不仅限于氧化物薄膜晶体管中以氧化硅为材料的刻蚀阻挡层,也适用于氧化物薄膜晶体管中以氧化硅为材料的保护层,同时也适用于氧化物薄膜晶体管或者非晶硅薄膜晶体管中以氮化硅为材料的阻挡层或者保护层,其涉及的具体原理与上述作氧化物薄膜晶体管中的阻挡层相似,此处不再赘述。
本发明还提供一种阵列基板,包括上面所述的薄膜晶体管。
本发明还提供一种显示装置,包括上述的阵列基板。具体的,显示装置可以为液晶显示器,OLED显示器等。
以上所述,仅为本发明的较佳实施例而已,并非用于限定本发明的保护范围。

Claims (16)

1.一种薄膜晶体管,包括:基板、栅电极、有源层、源漏电极、像素电极及一个或多个绝缘层,其特征在于,至少一个绝缘层包括底层绝缘层及上层绝缘层,所述上层绝缘层中的氢含量高于所述底层绝缘层中的氢含量。
2.如权利要求1所述的薄膜晶体管,其特征在于,所述薄膜晶体管为氧化物薄膜晶体管,所述绝缘层包括:栅绝缘层、刻蚀阻挡层及保护层,所述刻蚀阻挡层包括底层刻蚀阻挡层及上层刻蚀阻挡层,所述上层刻蚀阻挡层中的氢含量高于所述底层刻蚀阻挡层中的氢含量。
3.如权利要求2所述的薄膜晶体管,其特征在于,所述上层刻蚀阻挡层的氢含量为5%~10%,所述下层刻蚀阻挡层的氢含量为1%~5%。
4.如权利要求2所述的薄膜晶体管,其特征在于,所述氧化物薄膜晶体管的具体结构包括:
栅电极,形成于基板的上方;
栅绝缘层,覆盖于基板和栅电极的上方;
有源层,形成于栅绝缘层对应栅电极的上方;
底层刻蚀阻挡层,形成于有源层的上方;
上层刻蚀阻挡层,形成于底层刻蚀阻挡层的上方;
源漏电极,形成于上层刻蚀阻挡层的上方;
保护层,覆盖于栅绝缘层、源漏电极及上层刻蚀阻挡层的上方;
像素电极,形成于源漏电极和保护层的上方。
5.如权利要求2~4任一项所述的薄膜晶体管,其特征在于,所述底层刻蚀阻挡层的厚度为200-1000埃,所述上层刻蚀阻挡层的厚度为1000-1500埃。
6.如权利要求2~4任一项所述的薄膜晶体管,其特征在于,所述有源层由铟镓锌氧化物半导体或铟锌氧化物半导体制成。
7.如权利要求2~4任一项所述的薄膜晶体管,其特征在于,所述有源层通过磁控溅射的方式沉积。
8.一种阵列基板,其特征在于,包括权利要求1~7任一所述的薄膜晶体管。
9.一种显示装置,其特征在于,包括权利要求8所述的阵列基板。
10.一种薄膜晶体管的制作方法,包括:在基板上形成栅电极、有源层、源漏电极、一个或多个绝缘层及像素电极,其特征在于,至少一个绝缘层在形成时,依次形成底层绝缘层及上层绝缘层,使所述上层绝缘层中的氢含量高于所述底层绝缘层中的氢含量。
11.如权利要求10所述的制作方法,其特征在于,所述薄膜晶体管为氧化物薄膜晶体管,所述绝缘层包括刻蚀阻挡层,所述制作方法包括:依次在基板上形成栅电极、栅绝缘层、有源层、刻蚀阻挡层、源漏电极、保护层及像素电极,形成所述刻蚀阻挡层时,依次形成底层刻蚀阻挡层及上层刻蚀阻挡层,使所述上层刻蚀阻挡层中的氢含量高于所述底层刻蚀阻挡层中的氢含量。
12.如权利要求11所述的制作方法,其特征在于,所述方法包括:
步骤a、在基板上形成栅电极;
步骤b、形成栅绝缘层,覆盖于基板和栅电极上方;
步骤c、在栅绝缘层对应栅电极的上方形成有源层;
步骤d、在有源层上方形成底层刻蚀阻挡层;
步骤e、在底层刻蚀阻挡层上方形成上层刻蚀阻挡层;
步骤f、在上层刻蚀阻挡层上方形成源漏电极;
步骤g、形成保护层,覆盖于栅绝缘层、源漏电极及上层刻蚀阻挡层上方;
步骤h、在源漏电极和保护层上方形成像素电极。
13.如权利要求11或12所述的制作方法,其特征在于,所述步骤d中,所述底层刻蚀阻挡层在200-300℃、300-800sccm的硅烷气体流量下沉积;所述步骤e中,所述上层刻蚀阻挡层在240-340℃、600-1200sccm的硅烷气体流量下沉积。
14.如权利要求11或12所述的制作方法,其特征在于,所述步骤d中,沉积所述底层刻蚀阻挡层的厚度为200-1000埃;所述步骤e中,沉积所述上层刻蚀阻挡层的厚度为1000-1500埃。
15.如权利要求11或12所述的制作方法,其特征在于,所述步骤c中,采用铟镓锌氧化物半导体或铟锌氧化物半导体制成有源层。
16.如权利要求11或12所述的制作方法,其特征在于,所述步骤c中,通过磁控溅射的方式沉积所述有源层。
CN201210564245.8A 2012-12-21 2012-12-21 薄膜晶体管及其制作方法、阵列基板和显示装置 Active CN103887343B (zh)

Priority Applications (7)

Application Number Priority Date Filing Date Title
CN201210564245.8A CN103887343B (zh) 2012-12-21 2012-12-21 薄膜晶体管及其制作方法、阵列基板和显示装置
EP13193776.5A EP2747141B1 (en) 2012-12-21 2013-11-21 Method for thin film transisitor
US14/087,626 US20140175430A1 (en) 2012-12-21 2013-11-22 Thin film transistor and manufacturing method thereof, array substrate, and display device
JP2013247184A JP6321356B2 (ja) 2012-12-21 2013-11-29 薄膜トランジスタ及びその製造方法、アレイ基板、ディスプレー装置
KR1020130158174A KR20140081703A (ko) 2012-12-21 2013-12-18 박막 트랜지스터 및 그의 제조 방법, 어레이 기판 및 표시 장치
KR1020160043290A KR101674347B1 (ko) 2012-12-21 2016-04-08 박막 트랜지스터 및 그의 제조 방법, 어레이 기판 및 표시 장치
US15/625,436 US10217774B2 (en) 2012-12-21 2017-06-16 Thin film transistor and manufacturing method thereof, array substrate, and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201210564245.8A CN103887343B (zh) 2012-12-21 2012-12-21 薄膜晶体管及其制作方法、阵列基板和显示装置

Publications (2)

Publication Number Publication Date
CN103887343A true CN103887343A (zh) 2014-06-25
CN103887343B CN103887343B (zh) 2017-06-09

Family

ID=49619836

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201210564245.8A Active CN103887343B (zh) 2012-12-21 2012-12-21 薄膜晶体管及其制作方法、阵列基板和显示装置

Country Status (5)

Country Link
US (2) US20140175430A1 (zh)
EP (1) EP2747141B1 (zh)
JP (1) JP6321356B2 (zh)
KR (2) KR20140081703A (zh)
CN (1) CN103887343B (zh)

Cited By (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104157611A (zh) * 2014-08-21 2014-11-19 深圳市华星光电技术有限公司 氧化物半导体tft基板的制作方法及其结构
CN104157610A (zh) * 2014-08-20 2014-11-19 深圳市华星光电技术有限公司 氧化物半导体tft基板的制作方法及其结构
CN104637872A (zh) * 2015-02-02 2015-05-20 昆山龙腾光电有限公司 氧化物半导体薄膜晶体管阵列基板的制作方法
CN105336743A (zh) * 2014-08-04 2016-02-17 群创光电股份有限公司 薄膜晶体管基板以及显示面板
WO2016026177A1 (zh) * 2014-08-20 2016-02-25 深圳市华星光电技术有限公司 Tft基板的制作方法及其结构
CN105511665A (zh) * 2014-10-10 2016-04-20 三星显示有限公司 显示设备及制造显示设备的方法
CN105552133A (zh) * 2016-02-24 2016-05-04 深圳市华星光电技术有限公司 一种薄膜晶体管及其制备方法
US9614036B2 (en) 2014-08-20 2017-04-04 Shenzhen China Star Optoelectronics Technology Co., Ltd Manufacture method of TFT substrate and sturcture thereof
CN106796959A (zh) * 2014-10-08 2017-05-31 夏普株式会社 半导体装置及其制造方法
CN106783733A (zh) * 2016-12-13 2017-05-31 上海天马微电子有限公司 显示面板、显示装置、阵列基板及其制作方法
CN107154421A (zh) * 2017-05-11 2017-09-12 京东方科技集团股份有限公司 显示装置及显示装置中基板上阻挡层的成型方法
CN107516647A (zh) * 2017-08-18 2017-12-26 京东方科技集团股份有限公司 阵列基板及其制作方法、显示装置
CN107681007A (zh) * 2017-09-15 2018-02-09 深圳市华星光电半导体显示技术有限公司 薄膜晶体管及其制造方法、显示面板
CN107819005A (zh) * 2016-08-31 2018-03-20 乐金显示有限公司 包含多种类型薄膜晶体管的有机发光显示装置及其制造方法
CN109786470A (zh) * 2019-02-01 2019-05-21 京东方科技集团股份有限公司 薄膜晶体管及其制作方法和显示背板
CN113419384A (zh) * 2021-06-17 2021-09-21 福州京东方光电科技有限公司 阵列基板及其制备方法和显示面板

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102279884B1 (ko) * 2014-12-05 2021-07-22 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 그 제조 방법
CN104966739A (zh) * 2015-07-02 2015-10-07 深圳市华星光电技术有限公司 氧化物薄膜晶体管及其制作方法
JP2017092299A (ja) * 2015-11-12 2017-05-25 株式会社 オルタステクノロジー 薄膜トランジスタ
CN105702586B (zh) * 2016-04-28 2019-06-07 京东方科技集团股份有限公司 一种薄膜晶体管、阵列基板、其制作方法及显示装置
KR102044244B1 (ko) * 2016-12-13 2019-12-02 (주)웨이비스 질화물계 전자소자 및 그 제조방법
CN110429024B (zh) * 2019-08-08 2022-04-15 京东方科技集团股份有限公司 层间绝缘层及薄膜晶体管的制备方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090065784A1 (en) * 2007-09-07 2009-03-12 Semiconductor Energy Laboratory Co., Ltd. Display device and manufacturing method thereof
CN101752426A (zh) * 2008-12-03 2010-06-23 索尼株式会社 薄膜晶体管、显示单元和制造薄膜晶体管的方法
US20120045904A1 (en) * 2010-08-20 2012-02-23 Applied Materials, Inc. Methods for forming a hydrogen free silicon containing dielectric film
CN102646716A (zh) * 2011-02-17 2012-08-22 索尼公司 薄膜晶体管、薄膜晶体管的制造方法及显示器
CN102683422A (zh) * 2012-03-21 2012-09-19 京东方科技集团股份有限公司 氧化物薄膜晶体管及制作方法、阵列基板、显示装置

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5370969A (en) * 1992-07-28 1994-12-06 Sharp Kabushiki Kaisha Trilayer lithographic process
JP2006202901A (ja) * 2005-01-19 2006-08-03 Seiko Epson Corp 半導体装置およびその製造方法
JP4873528B2 (ja) * 2005-09-02 2012-02-08 財団法人高知県産業振興センター 薄膜トランジスタの製造方法
KR100873081B1 (ko) * 2007-05-29 2008-12-09 삼성모바일디스플레이주식회사 박막 트랜지스터, 그의 제조 방법 및 박막 트랜지스터를구비하는 평판 표시 장치
TWI495108B (zh) * 2008-07-31 2015-08-01 Semiconductor Energy Lab 半導體裝置的製造方法
KR101155900B1 (ko) * 2009-11-10 2012-06-20 삼성모바일디스플레이주식회사 무기막, 상기 무기막을 포함하는 표시 장치 및 그 제조 방법
WO2011070900A1 (en) * 2009-12-08 2011-06-16 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
KR20110133251A (ko) * 2010-06-04 2011-12-12 삼성전자주식회사 박막 트랜지스터 표시판 및 그 제조 방법
WO2012117439A1 (ja) * 2011-02-28 2012-09-07 パナソニック株式会社 薄膜半導体装置及びその製造方法
CN102655165B (zh) * 2011-03-28 2015-04-29 京东方科技集团股份有限公司 一种非晶氧化物薄膜晶体管及其制作方法、显示面板
KR101506303B1 (ko) * 2011-09-29 2015-03-26 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치, 및 반도체 장치의 제작 방법
CN202423298U (zh) * 2011-12-31 2012-09-05 京东方科技集团股份有限公司 一种tft、阵列基板以及显示器件
KR102068956B1 (ko) * 2012-02-15 2020-01-23 엘지디스플레이 주식회사 박막트랜지스터, 박막트랜지스터 어레이 기판 및 이의 제조방법
TWI522490B (zh) * 2012-05-10 2016-02-21 應用材料股份有限公司 利用微波電漿化學氣相沈積在基板上沈積膜的方法
CN103151369B (zh) * 2013-02-06 2016-01-06 京东方科技集团股份有限公司 一种像素结构及其制作方法
US20160260602A1 (en) * 2013-11-04 2016-09-08 Applied Materials, Inc. Adhesion improvements for oxide-silicon stack

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090065784A1 (en) * 2007-09-07 2009-03-12 Semiconductor Energy Laboratory Co., Ltd. Display device and manufacturing method thereof
CN101752426A (zh) * 2008-12-03 2010-06-23 索尼株式会社 薄膜晶体管、显示单元和制造薄膜晶体管的方法
US20120045904A1 (en) * 2010-08-20 2012-02-23 Applied Materials, Inc. Methods for forming a hydrogen free silicon containing dielectric film
CN102646716A (zh) * 2011-02-17 2012-08-22 索尼公司 薄膜晶体管、薄膜晶体管的制造方法及显示器
CN102683422A (zh) * 2012-03-21 2012-09-19 京东方科技集团股份有限公司 氧化物薄膜晶体管及制作方法、阵列基板、显示装置

Cited By (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105336743A (zh) * 2014-08-04 2016-02-17 群创光电股份有限公司 薄膜晶体管基板以及显示面板
US9614036B2 (en) 2014-08-20 2017-04-04 Shenzhen China Star Optoelectronics Technology Co., Ltd Manufacture method of TFT substrate and sturcture thereof
CN104157610A (zh) * 2014-08-20 2014-11-19 深圳市华星光电技术有限公司 氧化物半导体tft基板的制作方法及其结构
WO2016026177A1 (zh) * 2014-08-20 2016-02-25 深圳市华星光电技术有限公司 Tft基板的制作方法及其结构
WO2016026178A1 (zh) * 2014-08-20 2016-02-25 深圳市华星光电技术有限公司 氧化物半导体tft基板的制作方法及其结构
CN104157611A (zh) * 2014-08-21 2014-11-19 深圳市华星光电技术有限公司 氧化物半导体tft基板的制作方法及其结构
WO2016026179A1 (zh) * 2014-08-21 2016-02-25 深圳市华星光电技术有限公司 氧化物半导体tft基板的制作方法及其结构
CN106796959A (zh) * 2014-10-08 2017-05-31 夏普株式会社 半导体装置及其制造方法
US10444884B2 (en) 2014-10-10 2019-10-15 Samsung Display Co., Ltd. Display Device
CN105511665A (zh) * 2014-10-10 2016-04-20 三星显示有限公司 显示设备及制造显示设备的方法
US10739895B2 (en) 2014-10-10 2020-08-11 Samsung Display Co., Ltd. Display device
CN104637872B (zh) * 2015-02-02 2017-12-15 昆山龙腾光电有限公司 氧化物半导体薄膜晶体管阵列基板的制作方法
CN104637872A (zh) * 2015-02-02 2015-05-20 昆山龙腾光电有限公司 氧化物半导体薄膜晶体管阵列基板的制作方法
CN105552133A (zh) * 2016-02-24 2016-05-04 深圳市华星光电技术有限公司 一种薄膜晶体管及其制备方法
US10580905B2 (en) 2016-02-24 2020-03-03 Shenzhen China Star Optoelectronics Technology Co., Ltd. Thin film transistor having etch stop multi-layer and method of preparing the same
CN107819005A (zh) * 2016-08-31 2018-03-20 乐金显示有限公司 包含多种类型薄膜晶体管的有机发光显示装置及其制造方法
US10304875B2 (en) 2016-12-13 2019-05-28 Shanghai Tianma Micro-electronics Co., Ltd. Display panel, array substrate, and fabrication method thereof
CN106783733A (zh) * 2016-12-13 2017-05-31 上海天马微电子有限公司 显示面板、显示装置、阵列基板及其制作方法
CN106783733B (zh) * 2016-12-13 2019-10-22 上海天马微电子有限公司 显示面板、显示装置、阵列基板及其制作方法
US10707245B2 (en) 2016-12-13 2020-07-07 Shanghai Tianma Micro-electronics Co., Ltd. Display panel, array substrate, and fabrication method thereof
CN107154421A (zh) * 2017-05-11 2017-09-12 京东方科技集团股份有限公司 显示装置及显示装置中基板上阻挡层的成型方法
CN107154421B (zh) * 2017-05-11 2020-05-22 京东方科技集团股份有限公司 显示装置及显示装置中基板上阻挡层的成型方法
CN107516647A (zh) * 2017-08-18 2017-12-26 京东方科技集团股份有限公司 阵列基板及其制作方法、显示装置
WO2019033762A1 (zh) * 2017-08-18 2019-02-21 京东方科技集团股份有限公司 晶体管、阵列基板及其制作方法、显示装置
CN107516647B (zh) * 2017-08-18 2021-02-26 京东方科技集团股份有限公司 阵列基板及其制作方法、显示装置
US11024657B2 (en) 2017-08-18 2021-06-01 Boe Technology Group Co., Ltd. Transistor, array substrate and method of manufacturing the same, display device
WO2019051930A1 (zh) * 2017-09-15 2019-03-21 深圳市华星光电半导体显示技术有限公司 薄膜晶体管及其制造方法、显示面板
CN107681007A (zh) * 2017-09-15 2018-02-09 深圳市华星光电半导体显示技术有限公司 薄膜晶体管及其制造方法、显示面板
CN109786470A (zh) * 2019-02-01 2019-05-21 京东方科技集团股份有限公司 薄膜晶体管及其制作方法和显示背板
CN113419384A (zh) * 2021-06-17 2021-09-21 福州京东方光电科技有限公司 阵列基板及其制备方法和显示面板

Also Published As

Publication number Publication date
US10217774B2 (en) 2019-02-26
KR101674347B1 (ko) 2016-11-22
EP2747141A1 (en) 2014-06-25
US20140175430A1 (en) 2014-06-26
KR20140081703A (ko) 2014-07-01
KR20160045049A (ko) 2016-04-26
JP6321356B2 (ja) 2018-05-09
CN103887343B (zh) 2017-06-09
US20170287950A1 (en) 2017-10-05
EP2747141B1 (en) 2018-03-07
JP2014123723A (ja) 2014-07-03

Similar Documents

Publication Publication Date Title
CN103887343A (zh) 薄膜晶体管及其制作方法、阵列基板和显示装置
CN102683422B (zh) 氧化物薄膜晶体管及制作方法、阵列基板、显示装置
US8022411B2 (en) Thin-film transistor display panel and method of fabricating the same
KR20080068240A (ko) 박막 트랜지스터 기판의 제조 방법
CN105097951A (zh) 用以制造高效能金属氧化物和金属氮氧化物薄膜晶体管的栅极介电层处理
CN102646676A (zh) 一种tft阵列基板
CN107275390A (zh) 薄膜晶体管及其制作方法、阵列基板及显示装置
CN103311130A (zh) 一种非晶金属氧化物薄膜晶体管及其制备方法
CN104040722A (zh) 通过低温工艺制造的薄膜半导体
US20230036385A1 (en) Thin-film transistor, manufacturing method thereof, array substrate and display panel
WO2014040305A1 (zh) 薄膜晶体管主动装置
CN101567392B (zh) 薄膜晶体管
CN105140296A (zh) 一种薄膜晶体管、其制备方法、阵列基板及显示面板
KR101600887B1 (ko) 박막 트랜지스터 표시판 및 이의 제조 방법
CN103730373B (zh) 一种半导体器件的制备方法及半导体器件
CN105261654A (zh) 低温多晶硅薄膜晶体管及制作方法、阵列基板、显示面板
CN203218269U (zh) 薄膜晶体管、阵列基板和显示装置
CN205092247U (zh) 低温多晶硅薄膜晶体管、阵列基板、显示面板
CN105702622B (zh) 低温多晶硅tft基板的制作方法及低温多晶硅tft基板
CN105514122A (zh) Tft阵列基板及其制造方法
US20210376160A1 (en) Thin film transistor, manufacturing method thereof, and display panel
CN105185838A (zh) 薄膜晶体管及其制造方法
CN203134811U (zh) 薄膜晶体管、阵列基板和显示装置
CN105552133A (zh) 一种薄膜晶体管及其制备方法
WO2021237784A1 (zh) 薄膜晶体管及其制备方法、显示面板

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant