CN103516358B - 相位检测电路和使用相位检测电路的同步电路 - Google Patents
相位检测电路和使用相位检测电路的同步电路 Download PDFInfo
- Publication number
- CN103516358B CN103516358B CN201210427396.9A CN201210427396A CN103516358B CN 103516358 B CN103516358 B CN 103516358B CN 201210427396 A CN201210427396 A CN 201210427396A CN 103516358 B CN103516358 B CN 103516358B
- Authority
- CN
- China
- Prior art keywords
- signal
- clock signal
- delay
- phase
- phase detection
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000001360 synchronised effect Effects 0.000 title claims description 25
- 238000001514 detection method Methods 0.000 claims abstract description 61
- 230000004913 activation Effects 0.000 claims abstract description 5
- 230000009849 deactivation Effects 0.000 claims abstract description 5
- 230000004044 response Effects 0.000 claims description 11
- 230000003111 delayed effect Effects 0.000 claims description 10
- 230000009466 transformation Effects 0.000 claims description 5
- 230000005611 electricity Effects 0.000 claims description 4
- 230000007423 decrease Effects 0.000 claims description 3
- 230000009471 action Effects 0.000 claims description 2
- 230000003213 activating effect Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 10
- 230000008859 change Effects 0.000 description 6
- 230000000630 rising effect Effects 0.000 description 4
- 239000004065 semiconductor Substances 0.000 description 4
- 230000003247 decreasing effect Effects 0.000 description 2
- 230000018199 S phase Effects 0.000 description 1
- 230000001934 delay Effects 0.000 description 1
- 238000000034 method Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/081—Details of the phase-locked loop provided with an additional controlled phase shifter
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
- H03L7/095—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using a lock detector
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/081—Details of the phase-locked loop provided with an additional controlled phase shifter
- H03L7/0812—Details of the phase-locked loop provided with an additional controlled phase shifter and where no voltage or current controlled oscillator is used
- H03L7/0814—Details of the phase-locked loop provided with an additional controlled phase shifter and where no voltage or current controlled oscillator is used the phase shifting device being digitally controlled
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/081—Details of the phase-locked loop provided with an additional controlled phase shifter
- H03L7/0812—Details of the phase-locked loop provided with an additional controlled phase shifter and where no voltage or current controlled oscillator is used
- H03L7/0816—Details of the phase-locked loop provided with an additional controlled phase shifter and where no voltage or current controlled oscillator is used the controlled phase shifter and the frequency- or phase-detection arrangement being connected to a common input
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Manipulation Of Pulses (AREA)
Abstract
本发明提供一种相位检测电路,被配置为在控制信号的去激活时段期间通过将对第一时钟信号分频所获得的分频时钟信号与第二时钟信号进行比较来产生相位检测信号,以及在控制信号的激活时段期间通过将第一时钟信号与第二时钟信号进行比较来产生相位检测信号。
Description
相关申请的交叉引用
本申请要求2012年6月29日向韩国知识产权局提交的韩国专利申请号为10-2012-0070726的专利申请的优先权,其全部内容通过引用合并于此。
技术领域
本发明总体而言涉及一种半导体电路,更具体地,涉及一种相位检测电路以及一种使用所述相位检测电路的同步电路。
背景技术
诸如锁相环(PLL)或延迟锁定环(DLL)的现有同步电路在相位或延迟时间调整过程中判断相位或延迟时间是否已经被调整到期望范围之内的值,或是否已经实现延迟锁定或相位锁定。
同步电路可以使用相位检测电路来判断是否已经实现延迟锁定或相位锁定。
相位检测电路将参考信号REFCLK和比较目标信号FBCLK进行比较,并产生结果信号PDOUT。
图1是用以说明现有同步电路的相位检测操作的波形图。
参见图1,当参考信号REFCLK和比较目标信号FBCLK中含有诸如抖动的噪声分量时,相位检测电路可能将结果信号输出为异常值。
当相位检测电路将结果信号PDOUT输出为异常值时,可能产生同步电路的操作错误。
发明内容
本发明描述了一种无论噪声如何都能够执行稳定操作的相位检测电路,以及一种使用所述相位检测电路的同步电路。
在本发明的一个实施例中,一种相位检测电路被配置为在控制信号的去激活时段期间通过将对第一时钟信号分频所获得的分频时钟信号与第二时钟信号进行比较来产生相位检测信号,以及在控制信号的激活时段期间通过将第一时钟信号与第二时钟信号进行比较来产生相位检测信号。
在本发明的一个实施例中,一种相位检测电路包括:分频部,所述分频部被配置为通过将第一时钟信号分频而产生分频时钟信号;多路复用部,所述多路复用部被配置为响应于控制信号而选择并输出第一时钟信号或分频时钟信号;以及检测部,所述检测部被配置为将多路复用部的输出信号的相位与第二时钟信号进行比较,并产生相位检测信号。
在本发明的一个实施例中,一种同步电路包括:可变延迟单元,所述可变延迟单元被配置为通过将参考时钟信号延迟变化的延迟时间而产生同步时钟信号;反馈时钟信号发生单元,所述反馈时钟信号发生单元被配置为接收同步时钟信号并产生反馈时钟信号;控制单元,所述控制单元被配置为响应于相位检测信号而改变可变延迟单元的延迟时间,以及响应于相位检测信号的转变而产生锁定完成信号;以及相位检测单元,所述相位检测单元被配置为通过响应于锁定完成信号而将参考时钟信号或分频参考时钟信号与反馈时钟信号进行比较来产生相位检测信号。
附图说明
结合附图来说明特征、方面和实施例,其中:
图1是说明现有同步电路的相位检测操作的波形图;
图2是根据本发明的一个实施例的同步电路的框图;
图3是图2的相位检测单元的框图;
图4是说明图3的相位检测电路的操作的时序图;
图5是说明图2的锁定状态检测器的配置的电路图;以及
图6和图7是说明图5的锁定状态检测器的操作的波形图。
具体实施方式
在下文中,将参照附图通过各种实施例来说明根据本发明的相位检测电路以及使用所述相位检测电路的同步电路。
参见图2,根据本发明一个实施例的同步电路100包括可变延迟单元110、控制单元120、反馈时钟信号发生单元150以及相位检测单元10。
反馈时钟信号发生单元150包括分频部130和复制延迟部140。
可变延迟单元110具有响应于控制单元120的控制的变化的延迟时间,并且被配置为将第一时钟信号即参考时钟信号REFCLK延迟所述变化的延迟时间并产生同步时钟信号DLLCLK。
控制单元120被配置为响应于相位检测信号PDOUT而控制可变延迟单元110,以及响应于相位检测信号PDOUT的转变而产生锁定完成信号LOCK_STATE。
用于响应于相位检测信号PDOUT的转变而产生锁定完成信号LOCK_STATE的控制单元120可以包括锁定状态检测器121。
分频部130被配置为将同步时钟信号DLLCLK二分频。
复制延迟部140包括延迟元件以复制特定信号路径的延迟时间。
所述特定信号路径可以包括内部信号路径,外部时钟信号通过所述内部信号路径而进入使用同步电路100的电路中,例如半导体存储器电路中。
相位检测单元10被配置为响应于锁定完成信号LOCK_STATE和复位信号RSTB而将参考时钟信号REFCLK或通过将参考时钟信号REFCLK分频所获得的信号与第二时钟信号即反馈时钟信号FBCLK进行比较,并产生相位检测信号PDOUT。
参见图3,相位检测单元10包括分频部11、第一延迟部12、多路复用部13、第二延迟部14和检测部15。
分频部11被配置为将参考时钟信号REFCLK二分频,并产生分频时钟信号REFCLK/2。
第一延迟部12被配置为将参考时钟信号REFCLK延迟预设的时间,并产生延迟参考时钟信号REFCLKD。
多路复用部13被配置为响应于锁定完成信号LOCK_STATE而选择分频时钟信号REFCLK/2或延迟参考时钟信号REFCLKD。
锁定完成信号LOCK_STATE可以包括定义DLL的延迟锁定或PLL的相位锁定是否已经完成的信号。
在本发明的一个实施例中,锁定完成信号LOCK_STATE被用作用于控制相位检测单元10的信号。然而,这仅是一个例子,也可以使用从外部源提供的控制信号,而不使用从DLL或PLL提供的控制信号。
第二延迟部14被配置为将反馈时钟信号FBCLK延迟预设的时间,并产生延迟反馈时钟信号FBCLKD。
第一延迟部12可以被配置作为虚设延迟器件,以补偿经过分频部11的信号路径的延迟时间。
第二延迟部14可以被配置作为虚设延迟器件,以补偿经过多路复用部13以及分频部11或第一延迟部12的信号路径的延迟时间。
检测部15被配置为将延迟反馈时钟信号FBCLKD的相位与多路复用部13的输出信号的相位进行比较,并产生相位检测信号PDOUT。
检测部15被配置为响应于复位信号RSTB而将相位检测信号PDOUT初始化。
以下将说明根据本发明一个实施例的相位检测单元10的操作。
当锁定完成信号LOCK_STATE被去激活(例如低电平)时,多路复用部13选择分频时钟信号REFCLK/2,并将选中的信号提供给检测部15。
当锁定完成信号LOCK_STATE被激活(例如高电平)时,多路复用部13将延迟参考时钟信号REFCLKD提供给检测部15。
当锁定完成信号LOCK_STATE被去激活时,检测部15在反馈时钟信号FBCLK的上升沿实质上领先于分频时钟信号REFCLK/2的上升沿的情况下将相位检测信号PDOUT输出为高电平。
检测部15的实际输入信号可以包括多路复用部13的输出信号和第二延迟部14的输出信号。然而,由于第一延迟部12和第二延迟部14是用以补偿内部时间延迟的虚设延迟器件,因此可以理解的是,检测部15有效地将参考时钟信号REFCLK或分频时钟信号REFCLK/2与反馈时钟信号FBCLK进行比较。
当锁定完成信号LOCK_STATE被激活时,检测部15在反馈时钟信号FBCLK的上升沿实质上领先于时钟信号REFCLK的上升沿的情况下将相位检测信号PDOUT输出为高电平。
在本发明的一个实施例中,当锁定完成信号LOCK_STATE被去激活时,使用分频时钟信号REFCLK/2。
虽然在图4所示的延迟参考时钟信号REFCLKD和延迟反馈时钟信号FBCLKD中含有诸如抖动的噪声分量,但相位检测电路10可以将相位检测信号PDOUT输出为正常值。
参见图5,锁定状态检测部121被配置为响应于相位检测信号PDOUT的转变而激活锁定完成信号LOCK_STATE。
锁定状态检测部121检测相位检测信号PDOUT从高电平转变至低电平的情况,以及相位检测信号PDOUT从低电平转变至高电平的情况,并激活锁定完成信号LOCK_STATE。
锁定状态检测部121包括第一触发器122、第二触发器123以及逻辑门124。
第一触发器122具有与电源端子连接的输入端子,以及被配置为接收反相了的相位检测信号PDOUT的时钟端子。
第二触发器123具有与电源端子连接的输入端子,以及被配置为接收相位检测信号PDOUT的时钟端子。
第一触发器122和第二触发器123由复位信号RSTB复位。
逻辑门124被配置为对第一触发器122的输出信号和第二触发器123的输出信号执行或操作,并输出锁定完成信号LOCK_STATE。
下文将说明根据本发明一个实施例的同步电路100的操作。
当锁定完成信号LOCK_STATE被去激活(例如低电平)时,相位检测单元10将分频时钟信号REFCLK/2的相位和反馈时钟信号FBCLK的相位进行比较,并产生相位检测信号PDOUT。
控制单元120根据相位检测信号PDOUT的电平而增加或减少可变延迟单元110的延迟时间。
反馈时钟信号FBCLK的相位响应于可变延迟单元110的延迟时间的增加或减少而改变。
当在分频时钟信号REFCLK/2的相位被锁定的状态下反馈时钟信号FBCLK的相位响应于在图6中绘示为FBCLKD的延迟时间而改变时,相位检测信号PDOUT从高电平转变至低电平。
随着相位检测信号PDOUT从高电平转变至低电平,图5的第一触发器122输出电源电平,即高电平信号。
随着从第一触发器122输出的高电平信号经由逻辑门124被输出,锁定完成信号LOCK_STATE被激活。
当在分频时钟信号REFCLK/2的相位被锁定的状态下反馈时钟信号FBCLK的相位响应于在图7中绘示为FBCLKD的延迟时间而改变时,相位检测信号PDOUT从低电平转变至高电平。
随着相位检测信号PDOUT从低电平转变至高电平,图5中的第二触发器123输出电源电平,即高电平信号。
随着从第二触发器123输出的高电平信号经由逻辑门124被输出,锁定完成信号LOCK_STATE被激活。
当锁定完成信号LOCK_STATE被激活时,相位检测单元10将参考时钟信号REFCLK的相位和反馈时钟信号FBCLK的相位进行比较,并产生相位检测信号PDOUT。
控制单元120根据相位检测信号PDOUT的电平来增加或减少可变延迟单元110的延迟时间。
在锁定完成信号LOCK_STATE被激活之后,可变延迟单元110的延迟时间被细微地调整。
反馈时钟信号FBCLK的相位还响应于可变延迟单元110的延迟时间的增加或减少而变化。
在本发明的一个实施例中,反馈时钟信号FBCLK在锁定完成状态之前、即在锁定完成信号LOCK_STATE被激活之前与分频时钟信号REFCLK/2进行比较,并在锁定完成信号LOCK_STATE被激活之后与参考时钟信号REFCLK进行比较,以容许稳定的相位检测。
虽然未检测相位检测信号PDOUT转变至特定电平的时间点,但因为相位检测信号PDOUT转变至低电平和高电平被判定为锁定完成,因此可以确保同步电路的稳定操作。
虽然以上已经描述了某些实施例,但本领域的技术人员会理解这些描述的实施例仅是示例性的。因此,本文所述的半导体电路不应当限于描述的实施例。确切地说,本文所述的半导体电路应当仅根据所附权利要求书并结合以上说明书和附图来限定。
Claims (17)
1.一种相位检测电路,被配置为被输入第一时钟信号,在控制信号的去激活时段期间通过将对所述第一时钟信号分频所获得的分频时钟信号与第二时钟信号进行比较来产生相位检测信号,以及在所述控制信号的激活时段期间通过将所述第一时钟信号与所述第二时钟信号进行比较来产生所述相位检测信号,
其中,所述第一时钟信号是参考时钟信号,而所述第二时钟信号是反馈时钟信号。
2.如权利要求1所述的相位检测电路,其中,所述相位检测电路根据所述第二时钟信号的相位是否领先于所述分频时钟信号的相位或所述第一时钟信号的相位来产生所述相位检测信号。
3.如权利要求1所述的相位检测电路,其中,所述控制信号包括锁定完成信号,所述锁定完成信号定义延迟锁定环的延迟锁定或锁相环的相位锁定是否已经完成。
4.一种相位检测电路,包括:
分频部,所述分频部被配置为被输入第一时钟信号,以及通过将所述第一时钟信号分频而产生分频时钟信号;
多路复用部,所述多路复用部被配置为:当控制信号被激活时选择并输出所述第一时钟信号,以及当所述控制信号被去激活时选择并输出所述分频时钟信号;以及
检测部,所述检测部被配置为将所述多路复用部的输出信号的相位与第二时钟信号进行比较,并产生相位检测信号,
其中,所述第一时钟信号是参考时钟信号,而所述第二时钟信号是反馈时钟信号。
5.如权利要求4所述的相位检测电路,还包括:
第一延迟部,所述第一延迟部被配置为将所述第一时钟信号延迟第一延迟时间,并将延迟了的所述第一时钟信号提供给所述多路复用部;以及
第二延迟部,所述第二延迟部被配置为将所述第二时钟信号延迟第二延迟时间,并将延迟了的所述第二时钟信号提供给所述检测部。
6.如权利要求5所述的相位检测电路,其中,所述第一延迟时间包括经过所述分频部的信号路径的延迟时间。
7.如权利要求5所述的相位检测电路,其中,所述第二延迟时间包括经过所述多路复用部以及所述分频部或所述第一延迟部的信号路径的延迟时间。
8.如权利要求4所述的相位检测电路,其中,所述控制信号包括锁定完成信号,所述锁定完成信号定义延迟锁定环的延迟锁定或锁相环的相位锁定是否已经完成。
9.一种同步电路,包括:
可变延迟单元,所述可变延迟单元被配置为通过将参考时钟信号延迟变化的延迟时间而产生同步时钟信号;
反馈时钟信号发生单元,所述反馈时钟信号发生单元被配置为接收所述同步时钟信号并产生反馈时钟信号;
控制单元,所述控制单元被配置为响应于相位检测信号而增加或减少所述可变延迟单元的延迟时间,以及响应于所述相位检测信号的转变而产生锁定完成信号;以及
相位检测单元,所述相位检测单元被配置为通过响应于所述锁定完成信号的激活而将所述参考时钟信号与所述反馈时钟信号进行比较来产生所述相位检测信号,以及通过响应于所述锁定完成信号的去激活而将通过将所述参考时钟信号分频所获得的分频参考时钟信号与所述反馈时钟信号进行比较来产生所述相位检测信号。
10.如权利要求9所述的同步电路,其中,所述反馈时钟信号发生单元包括:
分频部,所述分频部被配置为将所述同步时钟信号分频;以及
复制延迟部,所述复制延迟部被配置为将所述分频部的输出信号延迟预设的延迟时间,并输出被延迟的信号作为所述反馈时钟信号。
11.如权利要求9所述的同步电路,其中,所述控制单元检测所述相位检测信号从高电平转变至低电平的情况以及所述相位检测信号从低电平转变至高电平的情况,并激活所述锁定完成信号。
12.如权利要求9所述的同步电路,其中,所述控制单元包括锁定状态检测器。
13.如权利要求12所述的同步电路,其中,所述锁定状态检测器还包括:
第一触发器,所述第一触发器具有与电源端子连接的输入端子、被配置为接收反相了的所述相位检测信号的时钟端子、以及与复位信号连接的端子;
第二触发器,所述第二触发器具有与所述电源端子连接的输入端子、被配置为接收所述相位检测信号的时钟端子、以及与复位信号连接的端子;以及
逻辑门,所述逻辑门被配置为对所述第一触发器的输出信号和所述第二触发器的输出信号执行或操作,并输出所述锁定完成信号。
14.如权利要求9所述的同步电路,其中,所述相位检测单元包括:
分频部,所述分频部被配置为通过将所述参考时钟信号分频而产生所述分频参考时钟信号;
多路复用部,所述多路复用部被配置为响应于所述锁定完成信号的激活而选择并输出所述参考时钟信号,以及响应于所述锁定完成信号的去激活而选择并输出所述分频参考时钟信号;以及
检测部,所述检测部被配置为将所述多路复用部的输出信号的相位与所述反馈时钟信号进行比较,并产生所述相位检测信号。
15.如权利要求14所述的同步电路,其中,所述相位检测单元还包括:
第一延迟部,所述第一延迟部被配置为将所述参考时钟信号延迟第一延迟时间,并将延迟了的信号提供给所述多路复用部;以及
第二延迟部,所述第二延迟部被配置为将所述反馈时钟信号延迟第二延迟时间,并将延迟了的信号提供给所述检测部。
16.如权利要求15所述的同步电路,其中,所述第一延迟时间包括经过所述分频部的信号路径的延迟时间。
17.如权利要求15所述的同步电路,其中,所述第二延迟时间包括经过所述多路复用部以及所述分频部或所述第一延迟部的信号路径的延迟时间。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020120070726A KR101950320B1 (ko) | 2012-06-29 | 2012-06-29 | 위상 검출 회로 및 이를 이용한 동기 회로 |
KR10-2012-0070726 | 2012-06-29 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103516358A CN103516358A (zh) | 2014-01-15 |
CN103516358B true CN103516358B (zh) | 2018-11-20 |
Family
ID=49777483
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201210427396.9A Active CN103516358B (zh) | 2012-06-29 | 2012-10-31 | 相位检测电路和使用相位检测电路的同步电路 |
Country Status (4)
Country | Link |
---|---|
US (1) | US8749281B2 (zh) |
KR (1) | KR101950320B1 (zh) |
CN (1) | CN103516358B (zh) |
TW (1) | TWI600280B (zh) |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101382500B1 (ko) * | 2013-01-18 | 2014-04-10 | 연세대학교 산학협력단 | 지연 고정 회로 및 클록 생성 방법 |
KR101418045B1 (ko) * | 2013-01-18 | 2014-07-14 | 연세대학교 산학협력단 | 온도 감지 회로 및 온도 감지 방법 |
WO2014119558A1 (ja) * | 2013-01-29 | 2014-08-07 | ピーエスフォー ルクスコ エスエイアールエル | Dll回路および半導体装置 |
US8917129B1 (en) * | 2013-06-12 | 2014-12-23 | Ambarella, Inc. | Generating signals with accurate quarter-cycle intervals using digital delay locked loop |
US9577648B2 (en) * | 2014-12-31 | 2017-02-21 | Semtech Corporation | Semiconductor device and method for accurate clock domain synchronization over a wide frequency range |
US10367484B2 (en) * | 2016-07-28 | 2019-07-30 | Texas Instruments Incorporated | Ramp based clock synchronization for stackable circuits |
CN108494396A (zh) * | 2018-04-09 | 2018-09-04 | 哈尔滨工业大学(威海) | 相位同步装置和方法 |
US10496127B1 (en) * | 2018-06-04 | 2019-12-03 | Linear Technology Holding Llc | Multi-chip timing alignment to a common reference signal |
KR102534241B1 (ko) * | 2018-11-05 | 2023-05-22 | 에스케이하이닉스 주식회사 | 위상 감지 회로, 이를 포함하는 클럭 생성 회로 및 반도체 장치 |
KR102662555B1 (ko) | 2019-07-05 | 2024-05-03 | 삼성전자주식회사 | 지연 동기 루프 회로 및 이를 구비하는 반도체 메모리 장치 |
US10965292B1 (en) * | 2020-06-08 | 2021-03-30 | Winbond Electronics Corp. | Delay-locked loop device and operation method therefor |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1812268A (zh) * | 2005-01-28 | 2006-08-02 | 瑞昱半导体股份有限公司 | 时钟产生电路及相关数据恢复电路 |
CN1922787A (zh) * | 2004-02-27 | 2007-02-28 | 三洋电机株式会社 | Pll电路 |
CN101013894A (zh) * | 2007-02-02 | 2007-08-08 | 智原科技股份有限公司 | 具有宽锁频范围的锁相回路及其操作方法 |
CN101079629A (zh) * | 2006-05-23 | 2007-11-28 | 中兴通讯股份有限公司 | 一种实现sdh产品时钟板无缝切换的数字锁相装置 |
CN101741378A (zh) * | 2008-11-11 | 2010-06-16 | 海力士半导体有限公司 | 延迟锁定环电路及其更新方法与该电路中的更新控制装置 |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6473439B1 (en) * | 1997-10-10 | 2002-10-29 | Rambus Incorporated | Method and apparatus for fail-safe resynchronization with minimum latency |
JP3523069B2 (ja) * | 1998-06-30 | 2004-04-26 | 株式会社東芝 | 遅延型位相同期回路 |
JP3670615B2 (ja) * | 2002-03-08 | 2005-07-13 | 松下電器産業株式会社 | 位相比較器およびクロックリカバリ回路 |
KR100583152B1 (ko) | 2004-02-19 | 2006-05-23 | 주식회사 하이닉스반도체 | 데이터 억세스타임 측정모드를 갖는 반도체 메모리 소자 |
US20070018699A1 (en) * | 2005-07-20 | 2007-01-25 | M/A-Com, Inc. | Partial cascode phase locked loop architecture |
KR100915817B1 (ko) * | 2007-10-09 | 2009-09-07 | 주식회사 하이닉스반도체 | Dll 회로 |
KR100906644B1 (ko) | 2007-12-27 | 2009-07-07 | 주식회사 하이닉스반도체 | 반도체 메모리장치 |
US8169241B2 (en) * | 2008-01-15 | 2012-05-01 | Atmel Rousset S.A.S. | Proportional phase comparator and method for phase-aligning digital signals |
US7728631B2 (en) * | 2008-05-15 | 2010-06-01 | Atheros Communications, Inc. | Phase frequency detector with pulse width control circuitry |
JP5588254B2 (ja) * | 2009-08-04 | 2014-09-10 | キヤノン株式会社 | 遅延同期ループ回路 |
KR101196706B1 (ko) * | 2009-10-29 | 2012-11-07 | 에스케이하이닉스 주식회사 | 지연 고정 루프 회로를 포함하는 반도체 집적 회로 |
KR101092996B1 (ko) * | 2009-12-29 | 2011-12-12 | 주식회사 하이닉스반도체 | 지연 고정 루프 |
EP2633620B1 (en) * | 2010-10-26 | 2018-02-28 | Marvell World Trade Ltd. | Pll dual edge lock detector |
-
2012
- 2012-06-29 KR KR1020120070726A patent/KR101950320B1/ko active IP Right Grant
- 2012-09-03 US US13/602,246 patent/US8749281B2/en active Active
- 2012-10-05 TW TW101136889A patent/TWI600280B/zh active
- 2012-10-31 CN CN201210427396.9A patent/CN103516358B/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1922787A (zh) * | 2004-02-27 | 2007-02-28 | 三洋电机株式会社 | Pll电路 |
CN1812268A (zh) * | 2005-01-28 | 2006-08-02 | 瑞昱半导体股份有限公司 | 时钟产生电路及相关数据恢复电路 |
CN101079629A (zh) * | 2006-05-23 | 2007-11-28 | 中兴通讯股份有限公司 | 一种实现sdh产品时钟板无缝切换的数字锁相装置 |
CN101013894A (zh) * | 2007-02-02 | 2007-08-08 | 智原科技股份有限公司 | 具有宽锁频范围的锁相回路及其操作方法 |
CN101741378A (zh) * | 2008-11-11 | 2010-06-16 | 海力士半导体有限公司 | 延迟锁定环电路及其更新方法与该电路中的更新控制装置 |
Also Published As
Publication number | Publication date |
---|---|
US8749281B2 (en) | 2014-06-10 |
CN103516358A (zh) | 2014-01-15 |
TWI600280B (zh) | 2017-09-21 |
KR101950320B1 (ko) | 2019-02-20 |
US20140002150A1 (en) | 2014-01-02 |
TW201401785A (zh) | 2014-01-01 |
KR20140003101A (ko) | 2014-01-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103516358B (zh) | 相位检测电路和使用相位检测电路的同步电路 | |
US8593197B1 (en) | Delay line circuit, delay locked loop and tester system including the same | |
US8004328B2 (en) | AC-coupling phase interpolator and delay-locked loop using the same | |
JP5577381B2 (ja) | 誤ロック防止回路、防止方法及びそれを利用した遅延ロックループ | |
USRE45604E1 (en) | DLL circuit adapted to semiconductor device | |
US10931289B2 (en) | DLL circuit having variable clock divider | |
CN107733428B (zh) | 延迟锁定环电路、集成电路和用于控制它的方法 | |
US8766688B2 (en) | DLL circuit and delay-locked method using the same | |
US8917132B2 (en) | Apparatuses, methods, and circuits including a delay circuit | |
JP4944373B2 (ja) | 遅延固定ループ回路 | |
US20190268009A1 (en) | Apparatuses and methods for providing frequency divided clocks | |
JP5826246B2 (ja) | 注入同期を補償する装置および方法 | |
US7826584B2 (en) | Phase locked loops capable of burn-in testing with increased locking range and burn-in testing method thereof | |
US20080238504A1 (en) | Phase locked loop | |
US7605624B2 (en) | Delay locked loop (DLL) circuit for generating clock signal for memory device | |
KR20170102109A (ko) | 동기 회로 및 이를 포함하는 반도체 장치 | |
TWI536741B (zh) | 延遲鎖定迴路及包含其之積體電路 | |
US9194907B1 (en) | Semiconductor apparatus | |
KR20100076778A (ko) | 반도체 장치 | |
US6603300B2 (en) | Phase-detecting device | |
KR102675129B1 (ko) | 지연 동기 루프 회로 및 이를 포함하는 집적 회로 | |
US20130321050A1 (en) | Delay-locked loop | |
KR101163049B1 (ko) | 클럭지연회로 | |
US9553593B1 (en) | Delay locked loop and associated control method | |
TW566004B (en) | Phase locked loop for reducing electromagnetic interference |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |