CN102411281A - 图像形成设备和电源电路 - Google Patents

图像形成设备和电源电路 Download PDF

Info

Publication number
CN102411281A
CN102411281A CN2011102885608A CN201110288560A CN102411281A CN 102411281 A CN102411281 A CN 102411281A CN 2011102885608 A CN2011102885608 A CN 2011102885608A CN 201110288560 A CN201110288560 A CN 201110288560A CN 102411281 A CN102411281 A CN 102411281A
Authority
CN
China
Prior art keywords
switch element
drive signal
time section
unit
switch
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2011102885608A
Other languages
English (en)
Other versions
CN102411281B (zh
Inventor
奥村泰彦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Publication of CN102411281A publication Critical patent/CN102411281A/zh
Application granted granted Critical
Publication of CN102411281B publication Critical patent/CN102411281B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03GELECTROGRAPHY; ELECTROPHOTOGRAPHY; MAGNETOGRAPHY
    • G03G15/00Apparatus for electrographic processes using a charge pattern
    • G03G15/06Apparatus for electrographic processes using a charge pattern for developing
    • G03G15/065Arrangements for controlling the potential of the developing electrode
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03GELECTROGRAPHY; ELECTROPHOTOGRAPHY; MAGNETOGRAPHY
    • G03G15/00Apparatus for electrographic processes using a charge pattern
    • G03G15/01Apparatus for electrographic processes using a charge pattern for producing multicoloured copies
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03GELECTROGRAPHY; ELECTROPHOTOGRAPHY; MAGNETOGRAPHY
    • G03G15/00Apparatus for electrographic processes using a charge pattern
    • G03G15/06Apparatus for electrographic processes using a charge pattern for developing

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Developing For Electrophotography (AREA)
  • Control Or Security For Electrophotography (AREA)

Abstract

本发明涉及一种图像形成设备和电源电路。显影单元利用显影剂对潜像进行显影。提供单元向所述显影单元提供具有如下波形的显影交流偏置电压,其中,所述波形具有输出矩形波的脉冲时间段和没有输出矩形波的消隐时间段。输入信号生成单元生成通过在从所述脉冲时间段转变成所述消隐时间段的时刻添加宽度小于所述脉冲时间段的矩形波的宽度的附加脉冲所获得的输入信号,作为要提供给用于形成所述显影交流偏置电压的变压单元的初级侧的输入信号。

Description

图像形成设备和电源电路
技术领域
本发明涉及一种用于向电子装置提供电力的电源电路和图像形成设备。
背景技术
电子照相或静电打印图像形成设备中的显影装置通过向显影套筒施加叠加有DC(直流)电压和AC(交流)电压的电压,利用调色剂有效显影静电潜像。特别地,具有矩形波形的AC电压提高了调色剂相对于潜像的充电效率(调色剂电荷与潜像电荷耦合的比率)。
施加于显影套筒的电压需要具有目标值。这是因为:如果所施加的电压极大地超过目标电压由此产生过冲(overshoot),则产生各种问题。例如,电流经由绝缘体的表面或空气层流过非期望的导电体。另外,在混入显影剂的导电杂质中发生气中放电(aerial discharge),从而破坏潜像。作为用于缓解这些问题的一个解决方案,采用具有足够大的阻抗值的阻尼电阻器。
然而,阻尼电阻器的使用同样具有缺点。例如,上升响应和下降响应变得比理想矩形波的上升响应和下降响应慢,由此导致钝的矩形波。与理想矩形波相比,钝的矩形波在充电效率方面较差。阻尼电阻器两端的功率损耗使得向AC电压生成电路的输入功率减半,从而增大了允许能量损耗的空间并且增加了组件成本。
在日本特开2002-354831号公报中,AC电压生成电路由包括四个开关元件的全桥电路构成。在各开关元件接通的时间段的一部分中设置预定断开(OFF)时间段。该结构在不依赖阻尼电阻器的情况下缓解了过冲。
日本特开2002-354831号公报所公开的发明可以针对特定条件下的显影单元、感光构件、显影高压电源和显影剂,来良好地校正因LC谐振而产生的输出波形失真。然而,在将该传统技术应用于具有输出矩形波的脉冲时间段和停止输出矩形波的消隐时间段的所谓的消隐脉冲波形时,发生问题。
图8举例说明了将传统技术应用于消隐脉冲波形时的波形。当始终使用恒定的断开时间段时,如该传统技术一样,LC谐振波形出现在从消隐时间段到脉冲时间段的上升沿和从脉冲时间段到消隐时间段的下降沿处。
发明内容
本发明的特征在于:通过抑制消隐脉冲波形的形状变形,在降低对阻尼电阻器的依赖性的同时实现稳定显影。
本发明提供一种图像形成设备,包括:显影单元,用于利用显影剂对感光构件上所形成的潜像进行显影;提供单元,用于向所述显影单元提供具有如下波形的显影交流偏置电压,其中,所述波形具有输出矩形波的脉冲时间段和没有输出矩形波的消隐时间段;以及输入信号生成单元,用于生成通过在从所述脉冲时间段转变成所述消隐时间段的时刻添加宽度小于所述脉冲时间段的矩形波的宽度的附加脉冲所获得的输入信号,作为要提供给用于形成所述显影交流偏置电压的变压单元的初级侧的输入信号。
本发明提供一种电源电路,包括:交流电压生成单元,用于输出具有输出矩形波的脉冲时间段和没有输出矩形波的消隐时间段的消隐脉冲波形,所述交流电压生成单元包括全桥电路,所述全桥电路包括第一开关单元、第二开关单元、第三开关单元和第四开关单元,其中所述第一开关单元的一端与电压源连接,所述第二开关单元的一端与所述第一开关单元的另一端连接且所述第二开关单元的另一端接地,所述第三开关单元的一端与所述电压源连接,以及所述第四开关单元的一端与所述第三开关单元的另一端连接且所述第四开关单元的另一端接地;变压单元,用于接收由所述交流电压生成单元所生成的消隐脉冲波形,所述变压单元具有初级侧第一端子和初级侧第二端子,所述初级侧第一端子与所述第一开关单元的所述另一端和所述第二开关单元的所述一端连接,所述初级侧第二端子与所述第三开关单元的所述另一端和所述第四开关单元的所述一端连接;以及驱动信号生成单元,用于向所述第一开关单元和所述第四开关单元的驱动端子输出第一驱动信号以使所述交流电压生成单元输出所述消隐脉冲波形中的第一个半周期的矩形波,并且向所述第二开关单元和所述第三开关单元的驱动端子输出第二驱动信号以使所述交流电压生成单元输出所述消隐脉冲波形中的第二个半周期的矩形波,其中,所述第一驱动信号具有接通所述第一开关单元和所述第四开关单元这两者的第一接通时间段、断开所述第一开关单元和所述第四开关单元这两者的断开时间段以及接通所述第一开关单元和所述第四开关单元这两者的第二接通时间段,所述第二驱动信号具有接通所述第二开关单元和所述第三开关单元这两者的第一接通时间段、断开所述第二开关单元和所述第三开关单元这两者的断开时间段以及接通所述第二开关单元和所述第三开关单元这两者的第二接通时间段,以及所述第一驱动信号的第一接通时间段的长度和所述第二驱动信号的第一接通时间段的长度彼此不同,所述第一驱动信号的断开时间段的长度和所述第二驱动信号的断开时间段的长度彼此不同,所述第一驱动信号的第二接通时间段的长度和所述第二驱动信号的第二接通时间段的长度彼此不同,以及所述第二驱动信号的第一接通时间段的长度大于所述第一驱动信号的第一接通时间段的长度。
本发明提供一种电源电路,包括:交流电压生成单元,用于输出具有输出矩形波的脉冲时间段和没有输出矩形波的消隐时间段的消隐脉冲波形,所述交流电压生成单元包括全桥电路,所述全桥电路包括第一开关单元、第二开关单元、第三开关单元和第四开关单元,其中所述第一开关单元的一端与电压源连接,所述第二开关单元的一端与所述第一开关单元的另一端连接且所述第二开关单元的另一端接地,所述第三开关单元的一端与所述电压源连接,以及所述第四开关单元的一端与所述第三开关单元的另一端连接且所述第四开关单元的另一端接地;变压单元,用于接收由所述交流电压生成单元所生成的消隐脉冲波形,所述变压单元具有初级侧第一端子和初级侧第二端子,所述初级侧第一端子与所述第一开关单元的所述另一端和所述第二开关单元的所述一端连接,所述初级侧第二端子与所述第三开关单元的所述另一端和所述第四开关单元的所述一端连接;以及驱动信号生成单元,用于向所述第一开关单元和所述第四开关单元的驱动端子输出第一驱动信号以使所述交流电压生成单元输出所述消隐脉冲波形中的第一个半周期的矩形波,向所述第二开关单元和所述第三开关单元的驱动端子输出第二驱动信号以使所述交流电压生成单元输出所述消隐脉冲波形中的第二个半周期的矩形波,以及向所述第二开关单元和所述第三开关单元的驱动端子输出第三驱动信号以将所述消隐脉冲波形从所述脉冲时间段转变成所述消隐时间段,其中,所述第一驱动信号具有接通所述第一开关单元和所述第四开关单元这两者的第一接通时间段以及断开所述第一开关单元和所述第四开关单元这两者的断开时间段,所述第二驱动信号具有接通所述第二开关单元和所述第三开关单元这两者的第一接通时间段以及断开所述第二开关单元和所述第三开关单元这两者的断开时间段,所述第三驱动信号具有断开所述第二开关单元和所述第三开关单元这两者的断开时间段以及接通所述第二开关单元和所述第三开关单元这两者的接通时间段,以及所述第一驱动信号的第一接通时间段的长度、所述第二驱动信号的第一接通时间段的长度和所述第三驱动信号的断开时间段的长度彼此不同,并且所述第一驱动信号的断开时间段的长度、所述第二驱动信号的断开时间段的长度和所述第三驱动信号的接通时间段的长度彼此不同。
本发明提供一种图像形成设备,包括:电源电路;显影构件,其中,向所述显影构件施加从所述电源电路所提供的消隐脉冲波形;图像承载体,用于承载静电潜像,其中,利用从所述显影构件所提供的显影剂对所述静电潜像进行显影;以及转印构件,用于将显影剂图像从所述图像承载体转印至打印介质,所述电源电路包括:交流电压生成单元,用于输出具有输出矩形波的脉冲时间段和没有输出矩形波的消隐时间段的消隐脉冲波形,所述交流电压生成单元包括全桥电路,所述全桥电路包括第一开关单元、第二开关单元、第三开关单元和第四开关单元,其中所述第一开关单元的一端与电压源连接,所述第二开关单元的一端与所述第一开关单元的另一端连接且所述第二开关单元的另一端接地,所述第三开关单元的一端与所述电压源连接,以及所述第四开关单元的一端与所述第三开关单元的另一端连接且所述第四开关单元的另一端接地;变压单元,用于接收由所述交流电压生成单元所生成的消隐脉冲波形,所述变压单元具有初级侧第一端子和初级侧第二端子,所述初级侧第一端子与所述第一开关单元的所述另一端和所述第二开关单元的所述一端连接,所述初级侧第二端子与所述第三开关单元的所述另一端和所述第四开关单元的所述一端连接;以及驱动信号生成单元,用于向所述第一开关单元和所述第四开关单元的驱动端子输出第一驱动信号以使所述交流电压生成单元输出所述消隐脉冲波形中的第一个半周期的矩形波,并且向所述第二开关单元和所述第三开关单元的驱动端子输出第二驱动信号以使所述交流电压生成单元输出所述消隐脉冲波形中的第二个半周期的矩形波,其中,所述第一驱动信号具有接通所述第一开关单元和所述第四开关单元这两者的第一接通时间段、断开所述第一开关单元和所述第四开关单元这两者的断开时间段以及接通所述第一开关单元和所述第四开关单元这两者的第二接通时间段,所述第二驱动信号具有接通所述第二开关单元和所述第三开关单元这两者的第一接通时间段、断开所述第二开关单元和所述第三开关单元这两者的断开时间段以及接通所述第二开关单元和所述第三开关单元这两者的第二接通时间段,以及所述第一驱动信号的第一接通时间段的长度和所述第二驱动信号的第一接通时间段的长度彼此不同,所述第一驱动信号的断开时间段的长度和所述第二驱动信号的断开时间段的长度彼此不同,所述第一驱动信号的第二接通时间段的长度和所述第二驱动信号的第二接通时间段的长度彼此不同,以及所述第二驱动信号的第一接通时间段的长度大于所述第一驱动信号的第一接通时间段的长度。
本发明提供一种图像形成设备,包括:电源电路;显影构件,其中,向所述显影构件施加从所述电源电路所提供的消隐脉冲波形;图像承载体,用于承载静电潜像,其中利用从所述显影构件所提供的显影剂对所述静电潜像进行显影;以及转印构件,用于将显影剂图像从所述图像承载体转印至打印介质,所述电源电路包括:交流电压生成单元,用于输出具有输出矩形波的脉冲时间段和没有输出矩形波的消隐时间段的消隐脉冲波形,所述交流电压生成单元包括全桥电路,所述全桥电路包括第一开关单元、第二开关单元、第三开关单元和第四开关单元,其中所述第一开关单元的一端与电压源连接,所述第二开关单元的一端与所述第一开关单元的另一端连接且所述第二开关单元的另一端接地,所述第三开关单元的一端与所述电压源连接,以及所述第四开关单元的一端与所述第三开关单元的另一端连接且所述第四开关单元的另一端接地;变压单元,用于接收由所述交流电压生成单元所生成的消隐脉冲波形,所述变压单元具有初级侧第一端子和初级侧第二端子,所述初级侧第一端子与所述第一开关单元的所述另一端和所述第二开关单元的所述一端连接,所述初级侧第二端子与所述第三开关单元的所述另一端和所述第四开关单元的所述一端连接;以及驱动信号生成单元,用于向所述第一开关单元和所述第四开关单元的驱动端子输出第一驱动信号以使所述交流电压生成单元输出所述消隐脉冲波形中的第一个半周期的矩形波,向所述第二开关单元和所述第三开关单元的驱动端子输出第二驱动信号以使所述交流电压生成单元输出所述消隐脉冲波形中的第二个半周期的矩形波,以及向所述第二开关单元和所述第三开关单元的驱动端子输出第三驱动信号以将所述消隐脉冲波形从所述脉冲时间段转变成所述消隐时间段,其中,所述第一驱动信号具有接通所述第一开关单元和所述第四开关单元这两者的第一接通时间段以及断开所述第一开关单元和所述第四开关单元这两者的断开时间段,所述第二驱动信号具有接通所述第二开关单元和所述第三开关单元这两者的第一接通时间段以及断开所述第二开关单元和所述第三开关单元这两者的断开时间段,所述第三驱动信号具有断开所述第二开关单元和所述第三开关单元这两者的断开时间段以及接通所述第二开关单元和所述第三开关单元这两者的接通时间段,以及所述第一驱动信号的第一接通时间段的长度、所述第二驱动信号的第一接通时间段的长度和所述第三驱动信号的断开时间段的长度彼此不同,并且所述第一驱动信号的断开时间段的长度、所述第二驱动信号的断开时间段的长度和所述第三驱动信号的接通时间段的长度彼此不同。
通过以下(参考附图)对典型实施例的说明,本发明的其它特征将变得明显。
附图说明
图1是示出图像形成设备的示意性断面图;
图2是示出根据第一实施例的电源装置的电路图;
图3是示出生成根据第一实施例的消隐脉冲波形时的输入到半导体开关元件Q1、Q2、Q3和Q4的门信号以及输出电压波形的波形图;
图4是示出从应用第一实施例的电源装置200所输出的电压的测量波形的波形图;
图5是示出根据第二实施例的电源装置、显影单元4和感光构件1的示意图;
图6是示出生成根据第二实施例的消隐脉冲波形时的输入到半导体开关元件Q1、Q2、Q3和Q4的门信号以及输出电压波形的波形图;
图7是示出从应用第二实施例的电源装置200所输出的电压的测量波形的波形图;以及
图8是用于说明消隐脉冲波形中所生成的失真的波形图。
具体实施方式
第一实施例
图1所示的图像形成设备100是包括根据本发明的电源电路的电子照相式多色图像形成设备。注意,本发明也可应用于单色图像形成设备。图像形成设备100包括利用黄色、品红色、青色和黑色这四个不同颜色的显影剂(调色剂)形成图像的四个图像形成站Y、M、C和K。这些图像形成站具有大致相同的结构,并且作为代表将说明黄色图像形成站。
当控制整个图像形成设备100的主机控制器(图2中未示出)接收到用于在打印介质P上形成图像的指示时,感光构件1、中间转印带51、充电辊2、显影套筒41、一次转印辊53、二次转印辊对56和定影单元7开始转动。从高压电源(未示出)向充电辊2施加DC电压或通过在DC电压上叠加正弦电压所获得的高电压。将与充电辊2接触的感光构件1的表面充电至与从高压电源均匀施加的DC电压相同的电位。然后,感光构件1的表面转动以移动至来自曝光装置3的激光照射的位置。曝光装置3发出与图像信号相对应的光L,从而形成静电潜像。图2所示的电源装置200向显影单元4的显影套筒41施加通过在DC电压上叠加AC电压(矩形波的电压)所获得的高电压(显影偏压)。显影偏压在调色剂中生成负电荷。调色剂对来自显影套筒41的正电位潜像进行显影,从而形成调色剂图像。显影套筒41是从电源装置所提供的电压所施加至的显影构件的例子。感光构件1是用于承载利用从显影构件所提供的显影剂进行显影的静电潜像的图像承载体的例子。随着感光构件1的转动,感光构件1表面上的调色剂图像移动到一次转印辊53。然后,将调色剂图像转印至中间转印带51。注意,对Y、M、C和K调色剂图像进行定位并且将其转印至中间转印带51上。最后,将多个颜色的调色剂图像叠加并形成在中间转印带51上。中间转印带51是图像承载体的另一例子。随着中间转印带51的转动,中间转印带51表面上的多个颜色的调色剂图像移动到二次转印辊对56。二次转印辊对56将多个颜色的调色剂转印至打印介质P上。二次转印辊对56是用于将来自图像承载体的显影剂图像转印至打印介质上的转印构件的例子。定影单元7利用压力和温度将被转印至打印介质P上的调色剂图像定影至打印介质P。
图2示出用于生成显影偏压的电源装置200、显影单元4和感光构件1。电源装置200包括AC电压生成电路201、变压器T1和用于生成DC电压的DC电压源211。阻尼电阻器R1通常以串联方式插入到变压器T1和显影套筒之间,但是在本发明中基本上可以省略该阻尼电阻器R1。电容C1是在显影套筒41和感光构件1之间的间隙处形成的电容。DC电压源211将DC电压叠加在AC电压生成电路201的要输出给变压器T1的次级侧的AC电压上。将通过叠加AC电压和DC电压所形成的矩形波的显影偏压施加至显影套筒41。注意,电容器C2与DC电压源211并联连接。
AC电压生成电路201用作输出消隐脉冲波形的AC电压生成单元,其中,该消隐脉冲波形具有输出矩形波的脉冲时间段和不输出矩形波的空闲时间段(消隐时间段)。AC电压生成电路201和变压器T1生成并输出要叠加在DC电压上的AC电压(矩形波)。AC电压生成电路201包括由四个半导体开关元件Q1、Q2、Q3和Q4组成的全桥电路。半导体开关元件Q1、Q2、Q3和Q4分别对应于第一开关单元、第二开关单元、第三开关单元和第四开关单元。半导体开关元件Q1的一端与+24V电压源连接,并且另一端与变压器T1的初级侧(初级绕组侧)第一端子Ta以及半导体开关元件Q2的一端连接。半导体开关元件Q2的另一端与地连接(即,接地)。半导体开关元件Q3的一端与+24V电压源连接,并且另一端与变压器T1的初级侧第二端子Tb以及半导体开关元件Q4的一端连接。半导体开关元件Q4的另一端接地。变压器T1是变压单元的例子,其中,该变压单元具有与第一开关单元的另一端和第二开关单元的一端连接的初级侧第一端子Ta以及与第三开关单元的另一端和第四开关单元的一端连接的初级侧第二端子Tb,并且接收由AC电压生成单元所生成的消隐脉冲波形。
驱动信号生成电路202向各个半导体开关元件的栅极(驱动端子)输出门信号,以接通(ON)Q1、断开Q2、断开Q3和接通Q4。结果,施加电压,以使得变压器绕组的第一端子Ta处的电位变得高于Tb处的电位,从而在次级绕组中生成具有正振幅的电压。类似地,根据输出指示,驱动信号生成电路202输出门信号,以断开Q1、接通Q2、接通Q3和断开Q4。然后,在Ta和Tb之间施加电压,以使得变压器绕组的第二端子Tb处的电位变得高于Ta处的电位,从而在次级绕组中生成具有负振幅的电压。
图3示出生成消隐脉冲波形时的输入到半导体开关元件Q1、Q2、Q3和Q4的门信号、输入到变压器T1的初级侧的信号、以及输出电压波形。消隐脉冲波形在脉冲时间段具有两个脉冲(矩形波),并且在消隐时间段具有两个消隐。在从主机CPU接收到用于开始图像形成的消隐脉冲输出指示时,驱动信号生成电路202输出驱动信号(门信号)以驱动半导体开关元件Q1、Q2、Q3和Q4。由具有第一接通时间段、断开时间段和第二接通时间段的驱动模式构成门信号的半周期。适当调整第一接通时间段、断开时间段和第二接通时间段的比率,以降低开始输出消隐脉冲波形时的失真和结束输出时的失真。特别地,可以通过调整断开时间段的长度来降低谐振波形。
参考图3,将在时间段T1~T3中输出给Q1和Q4的栅极的门信号称为第一驱动信号。将在时间段T4~T6中输出给Q2和Q3的栅极的门信号称为第二驱动信号。此外,将在时间段T7和T8中输出给Q2和Q3的栅极的门信号称为第三驱动信号。更具体地,第一驱动信号具有接通Q1和Q4这两者的第一接通时间段T1、断开Q1和Q4这两者的断开时间段T2、以及接通Q1和Q4这两者的第二接通时间段T3。第二驱动信号具有接通Q2和Q3这两者的第一接通时间段T4、断开Q2和Q3这两者的断开时间段T5、以及接通Q2和Q3这两者的第二接通时间段T6。第三驱动信号具有断开Q2和Q3这两者的断开时间段T7和接通Q2和Q3两者的接通时间段T8。
参考图3,驱动信号生成电路202在用作第一接通时间段的时间段T1中使输入至Q1和Q4的门信号有效(enable)。然后,变压器T1开始输出正输出电压。在用作断开时间段的时间段T2中,驱动信号生成电路202使输入至Q1和Q4的门信号无效(disable),以抑制谐振波形。在用作第二接通时间段的时间段T3中,驱动信号生成电路202使输入至Q1和Q4的门信号有效。这样,输出电压变成在时间段T1~T3中从0V向正目标值Vtar+上升的矩形波。注意,时间段T1~T3的总和对应于该矩形波的半周期。将该半周期称为Th+。驱动信号生成电路202用作驱动信号生成单元,其中该驱动信号生成单元向这四个开关单元中的第一开关单元和第四开关单元输出第一驱动信号,以使AC电压生成单元输出消隐脉冲波形中的第一个半周期的矩形波。
在用作第一接通时间段的时间段T4中,驱动信号生成电路202使输入至Q2和Q3的门信号有效。然后,变压器T1开始输出负输出电压。在用作断开时间段的时间段T5中,驱动信号生成电路202使输入至Q2和Q3的门信号无效,以抑制谐振波形。在用作第二接通时间段的时间段T6中,驱动信号生成电路202使输入至Q2和Q3的门信号有效。因此,输出电压变成在时间段T4~T6中从Vtar+向负目标值Vtar-下降的矩形波。注意,时间段T4~T6的总和也对应于该矩形波的半周期。将该半周期称为Th-。在第一实施例中,由于矩形波中的正目标值Vtar+的绝对值和负目标值Vtar-的绝对值的比率为1∶1,因而时间段Th+和Th-彼此相等。更具体地,驱动信号生成电路202输出第一驱动信号和第二驱动信号,从而使得第一驱动信号的持续时间Th+和第二驱动信号的持续时间Th-的比率变为与对应于第二驱动信号而输出的半波的最大振幅Vtar-和对应于第一驱动信号而输出的半波的最大振幅Vtar+的比率相等。
各半波(半周期)的第一接通时间段、断开时间段和第二接通时间段始终满足T1≠T4、T2≠T5和T3≠T6、以及T1<T4。也就是说,第一驱动信号的第一接通时间段T1的长度不同于第二驱动信号的第一接通时间段T4的长度。第一驱动信号的断开时间段T2的长度不同于第二驱动信号的断开时间段T5的长度。第一驱动信号的第二接通时间段T3的长度不同于第二驱动信号的第二接通时间段T6的长度。此外,第二驱动信号的第一接通时间段T4长于第一驱动信号的第一接通时间段T1。这些条件旨在降低开始输出消隐脉冲波形时的失真。这样,驱动信号生成电路202用作驱动信号生成单元,其中该驱动信号生成单元向这四个开关单元中的第二开关单元和第三开关单元输出第二驱动信号,以使AC电压生成单元输出消隐脉冲波形中的第二个半周期的矩形波。
在用作第一接通时间段的时间段T4′,驱动信号生成电路202使输入至Q1和Q4的门信号有效。然后,变压器T1开始输出正输出电压。在用作断开时间段的时间段T5′,驱动信号生成电路202使输入至Q1和Q4的门信号无效,以抑制谐振波形。在用作第二接通时间段的时间段T6′,驱动信号生成电路202接通Q1和Q4。结果,获得在时间段T4′~T6′中从负目标电压Vtar-改变成正目标值Vtar+的矩形波。在这种情况下,T4=T4′、T5=T5′和T6=T6′就可以了。这部分地因为:初始值(0)和负目标值Vtar-之间的电位差以及初始值和目标值Vtar+之间的电位差具有峰-峰对称性。另外,在AC电压生成电路201的Q1和Q4处于接通的情况和Q2和Q3处于接通的情况之间,施加在变压器T1的次级侧两端的电压也具有峰-峰对称性。
在时间段T4″,驱动信号生成电路202使输入至Q2和Q3的门信号有效。然后,变压器T1开始输出负输出电压。在时间段T5″,驱动信号生成电路202使输入至Q2和Q3的门信号无效,以抑制谐振波形。在时间段T6″,驱动信号生成电路202使输入至Q2和Q3的门信号有效。然后,获得在时间段T4″~T6″中从正目标值Vtar+改变成负目标值Vtar-的矩形波。该时间段的初始值为Vtar+,其与该时间段的目标值Vtar-仅在符号上不同。因此,T4=T4″、T5=T5″并且T6=T6″。
在时间段T7,驱动信号生成电路202使要提供给Q1、Q2、Q3和Q4的所有门信号无效,以从脉冲时间段转变成消隐时间段。在时间段T8,驱动信号生成电路202使要提供给Q2和Q3的门信号有效,以抑制谐振波形。此后,驱动信号生成电路202使输入至Q2的门信号无效。通过这样控制门信号,输出电压在时间段T7和T8中从Vtar-转变成目标控制值0V。因此,驱动信号生成电路202用作驱动信号生成单元,其中该驱动信号生成单元向第二开关单元和第三开关单元输出第三驱动信号,以使消隐脉冲波形从脉冲时间段转变成消隐时间段。
注意,使要提供给Q1、Q2、Q3和Q4的所有门信号无效的时间段T7中的操作与向变压器T1的初级端子施加电压的时间段T1和T4中的操作不同。这是因为:前一操作是用于转变成消隐时间段的操作,而后一操作是用于生成矩形波的操作。因此,T7≠T1≠T4,并且T8≠T2≠T5。也就是说,第一驱动信号的第一接通时间段T1的长度、第二驱动信号的第一接通时间段T4的长度和第三驱动信号的断开时间段T7的长度彼此不同。此外,第一驱动信号的断开时间段T2的长度、第二驱动信号的断开时间段T5的长度和第三驱动信号的接通时间段T8的长度彼此不同。这些条件旨在降低在从脉冲时间段转变成消隐时间段时可能发生的失真。
使用上述驱动序列可以提供抑制了谐振失真的两个脉冲的矩形波。此后,驱动信号生成电路202确保接通Q1和Q3以及断开Q2和Q4的期望长度的时间段。该长度大到足以实现在图像形成设备的设计阶段所确定出的消隐时间段(包括时间段T7和T8)。以时间段T1的开始和消隐时间段的结束定义一个周期的波形用作两个脉冲和两个消隐的消隐脉冲波形。
根据第一实施例,各自用作第一接通时间段的时间段T1和时间段T4(T4′和T4″)具有不同的长度,并且各自用作断开时间段的时间段T2和时间段T5(T5′和T5″)具有不同的长度。另外,向门信号驱动模式添加了结束矩形波的输出的时间段T7和T8。通过图3可知,向变压器T1的初级侧输入信号中以虚线包围的部分添加附加脉冲。可以在不依赖于阻尼电阻器的情况下输出期望的消隐脉冲波形。通过从降低了消隐脉冲波形的失真的电源装置200向显影套筒41提供显影偏压,可以实现稳定的显影。
图4是示出从应用第一实施例的电源装置200所输出的电压的测量波形的波形图。目标值Vtar+为875V,并且DC电压为-500V。图4从上面开始顺次示出输出给Q4的栅极的门信号、输出给Q2的栅极的门信号和施加至显影套筒41的输出电压波形。
通过图4可知,脉冲时间段中首先输出的半波门信号的第一接通时间段、断开时间段和第二接通时间段的比率不同于随后输出的门信号的第一接通时间段、断开时间段和第二接通时间段的比率。另外,参考图4,当从脉冲时间段转变成消隐时间段时,采用用于抑制谐振波形的时间段T7和T8。通过图4和8之间的比较,显示出良好地抑制了脉冲时间段开始和消隐时间段开始时的失真。
如上所述,本实施例基本上可以省略阻尼电阻器R1。然而,由于其它原因,例如,为了调整消隐脉冲波形的响应速度,可以采用阻尼电阻器R1。在仅通过调整各时间段的长度不能完全抑制谐振波形的情况下,也可以使用阻尼电阻器R1。即使在这种情况下,可以使用小的电阻器作为阻尼电阻器R1,这也优于传统技术。
在图4中,说明了两个脉冲和两个消隐的波形。对于三个以上的脉冲,使时间段T4、T5、T6、T4′、T5′和T6′重复脉冲数量就可以了。这是因为本实施例的特征在于:时间段T1~T3的比率不同于时间段T4、T5和T6的比率,并且添加了时间段T7和T8。
第二实施例
图5是示出根据第二实施例的电源装置、显影单元4和感光构件1的示意图。在图2中,向Q1和Q3这两者提供单个电压24V。在图5中,向Q1的漏极提供电压18V,向Q3的漏极提供电压12V,并且电容器C3与变压器T1串联连接。第二实施例中的其余结构与第一实施例中的相同。
为了抑制由半导体开关元件Q1、Q2、Q3和Q4的开关操作所引起的电容器C3两端的电压变化,根据18V和12V这两个电源电压之间的电位差6V将所添加的电容器C3的电容值设置成足够大的值,以使得电容器C3两端的电压不会改变。
图6是示出根据第二实施例的从驱动信号生成电路202输出的门信号的模式和输出电压波形的波形图。根据第二实施例的输出电压波形中的正振幅Vtar+和负振幅Vtar-的比率为2∶3。用作正振幅时间段的半周期Th+和用作负振幅时间段的半周期Th-的比率为3∶2。驱动信号生成电路202输出第一驱动信号和第二驱动信号,以使得第一驱动信号的持续时间Th+和第二驱动信号的持续时间Th-的比率变得与对应于第二驱动信号而输出的半波的最大振幅Vtar-和对应于第一驱动信号而输出的半波的最大振幅Vtar+的比率相等。可以采用正振幅和负振幅不对称的消隐脉冲波形,以提高图像形成设备使用两种成分的显影剂的显影性能。特别地,负振幅大于正振幅。这强烈地促使带负电荷的调色剂从显影套筒41向感光构件1移动,并且限制正电荷承载体向感光构件1移动。
在图6所示的用作第一接通时间段的时间段T11,驱动信号生成电路202使输入至Q1和Q4的门信号有效。然后,开始输出具有正振幅的输出电压。在用作断开时间段的时间段T12,驱动信号生成电路202使输入至Q1和Q4的门信号无效,以抑制谐振波形。在用作第二接通时间段的时间段T13,驱动信号生成电路202再次使输入至Q1和Q4的门信号有效。结果,在启动电源装置200之后用于生成最初的矩形波的时间段T11~T13中,获得具有正目标值Vtar+的矩形波。
在时间段T14,驱动信号生成电路202使输入至Q2和Q3的门信号有效。然后,开始输出具有负振幅的输出电压。在时间段T15,驱动信号生成电路202使输入至Q2和Q3的门信号无效,以抑制谐振波形。在时间段T16,驱动信号生成电路202再次使输入至Q2和Q3的门信号有效。在时间段T14~T16,输出电压的振幅从Vtar+改变成Vtar-。如上所述,Th+∶Th-=3∶2。各个半波的第一接通时间段、断开时间段和第二接通时间段具有如下关系:T11≠T14、T12≠T15和T13≠T16。这是因为:在各个半波之间,振幅的初始值和目标值之间的电位差不同。也就是说,时间段T11~T16具有与各个电位差相对应的长度。
在时间段T17,驱动信号生成电路202使输入至Q1和Q4的门信号有效。响应于此,输出具有正振幅的输出电压。在时间段T18,驱动信号生成电路202使输入至Q1和Q4的门信号无效,以抑制谐振波形。在时间段T19,驱动信号生成电路202使输入至Q1和Q4的门信号有效。在时间段T17~T19,获得振幅从Vtar-改变成Vtar+的矩形波。除符号以外,时间段T14~T16中从振幅的初始值到目标值的电位差与时间段T17~T19中从振幅的初始值到目标值的电位差相等。然而,施加在变压器T1的初级侧两端的电压在Q1和Q4处于接通的情况和Q2和Q3处于接通的情况之间有所不同。更具体地,从初始值Vtar+到目标值Vtar-的转变中变压器T1两端的电压是-18V,而从初始值Vtar-到目标值Vtar+的转变中变压器T1两端的电压是12V。据此,第一接通时间段、断开时间段和第二接通时间段应满足的条件为T14≠T17、T15≠T18和T16≠T19。
在时间段T14′,驱动信号生成电路202使输入至Q2和Q3的门信号有效。然后,开始输出具有负振幅的输出电压。在时间段T15′,驱动信号生成电路202使输入至Q2和Q3的门信号无效,以抑制谐振波形。在时间段T16′,驱动信号生成电路202再次使输入至Q2和Q3的门信号有效。在时间段T14′~T16′中,获得振幅从Vtar+改变成Vtar-的矩形波。在时间段T14′~T16′中,关于初始值Vtar+和目标值Vtar-的条件与时间段T14~T16中的条件相同。因此,T14=T14′、T15=T15′和T16=T16′。
在时间段T20,驱动信号生成电路202使输入至Q1、Q2、Q3和Q4的所有门信号无效,以转变成消隐时间段。在时间段T21,驱动信号生成电路202使输入至Q2和Q3的门信号有效,以抑制谐振波形。使输入至Q1、Q2、Q3和Q4的所有门信号无效的时间段T20中的操作与向变压器T1施加电压的时间段T11和T14中的操作不同。因此,T20≠T11≠T14和T21≠T12≠T15成立。
最后,驱动信号生成电路202使输入至Q1和Q3的门信号有效,并且使输入至Q2和Q4的门信号无效。然后,输出电压的振幅从Vtar-改变成0V。
通过上述驱动序列,可以获得几乎没有谐振失真的两个脉冲的矩形波。此后,驱动信号生成电路202通过使输入至Q1和Q3的门信号有效并使输入至Q2和Q4的门信号无效来确保消隐时间段。时间段T20和T21也是消隐时间段的一部分。
图7是示出从应用第二实施例的电源装置200所输出的电压的测量波形的波形图。图7从上面开始顺次示出输出给Q4的栅极的门信号、输出给Q2的栅极的门信号和施加至显影套筒41的输出电压波形。如图7所示,即使在形成消隐脉冲波形的矩形波中,正振幅和负振幅的大小彼此不同时,第二实施例也可以通过适当地调整各个时间段的长度,来获得与第一实施例的效果相同的效果。
说明了施加于第一实施例和第二实施例中的各个时间段的条件。各个时间段的实际长度依赖于显影偏压所需的条件。通过试验或模拟来确定各个时间段的长度以满足上述条件就可以了。
尽管已经参考典型实施例说明了本发明,但是应该理解,本发明不局限于所公开的典型实施例。所附权利要求书的范围符合最宽的解释,以包含所有这类修改、等同结构和功能。

Claims (12)

1.一种图像形成设备,包括:
显影单元,用于利用显影剂对感光构件上所形成的潜像进行显影;
提供单元,用于向所述显影单元提供具有如下波形的显影交流偏置电压,其中,所述波形具有输出矩形波的脉冲时间段和没有输出矩形波的消隐时间段;以及
输入信号生成单元,用于生成通过在从所述脉冲时间段转变成所述消隐时间段的时刻添加宽度小于所述脉冲时间段的矩形波的宽度的附加脉冲所获得的输入信号,作为要提供给用于形成所述显影交流偏置电压的变压单元的初级侧的输入信号。
2.根据权利要求1所述的图像形成设备,其特征在于,所述输入信号生成单元在与所述输入信号的所述脉冲时间段相对应的各矩形波的开头附近,设置预定宽度的断开时间段。
3.根据权利要求2所述的图像形成设备,其特征在于,在从所述脉冲时间段转变成所述消隐时间段的时刻所添加的附加脉冲的宽度小于所述脉冲时间段的多个矩形波中最后一个矩形波的断开时间段的预定宽度。
4.一种电源电路,包括:
交流电压生成单元,用于输出具有输出矩形波的脉冲时间段和没有输出矩形波的消隐时间段的消隐脉冲波形,所述交流电压生成单元包括全桥电路,所述全桥电路包括第一开关单元、第二开关单元、第三开关单元和第四开关单元,其中所述第一开关单元的一端与电压源连接,所述第二开关单元的一端与所述第一开关单元的另一端连接且所述第二开关单元的另一端接地,所述第三开关单元的一端与所述电压源连接,以及所述第四开关单元的一端与所述第三开关单元的另一端连接且所述第四开关单元的另一端接地;
变压单元,用于接收由所述交流电压生成单元所生成的消隐脉冲波形,所述变压单元具有初级侧第一端子和初级侧第二端子,所述初级侧第一端子与所述第一开关单元的所述另一端和所述第二开关单元的所述一端连接,所述初级侧第二端子与所述第三开关单元的所述另一端和所述第四开关单元的所述一端连接;以及
驱动信号生成单元,用于向所述第一开关单元和所述第四开关单元的驱动端子输出第一驱动信号以使所述交流电压生成单元输出所述消隐脉冲波形中的第一个半周期的矩形波,并且向所述第二开关单元和所述第三开关单元的驱动端子输出第二驱动信号以使所述交流电压生成单元输出所述消隐脉冲波形中的第二个半周期的矩形波,
其中,所述第一驱动信号具有接通所述第一开关单元和所述第四开关单元这两者的第一接通时间段、断开所述第一开关单元和所述第四开关单元这两者的断开时间段以及接通所述第一开关单元和所述第四开关单元这两者的第二接通时间段,
所述第二驱动信号具有接通所述第二开关单元和所述第三开关单元这两者的第一接通时间段、断开所述第二开关单元和所述第三开关单元这两者的断开时间段以及接通所述第二开关单元和所述第三开关单元这两者的第二接通时间段,以及
所述第一驱动信号的第一接通时间段的长度和所述第二驱动信号的第一接通时间段的长度彼此不同,所述第一驱动信号的断开时间段的长度和所述第二驱动信号的断开时间段的长度彼此不同,所述第一驱动信号的第二接通时间段的长度和所述第二驱动信号的第二接通时间段的长度彼此不同,以及所述第二驱动信号的第一接通时间段的长度大于所述第一驱动信号的第一接通时间段的长度。
5.根据权利要求4所述的电源电路,其特征在于,
所述驱动信号生成单元向所述第二开关单元和所述第三开关单元输出第三驱动信号以将所述消隐脉冲波形从所述脉冲时间段转变成所述消隐时间段,
所述第三驱动信号具有断开所述第二开关单元和所述第三开关单元这两者的断开时间段以及接通所述第二开关单元和所述第三开关单元这两者的接通时间段,以及
所述第一驱动信号的第一接通时间段的长度、所述第二驱动信号的第一接通时间段的长度和所述第三驱动信号的断开时间段的长度彼此不同,并且所述第一驱动信号的断开时间段的长度、所述第二驱动信号的断开时间段的长度和所述第三驱动信号的接通时间段的长度彼此不同。
6.根据权利要求4所述的电源电路,其特征在于,所述驱动信号生成单元输出所述第一驱动信号和所述第二驱动信号,以使所述第一驱动信号的持续时间与所述第二驱动信号的持续时间的比率等于对应于所述第二驱动信号所输出的半波的最大振幅与对应于所述第一驱动信号所输出的半波的最大振幅的比率。
7.一种电源电路,包括:
交流电压生成单元,用于输出具有输出矩形波的脉冲时间段和没有输出矩形波的消隐时间段的消隐脉冲波形,所述交流电压生成单元包括全桥电路,所述全桥电路包括第一开关单元、第二开关单元、第三开关单元和第四开关单元,其中所述第一开关单元的一端与电压源连接,所述第二开关单元的一端与所述第一开关单元的另一端连接且所述第二开关单元的另一端接地,所述第三开关单元的一端与所述电压源连接,以及所述第四开关单元的一端与所述第三开关单元的另一端连接且所述第四开关单元的另一端接地;
变压单元,用于接收由所述交流电压生成单元所生成的消隐脉冲波形,所述变压单元具有初级侧第一端子和初级侧第二端子,所述初级侧第一端子与所述第一开关单元的所述另一端和所述第二开关单元的所述一端连接,所述初级侧第二端子与所述第三开关单元的所述另一端和所述第四开关单元的所述一端连接;以及
驱动信号生成单元,用于向所述第一开关单元和所述第四开关单元的驱动端子输出第一驱动信号以使所述交流电压生成单元输出所述消隐脉冲波形中的第一个半周期的矩形波,向所述第二开关单元和所述第三开关单元的驱动端子输出第二驱动信号以使所述交流电压生成单元输出所述消隐脉冲波形中的第二个半周期的矩形波,以及向所述第二开关单元和所述第三开关单元的驱动端子输出第三驱动信号以将所述消隐脉冲波形从所述脉冲时间段转变成所述消隐时间段,
其中,所述第一驱动信号具有接通所述第一开关单元和所述第四开关单元这两者的第一接通时间段以及断开所述第一开关单元和所述第四开关单元这两者的断开时间段,
所述第二驱动信号具有接通所述第二开关单元和所述第三开关单元这两者的第一接通时间段以及断开所述第二开关单元和所述第三开关单元这两者的断开时间段,
所述第三驱动信号具有断开所述第二开关单元和所述第三开关单元这两者的断开时间段以及接通所述第二开关单元和所述第三开关单元这两者的接通时间段,以及
所述第一驱动信号的第一接通时间段的长度、所述第二驱动信号的第一接通时间段的长度和所述第三驱动信号的断开时间段的长度彼此不同,并且所述第一驱动信号的断开时间段的长度、所述第二驱动信号的断开时间段的长度和所述第三驱动信号的接通时间段的长度彼此不同。
8.根据权利要求7所述的电源电路,其特征在于,所述驱动信号生成单元输出所述第一驱动信号和所述第二驱动信号,以使所述第一驱动信号的持续时间与所述第二驱动信号的持续时间的比率等于对应于所述第二驱动信号所输出的半波的最大振幅与对应于所述第一驱动信号所输出的半波的最大振幅的比率。
9.根据权利要求4或7所述的电源电路,其特征在于,所述变压单元的所述初级侧第一端子经由电容器与所述第一开关单元的所述另一端和所述第二开关单元的所述一端连接。
10.一种图像形成设备,包括:
电源电路;
显影构件,其中,向所述显影构件施加从所述电源电路所提供的消隐脉冲波形;
图像承载体,用于承载静电潜像,其中,利用从所述显影构件所提供的显影剂对所述静电潜像进行显影;以及
转印构件,用于将显影剂图像从所述图像承载体转印至打印介质,
所述电源电路包括:
交流电压生成单元,用于输出具有输出矩形波的脉冲时间段和没有输出矩形波的消隐时间段的消隐脉冲波形,所述交流电压生成单元包括全桥电路,所述全桥电路包括第一开关单元、第二开关单元、第三开关单元和第四开关单元,其中所述第一开关单元的一端与电压源连接,所述第二开关单元的一端与所述第一开关单元的另一端连接且所述第二开关单元的另一端接地,所述第三开关单元的一端与所述电压源连接,以及所述第四开关单元的一端与所述第三开关单元的另一端连接且所述第四开关单元的另一端接地;
变压单元,用于接收由所述交流电压生成单元所生成的消隐脉冲波形,所述变压单元具有初级侧第一端子和初级侧第二端子,所述初级侧第一端子与所述第一开关单元的所述另一端和所述第二开关单元的所述一端连接,所述初级侧第二端子与所述第三开关单元的所述另一端和所述第四开关单元的所述一端连接;以及
驱动信号生成单元,用于向所述第一开关单元和所述第四开关单元的驱动端子输出第一驱动信号以使所述交流电压生成单元输出所述消隐脉冲波形中的第一个半周期的矩形波,并且向所述第二开关单元和所述第三开关单元的驱动端子输出第二驱动信号以使所述交流电压生成单元输出所述消隐脉冲波形中的第二个半周期的矩形波,
其中,所述第一驱动信号具有接通所述第一开关单元和所述第四开关单元这两者的第一接通时间段、断开所述第一开关单元和所述第四开关单元这两者的断开时间段以及接通所述第一开关单元和所述第四开关单元这两者的第二接通时间段,
所述第二驱动信号具有接通所述第二开关单元和所述第三开关单元这两者的第一接通时间段、断开所述第二开关单元和所述第三开关单元这两者的断开时间段以及接通所述第二开关单元和所述第三开关单元这两者的第二接通时间段,以及
所述第一驱动信号的第一接通时间段的长度和所述第二驱动信号的第一接通时间段的长度彼此不同,所述第一驱动信号的断开时间段的长度和所述第二驱动信号的断开时间段的长度彼此不同,所述第一驱动信号的第二接通时间段的长度和所述第二驱动信号的第二接通时间段的长度彼此不同,以及所述第二驱动信号的第一接通时间段的长度大于所述第一驱动信号的第一接通时间段的长度。
11.一种图像形成设备,包括:
电源电路;
显影构件,其中,向所述显影构件施加从所述电源电路所提供的消隐脉冲波形;
图像承载体,用于承载静电潜像,其中利用从所述显影构件所提供的显影剂对所述静电潜像进行显影;以及
转印构件,用于将显影剂图像从所述图像承载体转印至打印介质,
所述电源电路包括:
交流电压生成单元,用于输出具有输出矩形波的脉冲时间段和没有输出矩形波的消隐时间段的消隐脉冲波形,所述交流电压生成单元包括全桥电路,所述全桥电路包括第一开关单元、第二开关单元、第三开关单元和第四开关单元,其中所述第一开关单元的一端与电压源连接,所述第二开关单元的一端与所述第一开关单元的另一端连接且所述第二开关单元的另一端接地,所述第三开关单元的一端与所述电压源连接,以及所述第四开关单元的一端与所述第三开关单元的另一端连接且所述第四开关单元的另一端接地;
变压单元,用于接收由所述交流电压生成单元所生成的消隐脉冲波形,所述变压单元具有初级侧第一端子和初级侧第二端子,所述初级侧第一端子与所述第一开关单元的所述另一端和所述第二开关单元的所述一端连接,所述初级侧第二端子与所述第三开关单元的所述另一端和所述第四开关单元的所述一端连接;以及
驱动信号生成单元,用于向所述第一开关单元和所述第四开关单元的驱动端子输出第一驱动信号以使所述交流电压生成单元输出所述消隐脉冲波形中的第一个半周期的矩形波,向所述第二开关单元和所述第三开关单元的驱动端子输出第二驱动信号以使所述交流电压生成单元输出所述消隐脉冲波形中的第二个半周期的矩形波,以及向所述第二开关单元和所述第三开关单元的驱动端子输出第三驱动信号以将所述消隐脉冲波形从所述脉冲时间段转变成所述消隐时间段,
其中,所述第一驱动信号具有接通所述第一开关单元和所述第四开关单元这两者的第一接通时间段以及断开所述第一开关单元和所述第四开关单元这两者的断开时间段,
所述第二驱动信号具有接通所述第二开关单元和所述第三开关单元这两者的第一接通时间段以及断开所述第二开关单元和所述第三开关单元这两者的断开时间段,
所述第三驱动信号具有断开所述第二开关单元和所述第三开关单元这两者的断开时间段以及接通所述第二开关单元和所述第三开关单元这两者的接通时间段,以及
所述第一驱动信号的第一接通时间段的长度、所述第二驱动信号的第一接通时间段的长度和所述第三驱动信号的断开时间段的长度彼此不同,并且所述第一驱动信号的断开时间段的长度、所述第二驱动信号的断开时间段的长度和所述第三驱动信号的接通时间段的长度彼此不同。
12.根据权利要求10或11所述的图像形成设备,其特征在于,所述变压单元的所述初级侧第一端子经由电容器与所述第一开关单元的所述另一端和所述第二开关单元的所述一端连接。
CN201110288560.8A 2010-09-22 2011-09-22 图像形成设备和电源电路 Expired - Fee Related CN102411281B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2010212706A JP5654817B2 (ja) 2010-09-22 2010-09-22 画像形成装置
JP2010-212706 2010-09-22

Publications (2)

Publication Number Publication Date
CN102411281A true CN102411281A (zh) 2012-04-11
CN102411281B CN102411281B (zh) 2014-11-05

Family

ID=44799602

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201110288560.8A Expired - Fee Related CN102411281B (zh) 2010-09-22 2011-09-22 图像形成设备和电源电路

Country Status (5)

Country Link
US (1) US8761629B2 (zh)
EP (1) EP2434349A3 (zh)
JP (1) JP5654817B2 (zh)
KR (1) KR101389677B1 (zh)
CN (1) CN102411281B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5610947B2 (ja) * 2010-09-17 2014-10-22 キヤノン株式会社 電源回路およびそれを備えた画像形成装置
JP5654817B2 (ja) 2010-09-22 2015-01-14 キヤノン株式会社 画像形成装置
JP5611267B2 (ja) * 2012-04-25 2014-10-22 京セラドキュメントソリューションズ株式会社 現像装置及び画像形成装置
JP6478619B2 (ja) 2014-01-06 2019-03-06 キヤノン株式会社 電源装置、画像形成装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002354831A (ja) * 2001-05-28 2002-12-06 Canon Inc 交流電圧発生装置
CN1497382A (zh) * 2002-10-08 2004-05-19 三星电子株式会社 高显影电压电源装置
JP2006126579A (ja) * 2004-10-29 2006-05-18 Canon Inc 画像形成装置および画像処理方法
CN101520630A (zh) * 2008-02-29 2009-09-02 京瓷美达株式会社 显影偏置控制装置和方法、显影装置以及图像形成装置

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61173670A (ja) 1985-01-28 1986-08-05 Konishiroku Photo Ind Co Ltd 高圧発生装置
US4947312A (en) 1988-04-28 1990-08-07 Matsushita Electric Industrial Co., Ltd. Non-resonance type AC power source apparatus
JPH03173316A (ja) * 1989-12-01 1991-07-26 Canon Inc 電源装置
JPH0661074A (ja) * 1992-08-04 1994-03-04 Canon Inc 高圧電源装置
JP3110648B2 (ja) 1995-03-22 2000-11-20 シャープ株式会社 表示装置の駆動方法
JPH10313573A (ja) 1997-05-09 1998-11-24 Canon Inc スイッチングレギュレータ及びその2次側整流方法
JP2000338755A (ja) * 1999-05-27 2000-12-08 Minolta Co Ltd 現像装置
JP2001092223A (ja) * 1999-09-20 2001-04-06 Konica Corp 画像形成装置及び電子写真用高圧電源装置
JP3450761B2 (ja) * 1999-10-18 2003-09-29 キヤノン株式会社 画像形成装置
JP2006003464A (ja) * 2004-06-15 2006-01-05 Canon Inc 現像装置、画像形成装置及びカートリッジ
JP2008544740A (ja) 2005-06-21 2008-12-04 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ ガス放電供給回路のインバータを駆動する方法
KR101248910B1 (ko) 2006-08-04 2013-03-28 삼성전자주식회사 스위칭 모드 전원공급장치, 이를 구비한 화상형성장치 및이의 구동 방법
JP2008058867A (ja) 2006-09-04 2008-03-13 Seiko Epson Corp 電気光学装置、その駆動方法および電子機器
JP5084388B2 (ja) * 2007-07-25 2012-11-28 キヤノン株式会社 画像形成装置
JP5512092B2 (ja) * 2008-03-31 2014-06-04 京セラドキュメントソリューションズ株式会社 現像装置及び画像形成装置
JP2010002785A (ja) 2008-06-20 2010-01-07 Sharp Corp 画像形成装置
CN201248085Y (zh) 2008-08-15 2009-05-27 青岛海信电器股份有限公司 失真校正电路以及电子显示设备
JP5219725B2 (ja) * 2008-10-10 2013-06-26 キヤノン株式会社 画像形成装置及びその現像バイアス制御方法
US8265511B2 (en) 2008-10-29 2012-09-11 Oki Data Corporation Power source device and image forming apparatus
JP5558786B2 (ja) 2008-12-26 2014-07-23 キヤノン株式会社 高圧電源装置及び画像形成装置
JP5711447B2 (ja) 2009-02-18 2015-04-30 キヤノン株式会社 電源装置及び画像形成装置
JP5864845B2 (ja) 2009-10-27 2016-02-17 キヤノン株式会社 高圧電源装置および画像形成装置
JP5654817B2 (ja) 2010-09-22 2015-01-14 キヤノン株式会社 画像形成装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002354831A (ja) * 2001-05-28 2002-12-06 Canon Inc 交流電圧発生装置
CN1497382A (zh) * 2002-10-08 2004-05-19 三星电子株式会社 高显影电压电源装置
JP2006126579A (ja) * 2004-10-29 2006-05-18 Canon Inc 画像形成装置および画像処理方法
CN101520630A (zh) * 2008-02-29 2009-09-02 京瓷美达株式会社 显影偏置控制装置和方法、显影装置以及图像形成装置

Also Published As

Publication number Publication date
EP2434349A2 (en) 2012-03-28
EP2434349A3 (en) 2015-03-25
US20120070177A1 (en) 2012-03-22
CN102411281B (zh) 2014-11-05
KR20120031130A (ko) 2012-03-30
JP2012068409A (ja) 2012-04-05
US8761629B2 (en) 2014-06-24
JP5654817B2 (ja) 2015-01-14
KR101389677B1 (ko) 2014-04-28

Similar Documents

Publication Publication Date Title
CN101325370B (zh) 离线功率转换器的同步整流电路
US9673721B2 (en) Switching synchronization for isolated electronics topologies
CN102411281B (zh) 图像形成设备和电源电路
CN102412750B (zh) 电源电路和图像形成设备
JP5051339B2 (ja) 高圧電源装置及びその高圧電源装置を用いた画像形成装置
US20160036335A1 (en) Rectifying and smoothing circuit, power supply device and image forming apparatus
US10018955B2 (en) Power supply circuit and image forming apparatus
US8639133B2 (en) Power supply apparatus and image forming apparatus
CN102097952B (zh) 电源单元、图像形成设备和电源控制方法
CN101359871B (zh) 压电变换器型高压电源装置和图像形成装置
US10379457B2 (en) Image forming apparatus
KR20100011294A (ko) 고압전원장치
KR101232605B1 (ko) 스위치드 커패시터 컨버터를 이용한 전력 변환 장치 및 방법
US8537583B2 (en) Load driver, image forming apparatus, load driving method, and computer program product
JP2018087879A5 (zh)
JP2011027937A (ja) 画像形成装置及び電圧発生回路
EP1736834A1 (en) High Voltage Power Supply and Digital Control Method Thereof
US20040141346A1 (en) Power supply apparatus and image forming apparatus using the same
JP2022077437A (ja) 画像形成装置
JP2005185048A (ja) 高圧電源装置
CN114079382A (zh) 电力转换装置
JP2000350469A (ja) 高圧電源装置
JP2006259076A (ja) 画像形成装置
JP2005245177A (ja) 高電圧電源装置
JP2004053908A (ja) 電子写真装置および電源装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20141105

Termination date: 20180922

CF01 Termination of patent right due to non-payment of annual fee