CN101996555A - 半导体装置、显示装置以及操作该半导体装置的方法 - Google Patents

半导体装置、显示装置以及操作该半导体装置的方法 Download PDF

Info

Publication number
CN101996555A
CN101996555A CN2010102546089A CN201010254608A CN101996555A CN 101996555 A CN101996555 A CN 101996555A CN 2010102546089 A CN2010102546089 A CN 2010102546089A CN 201010254608 A CN201010254608 A CN 201010254608A CN 101996555 A CN101996555 A CN 101996555A
Authority
CN
China
Prior art keywords
voltage
output
output terminal
signal
bit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN2010102546089A
Other languages
English (en)
Other versions
CN101996555B (zh
Inventor
李友宁
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of CN101996555A publication Critical patent/CN101996555A/zh
Application granted granted Critical
Publication of CN101996555B publication Critical patent/CN101996555B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0175Coupling arrangements; Interface arrangements
    • H03K19/0185Coupling arrangements; Interface arrangements using field effect transistors only
    • H03K19/018507Interface arrangements
    • H03K19/018521Interface arrangements of complementary type, e.g. CMOS
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0175Coupling arrangements; Interface arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit

Abstract

本发明提供一种半导体装置、显示装置以及操作该半导体装置的方法。一种半导体装置,包括代码产生器和电平移位器。所述代码产生器产生包括处于第一逻辑状态的一个比特和处于第二逻辑状态的至少一个比特的代码。响应于所述代码,电平移位器通过多个输出端输出处于第一电压电平或处于第二电压电平的信号。所述电平移位器包括多个电压控制器和多个电压转换器。响应于所述至少一个比特,除一个电压控制器以外的所有电压控制器控制通过除一个输出端以外的所有输出端输出的第一信号处于第一电压电平。响应于所述第一信号,电压转换器之一控制通过剩余输出端输出的第二信号处于第二电压电平。

Description

半导体装置、显示装置以及操作该半导体装置的方法
本申请要求于2009年8月10日提交到韩国知识产权局的第10-2009-0073525号韩国专利申请的优先权,该申请的公开通过引用全部包含于此。
技术领域
本发明构思的示例性实施例涉及一种半导体装置,更具体地讲,涉及一种包括电平移位器的半导体装置、包括所述半导体装置的显示装置和操作所述半导体装置的方法。
背景技术
显示器驱动器能够通过使用输入信号来从多个数据电压之中选择数据电压,并将选择的数据电压输出到显示面板。显示面板可包括多条数据线,每条数据线接收数据电压中的对应数据电压。高电压信号可被用作输入信号来选择用于数据线中的分别的数据线的数据电压。可仅为显示器驱动器供应低电压信号来节能。电平移位器可被用来将低电压信号转换为高电压信号。然而,显示面板各不相同,并且每个显示面板可能需要不同的高电压信号。
发明内容
根据本发明构思的示例性实施例的半导体装置包括代码产生器和电平移位器。代码产生器产生包括处于第一逻辑状态的一个比特和处于第二逻辑状态的至少一个比特。电平移位器响应于所述代码来通过多个输出端输出处于第一电压电平或处于第二电压电平的信号。电平移位器可包括多个电压控制器和多个电压转换器。当电压控制器中的每一个响应于代码的比特之中的对应比特而被启用时,所述多个电压控制器控制通过电平移位器的多个输出端之中的对应输出端输出的信号处于第一电压电平。当电压转换器的每一个响应于电平移位器的剩余输出信号而被启用时,所述多个电压转换器控制通过电平移位器的多个输出端之中的对应输出端输出的信号处于第二电压电平。
电压控制器的每一个可与电压控制器的每一个互补地操作,所述电压控制器的每一个与电压转换器的每一个共同使用电平移位器的输出端。
电压控制器的每一个可响应于处于第一逻辑状态的比特来从电平移位器的对应输出端断开施加第一电压电平的第一电压源,响应于处于第二逻辑状态的比特,通过将第一电压源连接到电平移位器的对应输出端来输出处于第一电压电平的输出信号。
当剩余输出信号处于第一电压电平时,电压转换器的每一个可通过连接施加第二电压电平的第二电压源与对应输出端来输出处于第二电压电平的输出信号。当电平移位器的剩余输出信号之中的至少一个输出信号处于第二电压电平时,电压转换器的每一个可从电平移位器的对应输出端断开第二电压源。所述半导体装置还可包括响应于电平移位器的输出信号来输出多个电压之中的一个电压的解码器。
根据本发明构思的示例性实施例的半导体装置包括代码产生器和电平移位器。代码产生器产生包括处于第一逻辑状态的一个比特和处于第二逻辑状态的至少一个比特的代码。响应于所述代码,电平移位器通过多个输出端输出处于第一电压电平或处于第二电压电平的输出信号。电平移位器包括多个电压控制器和多个电压转换器,其中,响应于所述至少一个比特,除一个电压控制器以外的所有电压控制器控制通过除一个输出端以外的所有输出端输出的第一信号处于第一电压电平,响应于所述第一信号,电压转换器之一控制通过剩余输出端输出的第二信号处于第二电压电平。
响应于处于第一逻辑状态的比特,剩余电压控制器可断开为剩余输出端施加第一电压电平的第一电压源,响应于处于第二逻辑状态的所述至少一个比特,除一个电压控制器以外的所有电压控制器可通过将第一电压源连接到除一个输出端以外的所有输出端来输出处于第一电压电平的第一信号。响应于第一信号,所述一个电压控制器可通过将施加第二电压电平的第二电压源连接到剩余输出端来输出处于第二电压电平的第二信号,响应于第二信号,除一个电压转换器以外的所有电压转换器可从除一个输出端以外的所有输出端断开第二电压源。
根据本发明构思的示例性实施例的显示装置包括:包括多个像素区域的显示器面板、源极驱动器、解码器、栅极驱动器和控制器。源极驱动器包括代码产生器和电平移位器。代码产生器产生包括处于第一逻辑状态的一个比特和处于不同的第二逻辑状态的至少一个其他比特的代码。电平移位器包括多个输出端。所述电平移位器被构造为响应于所述代码来通过输出端之一来输出处于第二电压电平的第二信号,以及通过其他输出端来输出处于不同的第一电压电平的第一信号。响应于输出端的输出信号,解码器输出多个电压之中的一个电压。响应于从解码器输出的一个电压,源极驱动器驱动显示面板的源极线。栅极驱动器驱动显示面板的栅极线。控制器控制源极驱动器和栅极驱动器。
电平移位器可包括多个电压控制器和多个电压转换器,每个电压控制器接收代码的比特中的不同比特,并由处于第二逻辑状态的接收的比特启用以将第一信号输出到其他输出端,所述多个电压转换器之一由第一信号启用以将第二信号输出到一个输出端。可由处于第一逻辑状态的比特停用电压控制器之一,从而防止电压控制器将处于第二电压电平的信号施加给所述一个输出端。可由第二信号停用其他电压转换器,从而防止所述其他电压转换器将处于第一电压电平的信号施加给其他输出端。
电压控制器的每一个可被连接在提供第一电压电平的第一电压源与多个输出端中的不同输出端之间,其中,从第一电压源通过每个电压控制器到其对应输出端的路径在对应的接收的比特处于第一逻辑状态时被断开,并在接收的比特处于第二逻辑状态时被连接。电压转换器的每一个可被连接在提供第二电压电平的第二电压源与多个输出端中的不同输出端之间,其中,从第二电压源通过每个电压转换器到其对应输出端的路径因第二信号而断开并因第一信号而连接。
根据本发明构思的示例性实施例的操作包括电平移位器的半导体装置的方法包括:接收包括处于第一逻辑状态的一个比特和处于第二逻辑状态的至少一个比特的代码;响应于处于第二逻辑状态的比特,控制通过电平移位器的多个输出端之中的对应输出端输出的信号处于第一电压电平;响应于处于第一逻辑状态的比特和从电平移位器输出的剩余输出信号,控制通过电平移位器的多个输出端之中的对应输出端输出的信号处于第二电压电平。
根据本发明构思的示例性实施例的操作包括电平移位器的半导体装置的方法包括:接收包括处于第一逻辑状态的一个比特和处于第二逻辑状态的至少一个比特的代码;响应于处于第二逻辑状态的比特,控制通过电平移位器中的除一个输出端以外的所有输出端输出的第一信号处于第一电压电平;响应于处于第一逻辑状态的比特和所述第一信号,控制通过电平移位器的剩余输出端输出的第二信号处于第二电压电平。
控制第一信号的步骤可包括:响应于处于第二逻辑状态的比特,启用多个电压控制器中的除一个电压控制器以外的所有电压控制器,来将处于第一电压电平的第一信号供应给除一个输出端以外的所有输出端,响应于处于第一逻辑状态的比特,停用剩余电压控制器,来防止将处于第一电压电平的信号供应给剩余输出端。
控制第二信号的步骤可包括:响应于第一信号,启用多个电压转换器中的电压转换器,来将处于第二电压电平的第二信号供应给剩余输出端,响应于第二信号,停用剩余电压转换器,来防止将处于第二电压电平的信号供应给除一个输出端以外的所有输出端。
附图说明
通过下面结合附图进行的详细描述,本发明构思的示例性实施例将被更清楚地理解,在附图中:
图1是根据本发明构思的示例性实施例的半导体装置的示意图;
图2是根据本发明构思的示例性实施例的图1的半导体装置的示意图;
图3是根据本发明构思的示例性实施例的图2的半导体装置的电平移位器的电路图;
图4是根据本发明构思的示例性实施例的图2的半导体装置的解码器的电路图;
图5是显示包括图3的电平移位器和图4的解码器的图2的半导体装置的信号的示例性逻辑状态的表格;
图6是根据本发明构思的示例性实施例的图2的半导体装置的电平移位器的电路图;
图7是根据本发明构思的示例性实施例的图2的半导体装置的解码器的电路图;
图8是显示包括图6的电平移位器和图7的解码器的图2的半导体装置的信号的示例性逻辑状态的表格;
图9是根据本发明构思的示例性实施例的包括图1的半导体装置的显示装置的框图。
具体实施方式
在下文中,将通过参照附图说明本发明构思的示例性实施例来详细地描述本发明构思。附图中相同的标号表示相同的元件。
图1是根据本发明构思的示例性实施例的半导体装置100的示意图。参照图1,半导体装置100包括代码产生器110和电平移位器120。
代码产生器110产生包括第一比特B1至第n比特Bn(其中,n是正整数)的代码,并将产生的代码输出到电平移位器120。第一比特B1处于第一逻辑状态,第二比特B2至第n比特Bn处于第二逻辑状态。例如,第一逻辑状态可以是逻辑低状态,第二逻辑状态可以是逻辑高状态,反之亦然。电平移位器120响应于接收的代码而将处于第一电压电平或处于第二电压电平的输出信号输出到第一输出端OUT_1至第n输出端OUT_n。电平移位器120包括第一电压控制器121_1至第n电压控制器121_n以及互补操作的第一电压转换器125_1至第n电压转换器125_n。
在下文中,为了方便说明,将基于电平移位器120是基-4电平移位器(radix-4 level shifter)的假设来描述半导体装置100的操作。然而,本发明构思的实施例并不限于此,如图1所示,电平移位器120可被实现为基-n电平移位器。换句话说,当使用基-n电平移位器时,代码产生器110可产生包括n比特的代码,并且电平移位器120可包括n个电压控制器和n个电压转换器。例如,变量n可以与小于4的数字或大于4的数字对应。
图2是根据本发明构思的示例性实施例的图1的半导体装置的100的示意图。参照图2,代码产生器110产生并输出包括第一比特B1、第二比特B2、第三比特B3、第四比特B4的代码。以下示例假设第一比特B1处于第一逻辑状态,第二比特B2、第三比特B3和第四比特B4处于不同的第二逻辑状态。
电平移位器120包括第一电压控制器121_1、第二电压控制器121_2、第三电压控制器121_3和第四电压控制器121_4以及第一电压转换器125_1、第二电压转换器125_2、第三电压转换器125_3和第四电压转换器125_4。响应于代码中被设置为两个状态中的一个状态的比特,第一电压控制器121_1、第二电压控制器121_2、第三电压控制器121_3和第四电压控制器121_4中除一个电压控制器以外的所有电压控制器都被启用,响应于代码的其他比特中被设置为两个状态中的另一个状态的至少一个比特,剩余电压控制器被停用。启用的电压控制器将信号输出到处于第一电压电平(例如,地电压)的各输出端,并防止停用的电压控制器将信号输出到剩余的处于第一电压电平的输出端。
例如,第一电压控制器121_1响应于处于第一逻辑状态的第一比特B1而被停用,第二电压控制器121_2、第三电压控制器121_3和第四电压控制器121_4分别响应于处于第二逻辑状态的比特B2、B3和B4而被启用。由于第二电压控制器121_2响应于处于第二逻辑状态的比特B2而被启用,因此第二电压控制器121_2将处于第一电压电平的信号输出到第二输出端OUT_2。同样,第三电压控制器121_3和第四电压控制器121_4分别响应于处于第二逻辑状态的第三比特B3和第四比特B4而被启用。因此,第三电压控制器121_3和第四电压控制器121_4两者将处于第一电压电平的信号分别输出到第三输出端OUT_3和第四输出端OUT_4。由于第一电压控制器121_1被停用,因此它被防止将处于第一电压电平的信号输出到第一输出端OUT_1。
第一电压控制器121_1被停用并且其他电压控制器121_2、121_3、121_4被启用仅作为示例。例如,如果第一比特B1、第三比特B3和第四比特B4被设置为第二逻辑状态并且第二比特B2被设置为第一逻辑状态,则第一电压控制器121_1、第三电压控制器121_3和第四电压控制器121_4将被停用并且第二电压控制器121_2将被启用。此外,如果所有的比特B1-B4被设置为第二逻辑状态,则所有的电压控制器将被停用。第一电压电平可以是足以启用晶体管的电压。
电压控制器121_1-121_4中的每一个都被连接到电压转换器125_1-125_4中的不同电压转换器以及输出端(例如,被称为驱动输出端)中的不同输出端。例如,第一电压控制器121_1被连接到电压转换器125_1和(例如,驱动)输出端OUT_1,第二电压控制器被连接到电压转换器125_2和(例如,驱动)输出端OUT_2,第三电压控制器被连接到电压转换器125_3和(例如,驱动)输出端OUT_3,第四电压控制器被连接到电压转换器125_4和(例如,驱动)输出端OUT_4。
电压转换器125_1-125_4中的每一个也被连接到剩余输出端。例如,第一电压转换器125_1被连接到输出端OUT_2-OUT_4;第二电压转换器125_2被连接到输出端OUT_1和OUT_3-OUT_4;第三电压转换器125_3被连接到输出端OUT_1-OUT_2和OUT_4;第四电压转换器125_4被连接到输出端OUT_1-OUT_3。
被连接到电压转换器的剩余输出端的电压被用来控制电压转换器(例如,被称为控制电压)。例如,第一电压转换器125_1被输出端OUT_2-OUT_4的电压控制;第二电压转换器125_2被输出端OUT_1和OUT_3-OUT_4的电压控制;第三电压转换器125_3被输出端OUT_1-OUT_2和OUT_4的电压控制;第四电压转换器125_4被输出端OUT_1-OUT_3的电压控制。
例如,当被施加到电压转换器的控制电压都被设置为第一电压电平时,电压转换器可被认为是启用的并将第二电压电平的电压施加到其的驱动输出端。例如,当输出端OUT_2-OUT_4的电压都是第一电压电平时,第一电压转换器125_1将第二电压电平的电压施加到输出端OUT_1。然而,当被施加到电压转换器的控制电压之一没有被设置为第一电压电平时,该电压转换器被停用。例如,由第一电压转换器125_1将第二电压电平施加到输出端OUT_1造成其他的电压转换器125_2-125_4中的每个电压转换器的控制电压之一被设置为第二电压电平,从而停用电压转换器125_2-125_4。停用的电压转换器被防止将第二电压电平的信号施加到剩余的输出端。例如,当电压转换器125_2-125_4被停用时,它们被防止将第二电压电平的电压施加到输出端OUT_2-OUT_4。例如,第二电压电平可比第一电压电平大,并且可以是电源供应电压的电平。
尽管第一电压转换器125_1被描述为是已启用的并且第二电压转换器125_2、第三电压转换器125_3和第四电压转换器125_4被描述为是已停用的,但本发明构思的实施例并不限于此。例如,可施加都被设置在第一电压电平的控制电压以启用其他电压转换器中的任意的电压转换器。此外,如果施加的控制电压之一被设置处于第二电压电平,则所有的电压转换器可被停用。
现在将参照图3至图6更详细地描述根据本发明构思的示例性实施例的电平移位器120。
图1或图2的半导体装置100还可包括解码器130。响应于从电平移位器120的第一输出端OUT_1、第二输出端OUT_2、第三输出端OUT_3和第四输出端OUT_4输出的输出信号,解码器130从多个电压之中选择一个电压,并输出选择的电压。在图2中,分别从第一输出端OUT_1、第二输出端OUT_2、第三输出端OUT_3和第四输出端OUT_4输出四个输出信号。因此,解码器130从第一电压V1、第二电压V2、第三电压V3和第四电压V4之中选择一个电压并输出选择的电压。然而,本发明构思的实施例并不限于四个输出信号和电压。例如,当使用基-n电平移位器时,如图1所示,解码器130从n个电压之中选择一个电压并输出选择的电压。可选择地,当使用多个电平移位器时,响应于输出信号,解码器130从多个电压之中选择一个电压,所述多个电平移位器的每一个与上述的电平移位器120相同,所述多个电压的数量与从所述多个电平移位器输出的输出信号的数量对应。
图3是根据本发明构思的示例性实施例的图2的半导体装置100的电平移位器120的电路图。参照图2和图3,第一电压控制器121_1、第二电压控制器121_2、第三电压控制器121_3和第四电压控制器121_4的每一个可以是NMOS晶体管,所述NMOS晶体管包括施加有第一比特B1、第二比特B2、第三比特B3、第四比特B4之中的对应比特的栅极,连接到第一输出端OUT_1、第二输出端OUT_2、第三输出端OUT_3和第四输出端OUT_4之中的对应输出端的第一端、连接到施加第一电压电平VSS的第一电压源的第二端。例如,第一电压控制器121_1可以是第一NMOS晶体管N1,所述第一NMOS晶体管N1包括施加有第一比特B1的栅极、连接到第一输出端OUT_1的第一端以及连接到第一电压源的第二端。第二电压控制器121_2可以是第二NMOS晶体管N2,所述第二NMOS晶体管N2包括施加有第二比特B2的栅极、连接到第二输出端OUT_2的第一端以及连接到第一电压源的第二端。第三电压控制器121_3可以是第三NMOS晶体管N3,所述第三NMOS晶体管N3包括施加有第三比特B3的栅极、连接到第三输出端OUT_3的第一端以及连接到第一电压源的第二端。第四电压控制器121_4可以是第四NMOS晶体管N4,所述第四NMOS晶体管N4包括施加有第四比特B4的栅极、连接到第四输出端OUT_4的第一端以及连接到第一电压源的第二端。
尽管图3示出第一电压控制器121_1、第二电压控制器121_2、第三电压控制器121_3和第四电压控制器121_4的每一个是NMOS晶体管,但本发明构思的实施例并不限于此。例如,如果图1的代码产生器110产生并输出处于与上述的逻辑状态相反的逻辑状态的第一比特B1、第二比特B2、第三比特B3、第四比特B4,则第一电压控制器121_1、第二电压控制器121_2、第三电压控制器121_3和第四电压控制器121_4的每一个可被PMOS晶体管代替。
第一电压转换器125_1、第二电压转换器125_2、第三电压转换器125_3和第四电压转换器125_4的每一个可包括多个晶体管,所述每个晶体管包括施加有控制电压中的分别的电压的栅极。例如,对应的电压转换器的电压控制器被连接到输出端(例如,驱动输出端)之一,并且剩余输出端的电压中的不同的电压(例如,控制电压)被施加到所述电压转换器的不同晶体管的栅极。在第二电压源VDD和电平移位器120的多个输出端OUT_1、OUT_2、OUT_3和OUT_4之中的对应输出端之间,第一电压转换器125_1、第二电压转换器125_2、第三电压转换器125_3和第四电压转换器125_4的每一个的晶体管彼此串连。
第一电压转换器125_1、第二电压转换器125_2、第三电压转换器125_3和第四电压转换器125_4的每一个可包括与电平移位器120的输出端的剩余数量对应的多个晶体管。
例如,第一电压转换器125_1可包括第一PMOS晶体管P11、第二PMOS晶体管P12和第三PMOS晶体管P13。第一PMOS晶体管P11包括施加有通过第二输出端OUT_2输出的信号的栅极和连接到第二电压源的第一端。第二PMOS晶体管P12包括施加有通过第三输出端OUT_3输出的信号的栅极和连接到第一PMOS晶体管P11的第二端的第一端。第三PMOS晶体管P13包括施加有通过第四输出端OUT_4输出的信号的栅极、连接到第二PMOS晶体管P12的第二端的第一端和连接到第一输出端OUT_1的第二端。
第二电压转换器125_2可包括第四PMOS晶体管P21、第五PMOS晶体管P22和第六PMOS晶体管P23。第四PMOS晶体管P21包括施加有通过第一输出端OUT_1输出的信号的栅极和连接到第二电压源的第一端。第五PMOS晶体管P22包括施加有通过第三输出端OUT_3输出的信号的栅极和连接到第四PMOS晶体管P21的第二端的第一端。第六PMOS晶体管P23包括施加有通过第四输出端OUT_4输出的信号的栅极、连接到第五PMOS晶体管P22的第二端的第一端和连接到第二输出端OUT_2的第二端。
第三电压转换器125_3可包括第七PMOS晶体管P31、第八PMOS晶体管P32和第九PMOS晶体管P33。第七PMOS晶体管P31包括施加有通过第一输出端OUT_1输出的信号的栅极和连接到第二电压源的第一端。第八PMOS晶体管P32包括施加有通过第二输出端OUT_2输出的信号的栅极和连接到第七PMOS晶体管P31的第二端的第一端。第九PMOS晶体管P33包括施加有通过第四输出端OUT_4输出的信号的栅极、连接到第八PMOS晶体管P32的第二端的第一端和连接到第三输出端OUT_3的第二端。
第四电压转换器125_4可包括第十PMOS晶体管P41、第十一PMOS晶体管P42和第十二PMOS晶体管P43。第十PMOS晶体管P41包括施加有通过第一输出端OUT_1输出的信号的栅极和连接到第二电压源的第一端。第十一PMOS晶体管P42包括施加有通过第二输出端OUT_2输出的信号的栅极和连接到第十PMOS晶体管P41的第二端的第一端。第十二PMOS晶体管P43包括施加有通过第三输出端OUT_3输出的信号的栅极、连接到第十一PMOS晶体管P42的第二端的第一端和连接到第四输出端OUT_4的第二端。
图4是根据本发明构思的示例性实施例的图2的半导体装置100的解码器130的电路图。参照图2至图4,解码器130可包括第一晶体管TR1、第二晶体管TR2、第三晶体管TR3和第四晶体管TR4。尽管图1示出了4个晶体管,但本发明的实施例并不限于此。例如,当从n个电压之中选择一个电压时,如参照图1所描述的,解码器130可包括n个晶体管。
第一晶体管TR1的栅极被连接到第一输出端OUT_1,第一电压V1施加到第一晶体管TR1的第一端,并且第一晶体管TR1的第二端被连接到解码器130的输出端OUT_D。第二晶体管TR2的栅极被连接到第二输出端OUT_2,第二电压V2施加到第二晶体管TR2的第一端,并且第二晶体管TR2的第二端被连接到解码器130的输出端OUT_D。第三晶体管TR3的栅极被连接到第三输出端OUT_3,第三电压V3施加到第三晶体管TR3的第一端,并且第三晶体管TR3的第二端被连接到解码器130的输出端OUT_D。第四晶体管TR4的栅极被连接到第四输出端OUT_4,第四电压V4施加到第四晶体管TR4的第一端,并且第四晶体管TR4的第二端被连接到解码器130的输出端OUT_D。尽管图4示出第一晶体管TR1、第二晶体管TR2、第三晶体管TR3和第四晶体管TR4为NMOS晶体管,但本发明构思的实施例并不限于此。例如,如果使用与图3中显示的那些晶体管互补的晶体管,则第一晶体管TR1、第二晶体管TR2、第三晶体管TR3和第四晶体管TR4可被PMOS晶体管代替。
图5是显示包括图3的电平移位器120和图4的解码器130的图2的半导体装置100的信号的示例性逻辑状态的表格。在下文中,将参照图2至图5描述包括图3的电平移位器120和图4的解码器130的图2的半导体装置100的操作。
将在下面描述第一比特B1处于第一逻辑状态L并且第二比特B2、第三比特B3和第四比特B4处于第二逻辑状态H的示例。由于第一比特B1处于第一逻辑状态L,因此第一NMOS晶体管N1被截止。由于第二比特B2、第三比特B3和第四比特B4处于第二逻辑状态H,因此第二NMOS晶体管N2、第三NMOS晶体管N3和第四NMOS晶体管N4被导通,并且从第二输出端OUT_2、第三输出端OUT_3和第四输出端OUT_4输出的信号处于第一电压电平VSS。由于从第二输出端OUT_2、第三输出端OUT_3和第四输出端OUT_4输出的信号处于第一电压电平VSS,因此第一电压转换器125_1的第一晶体管P11、第二晶体管P12和第三晶体管P13均被导通,从而从第一输出端OUT_1输出的信号可处于第二电压电平VDD。由于从第一输出端OUT_1输出的信号处于第二电压电平VDD,因此第四PMOS晶体管P21、第七PMOS晶体管P31和第十PMOS晶体管P41均被截止。因此,第二电压转换器125_2、第三电压转换器125_3和第四电压转换器125_4被停用,以便从第二输出端OUT_2、第三输出端OUT_3和第四输出端OUT_4输出的信号可保持处于第一电压电平VSS。
结果,解码器130的第一晶体管TR1被导通,解码器130的第二晶体管TR2、第三晶体管TR3和第四晶体管TR4被截止,并且解码器130将第一电压V1输出到其输出端OUT_D。
接下来,将在下面描述第二比特B2处于第一逻辑状态L并且第一比特B1、第三比特B3和第四比特B4处于第二逻辑状态H的示例。在该示例中,第二NMOS晶体管N2被截止,第一NMOS晶体管N1、第三NMOS晶体管N3和第四NMOS晶体管N4被导通,从而从第一输出端OUT_1、第三输出端OUT_3和第四输出端OUT_4输出的信号可处于第一电压电平VSS。此外,由于第四PMOS晶体管P21、第五PMOS晶体管P22和第六PMOS晶体管P23响应于从第一输出端OUT_1、第三输出端OUT_3和第四输出端OUT_4输出的信号而被导通,因此从第二输出端OUT_2输出的信号处于第二电压电平VDD。由于第一PMOS晶体管P11、第八PMOS晶体管P32和第十一PMOS晶体管P42响应于从第二输出端OUT_2输出的信号而被截止,因此第一电压转换器125_1、第三电压转换器125_3和第四电压转换器125_4被停用。因此,解码器130的第二晶体管TR2被导通,并且解码器130的第一晶体管TR1、第三晶体管TR3和第四晶体管TR4被截止,从而解码器130可将第二电压V2输出到输出端OUT_D。
在只有第三比特B3处于第一逻辑状态L或只有第四比特B4处于第一逻辑状态L的其他示例中,按相似的方式执行包括图3的电平移位器120和图4的解码器130的图2的半导体装置100的上述操作。因此,不需要提供其详细描述。
根据上述本发明构思的示例性实施例,当代码产生器110产生并输出具有第一逻辑状态的比特和具有不同的第二逻辑状态的其他比特的代码时,电平移位器120响应于代码输出处于第二电压电平VDD的仅一个输出信号,从而解码器130可从多个电压中选择一个电压并输出选择的电压。
图6是根据本发明构思的示例性实施例的图2的半导体装置100的电平移位器120的电路图。参照图2和图6,第一电压控制器121_1、第二电压控制器121_2、第三电压控制器121_3和第四电压控制器121_4可以是第一NMOS晶体管N1、第二NMOS晶体管N2、第三NMOS晶体管N3和第四NMOS晶体管N4。第一NMOS晶体管N1、第二NMOS晶体管N2、第三NMOS晶体管N3和第四NMOS晶体管N4中的每一个包括施加有从第一比特B1、第二比特B2、第三比特B3和第四比特B4之中选择的比特的栅极、连接到从第一输出端OUT_1、第二输出端OUT_2、第三输出端OUT_3和第四输出端OUT_4选择的输出端的第一端以及连接到施加第一电压电平VSS的第一电压源的第二端。图6的第一电压控制器121_1、第二电压控制器121_2、第三电压控制器121_3和第四电压控制器121_4具有与图3的第一电压控制器121_1、第二电压控制器121_2、第三电压控制器121_3和第四电压控制器121_4的结构相同的结构,因此不需要提供其详细描述。此外,如上面参照图3所描述的,当图2的代码产生器110产生的代码的第一比特B1、第二比特B2、第三比特B3和第四比特B4处于与上述的逻辑状态相反的逻辑状态时,第一电压控制器121_1、第二电压控制器121_2、第三电压控制器121_3和第四电压控制器121_4的每一个可被PMOS晶体管所代替。
第一电压转换器125_1、第二电压转换器125_2、第三电压转换器125_3和第四电压转换器125_4中的每一个可包括多个晶体管,每个晶体管包括施加有电平移位器120的剩余输出信号之中的对应输出信号的栅极。在用于施加第二电压电平VDD的第二电压源与电平移位器120的多个输出端OUT_1、OUT_2、OUT_3和OUT_4之中的对应输出端之间,第一电压转换器125_1、第二电压转换器125_2、第三电压转换器125_3和第四电压转换器125_4中的每一个电压转换器的晶体管彼此并连。第一电压转换器125_1、第二电压转换器125_2、第三电压转换器125_3和第四电压转换器125_4中的每一个可包括与电平移位器120的剩余输出端的数量对应的多个晶体管。
例如,第一电压转换器125_1可包括第一PMOS晶体管P101、第二PMOS晶体管P102和第三PMOS晶体管P103。第一PMOS晶体管P101包括施加有通过第二输出端OUT_2输出的信号的栅极、连接到第二电压源的第一端和连接到第一输出端OUT_1的第二端。第二PMOS晶体管P102包括施加有通过第三输出端OUT_3输出的信号的栅极、连接到第二电压源的第一端和连接到第一输出端OUT_1的第二端。第三PMOS晶体管P103包括施加有通过第四输出端OUT_4输出的信号的栅极、连接到第二电压源的第一端和连接到第一输出端OUT_1的第二端。
第二电压转换器125_2可包括第四PMOS晶体管P201、第五PMOS晶体管P202和第六PMOS晶体管P203。第四PMOS晶体管P201包括施加有通过第一输出端OUT_1输出的信号的栅极、连接到第二电压源的第一端和连接到第二输出端OUT_2的第二端。第五PMOS晶体管P202包括施加有通过第三输出端OUT_3输出的信号的栅极、连接到第二电压源的第一端和连接到第二输出端OUT_2的第二端。第六PMOS晶体管P203包括施加有通过第四输出端OUT_4输出的信号的栅极、连接到第二电压源的第一端和连接到第二输出端OUT_2的第二端。
第三电压转换器125_3可包括第七PMOS晶体管P301、第八PMOS晶体管P302和第九PMOS晶体管P303。第七PMOS晶体管P301包括施加有通过第一输出端OUT_1输出的信号的栅极、连接到第二电压源的第一端和连接到第三输出端OUT_3的第二端。第八PMOS晶体管P302包括施加有通过第二输出端OUT_2输出的信号的栅极、连接到第二电压源的第一端和连接到第三输出端OUT_3的第二端。第九PMOS晶体管P303包括施加有通过第四输出端OUT_4输出的信号的栅极、连接到第二电压源的第一端和连接到第三输出端OUT_3的第二端。
第四电压转换器125_4可包括第十PMOS晶体管P401、第十一PMOS晶体管P402和第十二PMOS晶体管P403。第十PMOS晶体管P401包括施加有通过第一输出端OUT_1输出的信号的栅极、连接到第二电压源的第一端和连接到第四输出端OUT_4的第二端。第十一PMOS晶体管P402包括施加有通过第二输出端OUT_2输出的信号的栅极、连接到第二电压源的第一端和连接到第四输出端OUT_4的第二端。第十二PMOS晶体管P403包括施加有通过第三输出端OUT_3输出的信号的栅极、连接到第二电压源的第一端和连接到第四输出端OUT_4的第二端。
图7是根据本发明构思的示例性实施例图2的半导体装置100的解码器130的电路图。参照图2、图6和图7,解码器130可包括第一晶体管TR10、第二晶体管TR20、第三晶体管TR30和第四晶体管TR40。尽管图7示出了4个晶体管,但本发明构思的示例性实施例并不限于此。例如,当从n个电压之中选择一个电压时,如参照图1所描述的,解码器130可包括n个晶体管。
图7的解码器130可通过用PMOS晶体管代替图4的第一晶体管TR1、第二晶体管TR2、第三晶体管TR3和第四晶体管TR4而形成。图7的第一晶体管TR10、第二晶体管TR20、第三晶体管TR30和第四晶体管TR40按照与图4的第一晶体管TR1、第二晶体管TR2、第三晶体管TR3和第四晶体管TR4彼此连接的方式相同的方式彼此连接,因此,不需要提供其详细描述。
图8是显示包括图6的电平移位器120和图7的解码器130的图2的半导体装置100的信号的示例性逻辑状态的表格。在下文中,将参照图2、图6至图8描述包括图6的电平移位器120和图7的解码器130的图2的半导体装置100的操作。
将在下面描述第一比特B1处于第二逻辑状态H并且第二比特B2、第三比特B3和第四比特B4处于第一逻辑状态L的示例。由于第一比特B1处于第二逻辑状态H,因此第一NMOS晶体管N1被导通,并且从第一输出端OUT_1输出的信号处于第一电压电平VSS。由于第二比特B2、第三比特B3和第四比特B4处于第一逻辑状态L,因此第二NMOS晶体管N2、第三NMOS晶体管N3和第四NMOS晶体管N4被截止。由于从第一输出端OUT_1输出的信号处于第一电压电平VSS,因此第二电压转换器125_2的第四PMOS晶体管P201被导通,并且从第二输出端OUT_2输出的信号处于第二电压电平VDD。此外,由于从第一输出端OUT_1输出的信号处于第一电压电平VSS,因此第三电压转换器125_3的第七PMOS晶体管P301和第四电压转换器125_4的第十PMOS晶体管P401被导通,并且从第三输出端OUT_3输出的信号和从第四输出端OUT_4输出的信号处于第二电压电平VDD。由于从第二输出端OUT_2、第三输出端OUT_3和第四输出端OUT_4输出的信号处于第二电压电平VDD,因此第一PMOS晶体管P101、第二PMOS晶体管P102和第三PMOS晶体管P103被截止。因此,第一电压转换器125_1被停用,并且从第一输出端OUT_1输出的信号被保持处于第一电压电平VSS。
结果,解码器130的第一晶体管TR10被导通,第二晶体管TR20、第三晶体管TR30和第四晶体管TR40被截止,并且解码器130将第一电压V1输出到其输出端OUT_D。
接下来,将描述第二比特B2处于第二逻辑状态H并且第一比特B1、第三比特B3和第四比特B4处于第一逻辑状态L的示例。在该示例中,第二NMOS晶体管N2被导通,并且第一NMOS晶体管N1、第三NMOS晶体管N3和第四NMOS晶体管N4被截止,从而从第二输出端OUT_2输出的信号可处于第一电压电平VSS。此外,由于第一PMOS晶体管P101、第八PMOS晶体管P302和第十一PMOS晶体管P402响应于从第二输出端OUT_2输出的信号而被导通,因此从第一输出端OUT_1、第三输出端OUT_3和第四输出端OUT_4输出的信号处于第二电压电平VDD。由于第四PMOS晶体管P201、第五PMOS晶体管P202和第六PMOS晶体管P203响应于从第一输出端OUT_1、第三输出端OUT_3和第四输出端OUT_4输出的信号而被截止,因此第二电压转换器125_2被停用。因此,解码器130的第二晶体管TR20被导通,并且第一晶体管TR10、第三晶体管TR30和第四晶体管TR40被截止,从而解码器130可将第二电压V2输出到输出端OUT_D。
在只有第三比特B3处于第二逻辑状态H或只有第四比特B4处于第二逻辑状态H时,按相似的方式执行包括图6的电平移位器120和图7的解码器130的图2的半导体装置100的上述操作,因此,不需要提供其详细描述。例如,当如图7中所示地实现解码器130时,可使用图6的电平移位器120。
图9是根据本发明构思的示例性实施例的图1的包括半导体装置100的显示装置900的框图。上述半导体装置100可被用在显示装置900中。参照图9,显示装置900包括显示面板910、源极驱动器920、栅极驱动器930和控制器940。显示面板910包括多个像素区域、多条栅极线G1至Gn以及多条源极线S1至Sn。多条栅极线G1至Gn可沿与多条源极线S1至Sn交叉的第一方向延伸,所述多条源极线S1至Sn可沿与第一方向不同的第二方向延伸。交叉的栅极线和源极线可形成矩阵。
控制器940控制源极驱动器920和栅极驱动器930。控制器940接收多个控制信号(未示出)和多个数据信号(未示出)。可从外部源(未示出)提供控制信号和数据信号。控制器940响应于接收的控制信号和接收的数据信号来产生栅极控制信号GC和源极控制信号SC,将栅极控制信号GC输出到栅极驱动器930,并将源极控制信号SC输出到栅极驱动器920。
响应于栅极控制信号GC,栅极驱动器930通过栅极线G1至Gn顺序地将栅极驱动器信号供应给显示面板910。响应于源极控制信号SC,源极驱动器920通过源极线S1至Sn将多个数据电压(例如,灰度电压)供应给显示面板910。当栅极驱动器930顺序地选择栅极线G1至Gn时,可由源极驱动器920供应数据电压。
源极驱动器920可包括上述的半导体装置100。例如,图1的半导体装置100的电平移位器120和解码器130可被包括在源极驱动器920中。在该示例中,图1中示出的第一电压V1至第n电压Vn可以是施加到源极线S1至Sn的灰度电压。例如,在包括半导体装置100的图9的显示装置900中,图1的半导体装置100的解码器130可通过使用基-n电平移位器来从多个灰度电压之中选择灰度电压。
尽管已经参照本发明构思的示例性实施例具体显示和描述了本发明构思,但是本领域的技术人员应该理解,在不脱离本公开的精神和范围的情况下,可以对其进行形式和细节上的各种改变。

Claims (10)

1.一种半导体装置,包括:
代码产生器,产生包括处于第一逻辑状态的一个比特和处于第二逻辑状态的至少一个比特的代码;
电平移位器,响应于所述代码,通过多个输出端来输出处于第一电压电平或处于第二电压电平的信号;
其中,所述电平移位器包括:
多个电压控制器,其中,响应于所述至少一个比特,除一个电压控制器以外的所有电压控制器控制通过除一个输出端以外的所有输出端输出的第一信号处于第一电压电平;
多个电压转换器,其中,响应于第一信号,电压转换器中的一个电压转换器控制通过其余的所述一个输出端输出的第二信号处于第二电压电平。
2.如权利要求1所述的半导体装置,其中,电压转换器的每一个与电压控制器的每一个互补地操作,所述电压控制器的每一个与电压转换器的每一个共同使用电平移位器的输出端。
3.如权利要求1所述的半导体装置,其中,响应于处于第一逻辑状态的所述一个比特,其余的所述一个电压控制器断开为其余的所述一个输出端施加第一电压电平的第一电压源,响应于处于第二逻辑状态的所述至少一个比特,所述除一个电压控制器以外的所有电压控制器通过将第一电压源连接到所述除一个输出端以外的所有输出端来输出处于第一电压电平的第一信号。
4.如权利要求1所述的半导体装置,其中,响应于所述第一信号,所述一个电压转换器通过将施加第二电压电平的第二电压源连接到其余的所述一个输出端来输出处于第二电压电平的第二信号,响应于所述第二信号,除所述一个电压转换器以外的所有电压转换器从所述除一个输出端以外的所有输出端断开第二电压源。
5.如权利要求1所述的半导体装置,其中,电压转换器的每一个包括多个晶体管,所述晶体管在用于施加第二电压电平的第二电压源与电平移位器的所述多个输出端之中的对应输出端之间彼此串连,每个晶体管包括施加有所述第一输出信号之中的对应的第一输出信号的栅极。
6.如权利要求1所述的半导体装置,其中,电压转换器的每一个包括多个晶体管,所述晶体管在用于施加第二电压电平的第二电压源与电平移位器的所述多个输出端之中的对应输出端之间彼此并连,每个晶体管包括施加有所述第一输出信号之中的对应的第一输出信号的栅极。
7.如权利要求1所述的半导体装置,所述半导体装置还包括响应于电平移位器的输出信号来输出多个电压之中的一个电压的解码器。
8.如权利要求7所述的半导体装置,其中,所述解码器包括多个晶体管,所述晶体管包括施加有电平移位器的输出信号之中的对应输出信号的栅极,施加有多个电压之中的对应电压的第一端以及连接到解码器的输出端的第二端。
9.一种显示装置,包括:
显示面板,包括多个像素区域;
源极驱动器,包括:
代码产生器,产生包括处于第一逻辑状态的一个比特和处于与第一逻辑状态不同的第二逻辑状态的至少一个其他比特的代码;
电平移位器,包括多个输出端,所述电平移位器被构造为响应于所述代码来通过输出端中的一个输出端来输出处于第二电压电平的第二信号,并通过其他输出端来输出处于与第二电压电平不同的第一电压电平的第一信号;
解码器,响应于输出端的输出信号,输出多个电压之中的一个电压,
其中,响应于从解码器输出的所述一个电压,源极驱动器驱动显示面板的源极线;
栅极驱动器,驱动显示面板的栅极线;
控制器,控制源极驱动器和栅极驱动器。
10.一种操作半导体装置的方法,所述半导体装置包括电平移位器,所述方法包括如下步骤:
接收包括处于第一逻辑状态的一个比特和处于第二逻辑状态的至少一个比特的代码;
响应于处于第二逻辑状态的比特,控制通过电平移位器的多个输出端中的除一个输出端以外的所有输出端输出的第一信号处于第一电压电平;
响应于处于第一逻辑状态的比特和第一信号,控制通过电平移位器的其余的所述一个输出端输出的第二信号处于第二电压电平。
CN201010254608.9A 2009-08-10 2010-08-10 半导体装置、显示装置以及操作该半导体装置的方法 Active CN101996555B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2009-0073525 2009-08-10
KR1020090073525A KR101599453B1 (ko) 2009-08-10 2009-08-10 레벨 쉬프터를 포함하는 반도체 장치, 디스플레이 장치 및 그 동작 방법

Publications (2)

Publication Number Publication Date
CN101996555A true CN101996555A (zh) 2011-03-30
CN101996555B CN101996555B (zh) 2014-11-05

Family

ID=43534485

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201010254608.9A Active CN101996555B (zh) 2009-08-10 2010-08-10 半导体装置、显示装置以及操作该半导体装置的方法

Country Status (5)

Country Link
US (1) US8502813B2 (zh)
JP (1) JP5627085B2 (zh)
KR (1) KR101599453B1 (zh)
CN (1) CN101996555B (zh)
TW (1) TWI516030B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102957419A (zh) * 2011-08-19 2013-03-06 德克萨斯仪器股份有限公司 抗辐射电平移位
CN111599299A (zh) * 2020-06-18 2020-08-28 京东方科技集团股份有限公司 电平转换电路、显示面板

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20130033698A (ko) * 2011-09-27 2013-04-04 에스케이하이닉스 주식회사 반도체 장치
KR101918675B1 (ko) 2012-07-12 2019-02-11 삼성디스플레이 주식회사 레벨 쉬프팅 장치 및 이를 포함하는 디스플레이 장치
CN110491292B (zh) * 2019-08-14 2021-07-23 深圳市华星光电半导体显示技术有限公司 多层显示装置及电子设备

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1648971A (zh) * 2004-01-30 2005-08-03 恩益禧电子股份有限公司 显示设备及其驱动电路
US6989844B2 (en) * 2002-08-23 2006-01-24 Hitachi, Ltd. Image display
CN1783202A (zh) * 2004-11-22 2006-06-07 株式会社日立显示器 图像显示装置及其驱动电路
CN1855703A (zh) * 2005-04-26 2006-11-01 日本电气株式会社 数字模拟电路和数据驱动器及显示装置
CN101178873A (zh) * 2006-11-09 2008-05-14 三星Sdi株式会社 驱动电路以及包含其的有机发光二极管显示装置

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0255434A (ja) * 1988-08-20 1990-02-23 Fujitsu Ltd コードジェネレータ
JPH02166826A (ja) * 1988-12-20 1990-06-27 Nec Ic Microcomput Syst Ltd 半導体集積回路
JPH1022813A (ja) * 1996-04-30 1998-01-23 Toppan Printing Co Ltd レベルシフト回路および該レベルシフト回路を用いたデコーダ回路
JPH1152019A (ja) * 1997-08-04 1999-02-26 Matsushita Electric Ind Co Ltd 半導体集積回路
TW429393B (en) * 1997-11-27 2001-04-11 Semiconductor Energy Lab D/A conversion circuit and semiconductor device
US6147540A (en) * 1998-08-31 2000-11-14 Motorola Inc. High voltage input buffer made by a low voltage process and having a self-adjusting trigger point
KR100422593B1 (ko) * 2001-05-03 2004-03-12 주식회사 하이닉스반도체 디코딩 장치 및 방법과 이를 사용한 저항열디지털/아날로그 컨버팅 장치 및 방법
TWI248056B (en) 2001-10-19 2006-01-21 Sony Corp Level converter circuits, display device and portable terminal device
KR100618821B1 (ko) * 2004-02-16 2006-08-31 삼성전자주식회사 칩 면적이 작고 전류소모도 작은 평면 패널 소오스드라이버의 멀티 레벨 쉬프터 회로
JP4116001B2 (ja) * 2005-01-31 2008-07-09 シャープ株式会社 レベルシフタ回路及びそれを用いた表示素子駆動回路
JP2007232977A (ja) * 2006-02-28 2007-09-13 Toshiba Corp デコーダ回路およびこのデコーダ回路を用いる液晶駆動装置
TW200737090A (en) * 2006-03-30 2007-10-01 Novatek Microelectronics Corp Source driver of an LCD panel with reduced voltage buffers and method of driving the same
KR100795690B1 (ko) * 2006-06-09 2008-01-17 삼성전자주식회사 디스플레이 장치의 소스 드라이버 및 구동 방법
JP5024760B2 (ja) * 2007-05-11 2012-09-12 株式会社ジャパンディスプレイセントラル 信号レベル変換回路
KR20110041309A (ko) * 2009-10-15 2011-04-21 삼성전자주식회사 네거티브 레벨 쉬프터
KR20110043989A (ko) * 2009-10-22 2011-04-28 삼성전자주식회사 레벨 쉬프터

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6989844B2 (en) * 2002-08-23 2006-01-24 Hitachi, Ltd. Image display
CN1648971A (zh) * 2004-01-30 2005-08-03 恩益禧电子股份有限公司 显示设备及其驱动电路
CN1783202A (zh) * 2004-11-22 2006-06-07 株式会社日立显示器 图像显示装置及其驱动电路
CN1855703A (zh) * 2005-04-26 2006-11-01 日本电气株式会社 数字模拟电路和数据驱动器及显示装置
CN101178873A (zh) * 2006-11-09 2008-05-14 三星Sdi株式会社 驱动电路以及包含其的有机发光二极管显示装置

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102957419A (zh) * 2011-08-19 2013-03-06 德克萨斯仪器股份有限公司 抗辐射电平移位
CN102957419B (zh) * 2011-08-19 2017-07-28 德克萨斯仪器股份有限公司 用于抗辐射电平移位的装置、集成电路及方法
CN111599299A (zh) * 2020-06-18 2020-08-28 京东方科技集团股份有限公司 电平转换电路、显示面板
US11715403B2 (en) 2020-06-18 2023-08-01 Beijing Boe Display Technology Co., Ltd. Level conversion circuit, and display panel
CN111599299B (zh) * 2020-06-18 2023-12-12 京东方科技集团股份有限公司 电平转换电路、显示面板

Also Published As

Publication number Publication date
US8502813B2 (en) 2013-08-06
JP2011041279A (ja) 2011-02-24
TWI516030B (zh) 2016-01-01
JP5627085B2 (ja) 2014-11-19
US20110032242A1 (en) 2011-02-10
CN101996555B (zh) 2014-11-05
KR101599453B1 (ko) 2016-03-03
TW201134095A (en) 2011-10-01
KR20110016035A (ko) 2011-02-17

Similar Documents

Publication Publication Date Title
CN102436787B (zh) 电平移位器电路以及显示器驱动电路
CN101847378B (zh) 源极驱动芯片
CN101996555B (zh) 半导体装置、显示装置以及操作该半导体装置的方法
CN101504867B (zh) 电平移位电路及使用该电路的驱动器和显示装置
US10210838B2 (en) Voltage level shifting method
US9361843B2 (en) Input buffer circuit and gate driver IC including the same
US10089945B2 (en) Display driving circuit and display device
KR20170045441A (ko) 게이트 구동 회로 및 이를 포함하는 표시 장치
CN108010478B (zh) 显示驱动装置
CN102201192B (zh) 电平移位电路、数据驱动器及显示装置
JP2009152754A (ja) レベルシフト回路及びそれを用いたドライバと表示装置
US20070200816A1 (en) Decoder circuit having level shifting function and liquid crystal drive device using decoder circuit
KR20090123204A (ko) 래치 회로를 이용한 레벨 쉬프터 및 이를 포함하는디스플레이 장치의 구동 회로
KR101493008B1 (ko) 소스 라인 구동회로 및 상기 소스 라인 구동회로를 포함하는 디스플레이 장치
CN110910808B (zh) 电平转换电路
KR101162697B1 (ko) 레벨 시프트 회로
US11308842B2 (en) Display driving apparatus and current bias circuit thereof
US20150170586A1 (en) Data driver and display device
US11164527B2 (en) Device and method for addressing unintended offset voltage when driving display panel
KR20090077390A (ko) 선택적 프리차지를 위한 구동 회로 및 구동 회로 출력 제어방법
KR20240043643A (ko) 레벨 쉬프터 및 이를 포함하는 소스 드라이버 ic
KR100557195B1 (ko) 고속 동작을 갖는 디지털아날로그변환장치
CN116229912A (zh) 源极驱动电路、方法及显示驱动系统、显示终端
JP4317553B2 (ja) レベルシフト回路
JP2013042501A (ja) レベルシフト回路及びそれを用いたドライバと表示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant