CN101477779B - 用于平板显示设备的数据接口的装置和方法 - Google Patents

用于平板显示设备的数据接口的装置和方法 Download PDF

Info

Publication number
CN101477779B
CN101477779B CN2008101872238A CN200810187223A CN101477779B CN 101477779 B CN101477779 B CN 101477779B CN 2008101872238 A CN2008101872238 A CN 2008101872238A CN 200810187223 A CN200810187223 A CN 200810187223A CN 101477779 B CN101477779 B CN 101477779B
Authority
CN
China
Prior art keywords
clock
data
signal
cycle
shielded
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN2008101872238A
Other languages
English (en)
Other versions
CN101477779A (zh
Inventor
洪镇铁
河成喆
曹畅训
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Display Co Ltd
Original Assignee
LG Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LG Display Co Ltd filed Critical LG Display Co Ltd
Publication of CN101477779A publication Critical patent/CN101477779A/zh
Application granted granted Critical
Publication of CN101477779B publication Critical patent/CN101477779B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G3/2096Details of the interface to the display terminal specific for a flat panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0275Details of drivers for data electrodes, other than drivers for liquid crystal, plasma or OLED displays, not related to handling digital grey scale data or to communication of data to the pixels by means of a current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

公开了一种用于平板显示设备的数据接口的装置和方法,能在数字数据中嵌入时钟的状态中传送时钟,由此减少传输线的数量。该装置包括内置在定时控制器中的发射机单元,该发射机单元传送具有嵌入连续数据之间的嵌入时钟的传输数据,以及表示该嵌入时钟的时钟使能信号,还包括分别内置在连接到该定时控制器的多个数据集成电路中的接收机单元,该接收机单元响应该时钟使能信号,从该传输数据分离和检测该嵌入时钟和数据。

Description

用于平板显示设备的数据接口的装置和方法
本申请要求2007年12月31日提交的韩国专利申请No.P2007-141427的优先权,其全部内容在此引入以供参考。
技术领域
本发明涉及平板显示设备,更具体地说,本发明涉及用于平板显示设备的数据接口的装置和方法,能在数字数据中嵌入时钟的状态中传送时钟,由此减少传输线的数量。
背景技术
作为使用数字数据显示图像的典型的平板显示设备,已知使用液晶的液晶显示(LCD)设备、使用惰性气体的放电的等离子显示面板(PDP),使用OLEDs的有机发光二极管(OLED)显示设备。
这些平板显示设备正趋向更高清晰度和更大尺寸,以便显示更高质量的图像。在这种情况下,然而,要求数据传送量的增加。因此,可能存在因为需要使用更高数据传送频率和增加数据传输线的数量,因此,电磁干扰(EMI)增加的问题。特别地,因为EMI可能主要发生在平板显示设备中的定时控制器和多个数据集成电路(ICs)之间的数字接口处,因此,EMI问题可能导致平板显示设备的不稳定操作。
为降低数据高速传输期间的EMI和功耗,平板显示设备将各种方法用于数据接口,以及6条数据总线。例如,平板显示设备使用差分电压,例如低压差分信号(LVDS)、微型LVDS、小幅度摆动差动信号等等的数据接口方法。
在数据接口方法中,使用一对传输线之间的差分电压,实现数据传输。为此,有必要每一位数据,使用一对传输线。由此,数据传输线的数量增加,因此,由数据传输线之间的干扰引起的数据失真增加。为此,存在难以在印刷电路板(PCB)上设计数据传输线的问题。
同时,常规的平板显示设备使用多点系统,在这种系统中,定时控制器将时钟和数据传送到多个数据IC,这些数据IC再分别响应所传送的时钟,顺序地采样所传送的数据,以便使用该采样数据。但是,在这种多点系统中,因为当与定时控制器的时钟传送距离增加时,时钟延迟增加,因此,存在难以实现精确数据采样的问题。
发明内容
因此,本发明针对用于平板显示设备的数据接口的装置和方法,基本上消除由于现有技术的限制和缺陷而引起的一个或多个问题。
本发明的目的是提供用于平板显示设备的数据接口的装置和方法,能在数字数据中嵌入时钟的状态中传送时钟,由此减少传输线的数量。
本发明的另一目的是提供平板显示设备的数据接口的装置和方法,能稳定地检测嵌入数据中的时钟,由此实现精确数据采样。
在下文的说明书中,将部分阐述本发明的另外的优点、目的和特征,部分在验证下文后,对本领域的技术人员来说将是显而易见的,或可以从实施本发明了解。本发明的目的和其他优点可以通过特别在所写的说明书和权利要求书以及附图中指出的结构来实现和获得。
为实现这些目的和其他优点以及根据本发明的目的,如在此具体和宽泛,一种用于平板显示设备的数据接口的装置包括:内置在定时控制器中的发射机单元,传送具有在连续数据之间嵌入的嵌入时钟的传输数据和表示该嵌入时钟的时钟使能信号;以及分别内置在连接到定时控制器的多个数据集成电路中的接收机单元,响应时钟使能信号,从传输数据分离和检测嵌入时钟和数据。
发射机单元可以包括分频器,用于分频点时钟,以便提供嵌入时钟和时钟使能信号;串行器,用于将输入并行数据转换成串行数据,在连续串行数据之间嵌入嵌入时钟,以及将最终数据作为将提供给数据集成电路的每一个的传输数据来提供;以及差分信号发射机,用于将传输数据和时钟使能信号分别转换成差分信号,以及传送差分信号,
接收机单元可以包括差分信号接收机,用于使用从发射机单元接收的差分信号,恢复传输数据和时钟使能信号;时钟/数据检测器,用于响应时钟使能信号,从传输数据分离和检测对应于嵌入时钟的第一时钟和串行数据;倍频器,用于倍增第一时钟的频率,输出第二时钟;以及解串器,用于使用第二时钟,将串行数据转换成并行数据,并输出并行数据。
在本发明的另一方面中,一种用于平板显示设备的数据接口的方法包括:分频输入时钟,由此生成嵌入时钟和表示嵌入时钟的时钟使能信号;将并行数据转换成串行数据,在连续串行数据之间嵌入该嵌入时钟,以及将最终数据作为传输数据来提供;将传输数据和时钟使能信号分别转换成差分信号,以及传输差分信号;使用传送的差分信号,恢复传输数据和时钟使能信号;响应所恢复的时钟使能信号,从所恢复的传输数据,分离和检测对应于嵌入时钟的第一时钟和串行数据;倍增第一时钟的频率,由此输出第二时钟;以及将串行数据转换成并行数据,以及输出并行数据。
在本发明的另一方面中,一种用于平板显示设备的数据接口的装置,包括:内置在定时控制器中的发射机单元,传送具有在连续数据之间嵌入的嵌入时钟的传输数据;以及分别内置在连接到定时控制器的多个数据集成电路中的接收机单元,使用传输数据,生成时钟屏蔽信号,以及响应时钟屏蔽信号,从传输数据分离和检测嵌入时钟和数据。
发射机单元可以包括分频器,用于分频点时钟,以便提供嵌入时钟;串行器,用于将输入并行数据转换成串行数据,在连续串行数据之间嵌入嵌入时钟,以及将最终数据作为将提供给数据集成电路的每一个的传输数据来提供;以及差分信号发射机,用于将传输数据转换成差分信号,以及传送差分信号,
接收机可以单元包括差分信号接收机,用于使用从发射机单元接收的差分信号,恢复传输数据;时钟/数据检测器,用于响应时钟使能信号,从传输数据分离和检测对应于嵌入时钟的第一时钟和串行数据;倍频器,用于倍增第一时钟的频率,输出第二时钟;解串器,用于使用第二时钟,将串行数据转换成并行数据,并输出并行数据,以及屏蔽信号生成器,用于使用第一和第二时钟,生成时钟屏蔽信号。
发射机单元可以在有效数据周期中,提供嵌入时钟数据作为传输数据,而在连续有效数据周期间之间的消隐周期中,仅提供嵌入时钟作为传输数据。屏蔽信号生成器可以在消隐周期内的屏蔽锁定周期中,将时钟屏蔽信号锁定在使能状态中。时钟/数据检测器可以使用锁定在使能状态中的时钟屏蔽信号,检测在屏蔽锁定周期中嵌入传输数据中的嵌入时钟,并可以输出所检测的嵌入时钟作为第一时钟。
时钟/数据检测器可以包括第一与门,用于对传输数据和时钟屏蔽信号执行与操作,以便检测时钟屏蔽信号的使能周期中的嵌入时钟,并输出所检测的嵌入时钟作为第一时钟,非门,用于反转时钟屏蔽信号;以及第二与门,用于对传输数据和反转的时钟屏蔽信号执行与操作,以便检测时钟屏蔽信号的禁用周期中的串行数据,以及输出所检测的串行数据。
另外,时钟/数据检测器可以包括第一与门,用于对传输数据和时钟屏蔽信号执行与操作,以便检测时钟屏蔽信号的使能周期中的嵌入时钟,并输出所检测的嵌入时钟作为第一时钟;计数器,用于当输入第一时钟时,计数第二时钟,以便生成数据屏蔽信号;以及第二与门,用于对传输数据和数据屏蔽信号执行与操作,以便检测数据屏蔽信号的使能周期中的串行数据,以及输出所检测的串行数据。
屏蔽信号生成器可以包括:计数器,用于当输入第一时钟时,计数第二时钟,以便输出计数信号;以及定时匹配单元,用于延迟计数信号,以及输出所延迟的计数信号。
另外,屏蔽信号生成器可以包括第一屏蔽信号生成器,用于当输入第一时钟时,计数第二时钟,以及输出第一时钟屏蔽信号;第一屏蔽信号校验器,用于校验第一时钟屏蔽信号是否正常,以及当确定第一时钟屏蔽信号正常时,输出第一时钟屏蔽信号,相反,输出异常检测信号;通电检测器,用于检测通电时刻,输出通电检测信号;第二屏蔽信号生成器,用于当输入通电检测信号或异常检测信号时,生成和输出第二时钟屏蔽信号;以及或门,用于对第一和第二时钟屏蔽信号执行或操作,并输出最终信号作为时钟屏蔽信号,
第一屏蔽信号校验器可以计数第一时钟屏蔽信号的使能周期中的第一时钟,以及当最终计数值等于参考值时,确定第一时钟屏蔽信号正常,而当最终计数值不同于参考值时,确定第一时钟屏蔽信号异常。
当输入通电检测信号或异常检测信号时,从第二屏蔽信号生成器输出的第二时钟屏蔽信号可以在预定时间内被保持在使能状态,然后被禁用。
嵌入时钟可被作为前导信号与排列在嵌入时钟前后的虚拟位一起嵌入在每一数据前的传输数据中。时钟屏蔽信号可以具有存在于前导信号的周期中同时具有比嵌入时钟的宽度宽的宽度的使能周期。特别地,时钟屏蔽信号的使能周期的宽度可以设置成嵌入时钟的宽度的2倍。
在本发明的另一方面中,一种用于平板显示设备的数据接口的方法,包括:传送过程,传送具有在连续数据之间嵌入的嵌入时钟的传输数据;以及接收过程,接收传输数据,基于所接收的传输数据,生成时钟屏蔽信号,以及响应时钟屏蔽信号,从所接收的传输数据分离和检测嵌入时钟和数据。
将理解到本发明的上述概述和下述的详细描述是示例性和说明性的,意图提供如所要求的本发明的进一步说明。
附图说明
包括以提供本发明的进一步理解和包含在本申请并构成其一部分的附图示例说明本发明的实施例,结合说明书来解释本发明的原理。其中:
图1是示意说明用于根据本发明的示例性实施例的平板显示设备的数据接口的装置的框图;
图2是示例说明在图1中所示的定时控制器和数据驱动集成电路(IC)的框图;
图3是示例说明在图2中所示的数据接口装置的驱动操作中的信号波形的波形图;
图4是示意性地示例说明用于根据本发明的另一实施例的平板显示设备的数据接口的装置的框图;
图5是示例说明图4中所示的定时控制器和数据驱动IC的框图;
图6是示例说明主要用在图5中所示的数据接口装置的驱动操作中的信号的波形的波长图;
图7是示例说明图5中所示的时钟/数据检测器的内部电路的电路图;
图8是示例说明图5中所示的时钟/数据检测器的另一内部电路的电路图;
图9是示例说明用在图8中所示的时钟/数据检测器的驱动操作中的信号的波形的波形图;
图10是示例说明图5中所示的屏蔽信号生成器的内部电路的框图;
图11是示例说明图10中所示的屏蔽信号生成器的内部电路的框图;
图12是示例说明用在图11中所示的屏蔽信号生成器的驱动操作中的信号的波形的波形图;
图13是示例说明图5中所示的屏蔽信号生成器的内部电路的另一例子的框图;
图14是示例说明用在图13中所示的屏蔽信号生成器的驱动操作中的信号的波形的波形图;
图15是如图14所示,示例说明用于驱动屏蔽信号生成器的方法的顺序步骤的流程图;以及
图16是示例说明在图13中所示的屏蔽信号生成器中的屏蔽信号校正过程的波长图。
具体实施方式
现在,将参考本发明的优选实施例,在附图中示例说明其例子。只要可能,在所有图中,将使用相同的参考数字来表示相同或类似部件。
图1是示意性地示例说明用于根据本发明的第一实施例的平板显示设备的数据接口的装置的框图。
图1中所示的平板显示设备的数据接口装置包括定时控制器10,以及多个数据集成电路(IC)D-IC1至D-IC8,用于在定时控制器10的控制下,驱动包括在平板显示设备中的显示面板的数据线。
定时控制器10以点对点方式,经多个数据传输线对DLP1至DLP8,分别连接到数据IC D-IC1至D-IC8。数据IC D-IC1至D-IC8组成两组,即,包括数据IC D-IC1至D-IC4的第一组以及包括数据IC D-IC5至D-IC8的第二组。类似地,数据传输线对DLP1至DLP8组成两组,即,包括数据传输线对DLP1至DLP4的第一组和包括数据传输线对DLP5至DLP8的第二组。第一组数据传输线对DLP1至DLP4将第一组IC D-IC1至D-IC4分别连接到定时控制器10,而第二组数据传输线对DLP5至DLP8将第二组IC D-IC5至D-IC8分别连接到定时控制器10。第一组数据传输线对DLP1至DLP4排列在第一印刷电路板(PCB)12上,而第二组数据传输线对DLP5至DLP8排列在第二PCB14上。定时控制器10将时钟嵌入数据中,以及经数据传输线对DLP1至DLP8,分别将嵌入时钟的数据传送到数据IC D-IC1至D-IC8。因此,不必使用单独的时钟传输线对。定时控制器10将嵌入时钟的传输数据转换成具有低压差分信号(LVDS)或微型LVDS的形式的差分信号,以及以串行方式传送差分信号。因此,数据传输线对DLP1至DLP8的每一个包括用于提供差分信号的仅两个传输线。
为使数据IC D-IC1至D-IC8稳定地检测时钟,定时控制器10还提供时钟使能信号来表示嵌入传输数据中的时钟。经安置在第一PCB12上的第一使能传输线对CLP1,将从定时控制器10输出的时钟使能信号共同提供给第一组数据IC D-IC1至D-IC4。经安置在第二PCB14上的第二使能传输线对CLP2,将时钟使能信号也共同提供给第二组数据IC D-IC5至D-IC8。换句话说,可以以多点方式,将从定时控制器10输出的时钟使能信号提供给第一组数据IC D-IC1至D-IC4和第二组数据IC D-IC5至D-IC8。另外,可以以点对点方式,经连接到数据IC D-IC1至D-IC8的使能传输线对(未示出),将时钟使能信号独立地提供给数据IC D-IC1至D-IC8。
根据所接收的差分信号的电压极性,数据IC D-IC1至D-IC8的每一个由经相应的数据传输线对DLP独立接收的差分信号,恢复原始传输数据,然后,由所恢复的传输数据,分离和检测第一时钟和数据。此后,数据IC倍增所检测的第一时钟的频率,恢复第二时钟。使用所恢复的第二时钟,数据IC采样该数据,然后锁存所采样的数据。使用锁存数据,然后,数据IC驱动相应的数据线。特别地,响应来自定时控制器的时钟使能信号,数据ICD-IC1至D-IC8从所接收的数据,独立地检测时钟,以便独立地使用所检测的时钟。因此,可以避免由时钟检测故障、时钟延迟或数据IC D-IC1至D-IC8中的数据传输频率的增加引起的错误数据采样。
图2是示例说明图1中所示的数据接口装置的内部电路的框图。图3是示例说明主要用在图2中所示的数据接口装置的驱动操作中的信号的波形的波形图。
图2中所示的数据接口装置包括发射机单元20和多个接收机单元60,发射机单元20包括内置在定时控制器10的输出级中的串行器24和锁相环(PLL),用于将时钟嵌入数据中,由此传送嵌入时钟的数据,接收机单元60的每一个都包括内置在数据IC D-IC1至D-IC8的相应一个的输入端中的时钟/数据检测器64、延时锁定环(DLL)66和解串器68,用于从接收自发射机单元20的数据分离时钟和数据。发射机单元20还包括LVDS发射机30,用于将嵌入时钟的数据和时钟使能信号CLK_E分别转换成差分信号,以及输出差分信号。每一接收机单元60还包括LVDS接收机62,用于从接收自发射机单元20的差分信号恢复嵌入时钟的数据和时钟使能信号CLK_E,并输出所恢复的数据和信号。
包括在定时控制器10中的数据校直器22校直在数据使能信号DE的各个使能周期中输入的数字数据,以及将校正的数字数据输出到发射机单元20。特别地,在发射机单元20以点对点方式传送数据的情况下,数据校直器22将数字数据分类成提供给各个数据IC D-IC1至D-IC8的数据和提供给发射机单元20的串行器24的分类数字数据。
充当分频器的PLL26按预定值分频输入点时钟CLK,生成嵌入时钟CLK_em以便嵌入传输数据中,以及将所生成的嵌入时钟CLK_em提供给串行器24。PLL26还生成时钟使能信号CLK_E,表示嵌入时钟CLK_em是否存在,以及将所生成的时钟使能信号CLK_E提供给LVDS发射机30。时钟使能信号CLK_E使嵌入时钟CLK_em提前一个时钟,以表示嵌入时钟CLK_em是否存在,如图3所示。另外,PLL26可以通过分频点时钟CLK,生成时钟使能信号CLK_E。在这种情况下,PLL26可以通过使所生成的时钟使能信号CLK_E延迟一个时钟,生成嵌入时钟CLK_em。
串行器24将以并行方式,从数据校直器22传送的数据转换成串行数据,将从PLL26接收的嵌入时钟CLK_em嵌入串行数据,然后,将最终数据提供给LVDS发射机30。在这种情况下,串行器24将在单独状态中输入并对应于各个数据IC D-IC1至D-IC8的并行数据分别转换成串行数据,将来自PLL26的时钟CLK_em嵌入连续串行数据之间,以及将最终数据提供给LVDS发射机30,
例如,串行器24将包括嵌入时钟CLK_em的前导信号嵌入周期P2前的周期P1中,其中,串行地传送一个像素数据的位D1至D3n,然后,顺序地提供前导信号和像素数据位D1至D3n,如在图3中所示的传输数据Data_CLK的情况下。像素数据可以包括三个子像素的数据,即,红(R)、绿(G)和蓝(B)或可以包括一个子像素的数据。因此,像素数据不限于特定单位。前导信号包括嵌入时钟CLK_em,以及至少一个虚拟位,即至少一个低(“0”)位,以便将嵌入时钟CLK_em与像素数据区分开来。虚拟位在嵌入时钟CLK_em前。前导信号可以进一步包括安置在嵌入时钟CLK_em(“1”)和像素数据的第一位D1之间的标志信号,表示数据是否存在。当标志信号具有值“1”时,可以表示在标志信号后的数据为像素数据。另一方面,当标志信号具有值“0”时,这可以表示标志信号后的数据是控制每一数据IC D-IC的数据控制信号。数据控制信号可以包括用于控制每一数据ICD-IC的数据输出周期的源输出使能信号SOE、用于控制输出数据的极性的极性控制信号POL、用于控制数据线的电荷共用的电荷共用控制信号CSC。标志信号也可以用作源起动脉冲SSP。在R、G和B子像素的每一个的数据由n位组成的情况下,在数据传输周期P2中串行地传送3*n位的像素数据,以及在数据传输周期P2前的前导周期P1中,串行地传送3位的前导信号,以3*3*n CLK的间隔,使能该时钟使能信号CLK_E,以表示各自的嵌入时钟CLK_em。
LVDS发射机30将来自串行器24、分别对应于数据IC D-IC1至D-IC8的传输数据Data_CLK转换成差分信号,以及将差分信号分别提供给数据ICD-IC1至D-IC8。LVDS发射机30还将来自PLL26的时钟使能信号CLK_E转换成差分信号,以及将差分信号共同提供给数据IC D-IC1至D-IC8。另外,LVDS发射机30可以以独立的方式,将由时钟使能信号CLK_E转换的差分信号提供给数据IC D-IC1至D-IC8。
在数据IC D-IC1至D-IC8的每一个中的接收机单元60的LVDS接收机检测从定时控制器10的发射机单元30接收的每一差分信号的电压极性,恢复传输数据Data_CLK和时钟使能信号CLK_E,以及输出所恢复的传输数据Data_CLK和时钟使能信号CLK_E。
接收机单元60的时钟/数据检测器64响应来自LVDS接收机62的时钟使能信号CLK_E,从传输数据Data_CLK检测第一时钟CLK1和串行数据Data_S。即,时钟/数据检测器64将时钟使能信号CLK_E用作触发信号,从传输数据Data_CLK检测嵌入时钟CLK_em,以及输出所检测的嵌入时钟CLK_em作为第一时钟CLK1。时钟/数据检测器64还使用包括在传输数据Data_CLK中的标志信号和时钟使能信号CLK_E,从传输数据Data_CLK检测串行数据Data_S。时钟/数据检测器64使用所检测的串行数据Data_S,输出像素数据。时钟/数据检测器64可以另外输出多个数据控制信号。
为倍频器的接收机单元60的DLL66将来自时钟/数据检测器64的第一时钟CLK1的频率乘以预定值,并输出最终信号作为第二时钟CLK2。
接收机单元60的解串器68使用来自DLL66的第二时钟CLK2,将来自时钟/数据检测器64的串行数据Data_S转换成并行数据Data_P。解串器68使用并行数据Data_P,并行输出R、G、B像素数据。解串器68可以另外输出多个数据控制信号。
数据IC D-IC1至D-IC8的每一个使用来自接收机单元60的第二时钟CLK2,采样从相应的接收机单元60输出的像素数据,以及锁存该采样数据。使用锁存数据,数据IC驱动显示面板的相应数据线。例如,在液晶显示(LCD)面板的情况下,数据IC D-IC1至D-IC8的每一个将锁存数据转换成模拟像素电压信号,以及将模拟像素电压信号提供给相应的数据线。
由此,根据本发明的平板显示设备的数字接口装置能避免由于传输线的数量增加而引起的EMI和PCB设计问题,因为定时控制器10以点对点方式,将嵌入时钟的数据传送到多个数据IC D-IC1至D-IC8,因此,与多点系统相比,能减少传输线的数量。也可以避免由时钟检测故障、时钟延迟或数据传输频率增加而引起的错误数据采样,因为数据IC D-IC1至D-IC8的每一个响应来自定时控制器10的时钟使能信号,能由传输数据稳定地检测时钟。
图4是示意性地示例说明根据本发明的第二实施例的平板显示设备的数据接口的装置的框图。
图4中所示的平板显示设备的数据接口装置包括定时控制器110,以及以点对点方式,经多个数据传输线对DLP1至DLP8,分别连接到定时控制器110的多个数据IC D-IC1至D-IC8。数据IC D-IC1至D-IC8的每一个独立地生成时钟屏蔽信号,以便检测嵌入传输数据中的时钟。在这种情况下,因此,可以省略在图1的情况下,用来传送时钟使能信号的使能传输线对CLP1和CLP2。因此,可以进一步减少传输线的数量。
将数据IC D-IC1至D-IC8组成两组,即,包括数据IC D-IC1至D-IC4的第一组和包括数据IC D-IC5至D-IC8的第二组。类似地,将数据传输线对DLP1至DLP8分成二组,即,包括数据传输线对DLP1至DLP4的第一组和包括数据传输线对DLP5至DLP8的第二组。第一组数据传输线对DLP1至DLP4分别将第一组IC D-IC1至D-IC4连接到定时控制器110,而第二组数据传输线对DLP5至DLP8将第二组IC D-IC5至D-IC8分别连接到定时控制器110。第一组数据传输线对DLP1至DLP4安置在第一PCB112上,而第二组数据传输线对DLP5至DLP8安置在第二PCB114上。定时控制器110将时钟嵌入数据中,以及经数据传输线对DLP1至DLP8,将嵌入时钟的数据分别传送到数据IC D-IC1至D-IC8。因此,不必使用单独的时钟传输线对。定时控制器110将嵌入时钟的传输数据转换成具有LVDS或微型LVDS的形式的差分信号,以及以串行方式传送差分信号。因此,数据传输线对DLP1至DLP8的每一个仅包括用于提供差分信号的两个传输线。
数据IC D-IC1至D-IC8的每一个根据所接收的差分信号的电压极性,由经相应的数据传输线对DLP,从定时控制器110接收的差分信号,恢复传输数据,然后,使用在数据IC中独立生成的时钟屏蔽信号,由所恢复的传输数据分离和检测第一时钟和数据。此后,数据IC倍增所检测的第一时钟的频率,以便恢复第二时钟。使用所恢复的第二时钟,数据IC采样该数据,然后锁存所采样的数据。使用该锁存数据,然后,数据IC驱动显示面板的相应数据线。
图5是示例说明图4中所示的数据接口装置的内部电路的框图。图6是示例说明主要用在图5中所示的数据接口装置的驱动操作中的信号的波形的波形图。
图5中所示的数据接口装置包括发射机单元120和多个接收机单元160,发射机单元120包括内置在定时控制器110的输出级中的串行器124和PLL126,用于将时钟嵌入数据中,由此传送嵌入时钟的数据,接收机单元160的每一个都包括内置在数据IC D-IC1至D-IC8的相应一个的输入端中的时钟/数据检测器164、DLL166、解串器168和屏蔽信号生成器170,用于从接收自发射机单元120的数据分离时钟和数据。发射机单元120还包括LVDS发射机130,用于将嵌入时钟的数据转换成差分信号,以及输出该差分信号。每一接收机单元160还包括LVDS接收机162,用于从接收自发射机单元120的差分信号恢复嵌入时钟的数据,以及输出所恢复的数据。
包括在定时控制器110中的数据校直器122校直在数据使能信号DE的各个使能周期中输入的数字数据,以及将校直的数字数据输出到发射机单元120。特别地,在发射机单元120以点对点方式传送数据的情况下,数据校直器122将数字数据分类成将提供给各个数据IC D-IC1至D-IC8的数据和提供给发射机单元120的串行器124的分类数字数据。
PLL126按预定值分频输入点时钟CLK,以便生成将嵌入传输数据中的嵌入时钟CLK_em,以及将所生成的嵌入时钟CLK_em提供给串行器124。
串行器124将以并行方式,从数据校直器122传送的数据转换成串行数据,将从PLL126接收的嵌入时钟CLK_em嵌入串行数据中,然后,将最终数据提供给LVDS发射机130。在这种情况下,串行器124将在单独状态中输入的、同时对应于各个数据IC D-IC1至D-IC8的并行数据分别转换成串行数据,将来自PLL126的嵌入时钟CLK_em嵌入连续串行数据之间,以及将最终数据提供给LVDS发射机130。例如,串行器124将包括嵌入时钟CLK_em的前导信号嵌入周期P2前的周期P1,其中,串行地传送一个像素数据的位D1至D3n,然后,如在图6中所示的传输数据Data_CLK的情况下,顺序地提供前导信号和像素数据位D1至D3n。前导信号包括嵌入时钟CLK_em,以及至少一个虚拟位,即,至少一个低(“0”)位,以便将嵌入时钟CLK_em与像素数据区分开来。虚拟位在嵌入时钟CLK_em前。前导信号可以进一步包括排列在嵌入时钟CLK_em和像素数据的第一位D1之间的标志信号,以表示像素数据或数据控制信号。标志信号也可以用作源起动脉冲。
LVDS发射机130将分别对应于来自串行器124的数据IC D-IC1至D-IC8的传输数据Data_CLK转换成差分信号,以及将差分信号分别提供给数据IC D-IC1至D-IC8。
在数据IC D-IC1至D-IC8的每一个中的接收机单元160的LVDS接收机162检测从定时控制器110的发射机单元30接收的差分信号的电压极性,以便恢复传输数据Data_CLK,以及输出所恢复的传输数据Data_CLK。
接收机单元160的时钟/数据检测器164响应来自屏蔽信号生成器170的时钟屏蔽信号M,由来自LVDS接收机162的传输数据Data_CLK,检测第一时钟CLK1和串行数据Data_S。即,在屏蔽信号M的使能周期中,时钟/数据检测器164由传输数据Data_CLK,检测嵌入时钟CLK_em,以及输出所检测的嵌入时钟CLK_em作为第一时钟CLK1。在时钟屏蔽信号M的禁用周期中,时钟/数据检测器164检测包括在传输数据Data_CLK中的串行数据Data_S,以及输出所检测的串行数据Data_S。时钟/数据检测器164使用所检测的串行数据Data_S,输出像素数据。时钟/数据检测器164可以另外输出多个数据控制信号。
接收机单元160的DLL166将来自时钟/数据检测器164的第一时钟CLK1的频率乘以预定值,以及输出最终信号作为第二时钟CLK2。即,DLL166使第一时钟CLK1的频率倍增几倍至几十倍,以及输出最终信号作为第二时钟CLK2。
接收机单元160的解串器168使用来自DLL166的第二时钟CLK2,将来自时钟/数据检测器164的串行数据Data_S转换成并行数据Data_P。解串器168使用并行数据Data_P,并行输出R、G、B像素数据。解串器168可以另外输出多个数据控制信号。
屏蔽信号生成器170使用来自时钟/数据检测器164的第一时钟CLK1和来自DLL166的第二时钟CLK2,生成时钟屏蔽信号M。即,当输入第“M-1”第一时钟CLK1时,屏蔽信号生成器170从第“M-1”第一时钟CLK1的输入时间点,计数从DLL166输出的第二时钟CLK2,直到计数值对应于预定值为止,然后,输出计数值作为第M时钟屏蔽信号M。在这种情况下,在延迟预定时间后,可以输出计数值,以便确保屏蔽信号M的所需容限。可以将预定值设置成在串行数据传输周期P2中传送的像素数据的位数,即3n。在前导周期P1中,使能时钟屏蔽信号M,其中,检测嵌入时钟CLK_em,同时在串行数据传送周期P2中禁用,如图6所示。在这种情况下,时钟屏蔽信号M可以具有比嵌入时钟CLK_em长的使能周期,但短于前导周期P1,以便防止时钟屏蔽信号M与串行数据D1至D3n重叠,同时确保足够的容限来稳定地检测嵌入时钟CLK_em。例如,除嵌入时钟CLK_em外,时钟屏蔽信号M具有允许在嵌入时钟CLK_em前后,进一步屏蔽约1/2时钟的传输数据Data_CLK的使能周期,即,使能周期对应于嵌入时钟CLK_em的约2倍,如图6所示。
使用来自接收机单元160的第二时钟CLK2,数据IC D-IC1至D-IC8的每一个采样从相应的接收机单元160输出的像素数据,以及锁存该采样数据。使用该锁存数据,数据IC驱动显示面板的相应数据线。例如,在LCD面板的情况下,数据IC D-IC1至D-IC8的每一个将锁存数据转换成模拟像素电压信号,以及将模拟像素电压信号提供给相应的数据线。
图7示例说明适用于图5中所示的时钟/数据检测器的内部电路的例子。
图7中所示的时钟/数据检测器164A包括使用来自LVDS接收机162的传输数据Data_CLK和来自屏蔽信号生成器170的时钟屏蔽信号M,检测第一时钟CLK1,以及输出该检测第一时钟CLK1的与门161,以及使用来自LVDS接收机162的传输数据Data_CLK和来自屏蔽信号生成器170的时钟屏蔽信号M,检测串行数据Data_S,以及输出该检测的串行数据Data_S的与门163。
与门161在传输数据Data_CLK和时钟屏蔽信号M上执行逻辑与操作,以便检测在时钟屏蔽信号M的使能周期中传送的嵌入时钟CLK_em,如图6所示,以及输出所检测的嵌入时钟CLK_em作为第一时钟CLK1。
与门163使用非门,反转该时钟屏蔽信号M。然而,与门163在传输数据Data_CLK和反转的时钟屏蔽信号M上执行逻辑与操作,以便检测在时钟屏蔽信号M的禁用周期中传送的串行数据Data_S,如图6所示,以及输出所检测的串行数据Data_S。
图8示例说明适用于图5中所示的时钟/数据检测器的内部电路的另一例子。图9是示例说明用在图8中所示的时钟/数据检测器164B的驱动操作中的信号的波形的波形图。
为避免由于屏蔽信号M与串行数据重叠引起的数据丢失,如由图9中的虚线所示,图8中所示的时钟/数据检测器164B使用用于计数从DLL166输出的第二时钟CLK2的计数器167,生成数据屏蔽信号M_D,由传输数据Data_CLK检测串行数据Data_S,以及输出所检测的串行数据Data_S。
与门165在传输数据Data_CLK和时钟屏蔽信号M上执行逻辑与操作,以便检测在时钟屏蔽信号M的使能周期中传送的嵌入时钟CLK_em,如图9中所示,以及输出所检测的嵌入时钟CLK_em作为第一时钟CLK1。
响应来自与门165的第一时钟CLK1,计数器167计数从DLL166输出的第二时钟CLK2,直到计数值对应于预定值,例如像素数据的位数,即D3n为止,以便生成仅在串行数据传输周期P2中使能的数据屏蔽信号M_D,如图9所示。
与门169将来自计数器167的传输数据Data_CLK和数据屏蔽信号M_D相加,以便检测在数据屏蔽信号M_D的使能周期中传送的串行数据Data_S,如图9所示,然后输出所检测的串行数据Data_S。因此,即使当时钟屏蔽信号M与串行数据重叠时,也能避免数据丢失,如由图9中所示的虚线所示。
图10示例说明适用于图5中所示的屏蔽信号生成器的内部电路的例子。图11示例说明图10中所示的屏蔽信号生成器的详细电路。图12是用在图11中所示的屏蔽信号生成器的驱动操作中的信号的波形的波形图。
图10和11中所示的屏蔽信号生成器170包括计数器172和定时匹配单元174。
当输入来自时钟/数据检测器164的第一时钟CLK1时,计数器172开始计数操作。计数器172在预定时间,计数来自DLL166的第二时钟CLK2,然后输出计数信号QK。定时匹配单元174延迟来自计数器172的计数信号QK,以及输出最终信号作为时钟屏蔽信号M。例如,当假定在数据传输周期P2中传送“k+1”位的数据时,如图12所示,计数器172可以包括移位寄存器,包括级联到用于第一时钟CLK1的输入线同时共同连接到用于第二时钟CLK2的输入线的k个D触发器。当输入第一时钟CLK1时,包括k个D触发器的计数器172计数第二时钟CLK2直到计数值对应于“k”为止,然后,输出计数信号QK。由定时匹配单元174构成的多个延迟延迟计数信号QK达对应于延迟数量的周期,以便输出仅在前导周期P1中使能的时钟屏蔽信号M,如图12所示。
图13示例说明适用于图5中所示的屏蔽信号生成器的内部电路的另一例子。
为从时钟屏蔽信号M消除不稳定周期,由此输出稳定的时钟屏蔽信号M,图13中所示的屏蔽信号生成器270包括第一屏蔽信号生成器272、第一屏蔽信号校验器276、通电检测器274、第二屏蔽信号生成器280或或门282。
与图5中所示的屏蔽信号生成器170类似,第一屏蔽信号生成器272使用来自时钟/数据检测器164的第一时钟CLK1和来自DLL166的第二时钟CLK2,生成第一时钟屏蔽信号M1。即,当输入第一时钟CLK1时,屏蔽信号生成器272从第一时钟CLK1的输入时间点,计数从DLL166输出的第二时钟CLK2,直到计数值对应于预定值为止,然后输出最终计数信号作为第一时钟屏蔽信号M1。在这种情况下,在延迟预定时间后,可以输出计数信号作为第一屏蔽信号M1,以便确保第一屏蔽信号M1的所需容限,以及实现第一屏蔽信号M1的所需定时匹配。如上所述,在前导周期P1中,使能第一时钟屏蔽信号M1,其中,检测嵌入时钟CLK_em,同时在串行数据传输周期P2中禁用。
第一屏蔽信号校验器276校验来自第一屏蔽信号生成器272的第一时钟屏蔽信号M1是否正常。当确定第一时钟屏蔽信号M1正常时,第一屏蔽信号校验器276将正常的第一时钟屏蔽信号M1输出到或门282。另一方面,当确定第一时钟屏蔽信号M1异常时,第一屏蔽信号校验器276禁用第一时钟屏蔽信号M1,以及将异常周期检测信号输出到第二屏蔽信号生成器280。第一屏蔽信号校验器276计数在第一时钟屏蔽信号M1的屏蔽周期,即第一时钟屏蔽信号M1的使能周期中的第一时钟CLK1的数量,以便校验第一时钟屏蔽信号M1是否正常。即,当所计数的第一时钟CLK1的数量为“1”时,第一屏蔽信号校验器276确定第一时钟屏蔽信号M1正常。在这种情况下,第一屏蔽信号校验器276将第一时钟屏蔽信号M1输出到或门282。另一方面,当所计数的第一时钟CLK1的数量不为“1”时,第一屏蔽信号校验器276确定第一时钟屏蔽信号M1异常。在这种情况下,第一屏蔽信号校验器276将异常周期检测信号输出到第二屏蔽信号生成器,以及禁用第一时钟屏蔽信号M1。
通电检测器274监视从用于数据IC的电压源输入的驱动电压VDD,以便检测显示设备的通电时刻,以及输出通电检测信号P_on。
当输入来自第一屏蔽信号校验器276的异常周期检测信号时,第二屏蔽信号生成器280输出在预定周期中保持在屏蔽(使能)状态中的第二时钟屏蔽信号M2。当输入来自通电检测器274的通电检测信号P_on时,第二屏蔽信号生成器280还输出在预定周期,保持在屏蔽状态中的第二时钟屏蔽信号M2,以便屏蔽初始周期,其中,显示设备的驱动操作可能不稳定。
或门282在来自第一屏蔽信号校验器276的第一时钟屏蔽信号M1和来自第二屏蔽信号生成器280的第二时钟屏蔽信号M2上执行逻辑或操作,并输出最终信号作为时钟屏蔽信号M。因此,或门282在正常周期中,输出第一时钟屏蔽信号M1作为时钟屏蔽信号M,而在异常周期中,输出第二时钟屏蔽信号M2作为时钟屏蔽信号M。
因此,通过生成第一时钟屏蔽信号M1,使用第一和第二时钟CLK1和CLK2,然后校验第一时钟屏蔽信号M1是否正常,在正常周期中,屏蔽信号生成器270可以输出第一时钟屏蔽信号M1作为时钟屏蔽信号M,而在异常周期中,输出第二时钟屏蔽信号M2作为时钟屏蔽信号M。
从屏蔽信号生成器270输出的时钟屏蔽信号M可以具有其中时钟屏蔽信号M被锁定在使能状态中的异常周期,以及其中时钟屏蔽信号M定期地重复使能状态和禁用状态的正常周期,如图14所示。时钟屏蔽信号M的异常周期包括其中显示设备的驱动操作不稳定初始周期。初始周期从显示设备的通电时刻开始。时钟屏蔽信号M还具有屏蔽锁定周期,在该屏蔽锁定周期中,屏蔽信号生成器270在消隐周期内的预定时间中,将时钟屏蔽信号M锁定在不提供有效数据的使能状态中,然后准备正常时钟屏蔽信号M,同时重复地检测稳定的第一和第二时钟CLK1和CLK2。
为此目的,在图5中所示的定时控制器110的发射机即使在消隐周期中,定期地嵌入该嵌入时钟CLK_em,以便即使在消隐周期中,也提供嵌入时钟CLKe_m。每一数据IC D-IC中的接收机单元160的时钟/数据检测器164在屏蔽锁定周期中,检测与嵌入时钟CLK_em相同的第一时钟CLK1,其中,将来自屏蔽信号生成器270的时钟屏蔽信号M锁定在使能状态中。然后,时钟/数据检测器164倍增第一时钟CLK1的频率,以及输出最终信号作为第二时钟CLK2。因此,屏蔽信号生成器270使用在消隐周期内稳定重复的第一和第二时钟CLK1和CLK2,能输出定期地重复使能状态和禁用状态的稳定时钟屏蔽信号M。因此,时钟/数据检测器164能使用时钟屏蔽信号M,在消隐周期后的有效数据周期中,稳定地检测第一时钟CLK1和数据。如果初始驱动操作在有效数据周期中开始,在初始有效数据周期中,时钟屏蔽信号M可能不稳定。然而,在这种情况下,根据上述屏蔽锁定周期,在下一消隐周期中,稳定该时钟屏蔽信号M。因此,在初始有效数据周期后,时钟屏蔽信号M可以正常地操作。
图15是示例说明用于在屏蔽信号生成器270中,生成时钟屏蔽信号M的方法的顺序步骤的流程图,如图14所示。图16是示例说明用于校正从异常第二时钟屏蔽信号M2到正常第一时钟屏蔽信号M1的时钟屏蔽信号M的过程的波形图。
一旦随着通电显示设备而输入来自通电检测器274的通电检测信号P_on,第二屏蔽信号生成器280就将当前周期确定为初始周期(S2),然后通过或门282输出保持在使能周期中达预定时间后被禁用的第二时钟屏蔽信号M2作为时钟屏蔽信号M(S4)。
使用从屏蔽信号生成器270输出的时钟屏蔽信号M,图5中所示的时钟/数据检测器164从传输数据Data_CLK检测第一时钟CLK1。DLL166倍增第一时钟CLK1的频率,以及输出最终信号作为第二时钟CLK2。屏蔽信号生成器270接收第一和第二时钟CLK1和CLK2(S6)。即使当在步骤S2,确定当前周期不是初始周期时,也能执行步骤S6。
第一屏蔽信号生成器272使用第一和第二时钟CLK1和CLK2,生成第一时钟屏蔽信号M1,以及输出第一时钟屏蔽信号M1。第一信号校验器276对第一时钟屏蔽信号M1的使能周期,即屏蔽周期计数第一时钟CLK1,以便校验第一时钟屏蔽信号M1是否正常(S8)。当计数值不为“1”时,第一信号校验器276确定第一时钟屏蔽信号M1异常,以及将异常周期检测信号输出到第二屏蔽信号生成器280,由此使第二屏蔽信号生成器280输出第二输出屏蔽信号M2。
当根据步骤S6和S8的重复,生成计数值“1”时,第一信号校验器276确定第一时钟屏蔽信号M1为正常。在这种情况下,第一信号校验器276使第一时钟屏蔽信号M1经或门282输出,作为时钟屏蔽信号M(S10)。
重复上述步骤以便只要第一信号校验器276确定第一时钟屏蔽信号M1正常时,输出第一时钟屏蔽信号M1。当确定第一时钟屏蔽信号M1异常时,执行校正过程以便将时钟屏蔽信号M1从第二时钟屏蔽信号M2校正为第一时钟屏蔽信号M1。
如上述描述显而易见,根据本发明的平板显示设备的数字接口装置能避免由于传输线的数量增加而引起的EMI和PCB设计问题,因为定时控制器110以点对点的方式将嵌入时钟的传输数据传送到多个数据IC D-IC1至D-IC8,因此,与多点系统相比,能减少传输线的数量。也可以避免由时钟检测故障、时钟延迟或数据传输频率增加而引起的错误数据采样,因为数据IC D-IC1至D-IC8的每一个独立地生成时钟屏蔽信号,因此,能实现稳定的时钟检测。
在用于根据本发明的平板显示设备的数据接口的装置和方法中,可以避免由于传输线的增加而引起的EMI和PCB设计问题,因为定时控制器以点对点的方式,将嵌入时钟的传输数据传送到多个数据集成电路(IC),因此,与多点系统相比,能减少传输线的数量。
同时,还可以避免由于时钟检测故障、时钟延迟或数据传输频率增加而引起的错误数据采样,因为数据IC的每一个响应来自定时控制器的时钟使能信号,从传输数据稳定地检测时钟。
也可以避免由时钟校验故障、时钟延迟或数据传输频率增加而引起的错误数据采样,因为在消隐周期中,数据IC的每一个独立地生成稳定的时钟屏蔽信号,因此,使用时钟屏蔽信号,能实现稳定的时钟检测。
对本领域的技术人员来说,能在本发明中进行各种改进和变形,而不背离本发明的精神和范围,因此,意图本发明覆盖本发明的各种改进和变形,只要它们落在附加权利要求和它们的等效的范围内。

Claims (20)

1.一种用于平板显示设备的数据接口的装置,包括:
内置在定时控制器中的发射机单元,传送具有在连续数据之间嵌入的嵌入时钟的传输数据和表示该嵌入时钟的时钟使能信号,其中所述发射机在前导周期内传输所述嵌入时钟,并且所述发射机在串行数据传送周期内传输所述数据;以及
分别内置在连接到所述定时控制器的多个数据集成电路中的接收机单元,响应所述时钟使能信号,从所述传输数据分离和检测所述嵌入时钟和数据,其中所述时钟使能信号包括包含在前导周期内的使能周期,并且响应于所述时钟使能信号的所述使能周期而检测所述嵌入时钟,
所述发射机单元包括:
分频器,用于分频点时钟,以便提供所述嵌入时钟和所述时钟使能信号;
串行器,用于将输入并行数据转换成串行数据,在连续串行数据之间嵌入所述嵌入时钟,以及将最终数据作为将提供给所述数据集成电路的每一个的传输数据来提供;以及
差分信号发射机,用于将传输数据和时钟使能信号分别转换成差分信号,以及传送所述差分信号,
所述接收机单元包括:
差分信号接收机,用于使用从所述发射机单元接收的差分信号,恢复传输数据和时钟使能信号;
时钟/数据检测器,用于响应时钟使能信号,从传输数据分离和检测嵌入时钟和串行数据,所检测出的嵌入时钟被用作第一时钟;
倍频器,用于倍增第一时钟的频率,输出第二时钟;以及
解串器,用于使用第二时钟,将串行数据转换成并行数据,并输出所述并行数据。
2.如权利要求1所述的装置,其中所述传输数据包括含嵌入时钟的前导信号和数据;
所述前导信号进一步包括用于将该嵌入时钟与数据区分开来的虚拟位和表示该数据是像素数据还是数据控制信号的标志信号;以及
所述时钟使能信号具有正好在嵌入时钟前的使能周期,以表示所述嵌入时钟。
3.一种用于平板显示设备的数据接口的方法,包括:
分频输入时钟,由此生成嵌入时钟和表示所述嵌入时钟的时钟使能信号;
将并行数据转换成串行数据,在连续串行数据之间嵌入该嵌入时钟,并将最终数据作为传输数据来提供,其中在前导周期内传输所述嵌入时钟,并且在串行数据传送周期内传输所述数据;
将所述传输数据和时钟使能信号分别转换成差分信号,并传输所述差分信号;
使用被传输的差分信号,恢复传输数据和时钟使能信号;
响应所恢复的时钟使能信号,从所恢复的传输数据分离和检测嵌入时钟和串行数据,所检测出的嵌入时钟被用作第一时钟,其中所述时钟使能信号包括包含在前导周期内的使能周期,并且响应于所述时钟使能信号的所述使能周期而检测所述嵌入时钟;
倍增第一时钟的频率,由此输出第二时钟;以及
将串行数据转换成并行数据,并输出所述并行数据。
4.如权利要求3所述的方法,其中,
所述传输数据包括含嵌入时钟的前导信号和数据;
所述前导信号进一步包括用于将该嵌入时钟与数据区分开来的虚拟位和表示该数据是像素数据还是数据控制信号的标志信号。
5.一种用于平板显示设备的数据接口的装置,包括:
内置在定时控制器中的发射机单元,传送具有在连续数据之间嵌入的嵌入时钟的传输数据,其中所述发射机在前导周期内传输所述嵌入时钟,并且所述发射机在串行数据传送周期内传输所述数据;以及
分别内置在连接到所述定时控制器的多个数据集成电路中的接收机单元,使用所述传输数据生成时钟屏蔽信号,并响应所述时钟屏蔽信号,从所述传输数据分离和检测所述嵌入时钟和数据,其中所述时钟屏蔽信号包括包含在前导周期内的使能周期,并且响应于所述时钟屏蔽信号的所述使能周期而检测所述嵌入时钟,
所述发射机单元包括:
分频器,用于分频点时钟,以便提供所述嵌入时钟;
串行器,用于将输入并行数据转换成串行数据,在连续串行数据之间嵌入所述嵌入时钟,以及将最终数据作为将提供给所述数据集成电路的每一个的传输数据来提供;以及
差分信号发射机,用于将所述传输数据转换成差分信号,并传送所述差分信号,
所述接收机单元包括:
差分信号接收机,用于使用从所述发射机单元接收的差分信号,恢复传输数据;
时钟/数据检测器,用于响应时钟屏蔽信号,从传输数据分离和检测嵌入时钟和串行数据,所检测出的嵌入时钟被用作第一时钟;
倍频器,用于倍增第一时钟的频率,输出第二时钟;
解串器,用于使用第二时钟,将串行数据转换成并行数据,并输出所述并行数据,以及
屏蔽信号生成器,用于使用第一和第二时钟,生成所述时钟屏蔽信号。
6.如权利要求5所述的装置,其中,
所述发射机单元在有效数据周期中,提供嵌入时钟的数据作为传输数据,而在连续有效数据周期间之间的消隐周期中,仅提供嵌入时钟作为传输数据;所述屏蔽信号生成器在消隐周期内的屏蔽锁定周期中,将时钟屏蔽信号锁定在使能状态中;以及
时钟/数据检测器,使用锁定在使能状态中的时钟屏蔽信号,检测在屏蔽锁定周期中嵌入传输数据中的嵌入时钟,以及输出所检测的嵌入时钟作为第一时钟。
7.如权利要求5所述的装置,其中所述时钟/数据检测器包括:
第一与门,用于对传输数据和时钟屏蔽信号执行与操作,以便检测在时钟屏蔽信号的使能周期中的嵌入时钟,并输出所检测的嵌入时钟作为第一时钟;
非门,用于反转时钟屏蔽信号;以及
第二与门,用于对传输数据和反转的时钟屏蔽信号执行与操作,以便检测时钟屏蔽信号的禁用周期中的串行数据,以及输出所检测的串行数据。
8.如权利要求5所述的装置,其中,时钟/数据检测器包括:
第一与门,用于对传输数据和时钟屏蔽信号执行与操作,以便检测时钟屏蔽信号的使能周期中的嵌入时钟,并输出所检测的嵌入时钟作为第一时钟;
计数器,用于当第一时钟被输入时计数第二时钟,以便生成数据屏蔽信号;以及
第二与门,用于对传输数据和数据屏蔽信号执行与操作,以便检测数据屏蔽信号的使能周期中的串行数据,以及输出所检测的串行数据。
9.如权利要求5所述的装置,其中,屏蔽信号生成器包括:
计数器,用于当第一时钟被输入时计数第二时钟,以便输出计数信号;以及
定时匹配单元,用于延迟计数信号,以及输出所延迟的计数信号。
10.如权利要求5所述的装置,其中,屏蔽信号生成器包括:
第一屏蔽信号生成器,用于当第一时钟被输入时计数第二时钟,以便输出第一时钟屏蔽信号;
第一屏蔽信号校验器,用于校验第一时钟屏蔽信号是否正常,以及当确定第一时钟屏蔽信号正常时,输出第一时钟屏蔽信号,相反,输出异常检测信号;
通电检测器,用于检测通电时刻,输出通电检测信号;
第二屏蔽信号生成器,用于当输入通电检测信号或异常检测信号时,生成和输出第二时钟屏蔽信号;以及
或门,用于对第一和第二时钟屏蔽信号执行或操作,并输出最终信号作为时钟屏蔽信号,
所述第一屏蔽信号校验器计数在第一时钟屏蔽信号的使能周期中的第一时钟,以及当最终计数值等于参考值时,确定第一时钟屏蔽信号为正常,而当最终计数值不同于参考值时,确定第一时钟屏蔽信号为异常,以及
其中当输入通电检测信号或异常检测信号时,从第二屏蔽信号生成器输出的第二时钟屏蔽信号在预定时间内被保持在使能状态,然后被禁用。
11.如权利要求5所述的装置,其中,
所述嵌入时钟被作为前导信号与排列在所述嵌入时钟前后的虚拟位一起嵌入在每一数据前的传输数据中;以及
所述时钟屏蔽信号具有存在于前导信号的周期中同时具有比嵌入时钟的宽度宽的宽度的使能周期。
12.一种用于平板显示设备的数据接口的方法,包括:
传送过程,传送具有在连续数据之间嵌入的嵌入时钟的传输数据,其中在前导周期内传输所述嵌入时钟,并且在串行数据传送周期内传输所述数据;以及
接收过程,接收传输数据,基于所接收的传输数据,生成时钟屏蔽信号,以及响应所述时钟屏蔽信号,从所接收的传输数据分离和检测所述嵌入时钟和数据,其中所述时钟屏蔽信号包括包含在前导周期内的使能周期,并且响应于所述时钟屏蔽信号的所述使能周期而检测所述嵌入时钟,
所述传送过程包括:
分频点时钟,由此生成嵌入时钟;
将输入并行数据转换成串行数据;
在连续串行数据之间嵌入该嵌入时钟,将串行数据转换成传输数据;
将传输数据转换成差分信号,并传送该差分信号,
所述接收过程包括:
使用所传送的差分信号,恢复传输数据;
响应时钟屏蔽信号,从所恢复的传输数据分离和检测嵌入时钟和串行数据,所检测出的嵌入时钟被用作第一时钟;
倍增第一时钟的频率,由此输出第二时钟;
使用第二时钟,将串行数据转换成并行数据,并输出所述并行数据;以及
使用第一和第二时钟,生成时钟屏蔽信号。
13.如权利要求12所述的方法,其中,
所述传输过程包括在有效数据周期中,提供嵌入时钟的数据作为传输数据,而在连续有效数据周期间之间的消隐周期中,仅提供嵌入时钟作为传输数据;以及
所述接收过程包括:
在消隐周期内的屏蔽锁定周期中,将时钟屏蔽信号锁定在使能状态;以及
使用锁定在使能状态中的时钟屏蔽信号,检测在屏蔽锁定周期中嵌入传输数据中的嵌入时钟,并输出所检测的嵌入时钟作为第一时钟。
14.如权利要求12所述的方法,其中所述检测第一时钟和数据的步骤包括:
对传输数据和时钟屏蔽信号执行与操作,以便检测时钟屏蔽信号的使能周期中的嵌入时钟,并输出所检测的嵌入时钟作为第一时钟;
反转时钟屏蔽信号;以及
对传输数据和反转的时钟屏蔽信号执行与操作,以便检测时钟屏蔽信号的禁用周期中的串行数据,以及输出所检测的串行数据。
15.如权利要求12所述的方法,其中所述检测第一时钟和数据的步骤包括:
对传输数据和时钟屏蔽信号执行与操作,以便检测时钟屏蔽信号的使能周期中的嵌入时钟,并输出所检测的嵌入时钟作为第一时钟;
当第一时钟被输入时计数第二时钟,以便生成数据屏蔽信号;以及
对传输数据和数据屏蔽信号执行与操作,以便检测数据屏蔽信号的使能周期中的串行数据,并输出所检测的串行数据。
16.如权利要求12所述的方法,其中所述生成屏蔽信号的步骤包括:
当第一时钟被输入时计数第二时钟,以便输出计数信号;以及
延迟计数信号,以及输出所延迟的计数信号。
17.如权利要求12所述的方法,其中所述生成屏蔽信号的步骤包括:
当第一时钟被输入时计数第二时钟,以便输出第一时钟屏蔽信号;
校验第一时钟屏蔽信号是否正常,以及当确定第一时钟屏蔽信号为正常时,就输出第一时钟屏蔽信号,同时输出异常检测信号;
检测通电时刻,以便输出通电检测信号;
当通电检测信号或异常检测信号被输入时,生成和输出第二时钟屏蔽信号;以及
对第一和第二时钟屏蔽信号执行或操作,并输出最终信号作为时钟屏蔽信号。
18.如权利要求17所述的方法,其中所述校验第一屏蔽信号的步骤包括:
计数在第一时钟屏蔽信号的使能周期中的第一时钟,以及
当最终计数值等于参考值时,确定第一时钟屏蔽信号为正常,而当最终计数值不同于参考值时,确定第一时钟屏蔽信号为异常。
19.如权利要求17所述的方法,其中当通电检测信号或异常检测信号被输入时,从第二屏蔽信号生成器输出的第二时钟屏蔽信号在预定时间内被保持在使能状态,然后被禁用。
20.如权利要求12所述的方法,其中,
所述嵌入时钟被作为前导信号与排列在所述嵌入时钟前后的虚拟位一起嵌入在每一数据前的传输数据中;以及
时钟屏蔽信号具有存在于前导信号的周期中同时具有比嵌入时钟的宽度宽的宽度的使能周期。
CN2008101872238A 2007-12-31 2008-12-18 用于平板显示设备的数据接口的装置和方法 Active CN101477779B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
KR10-2007-141427 2007-12-31
KR102007141427 2007-12-31
KR1020070141427A KR101174768B1 (ko) 2007-12-31 2007-12-31 평판 표시 장치의 데이터 인터페이스 장치 및 방법

Publications (2)

Publication Number Publication Date
CN101477779A CN101477779A (zh) 2009-07-08
CN101477779B true CN101477779B (zh) 2011-03-16

Family

ID=40797660

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2008101872238A Active CN101477779B (zh) 2007-12-31 2008-12-18 用于平板显示设备的数据接口的装置和方法

Country Status (4)

Country Link
US (2) US8237699B2 (zh)
JP (1) JP4809886B2 (zh)
KR (1) KR101174768B1 (zh)
CN (1) CN101477779B (zh)

Families Citing this family (64)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7705841B2 (en) * 2006-01-20 2010-04-27 Novatek Microelectronics Corp. Display system and method for embeddedly transmitting data signals, control signals, clock signals and setting signals
JP5066121B2 (ja) * 2008-03-20 2012-11-07 アナパス・インコーポレーテッド クロック情報とデータを伝送する装置及び方法
JP4990315B2 (ja) * 2008-03-20 2012-08-01 アナパス・インコーポレーテッド ブランク期間にクロック信号を伝送するディスプレイ装置及び方法
KR101495865B1 (ko) * 2008-09-18 2015-02-25 삼성디스플레이 주식회사 표시 장치 및 이의 구동방법
KR100986041B1 (ko) 2008-10-20 2010-10-07 주식회사 실리콘웍스 클럭 신호가 임베딩된 단일 레벨 신호 전송을 이용한 디스플레이 구동 시스템
KR101169210B1 (ko) 2009-02-13 2012-07-27 주식회사 실리콘웍스 지연고정루프 기반의 클럭 복원부가 구비된 수신부 장치
KR101617325B1 (ko) * 2009-06-03 2016-05-19 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
KR101629515B1 (ko) * 2009-12-07 2016-06-22 엘지디스플레이 주식회사 액정표시장치
KR101607293B1 (ko) * 2010-01-08 2016-03-30 삼성디스플레이 주식회사 데이터 처리 방법 및 이를 수행하기 위한 표시 장치
KR101642833B1 (ko) * 2010-02-05 2016-07-26 삼성전자주식회사 클럭 임베디드 인터페이스 방법, 그 방법을 이용하는 송수신기 및 디스플레이 장치
WO2011099359A1 (en) 2010-02-12 2011-08-18 Semiconductor Energy Laboratory Co., Ltd. Display device and driving method
KR101125504B1 (ko) * 2010-04-05 2012-03-21 주식회사 실리콘웍스 클럭 신호가 임베딩된 단일 레벨의 데이터 전송을 이용한 디스플레이 구동 시스템
US8704805B2 (en) * 2010-04-19 2014-04-22 Himax Technologies Limited System and method for handling image data transfer in a display driver
KR101035856B1 (ko) * 2010-05-31 2011-05-19 주식회사 아나패스 타이밍 컨트롤러와 데이터 구동ic들 사이의 인터페이스 시스템 및 디스플레이 장치
KR101666588B1 (ko) * 2010-06-30 2016-10-17 엘지디스플레이 주식회사 액정 표시장치 및 그의 구동방법
KR101681782B1 (ko) * 2010-09-02 2016-12-02 엘지디스플레이 주식회사 액정표시장치
KR101787582B1 (ko) * 2011-04-08 2017-10-19 삼성디스플레이 주식회사 표시장치 및 그의 구동방법
CN102222457B (zh) 2011-05-19 2013-11-13 硅谷数模半导体(北京)有限公司 定时控制器及具有其的液晶显示器
JP5739727B2 (ja) * 2011-05-27 2015-06-24 ルネサスエレクトロニクス株式会社 クロック発生回路
KR101839328B1 (ko) 2011-07-14 2018-04-27 엘지디스플레이 주식회사 평판표시장치 및 이의 구동회로
WO2013061337A2 (en) * 2011-08-29 2013-05-02 Tata Consultancy Services Limited Method and system for embedding metadata in multiplexed analog videos broadcasted through digital broadcasting medium
WO2013046898A1 (ja) * 2011-09-30 2013-04-04 シャープ株式会社 レベルシフト回路
JP5909067B2 (ja) * 2011-09-30 2016-04-26 株式会社ジャパンディスプレイ 表示装置
US9230502B2 (en) * 2012-02-13 2016-01-05 Semiconductor Energy Laboratory Co., Ltd. Display device having blocking circuit for extracting start pulse from signal
KR101978937B1 (ko) * 2012-03-16 2019-05-15 주식회사 실리콘웍스 전원 잡음에 둔감한 표시장치용 소스 드라이버
KR101333519B1 (ko) * 2012-04-30 2013-11-27 엘지디스플레이 주식회사 액정표시장치 및 그 구동 방법
KR101327221B1 (ko) * 2012-07-06 2013-11-11 주식회사 실리콘웍스 클럭생성기, 데이터 수신부 및 마스터 클럭신호 복원방법
US8823426B2 (en) * 2012-10-24 2014-09-02 SK Hynix Inc. Deserializers
CN102903339B (zh) * 2012-10-26 2015-12-02 合肥京东方光电科技有限公司 显示装置背光源的控制方法及控制装置
US20140168183A1 (en) * 2012-12-14 2014-06-19 Shenzhen China Star Optoelectronics Technology Co Ltd. Driving device for controlling polarity reversal of liquid crystal display panel
KR102002493B1 (ko) 2013-04-01 2019-10-02 삼성디스플레이 주식회사 유기 발광 표시 장치 및 이의 구동 방법
KR102098010B1 (ko) * 2013-08-30 2020-04-07 주식회사 실리콘웍스 디스플레이 패널을 구동하는 소스 드라이버 집적회로
JP6462207B2 (ja) * 2013-11-21 2019-01-30 ラピスセミコンダクタ株式会社 表示デバイスの駆動装置
KR102126546B1 (ko) * 2013-12-30 2020-06-24 엘지디스플레이 주식회사 표시 장치의 인터페이스 장치 및 방법
US9898997B2 (en) 2014-01-27 2018-02-20 Samsung Electronics Co., Ltd. Display driving circuit
US20150279267A1 (en) * 2014-03-28 2015-10-01 Naviance Semiconductor Limited Phase lock loop based display driver for driving light emitting device and related display apparatus generating internal clock based on external clock
CN105139812B (zh) * 2014-05-27 2018-01-30 奇景光电股份有限公司 数据传送与接收方法以及数据传输系统
US9614698B2 (en) * 2014-08-27 2017-04-04 Samsung Display Co., Ltd. Transmitter switching equalization for high speed links
JP6553340B2 (ja) * 2014-09-09 2019-07-31 ラピスセミコンダクタ株式会社 表示装置、表示パネルのドライバ及び画像データ信号の伝送方法
JP6697217B2 (ja) * 2014-10-29 2020-05-20 ラピスセミコンダクタ株式会社 表示装置及び表示ドライバの制御方法
US9871988B2 (en) 2015-07-24 2018-01-16 Nxp Usa, Inc. Interconnecting system, video signal transmitter and video signal receiver for transmitting an N-symbol data signal
US9872068B2 (en) 2015-07-24 2018-01-16 Nxp Usa, Inc. Interconnecting system, video signal transmitter and video signal receiver for transmitting an N-symbol data signal
TWI561073B (en) * 2015-09-10 2016-12-01 Aten Int Co Ltd Multimedia signal transmission device and transmission method thereof
KR102368864B1 (ko) * 2015-10-22 2022-03-03 삼성전자주식회사 위상 고정 루프의 출력의 락을 감지하는 클록 및 데이터 복원 회로
US10740783B2 (en) * 2016-04-25 2020-08-11 Broadsign Serv, Llc Method and digital signage player for managing distributed digital signage content
KR102519397B1 (ko) * 2016-05-25 2023-04-12 삼성디스플레이 주식회사 표시 장치의 구동 방법 및 이를 수행하는 표시 장치
KR102576159B1 (ko) * 2016-10-25 2023-09-08 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
JP2018074375A (ja) * 2016-10-28 2018-05-10 富士通株式会社 クロック再生回路,半導体集積回路装置およびrfタグ
KR102576753B1 (ko) * 2016-11-18 2023-09-08 삼성디스플레이 주식회사 표시 장치 및 표시 장치의 구동 방법
CN107301841B (zh) * 2017-08-18 2019-05-24 深圳市华星光电半导体显示技术有限公司 一种oled显示面板及其驱动方法
US10504439B2 (en) 2017-08-18 2019-12-10 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. OLED display panel and driving method using differential data for voltage compensation
CN107731192B (zh) * 2017-11-16 2020-01-31 深圳市华星光电技术有限公司 液晶显示器的驱动系统及液晶显示器的驱动方法
US10643574B2 (en) * 2018-01-30 2020-05-05 Novatek Microelectronics Corp. Timing controller and operation method thereof
US10762873B2 (en) * 2018-01-30 2020-09-01 Novatek Microelectronics Corp. Driving circuit and anti-interference method thereof
US10699618B2 (en) * 2018-05-03 2020-06-30 Novatek Microelectronics Corp. Integrated circuit and anti-interference method thereof
KR102518935B1 (ko) * 2018-07-03 2023-04-17 주식회사 엘엑스세미콘 인터페이스신호에서 임베디드클럭을 복원하는 클럭복원장치 및 소스드라이버
KR102507862B1 (ko) 2018-07-09 2023-03-08 주식회사 엘엑스세미콘 인터페이스신호에서 임베디드클럭을 복원하는 클럭복원장치 및 소스드라이버
JP7270422B2 (ja) 2019-03-14 2023-05-10 ラピスセミコンダクタ株式会社 表示装置及び表示ドライバ
CN110070827B (zh) * 2019-05-22 2023-05-23 富满微电子集团股份有限公司 Led显示屏驱动芯片、锁存信号生成方法及系统
US11423829B2 (en) * 2020-03-02 2022-08-23 Silicon Works Co., Ltd. Clock generating circuit for LED driving device and method for driving
KR102135848B1 (ko) * 2020-03-10 2020-07-20 주식회사 대한전광 멀티 드롭 방식의 병렬 운전이 가능한 전광판용 엘이디 모듈
KR20220017249A (ko) * 2020-08-04 2022-02-11 엘지디스플레이 주식회사 표시 장치의 데이터 인터페이스 장치 및 방법
KR20220080843A (ko) * 2020-12-08 2022-06-15 엘지디스플레이 주식회사 디스플레이 장치 및 구동 회로
JP6999053B2 (ja) * 2021-01-20 2022-01-18 ラピスセミコンダクタ株式会社 インタフェース回路

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5311171B2 (zh) * 1973-02-09 1978-04-19
JPS5799686A (en) 1980-12-11 1982-06-21 Omron Tateisi Electronics Co Display controller
JPH0944122A (ja) * 1995-08-03 1997-02-14 Sharp Corp 液晶表示システム
JP3508837B2 (ja) * 1999-12-10 2004-03-22 インターナショナル・ビジネス・マシーンズ・コーポレーション 液晶表示装置、液晶コントローラ、ビデオ信号伝送方法
JP2001331141A (ja) * 2000-05-23 2001-11-30 Pioneer Electronic Corp 映像表示システム、映像信号出力装置、映像表示装置及び映像表示方法
JP3587162B2 (ja) * 2000-10-31 2004-11-10 セイコーエプソン株式会社 データ転送制御装置及び電子機器
KR100710437B1 (ko) 2004-04-16 2007-04-23 쟈인 에레쿠토로닉스 가부시키가이샤 송신 회로, 수신 회로 및 클락 추출 회로 및 데이터 전송방법 및 데이터 전송 시스템
KR100583631B1 (ko) 2005-09-23 2006-05-26 주식회사 아나패스 클록 신호가 임베딩된 멀티 레벨 시그널링을 사용하는디스플레이, 타이밍 제어부 및 컬럼 구동 집적회로
US7705841B2 (en) * 2006-01-20 2010-04-27 Novatek Microelectronics Corp. Display system and method for embeddedly transmitting data signals, control signals, clock signals and setting signals
TWI364219B (en) * 2007-08-20 2012-05-11 Novatek Microelectronics Corp High transmission rate interface for storing both clock and data signals
KR100818181B1 (ko) * 2007-09-20 2008-03-31 주식회사 아나패스 데이터 구동 회로 및 지연 고정 루프 회로

Also Published As

Publication number Publication date
US8279216B2 (en) 2012-10-02
US20120200542A1 (en) 2012-08-09
JP4809886B2 (ja) 2011-11-09
JP2009163239A (ja) 2009-07-23
US8237699B2 (en) 2012-08-07
KR20090073473A (ko) 2009-07-03
US20090167750A1 (en) 2009-07-02
CN101477779A (zh) 2009-07-08
KR101174768B1 (ko) 2012-08-17

Similar Documents

Publication Publication Date Title
CN101477779B (zh) 用于平板显示设备的数据接口的装置和方法
CN103377628B (zh) 液晶显示器及其驱动方法
TWI452558B (zh) 使用具嵌入式時脈信號之單一位準信號技術之顯示器驅動系統
CN101763831B (zh) 液晶显示器及其驱动方法
CN101751890B (zh) 液晶显示器及其驱动方法
CN101751886B (zh) 液晶显示器及其驱动方法
KR101327221B1 (ko) 클럭생성기, 데이터 수신부 및 마스터 클럭신호 복원방법
JP5945812B2 (ja) 「lvds」タイプのリンク用のビデオデジタル信号を送信および受信するためのシステム
CN108269551B (zh) 显示接口装置及其数据传输方法
KR102046847B1 (ko) 타이밍 컨트롤러 및 그 구동방법과 이를 이용한 액정표시장치
CN101071537A (zh) 电子装置
CN105047146A (zh) 显示设备
US11907602B2 (en) Cascaded display driver IC and multi-vision display device including the same
US11605354B2 (en) Display device, driving circuit and driving method of display device
KR20150090634A (ko) 디스플레이 구동 집적회로, 디스플레이 장치 및 디스플레이 구동 집적회로의 동작 방법
US11594186B2 (en) Display device and driving circuit having improved stability
US20110273424A1 (en) Display panel data driver and display apparatus including same
CN101807375A (zh) 用于传送和接收数据的设备
CN101794563A (zh) 数据传输装置及数据接收装置
KR20160078614A (ko) 표시장치
CN104318880B (zh) 具有短路检测机制的电压移位电路及短路检测方法
CN102377554A (zh) 信号传输设备和传输控制方法
CN110706674A (zh) 时钟恢复装置和源极驱动器
US11694652B2 (en) Data interface device and method of display apparatus
KR20160080924A (ko) 저전압 차등 시그널 시스템 및 이를 채용한 표시장치

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
EE01 Entry into force of recordation of patent licensing contract

Assignee: LG display (Nanjing) Co., Ltd.

Assignor: LG Display Co., Ltd.

Contract record no.: 2011990000206

Denomination of invention: Apparatus and method for data interface of flat panel display device

Granted publication date: 20110316

License type: Exclusive License

Open date: 20090708

Record date: 20110330