JP4990315B2 - ブランク期間にクロック信号を伝送するディスプレイ装置及び方法 - Google Patents
ブランク期間にクロック信号を伝送するディスプレイ装置及び方法 Download PDFInfo
- Publication number
- JP4990315B2 JP4990315B2 JP2009067788A JP2009067788A JP4990315B2 JP 4990315 B2 JP4990315 B2 JP 4990315B2 JP 2009067788 A JP2009067788 A JP 2009067788A JP 2009067788 A JP2009067788 A JP 2009067788A JP 4990315 B2 JP4990315 B2 JP 4990315B2
- Authority
- JP
- Japan
- Prior art keywords
- data
- clock signal
- signal
- transmission
- bit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims description 15
- 230000005540 biological transmission Effects 0.000 claims description 100
- 230000007704 transition Effects 0.000 claims description 39
- 238000005070 sampling Methods 0.000 claims description 34
- 230000000737 periodic effect Effects 0.000 claims description 20
- 238000010586 diagram Methods 0.000 description 17
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 15
- 101000649946 Homo sapiens Vacuolar protein sorting-associated protein 29 Proteins 0.000 description 8
- 102100028290 Vacuolar protein sorting-associated protein 29 Human genes 0.000 description 8
- 230000011664 signaling Effects 0.000 description 7
- 238000006243 chemical reaction Methods 0.000 description 5
- 102100025271 2-acylglycerol O-acyltransferase 2 Human genes 0.000 description 4
- 102100022210 COX assembly mitochondrial protein 2 homolog Human genes 0.000 description 4
- 101001115709 Homo sapiens 2-acylglycerol O-acyltransferase 3 Proteins 0.000 description 4
- 101000900446 Homo sapiens COX assembly mitochondrial protein 2 homolog Proteins 0.000 description 4
- 101000927999 Homo sapiens Diacylglycerol O-acyltransferase 2-like protein 6 Proteins 0.000 description 4
- 101100465865 Homo sapiens GINS2 gene Proteins 0.000 description 4
- 101100184671 Homo sapiens MOGAT2 gene Proteins 0.000 description 4
- 101100461899 Homo sapiens NXT2 gene Proteins 0.000 description 4
- 101000631695 Homo sapiens Succinate dehydrogenase assembly factor 3, mitochondrial Proteins 0.000 description 4
- 102100025112 NTF2-related export protein 2 Human genes 0.000 description 4
- 102100028996 Succinate dehydrogenase assembly factor 3, mitochondrial Human genes 0.000 description 4
- 230000003111 delayed effect Effects 0.000 description 4
- 102100029739 rRNA N6-adenosine-methyltransferase METTL5 Human genes 0.000 description 4
- 101100397741 Drosophila melanogaster Pka-C2 gene Proteins 0.000 description 3
- 101100433181 Homo sapiens ZDHHC4 gene Proteins 0.000 description 3
- 102100028615 Palmitoyltransferase ZDHHC4 Human genes 0.000 description 3
- 230000001960 triggered effect Effects 0.000 description 2
- 238000013500 data storage Methods 0.000 description 1
- 230000001934 delay Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 230000002459 sustained effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0297—Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/06—Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2370/00—Aspects of data communication
- G09G2370/08—Details of image data interface between the display device controller and the data line driver circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Transforming Electric Information Into Light Information (AREA)
Description
また、本発明の他の目的は、データ線を通じてクロック信号を伝送することによって、別途のクロック線から発生するEMI成分を除去することができるディスプレイ装置及び方法を提供することにある。
本発明によるディスプレイ装置及び方法は、別途のクロック線がなくても、クロック信号を伝送することができるので、別途のクロック線から発生するEMI成分が除去されるという長所がある。
図2を参照すれば、ディスプレイ装置は、タイミング制御部100、データ駆動部200、走査駆動部300及びディスプレイパネル400を含む。
ディスプレイパネル400は、走査駆動部300から提供される走査信号S1乃至Sn及びデータ駆動部200から提供されるデータ信号D1乃至Dmによって画像を表示する部分である。ディスプレイパネル400は、例えば、LCDパネル、PDPパネルまたはOELDパネルなど様々な種類のディスプレイパネルを使用することができ、これらに限定されるものではない。
図3の(a)は、ブランク期間にデータ線500を通じて伝送される信号及びアクティブ信号ACTの一例を示す図であり、図3の(b)は、ブランク期間にデータ線500を通じて伝送される信号及びアクティブ信号ACTの他の例を示す図であり、図3の(c)は、アクティブ期間にデータ線500を通じて伝送される信号及びアクティブ信号Actを示す図である。
図4を参照すれば、タイミング制御部100は、受信部110、バッファーメモリ120、クロック生成部130及び送信部140を含む。
クロック生成部130は、外部から入力された同期信号を利用して、走査駆動部300に伝達されるスタートパルスSP及びクロック信号CLK_Sなどを生成する。クロック生成部130は、外部から入力された同期信号を利用して、データ駆動部200及び送信部140に伝達されるアクティブ信号ACTを生成する。クロック生成部130は、外部から入力された同期信号及びインバージョン設定信号などを利用して図3の(b)または(c)に示されたような制御ビットを含む送信クロック信号CLK_TXを生成する。
送信部140は、バッファーメモリ120から出力される画像データとクロック生成部130から伝達される信号ACT、CLK_TXを入力され、各データ駆動部200に伝送される送信信号または送信クロック信号CLK_TXをデータ線500に出力する。
図5を参照すれば、データ駆動部200は、受信部210、データラッチ220、デジタル−アナログ変換器230及び制御信号生成部270を含む。
クロック生成部250は、受信クロック信号によってサンプリングクロック信号CLK_SAMを生成する。より具体的に、クロック生成部250は、ブランク期間には、受信クロック信号によってサンプリングクロック信号CLK_SAMの位相を変更し、アクティブ期間には、サンプリングクロック信号CLK_SAMの位相を一定に維持させる。
DAC230は、データラッチ220から出力されるデータビットをガンマ基準電圧を基準にしてアナログデータに変換する。まず、DAC230は、正極性(+)ガンマ基準電圧に基礎して複数の正極性電圧を生成し、負極性(−)ガンマ基準電圧に基礎して複数の負極性電圧を生成する。次に、DAC230は、データラッチ220から出力されるデータビットによって、複数の正極性電圧のうち1つの正極性電圧及び複数の負極性電圧のうち1つの負極性電圧を選択する。最後に、DAC230は、極性制御信号によって正極性電圧及び負極性電圧のうちいずれか1つを選択し、ディスプレイパネル400に伝達する。
図6を参照すれば、クロック生成部250は、位相検出器251、低帯域通過フィルタ252、遅延線253、フィードバック線254及びスイッチ255を備える。
図7を参照すれば、位相検出器251は、第1フリップフロップFF1、第2フリップフロップFF2、論理積演算器AND及び論理合演算器ORを備える。
図8の(a)は、ブランク期間にデータ線500に伝送される信号、アクティブ信号ACT及びデータビットDATA_BITの一例を示す図であり、図8の(b)は、アクティブ期間にデータ線500に伝送される信号、アクティブ信号ACT及びデータビットDATA_BITの一例を示す図である。
データ駆動部200は、図6に示されたクロック生成部250に代わって、図9に示されたクロック生成部250を使用して受信クロック信号及び受信信号の周期的な遷移によってサンプリングクロックを生成することができる。
イネーブル信号生成部920は、遷移検出器910が検出した受信信号の様々な遷移のうちダミービットによる周期的な遷移によって基準クロック信号生成部930が基準クロック信号を生成することができるようにする信号であるイネーブル信号ENを生成する。
例えば、周期的な遷移が行われる時点をT3、受信信号の1ビットのデータビットまたはダミービットに該当する期間をT1と仮定すれば、好ましくは、イネーブル信号の開始時点であるT_START及びイネーブル信号の終了時点であるT_ENDは、下記数式1を満足する。
[数式1]
T3−T1<T3_START<T
T3<T_END<T3+T1
フリップフロップ934は、陽端動作(positive edge triggered)Dフリップフロップである。フリップフロップ934の入力端Dには、ビット‘1’に対応する信号(例えば、電源電圧VDD)が入力され、クロック端CLKには、論理積演算器932からの出力が入力され、リセット端RSには、DLL940で求められることができる様々な遅延クロックのうちいずれか1つが入力される。フリップフロップ934は、基準クロック信号としてクロック端CLKに入力される信号の上昇エッジが発生した時からリセット端RSに‘1’が入力されるまで‘1’を出力する。
スイッチ960は、アクティブ期間には、基準クロック信号生成部930によって生成された基準クロック信号をDLL940に印加し、ブランク期間には、遅延部950によって遅延された送信クロック信号をDLL940に印加する。
110 受信部
120 バッファーメモリ
130 クロック生成部
150 分配部
160 直列変換部
170 多重化部
180 駆動部
200 データ駆動部
300 走査駆動部
400 ディスプレイパネル
500 データ線
Claims (7)
- データ線と、
データビットを伝送するアクティブ期間には、前記データ線に前記データビットに対応する送信信号を印加し、前記データビットを伝送しないブランク期間には、前記データ線に送信クロック信号を印加するタイミング制御部と、
前記データ線を通じて印加された前記送信信号(以下、受信信号という)をサンプリングして前記データビットを復元し、前記復元されたデータビットによってディスプレイパネルを駆動するデータ駆動部と、を含み、
前記送信信号のレベルが、周期的な遷移を有し、前記遷移の周期が、送信クロック信号の周期の整数倍、または、送信クロック信号の周期の整数倍分の1であることを特徴とするディスプレイ装置。 - データ線と、
データビットを伝送するアクティブ期間には、前記データ線に前記データビットに対応する送信信号を印加し、前記データビットを伝送しないブランク期間には、前記データ線に送信クロック信号を印加するタイミング制御部と、
前記データ線を通じて印加された前記送信信号(以下、受信信号という)をサンプリングして前記データビットを復元し、前記復元されたデータビットによってディスプレイパネルを駆動するデータ駆動部と、
を含み、
前記データ駆動部は、前記データ線を通じて印加された前記送信クロック信号によってサンプリングクロック信号を生成し、前記生成されたサンプリングクロック信号によって前記受信信号をサンプリングして前記データビットを復元することを特徴とし、
前記タイミング制御部は、前記ブランク期間に前記データ線に少なくとも1つの制御ビットを含む送信クロック信号を印加し、
前記データ駆動部は、前記生成されたサンプリングクロック信号によって前記制御ビットをサンプリングし、前記サンプリングされた制御ビットに対応する制御信号を生成することを特徴とするディスプレイ装置。 - 前記制御ビットは、前記送信クロック信号の下降エッジのすぐ次に位置することを特徴とする請求項2に記載のディスプレイ装置。
- 前記タイミング制御部は、前記制御ビットをサンプリングするためのインデックスであるコンマパターン(Comma Pattern)を前記データ線にさらに印加し、
前記データ駆動部は、
前記印加されたコンマパターンを感知し、前記感知されたコンマパターンから所定ビットに該当する期間が経過すれば、前記生成されたサンプリングクロック信号によって前記制御ビットをサンプリングすることを特徴とする請求項3に記載のディスプレイ装置。 - 前記コンマパターンは、
前記送信クロック信号の下降エッジのすぐ次に位置することを特徴とする請求項4に記載のディスプレイ装置。 - タイミング制御部がデータビットを伝送しないブランク期間にデータ線を通じて送信クロック信号を伝送する段階と、
前記タイミング制御部が前記データビットを伝送するアクティブ期間に前記データ線を通じて前記データビットに対応する送信信号を伝送する段階と、
データ駆動部が前記データ線を通じて前記送信クロック信号を受信し、前記受信された送信クロック信号によってサンプリングクロック信号を生成する段階と、
前記データ駆動部が前記データ線を通じて前記送信信号を受信し、前記受信された送信信号を前記生成されたサンプリングクロック信号によってサンプリングして前記データビットを復元する段階と、
前記データ駆動部が前記復元されたデータビットによってディスプレイパネルを駆動する段階と、
を含み、
前記送信信号のレベルが、周期的な遷移を有し、前記遷移の周期が、送信クロック信号の周期の整数倍、または、送信クロック信号の周期の整数倍分の1であることを特徴とする、ディスプレイ方法。 - タイミング制御部がデータビットを伝送しないブランク期間にデータ線を通じて送信クロック信号を伝送する段階と、
前記タイミング制御部が前記データビットを伝送するアクティブ期間に前記データ線を通じて前記データビットに対応する送信信号を伝送する段階と、
データ駆動部が前記データ線を通じて前記送信クロック信号を受信し、前記受信された送信クロック信号によってサンプリングクロック信号を生成する段階と、
前記データ駆動部が前記データ線を通じて前記送信信号を受信し、前記受信された送信信号を前記生成されたサンプリングクロック信号によってサンプリングして前記データビットを復元する段階と、
前記データ駆動部が前記復元されたデータビットによってディスプレイパネルを駆動する段階と、
を含み、
前記タイミング制御部が前記ブランク期間にデータ線を通じて少なくとも1つの制御ビットを含む送信クロック信号を伝送する段階と、
前記データ駆動部が前記データ線を通じて前記制御ビットを含む送信クロック信号を受信し、前記生成されたサンプリングクロック信号によって前記制御ビットをサンプリングする段階と、
前記サンプリングされた制御ビットに対応する制御信号を生成する段階とをさらに含むことを特徴とするディスプレイ方法。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020080025772A KR100883778B1 (ko) | 2008-03-20 | 2008-03-20 | 블랭크 기간에 클록 신호를 전송하는 디스플레이 및 방법 |
KR10-2008-0025772 | 2008-03-20 | ||
KR1020090007426A KR100924704B1 (ko) | 2009-01-30 | 2009-01-30 | 블랭크 기간에 클록 신호를 전송하는 디스플레이 및 방법 |
KR10-2009-0007426 | 2009-01-30 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2009230139A JP2009230139A (ja) | 2009-10-08 |
JP4990315B2 true JP4990315B2 (ja) | 2012-08-01 |
Family
ID=41088419
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009067788A Active JP4990315B2 (ja) | 2008-03-20 | 2009-03-19 | ブランク期間にクロック信号を伝送するディスプレイ装置及び方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US8094147B2 (ja) |
JP (1) | JP4990315B2 (ja) |
TW (1) | TWI500009B (ja) |
Families Citing this family (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100986041B1 (ko) * | 2008-10-20 | 2010-10-07 | 주식회사 실리콘웍스 | 클럭 신호가 임베딩된 단일 레벨 신호 전송을 이용한 디스플레이 구동 시스템 |
KR101169210B1 (ko) * | 2009-02-13 | 2012-07-27 | 주식회사 실리콘웍스 | 지연고정루프 기반의 클럭 복원부가 구비된 수신부 장치 |
KR101125504B1 (ko) * | 2010-04-05 | 2012-03-21 | 주식회사 실리콘웍스 | 클럭 신호가 임베딩된 단일 레벨의 데이터 전송을 이용한 디스플레이 구동 시스템 |
GB2485142A (en) * | 2010-10-27 | 2012-05-09 | Nds Ltd | Secure broadcast/multicast of media content |
KR101787582B1 (ko) * | 2011-04-08 | 2017-10-19 | 삼성디스플레이 주식회사 | 표시장치 및 그의 구동방법 |
TW201346860A (zh) * | 2012-05-03 | 2013-11-16 | Ili Technology Corp | 液晶顯示設備及其源極驅動電路 |
US20140168183A1 (en) * | 2012-12-14 | 2014-06-19 | Shenzhen China Star Optoelectronics Technology Co Ltd. | Driving device for controlling polarity reversal of liquid crystal display panel |
TWI567706B (zh) * | 2012-12-27 | 2017-01-21 | 天鈺科技股份有限公司 | 顯示裝置及其驅動方法、時序控制電路的資料處理及輸出方法 |
KR20140090761A (ko) * | 2013-01-10 | 2014-07-18 | 삼성전자주식회사 | 디스플레이 구동회로 및 디스플레이 구동 회로의 데이터 전송 방법 |
TW201516997A (zh) * | 2013-10-29 | 2015-05-01 | Novatek Microelectronics Corp | 源極驅動器及其驅動方法 |
CN104616613B (zh) * | 2013-11-04 | 2018-05-18 | 联咏科技股份有限公司 | 源极驱动器及其驱动方法 |
TWI497481B (zh) | 2013-12-02 | 2015-08-21 | Novatek Microelectronics Corp | 用於顯示裝置之傳輸方法 |
US9685141B2 (en) * | 2014-01-31 | 2017-06-20 | Samsung Display Co., Ltd. | MDLL/PLL hybrid design with uniformly distributed output phases |
KR102339039B1 (ko) * | 2014-08-27 | 2021-12-15 | 삼성디스플레이 주식회사 | 표시 장치 및 이를 이용한 표시 패널의 구동 방법 |
KR102576159B1 (ko) * | 2016-10-25 | 2023-09-08 | 삼성디스플레이 주식회사 | 표시 장치 및 이의 구동 방법 |
KR102565180B1 (ko) * | 2018-09-20 | 2023-08-09 | 엘지디스플레이 주식회사 | 신호 전송 장치와 이를 이용한 표시장치 |
TWI707333B (zh) * | 2019-08-23 | 2020-10-11 | 大陸商北京集創北方科技股份有限公司 | 顯示控制信號處理電路、源極驅動電路及顯示裝置 |
KR102654417B1 (ko) * | 2019-10-24 | 2024-04-05 | 주식회사 엘엑스세미콘 | 표시장치에서의 데이터 통신 방법 |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3341735B2 (ja) * | 1999-10-05 | 2002-11-05 | 日本電気株式会社 | 有機薄膜el表示装置の駆動装置とその駆動方法 |
US7257163B2 (en) * | 2001-09-12 | 2007-08-14 | Silicon Image, Inc. | Method and system for reducing inter-symbol interference effects in transmission over a serial link with mapping of each word in a cluster of received words to a single transmitted word |
US7558326B1 (en) * | 2001-09-12 | 2009-07-07 | Silicon Image, Inc. | Method and apparatus for sending auxiliary data on a TMDS-like link |
US7036032B2 (en) * | 2002-01-04 | 2006-04-25 | Ati Technologies, Inc. | System for reduced power consumption by phase locked loop and method thereof |
KR100481217B1 (ko) | 2002-06-11 | 2005-04-11 | 엘지.필립스 엘시디 주식회사 | 액정표시소자의 구동방법 및 장치 |
US6954201B1 (en) * | 2002-11-06 | 2005-10-11 | National Semiconductor Corporation | Data bus system and protocol for graphics displays |
US7152942B2 (en) * | 2002-12-02 | 2006-12-26 | Silverbrook Research Pty Ltd | Fixative compensation |
JP2006231911A (ja) * | 2005-01-27 | 2006-09-07 | Seiko Epson Corp | 画素回路、発光装置および電子機器 |
TWI413957B (zh) * | 2005-03-01 | 2013-11-01 | Innolux Corp | 主動式矩陣陣列裝置 |
KR100583631B1 (ko) | 2005-09-23 | 2006-05-26 | 주식회사 아나패스 | 클록 신호가 임베딩된 멀티 레벨 시그널링을 사용하는디스플레이, 타이밍 제어부 및 컬럼 구동 집적회로 |
JP2007089073A (ja) * | 2005-09-26 | 2007-04-05 | Sanyo Epson Imaging Devices Corp | 映像信号送信装置および表示装置 |
US7705841B2 (en) * | 2006-01-20 | 2010-04-27 | Novatek Microelectronics Corp. | Display system and method for embeddedly transmitting data signals, control signals, clock signals and setting signals |
KR101193632B1 (ko) | 2006-01-27 | 2012-10-23 | 삼성디스플레이 주식회사 | 데이터 입력 방법 및 장치와 그를 이용한 액정 표시 장치 |
JP4692828B2 (ja) * | 2006-03-14 | 2011-06-01 | カシオ計算機株式会社 | 表示装置及びその駆動制御方法 |
WO2007108574A1 (en) * | 2006-03-23 | 2007-09-27 | Anapass Inc. | Display, timing controller and data driver for transmitting serialized multi-level data signal |
US8253859B2 (en) * | 2006-05-16 | 2012-08-28 | Sony Corporation | Transmission system, transmission apparatus, and transmission method for transmitting video data |
KR100873077B1 (ko) * | 2007-04-10 | 2008-12-09 | 삼성모바일디스플레이주식회사 | 인터페이스 시스템 및 이를 이용한 평판 표시장치 |
KR101174768B1 (ko) * | 2007-12-31 | 2012-08-17 | 엘지디스플레이 주식회사 | 평판 표시 장치의 데이터 인터페이스 장치 및 방법 |
-
2009
- 2009-03-19 JP JP2009067788A patent/JP4990315B2/ja active Active
- 2009-03-20 US US12/408,434 patent/US8094147B2/en active Active
- 2009-03-20 TW TW098109294A patent/TWI500009B/zh active
Also Published As
Publication number | Publication date |
---|---|
TW200951911A (en) | 2009-12-16 |
US20090237395A1 (en) | 2009-09-24 |
US8094147B2 (en) | 2012-01-10 |
JP2009230139A (ja) | 2009-10-08 |
TWI500009B (zh) | 2015-09-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4990315B2 (ja) | ブランク期間にクロック信号を伝送するディスプレイ装置及び方法 | |
JP4809886B2 (ja) | 平板表示装置のデータインターフェース装置及び方法 | |
US9934715B2 (en) | Display, timing controller and column driver integrated circuit using clock embedded multi-level signaling | |
US8947412B2 (en) | Display driving system using transmission of single-level embedded with clock signal | |
KR100661828B1 (ko) | 직렬화된 멀티레벨 데이터 신호를 전달하기 위한디스플레이, 타이밍 제어부 및 데이터 구동부 | |
JP5700706B2 (ja) | 液晶表示装置及びその駆動方法 | |
US8884934B2 (en) | Display driving system using single level data transmission with embedded clock signal | |
US20080246755A1 (en) | Display, Column Driver Integrated Circuit, and Multi-Level Detector, and Multi-Level Detection Method | |
KR101891710B1 (ko) | 클럭 임베디드 인터페이스 장치 및 이를 이용한 영상 표시장치 | |
JP2009232462A (ja) | クロック情報とデータを伝送する装置及び方法 | |
US20090252268A1 (en) | Data reception apparatus | |
KR20090105334A (ko) | 디스플레이 | |
JP5485506B2 (ja) | ディスプレイのためのシリアライズされた映像データ処理方法及び装置 | |
KR100883778B1 (ko) | 블랭크 기간에 클록 신호를 전송하는 디스플레이 및 방법 | |
KR20170000897A (ko) | 표시 패널 구동 장치, 이를 이용한 표시 패널 구동 방법 및 이를 포함하는 표시 장치 | |
KR20100078605A (ko) | 데이터 송신 및 수신 장치들 | |
US20140375617A1 (en) | Semiconductor device, display device, and signal loading method | |
KR100924704B1 (ko) | 블랭크 기간에 클록 신호를 전송하는 디스플레이 및 방법 | |
KR20190055876A (ko) | 신호 송수신 장치, 상태 정보 신호를 수신하는 소스 드라이버 및 그것을 포함하는 표시 장치 | |
WO2007013718A1 (en) | Clock signal embedded multi-level signaling method and apparatus for driving display panel using the same | |
KR100899781B1 (ko) | 클록 정보와 함께 데이터를 전송하는 방법 및 장치 | |
KR20090101052A (ko) | 블랭크 기간에 클록 신호를 전송하는 디스플레이 및 방법 | |
KR100908343B1 (ko) | 디스플레이 장치 및 방법 | |
KR100910999B1 (ko) | 데이터 구동 회로 및 디스플레이 장치 | |
KR20090105335A (ko) | 데이터 수신 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20110526 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110531 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110831 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110922 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20111222 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20111228 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120322 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120402 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120501 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 Ref document number: 4990315 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150511 Year of fee payment: 3 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |