CN101194323B - 非易失性存储器中编程抑制方案的选择性应用方法和系统 - Google Patents

非易失性存储器中编程抑制方案的选择性应用方法和系统 Download PDF

Info

Publication number
CN101194323B
CN101194323B CN2006800162993A CN200680016299A CN101194323B CN 101194323 B CN101194323 B CN 101194323B CN 2006800162993 A CN2006800162993 A CN 2006800162993A CN 200680016299 A CN200680016299 A CN 200680016299A CN 101194323 B CN101194323 B CN 101194323B
Authority
CN
China
Prior art keywords
word line
programming
volatile memory
memory device
device group
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2006800162993A
Other languages
English (en)
Other versions
CN101194323A (zh
Inventor
万钧
杰弗里·卢策
东谷正昭
格里特·简·赫民克
大和田健
陈健
杰弗里·S·冈韦尔
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Delphi International Operations Luxembourg SARL
Original Assignee
SanDisk Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by SanDisk Corp filed Critical SanDisk Corp
Publication of CN101194323A publication Critical patent/CN101194323A/zh
Application granted granted Critical
Publication of CN101194323B publication Critical patent/CN101194323B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/3418Disturbance prevention or evaluation; Refreshing of disturbed memory data
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0483Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells having several storage transistors connected in series
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/3436Arrangements for verifying correct programming or erasure
    • G11C16/3468Prevention of overerasure or overprogramming, e.g. by verifying whilst erasing or writing
    • G11C16/3486Circuits or methods to prevent overprogramming of nonvolatile memory cells, e.g. by detecting onset or cessation of current flow in cells and using the detector output to terminate programming

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Read Only Memory (AREA)
  • Semiconductor Memories (AREA)
  • Non-Volatile Memory (AREA)
  • Storage Device Security (AREA)

Abstract

对非易失性存储器系统进行编程以便降低或避免编程干扰。根据一个实施例,针对单个非易失性存储器系统采用多种编程抑制方案。基于正被编程的字线来选择编程抑制方案。已经发现某些编程抑制方案能较好地最小化或消除选择字线处的编程干扰。在一个实施例中,选择编程抑制方案包括选择编程电压脉冲斜坡率。已经发现不同的斜坡率能在应用于选择字线时较好地最小化编程干扰。在另一实施例中,在编程操作之前或期间检测存储器系统的温度。可基于所述系统的温度来选择编程抑制方案。

Description

非易失性存储器中编程抑制方案的选择性应用方法和系统
技术领域
本发明大体上涉及用于对非易失性存储器装置进行编程的技术。
背景技术
半导体存储器装置已经变得较普遍地用于各种电子装置中。举例来说,非易失性半导体存储器用于蜂窝式电话、数码相机、个人数字助理、移动计算装置、非移动计算装置和其它装置中。电可擦除可编程只读存储器(EEPROM)(包括快闪EEPROM)和电可编程只读存储器(EPROM)是最普遍的非易失性半导体存储器。
快闪存储器系统的一个实例使用与非结构,其包括将多个晶体管夹在两个选择栅极之间串联排列。串联的晶体管和选择栅极被称为与非串。图1是展示一个与非串的俯视图。图2是其等效电路。图1和2中所描绘的与非串包括四个晶体管100、102、104和106,其串联并夹在第一选择栅极120与第二选择栅极122之间。选择栅极120通过位线端子126将与非串连接到位线。选择栅极122通过源极线端子128将与非串连接到源极线。通过向选择栅极120的控制栅极120CG施加恰当电压来控制选择栅极120。通过向选择栅极122的控制栅极122CG施加恰当电压来控制选择栅极122。晶体管100、102、104和106中的每一者包括控制栅极和浮动栅极。举例来说,晶体管100具有控制栅极100CG和浮动栅极100FG。晶体管102包括控制栅极102CG和浮动栅极102FG。晶体管104包括控制栅极104CG和浮动栅极104FG。晶体管106包括控制栅极106CG和浮动栅极106FG。控制栅极100CG连接到字线WL3,控制栅极102CG连接到字线WL2,控制栅极104CG连接到字线WL1,且控制栅极106CG连接到字线WL0。
图3提供上文描述的与非串的横截面图。如图3所描绘,与非串的晶体管(也称为单元或存储器单元)形成在p阱区140中。每一晶体管包括堆叠栅极结构,其由控制栅极(100CG、102CG、104CG和106CG)和浮动栅极(100FG、102FG、104FG和106FG)组成。浮动栅极形成在氧化物或其它介电复合膜顶部的p阱表面上。控制栅极位于浮动栅极上方,其中氧化物或其它隔离介电层使所述控制栅极与浮动栅极分离。注意,图3看似描绘晶体管120和122的控制栅极和浮动栅极。然而,对于晶体管120和122,控制栅极和浮动栅极被电连接在一起。存储器单元(100、102、104、106)的控制栅极形成字线。N+掺杂层130、132、134、136和138在相邻单元之间共享,借此所述单元彼此串联连接以形成与非串。这些N+掺杂层形成单元的每一者的源极和漏极。举例来说,N+掺杂层130充当晶体管122的漏极和晶体管106的源极,N+掺杂层132充当晶体管106的漏极和晶体管104的源极,N+掺杂区134充当晶体管104的漏极和晶体管102的源极,N+掺杂区136充当晶体管102的漏极和晶体管100的源极,且N+掺杂层138充当晶体管100的漏极和晶体管120的源极。N+掺杂层126连接到与非串的位线,而N+掺杂层128连接到多个与非串的共同源极线。
注意,虽然图1-3展示与非串中的四个存储器单元,但使用四个晶体管仅提供作为实例。与非串可具有四个以下存储器单元或四个以上存储器单元。举例来说,一些与非串将包括八个存储器单元、16个存储器单元、32个存储器单元等。本文论述不限于与非串中的任何特定数目的存储器单元。
使用与非结构的快闪存储器系统的典型结构将包括若干与非串。举例来说,图4展示具有更多与非串的存储器阵列的三个与非串202、204和206。图4的与非串的每一者包括两个选择晶体管和四个存储器单元。举例来说,与非串202包括选择晶体管220和230以及存储器单元222、224、226和228。与非串204包括选择晶体管240和250以及存储器单元242、244、246和248。每一串通过其选择晶体管(例如,选择晶体管230和选择晶体管250)连接到源极线。选择线SGS用于控制源极侧选择栅极。各个与非串通过选择晶体管220、240等连接到各自位线,所述选择晶体管由选择线SGD控制。在其它实施例中,选择线不一定需要为共同的。字线WL3连接到存储器单元222和存储器单元242的控制栅极。字线WL2连接到存储器单元224和存储器单元244的控制栅极。字线WL1连接到存储器单元226和存储器单元246的控制栅极。字线WL0连接到存储器单元228和存储器单元248的控制栅极。可以看到,每一位线和各自与非串组成存储器单元阵列的列。字线(WL3、WL2、WL1和WL0)组成阵列的行。每一字线连接行中每一存储器单元的控制栅极。举例来说,字线WL2连接到存储器单元224、244和252的控制栅极。
每一存储器单元可存储数据(模拟或数字)。当存储一位数字数据时,存储器单元的可能阈值电压范围被划分为两个范围,所述两个范围被分派逻辑数据“1”和“0”。在与非型快闪存储器的一个实例中,阈值电压在存储器单元被擦除之后为负,且界定为逻辑“1”。阈值电压在编程操作之后为正,且界定为逻辑“0”。当阈值电压为负且通过向控制栅极施加0伏来尝试读取时,存储器单元将接通以指示正存储逻辑1。当阈值电压为正且通过向控制栅极施加0伏来尝试读取操作时,存储器单元将不会接通,这指示存储逻辑0。存储器单元还可存储多个信息级别,例如多个数字数据位。在存储多个数据级别的情况下,可能阈值电压范围被划分为数据级别的数目。举例来说,如果存储四个信息级别,那么将存在四个阈值电压范围分派到数据值“11”、“10”、“01”和“00”。在与非型存储器的一个实例中,阈值电压在擦除操作之后为负且界定为“11”。针对状态“10”、“01”和“00”使用正阈值电压。
与非型快闪存储器及其操作的相关实例在以下美国专利/专利申请案中提供,所有所述专利/专利申请案均以引用的方式并入本文中:第5,570,315号美国专利;第5,774,397号美国专利;第6,046,935号美国专利;第6,456,528号美国专利;以及第09/893,277号美国专利申请案(第US2003/0002348号公开案)。
当对快闪存储器单元进行编程时,向控制栅极施加编程电压且将位线接地。来自p阱的电子注入到浮动栅极中。当电子在浮动栅极中累积时,浮动栅极变为带负电荷,且单元的阈值电压升高。为了向正被编程的单元的控制栅极施加编程电压,在恰当字线上施加所述编程电压。如上文论述,所述字线还连接到利用同一字线的其它与非串的每一者中的一个单元。举例来说,当对图4的单元224进行编程时,还将向单元244的控制栅极施加编程电压,因为两个单元共享同一字线。当需要编程字线上的一个单元而不编程连接到同一字线的其它单元时,例如当需要编程单元224而不编程单元244时,会出现问题。因为向连接到字线的所有单元施加编程电压,所以连接到字线的未选定单元(将不被编程的单元)(尤其是与选择进行编程的单元邻近的单元)可能无意中被编程。举例来说,单元244邻近于单元224。当对单元224进行编程时,担心单元244可能会无意地被编程。对选定字线上的未选定单元的无意编程被称为“编程干扰”。
可采用若干种技术来防止编程干扰。在一种称为“自升压”的方法中,在编程期间电隔离未选定位线且向未选定字线施加通过电压(例如,10伏)。未选定字线耦合到对应于未选定位线的与非串的沟道和源极/漏极区,从而促使在未选定位线的沟道和源极/漏极区中外加一电压(例如,8伏),从而防止编程干扰。自升压促使沟道中存在电压升压,这降低了隧道氧化物上的电压且因此防止编程干扰。
局部自升压(“LSB”)和擦除区域自升压(“EASB”)两者试图将先前已编程单元的沟道与正被抑制的单元的沟道隔离,以维持升压沟道中的高电压。举例来说,如果正在编程图4的单元224,那么LSB和EASB试图通过将单元244的沟道与先前已编程单元(246和248)隔离来抑制单元244中的编程。还可采用这些升压技术的变型。
尽管使用这些技术中的一者对非易失性存储器进行编程,但仍可能发生编程干扰。因此,需要一种较好的用于防止编程干扰的机制。
发明内容
对非易失性存储器系统进行编程以便降低或避免编程干扰。根据一个实施例,针对单个非易失性存储器系统采用多种编程抑制方案。基于正被编程的字线来选择编程抑制方案。已经发现某些编程抑制方案能较好地最小化或消除选择字线处的编程干扰。在一个实施例中,选择编程抑制包括选择编程电压脉冲斜坡率。已经发现不同的斜坡率能在应用于选择字线时较好地最小化编程干扰。在另一实施例中,在编程操作之前或期间检测存储器系统的温度。可基于系统的温度来选择编程抑制方案。
在一个实施例中,提供一种对非易失性存储装置进行编程的方法,其包含确定多个字线中的哪一者将接收用于编程的编程电压信号。选定字线耦合到第一非易失性存储元件群组的第一非易失性存储元件和第二非易失性存储元件群组的第二非易失性存储元件。将抑制编程第一非易失性存储元件,且将编程第二非易失性存储元件。基于将接收编程电压信号的字线来选择编程抑制方案。使用选定的编程抑制方案将第一群组的沟道升压到一电压电位。在对第一群组的沟道进行升压之后,启用对第二非易失性存储元件群组的编程。
在另一实施例中,提供一种对非易失性存储装置进行编程的方法,其包含确定所述非易失性存储装置的温度。所述非易失性存储装置包括将被抑制编程的第一非易失性存储元件群组和将被启用以进行编程的第二非易失性存储元件群组。基于温度来选择编程抑制方案。使用选定的编程抑制方案对第一非易失性存储元件群组的沟道进行升压,且启用对第二非易失性存储元件群组的编程。
在又一实施例中,提供一种非易失性存储器系统,其包含多个字线、具有将被抑制编程的第一非易失性存储元件的第一非易失性存储元件群组,以及具有将被编程的第二非易失性存储元件的第二非易失性存储元件群组。提供与所述多个字线和所述第一及第二非易失性存储元件群组通信的管理电路。所述管理电路通过确定所述多个字线中的哪个字线也耦合到第二非易失性存储元件来编程第二非易失性存储元件。所述字线是耦合到第一非易失性存储元件的第一字线。所述管理电路基于经选择以进行编程的第一字线来选择编程抑制方案。使用选定的编程抑制方案对第一非易失性存储元件群组的沟道的电压电位进行升压,且启用对第二非易失性存储元件群组的编程。
在另一实施例中,提供一种对非易失性存储装置进行编程的方法,其包含编程耦合到第一字线的一个或一个以上非易失性存储元件。编程第一字线包括对具有将被抑制编程的第一非易失性存储元件的第一非易失性存储元件群组的沟道的电压电位进行升压。所述第一非易失性存储元件耦合到第一字线。根据第一编程抑制方案来完成升压,且启用对具有将被编程的第二非易失性存储元件的第二非易失性存储元件群组的编程。所述第二非易失性存储元件耦合到第一字线。所述方法还包含通过对具有将被抑制编程的第三非易失性存储元件的第一非易失性存储元件群组的沟道的电压电位进行升压来编程耦合到第二字线的一个或一个以上非易失性存储元件。所述第三非易失性存储元件耦合到第二字线。根据第二编程抑制方案来完成升压,且启用对具有将被编程的第四非易失性存储元件的第二非易失性存储元件群组的编程。所述第四非易失性存储元件耦合到第二字线。
可通过阅读说明书、图式和权利要求书来获得本发明的其它特征、方面和目的。
附图说明
图1是与非串的俯视图。
图2是图1中所描绘的与非串的等效电路图。
图3是图1的与非串的横截面图。
图4是描绘三个与非串的电路图。
图5是可实施本发明各个方面的非易失性存储器系统的一个实施例的框图。
图6说明存储器阵列的示范性组织。
图7描绘根据实施例可施加到选定字线的示范性编程/检验电压信号。
图8是根据一个实施例用于执行编程操作的示范性流程图。
图9描绘编程为两个状态的存储器单元群组的示范性阈值分布。
图10描绘编程为四个状态的存储器单元群组的示范性阈值分布。
图11描绘存储器单元群组的示范性阈值分布和用于编程多状态存储器单元的示范性过程。
图12描绘示范性与非串的横截面和自升压编程抑制方案。
图13描绘示范性与非串的横截面和擦除区域自升压编程抑制方案。
图14描绘示范性与非串的横截面和经修改的擦除区域自升压编程抑制方案。
图15描绘示范性与非串的横截面和局部化自升压编程抑制方案。
图16是描绘根据一个实施例利用不同编程抑制方案的示范性方法的表。
图17是描绘根据一个实施例各种编程电压脉冲的斜率的曲线图。
图18是描绘根据一个实施例利用不同编程电压脉冲斜坡率的示范性方法的表。
图19是根据一个实施例基于正被编程的字线利用不同编程抑制方案的流程图。
图20是根据一个实施例基于存储器系统的温度利用不同编程抑制方案的流程图。
具体实施方式
图5是可用于实施本发明的快闪存储器系统的一个实施例的框图。存储器单元阵列302由列控制电路304、行控制电路306、c源极控制电路310和p阱控制电路308控制。列控制电路304连接到存储器单元阵列302的位线以用于读取存储在存储器单元中的数据,用于在编程操作期间确定存储器单元的状态,且用于控制位线的电位电平以促进或抑制编程和擦除。行控制电路306连接到字线以选择所述字线中的一者,以施加读取电压,以施加与由列控制电路304控制的位线电位电平组合的编程电压,且施加擦除电压。C源极控制电路310控制连接到存储器单元的共同源极线(图6中标注为“C源极”)。p阱控制电路308控制p阱电压。
存储在存储器单元中的数据由列控制电路304读出,且经由数据输入/输出缓冲器312输出到外部I/O线。待存储在存储器单元中的编程数据经由外部I/O线输入到数据输入/输出缓冲器312中,且传送到列控制电路304。外部I/O线连接到控制器318。
用于控制快闪存储器装置的命令数据输入到控制器318。所述命令数据告知快闪存储器请求什么操作。输入命令被传送到状态机316,所述状态机316控制列控制电路304、行控制电路306、c源极控制318、p阱控制电路308和数据输入/输出缓冲器312。状态机316还可输出快闪存储器的状态数据,例如就绪/繁忙(READY/BUSY)或通过/失败(PASS/FAIL)。
控制器318连接到或可连接到主机系统,例如个人计算机、数码相机或个人数字助理等。其与发起命令的主机通信,例如以向存储器阵列302存储数据或从存储器阵列302读取数据,且提供或接收此类数据。控制器318将此类命令转换为可由命令电路314解译并执行的命令信号,所述命令电路314与状态机316通信。控制器318通常含有用于正向存储器阵列写入或从存储器阵列读取的用户数据的缓冲存储器。
一种示范性存储器系统包含一个集成电路,其包括控制器318以及一个或一个以上集成电路芯片,每一集成电路芯片含有存储器阵列和相关联的控制、输入/输出和状态机电路。存在将系统的存储器阵列和控制器电路一起集成在一个或一个以上集成电路芯片上的趋势。存储器系统可嵌入作为主机系统的一部分,或可包括在以可移除方式插入主机系统中的存储卡(或其它封装)中。此类卡可包括整个存储器系统(例如,包括控制器)或仅包括存储器阵列以及相关联的外围电路(其中控制器或控制功能嵌入在主机中)。因此,控制器可嵌入在主机中或包括在可移除存储器系统内。
参看图6,描述存储器单元阵列302的示范性结构。作为一个实例,描述被分割成1,024个区块的与非快闪EEPROM。同时擦除存储在每一区块中的数据。在一个实施例中,区块是被同时擦除的单元的最小单位。在此实例中,在每一区块中,存在8,512个列,其被划分为偶列和奇列。位线也被划分为偶位线(BLe)和奇位线(BLo)。图6展示串联连接以形成与非串的四个存储器单元。虽然展示在每一与非串中包括四个单元,但可使用四个以上或四个以下单元(例如,16、32或另一数目)。与非串的一个端子经由第一选择晶体管SGD连接到相应位线,且另一端子经由第二选择晶体管SGS连接到c源极。
在一个实施例的读取和编程操作期间,同时选择4,256个存储器单元。所选择的存储器单元具有相同字线(例如,WL2-i)和相同种类的位线(例如,偶位线)。因此,可同时读取或编程532字节的数据。同时读取或编程的这532字节的数据形成逻辑页。因此,在此实例中,一个区块可存储至少八个页。当每一存储器单元存储两个数据位(例如,多级别单元)时,一个区块存储16个页。
根据实施例还可使用其它结构。一个实施例利用所有位线结构,借此所述位线不被划分为偶列和奇列。在此类实施例中,在读取和编程操作期间同时选择区块中的每一位线。同时编程沿着共同字线且连接到任何位线的存储器单元。
使用奇/偶位线编程的结构的实例可查阅第6,522,580号和第6,643,188号美国专利;所述两个美国专利的全文以引用的方式并入本文中。关于使用所有位线编程的结构的更多信息可查阅以下美国专利文献(全文以引用的方式并入本文中):第US 2004/0057283号美国专利申请公开案;第US 2004/0060031号美国专利申请公开案;第US 2004/0057285号美国专利申请公开案;第US 2004/0057287号美国专利申请公开案;第US 2004/0057318号美国专利申请公开案;第US 2003/0161182号美国专利申请公开案;第US 2004/0047182号美国专利申请公开案。另外,2005年4月5日申请的题为“COMPENSATING FORFLOATING GATE COUPLING DURING READ OPERATIONS”的第11/099,133号美国专利申请案(其全文以引用的方式并入本文中)描述针对所有位线和奇/偶位线编程结构两者的全序列和两次通过编程的实例。
在一个实施例中,通过将p阱升高到擦除电压(例如,20伏)并将选定区块的字线接地且同时源极线和位线浮动来擦除存储器单元。由于电容性耦合的缘故,未选定字线(例如,在未选定且将不被擦除的区块中的那些字线)、位线、选择线和c源极也升高到较高正电位(例如,20V)。因此,当浮动栅极的电子发射到衬底时,向选定区块的存储器单元的隧道氧化物层施加强电场,且擦除选定存储器单元的数据。由于将足够的电子从浮动栅极传送到p阱区,因而选定单元的阈值电压变成负的。可对整个存储器阵列、所述阵列的多个区块或其它单位的单元执行擦除。
在读取和检验操作中,将选定区块的选择栅极(SGD和SGS)升高到一个或一个以上选择电压,且将选定区块的未选定字线(例如,WL0、WL1和WL3)升高到读取通过电压(例如,4.5伏),以使晶体管作为通过栅极而操作。选定区块的选定字线(例如,WL2)连接到参考电压,针对每一读取和检验操作规定所述参考电压的电平以便确定所关注的存储器单元的阈值电压是高于还是低于此电平。举例来说,在一位存储器单元的读取操作中,将选定字线WL2接地,使得检测到阈值电压是否高于0V。在一位存储器单元的检验操作中,举例来说,将选定字线WL2连接到0.8V,使得随着编程的进行,检验出阈值电压是否已经达到0.8V。在读取和检验期间,源极和p阱处于零伏。将选定位线(BLe)预充电到例如0.7V的电平。如果阈值电压高于读取或检验电平,那么所关注的位线(BLe)的电位电平维持高电平,这是由于相关联的非导电存储器单元的缘故。另一方面,如果阈值电压低于读取或检验电平,那么所关注的位线(BLe)的电位电平下降到低电平(例如,低于0.5V),这是由于导电存储器单元的缘故。存储器单元的状态由读出放大器检测,所述读出放大器连接到位线且读出所得位线电压。编程还是擦除存储器单元之间的差别取决于是否在浮动栅极中存储净负电荷。举例来说,如果在浮动栅极中存储负电荷,那么阈值电压变高,且晶体管可处于增强操作模式中。
上文描述的擦除、读取和检验操作根据此项技术中已知的技术来执行。因此,所属领域的技术人员可改变所解释的细节中的许多细节。
在一个实例中,当编程存储器单元时,漏极和p阱接收0伏,而控制栅极接收一系列具有递增振幅的编程脉冲。在一个实施例中,所述系列中的脉冲的振幅在15伏到25伏的范围内。在其它实施例中,所述系列中的脉冲范围可有所不同,例如具有为12伏的开始电平。在编程存储器单元期间,在编程脉冲之间的时期中执行检验操作。也就是说,在每一编程脉冲之间读取并行编程的单元群组的每一单元的编程电平,以确定其是否已经达到或超过其要被编程到的检验电平。一种检验编程的方式是在特定比较点处测试导电性。针对所有随后编程脉冲通过将位线电压从0升高到Vdd(例如,2.5伏)来(例如)在与非单元中锁定经检验为充分编程的单元,以终止对那些单元的编程过程。在一些情况下,脉冲数目将受到限制(例如,20个脉冲),且如果给定存储器单元未由最后脉冲充分编程,那么假定错误。在一些实施方案中,在编程之前擦除存储器单元(按区块或其它单位)。
图7描绘根据一个实施例的编程电压信号。此信号具有一组具有递增振幅的脉冲。所述脉冲的振幅随着每一脉冲增加预定步长大小。在包括存储多个数据位的存储器单元的一个实施例中,示范性步长大小为0.2伏。在编程脉冲的每一者之间是检验脉冲。图7的信号假定四状态存储器单元,因此其包括三个检验脉冲。举例来说,在编程脉冲330与332之间是三个依序检验脉冲。在零伏检验电压电平处描绘第一检验脉冲334。在第二检验电压电平处,第二检验脉冲336跟随第一检验脉冲。在第三检验电压电平处,第三检验脉冲338跟随第二检验脉冲336。能够以八个状态存储数据的多状态存储器单元可能需要针对七个比较点执行检验操作。因此,按序施加七个检验脉冲以在两个连续编程脉冲之间在七个检验电平处执行七个检验操作。基于所述七个检验操作,系统可确定存储器单元的状态。一种用于减少检验的时间负担的方式是使用较有效的检验过程,例如在2002年12月5日申请的题为“Smart Verify for Multi-State Memories”的第10/314,055号美国专利申请案中所揭示,所述申请案全文以引用的方式并入本文中。
图8是描述一种用于编程非易失性存储器系统的方法的流程图。如所属领域的一般技术人员将了解,可依据特定应用或实施方案来修改、添加或移除各种步骤,而仍然保持在本揭示案的范围和精神内。在各种实施方案中,在编程之前擦除存储器单元(按区块或其它单位)。在图8的步骤350处(且参看图5),由控制器318发布数据加载命令,并将其输入到命令电路314,从而允许将数据输入到数据输入/输出缓冲器312。所述输入数据被辨认为命令,且经由输入到命令电路314的命令锁存信号(未说明)由状态机316锁存。在步骤352中,将指示页地址的地址数据从控制器318输入到行控制器306。所述输入数据被辨认为页地址,且经由状态机316锁存,这通过输入到命令电路314的地址锁存信号来实现。在步骤354处,将532字节的编程数据输入到数据输入/输出缓冲器312。应注意,532字节的编程数据特定用于所描述的特定实施方案,且其它实施方案将需要或利用各种其它大小的编程数据。所述数据可锁存在选定位线的寄存器中。在一些实施例中,所述数据还锁存在选定位线的第二寄存器中以用于检验操作。在步骤356处,由控制器318发布编程命令,且将其输入到数据输入/输出缓冲器312。所述命令经由输入到命令电路314的命令锁存信号而由状态机316锁存。
在步骤358处,将Vpgm(施加到选定字线的编程脉冲电压电平)初始化为开始脉冲(例如,15伏),且将由状态机316维持的编程计数器PC初始化为0。在步骤360处,将编程电压(Vpgm)脉冲施加到选定字线(例如,图4的WL2)。将包括待编程的存储器单元的位线接地以启用编程,而将其它位线连接到Vdd以在施加编程脉冲期间抑制编程。下文将提供步骤360的更多细节,包括各种升压和编程抑制系统和技术。
在步骤362处,检验选定存储器单元的状态。如果检测到选定单元的目标阈值电压已经达到恰当电平(例如,针对逻辑0的编程电平或多状态单元的特定状态),那么选定单元被检验为被编程到其目标状态。如果检测到阈值电压尚未达到恰当电平,那么选定单元不被检验为被编程到其目标状态。将排除对在步骤362处被检验为被编程到其目标状态的那些单元进行进一步编程。在步骤364处,确定所有待编程的单元是否已经被检验为已经编程到其相应状态,例如通过检查经设计以检测并发信号通知此类状态的恰当的数据存储寄存器来确定。如果是,那么编程过程完成并成功,因为所述选定存储器单元均被编程且检验为到达其目标状态。在步骤366中报告通过状态。如果在步骤364处,确定并非所有存储器单元都已经被检验为如此,那么编程过程继续。在步骤368处,对照编程极限值来检查编程计数器PC。编程极限值的一个实例为20。如果编程计数器PC不小于20,那么在步骤369处确定尚未成功编程的存储器单元的数目是否等于或小于预定数目。如果未成功编程的存储器单元的数目等于或小于预定数目,那么在步骤371处将编程过程标记为通过且报告通过状态。可在读取过程期间使用误差校正来校正未被成功编程的存储器单元。然而,如果未成功编程的存储器单元的数目大于预定数目,那么在步骤370处将编程过程标记为失败且报告失败状态。如果编程计数器PC小于20,那么在步骤372处将Vpgm电平增加步长大小且递增编程计数器PC。在步骤372之后,过程循环回到步骤360,以施加下一Vpgm脉冲。
图8的流程图描绘如可应用于二进制存储装置的单次通过编程方法。在如可应用于多级别存储装置的两次通过编程方法中且如下文描述,举例来说,可在流程图的单个迭代中使用多个编程或检验步骤。针对编程操作的每一次通过可执行步骤360-372。在第一次通过中,可施加一个或一个以上编程脉冲,且检验其结果以确定单元是否处于恰当的中间状态。在第二次通过中,可施加一个或一个以上编程脉冲,且检验其结果以确定所述单元是否处于恰当的最终状态。
在成功编程过程结束时,存储器单元的阈值电压应当处于已编程存储器单元的一个或一个以上阈值电压分布内或处于已擦除存储器单元的阈值电压分布内。图9说明当每一存储器单元存储一位数据时存储器单元阵列的阈值电压分布。图9展示已擦除存储器单元的第一阈值电压分布380和已编程存储器单元的第二阈值电压分布382。在一个实施例中,第一分布中的阈值电压电平为负,且第二分布中的阈值电压电平为正。
图10说明当每一存储器单元以四个物理状态存储两位数据时存储器单元阵列的示范性阈值电压分布。分布384表示处于已擦除状态(存储“11”)的单元的阈值电压分布,其具有负阈值电压电平。分布386表示处于第一已编程状态(存储“10”)的单元的阈值电压分布。分布388表示处于第二已编程状态(存储“00”)的单元的阈值电压分布。分布390表示处于第三已编程状态(存储“01”)的单元的阈值电压分布。在此实例中,存储在单个存储器单元中的所述两个位中的每一者来自不同的逻辑页。也就是说,存储在每一存储器单元中的所述两个位中的每一位具有不同的逻辑页地址。以正方形显示的位对应于下部页。以圆圈显示的位对应于上部页。在一个实施例中,使用葛莱码序列将逻辑状态分派到存储器单元的依序物理状态,使得如果浮动栅极的阈值电压错误地移位到其最近相邻阈值电压状态范围,那么只有一个位将受到影响。为了提供改进的可靠性,优选地收紧各个分布(分布变窄),因为较紧的分布带来较宽的读取裕度(邻近状态阈值分布之间的距离)。
图11说明编程4状态与非存储器单元的两次通过技术的实例,所述存储器单元例如为具有图10中所说明的阈值电压分布的阵列的存储器单元。在第一次编程通过中,根据待编程到下部逻辑页中的位来设置单元的阈值电压电平。如果所述位为逻辑“1”,那么阈值电压不改变,因为其由于已经在早期被擦除而处于恰当状态。然而,如果待编程的位为逻辑“0”,那么将单元的阈值电平增加到阈值电压分布386内,如箭头394所示。这结束了第一次编程通过。
在第二次编程通过中,根据被编程到上部逻辑页中的位结合由第一次编程通过建立的现有逻辑电平,来设置单元的阈值电压电平。如果上部逻辑页位将存储逻辑“1”,那么不发生任何编程,因为所述单元依据下部页位的编程而处于对应于阈值电压分布384或386的物理状态中的一者中,所述两个阈值电压分布均载有上部页位“1”。然而,如果上部页位将为逻辑“0”,那么对所述单元进行第二次编程。如果第一次通过导致单元保持在对应于阈值分布384的已擦除状态中,那么在第二阶段中对单元进行编程,使得将阈值电压增加到阈值分布390内,如箭头398所示。如果单元由于第一次编程通过的缘故而已经被编程到对应于阈值分布386的状态中,那么在第二次通过中进一步编程存储器单元,使得将阈值电压增加到阈值电压分布388内,如箭头396所描绘。第二次通过的结果是将单元编程到指定为存储逻辑“0”(针对上部页)的状态中而不改变第一次编程通过的逻辑状态。
当然,如果存储器以四个以上物理状态进行操作,那么将在存储器单元的界定的电压阈值窗内存在等于状态数目的数目的阈值电压分布。另外,虽然已经向所述分布或物理状态中的每一者分派特定位型式,但可如此分派不同的位型式,在所述情况下,之间发生编程的状态可不同于图9-11中所描绘的那些状态。
通常,被并行编程的单元是沿着字线的交替单元。举例来说,图4说明沿着一个字线WL2的较大数目单元中的三个存储器单元224、244和252。一组交替单元(包括单元224和252)存储来自逻辑页0和1(“偶页或偶列”)的位,而另一组交替单元(包括单元244)存储来自逻辑页2和3(“奇页或奇列”)的位。
如上文所述,图8的步骤360的每一迭代包括施加例如脉冲(Vpgm)的编程电压。通过向恰当字线施加编程电压来向经选择以进行编程的存储器单元的控制栅极施加编程电压。如先前论述,共同字线结构造成在编程期间无意编程未选定存储器单元或另外引起编程干扰的可能性。举例来说,当编程图4的存储器单元224时,也向存储器单元244施加编程电压,因为其也连接到WL2。含有将不被编程但连接到经选择以进行编程的字线的存储器单元(经寻址但未选定的存储器单元)的与非串的沟道通常升压到最小电平以上,以确保编程干扰低于预定水平。
可使用各种升压或编程抑制方案来消除或最小化编程干扰。根据实施例,在单个非易失性存储系统内使用多个编程抑制方案,以最小化编程干扰的发生。已经发现,某些编程抑制方案在特定字线处比其它方案效果更好。由于这个原因,一个实施例包括基于正被编程的字线来选择编程抑制方案。使用各种数目的编程抑制方案且将字线分割成若干范围以应用特定方案。
一种常见的编程抑制方案被称为自升压。图12描绘与非串400的偏压,所述与非串400含有将在编程过程期间被抑制的存储器单元。在图12中,正对其它与非串上连接到字线WL31的选定的存储器单元进行编程。因此,正向WL31施加Vpgm,且将抑制对与非串400中耦合到WL31的存储器单元进行编程。自升压的原理依赖于升压沟道和源极/漏极区来降低或消除编程干扰。向与非串中的每一未选定字线施加电压Vpass。同时,以Vdd驱动与非串400的位线以抑制编程。Vpass电压(例如,7-10伏)将耦合到与非串中对应于未选定位线的沟道和源极/漏极区,且促使在WL31处的存储器单元的沟道区中以及与非串的源极/漏极区402、404、407、408、409等中外加升压电压。沟道中的升压电压降低了存储器单元424的隧道氧化物上的电场,且因此减小无意编程的可能性。
如先前论述,通常以从源极侧到漏极侧(例如,从WL0到WL31)的顺序来编程存储器单元区块。典型的编程序列可涉及编程第一字线的一个或一个以上页,且接着向漏极侧编程相邻的字线的一个或一个以上页,以此类推,直到每一字线的存储器单元已经被编程为止。当编程过程准备好编程与非串的最后(或接近最后)字线的存储器单元时,如果受抑制的串上的所有或许多先前已编程单元(例如,存储器单元412、414、420和422以及未图示的其它存储器单元)被编程,那么在那些先前已编程单元的浮动栅极中存在负电荷。由于在浮动栅极上的此负电荷的缘故,升压电位可能不会足够高,且可能在最后(或接近最后)字线上存在编程干扰。这可能限制与非串400的沟道中的升压电平,且可能造成对存储器单元424的编程干扰。
另一种自升压技术是擦除区域自升压(EASB),其试图将先前已编程单元的沟道与受抑制单元的沟道隔离。图13描绘使用EASB的示范性与非串的偏压。将源极测相邻字线(在此实例中,字线WL30)设置为低电压(例如,0V),而将剩余非选定字线(WL0-WL29)设定为Vpass。在一个实施例中,Vpass处于7-10伏之间。Vpass的值由升压和干扰考虑因数限制。应当选择足够大的值,使得沟道中的升压足以防止编程干扰。然而,应当选择足够低的值,使得不会无意编程未选定字线(行外干扰)。
EASB可展现依赖于源极测相邻存储器单元的编程状态的问题。如果源极测相邻单元被编程,那么在所述单元处存在负电荷。当向控制栅极施加0伏时,在带有负电荷的栅极下方存在高度反向偏压的结(junction),这可能会造成栅极诱发的漏极泄漏(GIDL)。GIDL涉及电子泄漏到升压沟道中。在所述结中存在较大偏压且栅极电压较低或为负的情况下发生GIDL,这正是当源极侧相邻单元被编程且漏极结被升压时的情况。GIDL可造成升压电压过早渗出,从而导致编程误差。在由于调整单元尺寸而需要突然且高度掺杂的结的情况下GIDL更为严重。如果泄漏电流足够高,那么沟道区中的升压电位将下降且可能存在编程干扰。
如果源极侧相邻存储器单元被擦除,那么在浮动栅极上存在正电荷且晶体管的阈值电压将可能为负。即使向字线施加零伏时,晶体管也可能不会关闭(或可能稍后在已经对下部字线下方的沟道充分升压时关闭)。如果存储器单元接通,那么与非串不以EASB模式进行操作。实际上,串以自升压模式进行操作,且自升压模式具有上文论述的问题。
已经发现,当编程较高(稍后编程的)字线时,与擦除区域自升压相关联的问题更为显著。当编程较高字线时,升压沟道中的GIDL经历增加。然而,尽管较高字线处的GIDL增加,EASB在较高字线处呈现比传统自升压方案更为有效的编程抑制能力。
在经修改的擦除区域自升压(REASB)中,在升压期间应用源极侧字线电压到0V的逐步减小,而并非向紧接的源极相邻者施加0V。已经发现,REASB在较高字线处较好地起作用以避免编程干扰。然而,还发现,REASB在较低字线处不能较好地起作用。图14描绘在字线WL2处具有将被抑制编程的存储器单元的与非串。在WL2处施加Vpgm。向字线WL1处的紧接的源极侧相邻者施加Vn-1。可针对Vn-1使用各种值。Vn-1低于Vpgm或Vpass,但高于0V,使得形成到0V的逐步减小。在一个实施例中,Vn-1等于Vdd。可使用一个以上步降电压(例如Vn-1)。举例来说,可向紧接的源极侧相邻者414施加Vn-1,且可向下一源极侧相邻者412施加Vn-2(低于Vn-1)。在图14的实施例中,向WL0施加0V以隔离WL2周围的区。
局部自升压(LSB)类似于EASB,不同之处只是针对抑制方案将源极和漏极侧相邻者均设置为0V。图15描绘使用LSB方案的与非串的偏压。如所说明,正在编程WL2的存储器单元。向WL2供应Vpgm,同时向相邻源极侧线WL1和相邻漏极侧线WL3供应0V。向两个相邻字线施加0V将进一步隔离围绕存储器单元416的区。然而,向漏极侧字线施加0V同样可降低沟道的升压电压。为了增加升压电平,可使用类似于REASB的经修改的局部自升压(RLSB)技术。向紧接的漏极和源极侧字线(例如,线WL1和WL3)供应中间电压Vn-1,在一个实施例中所述中间电压Vn-1可以是Vdd。向下一漏极和源极侧相邻线提供0V,且向剩余未选定字线提供Vpass。
鉴于认识到这些各种编程抑制方案的优点和缺点,建议基于正被编程的特定字线来选择性地选择编程抑制方案。SB已经展示为在较低字线处比在较高字线处更好。另一方面,EASB和REASB已经展示为在较高字线处比在较低字线处更好,其中REASB呈现进一步改进(如所描述的)。
图16借助于非限制性实例描绘用于基于正被编程的字线来应用选定的编程抑制方案的各种选项的表。虽然相对于32存储器单元与非串来呈现这些选项,但将了解,实施例不受如此限制。在第一方法中,将字线划分为两个区。在从WL0到WLn-1的第一区中,当编程选定字线时向被抑制的存储器单元的与非串应用第一编程抑制方案。在从WLn到WL31的第二区中,应用第二编程抑制方案。在一个实施例中,第一编程抑制方案PIS1是自升压方案,且第二编程抑制方案PIS2是擦除区域自升压方案或经修改的擦除区域自升压方案。通过在从WL0到WLn-1的字线上利用自升压,与较高字线处的自升压有关的问题最小化。同样,通过在字线WLn+1到WL31上利用REASB,与较低字线处的REASB有关的问题最小化。在一个实施例中,使用PIS1方案(例如,SB)编程的字线的数目为4,且使用PIS2方案编程的字线的数目为28。在其它实施例中,可使用其它字线范围。
如图16中的第二方法呈现,可基于字线而应用的不同编程抑制方案的数目不限于2。在第二方法中,将字线划分为三个区。在从WL0到WLn-1的第一区中,应用第一编程抑制编程方案PIS1。在从WLn到WL m-1的第二区中,应用第二编程抑制方案PIS2。在从WLm到WL31的第三区中,应用第三编程抑制方案PIS3。在一个实施例中,PIS1是自升压方案,PIS2是擦除区域或经修改的擦除区域自升压方案,且PIS3是经修改的擦除区域自升压方案。在一个实施例中,使用PIS1方案编程的字线的数目为4,使用PIS2方案编程的数目为8,且使用PIS3方案编程的数目为20。与第一方法一样,可使用各种字线范围。
图16的第三方法呈现可依据正被编程的字线来应用任何数目的编程抑制方案。在第三方法中,针对与非串的每一字线利用不同的编程抑制方案。
还发现,可操纵编程电压脉冲的增加速率以使对耦合到正被编程的字线的未选定存储器单元的编程干扰最小化。如图7所说明,在编程期间施加到选定字线的编程电压脉冲存在某一斜率。已经发现编程干扰与编程电压脉冲的斜率之间的相互关系。此外,已经发现,由于斜率引起的编程干扰效应对于早期编程的较低字线较大。
因此,建议基于正被编程的字线来选择编程电压脉冲斜率或斜坡率。图17描绘两个编程电压脉冲信号。信号502表示如图7所描绘的信号的一个脉冲。在脉冲502上看到相对较急剧或快速的编程电压脉冲斜坡率。信号504表示具有较平缓斜率或较慢斜坡率的另一脉冲。通过向较低字线施加具有较慢斜坡率的编程电压脉冲,可减小编程干扰量。选择仅对较低字线利用较慢速率可改进性能。较高字线展现可归因于编程电压斜坡率的较小的干扰量。可选择向许多字线范围施加较慢斜坡率信号。另外,可使用许多不同的斜坡率信号。
图18包括用于依据正被编程的字线来选择编程电压斜坡率的三种不同选项。在第一方法中,将字线划分为两个范围,且在编程第一范围(WL0-WLn-1)内的字线时应用第一编程电压脉冲斜坡率PPR1,并在编程第二范围(WLn-WL31)内的字线时应用第二编程电压脉冲斜坡率PPR2。PPR1可包括比PPR2慢的斜坡率,使得对第一范围内的较低字线上的存储器单元的编程干扰最小化。
方法2和3展现可使用两个以上斜坡率。在方法2中,针对字线WL0-WLn-1使用第一斜坡率PPR1,针对字线WLn-WLm-1使用第二斜坡率,且针对字线WLm-WL31使用第三斜坡率。PPR1可比PPR2慢,且PPR2可比PPR3慢。这种方案可使编程干扰最小化,且同时维持存储器系统的性能。在方法3中,可针对每一字线使用不同的斜坡率。在一个实施例中,斜坡率随着每一变高的字线而增加。
不同的编程电压脉冲斜坡率的使用可与各种编程抑制方案的使用组合。举例来说,图16的方法1与图18的方法1可进行组合,使得编程抑制方案实际上包括应用选定的编程电压脉冲斜坡率。如果将这些方法组合,那么当编程字线WL0-WLn-1时,较慢斜坡率PPR1可与PIS1(例如,自升压)一起使用。当编程字线WLn-WL31时,较快斜坡率PPR2可与PIS2(例如,REASB)一起使用。可根据实施例来使用图16和18中描绘的方法的许多组合和变化形式。
图19是根据一个实施例用于编程存储器单元区块的流程图。在一个实施例中,在图8的步骤360处执行图19中所描绘的方法。每当施加编程电压脉冲时,可执行图19的方法以对未选定与非串中的沟道电压电位进行升压来使编程干扰的发生最小化。
图19以步骤550开始,其中确定被施加有编程电压信号的选定字线处于选定存储器区块的什么字线范围内。例如参看图16,步骤550可确定选定字线是从WL0-WLn-1还是从WLn-WL31的范围。在其它实施例中,使用更多范围(例如,图16的方法2),所以步骤550将包含确定选定字线处于多个范围中的哪个范围。在一个实施例中,每一字线是其自身的范围,因此向每一字线应用不同的方案。
在确定字线范围之后,可选择相应的编程抑制方案。在图16的方法1中,如果字线处于WL0与WLn-1之间,那么选择方案PIS1,且如果字线处于WLn与WL31之间,那么选择方案PSI2。如果使用更多范围,那么可使用更多方案且将从增加数目的方案中进行选择。在一个实施例中,选择针对每一个别字线的选定的方案。选择编程抑制方案可包括选择编程电压脉冲斜坡率。在一个实施例中,除了特定偏压条件外还为编程抑制方案选择斜坡率。
在步骤554处抑制对含有将被抑制的存储器单元的串的编程。举例来说,可将那些串的位线升高到Vdd以抑制编程。在步骤556处,将具有将在下一脉冲期间编程的存储器单元的每一与非串的位线设置为0V,以启用编程。在步骤558处应用针对选定的编程抑制方案(步骤552)的偏压条件。举例来说,如果正在使用EASB,那么可向源极侧相邻字线施加0V,且可向剩余未选定字线施加Vpass。在一个实施例中,在步骤558处设定偏压条件与步骤554和/或步骤556同时执行。在步骤560处,向选定字线施加编程电压信号Vpgm脉冲以编程经启用位线的存储器单元。在一些实施例中,步骤560包括施加具有在步骤552处选定的斜坡率的编程电压脉冲。
还发现,温度在编程抑制方案的功效中起一定作用。已经发现一些方案在较高温度下较好地起作用,而发现其它方案在较低温度下较好地起作用。在一个实施例中,在编程时使用非易失性存储系统的温度来选择恰当的编程抑制方案。温度传感器317具备非易失性存储器系统(图5)且可在编程操作之前或期间感测温度。状态机316可从传感器317接收温度数据,且促使向选定的存储器区块应用相应的编程抑制方案。
图20是根据一个实施例用于使用温度来选择特定编程抑制方案的流程图。与图19一样,可在图8的步骤360处施加编程电压脉冲期间使用图20的方法。在步骤570处,温度传感器感测存储系统的温度。在步骤572处,至少部分地基于感测到的温度来选择编程抑制方案。举例来说,已经发现自升压在高温下较好地起作用,而擦除区域自升压和经修改的擦除区域自升压在低温下较好地起作用。因此,在一个实施例中,提供断点温度。如果感测到的温度高于断点,那么在步骤572处选择自升压。如果感测到的温度低于断点,那么应用经修改的擦除区域自升压。可使用其它变化形式,包括(但不限于)使用两种以上方案,且因此使用两个以上断点水平。也可使用除SB和REASB以外的其它方案。
在步骤574处,通过升高具有将被抑制的存储器单元的与非串的位线电压来抑制编程那些串。在步骤576处,通过向那些位线施加0伏来针对具有待编程的存储器单元的与非串启用编程。在步骤578处,施加针对选定的抑制方案的偏压条件。在一个实施例中,同时执行步骤574和576。在一个实施例中,作为步骤578的一部分而执行这些步骤。在施加偏压条件之后,在步骤580处向选定字线施加编程电压脉冲。
相对于与非型快闪存储器提供以上实例。然而,本发明的原理可应用于利用升压的其它类型的非易失性存储器,包括当前存在的那些存储器以及预期使用正在开发的新技术的那些存储器。
已经出于说明和描述的目的展现了以上对本发明的详细描述。不希望这是详尽的或将本发明局限于所揭示的精确形式。鉴于以上教示,许多修改和变化是可能的。选择所描述的实施例是为了最佳地解释本发明的原理及其实践应用,从而使所属领域的其他技术人员能够在各种实施例中且在作出适于所预期的特定用途的各种修改的情况下最佳地利用本发明。希望本发明的范围由所附权利要求书界定。

Claims (25)

1.一种对非易失性存储装置进行编程的方法,其包含:
确定多个字线中的哪一者将接收用于编程的编程电压信号,将经确定的将接收用于编程的编程电压信号的字线耦合到第一非易失性存储元件群组的第一非易失性存储元件和第二非易失性存储元件群组的第二非易失性存储元件,将抑制编程所述第一非易失性存储元件,且将编程所述第二非易失性存储元件;
基于将接收所述编程电压信号的所述字线来选择编程抑制方案;
使用所述编程抑制方案将所述第一非易失性存储元件群组的沟道升压到某一电压电位;以及
启用对所述第二非易失性存储元件群组的编程。
2.根据权利要求1所述的方法,其中所述选择编程抑制方案的步骤包括:
基于所述多个字线的编程次序来选择所述编程抑制方案。
3.根据权利要求2所述的方法,其中基于编程次序来选择所述编程抑制方案包括:
确定所述将接收所述编程电压信号的字线是在所述多个字线的第一范围还是第二范围内,在所述第二范围之前编程所述第一范围;以及
如果将接收所述编程电压信号的所述字线在所述第一范围内,那么选择第一编程抑制方案,且如果将接收所述编程电压信号的所述字线在所述第二范围内,那么选择第二编程抑制方案。
4.根据权利要求3所述的方法,其中:
所述第一编程抑制方案是自升压编程抑制方案;且
所述第二编程抑制方案是擦除区域自升压方案。
5.根据权利要求4所述的方法,其中:
将接收所述编程电压信号的所述字线在所述第一范围内;且
所述使用所述自升压编程抑制方案对所述沟道的所述电压电位进行升压的步骤包括:
向所述将接收所述编程电压信号的字线施加所述编程电压信号,以及
向所述多个字线中的每一未选定字线施加通过电压。
6.根据权利要求3所述的方法,其中:
将接收所述编程电压信号的所述字线在所述第二范围内;
所述多个字线包括在源极侧方向上邻近于所述字线的相邻字线;且
所述使用所述第二编程抑制方案对所述第一非易失性存储元件群组的所述沟道的所述电压电位进行升压的步骤包括:
向所述将接收所述编程电压信号的字线施加所述编程电压,
向所述源极侧邻近字线施加零伏电压,以及
向所述多个字线中的每一剩余未选定字线施加通过电压。
7.根据权利要求3所述的方法,其中:
将接收所述编程电压信号的所述字线在所述第二范围内;
所述多个字线包括在源极侧方向上邻近于所述字线的字线和在漏极侧方向上邻近于所述字线的字线;且
所述使用所述第二编程抑制方案对所述第一非易失性存储元件群组的所述沟道的所述电压电位进行升压的步骤包括:
向所述将接收所述编程电压信号的字线施加所述编程电压,
向所述源极侧邻近字线施加零伏电压,
向所述漏极侧邻近字线施加零伏电压,以及
向所述多个字线中的每一剩余未选定字线施加通过电压。
8.根据权利要求3所述的方法,其中:
将接收所述编程电压信号的所述字线在所述第二范围内;
所述多个字线包括在源极侧方向上邻近于所述字线的第二字线;
所述多个字线包括在所述源极侧方向上邻近于所述第二字线的第三字线;且
所述使用所述第二编程抑制方案对所述第一非易失性存储元件群组的所述沟道的所述电压电位进行升压的步骤包括:
向所述将接收所述编程电压信号的字线施加所述编程电压,
向所述第二字线施加第一电压,所述第一电压大于零伏,
向所述第三字线施加零伏电压,以及
向所述多个字线中的每一剩余未选定字线施加通过电压。
9.根据权利要求1所述的方法,其中:
所述基于所述将接收所述编程电压信号的字线来选择编程抑制方案的步骤包括选择所述编程电压信号的脉冲的斜坡率。
10.根据权利要求9所述的方法,其中所述选择编程抑制方案的步骤包含:
如果将接收所述编程电压信号的所述字线在所述多个字线的第一范围内,那么为所述编程电压信号的所述脉冲选择第一斜坡率,或者如果将接收所述编程电压信号的所述字线在所述多个字线的第二范围内,那么选择第二斜坡率。
11.根据权利要求10所述的方法,其中:
在向较高的字线施加具有第二斜坡率的编程电压信号以编程所述多个字线的所述第二范围之前,向较低的字线施加具有第一斜坡率的编程电压信号以编程所述多个字线的所述第一范围;且
所述第一斜坡率比所述第二斜坡率慢。
12.根据权利要求1所述的方法,其中:
所述第一非易失性存储元件群组和所述第二非易失性存储元件群组是非易失性存储元件阵列的一部分;
所述阵列与主机系统通信;且
所述阵列可从所述主机系统移除。
13.根据权利要求1所述的方法,其中:
所述第一非易失性存储元件群组和所述第二非易失性存储元件群组是非易失性存储元件阵列的一部分;
所述阵列与主机系统通信;且
所述阵列嵌入在所述主机系统中。
14.根据权利要求1所述的方法,其中:
所述第一非易失性存储元件群组和所述第二非易失性存储元件群组是多状态非易失性存储元件的群组。
15.根据权利要求1所述的方法,其中:
所述第一非易失性存储元件群组和所述第二非易失性存储元件群组是二进制非易失性存储元件的群组。
16.根据权利要求1所述的方法,其中:
所述第一非易失性存储元件群组是第一与非串;且
所述第二非易失性存储元件群组是第二与非串。
17.一种非易失性存储器系统,其包含:
多个字线;
具有将被抑制编程的第一非易失性存储元件的第一非易失性存储元件群组,所述第一非易失性存储元件耦合到第一字线;
具有将被编程的第二非易失性存储元件的第二非易失性存储元件群组,所述第二非易失性存储元件耦合到所述第一字线;
温度传感器;以及
管理电路,其与所述多个字线、所述第一及第二非易失性存储元件群组和所述温度传感器通信,所述管理电路通过以下步骤来编程所述第二非易失性存储元件:
从所述温度传感器确定所述非易失性存储器系统的温度,
基于所述温度来选择编程抑制方案,
使用基于所述温度选定的所述编程抑制方案对所述第一非易失性存储元件群组的沟道的电压电位进行升压,以及
启用对所述第二非易失性存储元件群组的编程。
18.根据权利要求17所述的非易失性存储器系统,其中所述选择编程抑制方案的步骤包括:
确定所述温度是否高于断点水平;
如果所述温度高于所述断点水平,那么选择第一编程抑制方案;以及
如果所述温度低于所述断点水平,那么选择第二编程抑制方案。
19.根据权利要求18所述的非易失性存储器系统,其中:
所述第一编程抑制方案是自升压编程抑制方案;且
所述第二编程抑制方案是经修改的擦除区域自升压方案。
20.根据权利要求18所述的非易失性存储器系统,其中所述使用所述第一编程抑制方案对所述沟道的所述电压电位进行升压的步骤包含:
向所述第一字线施加所述编程电压信号,以及
向所述多个字线中的每一未选定字线施加通过电压。
21.根据权利要求18所述的非易失性存储器系统,其中:
所述多个字线包括在源极侧方向上邻近于所述第一字线的第二字线和在源极侧方向上邻近于所述第二字线的第三字线;
所述使用所述第二编程抑制方案对所述沟道的所述电压电位进行升压的步骤包含:
向所述第一字线施加所述编程电压,
向所述第二字线施加第一电压,所述第一电压大于零伏,
向所述第三字线施加零伏,
向所述多个字线中的每一剩余未选定字线施加通过电压。
22.根据权利要求17所述的非易失性存储器系统,其中:
所述第一非易失性存储元件群组和所述第二非易失性存储元件群组是非易失性
存储元件阵列的一部分;
所述阵列与主机系统通信;且
所述阵列可从所述主机系统移除。
23.根据权利要求17所述的非易失性存储器系统,其中:
所述第一非易失性存储元件群组和所述第二非易失性存储元件群组是多状态非易失性存储元件的群组。
24.根据权利要求17所述的非易失性存储器系统,其中:
所述第一非易失性存储元件群组是第一与非串;且
所述第二非易失性存储元件群组是第二与非串。
25.根据权利要求17所述的非易失性存储器系统,其中:
所述管理电路包括处理器、控制器和状态机中的至少一者。
CN2006800162993A 2005-05-12 2006-05-11 非易失性存储器中编程抑制方案的选择性应用方法和系统 Expired - Fee Related CN101194323B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US11/127,743 2005-05-12
US11/127,743 US7295478B2 (en) 2005-05-12 2005-05-12 Selective application of program inhibit schemes in non-volatile memory
PCT/US2006/018278 WO2006124525A1 (en) 2005-05-12 2006-05-11 Selective application of program inhibit schemes in non-volatile memory

Publications (2)

Publication Number Publication Date
CN101194323A CN101194323A (zh) 2008-06-04
CN101194323B true CN101194323B (zh) 2010-06-16

Family

ID=36950470

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2006800162993A Expired - Fee Related CN101194323B (zh) 2005-05-12 2006-05-11 非易失性存储器中编程抑制方案的选择性应用方法和系统

Country Status (9)

Country Link
US (2) US7295478B2 (zh)
EP (1) EP1880391B1 (zh)
JP (2) JP4762309B2 (zh)
KR (1) KR100952235B1 (zh)
CN (1) CN101194323B (zh)
AT (1) ATE437441T1 (zh)
DE (1) DE602006007981D1 (zh)
TW (1) TWI303826B (zh)
WO (1) WO2006124525A1 (zh)

Families Citing this family (79)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3935139B2 (ja) * 2002-11-29 2007-06-20 株式会社東芝 半導体記憶装置
US7466590B2 (en) * 2004-02-06 2008-12-16 Sandisk Corporation Self-boosting method for flash memory cells
US7161833B2 (en) 2004-02-06 2007-01-09 Sandisk Corporation Self-boosting system for flash memory cells
US7295478B2 (en) 2005-05-12 2007-11-13 Sandisk Corporation Selective application of program inhibit schemes in non-volatile memory
JP4828901B2 (ja) * 2005-09-22 2011-11-30 株式会社東芝 半導体集積回路装置
JP4989872B2 (ja) * 2005-10-13 2012-08-01 ルネサスエレクトロニクス株式会社 半導体記憶装置および演算処理装置
US7428165B2 (en) 2006-03-30 2008-09-23 Sandisk Corporation Self-boosting method with suppression of high lateral electric fields
WO2007117869A2 (en) * 2006-03-30 2007-10-18 Sandisk Corporation Self-boosting system with suppression of high lateral electric fields
US7511995B2 (en) 2006-03-30 2009-03-31 Sandisk Corporation Self-boosting system with suppression of high lateral electric fields
KR100766241B1 (ko) * 2006-05-10 2007-10-10 주식회사 하이닉스반도체 플래쉬 메모리 소자의 프로그램 방법
US7525841B2 (en) * 2006-06-14 2009-04-28 Micron Technology, Inc. Programming method for NAND flash
JP4997882B2 (ja) * 2006-09-05 2012-08-08 ソニー株式会社 不揮発性半導体記憶装置およびその書き込み方法
US7697338B2 (en) * 2006-11-16 2010-04-13 Sandisk Corporation Systems for controlled boosting in non-volatile memory soft programming
US7535763B2 (en) * 2006-11-16 2009-05-19 Sandisk Corporation Controlled boosting in non-volatile memory soft programming
KR101263823B1 (ko) 2007-04-19 2013-05-13 삼성전자주식회사 비휘발성 메모리 소자 및 그 동작 방법
US7460404B1 (en) * 2007-05-07 2008-12-02 Sandisk Corporation Boosting for non-volatile storage using channel isolation switching
US7463522B2 (en) * 2007-05-07 2008-12-09 Sandisk Corporation Non-volatile storage with boosting using channel isolation switching
US7577026B2 (en) * 2007-05-07 2009-08-18 Sandisk Corporation Source and drain side early boosting using local self boosting for non-volatile storage
KR101274205B1 (ko) * 2007-07-13 2013-06-14 삼성전자주식회사 비휘발성 메모리 소자의 동작 방법
US7701769B2 (en) * 2007-08-13 2010-04-20 Macronix International Co., Ltd. Method and apparatus for programming nonvolatile memory
KR20090035203A (ko) 2007-10-05 2009-04-09 삼성전자주식회사 비휘발성 메모리 장치 및 그 동작 방법
US7808819B2 (en) * 2008-04-29 2010-10-05 Sandisk Il Ltd. Method for adaptive setting of state voltage levels in non-volatile memory
US7808836B2 (en) * 2008-04-29 2010-10-05 Sandisk Il Ltd. Non-volatile memory with adaptive setting of state voltage levels
US7821839B2 (en) * 2008-06-27 2010-10-26 Sandisk Il Ltd. Gain control for read operations in flash memory
US8045384B2 (en) * 2009-06-22 2011-10-25 Sandisk Technologies Inc. Reduced programming pulse width for enhanced channel boosting in non-volatile storage
US7916533B2 (en) * 2009-06-24 2011-03-29 Sandisk Corporation Forecasting program disturb in memory by detecting natural threshold voltage distribution
US8054691B2 (en) 2009-06-26 2011-11-08 Sandisk Technologies Inc. Detecting the completion of programming for non-volatile storage
US8134871B2 (en) * 2009-08-05 2012-03-13 Sandisk Technologies Inc. Programming memory with reduced pass voltage disturb and floating gate-to-control gate leakage
US8358540B2 (en) 2010-01-13 2013-01-22 Micron Technology, Inc. Access line dependent biasing schemes
US8566764B2 (en) 2010-04-30 2013-10-22 International Business Machines Corporation Enhanced analysis of array-based netlists via phase abstraction
US8146034B2 (en) 2010-04-30 2012-03-27 International Business Machines Corporation Efficient Redundancy Identification, Redundancy Removal, and Sequential Equivalence Checking within Designs Including Memory Arrays.
US8181131B2 (en) 2010-04-30 2012-05-15 International Business Machines Corporation Enhanced analysis of array-based netlists via reparameterization
US8478574B2 (en) 2010-04-30 2013-07-02 International Business Machines Corporation Tracking array data contents across three-valued read and write operations
US8307313B2 (en) 2010-05-07 2012-11-06 International Business Machines Corporation Minimizing memory array representations for enhanced synthesis and verification
US8291359B2 (en) 2010-05-07 2012-10-16 International Business Machines Corporation Array concatenation in an integrated circuit design
US8336016B2 (en) 2010-05-07 2012-12-18 International Business Machines Corporation Eliminating, coalescing, or bypassing ports in memory array representations
US8570808B2 (en) 2010-08-09 2013-10-29 Samsung Electronics Co., Ltd. Nonvolatile memory device with 3D memory cell array
JP2012069186A (ja) * 2010-09-22 2012-04-05 Toshiba Corp 不揮発性半導体記憶装置
JP2012119013A (ja) 2010-11-29 2012-06-21 Toshiba Corp 不揮発性半導体記憶装置
US8526233B2 (en) 2011-05-23 2013-09-03 Sandisk Technologies Inc. Ramping pass voltage to enhance channel boost in memory device, with optional temperature compensation
BR102012011617A2 (pt) * 2012-02-15 2013-11-05 Mediatek Inc Métodos para otimizar desempenhos de memórias flash serial
US8902659B2 (en) 2012-03-26 2014-12-02 SanDisk Technologies, Inc. Shared-bit-line bit line setup scheme
US8638608B2 (en) 2012-03-26 2014-01-28 Sandisk Technologies Inc. Selected word line dependent select gate voltage during program
US8804425B2 (en) 2012-03-26 2014-08-12 Sandisk Technologies Inc. Selected word line dependent programming voltage
US8804430B2 (en) 2012-03-26 2014-08-12 Sandisk Technologies Inc. Selected word line dependent select gate diffusion region voltage during programming
US9165644B2 (en) 2012-05-11 2015-10-20 Axon Technologies Corporation Method of operating a resistive memory device with a ramp-up/ramp-down program/erase pulse
US8953362B2 (en) 2012-05-11 2015-02-10 Adesto Technologies Corporation Resistive devices and methods of operation thereof
US9082510B2 (en) * 2012-09-14 2015-07-14 Freescale Semiconductor, Inc. Non-volatile memory (NVM) with adaptive write operations
WO2014063135A2 (en) 2012-10-19 2014-04-24 1Co, Inc. Systems and methods for customizing adjustable intraocular lenses
US9001553B1 (en) 2012-11-06 2015-04-07 Adesto Technologies Corporation Resistive devices and methods of operation thereof
US20140198576A1 (en) * 2013-01-16 2014-07-17 Macronix International Co, Ltd. Programming technique for reducing program disturb in stacked memory structures
JP2014175022A (ja) * 2013-03-06 2014-09-22 Toshiba Corp 半導体記憶装置及びそのデータ書き込み方法
US8879331B2 (en) 2013-03-12 2014-11-04 Sandisk Technologies Inc. Shared bit line string architecture
JP6179206B2 (ja) * 2013-06-11 2017-08-16 株式会社リコー メモリ制御装置
US9082502B2 (en) 2013-10-10 2015-07-14 Sandisk Technologies Inc. Bit line and compare voltage modulation for sensing nonvolatile storage elements
US9396807B2 (en) * 2013-11-11 2016-07-19 Seagate Technology Llc Incremental programming pulse optimization to reduce write errors
US9620238B2 (en) 2014-01-20 2017-04-11 Sandisk Technologies Llc Methods and systems that selectively inhibit and enable programming of non-volatile storage elements
US9213491B2 (en) 2014-03-31 2015-12-15 Intel Corporation Disabling a command associated with a memory device
US9245642B1 (en) 2015-03-30 2016-01-26 Sandisk Technologies Inc. Temperature dependent voltage to unselected drain side select transistor during program of 3D NAND
US9466369B1 (en) * 2015-12-21 2016-10-11 Sandisk Technologies Llc Word line-dependent ramping of pass voltage and program voltage for three-dimensional memory
US10176874B2 (en) 2016-03-16 2019-01-08 Toshiba Memory Corporation Storage device and method of controlling the storage device
US9583198B1 (en) * 2016-04-22 2017-02-28 Sandisk Technologies Llc Word line-dependent and temperature-dependent pass voltage during programming
US10910079B2 (en) * 2016-05-09 2021-02-02 Intrinsic Id B.V. Programming device arranged to obtain and store a random bit string in a memory device
US9891859B1 (en) * 2016-08-09 2018-02-13 Apple Inc. Systems and methods for managing non-volatile memory based on temperature
US10381094B2 (en) 2016-10-11 2019-08-13 Macronix International Co., Ltd. 3D memory with staged-level multibit programming
US9881683B1 (en) 2016-12-13 2018-01-30 Cypress Semiconductor Corporation Suppression of program disturb with bit line and select gate voltage regulation
US10121552B1 (en) 2017-04-24 2018-11-06 Sandisk Technologies Llc Reducing charge loss in data memory cell adjacent to dummy memory cell
US10468111B1 (en) 2018-04-30 2019-11-05 Sandisk Technologies Llc Asymmetric voltage ramp rate control
KR20200061253A (ko) * 2018-11-23 2020-06-02 에스케이하이닉스 주식회사 메모리 장치 및 이의 동작 방법
US10546641B1 (en) * 2018-12-07 2020-01-28 Micron Technology, Inc. Memory devices with controlled wordline ramp rates, and associated systems and methods
US11631462B2 (en) 2020-02-10 2023-04-18 International Business Machines Corporation Temperature assisted programming of flash memory for neuromorphic computing
KR102690420B1 (ko) 2020-04-07 2024-08-01 에스케이하이닉스 주식회사 메모리 장치 및 그것의 동작 방법
TWI733460B (zh) * 2020-05-22 2021-07-11 旺宏電子股份有限公司 記憶體裝置的寫入方法及記憶體系統
KR20230009508A (ko) 2020-12-07 2023-01-17 양쯔 메모리 테크놀로지스 씨오., 엘티디. 비-휘발성 메모리 및 그 동작 방법
CN112435704B (zh) * 2020-12-07 2021-08-27 长江存储科技有限责任公司 非易失性存储器及其读取方法
US11636905B2 (en) * 2020-12-07 2023-04-25 Sandisk Technologies Llc Temperature compensation for unselected sub-block inhibit bias for mitigating erase disturb
US11961563B2 (en) 2022-05-26 2024-04-16 Sandisk Technologies Llc Balancing peak power with programming speed in non-volatile memory
US12046314B2 (en) 2022-08-29 2024-07-23 SanDisk Technologies, Inc. NAND memory with different pass voltage ramp rates for binary and multi-state memory
US20240071493A1 (en) * 2022-08-29 2024-02-29 Sandisk Technologies Llc Word line dependent pass voltage ramp rate to improve performance of nand memory

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1100553A (zh) * 1993-08-10 1995-03-22 株式会社日立制作所 半导体非易失性存储器件
CN1317801A (zh) * 2000-03-10 2001-10-17 三星电子株式会社 非易失性存储器中具有分离的偏压线的字线驱动器和方法

Family Cites Families (45)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4933904A (en) 1985-11-29 1990-06-12 General Electric Company Dense EPROM having serially coupled floating gate transistors
FR2640798B1 (fr) 1988-12-20 1993-01-08 Bull Cp8 Dispositif de traitement de donnees comportant une memoire non volatile electriquement effacable et reprogrammable
KR960000616B1 (ko) 1993-01-13 1996-01-10 삼성전자주식회사 불휘발성 반도체 메모리 장치
EP0661636B1 (en) 1993-12-29 1998-09-23 STMicroelectronics S.r.l. Integrated programming circuitry for an electrically programmable semiconductor memory device with redundancy
KR0145475B1 (ko) 1995-03-31 1998-08-17 김광호 낸드구조를 가지는 불휘발성 반도체 메모리의 프로그램장치 및 방법
KR0170296B1 (ko) 1995-09-19 1999-03-30 김광호 비휘발성 메모리소자
KR0172441B1 (ko) 1995-09-19 1999-03-30 김광호 불휘발성 반도체 메모리의 프로그램 방법
US5763912A (en) 1995-09-25 1998-06-09 Intel Corporation Depletion and enhancement MOSFETs with electrically trimmable threshold voltages
US5712815A (en) 1996-04-22 1998-01-27 Advanced Micro Devices, Inc. Multiple bits per-cell flash EEPROM capable of concurrently programming and verifying memory cells and reference cells
US5748538A (en) 1996-06-17 1998-05-05 Aplus Integrated Circuits, Inc. OR-plane memory cell array for flash memory with bit-based write capability, and methods for programming and erasing the memory cell array
US5912489A (en) 1996-06-18 1999-06-15 Advanced Micro Devices, Inc. Dual source side polysilicon select gate structure utilizing single tunnel oxide for NAND array flash memory
TW338165B (en) 1996-09-09 1998-08-11 Sony Co Ltd Semiconductor nand type flash memory with incremental step pulse programming
JPH10320988A (ja) 1997-05-23 1998-12-04 Sony Corp 半導体不揮発性記憶装置、そのデータプログラム方法、およびその製造方法
JP3951443B2 (ja) 1997-09-02 2007-08-01 ソニー株式会社 不揮発性半導体記憶装置及びその書き込み方法
KR100297602B1 (ko) 1997-12-31 2001-08-07 윤종용 비휘발성메모리장치의프로그램방법
US5991202A (en) 1998-09-24 1999-11-23 Advanced Micro Devices, Inc. Method for reducing program disturb during self-boosting in a NAND flash memory
US6058060A (en) 1998-12-31 2000-05-02 Invox Technology Multi-bit-per-cell and analog/multi-level non-volatile memories with improved resolution and signal-to noise ratio
US6282145B1 (en) 1999-01-14 2001-08-28 Silicon Storage Technology, Inc. Array architecture and operating methods for digital multilevel nonvolatile memory integrated circuit system
US6229733B1 (en) 1999-03-24 2001-05-08 Texas Instruments Incorporated Non-volatile memory cell for linear mos integrated circuits utilizing fused mosfet gate oxide
US6181599B1 (en) 1999-04-13 2001-01-30 Sandisk Corporation Method for applying variable row BIAS to reduce program disturb in a flash memory storage array
US6175519B1 (en) 1999-07-22 2001-01-16 Macronix International Co., Ltd. Virtual ground EPROM structure
KR100319559B1 (ko) 1999-11-01 2002-01-05 윤종용 문턱 전압 분포들 사이의 마진을 일정하게 유지할 수 있는멀티-스테이트 불휘발성 반도체 메모리 장치
US6269026B1 (en) 2000-02-29 2001-07-31 Advanced Micro Devices, Inc. Charge sharing to help boost the wordlines during APDE verify
KR100385226B1 (ko) 2000-11-22 2003-05-27 삼성전자주식회사 프로그램 디스터브를 방지할 수 있는 플래시 메모리 장치및 그것을 프로그램하는 방법
US6567314B1 (en) 2000-12-04 2003-05-20 Halo Lsi, Inc. Data programming implementation for high efficiency CHE injection
KR100385229B1 (ko) 2000-12-14 2003-05-27 삼성전자주식회사 스트링 선택 라인에 유도되는 노이즈 전압으로 인한프로그램 디스터브를 방지할 수 있는 불휘발성 반도체메모리 장치 및 그것의 프로그램 방법
US6512694B2 (en) 2001-03-16 2003-01-28 Simtek Corporation NAND stack EEPROM with random programming capability
DE60139670D1 (de) * 2001-04-10 2009-10-08 St Microelectronics Srl Verfahren zur Programmierung nichtflüchtiger Speicherzellen mit Programmier- und Prüfalgorithmus unter Verwendung treppenförmiger Spannungsimpulse mit variablem Stufenabstand
US6597609B2 (en) 2001-08-30 2003-07-22 Micron Technology, Inc. Non-volatile memory with test rows for disturb detection
KR100453854B1 (ko) * 2001-09-07 2004-10-20 삼성전자주식회사 향상된 프로그램 방지 특성을 갖는 불휘발성 반도체메모리 장치 및 그것의 프로그램 방법
US6661711B2 (en) 2002-02-06 2003-12-09 Sandisk Corporation Implementation of an inhibit during soft programming to tighten an erase voltage distribution
US6771536B2 (en) 2002-02-27 2004-08-03 Sandisk Corporation Operating techniques for reducing program and read disturbs of a non-volatile memory
KR100476888B1 (ko) * 2002-04-04 2005-03-17 삼성전자주식회사 온도보상기능을 가진 멀티비트 플래쉬메모리
US6639842B1 (en) 2002-05-15 2003-10-28 Silicon Storage Technology, Inc. Method and apparatus for programming non-volatile memory cells
US6859392B2 (en) 2002-08-26 2005-02-22 Micron Technology, Inc. Preconditioning global bitlines
US6798694B2 (en) 2002-08-29 2004-09-28 Micron Technology, Inc. Method for reducing drain disturb in programming
KR100502412B1 (ko) 2002-10-23 2005-07-19 삼성전자주식회사 불 휘발성 반도체 메모리 장치 및 그것의 프로그램 방법
JP3863485B2 (ja) * 2002-11-29 2006-12-27 株式会社東芝 不揮発性半導体記憶装置
US6859397B2 (en) 2003-03-05 2005-02-22 Sandisk Corporation Source side self boosting technique for non-volatile memory
US7259478B2 (en) * 2003-03-19 2007-08-21 Trigon Electronics, Inc. Backup power supply for telephone set
US6956770B2 (en) 2003-09-17 2005-10-18 Sandisk Corporation Non-volatile memory and method with bit line compensation dependent on neighboring operating modes
US7170793B2 (en) 2004-04-13 2007-01-30 Sandisk Corporation Programming inhibit for non-volatile memory
US7023733B2 (en) 2004-05-05 2006-04-04 Sandisk Corporation Boosting to control programming of non-volatile memory
JP2006065945A (ja) * 2004-08-26 2006-03-09 Renesas Technology Corp 不揮発性半導体記憶装置および半導体集積回路装置
US7295478B2 (en) 2005-05-12 2007-11-13 Sandisk Corporation Selective application of program inhibit schemes in non-volatile memory

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1100553A (zh) * 1993-08-10 1995-03-22 株式会社日立制作所 半导体非易失性存储器件
CN1317801A (zh) * 2000-03-10 2001-10-17 三星电子株式会社 非易失性存储器中具有分离的偏压线的字线驱动器和方法

Also Published As

Publication number Publication date
JP4762309B2 (ja) 2011-08-31
TWI303826B (en) 2008-12-01
EP1880391B1 (en) 2009-07-22
JP2011100540A (ja) 2011-05-19
WO2006124525A1 (en) 2006-11-23
ATE437441T1 (de) 2009-08-15
US20080019180A1 (en) 2008-01-24
KR100952235B1 (ko) 2010-04-09
US7447086B2 (en) 2008-11-04
CN101194323A (zh) 2008-06-04
DE602006007981D1 (de) 2009-09-03
US7295478B2 (en) 2007-11-13
EP1880391A1 (en) 2008-01-23
TW200703346A (en) 2007-01-16
JP2008541331A (ja) 2008-11-20
US20060279990A1 (en) 2006-12-14
JP5334954B2 (ja) 2013-11-06
KR20080025052A (ko) 2008-03-19

Similar Documents

Publication Publication Date Title
CN101194323B (zh) 非易失性存储器中编程抑制方案的选择性应用方法和系统
CN101006519B (zh) 非易失性存储器系统及其编程的方法
CN100568392C (zh) 用于非易失性存储器的自升压技术
CN102906820B (zh) 用同步耦合编程非易失性存储器
CN101371314B (zh) 减少非易失性存储装置的读取干扰
CN102549673B (zh) 用较小通道电压干扰和浮栅极到控制栅极泄漏对存储器编程
CN101057299B (zh) 对非易失性存储器的并行编程
CN101356587B (zh) 用于对具有减少的编程干扰的nand类型的非易失性存储器进行编程的以末为先模式
EP2368248B1 (en) Adaptive erase and soft programming for memory
CN101405814B (zh) 使用不同电压的用于非易失性存储装置的检验操作
CN100589202C (zh) 多级单元快闪存储器中较高级状态的较快编程
JP5470461B2 (ja) ビットラインをフロートさせる不揮発性メモリの中速及び全速プログラム
CN101627439B (zh) 通过移除对字线数据的预充电相依性而以减少的编程干扰对非易失性存储器进行编程
EP2446443B1 (en) Forecasting program disturb in memory by detecting natural threshold voltage distribution
EP2446441B1 (en) Reduced programming pulse width for enhanced channel boosting in non-volatile storage
CN101199024B (zh) 利用改变字线条件来补偿较慢擦除的存储器单元以擦除非易失性存储器
JP5367697B2 (ja) 不揮発性記憶装置における読み出し動作中の消費電力の低減
TWI569274B (zh) 堆疊式記憶體陣列裝置之感測操作
KR20110040780A (ko) 비휘발성 저장소에서 채널 부스팅을 증가시키기 위한 강화된 비트라인 프리챠지 방식
CN105190763A (zh) 在编程期间降低非易失性存储装置的nand串选择栅极电压
JP5174829B2 (ja) 隣接メモリセルの記憶状態を考慮した不揮発性メモリセルの読み出し
KR101554940B1 (ko) 제어 게이트 라인 아키텍쳐
CN101779250B (zh) 编程脉冲持续期的智能控制
CN101421794B (zh) 减少读取期间的编程干扰的影响

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: SANDISK TECHNOLOGY CO., LTD.

Free format text: FORMER OWNER: SANDISK CORP.

Effective date: 20120329

C41 Transfer of patent application or patent right or utility model
TR01 Transfer of patent right

Effective date of registration: 20120329

Address after: American Texas

Patentee after: Sandisk Corp.

Address before: American California

Patentee before: Sandisk Corp.

C56 Change in the name or address of the patentee

Owner name: SANDISK TECHNOLOGY CO., LTD.

Free format text: FORMER NAME: SANDISK TECHNOLOGIES, INC.

CP01 Change in the name or title of a patent holder

Address after: American Texas

Patentee after: Sandisk Corp.

Address before: American Texas

Patentee before: Sandisk Corp.

C56 Change in the name or address of the patentee
CP01 Change in the name or title of a patent holder

Address after: American Texas

Patentee after: DELPHI INT OPERATIONS LUX SRL

Address before: American Texas

Patentee before: Sandisk Corp.

CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20100616

Termination date: 20200511

CF01 Termination of patent right due to non-payment of annual fee