CN101133498A - 使用高介电常数电介质层的量子阱晶体管 - Google Patents

使用高介电常数电介质层的量子阱晶体管 Download PDF

Info

Publication number
CN101133498A
CN101133498A CNA2006800068402A CN200680006840A CN101133498A CN 101133498 A CN101133498 A CN 101133498A CN A2006800068402 A CNA2006800068402 A CN A2006800068402A CN 200680006840 A CN200680006840 A CN 200680006840A CN 101133498 A CN101133498 A CN 101133498A
Authority
CN
China
Prior art keywords
transistor
dielectric
gate electrode
barrier layer
layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2006800068402A
Other languages
English (en)
Other versions
CN101133498B (zh
Inventor
S·达塔
J·布拉斯克
J·卡瓦利洛斯
M·梅茨
M·多茨
R·曹
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Intel Corp
Original Assignee
Intel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Intel Corp filed Critical Intel Corp
Publication of CN101133498A publication Critical patent/CN101133498A/zh
Application granted granted Critical
Publication of CN101133498B publication Critical patent/CN101133498B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66848Unipolar field-effect transistors with a Schottky gate, i.e. MESFET
    • H01L29/66856Unipolar field-effect transistors with a Schottky gate, i.e. MESFET with an active layer made of a group 13/15 material
    • H01L29/66863Lateral single gate transistors
    • H01L29/66871Processes wherein the final gate is made after the formation of the source and drain regions in the active layer, e.g. dummy-gate processes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/778Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
    • H01L29/7782Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface with confinement of carriers by at least two heterojunctions, e.g. DHHEMT, quantum well HEMT, DHMODFET
    • H01L29/7783Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface with confinement of carriers by at least two heterojunctions, e.g. DHHEMT, quantum well HEMT, DHMODFET using III-V semiconductor material
    • H01L29/7784Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface with confinement of carriers by at least two heterojunctions, e.g. DHHEMT, quantum well HEMT, DHMODFET using III-V semiconductor material with delta or planar doped donor layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/47Schottky barrier electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66446Unipolar field-effect transistors with an active layer made of a group 13/15 material, e.g. group 13/15 velocity modulation transistor [VMT], group 13/15 negative resistance FET [NERFET]
    • H01L29/66462Unipolar field-effect transistors with an active layer made of a group 13/15 material, e.g. group 13/15 velocity modulation transistor [VMT], group 13/15 negative resistance FET [NERFET] with a heterojunction interface channel or gate, e.g. HFET, HIGFET, SISFET, HJFET, HEMT

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Junction Field-Effect Transistors (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

可以利用置换金属栅极法来形成量子阱晶体管或高电子迁移率晶体管。可以利用虚拟栅极来定义侧壁间隔物和源漏接触金属。可以移除虚拟栅极,并利用剩余结构作为掩模来蚀刻掺杂层以形成与所述开口自对准的源极和漏极。高介电常数材料可以涂覆所述开口的侧面,然后可以沉积金属栅极。结果,源极和漏极得以与金属栅极自对准。此外,金属栅极通过该高介电常数材料而与下面的阻挡层隔离。

Description

使用高介电常数电介质层的量子阱晶体管
技术领域
一般来说,本发明涉及量子阱晶体管的形成。
背景技术
量子阱是将粒子限制在一个维度内以迫使它们占用平面区域的势阱。将第一材料夹在两个能带隙大于第一材料的材料层之间可以形成量子阱。量子阱或高电子迁移率晶体管(HEMT)是利用两种具有不同能带隙的材料之间的结作为沟道的场效应晶体管。该结可以展现出非常低的电阻或非常高的电子迁移率。施加在栅极上的电压可以改变该结的电导率。
量子阱晶体管易于具有高栅极漏电和寄生串联电阻。具体来说,利用周期表中的III-V族元素的量子阱晶体管易于存在这些问题。这些材料的实例包括砷化铟镓/砷化铟铝和锑化铟/锑化铝铟。
在现有量子阱晶体管的技术水平下,可以在阻挡层上沉积直接肖特基金属栅极以形成易于具有高栅极漏电的肖特基结。也可以将源极和漏极区域图案化,并在将栅极图案化之前完成源极和漏极接触金属。栅极图案化是在工艺的最后一步完成的,这会导致非自对准的源漏区域。这些非自对准的源漏区域易于具有寄生串联电阻。具有寄生串联电阻的器件会展现出较差的性能。
因此,需要用更好的方法来制造量子阱晶体管。
附图说明
图1是本发明的一个实施例的放大横截面图;
图2是根据本发明的一个实施例的处于制造前期的如图1所示的实施例的放大横截面图;
图3是根据本发明的一个实施例的在随后处理之后的如图2所示的实施例的放大横截面图;
图4是根据本发明的一个实施例的在随后处理之后的对应于图3的放大横截面图;
图5是根据本发明的一个实施例的在随后处理之后的对应于图4的放大横截面图;
图6是根据本发明的一个实施例的在随后处理之后的对应于图5的放大横截面图;
图7是根据本发明的一个实施例的在随后处理之后的对应于图6的放大横截面图;
图8是根据本发明的另一个实施例的在随后处理之后的对应于图7的放大横截面图;
图9是根据本发明的耗尽型实施例的在随后处理之后的对应于图8的放大横截面图;以及
图10是根据本发明的增强型实施例的在随后处理之后的对应于图7的放大横截面图。
具体实施方式
参照图1和图10,耗尽型(图1)或增强型(图10)自对准源漏量子阱晶体管可以形成有高介电常数电介质层24和充当肖特基栅极金属的金属栅电极38。这里所用的“高介电常数”是指介电常数为10或更大的电介质。
在硅衬底10上方的可以是调节层12。在一个实施例中,调节层12可以是具有15%铝的AlInSb。在硅衬底10上方,也可以在层12下方包含锗层(未示出)。调节层12用于调节晶格失配问题且用于将错位或缺陷限制在那个层12。
根据本发明的一个实施例,可以在调节层12上方形成下阻挡层14。作为两个实例,下阻挡层14可以由例如锑化铝铟或砷化铟铝形成。下阻挡层14可以由能带隙高于上面的量子阱16的材料形成。
在下阻挡层14上方形成未掺杂量子阱16。在一个实施例中,作为两个实例,未掺杂量子阱16可以由锑化铟或砷化铟镓形成。
接着,可以形成上阻挡层20。上阻挡层20可以由与下阻挡层14相同或不同的材料形成。上阻挡层20可以包括δ掺杂施主层18。作为两个实例,δ掺杂可以使用硅或碲来完成。掺杂施主层18将载流子供应给量子阱16以用于传输。掺杂施主层18是通过允许Te或Si掺杂剂以受控方式从固体源流入到MBE(分子束外延)腔室中而形成的。
因此,将量子阱16夹在上阻挡层20和下阻挡层14之间。上阻挡层20可以是电子供应层,其厚度将与形成栅电极38的肖特基金属层的功函数一起决定晶体管的阈电压。
金属栅电极38可以形成在高介电常数电介质材料26上。材料26在三个面上托住金属栅电极38。而高介电常数层26又可以由自对准的源漏接触金属22和间隔物层28托住。
如图2所示,如图1所示的耗尽型晶体管和图10的增强型晶体管的制造可以通过形成一直到并且包括n+掺杂层30的结构而开始。层30可以包括用Te和Si杂质掺杂的锑化铟或砷化铟镓。层30可以经重掺杂以便稍后形成成品晶体管中的源漏区域。
作为两个实例,多层外延衬底10可以利用分子束外延法或金属有机化学气相沉积法来生长。
参照图3,根据本发明的一个实施例,可以在n+掺杂层30上形成虚拟栅极32。它可以在图案化和蚀刻掉氮化物、碳化物或氧化物薄膜(未示出)后形成。有利地,这些薄膜可以通过低温沉积来形成,以便保持外延层结构的完整性。虚拟栅极32可以由例如氮化硅或金属形成。虚拟栅极32可以通过利用光刻和蚀刻(在氮化硅虚拟栅极32的情况下)或利用蒸镀和剥离(在金属栅极32的情况下,如铝金属栅极)进行图案化来形成。
接下来参照图4,可以形成用于托住虚拟栅极32的低温氧化硅、氮化硅或碳化硅间隔物28。间隔物28可以通过利用低温沉积技术、接着进行各向异性蚀刻来形成。
接下来转到图5,可以通过以下方法形成自对准源漏接触金属22:首先进行电子束蒸镀或反应性溅镀,也可在此之后进行化学机械平坦化处理,以便制作自对准接触物,这些自对准接触物还要在层30中形成源漏区域。源漏接触金属22可以由例如钛或金形成。
接着,如图6所示,可以利用湿式蚀刻来选择性地蚀刻掉虚拟栅极32。结果,形成开口34。金属虚拟栅极移除过程可以包括例如利用磷酸蚀刻的湿式蚀刻。对于氮化物虚拟栅极,可以使用盐酸。对于二氧化硅虚拟栅极,可以利用氢氟酸蚀刻。湿式蚀刻法对于n+掺杂层30具有选择性。
接着,如图7所示,对于耗尽型器件,可以选择性地蚀刻掉n+掺杂层30以便形成具有翼部36和基部34的倒T形开口。可以利用干式或湿式蚀刻来形成翼部36。例如,利用诸如柠檬酸加过氧化物的湿式蚀刻法来选择性地移除n+掺杂层30。
在原子层沉积高介电常数材料26之后,可以电子束蒸镀或溅镀金属栅电极38。举几个实例,栅电极38可以是例如铂、钨、钯或钼。作为两个实例,高介电常数电介质26可以是例如二氧化铪或二氧化锆。低温沉积法可以与有机前驱物(如用于二氧化铪沉积的醇盐前驱物)一起使用。
接着,可以使如图8所示的结构进行金属栅电极38和高介电常数电介质26的化学机械抛光,以便获得如图9所示的耗尽型结构。
就在蚀刻掉n+掺杂层30以便形成如图7所示的包括翼部36和基部34的开口34之后,可以通过电子供应阻挡层20来完成进一步的凹进蚀刻,该蚀刻正好在δ掺杂层18上方停止以便制造如图10所示的增强型器件。时间驱动蚀刻(未在图7中示出)可以在间隔物28下方部分地凹进图7中的电子供应阻挡层20中,以便增加晶体管的阈电压并形成增强型器件。
器件层结构幸免于高介电常数沉积工艺。在这之后可以进行肖特基栅电极38的溅镀沉积或电子束沉积。可以选择栅电极38的功函数以使其尽可能高,以便制作增强型器件。
本发明的一些实施例可以通过在电极38的肖特基栅极金属和半导体阻挡层20之间并入高介电常数电介质20来实现较低栅极漏电。在一些实施例中,较低寄生串联电阻可以由与栅极自对准的重掺杂源漏区域产生。在一些实施例中,通过将电子供应阻挡层20凹进蚀刻至所需厚度来形成增强型量子阱场效应晶体管。
尽管关于有限数量的实施例描述了本发明,但本领域的技术人员将由此明白众多修改和变型。希望所附权利要求覆盖所有那些落在本发明的真实精神和范围内的修改和变型。

Claims (46)

1.一种方法,包括:
在量子阱晶体管中形成自对准源漏极。
2.如权利要求1所述的方法,包括:从掺杂层形成自对准源漏极;在所述掺杂层中形成开口;以及在所述掺杂层中沉积栅电极。
3.如权利要求2所述的方法,包括:沉积金属栅电极。
4.如权利要求3所述的方法,包括:利用所述掺杂层上方的虚拟栅极;随后移除所述虚拟栅极。
5.如权利要求4所述的方法,包括:利用所述虚拟栅极来定义侧壁间隔物。
6.如权利要求5所述的方法,包括:利用所述侧壁间隔物来定义自对准源漏接触物。
7.如权利要求6所述的方法,包括:在定义所述间隔物和所述接触物之后移除所述虚拟栅极。
8.如权利要求7所述的方法,包括:利用所述接触物和所述间隔物作为掩模来蚀刻所述掺杂层并定义源漏极。
9.如权利要求8所述的方法,包括:蚀刻所述掺杂层以便底切所述间隔物。
10.如权利要求9所述的方法,包括:在所述开口中沉积介电常数大于10的层。
11.如权利要求10所述的方法,包括:在所述电介质上方形成金属栅电极。
12.如权利要求11所述的方法,包括:在所述栅极电介质下方形成阻挡层。
13.如权利要求12所述的方法,包括:通过所述电介质将所述金属栅电极与所述阻挡层分离。
14.如权利要求1所述的方法,包括:通过蚀刻穿过所述掺杂层来形成耗尽型晶体管。
15.如权利要求13所述的方法,包括:通过在上阻挡层上方形成所述掺杂层并蚀刻进所述上阻挡层中以使得所述栅极电介质延伸穿过所述掺杂层并进入所述上阻挡层来形成增强型晶体管。
16.如权利要求9所述的方法,包括:控制蚀刻深度以确定形成增强型还是耗尽型器件。
17.如权利要求16所述的方法,包括:蚀刻穿过所述掺杂层并进入下面的阻挡层中以形成增强型器件。
18.一种方法,包括:
形成具有阻挡层和肖特基栅极金属以及位于所述栅极金属和所述阻挡层之间的电介质的量子阱晶体管,所述电介质的介电常数大于10。
19.如权利要求18所述的方法,包括:在所述量子阱晶体管中形成自对准源漏极。
20.如权利要求19所述的方法,包括:从掺杂层形成自对准源漏极;在所述掺杂层中形成开口;以及在所述掺杂层中沉积栅电极。
21.如权利要求20所述的方法,包括:沉积金属栅电极。
22.如权利要求21所述的方法,包括:利用所述掺杂层上的虚拟栅极;随后移除所述虚拟栅极。
23.如权利要求22所述的方法,包括:利用所述虚拟栅极来定义侧壁间隔物。
24.如权利要求23所述的方法,包括:利用所述侧壁间隔物来定义自对准源漏接触物。
25.如权利要求24所述的方法,包括:在定义所述间隔物和所述接触物之后移除所述虚拟栅极。
26.如权利要求25所述的方法,包括:利用所述接触物和所述间隔物作为掩模来蚀刻所述掺杂层并定义源漏极。
27.如权利要求26所述的方法,包括:蚀刻所述掺杂层以便底切所述间隔物。
28.如权利要求27所述的方法,包括:在所述开口中沉积介电常数大于10的电介质。
29.如权利要求28所述的方法,包括:在所述电介质上方形成金属栅电极。
30.如权利要求29所述的方法,包括:在所述电介质下方形成所述阻挡层。
31.如权利要求30所述的方法,包括:通过所述电介质将所述金属栅电极与所述阻挡层分离。
32.如权利要求20所述的方法,包括:通过蚀刻穿过所述掺杂层来形成耗尽型晶体管。
33.如权利要求28所述的方法,包括:通过在所述阻挡层上方形成所述掺杂层并蚀刻进所述阻挡层中以使得所述电介质延伸穿过所述掺杂层并进入所述阻挡层中来形成增强型晶体管。
34.如权利要求27所述的方法,包括:控制蚀刻深度以确定形成增强型还是耗尽型器件。
35.如权利要求34所述的方法,包括:蚀刻穿过所述掺杂层并进入下面的阻挡层中以形成增强型器件。
36.一种量子阱晶体管,包括:
第一和第二阻挡层;
位于所述阻挡层之间的量子阱层;
栅电极;以及
与所述栅电极自对准的源漏极。
37.如权利要求36所述的晶体管,包括:位于所述栅电极上的侧壁间隔物。
38.如权利要求37所述的晶体管,其特征在于,所述栅电极是金属栅电极。
39.如权利要求38所述的晶体管,包括:所述源极和漏极的接触金属。
40.如权利要求36所述的晶体管,包括:位于所述栅电极和所述第一阻挡层之间的电介质,所述电介质的介电常数大于10。
41.如权利要求40所述的晶体管,其特征在于,所述电介质是U形。
42.一种量子阱晶体管,包括:
第一和第二阻挡层;
位于所述阻挡层之间的量子阱层;
金属栅电极;以及
位于所述栅电极和所述第一阻挡层之间的电介质,所述电介质的介电常数大于10。
43.如权利要求42所述的晶体管,包括自对准源漏极。
44.如权利要求42所述的晶体管,包括位于所述栅电极上的侧壁间隔物。
45.如权利要求42所述的晶体管,包括所述源极和漏极的接触金属。
46.如权利要求42所述的晶体管,其特征在于,所述电介质是U形。
CN2006800068402A 2005-01-03 2006-01-03 使用高介电常数电介质层的量子阱晶体管 Expired - Fee Related CN101133498B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US11/028,378 US20060148182A1 (en) 2005-01-03 2005-01-03 Quantum well transistor using high dielectric constant dielectric layer
US11/028,378 2005-01-03
PCT/US2006/000138 WO2006074197A1 (en) 2005-01-03 2006-01-03 Quantum well transistor using high dielectric constant dielectric layer

Publications (2)

Publication Number Publication Date
CN101133498A true CN101133498A (zh) 2008-02-27
CN101133498B CN101133498B (zh) 2013-03-27

Family

ID=36204261

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2006800068402A Expired - Fee Related CN101133498B (zh) 2005-01-03 2006-01-03 使用高介电常数电介质层的量子阱晶体管

Country Status (7)

Country Link
US (1) US20060148182A1 (zh)
KR (1) KR100948211B1 (zh)
CN (1) CN101133498B (zh)
DE (1) DE112006000133T5 (zh)
GB (1) GB2438331B (zh)
TW (1) TWI310990B (zh)
WO (1) WO2006074197A1 (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102254824A (zh) * 2010-05-20 2011-11-23 中国科学院微电子研究所 半导体器件及其形成方法
CN102668089A (zh) * 2009-12-23 2012-09-12 英特尔公司 用于形成与量子阱晶体管的接触的技术
CN103855001A (zh) * 2012-12-04 2014-06-11 中芯国际集成电路制造(上海)有限公司 晶体管及其制造方法
CN103165429B (zh) * 2011-12-15 2015-11-25 中芯国际集成电路制造(上海)有限公司 金属栅极形成方法
CN108292687A (zh) * 2015-12-24 2018-07-17 英特尔公司 用于ge nmos的低肖特基势垒触点结构

Families Citing this family (39)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060086977A1 (en) 2004-10-25 2006-04-27 Uday Shah Nonplanar device with thinned lower body portion and method of fabrication
US7518196B2 (en) 2005-02-23 2009-04-14 Intel Corporation Field effect transistor with narrow bandgap source and drain regions and method of fabrication
US7547637B2 (en) 2005-06-21 2009-06-16 Intel Corporation Methods for patterning a semiconductor film
TWI401803B (zh) * 2005-06-30 2013-07-11 Semiconductor Energy Lab 微結構、微機械、有機電晶體、電氣設備、及其製造方法
US20070090416A1 (en) 2005-09-28 2007-04-26 Doyle Brian S CMOS devices with a single work function gate electrode and method of fabrication
US20070093055A1 (en) * 2005-10-24 2007-04-26 Pei-Yu Chou High-aspect ratio contact hole and method of making the same
US7485503B2 (en) * 2005-11-30 2009-02-03 Intel Corporation Dielectric interface for group III-V semiconductor device
US8183556B2 (en) 2005-12-15 2012-05-22 Intel Corporation Extreme high mobility CMOS logic
US8143646B2 (en) 2006-08-02 2012-03-27 Intel Corporation Stacking fault and twin blocking barrier for integrating III-V on Si
US20080142786A1 (en) * 2006-12-13 2008-06-19 Suman Datta Insulated gate for group iii-v devices
US7601980B2 (en) * 2006-12-29 2009-10-13 Intel Corporation Dopant confinement in the delta doped layer using a dopant segregation barrier in quantum well structures
US9076852B2 (en) * 2007-01-19 2015-07-07 International Rectifier Corporation III nitride power device with reduced QGD
US7928426B2 (en) 2007-03-27 2011-04-19 Intel Corporation Forming a non-planar transistor having a quantum well channel
US7435987B1 (en) * 2007-03-27 2008-10-14 Intel Corporation Forming a type I heterostructure in a group IV semiconductor
US7713803B2 (en) * 2007-03-29 2010-05-11 Intel Corporation Mechanism for forming a remote delta doping layer of a quantum well structure
US7791063B2 (en) * 2007-08-30 2010-09-07 Intel Corporation High hole mobility p-channel Ge transistor structure on Si substrate
US20100006895A1 (en) * 2008-01-10 2010-01-14 Jianjun Cao Iii-nitride semiconductor device
US8362566B2 (en) 2008-06-23 2013-01-29 Intel Corporation Stress in trigate devices using complimentary gate fill materials
US8115235B2 (en) * 2009-02-20 2012-02-14 Intel Corporation Modulation-doped halo in quantum well field-effect transistors, apparatus made therewith, and methods of using same
CN101853882B (zh) 2009-04-01 2016-03-23 台湾积体电路制造股份有限公司 具有改进的开关电流比的高迁移率多面栅晶体管
US8816391B2 (en) * 2009-04-01 2014-08-26 Taiwan Semiconductor Manufacturing Company, Ltd. Source/drain engineering of devices with high-mobility channels
US8455860B2 (en) * 2009-04-30 2013-06-04 Taiwan Semiconductor Manufacturing Company, Ltd. Reducing source/drain resistance of III-V based transistors
US9768305B2 (en) 2009-05-29 2017-09-19 Taiwan Semiconductor Manufacturing Company, Ltd. Gradient ternary or quaternary multiple-gate transistor
US8617976B2 (en) * 2009-06-01 2013-12-31 Taiwan Semiconductor Manufacturing Company, Ltd. Source/drain re-growth for manufacturing III-V based transistors
US8283653B2 (en) 2009-12-23 2012-10-09 Intel Corporation Non-planar germanium quantum well devices
US8193523B2 (en) 2009-12-30 2012-06-05 Intel Corporation Germanium-based quantum well devices
US8455929B2 (en) 2010-06-30 2013-06-04 Taiwan Semiconductor Manufacturing Company, Ltd. Formation of III-V based devices on semiconductor substrates
US8084311B1 (en) 2010-11-17 2011-12-27 International Business Machines Corporation Method of forming replacement metal gate with borderless contact and structure thereof
JP2013138201A (ja) 2011-12-23 2013-07-11 Imec 置換ゲートプロセスに従って電界効果半導体デバイスを製造する方法
EP2696369B1 (en) 2012-08-10 2021-01-13 IMEC vzw Methods for manufacturing a field-effect semiconductor device
US8912059B2 (en) 2012-09-20 2014-12-16 International Business Machines Corporation Middle of-line borderless contact structure and method of forming
US9583574B2 (en) * 2012-09-28 2017-02-28 Intel Corporation Epitaxial buffer layers for group III-N transistors on silicon substrates
US8835237B2 (en) 2012-11-07 2014-09-16 International Business Machines Corporation Robust replacement gate integration
US9373706B2 (en) 2014-01-24 2016-06-21 Samsung Electronics Co., Ltd. Methods of forming semiconductor devices, including forming a semiconductor material on a fin, and related semiconductor devices
WO2017099707A1 (en) * 2015-12-07 2017-06-15 Intel Corporation Self-aligned transistor structures enabling ultra-short channel lengths
TWI681561B (zh) * 2017-05-23 2020-01-01 財團法人工業技術研究院 氮化鎵電晶體元件之結構及其製造方法
US11004958B2 (en) 2018-10-31 2021-05-11 Taiwan Semiconductor Manufacturing Co., Ltd. Method of manufacturing a semiconductor device and a semiconductor device
TWI685968B (zh) 2018-11-23 2020-02-21 財團法人工業技術研究院 增強型氮化鎵電晶體元件及其製造方法
US11127820B2 (en) * 2019-09-20 2021-09-21 Microsoft Technology Licensing, Llc Quantum well field-effect transistor and method for manufacturing the same

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02202029A (ja) * 1989-01-31 1990-08-10 Sony Corp 化合物半導体装置
JPH0521468A (ja) * 1991-07-17 1993-01-29 Sumitomo Electric Ind Ltd 電界効果トランジスタの製造方法
US5489539A (en) * 1994-01-10 1996-02-06 Hughes Aircraft Company Method of making quantum well structure with self-aligned gate
US5929467A (en) * 1996-12-04 1999-07-27 Sony Corporation Field effect transistor with nitride compound
US6144048A (en) * 1998-01-13 2000-11-07 Nippon Telegraph And Telephone Corporation Heterojunction field effect transistor and method of fabricating the same
US6278165B1 (en) * 1998-06-29 2001-08-21 Kabushiki Kaisha Toshiba MIS transistor having a large driving current and method for producing the same
US6232159B1 (en) * 1998-07-22 2001-05-15 Matsushita Electric Industrial Co., Ltd. Method for fabricating compound semiconductor device
JP2000349280A (ja) * 1999-06-03 2000-12-15 Nec Corp 半導体装置及びその製造方法並びに半導体基板構造
JP3762588B2 (ja) * 1999-10-05 2006-04-05 富士通株式会社 半導体装置の製造方法
JP3371871B2 (ja) * 1999-11-16 2003-01-27 日本電気株式会社 半導体装置の製造方法
US6498360B1 (en) * 2000-02-29 2002-12-24 University Of Connecticut Coupled-well structure for transport channel in field effect transistors
KR100350056B1 (ko) * 2000-03-09 2002-08-24 삼성전자 주식회사 다마신 게이트 공정에서 자기정렬콘택패드 형성 방법
GB2362506A (en) * 2000-05-19 2001-11-21 Secr Defence Field effect transistor with an InSb quantum well and minority carrier extraction
KR100379619B1 (ko) * 2000-10-13 2003-04-10 광주과학기술원 단일집적 e/d 모드 hemt 및 그 제조방법
US6849882B2 (en) * 2001-05-11 2005-02-01 Cree Inc. Group-III nitride based high electron mobility transistor (HEMT) with barrier/spacer layer
US6900467B2 (en) * 2001-05-21 2005-05-31 Stanley Electric Co., Ltd. Semiconductor light emitting device having quantum well layer sandwiched between carrier confinement layers
WO2004019415A1 (en) * 2002-08-26 2004-03-04 University Of Florida GaN-TYPE ENHANCEMENT MOSFET USING HETERO STRUCTURE
US6949761B2 (en) * 2003-10-14 2005-09-27 International Business Machines Corporation Structure for and method of fabricating a high-mobility field-effect transistor

Cited By (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9704981B2 (en) 2009-12-23 2017-07-11 Intel Corporation Techniques for forming contacts to quantum well transistors
CN102668089A (zh) * 2009-12-23 2012-09-12 英特尔公司 用于形成与量子阱晶体管的接触的技术
US8809836B2 (en) 2009-12-23 2014-08-19 Intel Corporation Techniques for forming contacts to quantum well transistors
CN102668089B (zh) * 2009-12-23 2016-04-20 英特尔公司 用于形成与量子阱晶体管的接触的技术
US9356099B2 (en) 2009-12-23 2016-05-31 Intel Corporation Techniques for forming contacts to quantum well transistors
CN105762146A (zh) * 2009-12-23 2016-07-13 英特尔公司 用于形成与量子阱晶体管的接触的技术
US10177249B2 (en) 2009-12-23 2019-01-08 Intel Corporation Techniques for forming contacts to quantum well transistors
CN105762146B (zh) * 2009-12-23 2019-07-05 英特尔公司 用于形成与量子阱晶体管的接触的技术
CN102254824B (zh) * 2010-05-20 2013-10-02 中国科学院微电子研究所 半导体器件及其形成方法
CN102254824A (zh) * 2010-05-20 2011-11-23 中国科学院微电子研究所 半导体器件及其形成方法
CN103165429B (zh) * 2011-12-15 2015-11-25 中芯国际集成电路制造(上海)有限公司 金属栅极形成方法
CN103855001A (zh) * 2012-12-04 2014-06-11 中芯国际集成电路制造(上海)有限公司 晶体管及其制造方法
CN108292687A (zh) * 2015-12-24 2018-07-17 英特尔公司 用于ge nmos的低肖特基势垒触点结构

Also Published As

Publication number Publication date
GB2438331B (en) 2010-10-13
KR20070088817A (ko) 2007-08-29
GB2438331A (en) 2007-11-21
WO2006074197A1 (en) 2006-07-13
TWI310990B (en) 2009-06-11
GB0714638D0 (en) 2007-09-05
US20060148182A1 (en) 2006-07-06
CN101133498B (zh) 2013-03-27
KR100948211B1 (ko) 2010-03-18
DE112006000133T5 (de) 2008-04-30
TW200636998A (en) 2006-10-16

Similar Documents

Publication Publication Date Title
CN101133498B (zh) 使用高介电常数电介质层的量子阱晶体管
US10103264B2 (en) Channel strain control for nonplanar compound semiconductor devices
US9570356B1 (en) Multiple gate length vertical field-effect-transistors
US8796744B1 (en) Semiconductor device
US10164092B2 (en) Tapered vertical FET having III-V channel
US20090001415A1 (en) Multi-gate transistor with strained body
US20070123003A1 (en) Dielectric interface for group III-V semiconductor device
US8530932B2 (en) Replacement spacer for tunnel FETS
CN102074461A (zh) 半导体装置及其制造方法
JP2010278435A (ja) 傾斜三元または四元マルチゲートトランジスタ
CN103270599A (zh) 具有高浓度硼掺杂锗的晶体管
CN104900521A (zh) 鳍式场效应晶体管及其形成方法
CN102569399A (zh) 源漏自对准的mos器件及其制作方法
CN103066122B (zh) Mosfet及其制造方法
US10608114B2 (en) Vertical nano-wire complimentary metal-oxide-semiconductor transistor with cylindrical III-V compound and germanium channel
US9818844B2 (en) High-voltage junctionless device with drift region and the method for making the same
US8558242B2 (en) Vertical GaN-based metal insulator semiconductor FET
US11855141B2 (en) Local epitaxy nanofilms for nanowire stack GAA device
CN104217948B (zh) 半导体制造方法
US8729639B2 (en) Semiconductor device and method for producing the same
CN103377931B (zh) 半导体结构及其制造方法
US11575000B2 (en) Super-junction based vertical gallium nitride JFET power devices
US20230155009A1 (en) Tunnel field effect transistor devices
TW201717323A (zh) 高壓無接面場效應元件及其形成方法
TW201721753A (zh) 具有漂移區和漸變通道的高壓無接面場效應元件及其形成方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20130327

Termination date: 20190103

CF01 Termination of patent right due to non-payment of annual fee