BRPI0006898B1 - aparelho e processo para gerar códigos primário e secundário de embaralhamento de sinais em sistema de comunicação móvel umts - Google Patents

aparelho e processo para gerar códigos primário e secundário de embaralhamento de sinais em sistema de comunicação móvel umts Download PDF

Info

Publication number
BRPI0006898B1
BRPI0006898B1 BRPI0006898A BR0006898A BRPI0006898B1 BR PI0006898 B1 BRPI0006898 B1 BR PI0006898B1 BR PI0006898 A BRPI0006898 A BR PI0006898A BR 0006898 A BR0006898 A BR 0006898A BR PI0006898 B1 BRPI0006898 B1 BR PI0006898B1
Authority
BR
Brazil
Prior art keywords
sequence
signal scrambling
register memory
scrambling code
code
Prior art date
Application number
BRPI0006898A
Other languages
English (en)
Other versions
BR0006898A (pt
Inventor
Hee-Won Kang
Jae-Yoel Kim
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=19599971&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=BRPI0006898(B1) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of BR0006898A publication Critical patent/BR0006898A/pt
Publication of BRPI0006898B1 publication Critical patent/BRPI0006898B1/pt

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J13/00Code division multiplex systems
    • H04J13/0007Code type
    • H04J13/0022PN, e.g. Kronecker
    • H04J13/0025M-sequences
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/84Generating pulses having a predetermined statistical distribution of a parameter, e.g. random pulse generators
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J13/00Code division multiplex systems
    • H04J13/0007Code type
    • H04J13/0022PN, e.g. Kronecker
    • H04J13/0029Gold
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J13/00Code division multiplex systems
    • H04J13/10Code generation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J13/00Code division multiplex systems
    • H04J13/10Code generation
    • H04J13/102Combining codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J13/00Code division multiplex systems
    • H04J13/10Code generation
    • H04J13/102Combining codes
    • H04J13/107Combining codes by concatenation

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Error Detection And Correction (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Developing Agents For Electrophotography (AREA)
  • Surface Acoustic Wave Elements And Circuit Networks Thereof (AREA)
  • Absorbent Articles And Supports Therefor (AREA)

Abstract

"aparelho e processo para gerar código de cruzamento de sinais em sistema de comunicação móvel umts". um aparelho gerador de código de cruzamento de sinais de um transmissor de conexão descendente em um sistema de comunicação móvel umts que emprega um código primário de cruzamento de sinais para a separação de estações base e uma multiplicidade de códigos secundários de cruzamento de sinais para a separação de canais. o aparelho inclui um gerador de primeira seqüência m para gerar uma primeira seqüência m e um gerador de segunda seqüência m para gerar uma segunda seqüência m. um primeiro somador acrescenta a primeira e a segunda seqüências m para gerar o código primário de cruzamento de sinais. cada uma da multiplicidade de primeiras seções de mascaramento desloca a primeira seqüência m e cada uma da multiplicidade de segundas seções de mascaramento correspondentes às primeiras seções de mascaramento respectivas desloca a segunda seqüência m. cada um da multiplicidade de segundos somadores soma uma das primeiras seqüências m deslocadas com a segunda seqüência m correspondente à primeira seqüência m. a saída dos segundos somadores gera, deste modo, a multiplicidade de códigos secundários de cruzamento de sinais.

Description

APARELHO E RR0C2SSO PARA GERI® CÓDIGOS PRIMÁRIO E SECUNDÁRIO DE EMBARALHAMENTO DE SINAIS EM SISTEMA DE COMUNICAÇÃO
MÓVEL UMTS
FUNDAMENTOS DÃ INVENÇÃO 1, Campo da Invenção h presente invenção se refere em linhas gerais a um aparelho e a um processo para a geração de códigos de embaralhamento de sinais em. um sistema de comunicação móvel e mais específícamente, a um aparelho e processo para a geração de um código múltiplo de embaralhamento de sinais usando códigos de mascaramento. 2, Descrição da Técnica Correlata Um sistema de comunicação móvel de acesso múltiplo por divisão de códigos (doravante denominado "sistema CDMA") usa código-s de embaralhamento de sinais com o fim de separar estações base, 0' sistema europeu W-CDMA, CJMTS (Sistema de Telecomunicação Móvel Universal} gera uma multiplicidade de códigos de embaralhamento de sinais classificados em um grupo de códigos de embaralhamento de sinais múltiplos de um comprimento predeterminado. Como um processo para se aumentar a capacidade além de se separar as estações base, o que é o objetivo do uso dos códigos de embaralhamento de sinais no sistema CDMA, são usados códigos ortogonais para uma multiplicidade de grupos de códigos de embaralhamento de sinais para separar canais. Isto é, quando todos os códigos ortogonais para a separação· de canais se encontram totalmente usados para um grupo de código de embaralhamento de sinais, o sistema de comunicação móvel pode utilizar um segundo grupo de códigos de embaralhamento de sinais para aumentar o número de conexões de comunicação disponíveis. O sistema de comunicação móvel UHTS emprega uma sequência ouro com um comprimento de 2lS-l como códigos de embaralhamento de sinais, a fim de se ter uma multiplicidade de códigos de embaralhamento de sinais (um código primário de embaralhamento de sinais e uma multiplicidade de códigos secundários de embaralhamento de sinais em uma estação base) constituído por uma multiplicidade de grupos de códigos de embaralhamento de sinais, A sequência ouro com um comprimento de 2ls-i incluí um grupo de 2W-1 códigos ouro distintos . As sequências ouro do mesmo grupo têm uma boa característica de correlação entre si. Neste caso a sequência ouro com um comprimento de 21β-1 ê dividida em 38 400 chi ps e usada repetidamente para a embaralhamento de sinais, Cada estação base nos sistemas de comunicação móvel UMTS tem um código de embaralhamento de sinais especifico denominado "código de embaralhamento de sinais primário” que é usado para permitir que terminais façam uma diferenciação entre cada estação base e outras estações base no sistema. Além, disso, cada código de embaralhamento de sinais especifico usado para o espalhamento {embaralhamento) de sinais de canal descendentes de cada estação base é denominado "código de embaralhamento de sinais primário" e um do grupo de códigos de embaralhamento de sinais usados para espalhamento os canais de dados descendentes, no caso em que não estão disponíveis códigos ortogonais que empregam o código de embaralhamento de sinais primário, é denominado "código de embaralhamento de sinais secundário”. A estação base emprega os seus códigos de embaralhamento de sinais primários específicos para o espalhamento {embaralhamento) de sinais de canal de controle comum transmitidos a todas as estações móveis cora código ortogonal correspondente, para o espalhamento {embaralhamento) de sinais de canal de dados transmitidos a estações móveis que se encontram naquele momento se comunicando com códigos ortogonais correspondentes que são atribuídos a cada um dos sinais de canal de dados para separar canais descendentes, h estação base tem seus códigos de embaralhamento· de sinais primários específicos a fira de que uma estação móvel discrimine a estação base das adjacentes. Mais exatamente, o número dos códigos de embaralhamento de sinais primários usados deve ser suficientemente grande, da ordem de 512, por exemplo, para que a estação móvel não detecte concomitantemente sinais de estações base que compartilham os mesmos códigos de embaralhamento de sinais primários. Deste rao-do, as estações base individuais adjacentes empregam códigos de embaralhamento de sinais primários distintos dentre os 512 códigos de embaralhamento de sinais primários. Quando não existe mais nenhum código ortogonal com um código de embaralhamento de sinais primário a ser atribuído para a separação de canais, a estação base individual utiliza o código de embaralhamento de sinais secundário selecionado dos seus grupos de uma multiplicidade de códigos de embaralhamento de sinais secundários correspondendo aos códigos de embaralhamento de sinais primários empregados, Uma unidade exemplar que emprega códigos de embaralhamento de sinais é uma descendente no sistema UMTS. Deve ser observado, para fins de ilustração, que o termo "código de embaralhamento de sinais” tem o mesmo significado que "código ouro" ou "sequência ouro*1 indicando o mesmo código que o código de embaralhamento de sinais. A Figura 1 é um diagrama esquemático mostrando a estrutura de um transmissor descendente no sistema de comunicação móvel UMTS.
Com referência â Figura 1, depois de receberem um canal de controle físico dedicado DPCCH e ter dedicado canais de dados físicos DPDCH1, ..., e PPDCHN, que sâo inícialmen-te decodificados por canal e intercalados, os demultiplexa-dores 100-104 (correspondendo em número ao número N de canais de dados físicos mais um para o DPCCH) dividem, o canal de controle físico dedicado DPCCH e os canais de dados físicos dedicados DPDCH1, ... e DPDCHh em canais I (em fase) e Q (em quadretura)- Os canais I e Q separadamente produzidos do demultiplexador 101 sâo introduzidos nos multiplicadores 110 e 111, respectivamente. Os multiplicadores 110 e 111 multiplicara os canais I e Q por um código ortogonal 1 para a separação de canais, respectivamente e enviam, a saída ao espaihador 120. De modo análogo, os canais I e Q separadamente emitidos pelos demultiplexadores 102 a 104 são submetidos à mesma operação como descrito acima e introduzidos nos N espalhadores 124 a 128 respectivamente. Era seguida um gerador de grupos de código 100 gera códigos de embaralhamento de sinais secundários correspondendo aos espalhadores 120, 124 a 128 e os fornece aos ambaralhadores correspondentes. Aqui, os espalhadores 120, 124 a 128 multiplicam os sinais de saída dos multiplicadores correspondentes pelos sinais de saida do gerador de grupos de códigos de embaralhamento de sinais 100 em ura modo complexo para fornecer as partes reais dos sinais ambaralhados a um somador 130 e as partes imaginárias dos sinais ambaralhados a ura soma dor 135. O soma dor 130 soma as partes reais dos sinais ambaralhados provenientes do espalhadores 120, 124 a 128 ao passo que o somador 135 soma as partes imaginárias A Figura 2 é um diagrama de blocos esquemático do gerador de grupos de códigos de embaralhamento de sinais 100 mostrado na Figura 1, que gera simultaneamente grupamentos de códigos de embaralhamento de sinais múltiplos, Embora seja um fato que somente os códigos de embaralhamento de sinais primários devem ser usados para os canais de controle comum e canais de dados, os códigos de embaralhamento de sinais secundários podem ser usados em vez dos códigos de embaralhamento de sinais primários para aumentar o número de conexões de comunicação disponíveis. Se a estação base A, por exemplo, usa o código de embaralhamento de sinais primário B com códigos ortogonais disponíveis C-H e todos os códigos ortogonais C-H tiverem sido atribuídos a diversos canais, não existem mais códigos ortogonais disponíveis que possam ser atribuídos a canais novos, se ura novo terminal desejar se comunicar com a estação base A. Nesse caso, em vez de usar um código de embaralhamento de sinais primário A, o código de embaralhamento de sinais secundário Z pode ser usado· no lugar do código de embaralhamento· de sinais primário A para os novos canais e os códigos ortogonais C-H podem então ser atribuídos a novos canais, pois os novos canais empregam o código de embaralhamento de sinais secundário z em vez do código de embaralhamento de sinais primário A, Portanto, os novos canais serio diferenciados dos canais originais que empregaram os códigos ortogonais C-H, pois os novos canais empregam, código de embaralhamento de sinais secundário 2 em vez do código primário A. Portanto a estação base tem que ser capaz de gerar grupos de cô- digos de embaralhamento de sinais múltiplos.
Com, referência à Figura 2, o gerador de grupos de códigos de embaralhamento de sinais normal 100 inclui uma multiplicidade de geradores de sequências ouro 201 e uma multiplicidade de retardos 203 que correspondem aos geradores de sequências ouro 201. Depois de receberem as informações de controle sobre os códigos de embaralhamento de sinais para os canais múltiplos de um nível superior, os geradores de sequências ouro 201 geram códigos de embaralhamento de sinais, isto é, códigos de sequências ouro baseados nas informações de controle e emitem os códigos de embaralhamento de sinais gerados para terem um componente de canal. Os retardos 203 retardam os códigos de embaralhamento· de sinais com o componente de canal I de um número predeterminado de chips e geram os códigos de embaralhamento de sinais retardados que têm um componente de canal Q. A Figura 3 é um diagrama esquematico mostrando a estrutura de um receptor descendente no sistema de comunicação móvel UMTS. Para os canais de controle comum de conexão descendente, o receptor tem primeiro que desembaraihar os sinais de controle comum de conexão descendente que tenham sido aleatorízados com os códigos de embaralhamento de sinais primários. Concomítantemente, para os canais de dados de conexão descendente, o receptor também tem que desemba-ralhar o sinal embaralhado com o código de embaralhamento de sinais secundário, quando o canal de dados de conexão descendente usa o código de embaralhamento de sinais secundário. Portanto o receptor deve ter uma capacidade de gerar uma multiplicidade de códigos de embaralhamento de sinais.
Com referência à Figura 2, o gerador de grupos de códigos de embaralhamento de sinais normal 100 inclui uma multiplicidade de geradores de sequências ouro 201 e uma multiplicidade de retardos 203 correspondendo aos geradores de sequências ouro 201. Depois de receberem informações de controle sobre os códigos de embaralhamento de sinais para uma multiplicidade de canais de um nível superior, os geradores de sequências ouro 201 geram códigos de embaralhamento· de sinais, isto é códigos de sequência ouro baseados nas informações de controle e fornecem os códigos de embaralhamento de sinais gerados para ter um componente de canal I * Os retardos 203 retardam os códigos de embaralhamento· de sinais com o componente de canal I de um número predeterminado de chips e geram códigos de embaralhamento de sinais retardados tendo um componente de canal Q, A Figura 3 é um diagrama esquemático mostrando a estrutura de um receptor de conexão descendente no sistema de comunicação móvel UMTS. Para os canais de controle comum de conexão descendente, o receptor tem que desembaralhar os sinais de controle comum de conexão descendente que foram aleatorizados com os códigos de embaralhamento de sinais primários. Concomitantemente, para os canais de dados de conexão descendente, o receptor também tem que desembara-lhar o sinal embaralhado com o código de embaralhamento de sinais secundário quando o canal de dados de conexão descendente usa código de embaralhamento de sinais secundário. Portanto, o receptor deve ter uma capacidade de gerar uma multiplicidade de códigos de embaralhamento de sinais.
Com referência â Figura 3, depois de receberem sinais do transmissor conforme mostrado nas Figuras 1 e 2, os com- ponentes de canal 1 e Q dos sinais recebidos sâo introduzidos era desespalhadores 310 e 315, respectivamente. Um gerador de grupos de códigos de embaralhamento de sinais 300 gera simultaneamente códigos de embaralhamento de sinais que correspondem aos canais respectivos e os fornece aos desespalhadores 310 e 315. Em seguida os desespalhadores 310 e 315 multiplicam os sinais recebidos 1+jQ pelos conjugados dos códigos de embaralhamento de sinais recebidos do gerador de grupos de códigos de embaralhamento de sinais 300 para desembaralhar os sinais recebidos e em seguida fornece os componentes de canal I e canal Q dos sinais de-saleatorizados aos multiplicadores correspondentes 320, 322, 324 e 326. Aqui, os códigos ortogonais atribuídos aos canais respectivos não sâo dispersos nos multiplicadores 320, 322, 324 e 326 e fornecidos aos demultiplexadores correspondentes 330 6 350. Os demultiplexadores 330 e 2350 de-multiplexam os componentes desespalhados de canal I e Q, respectivamente. A Figura 4 é um diagrama de blocos esqueraãtico do gerador de grupos de códigos de embaralhamento de sinais 300 mostrado na Figura 3, que gera concomitantemente grupos de códigos de embaralhamento de sinais múltiplos. Embora o gerador de grupos de códigos de embaralhamento de sinais 300 deva usar códigos de embaralhamento de sinais primários para os canais de controle comum, na verdade ele pode também usar códigos de embaralhamento de sinais secundários para canais usados, dependendo doe usuários, tais como canais de dados, no caso de uma falta de códigos ortogonais disponíveis. Portanto-, a estação móvel tem que ser capaz de gerar unia multiplicidade de grupos de códigos de embaralhamento de sinais.
Com referência à figura 4, o gerador de grupos de códigos de embaralhamento de sinais 300 do receptor inclui uma multiplicidade de geradores de sequências ouro 401 e uma multiplicidade de retardos 403 que correspondem aos geradores de sequências ouro 401. Depois de receberem as informações de controle sobre os códigos de embaralhamento de sinais para uma multiplicidade de canais e um nível superi-or, os geradores de sequências ouro 401 gerara códigos de sequências ouro correspondendo ás informações de controle e geram os códigos de sequências ouro gerados para ter um componente de canal. Os retardos 403 retardam os códigos de sequências ouro com o componente de canal I para um número predeterminado de chips para gerar os códigos de sequências ouro de um componente de canal Q. A Figura 5 é um diagrama esquemático ilustrando a estrutura dos geradores de sequências ouro mostrados nas Figuras 2 e 4 .
Com referência à FIGURA 5, uma sequência ouro é normalmente gerada através da adição binária de duas sequen-cias-m distintas. Um registro de deslocamento que gera a sequência m superior é implementado com ura polínômio gerador definido como f (x) - xie + x7 + 1 e um registro de deslocamento que gera a sequência m inferior ê implementado com um polinômio gerador definido como f (x) = x1B + x10 + x1 + 1.
Ha presente especificação de padrões UMT5, não existe nenhuma descrição para a numeração do código de embaralhamento de sinais e sua geração. Portanto à luz da específi- cação de padrões UMTS, o receptor e o transmissor exigem muitos geradores de códigos de embaralhamento de sinais descritos acima para gerar códigos de embaralhamento de sinais múltiplos e portanto usam geradores distintos para os códigos de embaralhamento de sinais individuais, o que leva a um aumento na complexidade dos dispositivos (hardware). Além disso, quando se empregam sequências ouro como códigos de embaralhamento de sinais, a complexidade dos equipamentos sólidos pode depender do modo como os códigos de embaralhamento de sinais são divididos em códigos primário e secundário de embaralhamento· de sinais e dependendo do modo como os códigos de embaralhamento de sinais são numerados, SUMÁRIO DA INVENÇÃO É, portanto, um objetivo da presente invenção se prover um aparelho e processo para a geração de códigos de embaralhamento de sinais agrupados em unidades de um comprimento predeterminado empregando funções-máseara, minimizando deste modo a complexidade do equipamento sólido. É um outro objetivo da presente invenção propor um aparelho e processo para a geração· de códigos de embaralhamento de sinais incluindo um primeiro código de embaralhamento de sinais primário e códigos de embaralhamento de sinais secundários associados a serem usados no local do código de embaralhamento de sinais primário para aumentar o número de conexões de comunicação disponíveis. Os códigos de embaralhamento de sinais são gerados usando-se funções-má seara. É um outro objetivo da presente invenção propor um aparelho e processo gerando um código de embaralhamento de sinais primário e códigos de embaralhamento de sinais secundários associados. Em uma modalidade da presente inven- ção um primeiro registro de deslocamentos é usado para gerar uma primeira sequência m e um segundo registro de deslocamentos é usado para gerar uma segunda sequência m, A primeira sequência m é acrescentada à segunda sequência ra para gerar um código de embaralhamento de sinais primário, Para se gerar os códigos de embaralhamento de sinais segundos associados, os bits do primeiro registro de deslocamentos sâo introduzidos nas N seções de mascaramento que usam funçèes-máscara para deslocar ciclicamente a primeira sequência m. As saídas de cada uma das seções de mascaramento sâo acrescentadas á segunda sequência m para gerar N códigos de embaralhamento de sinais secundários. Ê ainda um outro objetivo da presente invenção propor um esquema de numeração dos códigos de embaralhamento de sinais para a geração simples de códigos de embaralhamento de sinais por um gerador de códigos de embaralhamento de sinais.
Para se atingir os objetivos acima da presente invenção, é proposto um processo para a geração de um código de embatalhamento de sinais primário atribuído a uma estação base e uma multiplicidade de códigos de embaralhamento de sinais secundários com dois geradores de sequêncías-m, tendo cada um. uma multiplicidade de registros de deslocamentos concatenados, incluindo o processo as etapas de; geração de uma primeira sequência m pelo primeiro gerador de sequên-cias-m tendo um polinômío gerador dado e uma segunda sequência m por segundo gerador de sequêncías-m tendo um polinômío gerador dado diferente do primeiro polinômío gerador de sequências-m; soma da saída do primeiro gerador de sequências-m coro. a saída da segundo gerador de sequêncías-m para gerar o primeiro código de embaralhamento de sinais primário para a geração do código primário de embaralhamento de sinais; recebimento de todos os valores de um primeiro registro de sequências-ra; multiplicação dos primeiros valores de registros de sequências-m por um valor-máscara que está determinando o código secundário de embaralhamento de sinais e somando os valores multiplicados a cada sinal de relógio; e geração de código secundário de embaralhamento de sinais de ordem i por acréscimo do valor somado- â saída do segundo gerador de sequências-m.
Em um outro aspecto da presente invenção, é proposto um aparelho para a geração de uma multiplicidade de códigos de embaralhamento- de sinais em um sistema de comunicação móvel CDMA, que gera um código de embaralhamento de sinais primário destinado a uma estação base e de uma multiplicidade de códigos de embaralhamento de sinais secundários, incluindo o aparelho-; um primeiro gerador de sequências-m tendo uma multiplicidade de registros de deslocamento con-catenados em série para a geração de uma primeira sequências-m; um segundo gerador -de sequências-ra tendo uma multiplicidade de registros de deslocamentos concatenados em série para a geração -de uma segunda sequências-m; um primeiro s-omador para acrescentar a primeira e a segunda sequências-m para gerar o código de embaralhamento de sinais primário; pelo menos uma seção- de mascaramento para receber cada ura dos primeiros valores {ai}de registro de gerador de sequência, multiplicando-se os valores de registro e os valores-máscara. (ki) que estão determinando o código secundário de embaralhamento de sinais por deslocamento da primeira sequência m e somando-se os valores multiplicados (a± x kâ); somando-se a segunda sequência m com os valores somados pa- ra gerar o código secundário de embaralhamento· de sinais. Em um outro aspecto· da presente invenção é proposto um aparelho gerador de código de embaralhamento de sinais de um transmissor de conexão descendente em um sistema de comunicação móvel UMTS que usa um código primário de embaralhamento de sinais para a separação das estações base e códigos múltiplos de embaralhamento de sinais secundários para a separação de canais, incluindo o aparelho; um primeiro gerador de sequincías-m para a geração de uma primeira sequência ra; um segundo gerador de sequências-m para gerar uma segunda sequência ra; ura primeiro somador para somar a primeira com a segunda sequência m para gerar o código de embaralhamento de sinais primário; uma multiplicidade de seções de mascaramento, cada uma das primeiras seções de mascaramento para deslocar a primeira sequência m; e uma multiplicidade de segundos somadores, somando cada um dos segundos somadores uma das primeiras sequências-m deslocadas com a segunda sequência m, gerando a saida dos primeiros somadores a multiplicidade de códigos de embaralhamento de sinais secundários.
DESCRIÇÃO SUCINTÃ DOS DESEHHOS
Os objetivos, características e vantagens acima e outros da presente invenção se tornarão mais evidentes cora a leitura da descrição detalhada abaixo, tornada em conjunto com os desenhos apensos em que; a Figura 1 é um diagrama esquemãtíco· mostrando a estrutura de um transmissor de conexão descendente conhecido em ura sistema de comunicação móvel UMTS geral; a Figura 2 é um diagrama de blocos esquemático de um gerador de grupos de código de embaralhamento de sinais conhecido mostrado na Figura 1; a Figura 3 é um diagrama de blocos esquemático mostrando a estrutura de um receptor de conexão descendente conhecido no sistema geral de comunicação móvel UMTS; a Figura 4 é um diagrama de blocos esquemático de um gerador de grupo· de códigos de embaralhamento de sinais conhecido mostrado· na Figura 3; a Figura 5 é um diagrama detalhado mostrando a estrutura de um gerador de grupo ouro de embaralhamento de sinais conhecido no sistema geral de comunicação móvel UMTS; a Figura 6 é ura, diagrama mostrando a estrutura de um código de embaralhamento· de sinais de acordo com uma primeira modalidade da presente invenção; a Figura 7 é um diagrama detalhado mostrando a estrutura de um gerador de grupo de códigos de embaralhamento de sinais de um transmissor de conexão descendente em um sistema de comunicação móvel UMTS de acordo com a primeira modalidade da presente invenção; a Figura 8 é um diagrama detalhado mostrando a estrutura de ura gerador de grupo de código de embaralhamento de sinais de um receptor de conexão descendente em um sistema de comunicação móvel ÜMXS de acordo com a primeira modalidade da presente invenção; a Figura 9 é um diagrama mostrando a estrutura de um código de embaralhamento de sinais de acordo com uma segunda modalidade da presente invenção; a Figura 10 é um diagrama detalhado mostrando a estrutura de um gerador de grupo de código de embaralhamento de sinais de um transmissor de conexão descendente em um sistema de comunicação móvel ÜMTS de acordo com a segunda modalidade da presente invenção e a Figura 11 é um diagrama detalhado mostrando a estrutura de um. gerador de grupo- de código de embaralhamento de sinais de um receptor de conexão descendente em um sistema de comunicação móvel ÜMTS de acordo com a. segunda modalidade da presente invenção. DESCRIÇÃO DETALHADA Dft M0DRL1DÃDE PREFERIDA Uma modalidade preferida da presente invenção será descrita abaixo com referência aos desenhos apensos. Na descrição abaixo, funções ou construções bem conhecidas não são descritas em detalhes, uma vez que elas sobrecarregariam a invenção com detalhes desnecessários.
Um código ouro empregado no presente como um código de embaralhamento de sinais ê gerado através da adição binária de duas sequêmcías-m distintas. Presumindo-se que cada uma das duas sequêneias-m tem um comprimento L, elas sâo definidas como m^t) e ma(t) respectivamente, podendo um conjunto· de códigos ouro compreender L sequências ouro distintas com boa característica de correlação entre si. 0 conjuntos de códigos ouro pode ser expresso pela Equação 1. [Equação 1] G - (mi(t + τ} + m2 (t) |G £ t £ L-l) , na qual t é um número variável de tempo e τ é o valor de deslocamento. Conforme compreendido da Equação 1, o conjunto de códigos ouro é um conjunto de todas as sequências que compreende a soma da sequência m rai-(t) ciclicamente deslocada τ vezes com a sequência m m2 {t) . Deste modo, para os fins da presente invenção, a soma da sequência m. mjjt) ciclicamente deslocada τ vezes com a sequência m m2 (t) será indicada como o código ouro g,, Isto é, g, Ct) = toj [t + t) + m2(t) , Se o período do código ouro for de 218-1, então as sequências-m individuais que constituem o código ouro também têm um período de 218-1. Assim, a sequência m mi{t) pode ser ciclicamente deslocada um máximo de 2ls-l vezes e o número de elementos no conjunto dos códigos ouro é igual a 21S-1, que é o valor máximo do deslocamento cíclico, 0 conjunto de códigos ouro empregado nas modalidades da presente invenção tem 2iS~l códigoo ouro como elementos, compreendendo cada um deles uma sequência m mi (t) que tem um polinômio gerador definido como f{x) = x.18 + x7 + 1 e uma sequência m ma (t} com um polinômio* gerado-r definido como f (x) = x18 + x10 + x7 + x5 + 1.
Uma segunda sequência m mL (t) ciclicamente deslocada x vezes pode ser obtido por aplicação de função-máscara aos valores de memória de um registro de deslocamentos que gera a sequência m original.
As modalidades da presente invenção propõem um gerador para gerar concomitantemente uma multiplicidade de sequências ouro usando as funções-máscara e um processo para dividir eficientemente o conjunto de sequências ouro em um conjunto de códigos de embaralhamento de sinais primários e um conjunto de códigos de embaralhamento de sinais secundários para reduzir o número de funções-máscara armazenadas na memória. 1. Primeira Modalidade A Figura 6 é um diagrama apresentando a estrutura dos códigos primário e secundário de embaralhamento de sinais de acordo com um primeira modalidade da presente invenção.
Era primeiro lugar, quando uma sequência ouro é selecionada dentre as sequências ouro de comprimento 2l8-l, os primeiros 38400 chips sâo usados como um código de embaralhamento de sinais primário, os segundos 384 00 chips um primeiro código de embaralhamento de sinais secundário que corresponde ao código de embaralhamento de sinais primário, os terceiros 38400 chips um segundo código de embaralhamento de sinais secundário que corresponde ao código primário de embaralhamento de sinais, os quartos 38400 chips um terceiro código secundário de embaralhamento de sinais que corresponde ao código de embaralhamento de sinais primário, os quintos 38400 chips um quarto código secundário de embaralhamento de sinais que corresponde ao código de embaralhamento de sinais primário, os sextos 38400 chips um quinto código secundário de embaralhamento de sinais que corresponde ao código de embaralhamento de sinais primário. Neste caso, quando são usados 512 códigos de embaralhamento de sinais primários, há cinco grupos de códigos secundários de embaralhamento de sinais que correspondem aos 512 códigos de embaralhamento de sinais primários. Específicamente 21β~1 (o comprimento dos códigos de embaralhamento de sinais) dividido por 38400 é igual a seis (grupos de códigos de embaralhamento de sinais). Dos seis grupos de códigos de embaralhamento de sinais, o primeiro grupo de código de embaralhamento de sinais é empregado como códigos primários de embaralhamento de sinais e os restantes cinco grupos de códigos de embaralhamento de sinais sâo usados como códigos de embaralhamento de sinais secundários. Nesta estrutura, se uma célula (estação base] usar o seu próprio código primário de embaralhamento de sinais e os códigos de embara- lhamento de sinais secundários selecionados do seu próprio grupo de códigos de embaralhamento de sinais secundários, então os códigos secundários de embaralhamento de sinais selecionados que pertencem ao grupo de códigos secundários de embaralhamento de sinais que corresponde ao código de embaralhamento de sinais primário será usado para os códigos de embaralhamento de sinais de canais na conexão descendente quando os códigos ortogonais nâo estiverem disponíveis com o código de embaralhamento de sinais primário. Conforme mostrado na Figura 6, quando um código de embaralhamento de sinais primário é selecionado, os códigos de embaralhamento de sinais secundários que correspondem ao código de embaralhamento de sinais primário são· também parte de um código ouro que também inclui o código de embaralhamento de sinais primário. Neste caso, os códigos de embaralhamento· de sinais secundários são gerados através da aplicação· das funções-máscara aos códigos de embaralhamento de sinais primários. Este processo é adaptado a um gerador de grupos de códigos de embaralhamento de sinais de um transmissor conforme ilustrado na Figura 7, que gera conco-mitantemente um código· de embaralhamento· de sinais primário e uma multiplicidade de códigos de embaralhamento de sinais secundários.
Com referência à Figura 7, o gerador de grupos de códigos de embaralhamento de sinais 701 compreende um primeiro gerador de sequencias-m 750 que incluí; uma memória de registros de deslocamento superior {a que se refere doravante no presente como "primeira memória de registros de deslocamento") 700 {com registros 0 a. 17) e um somador 730, um segundo gerador de sequencias-m 760 que inclui; uma me- mória de registros de deslocamento inferior [a que se refere doravante no presente como ''segunda memória de registros de deslocamento") 705 {com registros 0 a 17) e um somador 735, uma multiplicidade de seções de mascaramento 710 a 712, 714 a 716, uma multiplicidade de somadores 741 a 744 e 740, e uma multiplicidade de retardos 722 a 724 e 720. A primeira memória de registros de deslocamento 700 armazena um valor inicial de registro predeterminado "ao" e a segunda memória de registros de deslocamentos 705 armazena um valor inicial de registro predeterminado "bg". Os valores armazenados em cada um dos registros na memória 700 e na memória 705 podem se alterar durante cada período de um relógio de entrada (nâo mostrado) . As memó-rías de registros 700 e 705 armazenam valores binários "âi" e "bi" de 18 bits {ou símbolos), respectívamente {i = 0 a c-1 em que c = o número total de registros nas memórias de registros 700 e 7 05) . 0 primeiro gerador de sequencias-κι 7S0 gera uma primeira sequência m usando a memória de registros 700 e o somador 730, que é ura somador binário que soma os valores binários provenientes dos registros 0 e 7 da memória de registros 700 e fornece a soma ao registro 17, 0 registro 0 da memória de registros 700 fornece valores binários em sequência que formam a primeira sequência m durante cada período do relógio de entrada. As seções de mascaramento 710 a 712 armazenara os valores de códígo-máscara (k1! a kHi) para gerar deslocamento cíclicos da primeira sequência m de um número predeterminado de chips. Os deslocamentos cíclicos sào obtidos pela multiplicação dos valores de códígo-máscara pelo valor de registro "ai" da primeira memória de registros de deslocamento 700 conforme expressos pela seguinte equação; E(k,Li x a*) (L - 1 a N) . Os valores resultantes são fornecidos aos somadores 742 a 744 respectiva-mente, O segundo gerador de sequencias-m 760 gera uma segunda sequência m empregando a memória de registros 705 e o sornado r 735, que é um somador binário que soma os valores binários provenientes dos registros 0, 5, 7 e 10 da memória de registros 705 e fornece a soma ao registro 17. O registro 0 da memória de registros 705 fornece em sequência valores binários que formam a segunda sequência m durante todos os períodos do relógio de entrada. As seções de mascaramento 714 a 716 armazenam cada valor de código de máscara (ξ\ a sBi.) para gerar deslocamento cíclicos da segunda sequência m de um número predeterminado de chips. Os deslocamentos cíclicos são efetuados pela multiplicação dos valores de código de máscara pelo valor de registro "b<" da segunda memória de registros de deslocamento 705. Cada um dos geradores de sequências-m 7 50 e 7 60 gera uma sequência m de acordo com o polinômio gerador correspondente. 0 somador 740 soma os valores de registros de ordem 0 (isto é, os últimos bits) da primeira e da segunda memórias de registros de deslocamento 700 e 705 para gerar um código de embaralhamento de sinais, que se torna o código de embaralhamento de sinais primário. Os somadores 742 a 744 somam um bit gerado de cada uma das seções de mascaramento 710 a 712 conectadas à primeira memória de registro de deslocamento 700 com um bit gerado das seções de mascaramento 714 a 716 correspondendo às seções de mascaremento 710 a 712, respectivamente. Em outras palavras, a saída da primeira seção de mascaramento 710' proveniente do primeiro grupo é acrescentada à saída proveniente da primeira seção de mas-caramento 714 proveniente do segundo grupo e assim por diante, até que a saída proveniente da seção de mascaramento de ordem N 712 proveniente do primeiro· grupo seja somada à saída da seção de mascaramento de ordem N 716 proveniente do segundo grupo. Deste modo, cada uma das seções de mascaramento 710-712 no primeiro grupo tem uma seção de mascaramento correspondente nas seções de mascaramento 714-716 do segundo grupo. As saídas das seções de mascaramento correspondentes sâo somadas entre si nos somadores 742-744, res-pectívamente. Isto é, as seções de mascaramento individuais têm um conjugado em uma base de um para um em relação· à primeira e à segunda memórias de registros de deslocamento 700 e 705. A primeira seção de mascaramento 710, por exemplo, da primeira memória de registros de deslocamento 700 corresponde à primeira seção de mascaramento 714 da segunda memória de registros de deslocamento 705, correspondendo a seção de mascaramento de ordem N 712 à seção de mascaramento de ordem N 716 e assim por diante. Entre as duas seções de mascaramento conjugadas {isto· é, entre as primeiras seções de mascaramento 710 e 714, ou entre as seções de ordem N 712 e 716) fica conectado o somador 7 42 a 74 4 que soma os dois bits emitidos pelas seções de mascaramento em resposta ao relógio· de entrada. Neste caso, os sinais de saída dos somadores 742 a 744 têm um componente de canal I, Os retardos 722 a 724 e 720 retardam, os sinais de canal I durante um número predeterminado de chips para gerar os sinais de canal Q respectivos.
Apresentamos, agora, uma descrição de uma operação da presente invenção conforme idealizada acima.
Quando um valor inicial para o código de embaralhamento de sinais primário é aplicado à primeira e à segunda memórias de registros de deslocamento· 700 è 7 05, tendo· cada uma 18 registros para deslocar ciclicamente o valor de registro "ai" ou "bi”, os valores do registro de ordem 0 da primeira e da segunda memórias de registros de deslocamento 700 e 705 sâo introduzidos no soma dor 740 e os 18· valores de registro "ai” da primeira memória de registro de deslocamento 700 são introduzidos nas seções de mascaramento, da primeira á de ordem N, 710 a 712, a fim de gerar sequências ciclicamente deslocadas dos primeiros registros de deslocamento. Neste ínterim, os 18 valores de registro "bi" da segunda memória de registros de deslocamento 705 sâo introduzidos nas seções de mascaramento·, da primeira à de ordem N, 714 a 716 a fim de gerar sequências deslocadas ciclicamente dos primeiros registros de deslocamento. Em seguida a primeira seção de mascaramento 710 mascara os valores de entrada provenientes da primeira memória de registros de deslocamento (superior) 700 (todos os 18 bits provenientes dos 18 registros na. memória de registros de deslocamento 7 00} com a funçâo-máscara k1! (isto é, 2£(kli x ai) ) e fornece os valores mascarados ao somador 74 4 para gerar o primeiro código de embaralhamento de sinais secundário·. 0 mascaramento está concomitantemente processando em cada seção de mascaramento 710-712. A seção de mascaramento de ordem N 712 mascara, os valores de entrada provenientes dos primeiros registros de deslocamento (superior) com a funçâo-máscara kNj (isto é, ZíkHi x ai) ) e fornece os valores mas- carados ao somador 742 para gerar o código de embaralhamento de sinais secundário de ordem N. A seção de mascararaento de ordem M 716 mascara os valores de entrada provenientes dos segundos registros de deslocamento (inferior) com uma funçào-máscara sni (isto é, EísHi x a±)} e fornece os valores mascarados ao somador 744 para gerar o código de embaralhamento de sinais secundário de ordem N. A primeira seção de mascaramento 714 mascara os valores de entrada provenientes da memória de registros 705 com uma funçào-máscara s1! (isto é, Eis1! x aj ) e fornece os valores resultantes ao somador 7 42 para gerar o primeiro código· de embaralhamento de sinais secundário. Cada uma das seções de mascaramento 710-712 mascara os valores de entrada para a primeira memória de registros de deslocamento· 700 e fornece o valor mascarado aos somadores respectivos 742-744. Em, seguida o somador 740 soma os bits de saída provenientes dos registros de ordem 0 da primeira e da segunda memória de registros de deslocamento 700 e 705, Estes sinais de saída gerados são imediatamente retardados no retardo 720. O somador 744 soma os bits emitidos provenientes das seções de mascaramento de ordem N 712 e 716 para gerar sinais de canal I, que sâo imediatamente introduzidos no· retardo 724. O retardo 722 retarda os sinais de canal I emitidos do somador 744 durante um número predeterminado de chips para gerar sinais de embaralhamento· de sinais de canal Q. O somador 742 soma os bits de saída provenientes das primeiras seções de mascaramento 710 e 714 para gerar sinais de canal I. Estes sinais de canal I sâo imediatamente retardados durante um número predeterminado de chips no retardo 722. Em seguida, os valores do registro de ordem 0 e do sétimo da primeira memória de registros de deslocamento· 700 sâo somados no soma dor 730 e o· valor somado· é introduzido no décimo sétimo registro, à medida que os valores do lado esquerdo sâo deslocados para a direita de um e o registro extremo do lado esquerdo é novamente enchido com o valor de saída do somador 730. Os valores do registro de ordem 0, do quinto, do sétimo e do décimo da segunda memória de registros de deslocamento 705 sâo· somados no somador 735, o valor somado é introduzido no décimo sétimo registro, à medida que os valores do lado esquerdo são deslocados para a direita de um e o registro extremo do lado esquerdo· (isto é o décimo sétimo registro) com o valor de saída do somador 735. Este procedimento é repetido para gerar uma multiplicidade de códigos de embaralhamento de sinais. A Figura 8 ê um diagrama mostrando um gerador de código de embaralhamento de sinais de um receptor para gerar concomitantemente um código de embaralhamento de sinais primário e um código de embaralhamento de sinais secundário. 0 receptor precisa somente usar códigos de embaralhamento de sinais para um canal de controle comum e um canal de dados atribuído a ele e precisa de somente um código de embaralhamento de sinais primário· e de um código de embaralhamento de sinais secundário.
Com referência à Figura 8, quando ura valor inicial para o código de embaralhamento de sinais primário é aplicado a uma primeira memória de registros de deslocamento 840, que tem 18 registros de deslocamento superiores e um segunda memória de registros de deslocamento 845 com 18 registros de deslocamento inferiores, os valores de registro de ordem 0 da primeira e da segunda memória de registros de deslocamento 840 e 845 sâo introduzidos em um somador 810. A saída do somador 810 é um código de embaralhamento de sinais primário. Os 18 valores de registro "ai” da primeira memória de registros de deslocamento 840 sâo introduzidos era uma seção de rnascaramento 820. Neste ínterim, os 18 valores de registros "bi" da segunda memória de registros de deslocamento 845 sâo introduzidos em uma seção de mascaramento 825. Em seguida a seção de mascaramento 820 mascara os valores introduzidos do primeiro registro de deslocamento com uma função-máscara k* (isto é, 2(ki x aiJ } e fornece os valores mascarados a um, somador 815 para gerar o primeiro código de embaralhamento de sinais secundário. A seção de mascaramento 825 mascara os valores introduzidos do segundo registro de deslocamento (inferior) com uma função-máscara Si (isto ê, Σ (si x a,i}} e fornece os valores mascarados a um somador 815 para gerar o código de embaralhamento de sinais secundário. Em seguida o somador 810 soma os bits de saida dos registros de ordem 0 da primeira e da segunda memória de registros de deslocamento 800 e 805 para gerar os sinais de código de embaralhamento de sinais primário de canal I. Estes sinais de código de embaralhamento de sinais primário de canal I são imediatamente retardados de um número predeterminado de chips em um retardo 830 para gerar sinais de código de embaralhamento de sinais primário de canal Q. O somador 815 soma os bits emitidos das seções de mascaramento 820 e 825 para gerar sinais de código de embaralhamento de sinais primário de canal I, que são imediatamente retardados era ura retardo 835. Em seguida os valores do registro de ordem 0 e do sétimo dos primeiros registros de deslocamento sâo somados no somador 800 e o va- lor somado é fornecido ao décimo sétimo registro, à medida que os valores do lado esquerdo sào deslocados para o lado direito de um. Os valores do registro de ordem 0, do quinto, do sétimo e do décimo dos segundos registros de deslocamento sâo somados no sornador 805 e o valor somado é fornecido ao décimo sétimo registro, à medida que os valores do lado esquerdo são deslocados para o- lado direito de ura. Este procedimento é repetido para gerar uma multiplicidade de códigos de embaralhamento de sinais. 0 gerador de códigos de embaralhamento de sinais da primeira modalidade precisa de uma multiplicidade de fun-çóes-máscara distintas armazenadas nas seções de mascara-mento a fim de gerar cada código de embaralhamento de sinais secundário, isto é, ele usa 2N funções-raáscara para gerar N códigos de embaralhamento de sinais. Consequentemente, a estrutura dos códigos de embaralhamento de sinais primário- e secundário mostrados na Figura 6 permitem a implementação do gerador de código de embaralhamento de sinais da estrutura de transceptor mostrada na Figura 7 ou. 8, que inclui ainda, somente 2N funções-má seara com uma complexidade muito pequena de componentes sólidos para gerar uma multiplicidade de códigos de embaralhamento- de sinais. 2. Segunda Modalidade A Figura 9 ê um diagrama mostrando a estrutura dos códigos de embaralhamento de sinais primário e secundário de acordo com uma segunda modalidade da presente invenção. Embora a primeira modalidade mascare tanto a sequência m mi (t} como a m2 ít) para gerar códigos de embaralhamento de sinais, a segunda modalidade abrange o deslocamento cíclico da sequência m ttfeít) somente diferente de mi (1) para gerar sequências de embaralhamento de sinais. Isto é, esta modalidade é bem expressa pela Equação 1.
Com referência á Figura 9, quando M códigos de embaralhamento de sinais secundários correspondem a um código de embaralhamento de sinais primário, o primeiro código ouro, o de ordem (M+2) , o de ordem (2M+3) , . . . o de ordem (K~ 1) *M+K), ... e o de ordem (511M+512) sâo usados como códigos de embaralhamento de sinais primários. Os códigos de embaralhamento de sinais secundários, correspondendo ao código ouro de ordem ({(K-1)*M+K) usado como o código de embaralhamento de sinais primário de ordem K, são compostos de M códigos ouro, isto· é, os códigos ouro da ordem { ÍK-1)*M+(K+l} }, de ordem {(K-l)*M+ (K+2 } } , . e de ordem (K*M+K)· Neste caso, com 512 códigos de embaralhamento de sinais primários, cada um dos conjuntos de códigos de embaralhamento de sinais secundários que correspondem aos 512 códigos de embaralhamento de sinais primários é composto de M códigos de embaralhamento de sinais secundários. Nesta estrutura, se uma célula usar um dos códigos de embaralhamento de sinais primários, então os códigos de embaralhamento de sinais secundários que pertencera ao grupo de códigos de embaralhamento de sinais secundários que correspondem ao código de embaralhamento de sinais primário serão usados quando os códigos de embaralhamento de sinais secundários precisarem ser usados. Conforme se pode ver na Figura 9, quando é selecionado um código de embaralhamento de sinais primário, os códigos de embaralhamento de sinais secundários que correspondem ao código de embaralhamento de sinais primário são gerados somando-se primeiras sequên-cias-m deslocadas ciclicamente e a segunda sequência m.
Neste caso, os códigos de embaralhamento de sinais secundários sâo gerados por aplicação de ftinçèes-máscara a sequências na primeira memória de registros de deslocamento. Este processo é adaptado a um gerador de códigos de embaralhamento de sinais de um transmissor conforme ilustrado na Figura 10, que gera concomitantemente um código de embaralhamento de sinais primário· e uma multiplicidade de códigos de embaralhamento de sinais secundários.
Com referência à Figura 10, o primeiro gerador de se-quências-m 1050 compreende uma primeira memória de registro de deslocamento 1040 {com os registros de 0 a 17) e um so~ mador 1010 para somar as saidas dos registros 0 e 7. 0· segundo gerador de sequências-m 1060 compreende uma segunda memória de registros 1045 (com registros 0 a 17) e um so-mador 1015 para somar as saidas dos registros 0, 5, 7 e 10. 0 gerador de códigos de embaralhamento de sinais mostrado na Figura 10 compreende os -geradores dois de sequências-m 1050 e 1060, uma multiplicidade de seções de mascaramento 1000 a 1005, uma multiplicidade de somadores 1032 a 1034 e 1030, e uma multiplicidade de retardos 1022 a 1024 e 1020. A primeira memória de registros de deslocamento 1040 armazena um valor inicial de registro predeterminado "ao" e a segunda memória de registros de deslocamento 1045 armazena um valor inicial de registro predeterminado "to©", A memória de registros de deslocamento 1040 e 1045 pode armazenar 18 valores binários (bits ou símbolos} "a* e "b±" (0 < i < 17} . Os doüs geradores de sequências-m 1050 e 1060 geram bits de sequência de saída em série respectivos de acordo com cada polinòmio gerador a cada período do relógio de entrada (nâo mostrado), A segunda modalidade da presente in- venção usa um comprimento de código ouro de 38400 símbolos para gerar códigos de embaralhamento de sinais. Deste modo, as memórias de registros de deslocamento 1040 e 1045 podem ser reajustadas ao valor inicial, quando cada uma das memórias de registros 1040 e 104 5 emite uma sequência que tem um comprimento de 38400 símbolos. O primeiro gerador de sequências-m 1050 gera a primeira sequência m usando a memória de registros 1040 e o soma-dor 1010 que é um somador binário que soma os valores binários provenientes dos registros 0 e 7 da memória de registros 1040 e fornece a soma ao registro 17. 0 registro 0 da memória de registros 1040 emite em sequência valores binários que formam a primeira sequência m durante cada período do relógio de entrada. As seções de mascaramento 1000 a 1005 armazenam valores de código de mascaramento (k1* a kNi.) para gerar deslocamento cíclicos da primeira sequência m de um número predeterminado· de chíps. Os deslocamento cíclicos são produzidos multiplicando-se os valores de código de mascaramento pelo valor de registro "ai” da primeira memória de registros de deslocamento 1040, conforme expressa na seguinte equação; Σ(KLj x a*) . Os valores resultantes são fornecidos aos somadores 1032 e 1034, respectívamente. Nas modalidades preferidas da presente invenção, cada um dos valores de código de mascaramento {k\ a kNi) cria uma nova sequência que é uma primeira sequência m ciclicamente deslocada de 1 a N vezes. Deste modo, cada um dos valores de código· de mascaramento é determinado pelo número desejado de deslocamentos cíclicos. O somador 1030 soma os valores de registro de ordem 0 da primeira e da segunda memória de registros de desloca- mento 1040 e 1045 para gerar um código de embaralhamento de sinais que se torna um código de embaralhamento de sinais primário. Cada um dos somadores 1032 e 1034 soma um bit gerado das seções de mascaramento 1000 a 1005, a um bit gerado da segunda memória de registros de deslocamento 10=45, respectivamente, para gerar sinais de código de embaralhamento de sinais de canal I. Neste caso, a salda do somador 1030 é usada como o código de embaralhamento de sinais primário e a saída dos códigos de embaralhamento de sinais proveniente dos somadores 1032 a 1034 pode ser usada como códigos de embaralhamento* de sinais secundários que correspondem ao código de embaralhamento de sinais primário. Segue abaixo um exemplo dos valores de mascaramento possíveis (k\ a knjj : k\ - (0000000=00000000010}, k\ (000000000000000100), k3i (0000000000000001000).... Controlando-se os valores de mascaramento, podem ser gerados outros códigos primários e secundários . 0 exemplo abaixo· mostra o modo de se obter um código· de mascaramento necessário para deslocar ciclicamente uma sequência m 'n1 vezes. Ετη geral, divide-se xn pelo polinômio gerador para a sequência m (isto é, xn/f (x) ) e toma-se o resto da divisão para formar o código de mascara-roento. Se for desejado, por exemplo, um código de mascaramento que se desloca ciclicamente 31 vezes, toma-se x31 e dívíde-se pela f (x) = x18 + x7 + 1, o polinômio gerador, e encontra-se o resto que nâo pode mais ser dividido. 0 resto* final é x13 + x9 + x2 conforme mostrado pelo seguinte; x31 - x13x18 = X13 {X7 + 1} - x20 + x13 = xV8 + xu = = X2 (x7 + 1) + x13 = x13 + x9 + x2 A sequência binária que corresponde a x13 + x5 + x2 ê 000010001000000100, que é o código de mascacamento necessário para deslocar ciclicamente a sequência m 31 vezes.
Os retardos 1022 a 1024 e 1020 retardam os sinais de canal I durante um número predeterminado· de chips para gerar sinais de código de embaralhamento de sinais de canal Q- Conforme descrito acima, a segunda modalidade da presente invenção gera grupos de códigos de embaralhamento de sinais mostrados na Figura 9 e usa somente um gerador de códigos ouro, seções de mascaramento 1000 a 1005 e sornado-res 1022 a 1034.
Agora será dada uma descrição no tocante a uma operação da presente invenção conforme idealizada acima.
Quando· um valor inicial para o código de embaralhamento de sinais primário é aplicado à primeira e à segunda memória de registros de deslocamento 1040 e 1045, tendo cada uma 18 registros, os valores de registro de ordem 0 da primeira e da segunda memória de registros de deslocamento 1040 e 1045 são introduzidos no somador 1030 e os 18 valores de registros ''ai," da primeira memória de registros de deslocamento 1040 são introduzidos nas seções de mascaramento, da primeira à de ordem N, 1000 a 1005 a fim de gerar 1 a N sequências ciclicamente deslocadas da primeira sequência m. Era seguida, a primeira seção de mascaramento 1000 mascara o valor {ajJ de entrada da primeira memória de registros de deslocamento (superior) 1040 com uma função-máscara k1! para gerar os primeiros códigos de embaralhamento de sinais secundários {isto é, £{^ι x ai)} e fornece o valor íaιϊ mascarado ao somador 1032, A seção de mascara- mento de ordem N 1005 mascara o valor {a£) de entrada da primeira memória de registros de deslocamento (superior) 104 0 com uma função-máseara k”i para gerar os N códigos de embaralhamento de sinais secundários (isto é, Σ(k”± x a*) ) e fornece os valores mascarados ao somador 1034. Neste ínterim, o somador 1030 soma os bits de saída provenientes dos registros de ordem 0 da primeira e da segunda memórias de registros de deslocamento 1040 e 1045. Os sinais de saída gerados são imedíatamente retardados no retardo 1022, O somador 1032 soma os bits de saída provenientes da primeira seção de mascaramento 1000 e o registro de deslocamento de ordem 0 da segunda memória de registros de deslocamento 1045. Os sinais de saída são imedíatamente introduzidos no retardo 1022, Em seguida os valores do registro de ordem 0 e do sétimo da memória de registro de deslocamento 1040 sáo somados no somador 1010 e o somador 1010 fornece a soma ao décimo· sétimo registro, à medida que os valores do lado esquerdo são deslocados para o lado direito de um e o registro extremo do lado esquerdo é novamente preenchido com o valor de saída do somador 1010. Os valores do registro de ordem 0, do quinto, do sétimo e do décimo da memória de registros de deslocamento 1045 são somados no somador 1015 e o somador introduz a soma no décimo sétimo registro na memória de registros 1045 à medida que os valores do lado esquerdo são deslocados para o lado direito de ura para encher o registro extremo do lado esquerdo (isto é o décimo sétimo registro) com o valor de saída do somador 1015. Este procedimento é repetido para gerar uma multiplicidade de códigos de embaralhamento de sinais. A Figura 11 é um diagrama mostrando um gerador de código de embaralhamento de sinais de um receptor para gerar concomitantemente um código de embaralhamento de sinais primário e um código de embaralhamento de sinais secundário. As modalidades mostradas nas Figuras 10 e 11 podem ser usadas ou em um transmissor ou em um receptor. 0 receptor de acordo com a segunda modalidade da presente invenção tem somente que usar ura código de embaralhamento de sinais secundário e precisa.,· portanto, de somente uma seção de mascaramer.to 1100.
Com referência à Figura 11, quando um valor inicial para o código de embaralhamento· de sinais primário é aplicado a uma primeira memória de registros de deslocamento 1.14 0 tendo 18 registros e a uma segunda memória de registros de deslocamentos 1145 com 18 registros, os valores de registro de ordem 0 da primeira e da segunda memórias de registros de deslocamento 1140 e 1145 são introduzidos em um somador 1120. Os 18 valores de registro "ai1* da primeira memória de registros de deslocamento 1140 são introduzidos na seção de mascaramento 1100 a fim de gerar uma sequência m ciclicamente deslocada. Em seguida â seção de mascaramen-to 1100 mascara, os valores (ai) introduzidos da memória de registros 1140 com um valor de mascaramento kA para gerar os primeiros códigos de embaralhamento de sinais secundários [isto é, Zíki x ai) ) e fornece os valores mascarados a um somador 1125. 0 somador 1120 soma os bits de saída provenientes dos registros de ordem 0 da primeira e da segunda memória de registros de deslocamento 1140 e 1145. Os sinais emitidos do somador 1120 são imediatamente retardados em um retardo 1130. Entrementes, o somador 1125 soma os bits de saida provenientes da seção de masoaremento 110 e do registro de deslocamento de ordem 0 da segunda memória de registros de deslocamento 114 5 e fornece a soma a um retardo 1135 imediatamente. Em seguida os valores do registro de ordem 0 e do sétimo da primeira memória de registros de deslocamento· 1140 são somados no soma dor 1110, sendo neste caso os valores do lado esquerdo deslocados para o lado direito de um e o registro extremo de lado esquerdo novamente enchido com o valor de saida do somador 1110. Os valores do registro de ordem 0, do quinto, do sétimo e do décimo da segunda memória de registros de deslocamento 1145 são somados no somador 1115, deslocando-se os valores do lado esquerdo para o lado direito de um e enchendo-se novamente o registro extremo do lado esquerdo· com o valor de saída do somador 1115* Os valores de mascaramento podem ser controlados por um controlador {não mostrado} quando o receptor precisa gerar outros códigos de embaralhamento de sinais, O gerador de códigos de embaralhamento de sinais da segunda modalidade precisa dos valores de mascaramento armazenados na seção de mascaramento a fim de gerar o código de embaralhamento de sinais secundário, isto é, ele usa N valores de mascaramento para gerar N códigos de embaralhamento de sinais. Consequentemente, a estrutura dos códigos de embaralhamento de sinais primário e secundário mostrados na Figura 9 permitem a implementação do gerador de códigos de embaralhamento de sinais da estrutura de transceptor mostrada nas Figura 10 e 11, que inclui ainda somente N funções-máseara com uma complexidade de equipamentos sólidos bem pequena para gerar uma multiplicidade de códigos de embaralhamento de sinais.
Embora a invenção tenha sido apresentada e descrita coro referência a uma modalidade sua preferida determinada, ficará subentendido pelos peritos na técnica que diversas alterações em forma e detalhes podem ser introduzidas nela sem que haja afastamento do espírito e âmbito da invenção, conforme definida pelas reivindicações apensas.

Claims (30)

1. Processo para a geração de ura código primário de embaralhamento de sinais e N códigos secundários de embaralhamento de sinais associados com o código primário de embaralhamento de sinais para um sistema de telecomunicação móvel, caracterizado pelo fato de compreender as etapas de; (a) geração (1050) de uma primeira sequência m a partir de uma primeira memória de registros de deslocamento, tendo uma multiplicidade de registros com valores a± (1=0 a c-1, sendo c = número total de registros); Eb) geração (1060) de uma segunda sequência m a partir de uma segunda memória de registros de deslocamento tendo· uma multiplicidade de registros com valores bi (i = 0 a c-1 em que c = número total de registros); (c) soma (1030) da primeira sequência ra com a segunda sequência m para gerar o código primário de embaralhamento de sinais; (d) mascaramento (1000, 1005} de a,i (i = 0 a c-1) para produzir uma sequência secundária de ordem L que é uma primeira sequência m ciclicamente deslocada L vezes, era que 1 £ L £ M; e (e) soma (1034, 10=32) da sequência secundária de ordera L com a segunda sequência m para produzir um código secundário de embaralhamento de sinais de ordera L.
2. Processo, de acordo com a reivindicação 1, caracterizado pelo fato de que a primeira e a segunda sequências-m são geradas cora base em um primeiro polínôraio gerador e em um. segundo polinômio gerador, respectivamente.
3. Processo, de acordo com a reivindicação 1, caracterizado pelo fato de que o mascaramento na etapa (d) é ex~ pressa de acordo com a equação: x $1) -
4. Processo, de acordo com a reivindicação 2, caracterizado pelo- fato de que compreende ainda a etapa de deslocar ciclicamente a primeira memória de registros de deslocamento,
5. Processo, de acordo com a reivindicação 4, caracterizado pelo fato de que a etapa de deslocar ciclicamente a primeira memória de registros de deslocamento compreende as etapas de se acrescentar bits predeterminados da primeira memória de registros de deslocamento com. base no primeiro polinômío· gerador da primeira sequência m, deslocamento para a direita da primeira memória de registros de deslocamento e inserindo o valor dos bits acrescentados predeterminados em ac_i.
6. Processo, de acordo com a reivindicação 5, caracterizado pelo fato de que era que ao é acrescentado a a7 para formar um ac-i seguinte.
7. Processo, de acordo com a reivindicação 2, caracterizado pelo fato de que compreende ainda a etapa de deslocar ciclicamente a segunda memória de registros de deslocamento,
8. Processo, de acordo com a reivindicação 7, caracterizado pelo fato de que a etapa de ciclicamente deslocar a segunda memória de registros de deslocamento compreende as etapas de se acrescentar bits predeterminados da segunda memória de registros de deslocamento baseada no segundo po-linômio gerador da segunda sequência m, deslocar à direita a segunda memória de registros de deslocamento e de se inserir o valor dos bits predeterminados acrescentados em bc- í *
9. Processo·, de acordo com a reivindicação 8, caracterizado pelo fato de que bo é somado com bs, b? e bm para formar um be-i seguinte,
10. Processo, de acordo com a reivindicação 1, caracterizado pelo fato de que compreende ainda a etapa de se retardar o código secundário de embaralhamento de sinais de ordem L para produzir um componente de canal Q do código secundário de embaralhamento de sinais de ordem L, sendo o código secundário de embaralhamento de sinais de ordem. L não retardado o componente de canal I do código secundário de embaralhamento de sinais de ordem L,
11. Processo para a geração de um código primário de embaralhamento de sinais e N códigos secundários de embaralhamento de sinais associados com o código primário de embaralhamento de sinais para um sistema de telecomunicação móvel, caracterizado pelo fato de que compreende as etapas de: {a) geração {1050) de uma primeira sequência m de uma primeira memória de registros de deslocamento tendo uma. multiplicidade de registros com valores (i - 0 a c-1, sendo c = número total de registros}; (b) geração {1060) de uma segunda sequência m de uma segunda memória de registros de deslocamento tendo uma multiplicidade de registros com valores bi (i = 0 a c-1, sendo c = número total de registros); (c) soma {1030) da primeira sequência m com a segunda sequência m para gerar o código primário· de embaralhamento de sinais; (d) introdução de a±{i = 0 a c-1) nas seçóes de masca-ramento; (e) mascaramento (1000/ 1005} de a± (i - 0 a c-1) em cada uma das seções de mascaramento para produzir as sequências secundárias; (f} soma (1034, 1032) de cada uma das sequências secundárias cora a segunda sequência m para produzir os N códigos secundários de embaralhamento de sinais. sendo a sequência secundária de ordem L uma primeira sequência m ciclicamente deslocada L vezes, em que 1 á L í N.
12. Processo, de acordo com a reivindicação 11, caracterizado pelo fato de que a primeira e a segunda sequên-cias-m são geradas com base era um. primeiro poiinôraío gerador e em um. segundo polinômio gerador, respectivamente.
13. Processo, de acordo com a reivindicação 11, caracterizado pelo fato de que o mascaramento na etapa (e) é expresso pela seguinte equação : Σ <kLi x ai) .
14. Processo, de acordo com a reivindicação 12, caracterizado pelo fato de que compreende ainda a etapa, de se deslocar ciclicamente a primeira memória, de registros de deslocamento.
15. Processo, de acordo com a reivindicação .14, caracterizado pelo fato de que a etapa de se deslocar ciclicamente a primeira memória de registros de deslocamento compreende as etapas de se acrescentar bits predeterminados da primeira memória de registros de deslocamento com base no primeiro polinômio gerador da primeira sequência m, deslocando-se à direita a primeira memória de registros de deslocamento e inserindo-se o valor dos bits predeterminados acrescentados era ae-i.
16. Processo, de acordo com a reivindicação 15, caracterizado pelo fato de que ao é somado com a-? para formar o ae_i seguinte.
17. Processo, de acordo com a reivindicação· 12, caracterizado pelo fato de que compreende ainda a etapa de se deslocar ciclicamente a segunda memória de registros de deslocamento.
18. Processo, de acordo· com a reivindicação 17, caracterizado pelo fato de que a etapa de se deslocar ciclicamente a segunda memória de registros de deslocamento compreende as etapas de se acrescentar bits predeterminados da segunda memória de registros de deslocamento com base no· segundo polínõmio gerador da segunda sequência m, de se deslocar à direita a segunda memória de registros de deslocamento e de se inserir o valor dos bits predeterminados acrescentados em bc-t.
19. Processo, de acordo com a reivindicação 18, caracterizado pelo fato de que b0 é somado com bs, b? e bio para formar um bc-i seguinte.
20. Processo, de acordo com a reivindicação 11, caracterizado pelo fato de que compreende ainda a etapa de se retardar cada um dos códigos secundários de embaralhamento de sinais para produzir componentes de canal Q dos códigos secundários de embaralhamento de sinais, sendo os códigos secundários de embaralhamento de sinais não retardados componentes de canal I dos códigos secundários de embaralhamento de sinais.
21. Aparelho para a geração de um código primário de embaralhamento de sinais e de códigos secundários de embaralhamento de sinais associados ao código primário de emba- ralhamento de sinais para um sistema de telecomunicação móvel, caracterizado pelo fato de que compreende: uma primeira memória de registros de deslocamento {1050} para gerar uma primeira sequência m, tendo a primeira memória de registros de deslocamento uma multiplicidade de registros com, valores ai (i ~ 0 a c-1, sendo c - número total de registros); uma segunda memória de registros de deslocamento {1060) para gerar uma segunda sequência m, tendo a segunda memória de registros de deslocamento uma multiplicidade de registros com valores bi (i = 0 a c-1, sendo c = número total de registros); um somador primário (100) para somar a primeira sequência m com a segunda sequência m para gerar o código primário de embaralhamento de sinais; uma multiplicidade de seções de mascaramento (1000, 1005) para mascarar ai íí - 0 a c-1) para produzir as sequências secundárias; e uma multiplicidade de somadores secundários (1034, 1032) para somar as sequências secundárias com a segunda sequência τη para produzir os códigos secundários de embaralhamento de sinais, em que cada uma das seções de mascaramento desloca ciclicamente a primeira sequência m com o emprego de uma máscara .
22. Aparelho, de acordo com a reivindicação 21, caracterizado pelo fato de que a primeira e a segunda sequên-cias-m slo geradas com base em um primeiro polinômio gerador e em um segundo polinômio gerador, respectivamente.
23. Aparelho, de acordo com a reivindicação 21, caracterizado pelo fato de que a máscara em cada uma das seções de mascaramento é expressa pela seguinte equação: ΣΐΑ"£ί x ãi) ,
24. Aparelho, de acordo com a reivindicação 22, caracterizado pelo fato de que compreende ainda um primeiro so-mador de registros para acrescentar os bits da primeira memória de registros de deslocamento, sendo a primeira memória de registros de deslocamento ciclicamente deslocada por acréscimo de bits predeterminados da primeira memória de registros de deslocamento no primeiro somador de registros com base no primeiro poiínêmio gerador da primeira sequência m, por deslocamento à direita da primeira memória de registros de deslocamento e por inserção da saída do primeiro somador de registros em ac-i.
25, Aparelho, de acordo com a reivindicação 24, caracterizado pelo fato de que ao é somado com a? para formar um ae-i seguinte.
26, Aparelho, de acordo com 24, caracterizado pelo fato de que compreende ainda um segundo somador de registros para acrescentar os bits da segunda memória de registros de deslocamento, sendo a segunda memória de registros de deslocamento ciclicamente deslocada por adição de bits predeterminados da segunda memória de registros de deslocamento no segundo somador de registros com base no segundo polínô-roio gerador da segunda sequência m, por deslocamento à direita da segunda memória de registros de deslocamento e por inserção da saída do segundo somador de registros em ac-i ■
27. Aparelho, de acordo com a reivindicação 26, carac-terizado pelo fato de que bo é somado coto bs, b? e bio para formar o bc-i seguinte,
28, Aparelho, de acordo com a reivindicação 21, caracterizado pelo fato de que compreende ainda uma multiplicidade de blocos de retardo para retardar as saídas do soma-dor primário e dos senadores secundários para produzir os componentes de canal Q do código primário de embaralhamento de sinais e dos códigos secundários de embaralhamento de sinais.
29, Aparelho para a geração de um código primário de embaralhamento de sinais e de um código secundário de embaralhamento de sinais associado ao código primário de embaralhamento de sinais para ura sistema de telecomunicação móvel, caracterizado pelo fato de compreender: uma primeira memória de registros de deslocamento (1050} para gerar uma primeira sequência m, tendo a primeira memória de registros de deslocamento uma multiplicidade de registros com valores ãi [i = 0 a c-1, sendo c = número total de registros) ,* uma segunda memória de registros de deslocamento (1060} para gerar uma segunda sequência m, tendo a segunda memória de registros de deslocamento uma multiplicidade de registros com valores bt. (í = 0 a c-1, sendo c = número total de registros); um somador primário (1030) para somar a primeira sequência m com a segunda sequência ra para gerar o código primário de embaralhamento de sinais,· e uma seção de mascaramento (1000, 1005} para mascarar ai (i = 0 a c-1) para produzir uma sequência secundária; um somador secundário (1034, 1032) para somar a sequência secundária com a segunda sequência m para produzir o código secundário de embaralhamento de sinais, em que a seção de mascaramento desloca ciclicamente a primeira sequência m com, o emprego* de uma máscara,
30, Aparelho, de acordo com a reivindicação 29, caracterizado pelo fato de que compreende ainda uma multiplicidade de blocos de retardo para retardar as saídas do somador primário e do somador secundário para produzir os componentes de canal Q do código primário de embaralhamento de sinais e do código secundário de embaralhamento de sinais.
BRPI0006898A 1999-07-07 2000-07-07 aparelho e processo para gerar códigos primário e secundário de embaralhamento de sinais em sistema de comunicação móvel umts BRPI0006898B1 (pt)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR19990027279 1999-07-07
PCT/KR2000/000735 WO2001005079A1 (en) 1999-07-07 2000-07-07 Apparatus and method for generating scrambling code in umts mobile communication system

Publications (2)

Publication Number Publication Date
BR0006898A BR0006898A (pt) 2001-10-30
BRPI0006898B1 true BRPI0006898B1 (pt) 2016-03-29

Family

ID=19599971

Family Applications (1)

Application Number Title Priority Date Filing Date
BRPI0006898A BRPI0006898B1 (pt) 1999-07-07 2000-07-07 aparelho e processo para gerar códigos primário e secundário de embaralhamento de sinais em sistema de comunicação móvel umts

Country Status (19)

Country Link
US (2) US7362867B1 (pt)
EP (4) EP1351421B1 (pt)
JP (2) JP3640923B2 (pt)
KR (1) KR100374354B1 (pt)
CN (4) CN100440766C (pt)
AT (4) ATE381819T1 (pt)
AU (1) AU752300B2 (pt)
BR (1) BRPI0006898B1 (pt)
CA (3) CA2605221C (pt)
DE (4) DE60036315T2 (pt)
DK (2) DK1351421T3 (pt)
ES (4) ES2295483T3 (pt)
ID (1) ID29401A (pt)
IL (3) IL141787A0 (pt)
PL (2) PL232813B1 (pt)
PT (3) PT1429485E (pt)
RU (1) RU2185031C1 (pt)
WO (1) WO2001005079A1 (pt)
ZA (1) ZA200101908B (pt)

Families Citing this family (45)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3565102B2 (ja) 1999-08-13 2004-09-15 日本電気株式会社 下り回線拡散符号割り当て方法及び基地局
KR100434262B1 (ko) 1999-08-17 2004-06-04 엘지전자 주식회사 순방향 다중 스크램블링 코드 발생 방법
KR100424538B1 (ko) * 2001-05-29 2004-03-27 엘지전자 주식회사 이동통신시스템에서의 스크램블링 코드 생성 장치 및 방법
EP1343265B1 (en) * 2002-03-07 2006-05-31 STMicroelectronics S.r.l. A process for generating codes for CDMA communications, system and computer program
US7296243B2 (en) 2002-03-19 2007-11-13 Aol Llc Animating display motion
US8699505B2 (en) * 2002-05-31 2014-04-15 Qualcomm Incorporated Dynamic channelization code allocation
US7826613B2 (en) * 2002-08-19 2010-11-02 Qualcomm Incorporated Stream cipher cryptographic system and method
JP4276009B2 (ja) * 2003-02-06 2009-06-10 株式会社エヌ・ティ・ティ・ドコモ 移動局、基地局、無線伝送プログラム、及び無線伝送方法
US7933250B2 (en) * 2003-06-23 2011-04-26 Qualcomm Incorporated Code channel management in a wireless communications system
US8072942B2 (en) * 2003-11-26 2011-12-06 Qualcomm Incorporated Code channel management in a wireless communications system
EP1578053A1 (en) * 2004-03-18 2005-09-21 STMicroelectronics Limited Data obfuscation
CN1691656B (zh) * 2004-04-26 2010-08-18 上海明波通信技术有限公司 在数字通信系统中生成扰码的方法及其装置
JP4643978B2 (ja) * 2004-12-01 2011-03-02 ルネサスエレクトロニクス株式会社 スクランブル回路、デ・スクランブル回路及び方法、並びにディスク装置
WO2006100368A1 (fr) * 2005-03-22 2006-09-28 France Telecom Equipement, procede, programme et ordinateur pour la generation de code complexe.
US7876806B2 (en) * 2005-03-24 2011-01-25 Interdigital Technology Corporation Orthogonal frequency division multiplexing-code division multiple access system
US8614695B2 (en) * 2005-06-07 2013-12-24 Intel Corporation Ultrasonic tracking
US8064424B2 (en) * 2005-07-22 2011-11-22 Qualcomm Incorporated SDMA for WCDMA
US20090129448A1 (en) * 2006-02-15 2009-05-21 Joshua Lawrence Koslov Apparatus and Method For Generating Scrambling Codes
US8102900B2 (en) * 2006-04-07 2012-01-24 Broadcom Corporation Method and apparatus for efficient gold code generation and management in WCDMA systems
CN101064581B (zh) * 2006-04-27 2012-07-04 上海宣普实业有限公司 一种解扰解扩的方法与装置
EP2039101A1 (en) 2006-06-21 2009-03-25 QUALCOMM Incorporated Wireless resource allocation methods and apparatus
JP5295955B2 (ja) 2006-06-21 2013-09-18 クゥアルコム・インコーポレイテッド 干渉情報を測定、通信、および/または使用する方法および装置
TWI372539B (en) 2006-06-23 2012-09-11 Qualcomm Inc Methods and systems for processing overhead reduction for control channel packets
JP4911452B2 (ja) * 2006-06-27 2012-04-04 株式会社メガチップス 半導体メモリ及びデータ授受システム
KR101294781B1 (ko) 2006-08-08 2013-08-09 엘지전자 주식회사 랜덤 액세스 프리앰블 전송 방법
JP4444259B2 (ja) * 2006-10-03 2010-03-31 株式会社エヌ・ティ・ティ・ドコモ 下りリンクスクランブル方法および基地局装置
CN101136649B (zh) * 2006-10-12 2010-06-23 中兴通讯股份有限公司 复用扰码发生器
KR100753191B1 (ko) * 2007-05-16 2007-08-30 삼성전자주식회사 이동 통신 시스템의 스크램블링 코드 할당 방법
US8971305B2 (en) 2007-06-05 2015-03-03 Qualcomm Incorporated Pseudo-random sequence mapping in wireless communications
CN101068135B (zh) * 2007-06-27 2011-11-23 中兴通讯股份有限公司 主扰码序列生成装置
US8289946B2 (en) * 2007-08-14 2012-10-16 Qualcomm Incorporated Reference signal generation in a wireless communication system
US8553877B2 (en) * 2007-10-01 2013-10-08 Blackberry Limited Substitution table masking for cryptographic processes
US8848913B2 (en) 2007-10-04 2014-09-30 Qualcomm Incorporated Scrambling sequence generation in a communication system
US8503547B2 (en) * 2007-10-11 2013-08-06 Qualcomm Incorporated Scrambling codes for secondary synchronization codes in wireless communication systems
US8787181B2 (en) 2008-01-14 2014-07-22 Qualcomm Incorporated Resource allocation randomization
US8923249B2 (en) * 2008-03-26 2014-12-30 Qualcomm Incorporated Method and apparatus for scrambling sequence generation in a communication system
US7983306B2 (en) * 2008-07-23 2011-07-19 Conexant Systems, Inc. Method and apparatus for channelizing sampled broadband signal
KR100991957B1 (ko) * 2009-01-20 2010-11-04 주식회사 팬택 광대역 무선통신시스템에서의 스크램블링 코드 생성 장치 및 그 방법
US8315291B2 (en) * 2009-07-02 2012-11-20 Cambridge Silicon Radio Limited Method and apparatus for generating scrambling codes
KR101685173B1 (ko) * 2009-07-13 2016-12-12 주식회사 팬택 무선통신 시스템에서의 시퀀스 생성 방법 및 그 장치
GB2472594B (en) * 2009-08-11 2011-11-30 Ubiquisys Ltd Scrambling code selection
CN103684463B (zh) * 2013-11-26 2016-08-17 北京空间机电研究所 基于fwnn预测网络的流水线结构的模数转换系统
FR3025322B1 (fr) * 2014-08-29 2016-09-30 Commissariat Energie Atomique Methode d'acquisition d'une sequence de gold par double decodage iteratif
KR101794760B1 (ko) * 2015-12-29 2017-11-07 국방과학연구소 확산 부호 생성 장치 및 그 확산 부호 생성 방법
KR102243889B1 (ko) * 2019-12-13 2021-04-23 국방과학연구소 데이터 복호화 장치 및 방법

Family Cites Families (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US705257A (en) * 1898-09-14 1902-07-22 James G Simonton Buttonhole-sewing machine.
DE2124320C1 (de) * 1971-05-17 1978-04-27 Siemens Ag, 1000 Berlin Und 8000 Muenchen Elektrische Schaltung zur Erzeugung einer Vielzahl verschiedener Codes
US3818442A (en) * 1972-11-08 1974-06-18 Trw Inc Error-correcting decoder for group codes
JPS5947833A (ja) 1982-09-10 1984-03-17 Clarion Co Ltd M系列発生装置
US4707839A (en) * 1983-09-26 1987-11-17 Harris Corporation Spread spectrum correlator for recovering CCSK data from a PN spread MSK waveform
EP0386781B1 (en) * 1989-03-09 1996-06-19 Oki Electric Industry Co., Ltd. Method for scrambling/descrambling data by word-by-word processing
EP0445354A3 (en) * 1990-03-08 1992-05-27 Oki Electric Industry Co., Ltd. Apparatus for scrambling/descrambling data by word-by-word processing
US5550809A (en) * 1992-04-10 1996-08-27 Ericsson Ge Mobile Communications, Inc. Multiple access coding using bent sequences for mobile radio communications
KR960007678B1 (ko) * 1993-06-18 1996-06-08 이병기 병렬 분산 표본 스크램블링 시스템
JPH08331120A (ja) * 1995-06-02 1996-12-13 Oki Electric Ind Co Ltd スクランブル符号生成回路
US5942005A (en) * 1997-04-08 1999-08-24 International Business Machines Corporation Method and means for computationally efficient error and erasure correction in linear cyclic codes
US6108369A (en) * 1997-07-11 2000-08-22 Telefonaktiebolaget Lm Ericsson Channelization code allocation for radio communication systems
US6185244B1 (en) * 1997-08-29 2001-02-06 Telefonaktiebolaget Lm Ericsson Cell searching in a CDMA communications system
SE9703161L (sv) * 1997-09-02 1999-03-03 Ericsson Telefon Ab L M Förfarande för telekommunikation
CN1160888C (zh) * 1997-11-19 2004-08-04 Ntt移动通信网株式会社 同时多代码序列产生器和采用其的码分多址无线接收机
US6058214A (en) * 1998-01-20 2000-05-02 At&T Corp. Compression of partially masked still images
US6754251B1 (en) * 1998-03-09 2004-06-22 Texas Instruments Incorporated Spread-spectrum telephony with accelerated code acquisition
JPH11275052A (ja) * 1998-03-19 1999-10-08 Fujitsu Ltd 拡散符号化装置およびその方法
KR100326182B1 (ko) * 1998-03-23 2002-07-02 윤종용 부호분할다중접속통신시스템의의사잡음시퀀스발생방법및장치
JP3028800B2 (ja) * 1998-05-01 2000-04-04 日本電気株式会社 Cdmaセルラシステム及びcdmaセルラシステムにおける拡散符号検出方法
US6526091B1 (en) * 1998-08-17 2003-02-25 Telefonaktiebolaget Lm Ericsson Communication methods and apparatus based on orthogonal hadamard-based sequences having selected correlation properties
US6141374A (en) * 1998-10-14 2000-10-31 Lucent Technologies Inc. Method and apparatus for generating multiple matched-filter PN vectors in a CDMA demodulator
US6339646B1 (en) * 1998-11-03 2002-01-15 Telefonaktiebolaget Lm Ericsson Slotted mode code usage in a cellular communications system
US6389138B1 (en) * 1998-11-12 2002-05-14 Lucent Technologies Inc. Method and apparatus for generating a complex scrambling code sequence
US6636553B1 (en) * 1998-12-29 2003-10-21 Texas Instruments Incorporated Pseudorandom noise generator for WCDMA
US6560212B1 (en) * 1999-03-16 2003-05-06 Agere Systems Inc. Generating an offset de-bruijn sequence using masks for a CDMA communication system
KR100434262B1 (ko) * 1999-08-17 2004-06-04 엘지전자 주식회사 순방향 다중 스크램블링 코드 발생 방법
US7173992B2 (en) * 2001-12-11 2007-02-06 Sasken Communication Technologies Limited Method for synchronization in wireless systems using receive diversity
EP1343265B1 (en) * 2002-03-07 2006-05-31 STMicroelectronics S.r.l. A process for generating codes for CDMA communications, system and computer program

Also Published As

Publication number Publication date
CA2605221A1 (en) 2001-01-18
EP1429484A1 (en) 2004-06-16
KR100374354B1 (ko) 2003-03-04
EP1429485B1 (en) 2007-09-05
KR20010015235A (ko) 2001-02-26
ATE372618T1 (de) 2007-09-15
CN1496039A (zh) 2004-05-12
ATE381819T1 (de) 2008-01-15
US20050084112A1 (en) 2005-04-21
IL141787A0 (en) 2002-03-10
ATE293322T1 (de) 2005-04-15
CN1168243C (zh) 2004-09-22
IL173518A (en) 2014-04-30
ES2295483T3 (es) 2008-04-16
CA2342808C (en) 2012-11-27
CN1321378A (zh) 2001-11-07
ES2240114T3 (es) 2005-10-16
JP2004173321A (ja) 2004-06-17
PL406392A1 (pl) 2014-03-17
JP2003504946A (ja) 2003-02-04
PL232813B1 (pl) 2019-07-31
EP1429485A1 (en) 2004-06-16
CA2342808A1 (en) 2001-01-18
BR0006898A (pt) 2001-10-30
EP1351421A1 (en) 2003-10-08
DE60036315D1 (de) 2007-10-18
ATE557487T1 (de) 2012-05-15
AU752300B2 (en) 2002-09-12
DE60037541D1 (de) 2008-01-31
CN1496044A (zh) 2004-05-12
JP3640923B2 (ja) 2005-04-20
PT1112632E (pt) 2005-06-30
RU2185031C1 (ru) 2002-07-10
EP1112632A1 (en) 2001-07-04
DE60019394T2 (de) 2005-09-08
EP1112632A4 (en) 2002-07-03
DK1112632T3 (da) 2005-06-27
WO2001005079A1 (en) 2001-01-18
IL173518A0 (en) 2006-07-05
AU5710800A (en) 2001-01-30
ZA200101908B (en) 2002-06-05
PL346620A1 (en) 2002-02-25
DK1351421T3 (da) 2008-01-14
CN100440766C (zh) 2008-12-03
DE60036315T2 (de) 2008-01-03
PL234297B1 (pl) 2020-01-31
CA2526112A1 (en) 2001-01-18
CN1496038A (zh) 2004-05-12
CA2526112C (en) 2012-09-18
JP3840227B2 (ja) 2006-11-01
DE60037541T2 (de) 2008-04-30
CN100448188C (zh) 2008-12-31
CA2605221C (en) 2013-05-21
DE20023092U1 (de) 2003-01-16
ES2290399T3 (es) 2008-02-16
US7362867B1 (en) 2008-04-22
US7536014B2 (en) 2009-05-19
DE60019394D1 (de) 2005-05-19
PT1351421E (pt) 2008-01-10
PT1429485E (pt) 2007-09-25
IL141787A (en) 2009-08-03
ES2387670T3 (es) 2012-09-28
ID29401A (id) 2001-08-30
EP1429484B1 (en) 2012-05-09
EP1112632B1 (en) 2005-04-13
EP1351421B1 (en) 2007-12-19

Similar Documents

Publication Publication Date Title
BRPI0006898B1 (pt) aparelho e processo para gerar códigos primário e secundário de embaralhamento de sinais em sistema de comunicação móvel umts
KR100369801B1 (ko) 씨디엠에이이동통신시스템의의사직교부호를이용한대역확산신호발생장치및방법
BRPI0007011B1 (pt) método para comunicar id de código de embaralhamento em sistema de comunicação móvel
SE526529C2 (sv) CDMA-spridningskrets med variabel hastighet
JP2006141056A (ja) スペクトル拡散通信方式のための連結コード
JP3984028B2 (ja) ゼロ相関区間を有する三元拡散コード発生装置及びその方法
AU764193B2 (en) Method for generating complex quasi-orthogonal code and apparatus and method for spreading channel data using the quasi-orthogonal code in CDMA communication system
KR100434262B1 (ko) 순방향 다중 스크램블링 코드 발생 방법
EP1050129A2 (en) Device and method for generating quaternary complex quasi-orthogonal code and spreading transmission signal using quasi-orthogonal code in cdma communication system
Lin et al. Study of multicode-keying incoherent optical CDMA without the conventional symbol-synchronous assumption
JP4307773B2 (ja) 時分割多重のための方法
JP2536718Y2 (ja) スペクトラム拡散通信装置
KR100358110B1 (ko) 제로상관구간을 갖는 바이너리 확산코드 발생 방법 및 그장치
JPH01198843A (ja) スクランブル回路
JPS63136738A (ja) 誤り挿入回路

Legal Events

Date Code Title Description
B06A Patent application procedure suspended [chapter 6.1 patent gazette]
B09A Decision: intention to grant [chapter 9.1 patent gazette]
B16A Patent or certificate of addition of invention granted [chapter 16.1 patent gazette]

Free format text: PRAZO DE VALIDADE: 10 (DEZ) ANOS CONTADOS A PARTIR DE 29/03/2016, OBSERVADAS AS CONDICOES LEGAIS.

B21F Lapse acc. art. 78, item iv - on non-payment of the annual fees in time

Free format text: REFERENTE A 23A ANUIDADE.

B24J Lapse because of non-payment of annual fees (definitively: art 78 iv lpi, resolution 113/2013 art. 12)

Free format text: EM VIRTUDE DA EXTINCAO PUBLICADA NA RPI 2730 DE 02-05-2023 E CONSIDERANDO AUSENCIA DE MANIFESTACAO DENTRO DOS PRAZOS LEGAIS, INFORMO QUE CABE SER MANTIDA A EXTINCAO DA PATENTE E SEUS CERTIFICADOS, CONFORME O DISPOSTO NO ARTIGO 12, DA RESOLUCAO 113/2013.