WO2020213230A1 - シリコン単結晶ウェーハの製造方法及びシリコン単結晶ウェーハ - Google Patents

シリコン単結晶ウェーハの製造方法及びシリコン単結晶ウェーハ Download PDF

Info

Publication number
WO2020213230A1
WO2020213230A1 PCT/JP2020/004397 JP2020004397W WO2020213230A1 WO 2020213230 A1 WO2020213230 A1 WO 2020213230A1 JP 2020004397 W JP2020004397 W JP 2020004397W WO 2020213230 A1 WO2020213230 A1 WO 2020213230A1
Authority
WO
WIPO (PCT)
Prior art keywords
layer
single crystal
silicon single
crystal wafer
bmd
Prior art date
Application number
PCT/JP2020/004397
Other languages
English (en)
French (fr)
Inventor
曲 偉峰
静男 井川
Original Assignee
信越半導体株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 信越半導体株式会社 filed Critical 信越半導体株式会社
Priority to KR1020217032523A priority Critical patent/KR20210151814A/ko
Priority to US17/601,112 priority patent/US11959191B2/en
Priority to CN202080028464.7A priority patent/CN113906171A/zh
Priority to JP2021514801A priority patent/JP7388434B2/ja
Publication of WO2020213230A1 publication Critical patent/WO2020213230A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/322Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to modify their internal properties, e.g. to produce internal imperfections
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B29/00Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
    • C30B29/02Elements
    • C30B29/06Silicon
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B33/00After-treatment of single crystals or homogeneous polycrystalline material with defined structure
    • C30B33/02Heat treatment

Definitions

  • the present invention relates to a method for manufacturing a silicon single crystal wafer for a multilayer structure device and a silicon single crystal wafer.
  • nitrogen, carbon, and boron are doped into a silicon single crystal for the purpose of imparting gettering ability and improving the strength of the bulk portion.
  • nitrogen, carbon, and boron are doped at high concentrations, there is a problem that oxygen precipitates are formed on the surface layer and the electrical characteristics are deteriorated.
  • measures have been taken to diffuse impurities outward by heat treatment.
  • a DZ layer is formed on the surface layer. In this DZ layer, oxygen is low due to the outward diffusion of oxygen, and slip is likely to occur due to the stress received during device formation.
  • Patent Document 1 Patent Document 2, and Patent Document 3 describe a technique for controlling the BMD density so that excessive oxygen precipitates are not formed, and Patent Document 4 provides proximity gettering adjacent to a defect-free region.
  • a capable single crystal wafer is disclosed.
  • Japanese Unexamined Patent Publication No. 2016-100542 Japanese Patent No. 4055343 Japanese Patent No. 4794137 Japanese Unexamined Patent Publication No. 2015-216375 Japanese Unexamined Patent Publication No. 2016-111044
  • the present invention has been made to solve the above problems, and defects caused by strain due to stress received on the surface of the silicon wafer during device formation can be absorbed by the BMD layer immediately below the surface layer portion, and the device forming region can be formed. It is an object of the present invention to provide a method for manufacturing a silicon single crystal wafer and a silicon single crystal wafer for a multilayer structure device capable of improving strength and suppressing the occurrence and elongation of dislocations on the surface layer.
  • the present invention has been made in order to achieve the above object, a method for producing a silicon single crystal wafer for a multi-layer structure device, the oxygen concentration is 12 ppma (JEITA) above, the silicon single crystal wafer of the N V region The thickness is 5 to 12.5 ⁇ m in order from the surface of the silicon single crystal wafer by performing RTA treatment, mirror polishing processing, and BMD forming heat treatment in a nitrogen-containing atmosphere and a temperature of 1225 ° C. or higher.
  • a silicon single crystal wafer for a multilayer structure device capable of improving the strength of the device forming region and suppressing dislocation generation and elongation in the surface layer.
  • the RTA treatment can be performed under heat treatment conditions of less than 10 seconds and a temperature lowering rate of 30 ° C./sec or more.
  • the effect of suppressing the outward diffusion of pores is higher, the pore distribution in the depth direction can be made steeper, and a steeper BMD density distribution can be obtained.
  • the BMD forming heat treatment can be performed under an argon atmosphere and heat treatment conditions at a temperature of 870 to 950 ° C. for 2 hours or more.
  • a silicon single crystal wafer for a multi-layer structure device the silicon single crystal wafer is of the N V region, a surface of a silicon single crystal wafer
  • the DZ layer and the BMD layer located immediately below the DZ layer are at least in this order, the thickness of the DZ layer is 5 to 12.5 ⁇ m, and the BMD density of the BMD layer is 1 ⁇ 10 11 / cm.
  • silicon single crystal wafer for a multilayer structure device capable of improving the strength of the device forming region and suppressing the occurrence and elongation of dislocations in the surface layer.
  • the strain layer, the DZ layer It has a laminated structure of at least three layers including a BMD layer, and when the silicon single crystal wafer on which the dents are formed is heat-treated at a temperature of 900 ° C. for 1 hour, the heat treatment is performed.
  • the rosette length of the dislocations of the DZ layer may be shorter than the rosette length of the dislocations of the DZ layer before the heat treatment.
  • a silicon single crystal wafer for a multilayer structure device capable of improving the strength of the device forming region and suppressing the occurrence and elongation of dislocations in the surface layer.
  • the silicon single crystal wafer of the present invention it is a silicon single crystal wafer for a multilayer structure device capable of improving the strength of the device forming region and suppressing the occurrence and elongation of dislocations in the surface layer.
  • the silicon single crystal wafer according to the present invention is shown.
  • An explanatory diagram of the rosette test is shown.
  • the relationship between the DZ layer thickness, the BMD density, and the rosette length difference value is shown.
  • the cross-sectional observation photograph of the silicon single crystal wafer which concerns on this invention is shown.
  • the relationship between the DZ layer thickness, the BMD density, and the rosette difference value of Example 2 and Comparative Example 2 is shown.
  • the relationship between the DZ layer thickness, the BMD density, and the rosette length difference value of Comparative Example 3 is shown.
  • defects caused by strain due to stress received on the surface of the silicon wafer during device formation can be absorbed by the BMD layer immediately below the surface layer, improving the strength of the device formation region and suppressing the occurrence and elongation of dislocations on the surface layer.
  • the present inventors have made intensive studies for the above problem, a method for producing a silicon single crystal wafer for a multi-layer structure device, the oxygen concentration is 12 ppma (JEITA) above, the silicon single crystal wafer of N V region DZ having a thickness of 5 to 12.5 ⁇ m in order from the surface of the silicon single crystal wafer by performing RTA treatment, mirror polishing processing, and BMD forming heat treatment in a nitrogen-containing atmosphere and a temperature of 1225 ° C. or higher.
  • a device forming region is formed by a method for manufacturing a silicon single crystal wafer, which manufactures a silicon single crystal wafer having a layer and a BMD layer having a BMD density of 1 ⁇ 10 11 / cm 3 or more located immediately below the DZ layer.
  • the present invention has been completed by finding that it is possible to manufacture a silicon single crystal wafer for a multilayer structure device capable of improving strength and suppressing generation and elongation of rearrangement in the surface layer.
  • a silicon single crystal wafer for a multi-layer structure device the silicon single crystal wafer is of the N V region, in order from the surface of a silicon single crystal wafer, and the DZ layer, located immediately under the said DZ layer
  • a silicon single crystal wafer having at least a BMD layer, the thickness of the DZ layer being 5 to 12.5 ⁇ m, and the BMD density of the BMD layer being 1 ⁇ 10 11 / cm 3 or more, the strength of the device forming region.
  • the present inventor has the thickness of the DZ layer 1 and the thickness of the BMD layer 2 of the silicon single crystal wafer 100 having at least the DZ layer 1 and the BMD layer 2 located immediately below the DZ layer 1 as shown in FIG.
  • the thickness of the DZ layer 1 and the BMD density of the BMD layer 2 satisfy a certain relationship, the strength of the device forming region is improved and the occurrence and elongation of dislocations in the surface layer are suppressed. I found that it would be possible.
  • the defect region is prepared entirely N V region a and the oxygen concentration is different from silicon single crystal CW (Chemical etched wafer) wafer, by changing the conditions of the RTA treatment and BMD formation heat treatment, various DZ layer thickness, BMD layer A silicon single crystal PW (Polished wafer) wafer having the BMD density of the above was prepared, and the effect of suppressing the occurrence and elongation of dislocations (dislocation absorption effect) was investigated. The contents and results of the survey will be described below.
  • This CW wafer was heat-treated as an RTA treatment at a temperature of 1150 to 1300 ° C., a time of 9 seconds, and an NH 3 + Ar atmosphere. Then, PW processing was performed with a targeting allowance of 6 ⁇ m. As a result, the nitride film formed by the RTA treatment was removed. Finally, as the BMD forming heat treatment, a heat treatment was performed at a temperature of 1200 ° C.
  • the thickness of the DZ layer was 0.5 to 19.4 ⁇ m and the BMD density was 3.5 ⁇ 10 9 / cm 3 to.
  • a sample of 4.9 ⁇ 10 11 / cm 3 was obtained.
  • the effect of suppressing the occurrence and elongation of dislocations was evaluated by a rosette test (measurement and comparison of rosette length).
  • the depth is 0.01 ⁇ m or more at a dent pressure of 0.24 to 2.9 N.
  • a dent of less than 00 ⁇ m was formed and the rosette length was measured.
  • the rosette length was also measured after the dents were formed and then heat-treated at 900 ° C. for 1 hour. Then, the rosette lengths before and after these heat treatments were compared.
  • the dislocation suppressing effect of the silicon single crystal wafer according to the present invention can be evaluated by the dislocation length (roset length).
  • the rosette test is an evaluation method described in Patent Document 5. In this evaluation method, strain is applied to the surface layer of the wafer by forming dents on the surface of the wafer to be evaluated. After that, heat treatment is performed to extend the dislocations, and the length of the dislocations (roset length) is measured. It can be judged that the shorter the length of the dislocation, the higher the ability to suppress the occurrence and elongation of dislocations.
  • a pressing pressure is applied to the surface layer of the prepared silicon single crystal wafer 100 using, for example, a Vickers hardness tester to form a dent 3. It should be noted that the machine or the like to be used is not particularly limited as long as it can form a dent by applying a pushing pressure to the surface layer of the wafer.
  • a pushing pressure Fz to form a dent 3 having a dent depth of Depth on the surface of the wafer so as to satisfy the relational expression of (less than .00 ⁇ m).
  • the dislocation extension region 5 is formed (FIG. 2).
  • the heat treatment temperature can be 850 ° C. or higher and 1200 ° C. or lower. As described above, when the temperature is 850 ° C. or higher, the temperature is equal to or higher than the brittleness-ductile displacement temperature of silicon, and sufficient dislocations can be extended for evaluation. Further, if the temperature is 1200 ° C. or lower, the treatment can be performed in a vertical heat treatment furnace.
  • the heat treatment time can be, for example, 30 minutes or more and 1 hour or less. Times in this range are sufficient to extend dislocations. Further, it can have an Ar atmosphere. This is because Ar has no effect of inhibiting the movement of dislocations, so that the strength of the wafer itself can be evaluated more accurately.
  • the heat treatment condition is 900 ° C. for 1 hour, the dislocations in the DZ layer can be efficiently extended, and the absorption effect of the dislocations on the BMD layer after the heat treatment can be confirmed more accurately. As a result, it is possible to obtain a product having a higher ability to suppress the generation and elongation of dislocations.
  • selective etching is performed to make the dislocations manifest.
  • the selective etching is limited as long as the dislocations can be manifested, and the method is not particularly limited.
  • wet etching can be performed using an etching solution (solution C in JISH0609-199) in which hydrofluoric acid, nitric acid, acetic acid, and water are mixed.
  • dry etching such as reactive ion etching (RIE) may be performed.
  • the length of the dislocations is measured.
  • FIG. 3 shows the results of a survey conducted by the present inventor to achieve the above object.
  • FIG. 3 shows the relationship between the rosette length, the DZ layer thickness, and the BMD density.
  • the horizontal axis of the graph shown in FIG. 3 shows the reference value (reference) when the rosette length of the silicon single crystal PW wafer before the heat treatment at the temperature of 900 ° C. for 1 hour is used as the reference value, and each sample.
  • first axis (left vertical axis) of the vertical axis of FIG. 3 indicates the DZ layer thickness of the silicon single crystal wafer subjected to the RTA treatment and the BMD formation heat treatment
  • second axis of the vertical axis (right vertical axis). ) Indicates the BMD density of the BMD layer of the silicon single crystal wafer subjected to the RTA treatment and the BMD formation heat treatment.
  • the range of the region where the rosette length difference value is a positive value As shown in FIG. 3, in the range where the thickness of the DZ layer is 12.5 ⁇ m or less and the BMD density of the BMD layer is 1 ⁇ 10 11 / cm 3 or more, the range of the region where the rosette length difference value is a positive value. That is, it has been found that the effect of suppressing the generation and elongation of dislocations is enhanced, and the wafer is suitable for a multilayer structure device. When the thickness of the DZ layer is 10 ⁇ m or less, the above effect can be obtained more stably. As will be described in detail in comparison with Example 1 and Comparative Example 1 described later, the condition that the rosette length difference value is in the range of positive values is that the RTA processing temperature is in the range of 1225 ° C. or higher. The thickness of the DZ layer is set to 5 ⁇ m or more in order to secure a device manufacturing area.
  • the silicon single crystal wafer 100 according to the present invention are those of the N V region. Then, as shown in FIG. 1, it has at least a DZ layer 1 and a BMD layer 2 located immediately below the DZ layer 1 in order from the surface of the wafer.
  • a DZ layer 1 located immediately below the DZ layer 1 in order from the surface of the wafer.
  • BMD layer 2 may be the BMD layer 2 in all parts of the silicon single crystal wafer 100 except the DZ layer 1, or only a part of the silicon single crystal wafer 100 other than the DZ layer 1. May be the BMD layer 2.
  • the thickness of the DZ layer is particularly 5 to 12.5 ⁇ m, preferably 5 to 10 ⁇ m, and the BMD density of the BMD layer is 1 ⁇ 10 11 / cm 3 or more. It is characterized by points.
  • the thickness of the DZ layer and the BMD density of the BMD layer are within the above ranges, a silicon single crystal wafer having an extremely high effect of absorbing dislocations can be obtained.
  • a multilayer structure device is formed using such a silicon single crystal wafer, it is possible to suppress the generation and elongation of dislocations generated in the device forming region, and it is possible to suppress the occurrence of defects such as slips.
  • the rosette length of dislocations of the DZ layer after the heat treatment is increased. It is shorter than the rosette length of the dislocation of the DZ layer of the silicon single crystal wafer (PW) on which the BMD layer is not formed.
  • PW silicon single crystal wafer
  • the oxygen concentration is 12 ppma (JEITA) above, a silicon single crystal wafer of the N V region.
  • the upper limit of the oxygen concentration is not particularly limited, but can be, for example, 17 ppma (JEITA) or less.
  • a CW wafer satisfying such specifications is prepared, and first, RTA treatment is performed in a nitrogen-containing atmosphere and a temperature of 1225 ° C. or higher.
  • the heat treatment conditions for this RTA treatment are preferably less than 10 seconds and a temperature lowering rate of 30 ° C./sec or more.
  • the lower limit of the heat treatment time for the RTA treatment is not particularly limited, and may be, for example, 1 second or more.
  • the upper limit of the temperature lowering rate is not particularly limited, but can be, for example, 100 ° C./sec or less.
  • the density distribution can be made steeper.
  • the upper limit of the BMD density is not particularly limited, but can be, for example, 1 ⁇ 10 12 / cm 3 or less.
  • mirror polishing is performed.
  • the mirror polishing processing conditions are not particularly limited, and mirror polishing that satisfies the usual specifications may be performed.
  • a BMD layer having a BMD density of 1 ⁇ 10 11 / cm 3 or more is formed by performing a BMD forming heat treatment on a silicon single crystal wafer that has been subjected to a mirror polishing process.
  • the heat treatment conditions for forming the BMD at this time are preferably an argon atmosphere, 870 to 950 ° C., and 2 hours or more. Under such heat treatment conditions, only those having a large precipitated nucleus size to some extent grow, so that the BMD distribution can be made steeper.
  • the heat treatment time even if it is excessively long, no change in the BMD density distribution is observed. Therefore, for example, it is efficient and preferable to set it to 8 hours or less.
  • Example 1 a silicon single crystal CW wafer having a diameter of 300 mm, ⁇ 100>, P type, 10 ⁇ cm, an oxygen concentration of 14 ppma (JEITA), and a defect region of the entire Nv region was prepared.
  • This CW wafer was heat-treated as an RTA treatment at a temperature of 1225-1300 ° C. for 9 seconds in an NH 3 + Ar atmosphere.
  • PW processing was performed with a targeting allowance of 6 ⁇ m.
  • the nitride film formed by the RTA treatment was removed.
  • a heat treatment was performed at a temperature of 1200 ° C. for 2 hours in an Ar atmosphere.
  • the DZ layer thickness and BMD density of the obtained silicon single crystal wafer were measured.
  • the DZ layer thickness was 6.7 to 10.5 ⁇ m
  • the BMD density was 1.8 ⁇ 10 11 to 4.9 ⁇ 10 11 / cm 3 .
  • FIG. 4 shows a cross-sectional TEM image when the RTA treatment temperature is 1300 ° C., the DZ layer thickness is 6.7 ⁇ m, and the BMD density is 4.9 ⁇ 10 11 / cm 3 .
  • dents having a depth of 1 to 5 ⁇ m are formed on the wafer surface at a pushing pressure of 0.24 to 2.9 N.
  • the rosette length was measured by a rosette test before and after the heat treatment at 900 ° C. for 1 hour. The difference in rosette lengths obtained in this way was calculated as a rosette length difference value.
  • Example 1 The treatment and evaluation were carried out in the same manner as in Example 1 except that the RTA treatment temperature was set to 1150 ° C to 1200 ° C.
  • the DZ layer thickness was 14.7 to 19.4 ⁇ m, and the BMD density was 3.5 ⁇ 10 9 to 6.6 ⁇ 10 10 / cm 3 .
  • the rosette length difference value of Example 1 was 2 to 13 ⁇ m.
  • the rosette length difference value of Comparative Example 1 was -3 to -12 ⁇ m.
  • Example 2 A sample was prepared using a silicon single crystal CW wafer having an oxygen concentration of 12 ppma (JEITA) under the same conditions as in Example 1 except that the RTA treatment temperature was 1225 to 1250 ° C.
  • the DZ layer thickness of the obtained silicon single crystal wafer was 10.3 to 12.3 ⁇ m, and the BMD density was 1.3 ⁇ 10 11 to 1.7 ⁇ 10 11 / cm 3 .
  • the rosette length difference value was 0.5 to 6.0 ⁇ m.
  • Comparative Example 2 A sample was prepared using a silicon single crystal CW wafer having an oxygen concentration of 12 ppma (JEITA) under the same conditions as in Example 1 except that the RTA treatment temperature was 1175 to 1200 ° C.
  • the DZ layer thickness of the obtained silicon single crystal wafer was 15.7 to 18.7 ⁇ m, and the BMD density was 5.4 ⁇ 10 9 to 7.1 ⁇ 10 10 / cm 3 .
  • the rosette length difference value was -2.0 to -5.5 ⁇ m.
  • Example 2 The results of Example 2 and Comparative Example 2 are shown in FIG. In Example 2, it was possible to obtain a silicon single crystal wafer in which the rosette length difference value is in the positive range.
  • Example 3 A sample was prepared using a silicon single crystal CW wafer having an oxygen concentration of 11 ppma (JEITA) under the same conditions as in Example 1 except that the RTA treatment temperature was set to 1225 to 1300 ° C.
  • the DZ layer thickness of the obtained silicon single crystal wafer was 21.5 to 33.0 ⁇ m, and the BMD density was 1.0 ⁇ 10 9 to 4.6 ⁇ 10 9 / cm 3 .
  • the rosette length difference value was -5.0 to -12.0 ⁇ m.
  • Comparative Example 3 The result of Comparative Example 3 is shown in FIG.
  • the oxygen concentration was less than 12 ppma (JEITA)
  • JEITA a silicon single crystal wafer having a positive rosette length difference value could not be obtained even if the RTA treatment temperature was raised.
  • the present invention is not limited to the above embodiment.
  • the above-described embodiment is an example, and any object having substantially the same configuration as the technical idea described in the claims of the present invention and exhibiting the same effect and effect is the present invention. Is included in the technical scope of.

Landscapes

  • Chemical & Material Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • Metallurgy (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Materials Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Organic Chemistry (AREA)
  • Thermal Sciences (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Crystals, And After-Treatments Of Crystals (AREA)

Abstract

本発明は、多層構造デバイス向けのシリコン単結晶ウェーハの製造方法であって、酸素濃度が12ppma(JEITA)以上、N領域のシリコン単結晶ウェーハを用い、窒素含有雰囲気かつ温度1225℃以上でのRTA処理、鏡面研磨加工処理、及び、BMD形成熱処理を行うことにより、シリコン単結晶ウェーハの表面から順に、厚さが5~12.5μmであるDZ層、及び、該DZ層の直下に位置しBMD密度が1×1011/cm以上であるBMD層を少なくとも有するシリコン単結晶ウェーハを製造するシリコン単結晶ウェーハの製造方法である。これにより、デバイス形成時にシリコンウェーハ表面が受けた応力を表層部直下に吸収させ、歪み起因の欠陥をBMD層に吸収することができ、デバイス形成領域の強度向上及び表層における転位の発生、伸長を抑制可能な多層構造デバイス向けのシリコン単結晶ウェーハの製造方法が提供される。

Description

シリコン単結晶ウェーハの製造方法及びシリコン単結晶ウェーハ
 本発明は、多層構造デバイス向けのシリコン単結晶ウェーハの製造方法及びシリコン単結晶ウェーハに関する。
 最新メモリー(3D Xpoint)では、デバイス領域(表面から深さ約0.5μmの範囲)におけるシリコン基板の高強度化、3D NANDの積層化による基板表層部強度の向上が要求されている。
 一般的にゲッタリング能力の付与とバルク部の強度向上を目的として、シリコン単結晶に窒素、炭素、ボロンをドープすることが行われている。しかし、窒素、炭素、ボロンを高濃度でドープすると、表層に酸素析出物が形成され、電気特性が悪化してしまうという問題がある。このような問題点に対して、熱処理により不純物を外方拡散させる対策が採られている。このとき、表層にDZ層が形成される。このDZ層では、酸素の外方拡散により低酸素となっており、デバイス形成時に受ける応力によりスリップが発生し易い。
 また、特許文献1、特許文献2、特許文献3には、過度に酸素析出物が形成されないようにBMD密度を制御する技術が、特許文献4には、無欠陥領域に隣接して近接ゲッタリング能力を有する単結晶ウェーハが開示されている。
特開2016-100542号公報 特許第4055343号公報 特許第4794137号公報 特開2015-216375号公報 特開2016-111044号公報
 しかし、特許文献1-4に記載されるような単結晶ウェーハであっても、単結晶ウェーハ上に多層構造のデバイスを形成した場合は、デバイス形成領域にスリップが発生してしまうという問題があり、多層構造のデバイスを形成した場合であってもデバイス形成領域にスリップが発生しないシリコン単結晶ウェーハが求められていた。
 本発明は、上記問題を解決するためになされたものであり、デバイス形成時にシリコンウェーハ表面が受けた応力による歪み起因の欠陥を表層部直下のBMD層に吸収することができ、デバイス形成領域の強度向上及び表層における転位の発生、伸長を抑制可能な多層構造デバイス向けのシリコン単結晶ウェーハの製造方法及びシリコン単結晶ウェーハを提供することを目的とする。
 本発明は、上記目的を達成するためになされたものであり、多層構造デバイス向けのシリコン単結晶ウェーハの製造方法であって、酸素濃度が12ppma(JEITA)以上、N領域のシリコン単結晶ウェーハを用い、窒素含有雰囲気かつ温度1225℃以上でのRTA処理、鏡面研磨加工処理、及び、BMD形成熱処理を行うことにより、シリコン単結晶ウェーハの表面から順に、厚さが5~12.5μmであるDZ層、及び、該DZ層の直下に位置しBMD密度が1×1011/cm以上であるBMD層を少なくとも有するシリコン単結晶ウェーハの製造方法を提供する。
 このようなシリコン単結晶ウェーハの製造方法によれば、デバイス形成領域の強度向上及び表層における転位発生、伸長を抑制可能な多層構造デバイス向けのシリコン単結晶ウェーハを得ることができる。
 このとき、前記RTA処理を、10秒未満、降温速度30℃/秒以上の熱処理条件で行うことができる。
 これにより、空孔の外方拡散を抑制する効果がより高く、深さ方向の空孔分布をより急峻なものとすることができ、より急峻なBMD密度分布のものを得ることができる。
 このとき、前記BMD形成熱処理を、アルゴン雰囲気、温度870~950℃、2時間以上の熱処理条件で行うことができる。
 これにより、析出核サイズがある程度大きいもののみ成長させることができるため、BMD分布をより急峻にすることができる。
 本発明は、上記目的を達成するためになされたものであり、多層構造デバイス向けのシリコン単結晶ウェーハであって、該シリコン単結晶ウェーハはN領域のものであり、シリコン単結晶ウェーハの表面から順に、DZ層と、該DZ層の直下に位置するBMD層を少なくとも有し、前記DZ層の厚さが5~12.5μmであり、前記BMD層のBMD密度が1×1011/cm以上であるシリコン単結晶ウェーハを提供する。
 このようなシリコン単結晶ウェーハによれば、デバイス形成領域の強度向上及び表層における転位の発生、伸長を抑制可能な多層構造デバイス向けのシリコン単結晶ウェーハとなる。
 このとき、前記シリコン単結晶ウェーハは、
 Depth=3×Fz0.6
 (但し、Depthは打痕深さ(単位:μm)、Fzは押し込み圧力(単位:N)であり、Depth=0.01μm以上、5.00μm未満とする)
の関係式を満足するように、前記押し込み圧力Fzを加えて、前記シリコン単結晶ウェーハの表面に打痕深さDepthの打痕を形成したときに、前記表面から順に、歪層、DZ層、BMD層を含む、少なくとも3層の積層構造となるものであり、前記打痕を形成した前記シリコン単結晶ウェーハに対し、温度900℃、1時間の熱処理を行ったときに、前記熱処理後の前記DZ層の転位のローゼット長さが、前記熱処理前の前記DZ層の転位のローゼット長さより短くなるものとすることができる。
 これにより、転位の伸長を抑制する能力がより高いものとなる。
 以上のように、本発明のシリコン単結晶ウェーハの製造方法によれば、デバイス形成領域の強度向上及び表層における転位の発生、伸長を抑制可能な多層構造デバイス向けのシリコン単結晶ウェーハを製造することが可能となる。また、本発明のシリコン単結晶ウェーハによれば、デバイス形成領域の強度向上及び表層における転位の発生、伸長を抑制可能な多層構造デバイス向けのシリコン単結晶ウェーハとなる。
本発明に係るシリコン単結晶ウェーハを示す。 ローゼット試験の説明図を示す。 DZ層厚、BMD密度、ローゼット長差分値の関係を示す。 本発明に係るシリコン単結晶ウェーハの断面観察写真を示す。 実施例2及び比較例2の、DZ層厚、BMD密度、ローゼット差分値の関係を示す。 比較例3の、DZ層厚、BMD密度、ローゼット長差分値の関係を示す。
 以下、本発明を詳細に説明するが、本発明はこれらに限定されるものではない。
 上述のように、デバイス形成時にシリコンウェーハ表面が受けた応力による歪み起因の欠陥を表層部直下のBMD層に吸収することができ、デバイス形成領域の強度向上及び表層における転位の発生、伸長を抑制可能な多層構造デバイス向けのシリコン単結晶ウェーハの製造方法及びシリコン単結晶ウェーハが求められていた。
 本発明者らは、上記課題について鋭意検討を重ねた結果、多層構造デバイス向けのシリコン単結晶ウェーハの製造方法であって、酸素濃度が12ppma(JEITA)以上、N領域のシリコン単結晶ウェーハを用い、窒素含有雰囲気かつ温度1225℃以上でのRTA処理、鏡面研磨加工処理、及び、BMD形成熱処理を行うことにより、シリコン単結晶ウェーハの表面から順に、厚さが5~12.5μmであるDZ層、及び、該DZ層の直下に位置しBMD密度が1×1011/cm以上であるBMD層を少なくとも有するシリコン単結晶ウェーハを製造するシリコン単結晶ウェーハの製造方法により、デバイス形成領域の強度向上及び表層における転位の発生、伸長を抑制可能な多層構造デバイス向けのシリコン単結晶ウェーハを製造できることを見出し、本発明を完成した。
 また、多層構造デバイス向けのシリコン単結晶ウェーハであって、該シリコン単結晶ウェーハはN領域のものであり、シリコン単結晶ウェーハの表面から順に、DZ層と、該DZ層の直下に位置するBMD層を少なくとも有し、前記DZ層の厚さが5~12.5μmであり、前記BMD層のBMD密度が1×1011/cm以上であるシリコン単結晶ウェーハにより、デバイス形成領域の強度向上及びウェーハ表層における転位の発生、伸長を抑制可能な、多層構造デバイス向けのシリコン単結晶ウェーハとなることを見出し、本発明を完成した。
 以下、図面を参照して説明する。
 本発明者は、図1に示すような、DZ層1と、該DZ層1の直下に位置するBMD層2を少なくとも有するシリコン単結晶ウェーハ100の、DZ層1の厚さ、BMD層2のBMD密度に注目し、調査を行ったところ、DZ層1の厚さとBMD層2のBMD密度とが一定の関係を満たすときに、デバイス形成領域の強度向上及び表層における転位の発生、伸長を抑制可能なものとなることを見出した。
 まず、欠陥領域が全面N領域であり酸素濃度が異なるシリコン単結晶CW(Chemical etched wafer)ウェーハを準備し、RTA処理及びBMD形成熱処理の条件を変えて、様々なDZ層厚さ、BMD層のBMD密度を有するシリコン単結晶PW(Polished wafer)ウェーハを作製し、転位の発生、伸長の抑制効果(転位の吸収効果)を調査した。以下、調査の内容と結果について述べる。
 直径300mm、<100>、P型、10Ωcm、酸素濃度14ppma(JEITA)、欠陥領域が全面N領域(無欠陥ではあるが、飽和濃度以下の空孔が優勢な領域)の、シリコン単結晶CWウェーハを準備した。このCWウェーハに対し、RTA処理として、温度1150~1300℃、時間9秒、NH+Ar雰囲気での熱処理を行った。その後、狙い取り代を6μmとしてPW加工を行った。これによりRTA処理で形成された窒化膜が除去された。最後に、BMD形成熱処理として、温度1200℃、時間2時間、Ar雰囲気での熱処理を行った。得られたシリコン単結晶PWウェーハについて、DZ層厚、BMD密度の測定を行ったところ、DZ層の厚さが0.5~19.4μm、BMD密度が3.5×10/cm~4.9×1011/cmのサンプルを得た。
 転位の発生、伸長の抑制効果は、ローゼット試験(ローゼット長さの測定、比較)により評価した。具体的には、上記のようにして作製したDZ層、BMD層を有するシリコン単結晶PWウェーハに対し、0.24~2.9Nの打痕圧力で、深さが0.01μm以上、5.00μm未満の打痕を形成し、ローゼット長さを測定した。また、打痕を形成した後、さらに、900℃、1時間の熱処理を行った後についても、ローゼット長さを測定した。そして、これら熱処理前後のローゼット長さを比較した。
 ここで、ローゼット試験について説明する。本発明に係るシリコン単結晶ウェーハの転位抑制効果は、転位の長さ(ローゼット長)により評価できる。ローゼット試験は、特許文献5に記載された評価方法である。この評価方法は、評価対象であるウェーハの表面に打痕を形成することで、ウェーハの表層に歪を加える。その後熱処理を行い、転位を伸長させ、転位の長さ(ローゼット長)を測定する。転位の長さが短いほど、転位の発生、伸長を抑制する能力が高いものと判断できる。
 以下に、具体的な評価方法を、図2のローゼット試験の説明図を参照しながら説明する。まず、用意したシリコン単結晶ウェーハ100の表層に対して、例えばビッカース硬度試験機などを用い、押し込み圧力を加えて打痕3を形成する。なお、ウェーハの表層に押し込み圧力を加えて打痕を形成できるものであればよく、使用する機械等は特に限定されない。
 打痕の形成においては、Depth=3×Fz0.6(但し、Depthは打痕深さ(単位:μm)、Fzは押し込み圧力(単位:N)であり、Depth=0.01μm以上、5.00μm未満)の関係式を満足するように、押し込み圧力Fzを加えて、ウェーハの表面に打痕深さDepthの打痕3を形成することが好ましい。このようにして打痕を形成すると、前記表面から順に、歪層4、DZ層1、BMD層2を含む、少なくとも3層の積層構造となる。このような条件で打痕3を形成すれば、転位の発生、伸長抑制効果を精度高く評価できる。
 打痕を形成した後、ローゼット長さを十分に伸長させるために、シリコンウェーハに熱処理を行うことが好ましい。熱処理を行うことで、転位伸展領域5が形成される(図2)。ここでの熱処理としては、例えば、熱処理温度を850℃以上1200℃以下とすることができる。このように850℃以上とすればシリコンの脆性-延性変位温度以上であり、評価するにあたって十分な転位を伸長させることができる。また、1200℃以下とすれば、縦型熱処理炉で処理が可能である。
 熱処理時間は、例えば30分以上1時間以下とすることができる。このような範囲の時間であれば転位を伸長させるのに十分である。さらに、Ar雰囲気とすることができる。Arは転位の運動を阻害する効果がないため、ウェーハ自体の強度をより正確に評価することができるからである。特に、熱処理条件を900℃、1時間とすると、DZ層中の転位を効率よく伸長させることができ、熱処理後のBMD層への転位の吸収効果を、より正確に確認できる。その結果、転位の発生、伸長を抑制する能力がより高いものを得ることができる。
 次に、転位の長さを計測するために、選択エッチングを行い、転位を顕在化させる。選択エッチングは転位を顕在化させることができれば良く、その方法は特に限定されない。例えば、フッ化水素酸と硝酸と酢酸と水を混合したエッチング液(JISH0609-199中のC液)を用いたウェットエッチングを行うことができる。また、反応性イオンエッチング(RIE:Reactive Ion Etching)のようなドライエッチングを行っても良い。
 このようにして打痕から伸びる転位を顕在化させた後、その転位の長さ(ローゼット長さ)を測定する。
 上記目的を達成するために本発明者が行った調査結果を図3に示す。図3は、ローゼット長さと、DZ層厚、BMD密度の関係を示したものである。図3に示すグラフの横軸は、前記温度900℃、1時間の熱処理を行う前のシリコン単結晶PWウェーハのローゼット長をレファレンスの基準値としたときの、基準値(レファレンス)と、各サンプルの前記温度900℃、1時間の熱処理を行った後のローゼット長の差である(以下、「ローゼット長差分値」という)。つまり、図3の横軸のローゼット長差分値が正の値の範囲は、前記温度900℃、1時間の熱処理を行う前のシリコン単結晶PWウェーハよりも、前記温度900℃、1時間の熱処理を行った後のローゼット長が短くなったことを意味し、転位の発生、伸長の抑制効果が高いことを意味する。逆に、図3の横軸のローゼット長差分値が負の値の範囲は、前記温度900℃、1時間の熱処理を行う前のシリコン単結晶PWウェーハよりも、前記温度900℃、1時間の熱処理を行った後のローゼット長が長くなったことを意味し、転位の発生、伸長の抑制効果がないことを意味する。
 また、図3の縦軸の第1軸(左の縦軸)は、RTA処理及びBMD形成熱処理を行ったシリコン単結晶ウェーハのDZ層厚さを、縦軸の第2軸(右の縦軸)は、RTA処理及びBMD形成熱処理を行ったシリコン単結晶ウェーハのBMD層のBMD密度を示している。
 図3に示されるように、DZ層の厚さが12.5μm以下かつ、BMD層のBMD密度が1×1011/cm以上の範囲では、ローゼット長差分値が正の値の領域の範囲となること、すなわち、転位の発生、伸長の抑制効果が高くなり、多層構造デバイス用に好適なウェーハとなることを見出した。DZ層の厚さが10μm以下であれば、より安定して上記効果を得ることができる。なお、後述の実施例1、比較例1の対比で詳しく説明するが、ローゼット長差分値が正の値の範囲となる条件は、RTA処理温度が1225℃以上の範囲である。また、DZ層の厚さを5μm以上としたのは、デバイス作製領域を確保するためである。
 本発明に係るシリコン単結晶ウェーハ100は、N領域のものである。そして、図1に示すように、ウェーハの表面から順に、DZ層1と、該DZ層1の直下に位置するBMD層2を少なくとも有している。ここで、「直下に位置する」とは、「隣接する」と同じ意味である。また、BMD層2は、シリコン単結晶ウェーハ100のうちDZ層1を除く部分すべてがBMD層2であってもよいし、シリコン単結晶ウェーハ100のうちDZ層1以外の部分のさらに一部のみがBMD層2であってもよい。
 また、本発明に係るシリコン単結晶ウェーハは、特に、DZ層の厚さが5~12.5μm、好ましくは5~10μmであり、BMD層のBMD密度が1×1011/cm以上である点に特徴を有している。DZ層の厚さとBMD層のBMD密度が、上記の範囲内にあることで、転位を吸収する効果が極めて高いシリコン単結晶ウェーハとなる。このようなシリコン単結晶ウェーハを用いて、多層構造デバイスを形成すると、デバイス形成領域に発生した転位の発生、伸長を抑制でき、スリップなどの欠陥の発生を抑制できる。
 また、本発明に係るシリコン単結晶ウェーハは、上記のようにして打痕を形成し、温度900℃、1時間の熱処理を行ったときに、熱処理後のDZ層の転位のローゼット長さが、BMD層を形成していないシリコン単結晶ウェーハ(PW)のDZ層の転位のローゼット長さより短くなるものである。このようなシリコン単結晶ウェーハは、転位の発生、伸長を抑制する能力がより高いものである。
 次に、本発明に係るシリコン単結晶ウェーハの製造方法について詳述する。
 厚さが5~12.5μmであるDZ層、及び、該DZ層の直下に位置しBMD密度が1×1011/cm以上であるBMD層を少なくとも有するシリコン単結晶ウェーハを製造するためには、酸素濃度が12ppma(JEITA)以上、N領域のシリコン単結晶ウェーハを用いる。酸素濃度の上限は特に限定されないが、例えば、17ppma(JEITA)以下とすることができる。このような仕様を満たすCWウェーハを準備し、まず、窒素含有雰囲気かつ温度1225℃以上でのRTA処理を行う。このRTA処理の熱処理条件は、10秒未満、降温速度30℃/秒以上とすることが好ましい。RTA処理の熱処理時間の下限は特に限定されず、例えば、1秒以上とすることができる。降温速度の上限も特に限定されないが、例えば、100℃/秒以下とすることができる。このように高温の熱処理温度から急速に降温させると、空孔の外方拡散を抑制する効果がより高く、深さ方向の空孔分布をより急峻なものとすることができ、その結果、BMD密度分布をより急峻なものとすることができる。なお、BMD密度の上限は特に限定されないが、例えば、1×1012/cm以下とすることができる。
 RTA処理を行った後、鏡面研磨加工を行う。鏡面研磨加工条件は特に限定されず、通常の仕様を満たす鏡面研磨を行えばよい。
 鏡面研磨加工処理を行ったシリコン単結晶ウェーハに対して、BMD形成熱処理を行うことで、BMD密度が1×1011/cm以上であるBMD層を形成する。このときのBMD形成のための熱処理条件は、アルゴン雰囲気、870~950℃、2時間以上とすることが好ましい。このような熱処理条件であれば、析出核サイズがある程度大きいもののみ成長するため、BMD分布をより急峻にすることができる。なお、熱処理の時間については、過度に長時間としてもBMD密度分布の変化は見られなくなるので、例えば8時間以下とすると効率的であり好ましい。
 以下、実施例を挙げて本発明について詳細に説明するが、これは本発明を限定するものではない。
 (実施例1)
 まず、直径300mm、<100>、P型、10Ωcm、酸素濃度14ppma(JEITA)、欠陥領域が全面Nv領域の、シリコン単結晶CWウェーハを準備した。このCWウェーハに対し、RTA処理として、温度1225~1300℃、時間9秒、NH+Ar雰囲気での熱処理を行った。その後、狙い取り代を6μmとしてPW加工を行った。これによりRTA処理で形成された窒化膜が除去された。最後に、BMD形成熱処理として、温度1200℃、時間2時間、Ar雰囲気での熱処理を行った。得られたシリコン単結晶ウェーハについて、DZ層厚、BMD密度の測定を行った。DZ層厚は6.7~10.5μm、BMD密度は1.8×1011~4.9×1011/cmであった。また、図4に、RTA処理温度1300℃、DZ層厚さ6.7μm、BMD密度4.9×1011/cmのときの、断面TEM画像を示す。
 また、同様のCWを使用し、RTA処理及びBMD形成熱処理を行った後のウェーハ表面に、0.24~2.9Nの押し込み圧力で、1~5μmの深さの打痕を形成した後、900℃、1時間の熱処理を行う前後でローゼット試験によりローゼット長の測定を行った。これにより得られたローゼット長の差をローゼット長差分値として算出した。
 (比較例1)
 RTA処理温度を1150℃~1200℃とした点以外は実施例1と同様にして処理、評価を行った。DZ層厚は14.7~19.4μm、BMD密度は3.5×10~6.6×1010/cmであった。
 実施例1のローゼット長差分値は、2~13μmであった。一方、比較例1のローゼット長差分値は、-3~-12μmであった。このように、実施例のシリコン単結晶ウェーハでは、転位の発生、伸長を効果的に抑制できることがわかる。転位を伸長(成長)させる熱処理後の転位のローゼット長さが短い場合は、DZ層の直下に高密度のBMD層を形成したことによって、転位を吸収する効果が得られたことを示している。
 (実施例2)
 酸素濃度12ppma(JEITA)のシリコン単結晶CWウェーハを用い、RTA処理温度を1225~1250℃としたこと以外は実施例1と同じ条件でサンプルの作製を行った。得られたシリコン単結晶ウェーハのDZ層厚は10.3~12.3μm、BMD密度は1.3×1011~1.7×1011/cmであった。ローゼット長差分値は、0.5~6.0μmだった。
 (比較例2)
 酸素濃度12ppma(JEITA)のシリコン単結晶CWウェーハを用い、RTA処理温度を1175~1200℃としたこと以外は実施例1と同じ条件でサンプルの作製を行った。得られたシリコン単結晶ウェーハのDZ層厚は15.7~18.7μm、BMD密度は5.4×10~7.1×1010/cmであった。ローゼット長差分値は、-2.0~-5.5μmだった。
 実施例2及び比較例2の結果を、図5に示す。実施例2では、ローゼット長差分値が正の範囲となるシリコン単結晶ウェーハを得ることができた。
 (比較例3)
 酸素濃度11ppma(JEITA)のシリコン単結晶CWウェーハを用い、RTA処理温度を1225~1300℃としたこと以外は実施例1と同じ条件でサンプルの作製を行った。得られたシリコン単結晶ウェーハのDZ層厚は21.5~33.0μm、BMD密度は1.0×10~4.6×10/cmであった。ローゼット長差分値は、-5.0~-12.0μmだった。
 比較例3の結果を、図6に示す。酸素濃度が12ppma(JEITA)未満の場合、RTA処理温度を高くしても、ローゼット長差分値が正となるシリコン単結晶ウェーハを得ることができなかった。
 なお、本発明は、上記実施形態に限定されるものではない。上記実施形態は例示であり、本発明の特許請求の範囲に記載された技術的思想と実質的に同一な構成を有し、同様な作用効果を奏するものは、いかなるものであっても本発明の技術的範囲に包含される。

Claims (5)

  1.  多層構造デバイス向けのシリコン単結晶ウェーハの製造方法であって、
     酸素濃度が12ppma(JEITA)以上、N領域のシリコン単結晶ウェーハを用い、
     窒素含有雰囲気かつ温度1225℃以上でのRTA処理、鏡面研磨加工処理、及び、BMD形成熱処理を行うことにより、シリコン単結晶ウェーハの表面から順に、厚さが5~12.5μmであるDZ層、及び、該DZ層の直下に位置しBMD密度が1×1011/cm以上であるBMD層を少なくとも有するシリコン単結晶ウェーハを製造することを特徴とするシリコン単結晶ウェーハの製造方法。
  2.  前記RTA処理を、10秒未満、降温速度30℃/秒以上の熱処理条件で行うことを特徴とする請求項1に記載のシリコン単結晶ウェーハの製造方法。
  3.  前記BMD形成熱処理を、アルゴン雰囲気、温度870~950℃、2時間以上の熱処理条件で行うことを特徴とする請求項1又は請求項2に記載のシリコン単結晶ウェーハの製造方法。
  4.  多層構造デバイス向けのシリコン単結晶ウェーハであって、
     該シリコン単結晶ウェーハはN領域のものであり、
     シリコン単結晶ウェーハの表面から順に、DZ層と、該DZ層の直下に位置するBMD層を少なくとも有し、
     前記DZ層の厚さが5~12.5μmであり、前記BMD層のBMD密度が1×1011/cm以上であることを特徴とするシリコン単結晶ウェーハ。
  5.  前記シリコン単結晶ウェーハは、
     Depth=3×Fz0.6
     (但し、Depthは打痕深さ(単位:μm)、Fzは押し込み圧力(単位:N)であり、Depth=0.01μm以上、5.00μm未満とする)
    の関係式を満足するように、前記押し込み圧力Fzを加えて、前記シリコン単結晶ウェーハの表面に打痕深さDepthの打痕を形成したときに、前記表面から順に、歪層、DZ層、BMD層を含む、少なくとも3層の積層構造となるものであり、
     前記打痕を形成した前記シリコン単結晶ウェーハに対し、温度900℃、1時間の熱処理を行ったときに、前記熱処理後の前記DZ層の転位のローゼット長さが、前記熱処理前の前記DZ層の転位のローゼット長さより短くなるものであることを特徴とする請求項4に記載のシリコン単結晶ウェーハ。
PCT/JP2020/004397 2019-04-16 2020-02-05 シリコン単結晶ウェーハの製造方法及びシリコン単結晶ウェーハ WO2020213230A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020217032523A KR20210151814A (ko) 2019-04-16 2020-02-05 실리콘 단결정 웨이퍼의 제조방법 및 실리콘 단결정 웨이퍼
US17/601,112 US11959191B2 (en) 2019-04-16 2020-02-05 Method for manufacturing silicon single crystal wafer and silicon single crystal wafer
CN202080028464.7A CN113906171A (zh) 2019-04-16 2020-02-05 单晶硅晶圆的制造方法及单晶硅晶圆
JP2021514801A JP7388434B2 (ja) 2019-04-16 2020-02-05 シリコン単結晶ウェーハの製造方法及びシリコン単結晶ウェーハ

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2019077651 2019-04-16
JP2019-077651 2019-04-16

Publications (1)

Publication Number Publication Date
WO2020213230A1 true WO2020213230A1 (ja) 2020-10-22

Family

ID=72838108

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2020/004397 WO2020213230A1 (ja) 2019-04-16 2020-02-05 シリコン単結晶ウェーハの製造方法及びシリコン単結晶ウェーハ

Country Status (6)

Country Link
US (1) US11959191B2 (ja)
JP (1) JP7388434B2 (ja)
KR (1) KR20210151814A (ja)
CN (1) CN113906171A (ja)
TW (1) TW202041726A (ja)
WO (1) WO2020213230A1 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP3929334A1 (de) * 2020-06-23 2021-12-29 Siltronic AG Verfahren zur herstellung von halbleiterscheiben
US20220157602A1 (en) * 2020-11-18 2022-05-19 Applied Materials, Inc. Silicon oxide gap fill using capacitively coupled plasmas

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005311200A (ja) * 2004-04-23 2005-11-04 Komatsu Electronic Metals Co Ltd シリコン半導体基板の熱処理方法及び同方法で処理されたシリコン半導体基板
JP2007194232A (ja) * 2006-01-17 2007-08-02 Shin Etsu Handotai Co Ltd シリコン単結晶ウエーハの製造方法
WO2008105136A1 (ja) * 2007-02-26 2008-09-04 Shin-Etsu Handotai Co., Ltd. シリコン単結晶ウエーハの製造方法
JP2014034513A (ja) * 2012-08-08 2014-02-24 Siltronic Ag 単結晶シリコンからなる半導体ウエハおよびその製造方法
WO2016084287A1 (ja) * 2014-11-26 2016-06-02 信越半導体株式会社 シリコン単結晶ウェーハの熱処理方法
WO2018108735A1 (de) * 2016-12-15 2018-06-21 Siltronic Ag Halbleiterscheibe aus einkristallinem silizium und verfahren zur herstellung einer halbleiterscheibe aus einkristallinem silizium
WO2019159539A1 (ja) * 2018-02-16 2019-08-22 信越半導体株式会社 シリコン単結晶ウェーハの熱処理方法

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2729543B2 (ja) 1991-05-22 1998-03-18 義郎 渡辺 斜めメッシュ筋を用いた梁骨組み工法
JP4055343B2 (ja) 2000-09-26 2008-03-05 株式会社Sumco シリコン半導体基板の熱処理方法
US7483424B2 (en) * 2005-07-28 2009-01-27 International Business Machines Corporation Method, for securely maintaining communications network connection data
JP2016504759A (ja) 2012-11-19 2016-02-12 サンエディソン・セミコンダクター・リミテッドSunEdison Semiconductor Limited 熱処理により不活性な酸素析出核を活性化する高析出密度ウエハの製造
DE102014208815B4 (de) 2014-05-09 2018-06-21 Siltronic Ag Verfahren zur Herstellung einer Halbleiterscheibe aus Silizium
JP6245156B2 (ja) 2014-12-02 2017-12-13 信越半導体株式会社 シリコンウェーハの評価方法
JP2018030765A (ja) 2016-08-25 2018-03-01 信越半導体株式会社 シリコン単結晶ウェーハの製造方法、シリコンエピタキシャルウェーハの製造方法、シリコン単結晶ウェーハ及びシリコンエピタキシャルウェーハ
CN114093764A (zh) * 2016-12-28 2022-02-25 太阳能爱迪生半导体有限公司 单晶硅晶片

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005311200A (ja) * 2004-04-23 2005-11-04 Komatsu Electronic Metals Co Ltd シリコン半導体基板の熱処理方法及び同方法で処理されたシリコン半導体基板
JP2007194232A (ja) * 2006-01-17 2007-08-02 Shin Etsu Handotai Co Ltd シリコン単結晶ウエーハの製造方法
WO2008105136A1 (ja) * 2007-02-26 2008-09-04 Shin-Etsu Handotai Co., Ltd. シリコン単結晶ウエーハの製造方法
JP2014034513A (ja) * 2012-08-08 2014-02-24 Siltronic Ag 単結晶シリコンからなる半導体ウエハおよびその製造方法
WO2016084287A1 (ja) * 2014-11-26 2016-06-02 信越半導体株式会社 シリコン単結晶ウェーハの熱処理方法
WO2018108735A1 (de) * 2016-12-15 2018-06-21 Siltronic Ag Halbleiterscheibe aus einkristallinem silizium und verfahren zur herstellung einer halbleiterscheibe aus einkristallinem silizium
WO2019159539A1 (ja) * 2018-02-16 2019-08-22 信越半導体株式会社 シリコン単結晶ウェーハの熱処理方法

Also Published As

Publication number Publication date
US20220195620A1 (en) 2022-06-23
KR20210151814A (ko) 2021-12-14
JPWO2020213230A1 (ja) 2020-10-22
JP7388434B2 (ja) 2023-11-29
TW202041726A (zh) 2020-11-16
CN113906171A (zh) 2022-01-07
US11959191B2 (en) 2024-04-16

Similar Documents

Publication Publication Date Title
KR101750688B1 (ko) 실리콘 단결정 웨이퍼의 제조방법 및 어닐링된 웨이퍼
WO2020213230A1 (ja) シリコン単結晶ウェーハの製造方法及びシリコン単結晶ウェーハ
KR102373801B1 (ko) 실리콘 웨이퍼의 품질 평가 방법, 실리콘 웨이퍼의 제조 방법 및 실리콘 웨이퍼
JPWO2004073057A1 (ja) シリコンウェーハの製造方法
US10177008B2 (en) Silicon wafer and method for manufacturing the same
JP5251137B2 (ja) 単結晶シリコンウェーハおよびその製造方法
TW201007865A (en) Silicon single crystal wafer, process for producing silicon single crystal wafer, and method for evaluating silicon single crystal wafer
JP4854936B2 (ja) シリコンウエーハの製造方法及びシリコンウエーハ
TWI553172B (zh) 由矽構成的半導體晶圓和其製造方法
JP6245156B2 (ja) シリコンウェーハの評価方法
KR20170091593A (ko) 실리콘 단결정 웨이퍼의 열처리방법
WO2010131412A1 (ja) シリコンウェーハおよびその製造方法
TWI680512B (zh) 矽晶圓之研磨方法、矽晶圓之製造方法及矽晶圓
JP5572091B2 (ja) 半導体ウェーハの製造方法
JP6717353B2 (ja) レーザマーク付きシリコンウェーハの製造方法
JP6822375B2 (ja) シリコンエピタキシャルウエーハの製造方法
US10648101B2 (en) Silicon wafer
JP4653948B2 (ja) エピタキシャルウエーハ用シリコン単結晶の検査方法及びエピタキシャルウエーハ用シリコンウエーハの製造方法、並びにエピタキシャルウエーハの製造方法
JP2009272443A (ja) シリコンウェーハおよびその製造方法
JP2003332344A (ja) シリコン単結晶層の製造方法及びシリコン単結晶層
JP5565012B2 (ja) エピタキシャルウェーハの評価方法及びエピタキシャルウェーハの製造方法
JP2010199337A (ja) シリコンウェーハの製造方法
WO2018051728A1 (ja) シリコンウェーハの熱処理方法及びシリコンウェーハの製造方法
CN116072514A (zh) 硅晶片和外延硅晶片
JP5434239B2 (ja) シリコンウェーハの製造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 20791450

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2021514801

Country of ref document: JP

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 20791450

Country of ref document: EP

Kind code of ref document: A1