WO2019198800A1 - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
WO2019198800A1
WO2019198800A1 PCT/JP2019/015863 JP2019015863W WO2019198800A1 WO 2019198800 A1 WO2019198800 A1 WO 2019198800A1 JP 2019015863 W JP2019015863 W JP 2019015863W WO 2019198800 A1 WO2019198800 A1 WO 2019198800A1
Authority
WO
WIPO (PCT)
Prior art keywords
region
semiconductor device
electrode
formation region
electrode pad
Prior art date
Application number
PCT/JP2019/015863
Other languages
English (en)
French (fr)
Inventor
一樹 奥山
俊太郎 高橋
基治 芳我
真悟 吉田
和寿 熊谷
肇 奥田
Original Assignee
ローム株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ローム株式会社 filed Critical ローム株式会社
Priority to JP2020513453A priority Critical patent/JP7346385B2/ja
Priority to CN201980023618.0A priority patent/CN111937126B/zh
Priority to DE112019001917.1T priority patent/DE112019001917T5/de
Priority to US17/044,658 priority patent/US20210098346A1/en
Publication of WO2019198800A1 publication Critical patent/WO2019198800A1/ja
Priority to JP2023143401A priority patent/JP2023158057A/ja
Priority to US18/510,204 priority patent/US20240087996A1/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49541Geometry of the lead-frame
    • H01L23/49562Geometry of the lead-frame for devices being provided for in H01L29/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4821Flat leads, e.g. lead frames with or without insulating supports
    • H01L21/4825Connection or disconnection of other leads to or from flat leads, e.g. wires, bumps, other flat leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/565Moulds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/765Making of isolation regions between components by field effect
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/16Fillings or auxiliary members in containers or encapsulations, e.g. centering rings
    • H01L23/18Fillings characterised by the material, its physical or chemical properties, or its arrangement within the complete device
    • H01L23/26Fillings characterised by the material, its physical or chemical properties, or its arrangement within the complete device including materials for absorbing or reacting with moisture or other undesired substances, e.g. getters
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3114Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed the device being a chip scale package, e.g. CSP
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3142Sealing arrangements between parts, e.g. adhesion promotors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49503Lead-frames or other flat leads characterised by the die pad
    • H01L23/49513Lead-frames or other flat leads characterised by the die pad having bonding material between chip and die pad
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49517Additional leads
    • H01L23/4952Additional leads the additional leads being a bump or a wire
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49541Geometry of the lead-frame
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49541Geometry of the lead-frame
    • H01L23/49548Cross section geometry
    • H01L23/49551Cross section geometry characterised by bent parts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49568Lead-frames or other flat leads specifically adapted to facilitate heat dissipation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49579Lead-frames or other flat leads characterised by the materials of the lead frames or layers thereon
    • H01L23/49582Metallic layers on lead frames
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L24/36Structure, shape, material or disposition of the strap connectors prior to the connecting process
    • H01L24/37Structure, shape, material or disposition of the strap connectors prior to the connecting process of an individual strap connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L24/39Structure, shape, material or disposition of the strap connectors after the connecting process
    • H01L24/40Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/0611Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region
    • H01L27/0617Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type
    • H01L27/0635Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type in combination with bipolar transistors and diodes, or resistors, or capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • H01L29/0692Surface layout
    • H01L29/0696Surface layout of cellular field-effect devices, e.g. multicellular DMOS transistors or IGBTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/402Field plates
    • H01L29/407Recessed field plates, e.g. trench field plates, buried field plates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66674DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/66712Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/66734Vertical DMOS transistors, i.e. VDMOS transistors with a step of recessing the gate electrode, e.g. to form a trench gate electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/73Bipolar junction transistors
    • H01L29/732Vertical transistors
    • H01L29/7322Vertical transistors having emitter-base and base-collector junctions leaving at the same surface of the body, e.g. planar transistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7813Vertical DMOS transistors, i.e. VDMOS transistors with trench gate electrode, e.g. UMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7833Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's
    • H01L29/7835Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's with asymmetrical source and drain regions, e.g. lateral high-voltage MISFETs with drain offset region, extended drain MISFETs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/0212Auxiliary members for bonding areas, e.g. spacers
    • H01L2224/02122Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body
    • H01L2224/02163Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body on the bonding area
    • H01L2224/02165Reinforcing structures
    • H01L2224/02166Collar structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05552Shape in top view
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • H01L2224/0601Structure
    • H01L2224/0603Bonding areas having different sizes, e.g. different heights or widths
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/36Structure, shape, material or disposition of the strap connectors prior to the connecting process
    • H01L2224/37Structure, shape, material or disposition of the strap connectors prior to the connecting process of an individual strap connector
    • H01L2224/37001Core members of the connector
    • H01L2224/37099Material
    • H01L2224/371Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/37117Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/37124Aluminium [Al] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/36Structure, shape, material or disposition of the strap connectors prior to the connecting process
    • H01L2224/37Structure, shape, material or disposition of the strap connectors prior to the connecting process of an individual strap connector
    • H01L2224/37001Core members of the connector
    • H01L2224/37099Material
    • H01L2224/371Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/37138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/37147Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/36Structure, shape, material or disposition of the strap connectors prior to the connecting process
    • H01L2224/37Structure, shape, material or disposition of the strap connectors prior to the connecting process of an individual strap connector
    • H01L2224/3754Coating
    • H01L2224/37599Material
    • H01L2224/376Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/37638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/37639Silver [Ag] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/36Structure, shape, material or disposition of the strap connectors prior to the connecting process
    • H01L2224/37Structure, shape, material or disposition of the strap connectors prior to the connecting process of an individual strap connector
    • H01L2224/3754Coating
    • H01L2224/37599Material
    • H01L2224/376Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/37638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/37655Nickel [Ni] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/39Structure, shape, material or disposition of the strap connectors after the connecting process
    • H01L2224/40Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
    • H01L2224/401Disposition
    • H01L2224/40151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/40221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/40245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/4501Shape
    • H01L2224/45012Cross-sectional shape
    • H01L2224/45015Cross-sectional shape being circular
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45117Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/45124Aluminium (Al) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45147Copper (Cu) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48095Kinked
    • H01L2224/48096Kinked the kinked part being in proximity to the bonding area on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/4846Connecting portions with multiple bonds on the same bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/4847Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a wedge bond
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/4847Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a wedge bond
    • H01L2224/48472Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a wedge bond the other connecting portion not on the bonding area also being a wedge bond, i.e. wedge-to-wedge
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/4901Structure
    • H01L2224/4903Connectors having different sizes, e.g. different diameters
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4911Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain
    • H01L2224/49111Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain the connectors connecting two common bonding areas, e.g. Litz or braid wires
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73221Strap and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
    • H01L2224/92Specific sequence of method steps
    • H01L2224/922Connecting different surfaces of the semiconductor or solid-state body with connectors of different types
    • H01L2224/9222Sequential connecting processes
    • H01L2224/92242Sequential connecting processes the first connecting process involving a layer connector
    • H01L2224/92247Sequential connecting processes the first connecting process involving a layer connector the second connecting process involving a wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3157Partial encapsulation or coating
    • H01L23/3171Partial encapsulation or coating the coating being directly applied to the semiconductor body, e.g. passivation layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3157Partial encapsulation or coating
    • H01L23/3192Multilayer coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/0611Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region
    • H01L27/0617Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type
    • H01L27/0629Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type in combination with diodes, or resistors, or capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • H01L27/092Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors
    • H01L27/0922Combination of complementary transistors having a different structure, e.g. stacked CMOS, high-voltage and low-voltage CMOS
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1025Channel region of field-effect devices
    • H01L29/1029Channel region of field-effect devices of field-effect transistors
    • H01L29/1033Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure
    • H01L29/1041Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure with a non-uniform doping structure in the channel region surface
    • H01L29/1045Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure with a non-uniform doping structure in the channel region surface the doping structure being parallel to the channel length, e.g. DMOS like
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/107Substrate region of field-effect devices
    • H01L29/1075Substrate region of field-effect devices of field-effect transistors
    • H01L29/1079Substrate region of field-effect devices of field-effect transistors with insulated gate
    • H01L29/1087Substrate region of field-effect devices of field-effect transistors with insulated gate characterised by the contact structure of the substrate region, e.g. for controlling or preventing bipolar effect
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42364Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the insulating layer, e.g. thickness or uniformity
    • H01L29/42368Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the insulating layer, e.g. thickness or uniformity the thickness being non-uniform
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7811Vertical DMOS transistors, i.e. VDMOS transistors with an edge termination structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/92Capacitors having potential barriers
    • H01L29/94Metal-insulator-semiconductors, e.g. MOS
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13091Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation

Definitions

  • the present invention relates to a semiconductor device.
  • a drain electrode is formed on a surface mounted on a lead frame, and a source electrode pad and a gate electrode pad are formed on a surface opposite to the surface on which the drain electrode is formed.
  • MOSFETs are known (see, for example, Patent Document 1).
  • the semiconductor device may be connected to an inductive load and may be required to have a function of absorbing energy released from the inductive load when turned off. If the energy applied to the semiconductor device from the inductive load exceeds a predetermined value, the semiconductor device may fail due to a temperature rise.
  • An indicator of how much energy stored in the inductive load can be absorbed is indicated by the active clamp tolerance. As the value of the active clamp tolerance increases, more energy stored in the inductive load can be absorbed. For this reason, it is preferable that the value of active clamp tolerance is large.
  • An object of the present invention is to provide a semiconductor device capable of improving the active clamp tolerance.
  • a semiconductor device that solves the above problems includes a semiconductor element having a substrate including a transistor formation region having a shape other than a rectangle on which a transistor is formed, an electrode pad on the transistor formation region, and a single connection to the electrode pad.
  • the electrode pad is provided so as to cover the center of gravity of the transistor formation region in a plan view, and the first connection member is disposed on the electrode pad in the plan view.
  • the connected connection region includes the position of the center of gravity of the transistor formation region.
  • the inventor of the present application focused on the connection position of the electrode pad with respect to the transistor formation region of the semiconductor element of the first connection member connected to the semiconductor element in order to improve the active clamp tolerance of the semiconductor device.
  • the inventor of the present application has obtained knowledge that the active clamp resistance is improved when the first connection member is connected to the position of the electrode pad corresponding to the position of the center of gravity of the transistor formation region.
  • the semiconductor device is configured such that the connection region where the first connection member is connected to the electrode pad includes the center of gravity of the transistor formation region. Therefore, the active clamp tolerance can be improved.
  • a semiconductor device that solves the above problems includes a semiconductor element having a substrate including a transistor formation region having a shape other than a square in which a transistor is formed, an electrode pad on the transistor formation region, and a plurality of portions connected to the electrode pad.
  • the transistor forming region is divided into a plurality of divided regions having the same area according to the number of connecting portions of the first connecting member, and the electrode pad
  • the planar region is provided so as to cover the center of gravity of each of the plurality of divided regions, and in the planar view, the connection region in which the first connection member is connected to the electrode pad has the center of gravity of each of the plurality of divided regions. Including.
  • the inventor of the present application focused on the connection position of the electrode pad with respect to the transistor formation region of the semiconductor element of the first connection member connected to the semiconductor element in order to improve the active clamp tolerance of the semiconductor device. Then, when the first connecting member is connected at two locations on the electrode pad, the inventor of the present application places the transistor formation region at the position of the electrode pad corresponding to the center of gravity of each of the two divided regions divided into equal areas. The knowledge that active clamp tolerance improves when one connection member is connected was acquired. In view of this point, the semiconductor device is configured such that the connection region in which the first connection member is connected to the electrode pad includes the center of gravity of each of the plurality of divided regions obtained by dividing the transistor formation region into equal areas. ing. Therefore, the active clamp tolerance can be improved.
  • a semiconductor device that solves the above problem is connected to a semiconductor element having a substrate including a transistor formation region other than a square in which a transistor is formed, an electrode pad on the transistor formation region, and the electrode pad.
  • a plurality of first connection members, and the transistor formation region is divided into a plurality of division regions having the same area according to the number of the first connection members, and the electrode pad is the planar view in the plan view.
  • a connection region provided so as to cover the center of gravity of each of the plurality of divided regions and having the plurality of first connection members connected to the electrode pads in the plan view includes the position of the center of gravity of each of the plurality of divided regions.
  • the inventor of the present application focused on the connection position of the electrode pad with respect to the transistor formation region of the semiconductor element of the first connection member connected to the semiconductor element in order to improve the active clamp tolerance of the semiconductor device.
  • the inventor of the present application corresponds to the gravity center positions of the plurality of divided regions obtained by dividing the transistor formation region into equal areas according to the number of the first connection members.
  • the 1st connection member was connected to the position of the electrode pad to perform, the knowledge which active clamp tolerance improved was acquired.
  • the present semiconductor device provides the center of gravity of each of the plurality of divided regions in which the connection region in which the plurality of first connection members are connected to the electrode pads is divided into equal areas according to the number of the first connection members. It is configured to include a position. Therefore, the active clamp tolerance can be improved.
  • the active clamp tolerance can be improved.
  • FIG. 1A is a plan view of a semiconductor device
  • FIG. 1B is a side view of the semiconductor device
  • FIG. 1C is a bottom view of the semiconductor device.
  • the top view which shows the internal structure of the semiconductor device.
  • FIG. 3 is a sectional view taken along line 3-3 in FIG. 1.
  • FIG. 4 is a sectional view taken along line 4-4 of FIG.
  • the circuit diagram which shows the circuit structure of the semiconductor device.
  • the top view which shows typically the active region and source pad of a semiconductor element.
  • the top view which shows typically the active region and source pad of a semiconductor element.
  • Sectional drawing which shows typically the structure of MISFET which comprises some semiconductor elements.
  • FIG. 1A is a plan view of a semiconductor device
  • FIG. 1B is a side view of the semiconductor device
  • FIG. 1C is a bottom view of the semiconductor device.
  • FIG. 10 is an enlarged view of one trench gate structure of FIG. 9 and its periphery.
  • the top view which shows typically the epitaxial layer of MISFET.
  • Sectional drawing which shows typically the structure of the low voltage CMOSFET which comprises some semiconductor elements.
  • Sectional drawing which shows typically the structure of the MOS capacitor which comprises some semiconductor elements.
  • Sectional drawing which shows typically the structure of the polysilicon resistance which comprises some semiconductor elements.
  • Sectional drawing which shows typically the structure of the high voltage N channel type MOSFET which comprises some semiconductor elements.
  • Sectional drawing which shows typically the structure of the NPN transistor which comprises some semiconductor elements.
  • 6 is a flowchart showing a method for manufacturing a semiconductor device.
  • FIG. 9 is a diagram showing a part of a manufacturing process of a semiconductor device.
  • FIG. 19B is a diagram showing a step subsequent to that in FIG. 19A. The figure which shows the next process of FIG. 19B. The figure which shows the next process of FIG. 19C.
  • FIG. 19D is a diagram showing a step subsequent to that in FIG. 19D.
  • FIG. 20D is a diagram showing a step subsequent to that in FIG. 19E.
  • FIG. 6 is a plan view schematically showing an active region and a source pad of a semiconductor element, which is a semiconductor device according to a second embodiment. The top view which shows typically the active region and source pad of the same semiconductor element. The side view of the 1st wire connected to the source pad of FIG. FIG.
  • FIG. 6 is a cross-sectional view schematically showing a partial structure of a MISFET of a semiconductor element, which is a semiconductor device of a third embodiment.
  • FIG. 9 is a plan view schematically showing an active region and a source pad of a semiconductor element, which is a semiconductor device according to a fourth embodiment.
  • the top view which shows typically the active region and source pad of the same semiconductor element.
  • the top view which shows typically the epitaxial layer of the same semiconductor element.
  • FIG. 27B is a diagram showing a step subsequent to that in FIG. 27A.
  • FIG. 27B is a diagram showing a step subsequent to that in FIG. 27A.
  • FIG. 28B is a diagram showing a step subsequent to that in FIG. 27B.
  • FIG. 28D is a diagram showing a step subsequent to that in FIG. 27D.
  • FIG. 28B is a diagram showing a step subsequent to that in FIG. 27E.
  • FIG. 27B is a diagram showing a step subsequent to that in FIG. 27G.
  • FIG. 28D is a diagram showing a step subsequent to that in FIG. 27I.
  • the top view which shows typically the active region and source pad of the semiconductor element of the semiconductor device of a modification.
  • FIG. 30B is a plan view schematically showing the internal structure of the semiconductor device having the semiconductor element of FIG. 30A.
  • FIG. 30B is a plan view schematically showing the internal structure of the semiconductor device having the semiconductor element of FIG. 30B.
  • FIG. 30B is a plan view schematically showing the internal structure of the semiconductor device having the semiconductor element of FIG. 30B.
  • FIG. 32B is a plan view schematically showing the internal structure of the semiconductor device having the semiconductor element of FIG. 32A.
  • FIG. 32B is a plan view schematically showing the internal structure of the semiconductor device having the semiconductor element of FIG. 32B.
  • FIG. 34B is a plan view schematically showing the internal structure of the semiconductor device having the semiconductor element of FIG. 34A.
  • FIG. 37 is a plan view schematically showing active regions and source pads of a semiconductor element of the semiconductor device of FIG. 36.
  • Sectional drawing which shows typically the structure of a part of MISFET of the semiconductor element of a modification.
  • the graph which shows the relationship between the pad thickness of a source pad, and the largest principal stress.
  • the graph which shows the relationship between the pad thickness of a source pad, and TDDB failure time.
  • Explanatory drawing regarding the 2nd application example of a semiconductor device Explanatory drawing regarding the 3rd application example of a semiconductor device. Explanatory drawing regarding the 4th example of application of a semiconductor device. Explanatory drawing regarding the 5th application example of a semiconductor device.
  • the state in which the member A is connected to the member B means that the member A and the member B are physically directly connected, and that the member A and the member B are electrically This includes the case where the connection is made indirectly through another member that does not affect the connection state.
  • the state in which the member C is provided between the member A and the member B means that the member A and the member C, or the member B and the member C are directly connected, as well as the member A. And the case where the member C or the member B and the member C are indirectly connected via another member which does not affect the electrical connection state.
  • the semiconductor device 1 includes a lead frame 10, a semiconductor element 20 mounted on the lead frame 10, a part of the lead frame 10, and a seal that seals the semiconductor element 20. And a stop resin 30.
  • the semiconductor element 20 includes, for example, a transistor connected to an inductive load, and turns on and off the transistor.
  • the on-resistance of the semiconductor element 20 is preferably 30 m ⁇ or less.
  • An example of the on-resistance of the semiconductor element 20 is 28 m ⁇ .
  • the semiconductor device 1 is used, for example, in a control circuit for in-vehicle electrical components. Examples of in-vehicle electrical components include an engine, an air conditioner, a steering device, and the like.
  • the size of the sealing resin 30 is about 6.6 mm in the horizontal direction X, about 6.1 mm in the vertical direction Y, and about 2.3 mm in the thickness direction Z.
  • the semiconductor device 1 may be used for a control device of a device (for example, an outdoor unit of an air conditioner) other than the on-vehicle electrical component.
  • the sealing resin 30 is a first side surface 31 and a second side surface 32 that are side surfaces in the horizontal direction X, a third side surface 33 and a fourth side surface 34 that are side surfaces in the vertical direction Y, and a side surface in the thickness direction Z. It has a fifth side surface 35 and a sixth side surface 36.
  • the sealing resin 30 is formed of a thermosetting resin in which a filler is dispersed and blended.
  • a thermosetting resin is an epoxy resin.
  • An example of the filler is a silica filler.
  • An example of the blending ratio of the filler to the epoxy resin is 85 to 90% by volume.
  • the sealing resin 30 is preferably made of a material having a linear expansion coefficient larger than 10 ppm / K and smaller than 15 ppm / K.
  • the linear expansion coefficient of the sealing resin 30 can be changed depending on, for example, the blending ratio of the filler. In the present embodiment, the linear expansion coefficient of the sealing resin 30 is 12 ppm / K.
  • the lead frame 10 includes a first lead frame 11, a second lead frame 12, and a third lead frame 13.
  • Each lead frame 11, 12, 13 is formed of, for example, copper (Cu).
  • Nickel (Ni) plating is applied to the outer surface of each lead frame 11, 12, 13. 3 and 4 show an example of the plating layer 14 of the first lead frame 11 and the second lead frame 12.
  • the first lead frame 11 includes an output terminal OUT. It has the 1st island part 11a and the 1st terminal part 11b.
  • the first island part 11a and the first terminal part 11b are integrally formed.
  • the first island portion 11a is formed in a substantially rectangular shape in plan view. A part of the first island portion 11 a in the vertical direction Y protrudes from the third side surface 33 of the sealing resin 30 in the vertical direction Y. As shown in FIGS. 1B and 1C, the first island portion 11 a is exposed from the sixth side surface 36 of the sealing resin 30.
  • the first island portion 11a includes a main body portion 11c located in the sealing resin 30, a narrow portion 11d provided near the third side surface 33 in the sealing resin 30, and a vertical direction from the narrow portion 11d. And a tip portion 11e extending in the direction Y. A part of the front end portion 11 e protrudes from the third side surface 33 of the sealing resin 30.
  • the dimension in the lateral direction X of the distal end part 11e is smaller than the dimension in the lateral direction X of the main body part 11c.
  • a recessed portion 11f that is recessed toward the third side surface 33 is provided at the distal end edge in the longitudinal direction Y of the distal end portion 11e. Since the first island portion 11a is formed with a recess in the lateral direction X by the narrow portion 11d, the adhesion with the sealing resin 30 is improved and the vertical length of the first island portion 11a with respect to the sealing resin 30 is increased. Movement in the direction Y can be suppressed.
  • the area of the main body 11c of the first island 11a exposed from the sixth side surface 36 of the sealing resin 30 is larger than the area of the main body 11c in plan view. small.
  • the portion of the main body portion 11c on the fifth side surface 35 side of the sealing resin 30 is more laterally X than the portion of the main body portion 11c on the sixth side surface 36 side. Is getting longer.
  • the first lead frame 11 moves in the thickness direction Z. Can be suppressed.
  • the shape of the 1st island part 11a can be changed arbitrarily.
  • at least one of the narrow portion 11d and the concave portion 11f may be omitted.
  • the dimension in the lateral direction X of the distal end part 11e may be equal to or larger than the dimension in the lateral direction X of the main body part 11c.
  • the tip portion 11e may constitute the output terminal OUT.
  • the area of the main body part 11c of the first island part 11a exposed from the sixth side surface 36 of the sealing resin 30 may be equal to the area of the main body part 11c in plan view.
  • the first terminal portion 11 b constituting the output terminal OUT protrudes from the fourth side surface 34 of the sealing resin 30 in the vertical direction Y.
  • a portion of the first terminal portion 11 b that protrudes from the fourth side surface 34 of the sealing resin 30 is located closer to the fifth side surface 35 side of the sealing resin 30 than the first island portion 11 a in the thickness direction Z. .
  • the first terminal portion 11b moves from the portion connected to the first island portion 11a toward the fifth side surface 35 side of the sealing resin 30 and toward the fourth side surface 34 of the sealing resin 30.
  • An inclined portion 11h that is inclined to extend toward the fifth side surface 35, a second bent portion 11i that is bent again near the fourth side surface 34 of the sealing resin 30, and a direction perpendicular to the thickness direction Z and in the longitudinal direction Y And an extending tip 11j.
  • a part of the distal end portion 11 j protrudes from the fourth side surface 34 of the sealing resin 30.
  • the first bent part 11g, the inclined part 11h, the second bent part 11i, and the tip part 11j are integrally formed.
  • the second lead frame 12 constitutes an input terminal IN.
  • the second lead frame 12 is disposed on the first side surface 31 side and the fourth side surface 34 side of the sealing resin 30.
  • the second lead frame 12 has a second island portion 12a and a second terminal portion 12b.
  • the second island portion 12a and the second terminal portion 12b are integrally formed.
  • the second island portion 12a is formed in a rectangular shape in which the length in the horizontal direction X is longer than the length in the vertical direction Y in plan view. In the longitudinal direction Y, the second island portion 12a is disposed closer to the fourth side surface 34 of the sealing resin 30 than the first island portion 11a. In the lateral direction X, the second island part 12a is arranged closer to the first side face 31 side of the sealing resin 30 than the first terminal part 11b. In the thickness direction Z, the second island portion 12a is disposed closer to the fifth side surface 35 of the sealing resin 30 than the first island portion 11a.
  • the second terminal portion 12b extends in the longitudinal direction Y from a portion of the second island portion 12a near the first side surface 31 of the sealing resin 30.
  • the second terminal portion 12 b protrudes from the fourth side surface 34 of the sealing resin 30.
  • the length in the vertical direction Y of the portion protruding from the fourth side surface 34 of the sealing resin 30 in the second terminal portion 12b is the length of the portion protruding from the fourth side surface 34 of the sealing resin 30 in the first terminal portion 11b. It is longer than the length in the vertical direction Y.
  • the second terminal portion 12b is formed by being bent so that the tip end portion thereof is the same as the position in the thickness direction Z of the first island portion 11a.
  • the third lead frame 13 constitutes a ground terminal GND.
  • the third lead frame 13 has a third island portion 13a and a third terminal portion 13b.
  • the third island portion 13a and the third terminal portion 13b are integrally formed.
  • the third island portion 13a is formed in a rectangular shape in which the length in the horizontal direction X is longer than the length in the vertical direction Y in plan view. In the longitudinal direction Y, the third island portion 13a is disposed closer to the fourth side surface 34 of the sealing resin 30 than the first island portion 11a. In the lateral direction X, the third island portion 13a is disposed closer to the second side surface 32 of the sealing resin 30 than the first terminal portion 11b. In the thickness direction Z, the third island portion 13a is disposed closer to the fifth side surface 35 of the sealing resin 30 than the first island portion 11a (see FIG. 3).
  • the third terminal portion 13b extends in the vertical direction Y from a portion of the third island portion 13a near the second side surface 32 of the sealing resin 30.
  • the third terminal portion 13 b protrudes from the fourth side surface 34 of the sealing resin 30.
  • the length in the longitudinal direction Y of the portion protruding from the fourth side surface 34 of the sealing resin 30 in the third terminal portion 13b is the length of the portion protruding from the fourth side surface 34 of the sealing resin 30 in the first terminal portion 11b. It is longer than the length in the vertical direction Y, and is equal to the length in the vertical direction Y of the portion protruding from the fourth side surface 34 of the sealing resin 30 in the second terminal portion 12b.
  • the third terminal portion 13b is formed by being bent so that the tip end portion thereof is the same as the position in the thickness direction Z of the first island portion 11a (see FIG. 3).
  • the semiconductor element 20 is mounted on the surface 11 x of the main body 11 c of the first lead frame 11. Specifically, the solder SD is applied to the surface 11x of the main body portion 11c. The semiconductor element 20 is placed on the solder SD. As shown in FIG. 2, the semiconductor element 20 is located in a portion of the main body portion 11 c that is closer to the fourth side surface 34 of the sealing resin 30 in the longitudinal direction Y (closer to the second island 12 a and the third island 13 a in the longitudinal direction Y). Has been placed. The semiconductor element 20 is disposed in the center of the main body portion 11c in the lateral direction X.
  • the semiconductor element 20 of the present embodiment is a power MOSFET or IGBT.
  • the semiconductor element 20 is formed in a rectangular shape in which the horizontal direction X is a longitudinal direction with respect to the vertical direction Y in plan view.
  • the dimension in the vertical direction Y is 2.25 mm
  • the dimension in the horizontal direction X is 2.68 mm.
  • the shape or size of the semiconductor element 20 in plan view is not limited to this.
  • the semiconductor element 20 may be formed in a square in which the dimension in the vertical direction Y and the dimension in the horizontal direction X are equal to each other.
  • a source pad 21 that is an example of an electrode pad and a gate pad 22 that is an example of a control electrode pad are provided on the surface 20x of the semiconductor element 20, a source pad 21 that is an example of an electrode pad and a gate pad 22 that is an example of a control electrode pad are provided.
  • a drain electrode is provided on the back surface 20y (see FIG. 3) of the semiconductor element 20, that is, on the surface of the semiconductor element 20 that faces the first island portion 11a. The drain electrode is electrically connected to the first island part 11a (first lead frame 11) via the solder SD.
  • the source pad 21 is connected to one end of a first wire 41 that is an example of a connection member.
  • the other end of the first wire 41 is connected to the third island portion 13 a of the third lead frame 13.
  • the first wire 41 is connected to the source pad 21 and the third island portion 13a, for example, by wedge bonding.
  • the number of the first wires 41 is one.
  • the first wire 41 of the present embodiment is an aluminum wire using aluminum (Al).
  • the wire diameter of the first wire 41 is preferably 100 ⁇ m or more, for example.
  • the wire diameter of the first wire 41 is more preferably, for example, 300 ⁇ m to 400 ⁇ m. In the present embodiment, the wire diameter of the first wire 41 is about 300 ⁇ m.
  • the first wire 41 may be a copper wire using copper (Cu).
  • one end of the second wire 42 is connected to the gate pad 22.
  • the other end of the second wire 42 is connected to the second island portion 12 a of the second lead frame 12.
  • the second wire 42 is connected to the gate pad 22 and the second island part 12a, for example, by wedge bonding.
  • the number of the second wires 42 is one.
  • aluminum (Al) or copper (Cu) is used as the material of the second wire 42.
  • Aluminum is used for the second wire 42 of the present embodiment.
  • the wire diameter of the second wire 42 is smaller than the wire diameter of the first wire 41.
  • the wire diameter of the second wire 42 is, for example, 125 ⁇ m.
  • the semiconductor element 20 has a rectangular substrate 50 in plan view.
  • the substrate 50 has a first side surface 51 and a second side surface 52 along the vertical direction Y, and a third side surface 53 and a fourth side surface 54 along the horizontal direction X.
  • the first side surface 51 is a side surface on the first side surface 31 side of the sealing resin 30 in the substrate 50
  • the second side surface 52 is the side surface on the second side surface 32 side of the sealing resin 30 in the substrate 50
  • the side surface 53 is a side surface of the substrate 50 on the third side surface 33 side of the sealing resin
  • the fourth side surface 54 is a side surface of the substrate 50 on the fourth side surface 34 side of the sealing resin 30.
  • the semiconductor element 20 has a switching circuit 23 having a plurality of power MISFETs (Metal, Insulator, Semiconductor, Field, Effect Transistor) as an example of a functional element built in the surface layer portion of the substrate 50.
  • the semiconductor element 20 includes, as an example of a control circuit that controls the switching circuit 23, an overcurrent protection (OCD: Over24Current Detection) circuit 24, an overheat protection (TSD: Thermal Shut Down) circuit 25, and an undervoltage malfunction prevention (UVLO: Under). Voltage Lock Out) circuit 26, temperature sensor 27, and current sensor 28 are further included.
  • OCD Over24Current Detection
  • TSD Thermal Shut Down
  • UVLO Undervoltage malfunction prevention
  • Voltage Lock Out Voltage Lock Out
  • the overcurrent protection circuit 24, the overheat protection circuit 25, the low voltage malfunction prevention circuit 26, the temperature sensor 27, and the current sensor 28 are all built in the surface layer portion of the substrate 50.
  • the switching circuit 23 power MISFET
  • the overcurrent protection circuit 24 the overheat protection circuit 25
  • the low voltage malfunction prevention circuit 26 the temperature sensor 27, and the current sensor 28 are on the surface layer portion of the common substrate 50.
  • Built-in IPS Intelligent Power Switch
  • the switching circuit 23 is formed in the active region 29 set on the substrate 50.
  • the active region 29 is formed in a substantially L shape so as to avoid the gate pad 22 and the temperature sensor 27 in plan view. More specifically, the active region 29 has a shape in plan view, the first side 29a closest to the first side surface 51 of the substrate 50, the second side 29b closest to the third side surface 53 of the substrate 50, and The third side 29 c closest to the second side surface 52, the fourth side 29 d closest to the fourth side surface 54 of the substrate 50, and the fifth side 29 e and the sixth side 29 f constituting the cutout portion of the active region 29. And have.
  • the fifth side 29e is a side extending in the vertical direction Y
  • the sixth side 29f is a side extending in the horizontal direction X.
  • One end of the first side 29a is connected to the second side 29b
  • the other end of the first side 29a is connected to the sixth side 29f.
  • the end of the second side 29b opposite to the first side 29a is connected to the third side 29c.
  • the end of the third side 29c opposite to the second side 29b is connected to the fourth side 29d.
  • the end of the fourth side 29d opposite to the third side 29c is connected to the fifth side 29e.
  • the end of the fifth side 29e opposite to the fourth side 29d is connected to the sixth side 29f.
  • the active region 29 is covered with the source pad 21.
  • the source pad 21 is formed in a substantially L shape in plan view. Specifically, the source pad 21 is provided near the third side surface 53 on the substrate 50.
  • the source pad 21 is substantially L-shaped in plan view by cutting out a region on the substrate 50 where the gate pad 22 is disposed, that is, a region on the first side surface 51 side and the second side surface 52 side of the substrate 50. Is formed.
  • the shape of the source pad 21 is similar to the shape of the active region 29.
  • the shape of the source pad 21 and the shape of the active region 29 can be arbitrarily changed. In one example, the shape of the source pad 21 may be different from the shape of the active region 29.
  • a control circuit region 29LG is formed so as to avoid the source pad 21 and the gate pad 22.
  • the control circuit region 29LG includes a first portion closer to the fourth side surface 54 of the substrate 50 than the source pad 21 and the gate pad 22, and a second portion extending from the first portion toward the third side surface 53 of the substrate 50. Including. The second portion is formed between the gate pad 22 and the source pad 21 in the lateral direction X.
  • An overcurrent protection circuit 24, an overheat protection circuit 25, a low voltage malfunction prevention circuit 26, and a temperature sensor 27 are provided in the control circuit area 29LG.
  • the overcurrent protection circuit 24, the overheat protection circuit 25, and the low voltage malfunction prevention circuit 26 are provided in a region closer to the fourth side surface 54 of the substrate 50 than the active region 29 in the control circuit region 29LG.
  • the overcurrent protection circuit 24, the overheat protection circuit 25, and the low voltage malfunction prevention circuit 26 are arranged in a row in the horizontal direction X.
  • the low voltage malfunction prevention circuit 26 is disposed closer to the first side surface 51 of the substrate 50 than the overcurrent protection circuit 24 and the overheat protection circuit 25 in the control circuit region 29LG.
  • a part of the low-voltage malfunction prevention circuit 26 is adjacent to the gate pad 22 in the vertical direction Y.
  • the temperature sensor 27 is provided in the control circuit area 29LG.
  • the position of the temperature sensor 27 is set to a position where the temperature is highest in a region outside the source pad 21 when the semiconductor device 1 is driven.
  • the position of the temperature sensor 27 is set based on the temperature distribution of the substrate 50 when the semiconductor device 1 is driven by, for example, simulation.
  • the temperature sensor 27 is disposed near the intersection of the fifth side 29e and the sixth side 29f of the active region 29.
  • the current sensor 28 is disposed between the overcurrent protection circuit 24 and the source pad 21 on the substrate 50.
  • the current sensor 28 is provided in the active area 29.
  • the current sensor 28 is disposed closer to the overcurrent protection circuit 24 than the source pad 21 in the vertical direction Y.
  • FIG. 6 shows an example of a circuit configuration of the semiconductor device 1.
  • FIG. 6 shows an example in which the battery 2 and the inductive load 3 are externally connected to the output terminal OUT and the ground terminal GND.
  • FIG. 6 shows an example in which the inductive load 3 is a relay including a coil L.
  • the switching circuit 23 is connected between the output terminal OUT and the ground terminal GND.
  • the switching circuit 23 includes the power MISFET (hereinafter, “MISFET 23a”) which is an example of a power transistor.
  • the MISFET 23a has a gate terminal G, a drain terminal D, and a source terminal S as control terminals.
  • the switching circuit 23 is provided so that the drain terminal D of the MISFET 23a is connected to the output terminal OUT and the source terminal S is connected to the ground terminal GND.
  • the switching circuit 23 includes a plurality of power MISFETs, only one MISFET 23a is shown in FIG. 6 for convenience of explanation.
  • the input wiring 43 is connected between the input terminal IN and the gate terminal G of the MISFET 23a.
  • a ground wiring 44 is connected between the ground terminal GND and the source terminal S of the MISFET 23a.
  • the diode D1, the first resistor R1, the overcurrent protection circuit 24, the overheat protection circuit 25, the low voltage malfunction prevention circuit 26, and the second resistance R2 are connected in parallel to each other.
  • a third resistor R3 is connected in series between the first resistor R1 and the overcurrent protection circuit 24.
  • a fourth resistor R4 is connected in series between the low-voltage malfunction prevention circuit 26 and the second resistor R2.
  • the current sensor 28 is electrically connected to the overcurrent protection circuit 24.
  • the current sensor 28 detects a current flowing through the switching circuit 23, for example.
  • the current value detected by the current sensor 28 is given to the overcurrent protection circuit 24.
  • the overcurrent protection circuit 24 is driven based on the current value given from the current sensor 28. In one example, when a current (overcurrent) of a predetermined value or more flows through the switching circuit 23 due to a short circuit, the overcurrent protection circuit 24 limits the current by the overcurrent protection circuit 24 and protects the circuit.
  • the temperature sensor 27 is electrically connected to the overheat protection circuit 25.
  • the temperature sensor 27 detects the temperature of the substrate 50.
  • the temperature of the substrate 50 detected by the temperature sensor 27 is given to the overheat protection circuit 25.
  • the overheat protection circuit 25 is driven based on the temperature of the substrate 50 given from the temperature sensor 27.
  • the overheat protection circuit 25 stops the switching circuit 23 by the overcurrent protection circuit 24 and protects the circuit when the temperature of the substrate 50 reaches a predetermined value or more. As a result, the temperature rise of the substrate 50 is suppressed.
  • the low-voltage malfunction prevention circuit 26 prohibits the switching circuit 23 from operating when the potential difference between the input wiring 43 and the ground wiring 44 is a predetermined value or less, and the switching circuit 23 when the potential difference is a predetermined value or more. 23 is allowed to operate.
  • a clamp diode D2 is electrically connected between the gate terminal G and the drain terminal D of the MISFET 23a.
  • the clamp diode D2 is formed by connecting two diodes in reverse bias.
  • the two diodes may include a Zener diode. Note that the number of diodes constituting the clamp diode D2 can be arbitrarily changed.
  • the MISFET 23a of the semiconductor device 1 When the input terminal IN is at a high level, the MISFET 23a of the semiconductor device 1 is turned on, and a current flows from the battery 2 through the coil L of the inductive load 3 and the MISFET 23a. Next, when the input terminal IN changes from the high level to the low level, the MISFET 23a is turned off. At this time, the voltage Vout at the output terminal OUT rises due to the current flowing through the inductive load 3. The voltage Vout at the output terminal OUT rises from the battery 2 to a voltage determined by the clamp diode D2 (for example, 48V). Due to the rise of the output voltage Vout, the gate voltage of the MISFET 23a slightly rises due to the current flowing through the resistor R2 via the clamp diode D2.
  • the clamp diode D2 for example, 48V
  • FIG. 7 and 8 are enlarged plan views showing a part of the substrate 50.
  • the active region 29 is indicated by a solid line
  • the source pad 21 is indicated by a two-dot chain line.
  • the active region 29 is indicated by a broken line
  • the source pad 21 is indicated by a solid line.
  • the inventor of the present application focused on the connection position of the first wire 41 connected to the source pad 21 of the semiconductor element 20 in order to improve the active clamp tolerance Eac of the semiconductor device 1.
  • the inventors of the present application have found that when the first wire 41 is connected to a connection position including the center of gravity position GC of the active region 29 of the semiconductor element 20, the active clamp tolerance Eac is improved.
  • the first wire 41 is connected to the source pad 21 so as to overlap the gravity center position GC of the active region 29.
  • the gravity center GC of the active region 29 is obtained as follows. As shown in FIG. 7, first, the active region 29 is divided into two regions, a first region RA1 and a second region RA2. The first region RA1 and the second region RA2 are preferably rectangular regions. Next, the barycentric position GA1 of the first area RA1 and the barycentric position GA2 of the second area RA2 are obtained. As shown in FIG. 7, since each of the first area RA1 and the second area RA2 is rectangular, the barycentric position GA1 of the first area RA1 is an intersection of diagonal lines of the first area RA1, and the barycentric position of the second area RA2 GA2 is the intersection of the diagonal lines of the second region RA2.
  • the area SA1 of the first region RA1 and the area SA2 of the second region RA2 are obtained.
  • the distance DA1 between the centroid position GA1 and the centroid position GC of the active area 29 and the centroid position GA2 and the centroid position GC of the active area 29 are The barycentric position GC of the active region 29 is obtained based on the relationship between the distance DA2 between the first region RA1 and the area SA1 of the first region RA1 and the area SA2 of the second region RA2.
  • a wedge RX indicates a tool head for ultrasonically bonding the first wire 41 to the source pad 21 in a wedge bonding apparatus (not shown) (hereinafter referred to as a wedge RX).
  • the wedge bonding apparatus moves the wedge RX so that the center of the wedge RX is positioned on the gravity center position GC of the active region 29.
  • the end portion of the first wire 41 passed through the wedge RX is connected so as to overlap the gravity center position GC of the active region 29. That is, the contact region (wedge RX) of the first wire 41 with the source pad 21 includes the center of gravity position GC of the active region 29.
  • the center position of the connection region (wedge RX) of the first wire 41 to the source pad 21 coincides with the gravity center position GC of the active region 29.
  • connection portion 41 a connected to the source pad 21 in the first wire 41 extends in a direction different from the horizontal direction X and the vertical direction Y in the plan view of the semiconductor device 1. Yes.
  • the connection portion 41a extends from the semiconductor element 20 toward the third island portion 13a.
  • a two-dot chain line region RS surrounding the connection portion 41 a of the first wire 41 is a variation in the wire diameter of the first wire 41, and the connection of the first wire 41 to the source pad 21 by the wedge bonding apparatus.
  • the margin takes into account positional variations. That is, the connection portion 41a of the first wire 41 is necessarily located in the region RS.
  • the region RS may be set as an opening 89 in which the surface protective film 88 is opened from the source pad 21 (both refer to FIG. 9).
  • the opening 89 is preferably set to be wider than the region RS.
  • the active region 29 has a substantially L shape in which a small quadrangular first region RA1 and a large quadrangular second region RA2 are combined.
  • the first wire 41 as the connecting member and the source pad 21 are connected to each other at a position on a line segment LA connecting the centroid position GA1 of the first region RA1 and the centroid position GA2 of the second region RA2.
  • the semiconductor element 20 includes a transistor.
  • the semiconductor device includes a second lead frame (external control terminal) 12 for controlling on / off of the transistor, and a third lead frame (external terminal) 13 connected to a first wire 41 as a connection member. ing.
  • the second lead frame 12 is arranged on the side of the small quadrangular first area RA1
  • the third lead frame 13 is arranged on the side of the large quadrangular second area RA2.
  • the second lead frame 12 is disposed closer to the first region RA1 than the second region RA2
  • the third lead frame 13 is disposed closer to the second region RA2 than the first region RA1.
  • the semiconductor element 20 includes a gate pad (control metal pad) 22 connected to the second lead frame (external control terminal) 12.
  • the gate pad 22 is an area surrounded by an extension line of the side (first side 29a) of the small quadrangular first area RA1 and an extension line of the side (fourth side 29d) of the large quadrangular second area RA2.
  • the transistor is arranged in a rectangular region where no transistor is located.
  • the source pad 21 is also substantially L-shaped.
  • the source pad 21 is formed across a small quadrangular first region RA1 and a large quadrangular second region RA2 included in the active region 29.
  • the source pad 21 is configured such that the first side 29a farthest from the second region RA2 in the source pad 21 coincides with the position where the gate pad 22 is provided in the lateral direction X.
  • the gate pad 22 has a left side and a right side in the horizontal direction X as shown in FIG. 5, and the left side of the gate pad 22 in the horizontal direction X is closer to the second region RA2 than the right side of the gate pad 22. It extends in a spaced position.
  • the first side 29 a of the source pad 21 coincides with the position between the left side and the right side of the gate pad 22 in the horizontal direction X.
  • the temperature sensor 27 is disposed between the gate pad 22 and the source pad 21. [Structure of MISFET] The detailed structure of the MISFET 23a will be described with reference to FIGS.
  • the substrate 50 on which the MISFET 23a is formed is, for example, a silicon substrate.
  • the substrate 50 includes an n + type semiconductor substrate 61 and an n ⁇ type epitaxial layer 62 formed on the semiconductor substrate 61.
  • a drain region 63 is formed by the semiconductor substrate 61 and the epitaxial layer 62.
  • the surface of the substrate 50 is formed by the epitaxial layer 62, and the back surface of the substrate 50 is formed by the semiconductor substrate 61.
  • An example of the thickness of the epitaxial layer 62 is 9.5 ⁇ m.
  • the source pad 21 is formed on the front surface side of the substrate 50, and the drain electrode 64 is formed on the back surface side of the substrate 50.
  • a plurality of trench gate structures 65 are provided on the surface side of the active region 29 of the substrate 50.
  • the plurality of trench gate structures 65 are formed in the surface layer portion of the epitaxial layer 62, and a trench 66 formed by digging down the epitaxial layer 62 and a gate electrode 68 embedded in the trench 66 with the gate insulating film 67 interposed therebetween. And an embedded electrode 69.
  • the gate electrode 68 and the buried electrode 69 are separated (insulated) by the gate insulating film 67 in the depth direction of the trench 66.
  • the gate electrode 68 is disposed on the opening side of the trench 66, and the buried electrode 69 is disposed on the bottom side of the trench 66 with respect to the gate electrode 68.
  • An example of the gate insulating film 67 is a silicon oxide film.
  • the gate insulating film 67 includes a thick film part 67 a in contact with the buried electrode 69 and a thin film part 67 b in contact with the gate electrode 68.
  • the thick film portion 67a of the gate insulating film 67 has one surface (the surface on the drain region 63 side) and the other surface on the opposite side formed along the inner wall of the trench 66, and a high-density silicon oxide film It has a laminated structure in which a silicon oxide film having a low density is laminated thereon.
  • the thickness T1 of the thick film portion 67a of the gate insulating film 67 is thicker than the thickness T2 of the thin film portion 67b (T2 ⁇ T1).
  • the thickness T1 of the thick film portion 67a is thicker than the thickness T3 of the separation portion 67c that separates the gate electrode 68 and the buried electrode 69 in the gate insulating film 67 (T3 ⁇ T1).
  • the thickness T3 of the separation portion 67c is thicker than the thickness T2 of the thin film portion 67b (T2 ⁇ T3 ⁇ T1). Note that the thickness T1 of the thick film portion 67a, the thickness T2 of the thin film portion 67b, and the thickness T3 of the separation portion 67c can be arbitrarily changed. For example, the thickness T2 of the thin film portion 67b and the thickness T3 of the separation portion 67c may be equal to each other.
  • the gate electrode 68 is made of, for example, polysilicon.
  • a recess 68 a that opens toward the embedded electrode 69 is formed at the lower end of the gate electrode 68.
  • the recessed portion 68a accommodates the upper end portion 69a of the embedded electrode 69.
  • the upper end portion 69 a of the buried electrode 69 faces the gate electrode 68 through the thin film portion 67 b of the gate insulating film 67.
  • the embedded electrode 69 is made of polysilicon, for example.
  • the buried electrode 69 is electrically floating from the outside by being covered with the thick film portion 67 a and the separation portion 67 c of the gate insulating film 67.
  • the embedded electrode 69 may be at the same potential (ground potential) as the source pad 21.
  • the width dimension D1 of the upper end portion 69a is smaller than the width dimension D2 of a portion of the embedded electrode 69 that is below the upper end portion 69a (the back side of the substrate 50).
  • FIGS. 9 and 10 show an example in which the trench 66 is formed substantially perpendicular to the surface of the epitaxial layer 62.
  • the tapered trench 66 may be formed in a cross-sectional view in which the opening width is gradually narrowed toward the bottom of the trench 66.
  • FIGS. 9 and 10 show an example in which the bottom of the trench 66 has a flat portion that is parallel to the surface of the epitaxial layer 62.
  • the bottom of the trench 66 may be formed to be curved outward from the side surface of the trench 66.
  • an n + -type source region 70, a p ⁇ -type body region 71, and a drain region 63 are formed in the depth direction from the surface side of the substrate 50.
  • Layer 62 is provided in turn.
  • the source region 70, the body region 71, and the drain region 63 are all formed so as to be in contact with the trench gate structure 65, and face the gate electrode 68 with the gate insulating film 67 interposed therebetween. Further, the drain region 63 faces the buried electrode 69 with the gate insulating film 67 interposed therebetween.
  • the body region 71 is shared by the trench gate structure 65 on one side and the trench gate structure 65 on the other side between the adjacent trench gate structures 65.
  • Source region 70 is provided so as to be exposed from the surface of body region 71.
  • the planar shape of the source region 70 corresponds to the planar shape of the channel forming region 72 serving as a current path.
  • the body region 71 that forms the side surface of the trench gate structure 65 is the channel formation region 72.
  • the formation of the channel in the channel formation region 72 is controlled by the trench gate structure 65 (gate electrode 68).
  • FIG. 11 shows an example of a planar structure of the epitaxial layer 62 of the MISFET 23a.
  • a body region 71 (see FIG. 10) sandwiched between adjacent trench gate structures 65, a plurality of source regions 70 alternate between one trench gate structure 65 side and the other trench gate structure 65 side. Is formed.
  • the area of each source region 70 is the same.
  • the ratio of the area of the channel formation region 72 occupying per unit area is about 50%.
  • the ratio of the area of the channel forming region 72 per unit area is assumed to be 100%.
  • the area of the channel formation region 72 is defined by the area of a region that becomes a current path in plan view. Specifically, the area of the channel formation region 72 is defined as an opposing area where the source region 70 faces the drain region 63 (epitaxial layer 62) with the body region 71 interposed therebetween in plan view.
  • the ratio of the area of the channel formation region 72 per unit area is the ratio of the area of the channel formation region 72 occupying in a predetermined region between the trench gate structures 65.
  • the predetermined region is a region having a predetermined area obtained by multiplying the width between the trench gate structures 65 by an arbitrary length along the length direction of the trench gate structure 65.
  • a p + -type body contact region 73 is formed between the plurality of trench gate structures 65 so as to be exposed from the surface of the body region 71 other than the source region 70.
  • the body contact region 73 is formed so as to be in contact with the side surface of the trench gate structure 65, and a part thereof faces the gate electrode 68 with the gate insulating film 67 interposed therebetween.
  • the depth of the body contact region 73 and the depth of the source region 70 are equal to each other.
  • the depth of the body contact region 73 and the source region 70 can be arbitrarily changed. In one example, the depth of the body contact region 73 may be deeper than the depth of the source region 70. Further, the body contact region 73 may be omitted from the MISFET 23a. In this case, the body region 71 is exposed from the surface of the epitaxial layer 62.
  • the epitaxial layer 62 is formed with a DTI (Deep) Trench Isolation) structure 90 as an element isolation structure that partitions a region where the MISFET 23a is formed from other regions.
  • the DTI structure 90 is formed in a substantially annular shape in a plan view (hereinafter simply referred to as “plan view”) when the surface of the epitaxial layer 62 is viewed from the normal direction.
  • the DTI structure 90 includes a trench 91 formed by digging down the epitaxial layer 62 and an insulator 92 embedded in the trench 91 with a gate insulating film 67 interposed therebetween.
  • An example of the insulator 92 is polysilicon. Note that the insulator 92 may be silicon oxide.
  • the element isolation structure is a diffusion isolation system including an annular p-type diffusion region that partitions the region where the MISFET 23a is formed, that is, A pn connection separation method may be used.
  • An interlayer insulating film 74 is formed on the surface of the epitaxial layer 62.
  • the interlayer insulating film 74 includes at least one of a silicon oxide film and a silicon nitride film.
  • the interlayer insulating film 74 has a stacked structure in which a first interlayer insulating film 75, a second interlayer insulating film 76, a third interlayer insulating film 77, and a fourth interlayer insulating film 78 are sequentially stacked from the surface side of the epitaxial layer 62. .
  • the first interlayer insulating film 75, the second interlayer insulating film 76, the third interlayer insulating film 77, and the fourth interlayer insulating film 78 are formed of an insulator such as silicon oxide or silicon nitride.
  • the first interlayer insulating film 75, the second interlayer insulating film 76, the third interlayer insulating film 77, and the fourth interlayer insulating film 78 are made of, for example, USG (HDP-USG: High Density Plasma-CVD-) by a high density plasma CVD method. Undoped (Silica Glass) may be used.
  • the first interlayer insulating film 75 covers the surface of the epitaxial layer 62.
  • the first interlayer insulating film 75 enters the recess 79 formed by the height difference between the upper surface of the gate electrode 68 and the surface of the epitaxial layer 62.
  • the thickness TF1 of the first interlayer insulating film 75 is, for example, 13500 mm
  • the thickness TF2 of the second interlayer insulating film 76 is, for example, 8000 mm
  • the thickness TF3 of the third interlayer insulating film 77 is, for example, 13500 mm
  • the fourth The thickness TF4 of the interlayer insulating film 78 is, for example, 10,000 mm.
  • a first source electrode 80 is formed as a first metal (first metal layer).
  • the first source electrode 80 is an electrode including one or more metal species selected from the group including, for example, aluminum (Al), copper (Cu), titanium (Ti), tungsten (W), and tantalum (Ta). It is a membrane.
  • the thickness of the first source electrode 80 is, for example, 4000 mm.
  • the first source electrode 80 is electrically connected to the source region 70 and the body contact region 73 via the corresponding contact 81.
  • the first source electrode 80 is covered with a second interlayer insulating film 76.
  • the body contact region 73 is formed, but the source region 70 is not formed. Therefore, the contact 81 on the body region 71 between the trench gate structure 65 and the DTI structure 90 is electrically connected to the body contact region 73.
  • a wiring 93 is formed on the first interlayer insulating film 75 so as to be electrically connected to the contact 81. The wiring 93 extends so as to cover the DTI structure 90.
  • a contact 94 is electrically connected to the wiring 93. The contact 94 is connected to the insulator 92. Although not shown in FIG. 9, the wiring 93 is connected to the first source electrode 80.
  • a second source electrode 82 is formed as a second metal (second metal layer).
  • the second source electrode 82 is an electrode including one or more metal species selected from the group including, for example, aluminum (Al), copper (Cu), titanium (Ti), tungsten (W), and tantalum (Ta). It is a membrane.
  • the thickness of the second source electrode 82 is, for example, 8000 mm.
  • the second source electrode 82 is electrically connected to the first source electrode 80 via a corresponding contact 83.
  • the outer periphery of the second source electrode 82 is covered with a fourth interlayer insulating film 78.
  • a passivation film 84 is formed on the surface of the fourth interlayer insulating film 78.
  • the passivation film 84 includes, for example, at least one of silicon nitride and silicon oxide.
  • the passivation film 84 may be a stacked film including a silicon oxide film and a silicon nitride film formed on the silicon oxide film.
  • the passivation film 84 of this embodiment is made of a silicon nitride film.
  • the thickness of the passivation film 84 is 11000 mm, for example.
  • the source pad 21 is provided in an opening 85 that penetrates the fourth interlayer insulating film 78 and the passivation film 84.
  • the source pad 21 has an inner peripheral portion 86 that contacts the second source electrode 82 in the opening 85 and an outer peripheral portion 87 that covers the surface of the passivation film 84 over the opening 85.
  • the thickness of the inner peripheral portion 86 of the source pad 21 is, for example, 42000 mm.
  • a surface protective film 88 is formed on the surface of the source pad 21.
  • An example of the surface protective film 88 is a film containing polyimide.
  • the surface protective film 88 covers a part of the inner peripheral part 86 and a part of the outer peripheral part 87 of the source pad 21.
  • the surface protective film 88 is provided with an opening 89 for connecting the first wire 41 to the source pad 21.
  • control semiconductor element constituting control circuit With reference to FIGS. 12 to 17, the structure of the control semiconductor element constituting the overcurrent protection circuit 24, the overheat protection circuit 25, and the low-voltage malfunction prevention circuit 26, which are control circuits for controlling the MISFET 23a of the semiconductor device 1, will be described. To do.
  • the control semiconductor element include a low-voltage CMOS (Complementary MOS) FET, a MOS capacitor, a polysilicon resistor, a high-voltage P-channel MOSFET, a high-voltage N-channel MOSFET, and an NPN transistor. These control semiconductor elements are provided on the substrate 50 similarly to the MISFET 23a.
  • CMOS Complementary MOS
  • an n-type impurity includes a pentavalent element (for example, phosphorus (P), arsenic (As), etc.) as a main impurity, and is referred to as a p-type impurity (p-type).
  • a trivalent element for example, boron (B), indium (In), gallium (Ga), or the like is included as a main impurity.
  • the low voltage CMOSFET shown in FIG. 12 has a CMOS region 100 in which CMOS transistors are formed.
  • a DTI structure 101 is formed as an element isolation structure that partitions the CMOS region 100 from other regions.
  • the DTI structure 101 is formed in a substantially annular shape in a plan view (hereinafter simply referred to as “plan view”) viewed from the normal direction of the surface of the epitaxial layer 62.
  • the DTI structure 101 includes an insulator 101 b embedded in a trench 101 a formed in the epitaxial layer 62.
  • An example of the insulator 101b is polysilicon. Note that the insulator 101b may be silicon oxide.
  • the element isolation structure is a diffusion isolation system including an annular p-type diffusion region that partitions the CMOS region 100, that is, pn connection isolation. It may be one using a method.
  • a first P well region 102 which is a p-type high voltage well region is formed at a distance from the DTI structure 101.
  • a second P well region 103 which is a p-type low voltage well region is formed in the surface layer portion of the epitaxial layer 62.
  • the second P well region 103 is formed in a substantially annular shape so as to be adjacent to the DTI structure 101.
  • the second P well region 103 is formed in a stripe shape so as to be adjacent to each DTI structure 101.
  • the impurity concentration of the second P well region 103 is higher than the impurity concentration of the first P well region 102.
  • first N well region 102 two n-type well regions, a first N well region 104 and a second N well region 105, are formed in the surface layer portion of the epitaxial layer 62.
  • the first N well region 104 is formed so as to surround the second N well region 105.
  • the thickness of the first N well region 104 is smaller than the thickness of the first P well region 102.
  • the thickness of the second N well region 105 is smaller than the thickness of the first N well region 104.
  • the impurity concentration of the first N well region 104 is higher than the impurity concentration of the first P well region 102.
  • the impurity concentration of the second N well region 105 is higher than the impurity concentration of the first N well region 104.
  • the thickness is the length of the surface of the epitaxial layer 62 in the normal direction.
  • a p-type source region 106, a p-type drain region 107, and an n-type contact region 108 are formed in the surface layer portion of the epitaxial layer 62.
  • the source region 106, the drain region 107, and the contact region 108 are formed at intervals.
  • the source region 106 is formed between the contact region 108 and the drain region 107.
  • the impurity concentration of the source region 106, the drain region 107, and the contact region 108 is higher than the impurity concentration of the second N well region 105, respectively.
  • a third P well region 109 which is a p-type low voltage well region, is formed on the surface layer portion of the epitaxial layer 62 at a distance from the first N well region 104.
  • the third P well region 109 is integrated with the second P well region 103.
  • an n-type source region 110, an n-type drain region 111, and a p-type contact region 112 are formed in the surface layer portion of the third P well region 109.
  • the source region 110, the drain region 111, and the contact region 112 are formed with a space therebetween.
  • the contact region 112 is formed in the third P well region 109 close to the DTI structure 101 adjacent to the third P well region 109 (second P well region 103).
  • the contact region 112 is formed in a region where the second P well region 103 is integrated in the third P well region 109. That is, the contact region 112 also serves as a contact region for the second P well region 103.
  • the source region 110 is formed between the drain region 111 and the contact region 112.
  • An insulating film 113 is formed between the surface of the epitaxial layer 62 in the CMOS region 100 and between the trench 101 a and the insulator 101 b of the DTI structure 101.
  • An example of the insulating film 113 is a silicon oxide film.
  • a first gate electrode 114 facing the second N well region 105 and a second gate electrode 115 facing the third P well region 109 are formed on the insulating film 113.
  • Each of the gate electrodes 114 and 115 is, for example, polysilicon doped with impurities. Both side surfaces of the gate electrodes 114 and 115 are covered with sidewalls 116 and 117 containing an insulating material such as silicon oxide or silicon nitride.
  • an interlayer insulating film 74 and a passivation film 84 are stacked in this order on the epitaxial layer 62 in the CMOS region 100.
  • a first interlayer insulating film 75 As a first metal, a first source electrode 118, a first drain electrode 119, a first gate electrode (not shown), a second source electrode 120, a second drain electrode 121, a second gate are provided.
  • An electrode (not shown), a back gate electrode 122, and a ground electrode 123 are formed.
  • These electrodes are electrode films including one or more metal species selected from the group including, for example, aluminum, copper, titanium, tungsten, and tantalum.
  • the first source electrode 118 is electrically connected to the source region 106 of the second N well region 105 via a contact
  • the first drain electrode 119 is electrically connected to the drain region 107 of the second N well region 105 via a contact.
  • the back gate electrode 122 is electrically connected to the contact region 108 of the second N well region 105 through a contact.
  • the second source electrode 120 is electrically connected to the source region 110 of the third P well region 109 via a contact, and the second drain electrode 121 is electrically connected to the drain region 111 of the third P well region 109 via a contact. It is connected to the. In this way, an n-type MOSFET is formed.
  • the ground electrode 123 is electrically connected to the contact region 112 of the second P well region 103 through a contact.
  • the ground electrode 123 is electrically connected to the insulator 101b of the DTI structure 101 through a contact.
  • the ground electrode 123 electrically connected to the contact region 112 of the third P well region 109 serves as a back gate of the n-type MOSFET formed in the third P well region 109.
  • the DTI structure 101, the third P well region 109, and the first P well region 102 are at the ground potential.
  • a third source electrode, a third drain electrode, a third gate electrode, a fourth source electrode, and a fourth gate electrode are formed on the third interlayer insulating film 77 as a second metal (all not shown). .
  • the third source electrode is electrically connected to the first source electrode 118, the third drain electrode is electrically connected to the first drain electrode 119 and the second drain electrode 121, and the third gate electrode is the first source electrode.
  • the gate electrode 114 is electrically connected.
  • the fourth source electrode is electrically connected to the second source electrode 120, and the fourth gate electrode is electrically connected to the second gate electrode.
  • the CMOS transistor is formed by electrically connecting the first drain electrode 119 and the second drain electrode 121 via the third drain electrode.
  • the MOS capacitor shown in FIG. 13 has a capacitor region 130 in which a capacitor is formed.
  • a DTI structure 131 is formed as an element isolation structure that partitions the capacitor region 130 from other regions.
  • the DTI structure 131 is the same structure as the DTI structure 101 (see FIG. 12) of the low-voltage CMOSFET, and has a structure in which an insulator 131b is embedded in a trench 131a.
  • An example of the insulator 131b is polysilicon. Note that the insulator 131b may be silicon oxide.
  • the element isolation structure uses a pn connection isolation system including an annular p-type diffusion region that partitions the capacitor region 130. It may be.
  • a first P well region 132 that is a p-type high voltage well region and a second P well region 133 that is a p type low voltage well region are formed.
  • the first P well region 132 is formed at a distance from the DTI structure 131.
  • the second P well region 133 is formed so as to be adjacent to the DTI structure 131 across the first P well region 132 in order to secure a space between the DTI structure 131 and the first P well region 132.
  • the thickness of the second P well region 133 is thinner than the thickness of the first P well region 132.
  • the impurity concentration of the second P well region 133 is higher than the impurity concentration of the first P well region 132.
  • a p-type contact region 134 is formed in the surface layer portion of the second P well region 133.
  • first P well region 132 In the first P well region 132, three n-type well regions, a first N well region 135, a second N well region 136, and a third N well region 137 are formed in the surface layer portion of the epitaxial layer 62.
  • the first N well region 135 is formed so as to surround the second N well region 136.
  • the second N well region 136 is formed so as to surround the third N well region 137.
  • the first N well region 135 is thinner than the first P well region 132.
  • the thickness of the second N well region 136 is smaller than the thickness of the first N well region 135.
  • the thickness of the third N well region 137 is smaller than the thickness of the second N well region 136.
  • the impurity concentration of the first N well region 135 is higher than the impurity concentration of the first P well region 132.
  • the impurity concentration of the second N well region 136 is higher than the impurity concentration of the first N well region 135.
  • the impurity concentration of the third N well region 137 is higher than the impurity concentration of the second N well region 136.
  • an n-type contact region 138 is formed in the surface layer portion outside the third N well region 137.
  • the impurity concentration of contact region 138 is higher than the impurity concentration of second N well region 136.
  • An insulating film 139 is formed between the surface of the epitaxial layer 62 in the capacitor region 130 and between the trench 131a and the insulator 131b of the DTI structure 131.
  • An example of the insulating film 139 is a silicon oxide film.
  • a gate electrode 140 is formed on the insulating film 139. The gate electrode 140 is formed so as to cover the entire third N well region 137 and a part of the second N well region 136.
  • the gate electrode 140 is, for example, polysilicon doped with impurities. Both end surfaces of the gate electrode 140 are covered with sidewalls 141 including an insulating material such as silicon oxide or silicon nitride.
  • an interlayer insulating film 74 and a passivation film 84 are stacked in this order on the epitaxial layer 62 in the capacitor region 130.
  • a first electrode 142, a first gate electrode 143, and a ground electrode 144 are formed as a first metal.
  • These electrodes are electrode films including one or more metal species selected from the group including, for example, aluminum, copper, titanium, tungsten, and tantalum.
  • the first electrode 142 is electrically connected to the contact region 138 of the second N well region 136 via a contact, and the first gate electrode 143 is electrically connected to the gate electrode 140 via a contact.
  • the ground electrode 144 is electrically connected to the contact region 134 of the second P well region 133 through a contact.
  • the ground electrode 144 is electrically connected to the insulator 131b of the DTI structure 131 through a contact.
  • a second electrode and a second gate electrode are formed as a second metal (both not shown).
  • the second electrode is electrically connected to the first electrode 142
  • the second gate electrode is electrically connected to the first gate electrode 143.
  • a DTI structure 151 is formed as an element isolation structure that partitions the resistance region 150 from other regions.
  • the DTI structure 151 is the same structure as the DTI structure 101 (see FIG. 12) of the low-voltage CMOSFET, and has a structure in which an insulator 151b is embedded in a trench 151a.
  • An example of the insulator 151b is polysilicon. Note that the insulator 151b may be silicon oxide.
  • the element isolation structure uses a pn connection isolation system including an annular p-type diffusion region that partitions the resistance region 150. It may be.
  • a first P well region 152 that is a p-type high voltage well region and a second P well region 153 that is a p type low voltage well region are formed.
  • the first P well region 152 is formed at a distance from the DTI structure 151.
  • the second P well region 153 is formed so as to be adjacent to the DTI structure 151 across the first P well region 152 in order to secure a space between the DTI structure 151 and the first P well region 152.
  • the thickness of the second P well region 153 is smaller than the thickness of the first P well region 152.
  • the impurity concentration of the second P well region 153 is higher than the impurity concentration of the first P well region 152.
  • a p-type contact region 154 is formed in the surface layer portion of the second P well region 153.
  • An insulating film 155 is formed between the surface of the epitaxial layer 62 in the resistance region 150 and between the trench 151a and the insulator 151b of the DTI structure 151.
  • An example of the insulating film 155 is a silicon oxide film.
  • a first polysilicon resistor 156 and a second polysilicon resistor 157 are formed on the insulating film 155 with a space therebetween. The first polysilicon resistor 156 and the second polysilicon resistor 157 are opposed to the first P well region 152.
  • Both side surfaces of the first polysilicon resistor 156 are covered with sidewalls 156a including an insulating material such as silicon oxide or silicon nitride, and both side surfaces of the second polysilicon resistor 157 are the same as the first polysilicon resistor 156. It is covered with a sidewall 157a.
  • the first polysilicon resistor 156 has a low concentration of impurities added to the polysilicon, that is, a high resistance
  • the second polysilicon resistor 157 has a low concentration of impurities added to the polysilicon, that is, Low resistance.
  • the number and type of polysilicon resistors formed in the resistance region 150 can be arbitrarily changed. For example, one of the first polysilicon resistor 156 and the second polysilicon resistor 157 may be omitted.
  • an interlayer insulating film 74 and a passivation film 84 are stacked in this order on the epitaxial layer 62 in the resistance region 150.
  • a ground electrode 158 is formed as a first metal on the first interlayer insulating film 75.
  • the ground electrode is an electrode film including one or more metal species selected from the group including, for example, aluminum, copper, titanium, tungsten, and tantalum.
  • the ground electrode 158 is electrically connected to the insulator 151b and the contact region 154 of the DTI structure 151 through a plurality of contacts.
  • the DTI structure 151, the second P well region 153, and the first P well region 152 are at the ground potential.
  • a DTI structure 161 is formed as an element isolation structure that partitions the NMOS region 160 from other regions.
  • the DTI structure 161 is the same structure as the DTI structure 101 (see FIG. 12) of the low-voltage CMOSFET, and has a structure in which an insulator 161b is embedded in a trench 161a.
  • An example of the insulator 161b is polysilicon. Note that the insulator 161b may be silicon oxide.
  • the element isolation structure uses a pn connection isolation system including an annular p-type diffusion region that partitions the NMOS region 160. It may be.
  • a first P well region 162 which is a p-type low voltage well region is formed at a distance from the DTI structure 161.
  • a second P well region 163 which is a p-type low voltage well region is formed in the surface layer portion of the epitaxial layer 62.
  • the second P well region 163 is formed in a substantially annular shape so as to be adjacent to the DTI structure 161.
  • the second P well region 163 is formed in a stripe shape so as to be adjacent to each DTI structure 161.
  • the impurity concentration of the second P well region 163 is higher than the impurity concentration of the first P well region 162.
  • an N well region 164 which is an n-type well region is formed in the surface layer portion of the epitaxial layer 62.
  • N well region 164 is formed in first P well region 162.
  • the thickness of the N well region 164 is smaller than the thickness of the first P well region 162.
  • the impurity concentration of N well region 164 is higher than the impurity concentration of first P well region 162.
  • An n-type drain region 165 is formed in the surface layer portion of the N well region 164.
  • the impurity concentration of drain region 165 is higher than the impurity concentration of N well region 164.
  • a third P well region 166 that is a p-type low voltage well region is formed in the surface layer portion of the epitaxial layer 62.
  • the third P well region 166 is formed at a distance from the N well region 164.
  • the third P well region 166 is formed integrally with the second P well region 163.
  • the thickness of the third P well region 166 is thinner than the thickness of the first P well region 162 and the thickness of the N well region 164.
  • an n-type source region 167 and a p-type contact region 168 are formed in the surface layer portion of the third P well region 166.
  • the source region 167 and the contact region 168 are formed with a space therebetween.
  • the contact region 168 is formed in the third P well region 166 in a region where the second P well region 163 is integrated. That is, it also serves as a contact region for the second P well region 163.
  • An insulating film 169 is formed between the surface of the epitaxial layer 62 in the NMOS region 160 and between the trench 161a and the insulator 161b of the DTI structure 161.
  • An example of the insulating film 169 is a silicon oxide film.
  • a gate electrode 170 is formed across the third P well region 166, the first P well region 162, and the N well region 164.
  • the gate electrode 170 is, for example, polysilicon doped with impurities. Both side surfaces of the gate electrode 170 are covered with sidewalls 171 containing an insulating material such as silicon oxide or silicon nitride.
  • an interlayer insulating film 74 and a passivation film 84 are stacked in this order.
  • a first source electrode 172, a first drain electrode 173, a first gate electrode 174, and a ground electrode 175 are formed as a first metal.
  • These electrodes are electrode films including one or more metal species selected from the group including, for example, aluminum, copper, titanium, tungsten, and tantalum.
  • the first source electrode 172 is electrically connected to the source region 167
  • the first drain electrode 173 is electrically connected to the drain region 165
  • the first gate electrode 174 is electrically connected to the gate electrode 170.
  • the ground electrode 175 is electrically connected to the contact region 168 of the second P well region 163 and the insulator 161b of the DTI structure 161 through a plurality of contacts.
  • the DTI structure 161, the second P well region 163, and the first P well region 162 are at the ground potential.
  • a second source electrode, a second drain electrode, and a second gate electrode are formed as a second metal (all not shown).
  • the second source electrode is electrically connected to the first source electrode 172
  • the second drain electrode is electrically connected to the first drain electrode 173
  • the second gate electrode is electrically connected to the first gate electrode 174. It is connected to the.
  • These electrodes are made of, for example, the same material as an electrode (first source electrode 172 or the like) that forms the first metal.
  • a PMOS region 180 in which the P-channel MOSFET is formed is formed.
  • a DTI structure 181 is formed as an element isolation structure that partitions the PMOS region 180 from other regions.
  • the DTI structure 181 is the same structure as the DTI structure 101 (see FIG. 12) of the low-voltage CMOSFET, and has a structure in which an insulator 181b is embedded in a trench 181a.
  • An example of the insulator 181b is polysilicon. Note that the insulator 181b may be silicon oxide.
  • the element isolation structure uses a pn connection isolation system including an annular p-type diffusion region that partitions the PMOS region 180. It may be.
  • a P well region 182 that is a p-type high voltage well region and an N well region 183 that is an n type well region are formed in the surface layer portion of the epitaxial layer 62.
  • the P well region 182 and the N well region 183 are formed at a distance from the DTI structure 181.
  • the P well region 182 and the N well region 183 are formed with a space therebetween.
  • the N well region 183 is thinner than the P well region 182.
  • a p-type drain region 184 is formed in the surface layer portion of the P well region 182.
  • a p-type source region 185 is formed in the surface layer portion of the N well region 183.
  • n-type contact region 186 is formed in the surface layer portion of the epitaxial layer 62 in the PMOS region 180.
  • the contact region 186 is formed in a substantially annular shape, and is formed between the P well region 182 and the DTI structure 181 at a distance from the P well region 182 and the DTI structure 181, and between the N well region 183 and the DTI structure 181.
  • the N well region 183 and the DTI structure 181 are spaced apart from each other.
  • An insulating film 187 is formed between the surface of the epitaxial layer 62 in the PMOS region 180 and between the trench 181a and the insulator 181b of the DTI structure 181.
  • An example of the insulating film 187 is a silicon oxide film.
  • a gate electrode 188 is formed across the N well region 183, the epitaxial layer 62, and the P well region 182.
  • the gate electrode 188 is, for example, polysilicon doped with impurities. Both side surfaces of the gate electrode 188 are covered with sidewalls 189 containing an insulating material such as silicon oxide or silicon nitride.
  • an interlayer insulating film 74 and a passivation film 84 are stacked in this order.
  • a first source electrode 190, a first drain electrode 191 and a first gate electrode 192 are formed as a first metal.
  • These electrodes are electrode films including one or more metal species selected from the group including, for example, aluminum, copper, titanium, tungsten, and tantalum.
  • the first source electrode 190 is electrically connected to the source region 185 via a contact
  • the first drain electrode 191 is electrically connected to the drain region 184 via a contact
  • the first gate electrode 192 is connected to the gate. It is electrically connected to the electrode 188 via a contact.
  • a second source electrode, a second drain electrode, and a second gate electrode are formed as a second metal (all not shown).
  • the second source electrode is electrically connected to the first source electrode 190
  • the second drain electrode is electrically connected to the first drain electrode 191
  • the second gate electrode is electrically connected to the first gate electrode 192. It is connected to the.
  • These electrodes are made of, for example, the same material as an electrode (first source electrode 190 or the like) that forms the first metal.
  • the NPN transistor shown in FIG. 17 has a transistor region 200 that forms a bipolar transistor.
  • a DTI structure 201 is formed as an element isolation structure that partitions the transistor region 200 from other regions.
  • the DTI structure 201 is the same structure as the DTI structure 101 (see FIG. 12) of the low-voltage CMOSFET, and has a structure in which an insulator 201b is embedded in a trench 201a.
  • An example of the insulator 201b is polysilicon. Note that the insulator 201b may be silicon oxide.
  • the element isolation structure uses a pn connection isolation system including an annular p-type diffusion region that partitions the transistor region 200. It may be.
  • a first P well region 202 which is a p-type low voltage well region is formed at a distance from the DTI structure 201.
  • a second P well region 203 which is a p-type low voltage well region is formed in the surface layer portion of the epitaxial layer 62.
  • the second P well region 203 is formed in a substantially annular shape so as to be adjacent to the DTI structure 201.
  • the second P well region 203 is formed in a stripe shape so as to be adjacent to each DTI structure 201.
  • the impurity concentration of the second P well region 203 is higher than the impurity concentration of the first P well region 202.
  • An annular p-type contact region 204 is formed in the surface layer portion of the second P well region 203.
  • the impurity concentration of contact region 204 is higher than the impurity concentration of second P well region 203.
  • an N well region 205 which is an n-type well region is formed in the surface layer portion of the epitaxial layer 62.
  • N well region 205 is formed in first P well region 202.
  • the N well region 205 is thinner than the first P well region 202.
  • the impurity concentration of the N well region 205 is higher than the impurity concentration of the first P well region 202.
  • a p-type base region 206 is formed in the surface layer portion of the epitaxial layer 62 in the N well region 205.
  • N well region 205 is formed to surround base region 206.
  • the base region 206 is thinner than the N well region 205.
  • a p-type base contact region 207 and an n-type emitter region 208 are formed in the surface layer portion of the base region 206.
  • the base contact region 207 and the emitter region 208 are formed with a space therebetween.
  • the impurity concentration of base contact region 207 and emitter region 208 is higher than the impurity concentration of N well region 205, respectively.
  • An annular n-type collector region 209 is formed outside the base region 206 in the N well region 205.
  • the impurity concentration of collector region 209 is higher than the impurity concentration of N well region 205.
  • An insulating film 210 is formed between the surface of the epitaxial layer 62 in the transistor region 200 and between the trench 201a and the insulator 201b of the DTI structure 201.
  • An example of the insulating film 210 is a silicon oxide film.
  • an interlayer insulating film 74 and a passivation film 84 are stacked in this order on the epitaxial layer 62 in the transistor region 200.
  • a first emitter electrode 211, a first collector electrode 212, a first base electrode 213, and a ground electrode 214 are formed as a first metal.
  • These electrodes are electrode films including one or more metal species selected from the group including, for example, aluminum, copper, titanium, tungsten, and tantalum.
  • the first emitter electrode 211 is electrically connected to the emitter region 208 via a contact
  • the first collector electrode 212 is electrically connected to the collector region 209 via a contact
  • the first base electrode 213 is a base
  • the contact region 207 is electrically connected via a contact.
  • the ground electrode 214 is electrically connected to the contact region 204 of the second P well region 203 through a contact.
  • the ground electrode 214 is electrically connected to the insulator 201b of the DTI structure 201 through a plurality of contacts.
  • the DTI structure 201, the second P well region 203, and the first P well region 202 are at the ground potential.
  • a second emitter electrode, a second collector electrode, and a second base electrode are formed as a second metal (all not shown).
  • the second emitter electrode is electrically connected to the first emitter electrode 211
  • the second collector electrode is electrically connected to the first collector electrode 212
  • the second base electrode is electrically connected to the first base electrode 213. It is connected to the.
  • These electrodes are made of, for example, the same material as an electrode (first emitter electrode 211 or the like) that forms the first metal.
  • the manufacturing method of the semiconductor device 1 includes an element mounting process (step S1), a first wire connecting process (step S2), a second wire connecting process (step S3), a molding process (step S4), A frame separation process (step S5) and a terminal bending process (step S6) are included.
  • a frame FL including the lead frame 10 is prepared.
  • the frame FL is configured by connecting the first lead frame 11, the second lead frame 12, and the third lead frame 13 to the outer frame portion FL1, respectively.
  • the first terminal portion 11b of the first lead frame 11 is connected to the second terminal portion 12b of the second lead frame 12 and the third terminal portion 13b of the third lead frame 13 by a connecting portion FL2 (diver).
  • the first terminal portion 11b is in a state where the first bent portion 11g, the inclined portion 11h, the second bent portion 11i, and the tip portion 11j are already formed.
  • the second terminal portion 12b and the third terminal portion 13b are provided at the same position as the tip portion 11j of the first terminal portion 11b.
  • the frame FL is previously subjected to nickel plating.
  • solder SD (not shown in FIG. 19A, see FIG. 3) is applied to each first island portion 11a of the frame FL. Then, the semiconductor element 20 is mounted on each solder SD. In one example, the semiconductor element 20 is picked up by a die bonder device (not shown), and the semiconductor element 20 is fixed onto the solder SD of the first island portion 11a.
  • the first wire 41 is connected to the source pad 21 of the semiconductor element 20 and the third island portion 13a of the third lead frame 13 by wedge bonding. More specifically, a wedge bonding apparatus (not shown) that performs wedge bonding first connects the first wire 41 to the source pad 21 (first bonding), and then connects to the third island portion 13a (second bonding). ).
  • connection portion 41 a of the source pad 21 in the first wire 41 includes the barycentric position GC of the active region 29 of the semiconductor element 20. At this time, the connection portion 41a is formed to extend toward the third island portion 13a of the third lead frame 13 by a wedge bonding apparatus.
  • the second wire 42 is connected to the gate pad 22 of the semiconductor element 20 and the second island portion 12a of the second lead frame 12 by wedge bonding.
  • the sealing resin 30 is molded by, for example, a molding apparatus.
  • the molten epoxy resin is poured into the mold cavity in a state where the assembly manufactured by the second wire connecting process is placed in the mold cavity of the molding apparatus.
  • the sealing resin 30 for sealing the semiconductor element 20, the first wire 41, and the second wire 42 (both see FIG. 19C) is formed.
  • the lead frame 10 is separated from the frame FL (see FIG. 19D) by, for example, a press molding apparatus. More specifically, the first lead frame 11, the second lead frame 12, and the third lead frame 13 are cut from the outer frame portion FL1 (see FIG. 19D), and the first terminal portion 11b of the first lead frame 11 and the first lead frame 11
  • the connecting portion FL2 (see FIG. 19D) that connects the second terminal portion 12b of the second lead frame 12 and the third terminal portion 13b of the third lead frame 13 is cut.
  • the terminal bending step shown in FIG. 19F for example, portions of the second terminal portion 12b of the second lead frame 12 and the third terminal portion 13b of the third lead frame 13 protruding from the sealing resin 30 by a press molding apparatus are used. It can be bent. Through the above steps, the semiconductor device 1 shown in FIG. 1 can be obtained.
  • the region where the first wire 41 is connected to the source pad 21, that is, the connection portion 41a of the first wire 41 includes the barycentric position GC of the active region 29 which is a transistor formation region. According to this configuration, the active clamp tolerance Eac can be improved compared to the case where the connection portion 41a of the first wire 41 is connected to a location different from the center of gravity position GC of the active region 29 in the source pad 21. .
  • connection portion 41 a of the first wire 41 extends toward the second island portion 12 a of the second lead frame 12. For this reason, although the intermediate part of the 1st wire 41 which connects the semiconductor element 20 and the 2nd island part 12a is bent, the bending degree can be made small. Therefore, the reliability of the semiconductor device 1 can be improved.
  • a plating layer 14 is formed on the surface of the first island portion 11a of the first lead frame 11. According to this configuration, when the solder SD is applied to the first island portion 11a, the wettability of the solder SD is reduced, and thus the solder SD is difficult to spread on the surface of the first island portion 11a. For this reason, since it is suppressed that the thickness of the solder SD becomes thin too much, the semiconductor element 20 and the 1st island part 11a can be connected appropriately.
  • the first wire 41 includes aluminum, and the second lead frame 12 includes copper.
  • a plating layer 14 is formed on the surface of the second island portion 12a of the second lead frame 12 to which the first wire 41 is connected. According to this configuration, corrosion of the connection portion between the first wire 41 and the second island portion 12a can be suppressed.
  • the second wire 42 includes aluminum, and the third lead frame 13 includes copper.
  • a plating layer 14 is formed on the surface of the third island portion 13a of the third lead frame 13 to which the second wire 42 is connected. According to this configuration, corrosion of the connection portion between the second wire 42 and the third island portion 13a can be suppressed.
  • the temperature sensor 27 is disposed at a location where heat is most concentrated in the region outside the source pad 21 in the active region 29 when the semiconductor device 1 is driven. Thereby, the temperature of the semiconductor device 1 can be detected with high accuracy.
  • the linear expansion coefficient of a sealing resin for sealing an LSI that does not include a power transistor is 8 ppm / K to 10 ppm / K.
  • the inventor of the present application conducted, for example, a temperature cycle test on the semiconductor device using the comparative sealing resin. In the temperature cycle test, the temperature condition was changed from ⁇ 65 ° C. to 150 ° C. over about 1000 cycles. As a result, it has been found that pitting corrosion occurs in the first wire connected to the source pad of the semiconductor element and the third island portion of the third lead frame. Note that the first wire is the same as the first wire 41 of the semiconductor device 1.
  • the surface of the first wire is protected by a natural oxide film, but a load is applied to the first wire based on the difference between the linear expansion coefficient of the first wire and the linear expansion coefficient of the sealing resin by the temperature cycle test. It is considered that pitting corrosion occurred in the first wire as a result of the natural oxide film being broken and the chloride ions of the sealing resin being bonded to the first wire.
  • a material having a linear expansion coefficient larger than 10 ppm / K was used as the sealing resin 30. More specifically, the sealing resin 30 having a linear expansion coefficient of 12 ppm / K was used. Thereby, since the difference between the linear expansion coefficient of the first wire 41 and the linear expansion coefficient of the sealing resin 30 is reduced, the load on the first wire 41 due to the temperature cycle test is reduced. Thereby, since the natural oxide film of the first wire 41 is suppressed from being broken, the occurrence of pitting corrosion of the first wire 41 can be suppressed.
  • the blending ratio of the filler is increased.
  • the moldability of the sealing resin 30 is excessively decreased.
  • the linear expansion coefficient of the sealing resin 30 is 15 ppm / K or more, the moldability of the sealing resin 30 is excessively lowered.
  • the sealing resin 30 of this embodiment uses the sealing resin 30 having a linear expansion coefficient smaller than 15 ppm / K, it is possible to suppress a decrease in moldability of the sealing resin 30. As described above, in this embodiment, it is possible to suppress the occurrence of pitting corrosion of the first wire 41 and to suppress the moldability of the sealing resin 30 from being lowered.
  • the ratio of the area of the channel formation region 72 per unit area is less than 100%.
  • the ratio of the area of the channel formation region 72 per unit area in the MISFET 23a of this embodiment is about 50%. For this reason, compared with the case where the said ratio is 100%, generation
  • the surface of the source pad 21 of the MISFET 23a is formed in an uneven shape. According to this configuration, the adhesion between the source pad 21 and the sealing resin 30 can be improved.
  • FIGS. 1 and 21 are enlarged plan views showing a part of the substrate 50.
  • the active region 29 is indicated by a solid line
  • the source pad 21 is indicated by a two-dot chain line.
  • the active region 29 is indicated by a broken line
  • the source pad 21 is indicated by a solid line.
  • the inventors of the present application focused on the connection position of the source pad 21 with respect to the active region 29 of the semiconductor element 20 of the first wire 41 connected to the semiconductor element 20 in order to improve the active clamp tolerance Eac of the semiconductor device 1. Then, when the first wire 41 is connected at two locations of the source pad 21, the inventor of the present application positions the source pad 21 corresponding to the center of gravity of each of the two divided regions obtained by dividing the active region 29 into equal areas. It has been found that when the first wire 41 is connected to the active clamp, the active clamp tolerance Eac is improved. In view of this point, as shown in FIG. 21, in the present embodiment, the first wire 41 is connected to the source pad 21 at two connection locations. These two connection points are the gravity center positions GB1 and GB2 of the divided active region 29 when the area of the active region 29 is divided into two equal parts.
  • the center-of-gravity positions GB1 and GB2 of the active region 29 are obtained as follows.
  • the source pad 21 is divided into two divided regions (first region RB1 and second region RB2) having the same area.
  • first region RB1 and the second region RB2 may be a region different from the rectangular shape.
  • the first region RB1 shown in FIG. 20 is a region having a rectangular convex portion.
  • the second region RB2 is a rectangular region.
  • the center of gravity position GB1 of the first region RB1 and the center of gravity position GB2 of the second region RB2 are obtained.
  • the center of gravity position GB2 of the second region RB2 is an intersection of diagonal lines of the second region RB2.
  • the first region RB1 is not rectangular, the first region RB1 is further divided into a first divided region RB11 and a second divided region RB12. More specifically, a region that is a rectangular protrusion in the first region RB1 is referred to as a first divided region RB11, and the remaining region (rectangular region) of the first region RB1 is referred to as a second divided region RB12.
  • the barycentric position GB11 of the first divided area RB11 and the barycentric position GB12 of the second divided area RB12 are obtained.
  • the barycentric position GB11 of the first divided region RB11 is an intersection of diagonal lines of the first divided region RB11.
  • the barycentric position GB12 of the second divided region RB12 is an intersection of diagonal lines of the second divided region RB12.
  • the area SB1 of the first divided region RB11 and the area SB2 of the second divided region RB12 are obtained.
  • the distance DB1 between the centroid position GB11 and the centroid position GB1 is obtained.
  • the ratio of the distance DB2 to the distance DB1 is equal to the inverse ratio (SB1 / SB2) of the ratio of the area SB2 of the second divided region RB12 to the area SB1 of the first divided region RB11 (DB2).
  • the center of gravity position GB1 of the first region RB1 is obtained by obtaining at least one of the distances DB1 and DB2. Further, as shown in FIG. 20, the source pad 21 covers the respective gravity center positions GB1 and GB2 (the gravity center position GB1 of the first area RB1 and the gravity center position GB2 of the second area RB2) of the divided active area 29. Is provided.
  • a two-dot chain line region RY shown in FIG. 20 shows a tool head (hereinafter referred to as a wedge RY) for ultrasonically bonding the first wire 41 to the source pad 21 in a wedge bonding apparatus (not shown).
  • the wedge bonding apparatus connects the end of the first wire 41 to the source pad 21 by moving the wedge RY so that the wedge RY is positioned on the gravity center position GB1 of the first region RB1 of the active region 29.
  • the end of the first wire 41 passed through the wedge RY is connected so as to overlap the gravity center position GB1 of the first region RB1 as shown in FIG.
  • the first connection portion 41b (connection region) of the first wire 41 to the source pad 21 includes the gravity center position GB1 of the first region RB1.
  • the center position of the first connection portion 41b and the center of gravity position GB1 of the first region RB1 coincide.
  • the wedge bonding apparatus connects the first wire 41 to the source pad 21 by moving the wedge RY so that the wedge RY is positioned on the gravity center position GB2 of the second region RB2 of the active region 29 (see FIG. 22). .
  • the first wire 41 passed through the wedge RY is connected so as to overlap the gravity center position GB2 of the second region RB2 as shown in FIG. That is, the second connection portion 41c (connection region) of the first wire 41 to the source pad 21 includes the gravity center position GB2 of the second region RB2.
  • the center position of the second connection portion 41c matches the center of gravity position GB2 of the second region RB2.
  • the portion of the first wire 41 between the first connection portion 41 b and the second connection portion 41 c is spaced upward from the source pad 21.
  • the first connection portion 41 b and the second connection portion 41 c connected to the source pad 21 in the first wire 41 are respectively in the horizontal direction X and the vertical direction Y in the plan view of the semiconductor device 1. Extend in different directions. More specifically, each of the first connection portion 41b and the second connection portion 41c extends from the semiconductor element 20 toward the second island portion 12a (see FIG. 2).
  • the direction in which the first connection portion 41b extends and the direction in which the second connection portion 41c extends can be arbitrarily changed. In one example, the direction in which the first connection portion 41b extends may be different from the direction in which the second connection portion 41c extends.
  • a two-dot chain line region RS surrounding the first connection portion 41b and the second connection portion 41c of the first wire 41 is caused by variations in the diameter of the first wire 41, the first wire by the wedge bonding apparatus.
  • the margin takes into account the variation in the connection position of 41 to the source pad 21. That is, the first connection portion 41b and the second connection portion 41c of the first wire 41 are necessarily located in the region RS.
  • the region RS includes the vicinity of the intersection of the fifth side 29e and the sixth side 29f of the active region 29.
  • the temperature sensor 27 is provided adjacent to the region RS in the plan view of the semiconductor device 1.
  • the first wire 41 is connected to the respective gravity center positions GB1 and GB2 of the first region RB1 and the second region RB2, which are two divided regions obtained by dividing the active region 29 into equal areas. Thereby, the concentration of heat in the active region 29 during driving of the semiconductor device 1 is reduced, so that the active clamp tolerance Eac can be improved.
  • the semiconductor device 1 of 3rd Embodiment is demonstrated.
  • the semiconductor device 1 of the present embodiment is different from the semiconductor device 1 of the first embodiment in a part of the structure of the MISFET 23a.
  • the same components as those of the semiconductor device 1 of the first embodiment are denoted by the same reference numerals, and the description thereof is omitted.
  • differences from the MISFET 23a of the first embodiment will be described in detail.
  • At least a portion facing the source pad 21 in the first source electrode 80 as the first metal layer is provided with one or a plurality of first slits 220.
  • the first slit 220 penetrates the first source electrode 80 and extends in the direction in which the trench gate structure 65 extends (the depth direction in the drawing).
  • the first slit 220 of this embodiment is opposed to the trench gate structure 65.
  • the second source electrode 82 as the second metal layer, at least a portion facing the source pad 21 is provided with one or a plurality of second slits 221.
  • the second slit 221 passes through the second source electrode 82 and extends in the direction in which the trench gate structure 65 extends.
  • the second slit 221 is provided so that at least a part thereof faces the first slit 220.
  • the width dimension DS2 of the second slit 221 and the width dimension DS1 of the first slit 220 can be arbitrarily changed.
  • the width dimension DS2 of the second slit 221 and the width dimension DS1 of the first slit 220 are equal to each other.
  • the entire second slit 221 faces the first slit 220.
  • a second interlayer insulating film 76 is embedded in the first slit 220.
  • a fourth interlayer insulating film 78 is embedded in the second slit 221.
  • the fourth interlayer insulating film 78 passes over the second slit 221 and covers the periphery of the second slit 221 of the second source electrode 82.
  • the support pillar 222 including the first interlayer insulating film 75 to the fourth interlayer insulating film 78 is provided in the portion where the first slit 220 and the second slit 221 are provided in the semiconductor element 20.
  • the support pillar 222 is configured by sequentially stacking a first interlayer insulating film 75, a second interlayer insulating film 76, a third interlayer insulating film 77, and a fourth interlayer insulating film 78.
  • the upper end portion of the support pillar 222 is covered with the source pad 21. Accordingly, the support pillar 222 supports the source pad 21.
  • Such a configuration including the first slit 220 and the second slit 221 is preferably provided at least on the periphery of the source pad 21.
  • the configuration including the first slit 220 and the second slit 221 is provided for the entire source pad 21. More specifically, the MISFET 23a is formed by combining a number of configurations including the first slit 220 and the second slit 221.
  • An example of the configuration including the first slit 220 and the second slit 221 is the first slit 220 and the third slit gate structure 65 in the position corresponding to one of the three trench gate structures 65 and the three trench gate structures 65.
  • the second slit 221 is provided.
  • the MISFET 23 a is configured by combining a configuration including a plurality of first slits 220 and second slits 221.
  • the source pad 21 of this embodiment is made of copper (Cu).
  • the thickness of the source pad 21 is preferably about 4 ⁇ m or more.
  • the thickness of the source pad 21 is preferably about 20 ⁇ m or less.
  • the thickness of the source pad 21 of this embodiment is about 8 ⁇ m.
  • the source pad 21 can be formed by copper plating growth.
  • a connection layer 21 a including nickel (Ni) plating is formed on the surface of copper constituting the source pad 21.
  • the connection layer 21a of this embodiment is formed by nickel palladium (NiPd) plating.
  • the source pad 21 may be an aluminum alloy (for example, AlCu).
  • the active clamp tolerance Eac is mainly determined by the failure of the semiconductor device due to heat. For this reason, for example, when energy is applied to the semiconductor device, a portion where the substrate becomes transiently and locally high in temperature is generated. As a result, a failure is likely to occur in that portion, and there is a possibility that the energy cannot be absorbed. This makes it difficult to improve the active clamp tolerance Eac.
  • the power electrode pad (source pad) of the semiconductor device is changed to copper having excellent heat dissipation, and the thickness of the source pad is increased. It is possible to do. Thereby, the active clamp tolerance Eac can be improved.
  • the source pad made of copper tends to extend as compared with the source pad made of aluminum.
  • the interlayer insulating film in which the outer peripheral edge of the source pad is formed in the source pad is pressed against the epitaxial layer.
  • a passivation crack in which the first metal jumps out of the passivation film may occur.
  • the first slit 220 is formed in the first source electrode 80, and the second slit 221 is formed in the second source electrode 82. Accordingly, even if the first source electrode 80 is deformed, the deformation is interrupted at the first slit 220, and even when the second source electrode 82 is deformed, the deformation is interrupted at the second slit 221. Each deformation amount of the second source electrode 82 can be reduced.
  • the support pillar 222 that supports the source pad 21 is formed so as to connect the first slit 220 and the second slit 221, the support pillar 222 supports the deformation due to heat of the source pad 21. Deformation of the first source electrode 80 and the second source electrode 82 can be suppressed. Therefore, the occurrence of passivation cracks can be suppressed.
  • the following effects can be obtained in addition to the above functions and effects.
  • (3-1) For example, when the source pad 21 is made of aluminum, since the source pad 21 is formed by sputtering, it is difficult to make the source pad 21 sufficiently thick. For this reason, it is difficult to increase the heat capacity of the source pad 21, and there is a possibility that heat cannot be sufficiently radiated when heat is instantaneously applied to the semiconductor device. For this reason, there is room for improvement with respect to sufficiently increasing the active clamp tolerance Eac.
  • the source pad 21 is made of plated copper.
  • the thickness of the source pad 21 can be made thicker than the source pad 21 made of aluminum. Therefore, since the heat capacity of the source pad 21 can be increased, the active clamp tolerance Eac can be improved.
  • the source pad 21 can be thickened, when the first wire 41 is connected to the source pad 21, it is possible to suppress the impact from being transmitted to the interlayer insulating film 74.
  • the first wire 41 is made of aluminum. Thereby, it can suppress that the connection part of the source pad 21 and the 1st wire 41 corrodes.
  • FIGS. 24 to 27K A semiconductor device 1 according to the fourth embodiment will be described with reference to FIGS. 24 to 27K.
  • the semiconductor device 1 of this embodiment differs from the semiconductor device 1 of the first embodiment in the structure of the MISFET 23a.
  • the same components as those of the semiconductor device 1 of the first embodiment are denoted by the same reference numerals, and the description thereof is omitted.
  • the channel formation region 72 is different in the MISFET 23a of the present embodiment, for convenience of explanation, the interlayer insulating film 74, the first source electrode 80, the second source electrode 82, and the source pad 21 are shown in FIGS. Simplified and shown.
  • a configuration including the first source electrode 80, the second source electrode 82, and the source pad 21 is defined as the source metal 230.
  • the MISFET 23a of this embodiment has a plurality of functional element formation regions 231 in which the ratio of the area of the channel formation region 72 occupying per unit area is different.
  • the active region 29 of the MISFET 23a is composed of a plurality of functional element formation regions 231.
  • the ratio of the area of the channel formation region 72 occupying per unit area is relatively small, and the ratio of the area of the channel formation region 72 occupying per unit area is A relatively high second functional element formation region 233.
  • the ratio of the area of the channel formation region 72 per unit area is larger than that of the first functional element formation region 232 and is larger than that of the second functional element formation region 233.
  • a small third functional element formation region 234 is included.
  • the proportion of the area of the channel formation region 72 per unit area is smaller than that of the second functional element formation region 233 and the third functional element formation region 234. small.
  • the first functional element formation region 232 has an on-resistance higher than that of the second functional element formation region 233 and the third functional element formation region 234 due to the relatively small channel formation region 72.
  • the second functional element formation region 233 and the third functional element formation region 234 have a larger area ratio of the channel formation region 72 per unit area than the first functional element formation region 232. Its calorific value is also relatively large.
  • the second functional element formation region 233 and the third functional element formation region 234 have an on-resistance that is smaller than that of the first functional element formation region 232 due to the channel formation region 72 having a relatively large area.
  • the magnitude relationship between the heat generation amounts of the first to third functional element formation regions 232 to 234 is as follows: the heat generation amount of the first functional element formation region 232 ⁇ the heat generation amount of the third functional element formation region 234 ⁇ the second functional element formation region 233.
  • the calorific value of The on-resistances of the first to third functional element formation regions 232 to 234 are: ON resistance of the second functional element formation region 233 ⁇ ON resistance of the third functional element formation region 234 ⁇ first functional element formation region 232 ON resistance.
  • the magnitude relationship of the active clamp tolerance Eac of the first to third functional element formation regions 232 to 234 is as follows: active clamp tolerance Eac of the second functional element formation region 233 ⁇ active clamp tolerance Eac of the third functional element formation region 234 ⁇ The active clamp tolerance Eac of the first functional element formation region 232 is obtained.
  • the semiconductor device 1 (semiconductor device 1) (semiconductor) is devised by devising the arrangement pattern of the first functional element formation region 232, the second functional element formation region 233, and the third functional element formation region 234.
  • An object of the present invention is to provide a semiconductor device 1 capable of achieving both excellent active clamp tolerance Eac and on-resistance while suppressing temperature rise in the entire element 20).
  • the first functional element formation region 232 is disposed in a portion where the temperature is likely to rise in the source pad 21, and the second functional element formation region 233 and the third functional element formation region 234 are disposed in other portions. By doing so, the above object is achieved.
  • the region where the temperature of the source pad 21 is likely to increase and the temperature increase should be suppressed includes an inner region spaced a predetermined distance from the periphery of the source pad 21 inward and a plurality of channel forming regions 72.
  • Examples include a region surrounded by (a plurality of functional element formation regions 231), a region where the first wire 41 is not connected in a plan view, and a region in which these regions are selectively combined. In these regions, heat is difficult to dissipate and heat tends to be trapped. In particular, the temperature in the inner region of the source pad 21 tends to rise, and tends to be relatively high compared to other portions.
  • the first functional element formation region 232 is disposed in the inner region of the active region 29, and the second functional element formation region 233 and the third functional element formation region 234 are disposed in the outer region of the active region 29.
  • the ratio of the area of the channel formation region 72 occupying per unit area gradually increases from the inside to the outside of the active region 29.
  • the portion where the first wire 41 is connected to the source pad 21 is radiated to the first wire 41 through the source pad 21, so that the temperature of the active region 29 is likely to decrease.
  • the second functional element formation region 233 that generates the largest amount of heat is disposed at a location where the first wire 41 is connected to the source pad 21.
  • 24 and 25 show an example of the arrangement of the plurality of functional element formation regions 231.
  • the size and number of regions that divide the active region 29 can be arbitrarily changed.
  • the plurality of functional element formation regions 231 include a plurality of (four in the present embodiment) first functional element formation regions 232 including a plurality of first functional element formation regions 232 and a plurality ( A third functional element including a second functional element formation region unit U2 including four second functional element formation regions 233 and a plurality of (four in this embodiment) third functional element formation regions 234 in the present embodiment.
  • the first to third functional element formation region units U1 to U3 have a rectangular shape in plan view having substantially the same area, and the active regions 29 are arranged in a matrix (vertical direction and vertical direction) with a predetermined layout. It is arranged so as to spread in a regular grid pattern in the horizontal direction.
  • the first to third functional element formation region units U1 to U3 are arranged in a predetermined layout in a plurality of rectangular regions that divide the active region 29 in a matrix.
  • the first to third functional element formation region units U1 to U3 obtain the heat generation of each region of the active region 29 when the semiconductor device 1 is driven by, for example, simulation, and obtain the calculated heat generation amount of each region.
  • the second functional element formation region unit U2 is disposed in a region where the heat generation amount is equal to or less than a first threshold, and the first functional element formation region is included in a region where the heat generation amount is equal to or greater than a second threshold value that is greater than the first threshold value.
  • the unit U1 is arranged, and the third functional element formation region unit U3 is arranged in a region where the heat generation amount is larger than the first threshold value and smaller than the second threshold value.
  • FIG. 24 shows the arrangement of the first to third functional element formation region units U1 to U3 in the active region 29 when the first wire 41 is connected to the source pad 21 at one location.
  • the first functional element formation region unit U1 is provided in a region where heat generation should be suppressed.
  • the first functional element formation region unit U ⁇ b> 1 is disposed in the inner region of the active region 29.
  • the third functional element formation region unit U3 is provided in a region adjacent to the first functional element formation region unit U1.
  • the second functional element formation region unit U2 is provided in a region adjacent to the side opposite to the first functional element formation region unit U1 in a region adjacent to the third functional element formation region unit U3.
  • a region including the region where the first wire 41 is connected to the source pad 21 is provided with a second functional element formation region unit U2.
  • a first functional element formation region unit U1 is provided in a region around the second functional element formation region unit U2.
  • a third functional element formation region unit U3 is provided in a region around the first functional element formation region unit U1.
  • FIG. 25 shows an arrangement mode of the first to third functional element formation region units U1 to U3 in the active region 29 when the first wire 41 is connected to the source pad 21 at two locations.
  • the first functional element formation region unit U1 is provided in a region where heat generation should be suppressed.
  • the first functional element formation region unit U ⁇ b> 1 is disposed in the inner region of the active region 29.
  • the first functional element formation region unit U1 is provided in an inner region between two regions (a region indicated by a one-dot chain line) where the first wire 41 is connected to the source pad 21 in the active region 29.
  • the third functional element formation region unit U3 is provided in a region adjacent to the first functional element formation region unit U1.
  • the second functional element formation region unit U2 is provided in a region including the two regions where the first wire 41 is connected to the source pad 21 (region where the wedge RY is disposed).
  • a first functional element formation region unit U1 is provided in a region around the second functional element formation region unit U2.
  • a first functional element formation region unit U1 is provided in a region around the second functional element formation region unit U2.
  • a third functional element formation region unit U3 is provided in a region around the first functional element formation region unit U1.
  • the outer region in the active region 29 is not limited to the arrangement of the second functional element formation region unit U2 and the third functional element formation region unit U3 shown in FIGS. 24 and 25, and the second functional element formation region unit U2 And any one of 3rd functional element formation area unit U3 should just be arrange
  • the planar structure of the first to third functional element formation region units U1 to U3 will be described with reference to FIGS. 26A to 26C.
  • the ratio of the area of the channel formation region 72 per unit area is adjusted, so that the first to third functional element formation units U1 to U3 are adjusted.
  • the layout of the formation regions 232 to 234 has been changed.
  • the first functional element formation region unit U1 shown in FIG. 26A includes a plurality of functional element formation regions 231 in which the ratio of the area of the channel formation region 72 per unit area is about 25%.
  • the second functional element formation region unit U2 shown in FIG. 26B includes a plurality of functional element formation regions 231 in which the ratio of the area of the channel formation region 72 per unit area is about 75%.
  • the third functional element formation region unit U3 shown in FIG. 26C includes a plurality of functional element formation regions 231 in which the area ratio of the channel formation region 72 per unit area is about 50%.
  • a plurality of channel formation regions 72 are formed in the first to third functional element formation regions 232 to 234 in a layout based on a staggered pattern or a twisted pattern. Yes.
  • each first functional element formation region 232 of the first functional element formation region unit U1 the plurality of channel formation regions 72 are arranged in a staggered pattern along the length direction of the trench gate structure 65. Yes.
  • the plurality of channel forming regions 72 are alternately spaced along one side and the other side of each trench gate structure 65 along the length direction of the trench gate structure 65. It is arranged.
  • the plurality of channel formation regions 72 are disposed only on one side surface or the other side surface in the lateral direction intersecting the trench gate structure 65.
  • the ratio of the area of the channel formation region 72 per unit area is about 25%.
  • the channel formation region 72 since the channel formation region 72 is disposed on one side surface side or the other side surface side of the trench gate structure 65 at a distance from the other channel formation region 72, heat is generated. The source can be effectively dispersed.
  • the channel formation region 72 disposed on one side surface does not face the channel formation region 72 disposed on the other side surface with the trench gate structure 65 interposed therebetween. Therefore, a plurality of heat generation sources do not face each other across the trench gate structure 65 in the lateral direction intersecting the trench gate structure 65. Accordingly, since heat generated in one channel formation region 72 can be suppressed from being transmitted to another channel formation region 72, occurrence of thermal interference can be effectively suppressed. Thus, the 1st functional element formation area unit U1 becomes a structure which can suppress a temperature rise effectively.
  • each second functional element formation region 233 of the second functional element formation region unit U2 has a configuration in which the source region 70 and the body contact region 73 are replaced in the configuration shown in FIG. 26A. More specifically, the channel formation region 72 extends along the length direction of the trench gate structure 65. In the lateral direction intersecting with the trench gate structure 65, a channel formation region 72 formed on one trench gate structure 65 side and a channel formation region 72 formed on the other trench gate structure 65 side are integrally formed. Yes. As a result, a twisted channel formation region 72 is formed in each second functional element formation region 233. With such a configuration, in the second functional element formation region unit U2, the ratio of the area of the channel formation region 72 per unit area is about 75%.
  • each third functional element formation region 234 of the third functional element formation region unit U3 has a length of the channel formation region 72 in the length direction of the trench gate structure 65 in the configuration shown in FIG. 26A. Is extended about twice. With such a configuration, in the third functional element formation region unit U3, the ratio of the area of the channel formation region 72 per unit area is about 50%.
  • the cross-sectional structure of the first to third functional element formation region units U3 in this embodiment is substantially the same as the cross-sectional structure of the MISFET 23a shown in FIG.
  • FIGS. 27A to 27K are longitudinal sectional views of a portion corresponding to line 27-27 in FIG. 26A.
  • a wafer-like substrate 50 including a semiconductor substrate 61 and an epitaxial layer 62 formed on the semiconductor substrate 61 is prepared.
  • a hard mask 240 having an opening 241 selectively in a region where the trench 66 is to be formed is formed on the epitaxial layer 62.
  • the surface layer portion of the epitaxial layer 62 is selectively removed by etching through the hard mask 240. Thereby, a plurality of trenches 66 are formed. After the trench 66 is formed, the hard mask 240 is removed.
  • a thermal oxide film 242 made of silicon oxide is formed on the inner wall surface of the trench 66 by, eg, thermal oxidation.
  • a polysilicon film 244 as a conductor is deposited on the epitaxial layer 62.
  • the polysilicon film 244 fills the trench 66 and covers the surface of the epitaxial layer 62.
  • n-type impurities are implanted into the polysilicon film 244 and diffused by heat treatment (drive-in). Examples of the n-type impurity include phosphorus (P) and arsenic (As).
  • the polysilicon film 244 is etched.
  • the etching of the polysilicon film 244 is continued until the etching surface reaches the middle of each depth direction of the trench 66.
  • a buried electrode 69 made of the remaining polysilicon film 244 is formed in the trench 66.
  • the thick gate insulating film 67 located between the opening of the trench 66 and the upper end portion 69a of the buried electrode 69 is etched.
  • the thick gate insulating film 67 is removed so that a part thereof remains on each inner wall surface of the trench 66.
  • a part of the upper end portion 69 a of the embedded electrode 69 is exposed from the thick gate insulating film 67.
  • the etching performed may be wet etching.
  • the substrate 50 is thermally oxidized to form a thermal oxide film 242 on the exposed side surface of the trench 66 and the surface of the substrate 50.
  • a part of the exposed upper end portion 69 a of the embedded electrode 69 is also oxidized to form a thermal oxide film 242.
  • the polysilicon having the impurity introduced therein undergoes oxidation more than the exposed surface side of the trench 66, and as a result, a relatively thick thermal oxide film 242 is formed.
  • a recess 245 is formed between the upper end portion 69 a of the buried electrode 69 and the side surface of the trench 66 by the thick film portion 67 a and the thin film portion 67 b of the gate insulating film 67.
  • a polysilicon film 246 as a conductor is deposited on the substrate 50.
  • the polysilicon film 246 fills the trench 66 and covers the surface of the substrate 50.
  • the polysilicon film 246 enters the recess 245 in the trench 66 and forms a projection extending downward between the upper end 69a of the buried electrode 69 of the trench 66, thereby forming the buried electrode 69.
  • a recess 68a is formed that opens toward. Thereafter, impurities are implanted into the polysilicon film 246 and diffused by heat treatment (drive-in). Next, the polysilicon film 246 is etched.
  • the etching of the polysilicon film 246 is continued until the etching surface is located in the trench 66 slightly from the surface of the substrate 50. As a result, the gate electrode 68 made of the remaining polysilicon film 246 is formed in each trench 66. A recess 247 is formed on the gate electrode 68.
  • an ion implantation mask (not shown) that selectively opens in the region where the body region 71 is to be formed is formed on the substrate 50. Then, p-type impurities are implanted into the surface layer portion of the epitaxial layer 62 through the ion implantation mask. Thereby, the body region 71 is formed in the surface layer portion of the epitaxial layer 62. After the body region 71 is formed, the ion implantation mask is removed. Next, an n-type impurity and a p-type impurity are sequentially implanted into the substrate 50. Thereafter, the implanted impurity ions are diffused by heat treatment (drive-in).
  • n + -type source region 70 and a p + -type body contact region 73 are formed.
  • a silicon nitride film and a silicon oxide film are sequentially deposited by, eg, CVD. Thereby, the interlayer insulating film 74 is formed.
  • the source region 70 is formed by n-type impurity implantation through an ion implantation mask having an opening selectively in a region where the source region 70 is to be formed. Accordingly, the source region 70 in which the proportion of the area per unit area is relatively small in plan view, and the source region 70 in which the proportion of the area per unit area is relatively large in plan view Are selectively formed. That is, the first functional element formation region 232 (first functional element formation region unit U1), the second functional element formation region 233 (second functional element formation region unit U2), and the third functional element formation region 234 (third Functional element formation region unit U3).
  • the body contact region 73 is formed by implanting a p-type impurity through an ion implantation mask having an opening selectively in a region where the body contact region 73 is to be formed.
  • the interlayer insulating film 74 is selectively etched by reactive ion etching (RIE) to form contact holes 248.
  • RIE reactive ion etching
  • contacts 81 and 83 are buried in the contact hole 248, and then an electrode film (not shown) is formed so as to cover a region on the substrate 50.
  • the source pad 21 source metal 230
  • the gate pad 22 see FIG. 5 are formed.
  • An electrode film (not shown) is formed so as to cover the semiconductor substrate 61 of the substrate 50.
  • the drain electrode 64 is formed by patterning this electrode film.
  • the first functional element formation region unit U1 having a small amount of heat generation and a large active clamp resistance Eac is disposed in a region where heat generation should be suppressed in the active region 29.
  • region 29 can be suppressed, and it can suppress that the area
  • the active region 29 is more active than a configuration including the second functional element formation region unit U2 and the third functional element formation region unit U3. It becomes easy to improve the clamp tolerance Eac.
  • the ratio of the area of the channel formation region 72 per unit area to the region other than the region where heat generation should be suppressed in the active region 29, for example, the outer region of the active region 29 is the first functional element formation.
  • a second functional element formation region unit U2 or a third functional element formation region unit U3 larger than the region unit U1 is arranged.
  • the second functional element formation region unit U2 having a configuration in which the amount of heat generation is large and the active clamp tolerance Eac is small in the region corresponding to the location where the first wire 41 is connected to the source pad 21. Is arranged. According to this configuration, since the heat in the active region 29 moves to the first wire 41 through the source pad 21, the temperature rises in a region corresponding to the location where the first wire 41 is connected to the source pad 21 in the active region 29. It is hard to do. For this reason, by using the second functional element formation region unit U2 that generates a large amount of heat, it is possible to contribute to the suppression of an increase in on-resistance of the semiconductor element 20.
  • the active region 29 includes a first functional element formation region unit U1, a second functional element formation region unit U2, and a third functional element formation region unit U3. This makes it easier to adjust the on-resistance and the active clamp tolerance Eac of the semiconductor element 20 than when the active region 29 is configured of, for example, two types of functional element formation region units.
  • a third functional element formation region unit U3 is disposed between the first functional element formation region unit U1 and the second functional element formation region unit U2.
  • the active region 29 of the semiconductor device 1 of the third embodiment has a structure having a plurality of functional element formation regions 231 having different ratios of the area of the channel formation region 72 per unit area as in the fourth embodiment. It may be replaced.
  • the heat dissipation of the semiconductor device 1 can be improved by connecting the heat dissipation member 250 to the source pad 21.
  • a plurality of heat dissipation members 250 are connected to the source pad 21.
  • FIG. 28A shows an arrangement mode of the heat dissipation member 250 when the connection position of the first wire 41 to the source pad 21 is one
  • FIG. 28B shows two connection positions of the first wire 41 to the source pad 21.
  • the plurality of heat radiation members 250 are connected to the region of the source pad 21 corresponding to the region where heat generation should be suppressed in the active region 29.
  • the plurality of heat radiation members 250 are connected to the region of the source pad 21 corresponding to the inner region of the active region 29.
  • the plurality of heat dissipating members 250 are disposed so as to surround a part of the connection portion 41 a (one-dot chain line) of the first wire 41.
  • the heat radiating member 250 is not arrange
  • FIG. 28B it arrange
  • the heat radiating member 250 is not arrange
  • the plurality of heat radiating members 250 are inner regions of the active region 29, that is, regions between the first connection portion 41 b and the second connection portion 41 c of the first wire 41 in the active region 29. And a region of the source pad 21 corresponding to a region adjacent to the vertical direction Y.
  • Such a heat dissipation member 250 is formed by connecting a wire to the source pad 21 by wedge bonding or ball bonding. That is, the shape of the heat dissipation member 250 is the same as the shape of the connection portion when the wire is connected.
  • the heat dissipation member 250 is made of, for example, copper or aluminum.
  • the heat radiating member 250 may be formed by connecting the first wire 41 to the source pad 21.
  • FIG. 29 shows an example of the heat dissipation member 250.
  • a heat dissipation member 250 shown in FIG. 29 is a case where a wire is connected to the source pad 21 by ball bonding.
  • positioning aspect of the several heat radiating member 250 of FIG. 28A and FIG. 28B is an example, The arrangement
  • the plurality of heat dissipation members 250 are connected to at least one of the regions of the source pad 21 corresponding to the region where the plurality of third functional element formation region units U3 are disposed in the active region 29 illustrated in FIGS. 28A and 28B. May be.
  • one or a plurality of heat radiating members 250 may be connected on the source pad 21. According to this configuration, the heat dissipation of the semiconductor device 1 is improved via the source pad 21, and therefore the active clamp tolerance Eac can be improved.
  • the first wire 41 as the connecting member and the source pad 21 connect the gravity center position GA1 of the first region RA1 and the gravity center position GA2 of the second region RA2. They are connected to each other at positions on the line segment LA.
  • the first wire 41 and the source pad 21 may be connected to each other at two locations, the center of gravity position GA1 of the first region RA1 and the center of gravity position GA2 of the second region RA2.
  • the shape of the active region 29 can be arbitrarily changed.
  • the active area 29 can be changed as follows (A) to (C).
  • the position of the center of gravity of the active area 29 (A) to (C) will be described together.
  • FIGS. 30A and 30B the active region 29 has a concave shape.
  • FIG. 30A shows a case where the first wire 41 is connected to the source pad 21 at one location.
  • the active region 29 is divided into a rectangular first region RD1 in which the recess 29x is filled and a second region RD2 corresponding to the rectangular recess 29x.
  • the center of gravity position GD1 of the first region RD1 and the center of gravity position GD2 of the second region RD2 are obtained. As shown in FIG.
  • the center of gravity position GD1 of the first region RD1 is the intersection of the diagonal lines of the first region RD1
  • the center of gravity position of the second region RD2 GD2 is the intersection of the diagonal lines of the second region RD2.
  • the distance DD1 between the centroid position GD1 and the centroid position GD of the active area 29, and the centroid position GD2 and the centroid position GD of the active area 29 is obtained based on the relationship between the distance DD2 between them and the area SD1 of the first region RD1 and the area SD2 of the second region RD2.
  • the center of gravity position GD of the active region 29 is obtained by obtaining at least one of the distances DD1 and DD2.
  • the source pad 21 is provided so as to cover the center of gravity position GD of the active region 29.
  • FIG. 30A indicates a tool head for ultrasonically bonding the first wire 41 to the source pad 21 in a wedge bonding apparatus (not shown) (hereinafter referred to as a wedge RX).
  • the wedge bonding apparatus moves the wedge RX so that the wedge RX is positioned on the gravity center position GD of the active region 29.
  • the end portion of the first wire 41 passed through the wedge RX is connected so as to overlap the gravity center position GD of the active region 29. That is, the contact area of the first wire 41 with the source pad 21 includes the center of gravity position GD of the active area 29.
  • the center position of the contact area (wedge RX) of the first wire 41 with the source pad 21 coincides with the gravity center position GD of the active area 29.
  • the contact region (wedge RX) of the first wire 41 with the source pad 21 only needs to include the gravity center position GD of the active region 29, and the contact region of the first wire 41 with the source pad 21 is sufficient.
  • the center position of (wedge RX) may be a position different from the gravity center position GD of the active region 29.
  • FIG. 31A shows an example of the semiconductor device 1 using the active region 29 of FIG. 30A and the contact region (wedge RX) of the first wire 41 to the source pad 21.
  • a part of the active region 29 is notched for forming the gate pad 22, but the first wire 41 is in contact with the source pad 21.
  • the point that the center position of the region (wedge RX) coincides with the gravity center position GD of the active region 29 remains unchanged.
  • the recess 29x of the active region 29 is formed to be recessed in the lateral direction X.
  • the control circuit region 29LG is formed across the notch 29w and the recess 29x in the active region 29 where the gate pad 22 is formed. Further, the temperature sensor 27 is provided at a location adjacent to the bottom surface 29xa of the recess 29x in the center in the vertical direction Y and the horizontal direction X in the recess 29x. As shown in FIG. 31A, the temperature sensor 27 is provided at a position that does not overlap the first wire 41 in a plan view, that is, at a position closer to the gate pad 22 in the lateral direction X than the first wire 41.
  • FIG. 30B shows a case where the first wire 41 is connected to the source pad 21 at two locations.
  • the active region 29 is divided into two regions (first region RE1 and second region RE2) having an equal area.
  • the first region RE1 and the second region RE2 are formed in a substantially L shape.
  • the center of gravity position GE1 of the first region RE1 and the center of gravity position GE2 of the second region RE2 are obtained.
  • the first area RE1 is divided into two rectangular areas, a first divided area RE11 and a second divided area RE12.
  • the centroid position GE11 of the first divided region RE11 and the centroid position GE12 of the second divided region RE12 are obtained.
  • the intersection of the diagonal lines of the first divided region RE11 is the barycentric position GE11 of the first divided region RE11.
  • the intersection of the diagonal lines of the second divided region RE12 is the second centroid position GE12 of the divided region RE12.
  • a distance DE1 between the gravity center position GE11 and the gravity center position GE1 and the gravity center position GE1 a distance DE2 between the gravity center position GE12 and the gravity center position GE1
  • the center of gravity position GE1 of the first region RE1 is obtained by obtaining at least one of the distances DE1 and DE2. Further, for the second region RE2, as in the method of obtaining the center of gravity position GE1 of the first region RE1, a first segment LE2 connecting the center of gravity position GE21 of the first divided region RE21 and the center of gravity position GE22 of the second divided region RE22 A gravity center position GE2 is obtained based on the area SE21 of the divided region RE21 and the area SE22 of the second divided region RE22. Further, as shown in FIG. 30B, the source pad 21 covers the respective gravity center positions GE1 and GE2 (the gravity center position GE1 of the first region RE1 and the gravity center position GE2 of the second region RE2) of the divided active region 29. Is provided.
  • a two-dot chain line region RY shown in FIG. 30B shows a tool head (hereinafter referred to as a wedge RY) for ultrasonically bonding the first wire 41 to the source pad 21 in a wedge bonding apparatus (not shown).
  • the wedge bonding apparatus connects the end of the first wire 41 to the source pad 21 by moving the wedge RY so that the wedge RY is positioned on the gravity center position GE1 of the first region RE1 of the active region 29.
  • the end portion of the first wire 41 passed through the wedge RY is connected so as to overlap the gravity center position GB1 of the first region RB1. That is, the first connection portion 41b of the first wire 41 to the source pad 21 includes the gravity center position GE1 of the first region RE1.
  • the center position of the first connection portion 41b coincides with the gravity center position GE1 of the first region RE1.
  • the first wire 41 is separated from the source pad 21 by separating the wedge RY from the source pad 21.
  • the wedge bonding apparatus connects the first wire 41 to the source pad 21 by moving the wedge RY so that the wedge RY is positioned on the gravity center position GB2 of the second region RB2 of the active region 29. Accordingly, the first wire 41 passed through the wedge RY is connected so as to overlap the gravity center position GE2 of the second region RE2. That is, the second connection portion 41c of the first wire 41 to the source pad 21 includes the gravity center position GE2 of the second region RE2.
  • the center position of the second connection portion 41c coincides with the gravity center position GE2 of the second region RE2.
  • the first connection portion 41b only needs to include the center of gravity position GE1 of the first region RE1, and the center position of the first connection portion 41b is different from the center of gravity position GE1 of the first region RE1. May be.
  • the second connection portion 41c only needs to include the center of gravity position GE2 of the second region RE2, and the center position of the second connection portion 41c may be a position different from the center of gravity position GE2 of the second region RE2.
  • FIG. 31B shows an example of the semiconductor device 1 using the active region 29 of FIG. 30B and the contact region (wedge RX) of the first wire 41 to the source pad 21.
  • the shape of the active region 29, the shape of the control circuit region 29LG, and the position of the temperature sensor 27 are the same as in FIG. 31A.
  • the temperature sensor 27 is provided at a position that does not overlap the first wire 41 in a plan view, that is, at a position closer to the gate pad 22 in the lateral direction X than the first wire 41.
  • the position of the temperature sensor 27 is not limited to the position shown in FIGS. 31A and 31B and can be arbitrarily changed.
  • the temperature sensor 27 may be provided so as to approach the region of the active region 29 where the temperature is highest when the semiconductor element 20 is driven. More specifically, the active region 29 shown in FIG. 31C has a second recess 29v that is recessed in the lateral direction X from the center in the vertical direction Y of the bottom surface 29xa of the recess 29x.
  • the control circuit region 29LG has a convex portion 29u that enters the second concave portion 29v.
  • the temperature sensor 27 is provided at the tip of the convex portion 29u. As shown in FIG. 31C, the temperature sensor 27 is provided at a position that does not overlap the first wire 41 in a plan view, that is, at a position closer to the gate pad 22 in the lateral direction X than the first wire 41.
  • FIGS. 32A and 32B the shape of the active region 29 is a convex shape.
  • FIG. 32A shows a case where the first wire 41 is connected to the source pad 21 at one location.
  • the active region 29 is divided into a rectangular first region RF1 excluding the convex portion 29y and a second region RF2 corresponding to the rectangular convex portion 29y.
  • the center of gravity position GF1 of the first region RF1 and the center of gravity position GF2 of the second region RF2 are obtained. As shown in FIG.
  • the center of gravity position GF1 of the first region RF1 is the intersection of the diagonal lines of the first region RF1
  • the center of gravity position of the second region RF2 GF2 is the intersection of the diagonal lines of the second region RF2.
  • the distance DF1 between the centroid position GF1 and the centroid position GF of the active area 29, and the centroid position GF2 and the centroid position GF of the active area 29 is obtained based on the relationship between the distance DF2 between the area SF1 of the first region RF1 and the area SF2 of the second region RF2.
  • the center-of-gravity position GF of the active region 29 is obtained by obtaining at least one of the distances DF1, DF2.
  • the source pad 21 is provided so as to cover the gravity center position GF of the active region 29.
  • FIG. 32A shows a tool head for ultrasonically bonding the first wire 41 to the source pad 21 in a wedge bonding apparatus (not shown) (hereinafter referred to as a wedge RX).
  • the wedge bonding apparatus moves the wedge RX so that the wedge RX is positioned on the gravity center position GF of the active region 29.
  • the end portion of the first wire 41 passed through the wedge RX is connected so as to overlap the gravity center position GF of the active region 29. That is, the contact area of the first wire 41 with the source pad 21 includes the gravity center position GF of the active area 29.
  • the center position of the contact area (wedge RX) of the first wire 41 with the source pad 21 coincides with the gravity center position GF of the active area 29.
  • the contact region (wedge RX) of the first wire 41 with the source pad 21 only needs to include the gravity center position GF of the active region 29, and the contact region of the first wire 41 with the source pad 21 is sufficient.
  • the center position of (wedge RX) may be a position different from the gravity center position GF of the active region 29.
  • FIG. 33A shows an example of the semiconductor device 1 using the active region 29 of FIG. 32A and the contact region (wedge RX) of the first wire 41 to the source pad 21.
  • the semiconductor element 20 is provided so that the convex portion 29y of the active region 29 is on the second lead frame 12 and the third lead frame 13 side in the vertical direction Y.
  • a part of the active region 29 is cut away due to the arrangement of the temperature sensor 27, but the first wire 41 contacts the source pad 21.
  • the point that the center position of the region (wedge RX) coincides with the gravity center position GD of the active region 29 remains unchanged.
  • FIG. 33A shows an example of the semiconductor device 1 using the active region 29 of FIG. 32A and the contact region (wedge RX) of the first wire 41 to the source pad 21.
  • a region adjacent to the side opposite to the gate pad 22 side with respect to the convex portion 29y in the active region 29 has a concave portion 29t formed so as to be recessed in the vertical direction Y.
  • the control circuit region 29LG is aligned with the active region 29 in the vertical direction Y, and is formed so as to surround the convex portion 29y of the active region 29 from the horizontal direction X and the vertical direction Y.
  • the control circuit region 29LG has a convex portion 29s that enters the concave portion 29t of the active region 29.
  • the temperature sensor 27 is provided at the tip of the convex portion 29s. As shown in FIG. 33A, the temperature sensor 27 is provided at a position that does not overlap the first wire 41 in a plan view, that is, at a position opposite to the gate pad 22 side in the lateral direction X with respect to the first wire 41.
  • FIG. 32B shows a case where the first wire 41 is connected to the source pad 21 at two locations.
  • the active region 29 is divided into two regions (first region RG1 and second region RG2) having an equal area.
  • the first region RG1 and the second region RG2 are formed in a substantially L shape.
  • the center of gravity position GG1 of the first region RG1 and the center of gravity position GG2 of the second region RG2 are obtained.
  • the first region RG1 is divided into a first divided region RG11 and a second divided region RG12 that are two rectangular regions.
  • centroid position GG11 of the first divided region RG11 and the centroid position GG12 of the second divided region RG12 are obtained. Since the first divided region RG11 is rectangular, the intersection of the diagonal lines of the first divided region RG11 is the barycentric position GG11 of the first divided region RG11. Since the second divided region RG12 is rectangular, the intersection of the diagonal lines of the second divided region RG12 is the second centroid position GG12 of the divided region RG12. Next, an area SG1 of the first divided region RG11 and an area SG2 of the second divided region RG12 are obtained.
  • the ratio of the distance DG2 to the distance DG1 (DG2 / DG1) is equal to the inverse ratio (SG1 / SG2) of the ratio of the area SG2 of the second divided region RG12 to the area SG1 of the first divided region RG11 (DG2).
  • / DG1 SG1 / SG2).
  • the center of gravity position GG1 of the first region RG1 is obtained by obtaining at least one of the distances DG1 and DG2.
  • the source pad 21 covers the respective gravity center positions GG1, GG2 (the gravity center position GG1 of the first region RG1 and the gravity center position GG2 of the second region RG2) of the divided active region 29. Is provided.
  • a two-dot chain line region RY shown in FIG. 32B shows a tool head (hereinafter referred to as a wedge RY) for ultrasonically connecting the first wire 41 to the source pad 21 in a wedge bonding apparatus (not shown). Yes.
  • the wedge bonding apparatus connects the end of the first wire 41 to the source pad 21 by moving the wedge RY so that the wedge RY is positioned on the gravity center position GG1 of the first region RG1 of the active region 29. Thereby, the end portion of the first wire 41 passed through the wedge RY is connected so as to overlap the gravity center position GG1 of the first region RG1. That is, the first connection portion 41b of the first wire 41 to the source pad 21 includes the gravity center position GG1 of the first region RG1.
  • the center position of the first connection portion 41b coincides with the gravity center position GG1 of the first region RG1.
  • the first wire 41 is separated from the source pad 21 by separating the wedge RY from the source pad 21.
  • the wedge bonding apparatus connects the first wire 41 to the source pad 21 by moving the wedge RY so that the wedge RY is positioned on the gravity center position GG2 of the second region RG2 of the active region 29. Accordingly, the first wire 41 passed through the wedge RY is connected so as to overlap the gravity center position GG2 of the second region RG2. That is, the second connection portion 41c of the first wire 41 to the source pad 21 includes the gravity center position GG2 of the second region RG2.
  • the center position of the second connection portion 41c coincides with the gravity center position GG2 of the second region RG2.
  • the first connection portion 41b only needs to include the center of gravity position GG1 of the first region RG1, and the center position of the first connection portion 41b is different from the center of gravity position GG1 of the first region RG1. May be.
  • the second connection portion 41c only needs to include the center of gravity position GG2 of the second region RG2, and the center position of the second connection portion 41c may be a position different from the center of gravity position GG2 of the second region RG2.
  • FIG. 33B shows an example of the semiconductor device 1 using the active region 29 of FIG. 32B and the contact region (wedge RX) of the first wire 41 to the source pad 21.
  • the semiconductor element 20 is provided so that the convex portion 29y of the active region 29 extends in the lateral direction X, and the convex portion 29y is on the second lead frame 12 side in the lateral direction X.
  • a part of the active region 29 is notched due to the arrangement of the temperature sensor 27 compared to the active region 29 of FIG. 32B, but the first wire 41 contacts the source pad 21.
  • the point that the center position of the region (wedge RX) coincides with the gravity center position GD of the active region 29 remains unchanged.
  • a region adjacent to the side opposite to the gate pad 22 side with respect to the convex portion 29y in the active region 29 has a concave portion 29r formed so as to be recessed in the vertical direction Y.
  • the recess 29r is formed so as to be recessed obliquely toward the third lead frame 13.
  • the control circuit region 29LG is aligned with the active region 29 in the horizontal direction X, and is formed so as to surround the convex portion 29y of the active region 29 from the horizontal direction X and the vertical direction Y.
  • the gate pad 22 is formed on the second lead frame 12 side of the protrusion 29y of the active region 29 in the vertical direction Y and between the control circuit region 29LG and the active region 29 in the horizontal direction X.
  • the control circuit region 29LG has a convex portion 29q that enters the concave portion 29r of the active region 29.
  • the temperature sensor 27 is provided at the tip of the convex portion 29q. As shown in FIG. 33B, the temperature sensor 27 is provided at a position that does not overlap the first wire 41 in a plan view, that is, at a position between the first wire 41 and the gate pad 22 in the lateral direction X.
  • FIGS. 34A and 34B the shape of the active region 29 is a combination of a plurality of rectangular shapes.
  • FIG. 34A shows a case where the first wire 41 is connected to the source pad 21 at one location.
  • the active region 29 is divided into a rectangular first region RH1 and a convex second region RH2.
  • the center of gravity position GH1 of the first region RH1 and the center of gravity position GH2 of the second region RH2 are obtained.
  • the barycentric position GH1 of the first region RH1 is an intersection of diagonal lines of the first region RH1.
  • the second region RH2 Since the second region RH2 has a convex shape, the second region RH2 is divided into two rectangular regions, a first divided region RH21 and a second divided region RH22, as in the active region 29 of FIG. 33A. Then, the gravity center position GH21 of the first divided region RH21 and the gravity center position GH22 of the second divided region RH22 are obtained. Since the first divided region RH21 is rectangular, the intersection of the diagonal lines of the first divided region RH21 is the barycentric position GH21 of the first divided region RH21. Since the second divided region RH22 is rectangular, the intersection of the diagonal lines of the second divided region RH22 is the second center of gravity position GH22 of the second divided region RH22.
  • an area SH21 of the first divided region RH21 and an area SH22 of the second divided region RH22 are obtained.
  • a distance DH21 between the gravity center position GH21 and the gravity center position GH2 a distance DH22 between the gravity center position GH22 and the gravity center position GH2
  • the first The center of gravity position GH2 of the second region RH2 is obtained based on the relationship between the area SH21 of the divided region RH21 and the area SH22 of the second divided region RH22.
  • the ratio of the distance DH22 to the distance DH21 (DH22 / DH21) is equal to the inverse ratio (SH21 / SH22) of the ratio of the area SH22 of the second divided region RH22 to the area SH21 of the first divided region RH21 (DH22 / DH22).
  • / DH21 SH21 / SH22).
  • the center of gravity position GH2 of the second region RH2 is obtained by obtaining at least one of the distances DH21 and DH22.
  • the distance DH1 between the centroid position GH1 and the centroid position GH of the active region 29, and the centroid position GH2 is obtained based on the relationship between the distance DH2 between the center region GH of the active region 29 and the area SH1 of the first region RH1 and the area SH2 of the second region RH2.
  • the ratio (DH1 / DH2) of the distance DH2 to the distance DH1 is equal to the inverse ratio (SH1 / SH2) of the ratio of the area SH2 of the second region RH2 to the area SH1 of the first region RH1 (DH2).
  • / DH1 SH1 / SH2).
  • the center of gravity position GH of the active region 29 is obtained by obtaining at least one of the distances DH1 and DH2.
  • 34A indicates a tool head for ultrasonically bonding the first wire 41 to the source pad 21 in a wedge bonding apparatus (not shown) (hereinafter referred to as a wedge RX).
  • the wedge bonding apparatus moves the wedge RX so that the wedge RX is positioned on the gravity center position GD of the active region 29.
  • the end portion of the first wire 41 passed through the wedge RX is connected so as to overlap the gravity center position GH of the active region 29. That is, the contact area of the first wire 41 with the source pad 21 includes the center of gravity position GH of the active area 29.
  • the center position of the contact region (wedge RX) of the first wire 41 with the source pad 21 coincides with the gravity center position GH of the active region 29.
  • the contact region (wedge RX) of the first wire 41 to the source pad 21 only needs to include the center of gravity position GH of the active region 29, and the contact region of the first wire 41 to the source pad 21 is sufficient.
  • the center position of (wedge RX) may be a position different from the gravity center position GH of the active region 29.
  • FIG. 35A shows an example of the semiconductor device 1 using the active region 29 of FIG. 34A and the contact region (wedge RX) of the first wire 41 to the source pad 21.
  • the first region RH1 and the second region RH2 in the active region 29 are arranged in the horizontal direction X, and the second divided region RH22 of the second region RH2 is on the second lead frame 12 side. Is provided.
  • the gate pad 22 is formed adjacent to the second divided region RH22 on the opposite side of the second divided region RH22 from the first region RH1.
  • control circuit region 29LG has a convex portion 29p that is aligned with the active region 29 in the vertical direction Y and enters between the second divided region RH22 and the first region RH1 of the active region 29 in the horizontal direction X.
  • the temperature sensor 27 is provided at the tip of the convex portion 29p. As shown in FIG. 35A, the temperature sensor 27 is provided at a position that does not overlap the first wire 41 in plan view, that is, at a position closer to the second lead frame 12 in the longitudinal direction Y than the first wire 41.
  • FIG. 34B shows a case where the first wire 41 is connected to the source pad 21 at two locations.
  • the active region 29 is divided into two regions (first region RJ1 and second region RJ2) having an equal area.
  • the first region RJ1 is formed in a substantially L shape
  • the second region RJ2 is formed in a convex shape.
  • the center of gravity position GJ1 of the first region RJ1 and the center of gravity position GJ2 of the second region RJ2 are obtained.
  • the first area RJ1 is divided into two divided areas, a first divided area RJ11 and a second divided area RJ12.
  • the gravity center position GJ11 of the first divided region RJ11 and the gravity center position GJ12 of the second divided region RJ12 are obtained. Since the first divided region RJ11 is rectangular, the intersection of the diagonal lines of the first divided region RJ11 is the barycentric position GJ11 of the first divided region RJ11. Since the second divided region RJ12 is rectangular, the intersection of the diagonal lines of the second divided region RJ12 is the center of gravity position GJ12 of the divided region RJ12. Next, an area SJ11 of the first divided region RJ11 and an area SJ12 of the second divided region RJ12 are obtained.
  • the ratio of the distance DJ12 to the distance DJ11 is equal to the inverse ratio (SJ11 / SJ12) of the ratio of the area SJ12 of the second divided region RJ12 to the area SJ11 of the first divided region RJ11 (DJ12).
  • / DJ11 SJ11 / SJ12).
  • the second area RJ2 is divided into two rectangular areas, a first divided area RJ21 and a second divided area RJ22. Then, the gravity center position GJ21 of the first divided region RJ21 and the gravity center position GJ22 of the second divided region RJ22 are obtained. Since the first divided region RJ21 is rectangular, the intersection of the diagonal lines of the first divided region RJ21 is the gravity center position GJ21 of the first divided region RJ21. Since the second divided region RJ22 is rectangular, the intersection of the diagonal lines of the second divided region RJ22 is the second barycentric position GJ22 of the divided region RJ22. Next, an area SJ21 of the first divided region RJ21 and an area SJ22 of the second divided region RJ22 are obtained.
  • the ratio of the distance DJ22 to the distance DJ21 is equal to the inverse ratio (SJ21 / SJ22) of the ratio of the area SJ22 of the second divided region RJ22 to the area SJ21 of the first divided region RJ21 (DJ22).
  • / DJ21 SJ21 / SJ22).
  • the center of gravity position GJ2 of the second region RJ2 is obtained by obtaining at least one of the distances DJ21 and DJ22.
  • a two-dot chain line region RY shown in FIG. 34B shows a tool head (hereinafter referred to as a wedge RY) for ultrasonically connecting the first wire 41 to the source pad 21 in a wedge bonding apparatus (not shown).
  • the wedge bonding apparatus connects the end of the first wire 41 to the source pad 21 by moving the wedge RY so that the wedge RY is positioned on the gravity center position GJ1 of the first region RJ1 of the active region 29. Accordingly, the end portion of the first wire 41 passed through the wedge RY is connected so as to overlap the gravity center position GJ1 of the first region RJ1. That is, the first connection portion 41b of the first wire 41 to the source pad 21 includes the center of gravity position GJ1 of the first region RJ1.
  • the center position of the first connection portion 41b coincides with the gravity center position GJ1 of the first region RJ1.
  • the first wire 41 is separated from the source pad 21 by separating the wedge RY from the source pad 21.
  • the wedge bonding apparatus connects the first wire 41 to the source pad 21 by moving the wedge RY so that the wedge RY is positioned on the gravity center position GJ2 of the second region RJ2 of the active region 29. Accordingly, the first wire 41 passed through the wedge RY is connected so as to overlap the gravity center position GJ2 of the second region RJ2. That is, the second connection portion 41c of the first wire 41 to the source pad 21 includes the gravity center position GJ2 of the second region RJ2.
  • FIG. 34B the center position of the first connection portion 41b coincides with the gravity center position GJ1 of the first region RJ1.
  • the center position of the second connection portion 41c coincides with the gravity center position GJ2 of the second region RJ2.
  • the first connection portion 41b only needs to include the center of gravity position GJ1 of the first region RJ1, and the center position of the first connection portion 41b is different from the center of gravity position GJ1 of the first region RJ1.
  • the second connecting portion 41c only needs to include the center of gravity position GJ2 of the second region RJ2, and the center position of the second connecting portion 41c may be different from the center of gravity position GJ2 of the second region RJ2.
  • FIG. 35B shows an example of the semiconductor device 1 using the active region 29 of FIG. 34B and the contact region (wedge RX) of the first wire 41 to the source pad 21.
  • the shapes of the active region 29 and the control circuit region 29LG in FIG. 35B and the position of the temperature sensor 27 are the same as those in FIG. 35A.
  • the temperature sensor 27 is provided at a position that does not overlap the first wire 41 in a plan view, that is, at a position closer to the second lead frame 12 in the longitudinal direction Y than the first wire 41.
  • the semiconductor element 20 and the third lead frame 13 may be connected by two first wires 41A and 41B.
  • the first region RB1 and the second region RB2 are The semiconductor elements 20 are provided so that they are arranged in the vertical direction Y and the second region RB2 is on the third lead frame 13 side.
  • the gate pad 22 is formed so as to be adjacent to the end portion on the third lead frame 13 side in the vertical direction Y of the second region RB2 in the horizontal direction X.
  • the gate pad 22 is formed closer to the second lead frame 12 than the second region RB2.
  • the position of the temperature sensor 27 with respect to the active region 29 is the same as that in the second embodiment.
  • the active region 29 is divided into a first region RB1 and a second region RB2 having the same area as in the second embodiment, and the centroid position GB1 of the first region RB1 and the centroid position of the second region RB2.
  • the first wire 41A is connected to the region of the source pad 21 corresponding to the center of gravity position GB1 of the first region RB1
  • the first wire 41B corresponds to the center of gravity position GB2 of the second region RB2. It is connected to the source pad 21 region.
  • the temperature sensor 27 is provided at a position that does not overlap the two first wires 41A and 41B in plan view. That is, the temperature sensor 27 is located on the second lead frame 12 side in the lateral direction X with respect to the first wire 41A, and is located on the opposite side to the gate pad 22 side in the longitudinal direction Y with respect to the first wire 41B.
  • the 1st wire 41 is used as the 1st connection member, it is not restricted to this.
  • a connection plate hereinafter referred to as “clip 45” shown in FIG. 38 may be used.
  • the clip 45 connects the element connecting portion 46 connected to the semiconductor element 20, the lead connecting portion 47 connected to the third island portion 13 a of the third lead frame 13, and the element connecting portion 46 and the lead connecting portion 47. And a connecting portion 48.
  • the element connecting portion 46 is connected to the source pad 21 of the semiconductor element 20 by, for example, solder.
  • the element connection portion 46 is formed in a band shape in plan view.
  • the element connection portion 46 is formed with a first protrusion 46a and a second protrusion 46b.
  • the first protrusion 46 a and the second protrusion 46 b are provided so as to be closer to the source pad 21 than the other portions of the element connection portion 46.
  • the first protrusion 46a is disposed at a position including the wedge RY including the gravity center position GB1 of the first region RB1
  • the second protrusion 46b is disposed at a position including the wedge RY including the gravity center position GB2 of the second region RB2. Yes.
  • the lead connection portion 47 is formed in a rectangular flat plate shape.
  • the lead connection portion 47 is connected to the third island portion 13a of the third lead frame 13 by solder.
  • the connecting portion 48 extends along the vertical direction Y. In FIG. 38, the size of the connecting portion 48 in the horizontal direction X is formed so as to increase in the vertical direction Y from the lead connection portion 47 toward the element connection portion 46.
  • the connecting portion 48 is disposed at a position farther from the semiconductor element 20 than the element connecting portion 46 and the lead connecting portion 47 in the thickness direction Z by being bent from each of the element connecting portion 46 and the lead connecting portion 47. .
  • the material of the clip 45 for example, copper (Cu), aluminum (Al), copper alloy, aluminum alloy, or the like can be used.
  • the entire surface of the clip 45 is covered with a plating layer.
  • a material of the plating layer for example, silver (Ag), nickel (Ni), tin (Sn), an alloy containing them can be used.
  • a plurality of plating layers can also be used.
  • the shape of the clip 45 is not limited to the shape of the clip 45 shown in FIG. 38, and can be arbitrarily changed.
  • the structure of the MISFET 23a can be arbitrarily changed.
  • the structure of the MISFET 23a shown in FIG. 39 may be used.
  • the MISFET 23a of FIG. 39 differs from the MISFET 23a of the above-described embodiments in the structure of the gate electrode and the structure of the source pad 21.
  • the MISFET 23a of FIG. 39 has a structure in which the embedded electrode 69 is omitted from the MISFET 23a of the above embodiments. According to this configuration, the gate electrode 260 is not formed with the recess 68a.
  • the depth of the trench 66 can be arbitrarily changed.
  • the trench 66 of the MISFET 23a shown in FIG. 39 may be formed shallower than the depth of the trench 66 of the MISFET 23a of each of the above embodiments. 39, the body contact region 73 may be thicker than the source region 70.
  • the source pad 270 has a plurality of laminated structures.
  • the source pad 270 includes a first protective layer 271 that covers the epitaxial layer 62 and the interlayer insulating film 74, a first electrode layer 272 that covers the first protective layer 271, and a first electrode layer that covers the first electrode layer 272.
  • the second protective layer 273 and the second electrode layer 274 covering the second protective layer 273 are included.
  • a connection layer 275 for connecting the first wire 41 is formed on the second electrode layer 274.
  • the connection layer 275 is formed by nickel palladium (NiPd) alloy plating.
  • the first protective layer 271 and the second protective layer 273 are made of, for example, titanium nitride (TiN). The thicknesses of the first protective layer 271 and the second protective layer 273 are thinner than the thicknesses of the first electrode layer 272 and the second electrode layer 274, respectively.
  • the first electrode layer 272 and the second electrode layer 274 are made of, for example, aluminum or an aluminum alloy. In one example, the first electrode layer 272 is made of AlSiCu. The second electrode layer 274 is made of AlCu. Note that the first electrode layer 272 and the second electrode layer 274 may be made of copper.
  • the Vickers hardness of each of the first protective layer 271 and the second protective layer 273 is greater than the respective Vickers hardness of the first electrode layer 272 and the second electrode layer 274.
  • the stress applied to the gate insulating film 67 due to the force or vibration applied to the source pad 270 when the first wire 41 is connected to the source pad 270 by wedge bonding is reduced. be able to. Accordingly, the generation of cracks in the gate insulating film 67 can be suppressed.
  • the thickness Tsp of the source pad 270 is 16000 mm or more, preferably 20000 mm or more.
  • FIG. 40 is a graph showing the relationship between the thickness Tsp of the source pad 270 and the stress (maximum principal stress) applied to the gate insulating film 67 when the first wire 41 is connected to the source pad 270.
  • the stress applied to the gate insulating film 67 is reduced as the thickness Tsp of the source pad 270 is increased.
  • the thickness Tsp is less than 20000 mm
  • the degree of increase in stress applied to the gate insulating film 67 increases as the thickness Tsp decreases.
  • the thickness Tsp is thicker than 20000 mm, the degree of increase in stress applied to the gate insulating film 67 is small even when the thickness Tsp is reduced.
  • FIG. 41 is a graph showing the relationship between the thickness Tsp of the source pad 270 and the TDDB failure time.
  • the TDDB failure time is, for example, the time until the cumulative failure becomes 0.1% by a TDDB (Time Dependent Dielectric Breakdown) test.
  • the thickness Tsp of the source pad 270 when the thickness Tsp of the source pad 270 is 8000 mm or more and less than 16000 mm, the stress applied to the gate insulating film 67 when the first wire 41 is connected to the source pad 270 increases, Since the film 67 is damaged, the semiconductor element 20 fails in a short time.
  • the thickness Tsp of the source pad 21 is 16000 mm or more, particularly in the range of the thickness Tsp of 16000 mm or more and 20000 mm or less, the TDDB failure time increases rapidly as the thickness Tsp increases. In other words, as the thickness Tsp increases in the range of 16000 mm or more and 20000 mm or less, the semiconductor element 20 is less likely to suddenly fail.
  • the thickness Tsp of the source pad 270 is 16000 mm or more, particularly 20000 mm or more, the semiconductor element 20 is less likely to fail.
  • an ion trap material containing aluminum (Al) and magnesium (Mg) may be added to the sealing resin 30. According to this configuration, the ion trap material captures chloride ions (Cl ⁇ ) of the sealing resin 30, thereby suppressing chloride ions from binding to the first wire 41 and generating pitting corrosion. Can do.
  • the location where the plating layer 14 is formed in the lead frame 10 can be arbitrarily changed.
  • the plating layer 14 may be partially formed on the lead frame 10.
  • the plating layer 14 is formed on each of the first island portion 11 a of the first lead frame 11, the second island portion 12 a of the second lead frame 12, and the third island portion 13 a of the third lead frame 13.
  • the plating layer 14 is not formed on at least one of the first terminal portion 11 b of the first lead frame 11, the second terminal portion 12 b of the second lead frame 12, and the third terminal portion 13 b of the third lead frame 13.
  • the ratio of the area of the channel formation region 72 per unit area is not limited to 50% and can be arbitrarily changed.
  • the ratio of the area of the channel formation region 72 per unit area may be 25% or 75%.
  • the ratio of the area of the channel forming region 72 per unit area is set based on the balance between the active clamp withstand capacity Eac and the on-resistance.
  • the ratio of the area of the channel formation region 72 per unit area is preferably 20% or more and 80% or less, for example.
  • the second functional element formation region unit U2 having a large amount of heat generation may be disposed in a region adjacent to the temperature sensor 27 in the active region 29.
  • the temperature sensor 27 can be adjusted to have the highest temperature in the active region 29.
  • the plurality of functional element formation regions 231 are composed of the first to third functional element formation regions 232 to 234, but the type of the plurality of functional element formation regions 231 is not limited to this.
  • the number of types of functional element formation regions 231 can be arbitrarily changed.
  • the type of functional element formation region 231 may be composed of two types of functional element formation regions, or may be composed of four or more types of functional element formation regions.
  • the ratio of the area of the channel formation region 72 per unit area in the fourth embodiment is 25%, 50%, and 75%, but is not limited to this, and other numerical values (for example, 30%, 60%, 80%, etc.).
  • the semiconductor device 1 can constitute an asynchronous rectification switching power supply circuit 280.
  • the switching power supply circuit 280 includes one semiconductor device 1, an inductor 281, and a smoothing capacitor 282.
  • the switching power supply circuit 280 drives the semiconductor device 1 to generate a desired output voltage Vout from the input voltage Vin.
  • the semiconductor device 1 can constitute a synchronous rectification type switching power supply circuit 290.
  • the switching power supply circuit 290 includes an inverter 291, an inductor 292, and a smoothing capacitor 293.
  • the inverter unit 291 includes an upper switching element 294U and a lower switching element 294L.
  • the source terminal of the upper switching element 294U and the drain terminal of the lower switching element 294L are electrically connected.
  • the gate terminal of the upper switching element 294U and the gate terminal of the lower switching element 294L are connected to the gate drive circuit 295.
  • the switching power supply circuit 290 generates the desired output voltage Vout from the input voltage Vin by driving the upper switching element 294U and the lower switching element 294L in a complementary (exclusive) manner.
  • the semiconductor device 1 can be applied to at least one of the upper switching element 294U and the lower switching element 294L.
  • the semiconductor device 1 when the semiconductor device 1 is applied to the lower switching element 294L, the semiconductor device 1 includes the lower switching element 294L in the inverter unit 291 and the gate driving circuit that drives the lower switching element 294L in the gate driving circuit 295. Is replaced by
  • FIG. 44 shows a circuit configuration of an H-bridge buck-boost converter circuit (hereinafter simply referred to as “converter circuit 300”) which is an example of an H-bridge converter.
  • the converter circuit 300 includes a first inverter unit 301, a second inverter unit 302, an input capacitor 303, an output capacitor 304, an inductance 305, and a gate drive circuit 306, and steps up and down the input voltage Vi to the output voltage Vo.
  • the first inverter unit 301 includes an upper switching element 301U and a lower switching element 301L.
  • the source terminal of the upper switching element 301U and the drain terminal of the lower switching element 301L are electrically connected.
  • the first inverter unit 301 is connected in parallel with the input capacitor 303. More specifically, the drain terminal of the upper switching element 301U is electrically connected to the first terminal of the input capacitor 303, and the source terminal of the lower switching element 301L is electrically connected to the second terminal of the input capacitor 303. .
  • the second inverter unit 302 includes an upper switching element 302U and a lower switching element 302L.
  • the source terminal of the upper switching element 302U and the drain terminal of the lower switching element 302L are electrically connected.
  • the second inverter unit 302 is connected in parallel with the output capacitor 304. More specifically, the drain terminal of the upper switching element 302U is electrically connected to the first terminal of the output capacitor 304, and the source terminal of the lower switching element 302L is electrically connected to the second terminal of the output capacitor 304. .
  • the inductance 305 is connected to the first inverter unit 301 and the second inverter unit 302. Specifically, the first terminal of the inductance 305 is connected to the connection point between the source terminal of the upper switching element 301U and the drain terminal of the lower switching element 301L in the first inverter unit 301. A second terminal of the inductance 305 is connected to a connection point between the source terminal of the upper switching element 302U and the drain terminal of the lower switching element 302L in the second inverter unit 302.
  • the gate drive circuit 306 is electrically connected to the gate terminal of each switching element 301U, 301L, 302U, 302L.
  • the gate drive circuit 306 controls on / off of each switching element 301U, 301L, 302U, 302L.
  • the semiconductor device 1 can be applied to at least one of the switching elements 301U, 301L, 302U, 302L. For example, when the semiconductor device 1 is applied to the lower switching element 301L of the first inverter unit 301, the lower switching element 301L of the first inverter unit 301 and the lower switching element 301L of the gate driving circuit 306 are driven. The gate driving circuit to be replaced is replaced with the semiconductor device 1.
  • the semiconductor device 1 can be applied to a full-bridge inverter circuit (hereinafter, simply “inverter circuit 310”) shown in FIG.
  • the inverter circuit 310 includes a first inverter unit 311, a second inverter unit 312, an input capacitor 313, and a gate drive circuit 314, and outputs an input voltage Vi between the first inverter unit 311 and the second inverter unit 312. Convert to voltage Vo.
  • the first inverter unit 311 includes an upper switching element 311U and a lower switching element 311L.
  • the source terminal of the upper switching element 311U and the drain terminal of the lower switching element 311L are electrically connected.
  • the first inverter unit 311 is connected in parallel with the input capacitor 313. Specifically, the drain terminal of the upper switching element 311U is electrically connected to the first terminal of the input capacitor 313, and the source terminal of the lower switching element 311L is electrically connected to the second terminal of the input capacitor 313. .
  • the second inverter unit 312 includes an upper switching element 312U and a lower switching element 312L.
  • the source terminal of the upper switching element 312U and the drain terminal of the lower switching element 312L are electrically connected.
  • the second inverter unit 312 is connected in parallel with the first inverter unit 311. More specifically, the drain terminal of the upper switching element 312U is electrically connected to the drain terminal of the upper switching element 311U, and the source terminal of the lower switching element 312L is electrically connected to the source terminal of the lower switching element 311L. Yes.
  • the output voltage Vo is between a connection point between the source terminal of the upper switching element 311U and the drain terminal of the lower switching element 311L, and a connection point between the source terminal of the upper switching element 312U and the drain terminal of the lower switching element 312L. It is specified by the voltage obtained from
  • the gate drive circuit 314 is electrically connected to the gate terminals of the switching elements 311U, 311L, 312U, and 312L, respectively.
  • the gate drive circuit 314 controls on / off of each switching element 311U, 311L, 312U, 312L.
  • the semiconductor device 1 can be applied to at least one of the switching elements 311U, 311L, 312U, and 312L.
  • the semiconductor device 1 when the semiconductor device 1 is applied to the lower switching element 311L of the first inverter unit 311, the lower switching element 311L of the first inverter unit 311 and the lower switching element 311L of the gate drive circuit 314 are connected.
  • the gate drive circuit to be driven is replaced with the semiconductor device 1.
  • the semiconductor device 1 can be applied to a three-phase AC inverter circuit (hereinafter simply “three-phase inverter circuit 320”) shown in FIG.
  • the three-phase inverter circuit 320 controls the power driving unit 321 and the power driving unit 321 electrically connected to the U-phase, V-phase, and W-phase coils of a three-phase AC motor (hereinafter simply referred to as “motor 327”). And a converter 326 connected to the power driver 321 and the power source ES.
  • the converter unit 326 has a positive power terminal EP and a negative power terminal EN.
  • the power drive unit 321 controls the power supplied to the U-phase, V-phase, and W-phase coils of the motor 327.
  • the power drive unit 321 includes a U-phase inverter unit 322, a V-phase inverter unit 323, and a W-phase inverter unit 324.
  • the U-phase inverter unit 322, the V-phase inverter unit 323, and the W-phase inverter unit 324 are connected in parallel with each other between the positive power terminal EP and the negative power terminal EN.
  • the U-phase inverter unit 322 includes an upper switching element 322U and a lower switching element 322L.
  • the drain terminal of the upper switching element 322U is electrically connected to the positive power terminal EP.
  • the source terminal of the upper switching element 322U and the drain terminal of the lower switching element 322L are electrically connected.
  • the source terminal of the lower switching element 322L is connected to the negative power terminal EN.
  • a snubber diode 322A is connected in antiparallel to the upper switching element 322U, and a snubber diode 322B is connected in antiparallel to the lower switching element 322L.
  • the anode of the snubber diode 322A is electrically connected to the source terminal of the upper switching element 322U, and the cathode of the snubber diode 322A is electrically connected to the drain terminal of the upper switching element 322U.
  • the anode of the snubber diode 322B is electrically connected to the source terminal of the lower switching element 322L, and the cathode of the snubber diode 322B is electrically connected to the drain terminal of the lower switching element 322L.
  • the V-phase inverter unit 323 includes an upper switching element 323U and a lower switching element 323L.
  • the drain terminal of the upper switching element 323U is electrically connected to the positive power terminal EP.
  • the source terminal of the upper switching element 323U and the drain terminal of the lower switching element 323L are electrically connected.
  • the source terminal of the lower switching element 323L is connected to the negative power terminal EN.
  • a snubber diode 323A is connected in antiparallel to the upper switching element 323U, and a snubber diode 323B is connected in antiparallel to the lower switching element 323L.
  • the anode of the snubber diode 323A is electrically connected to the source terminal of the upper switching element 323U, and the cathode of the snubber diode 323A is electrically connected to the drain terminal of the upper switching element 323U.
  • the anode of the snubber diode 323B is electrically connected to the source terminal of the lower switching element 323L, and the cathode of the snubber diode 323B is electrically connected to the drain terminal of the lower switching element 323L.
  • the W-phase inverter unit 324 includes an upper switching element 324U and a lower switching element 324L.
  • the drain terminal of the upper switching element 324U is electrically connected to the positive power terminal EP.
  • the source terminal of the upper switching element 324U and the drain terminal of the lower switching element 324L are electrically connected.
  • the source terminal of the lower switching element 324L is connected to the negative power terminal EN.
  • a snubber diode 324A is connected in antiparallel to the upper switching element 324U, and a snubber diode 324B is connected in antiparallel to the lower switching element 324L.
  • the anode of the snubber diode 324A is electrically connected to the source terminal of the upper switching element 324U, and the cathode of the snubber diode 324A is electrically connected to the drain terminal of the upper switching element 324U.
  • the anode of the snubber diode 324B is electrically connected to the source terminal of the lower switching element 324L, and the cathode of the snubber diode 324B is electrically connected to the drain terminal of the lower switching element 324L.
  • the gate drive circuit 325 is electrically connected to the gate terminals of the switching elements 322U, 322L, 323U, 323L, 324U, and 324L, respectively.
  • the gate drive circuit 325 controls on / off of each switching element 322U, 322L, 323U, 323L, 324U, 324L.
  • the semiconductor device 1 can be applied to at least one of the switching elements 322U, 322L, 323U, 323L, 324U, and 324L.
  • the semiconductor device 1 when the semiconductor device 1 is applied to the lower switching element 322L of the U-phase inverter unit 322, the lower switching element 322L of the U-phase inverter unit 322 and the lower switching element 322L of the gate drive circuit 325 are connected.
  • the gate drive circuit to be driven is replaced with the semiconductor device 1.
  • the active region has a substantially L-shape combining a first region having a small quadrangle shape and a second region having a large quadrangle shape, and the first wire and the source pad as a connecting member are located at the center of gravity of the first region. And a semiconductor device connected to each other at a position on a line segment connecting the center of gravity of the second region.
  • the semiconductor element includes a transistor, and the semiconductor device includes a second lead frame for controlling on / off of the transistor, and a third lead frame connected to the first wire, and the second lead.
  • the semiconductor device according to appendix 1-1 wherein the frame is disposed on the first region side, and the third lead frame is disposed on the second region side.
  • the semiconductor element includes a gate pad connected to the second lead frame, and the gate pad extends from a side (first side) of the first region RA1 and a side (fourth) of the second region.
  • the source pad is also substantially L-shaped, and the source pad is formed across the first region and the second region included in the active region, and the source pad is the first pad in the source pad.
  • Appendix 1-5 The semiconductor device according to appendix 1-3, wherein a temperature sensor is disposed between the gate pad and the source pad.
  • a substrate including a transistor formation region in which a transistor is formed; a semiconductor element having an electrode pad on the transistor formation region; and a first connection member connected to the electrode pad at one location,
  • the transistor formation region is formed in a concave shape having one concave portion recessed at the center in the vertical direction of the quadrangle or one concave portion recessed at the center in the horizontal direction in the plan view, and the electrode pad is formed of the transistor in the plan view.
  • a semiconductor device provided so as to cover a center of gravity of a formation region, and the connection region in which the first connection member is connected to the electrode pad in the plan view includes a position of the center of gravity of the transistor formation region.
  • Appendix 2-2 The semiconductor device according to appendix 2-1, wherein a center position of the connection region coincides with a gravity center position of the transistor formation region.
  • a substrate including a transistor formation region in which a transistor is formed; a semiconductor element having an electrode pad on the transistor formation region; and a first connection member connected to the electrode pad at a plurality of locations,
  • the transistor formation region is formed in a concave shape having one concave portion recessed in the center in the vertical direction of the quadrangle or one concave portion recessed in the center in the horizontal direction in the plan view, and the connection portion of the first connection member
  • the electrode pads are divided into a plurality of divided regions having the same area according to the number, and the electrode pads are provided so as to cover the centers of gravity of the plurality of divided regions in the plan view, and the first connection member in the plan view.
  • a connection region connected to the electrode pad includes a center of gravity of each of the plurality of divided regions.
  • a semiconductor element having a substrate including a transistor formation region in which a transistor is formed; an electrode pad on the transistor formation region; and a plurality of first connection members connected to the electrode pad, the transistor
  • the formation region is formed in a concave shape having one concave portion recessed in the center in the vertical direction of the quadrangle or one concave portion recessed in the center in the lateral direction in the plan view, and according to the number of the first connection members.
  • the electrode pads are divided into a plurality of divided areas having the same area, and the electrode pads are provided so as to cover the centers of gravity of the plurality of divided areas in the plan view, and the plurality of first connection members are the electrodes in the plan view.
  • the connection region connected to each pad includes the center of gravity of each of the plurality of divided regions.
  • the number of the first connection members is two, and when the recess is provided in the center in the vertical direction, the transistor formation region has two virtual lines extending in the horizontal direction at the center in the vertical direction.
  • the semiconductor device according to appendix 4 wherein the semiconductor device is divided into two divided regions by a virtual line extending in the vertical direction at the center in the horizontal direction when divided into divided regions and the recess is provided in the center in the horizontal direction. .
  • control circuit region according to any one of appendices 2-1 to 2-5, further including a control circuit region that is formed in a region different from the transistor formation region of the semiconductor element and controls a current flowing through the semiconductor device.
  • Semiconductor device Semiconductor device.
  • Appendix 2--7 The semiconductor device according to appendix 2-6, wherein at least a part of the control circuit region is disposed in a recess of the transistor formation region.
  • Appendix 2-8 The semiconductor device according to appendix 2-6 or 2-7, wherein a temperature sensor is provided in the control circuit region.
  • Appendix 2-9 The semiconductor device according to appendix 2-8, wherein the temperature sensor is disposed in a portion of the control circuit region that does not overlap the first connection member in the plan view.
  • Appendix 2-10 The semiconductor device according to appendix 2-8 or 2-9, wherein the temperature sensor is provided at a location adjacent to a bottom surface of the recess in the control circuit region disposed in the recess.
  • the transistor formation region has a first recess and a second recess as the recess, and the second recess is recessed from a bottom surface of the first recess, and at least a part of the control circuit region is the second recess.
  • the semiconductor element includes a power transistor and a control electrode pad connected to a control terminal of the power transistor, and the control electrode pad is cut at a location different from the recess in the transistor formation region. 12.
  • the semiconductor device according to any one of appendices 2-1 to 2-11, which is disposed in the missing region.
  • Transistor formation regions have the same area. Center-of-gravity positions GB2, GE2, GG2, GJ2 of the divided regions. Center-of-gravity positions RX, RY of the regions obtained by dividing the transistor formation region into equal areas (connection regions)

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Geometry (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Wire Bonding (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)

Abstract

半導体装置は、半導体素子と第1接続部材とを含む。半導体素子は、基板と電極パッドとを有する。基板は、トランジスタが形成された四角形以外の形状のトランジスタ形成領域を含む。前記電極パッドは、前記トランジスタ形成領域上に位置する。第1接続部材は、電極パッドに1箇所で接続されている。電極パッドは、その平面視においてトランジスタ形成領域の重心を覆うように設けられる。平面視において、第1接続部材が電極パッドに接続された接続領域は、トランジスタ形成領域の重心位置を含む。

Description

半導体装置
 本発明は、半導体装置に関する。
 半導体装置の一例として、リードフレームに実装される側の面にドレイン電極が形成され、ドレイン電極が形成される面とは反対側の面にソース電極パッド及びゲート電極パッドが形成される縦型のMOSFETが知られている(例えば特許文献1参照)。
特開2015-23211号公報
 ところで、半導体装置は、誘導性負荷に接続され、ターンオフ時にこの誘導性負荷から放出されるエネルギーを吸収する機能が要求される場合がある。誘導性負荷から半導体装置に与えられるエネルギーが所定値を超えると、半導体装置は、温度上昇に起因して故障するおそれがある。誘導性負荷に蓄積されたエネルギーをどれだけ吸収できるかの指標がアクティブクランプ耐量で示される。アクティブクランプ耐量の値が大きくなるにつれて誘導性負荷に蓄積されたエネルギーをより多く吸収することができる。このため、アクティブクランプ耐量の値が大きいことが好ましい。
 本発明の目的は、アクティブクランプ耐量を向上させることができる半導体装置を提供することにある。
 上記課題を解決する半導体装置は、トランジスタが形成された四角形以外の形状のトランジスタ形成領域を含む基板と、前記トランジスタ形成領域上の電極パッドとを有する半導体素子と、前記電極パッドに1箇所で接続されている第1接続部材と、を有し、前記電極パッドは、その平面視において前記トランジスタ形成領域の重心を覆うように設けられ、前記平面視において、前記第1接続部材が前記電極パッドに接続された接続領域は、前記トランジスタ形成領域の重心位置を含む。
 本願発明者は、半導体装置のアクティブクランプ耐量の向上に対して半導体素子に接続される第1接続部材の半導体素子のトランジスタ形成領域に対する電極パッドの接続位置に着目した。そして本願発明者は、トランジスタ形成領域の重心位置に対応する電極パッドの位置に第1接続部材が接続されると、アクティブクランプ耐量が向上する知見を得た。この点に鑑みて、本半導体装置は、第1接続部材が電極パッドに接続された接続領域がトランジスタ形成領域の重心位置を含むように構成されている。したがって、アクティブクランプ耐量を向上させることができる。
 上記課題を解決する半導体装置は、トランジスタが形成された四角形以外の形状のトランジスタ形成領域を含む基板と、前記トランジスタ形成領域上の電極パッドとを有する半導体素子と、前記電極パッドに複数箇所で接続されている第1接続部材と、を有し、前記トランジスタ形成領域は、前記第1接続部材の接続箇所の数に応じて互いに等しい面積の複数の分割領域に分割され、前記電極パッドは、その平面視において前記複数の分割領域それぞれの重心を覆うように設けられ、前記平面視において、前記第1接続部材が前記電極パッドに接続された接続領域は、前記複数の分割領域それぞれの重心位置を含む。
 本願発明者は、半導体装置のアクティブクランプ耐量の向上に対して半導体素子に接続される第1接続部材の半導体素子のトランジスタ形成領域に対する電極パッドの接続位置に着目した。そして本願発明者は、第1接続部材が電極パッドの2箇所で接続される場合、トランジスタ形成領域を互いに等しい面積に分割された2つの分割領域それぞれの重心位置に対応する電極パッドの位置に第1接続部材が接続されると、アクティブクランプ耐量が向上する知見を得た。この点に鑑みて、本半導体装置は、第1接続部材が電極パッドに接続された接続領域がトランジスタ形成領域を互いに等しい面積に分割された複数の分割領域それぞれの重心位置を含むように構成されている。したがって、アクティブクランプ耐量を向上させることができる。
 上記課題を解決する半導体装置は、トランジスタが形成された四角形以外の形状のトランジスタ形成領域を含む基板と、前記トランジスタ形成領域上の電極パッドとを有する半導体素子と、前記電極パッドに接続されている複数の第1接続部材と、を有し、前記トランジスタ形成領域は、前記第1接続部材の数に応じて互いに等しい面積の複数の分割領域に分割され、前記電極パッドは、その平面視において前記複数の分割領域それぞれの重心を覆うように設けられ、前記平面視において前記複数の第1接続部材が前記電極パッドにそれぞれ接続された接続領域は、前記複数の分割領域それぞれの重心位置を含む。
 本願発明者は、半導体装置のアクティブクランプ耐量の向上に対して半導体素子に接続される第1接続部材の半導体素子のトランジスタ形成領域に対する電極パッドの接続位置に着目した。そして本願発明者は、複数の第1接続部材が電極パッドに接続される場合、トランジスタ形成領域を第1接続部材の数に応じて互いに等しい面積に分割した複数の分割領域それぞれの重心位置に対応する電極パッドの位置に第1接続部材が接続されると、アクティブクランプ耐量が向上する知見を得た。この点に鑑みて、本半導体装置は、複数の第1接続部材が電極パッドに接続された接続領域が第1接続部材の数に応じて互いに等しい面積に分割された複数の分割領域それぞれの重心位置を含むように構成されている。したがって、アクティブクランプ耐量を向上させることができる。
 上記半導体装置によれば、アクティブクランプ耐量を向上させることができる。
第1実施形態の半導体装置であって、(a)は半導体装置の平面図、(b)は半導体装置の側面図、(c)は半導体装置の底面図。 同半導体装置の内部構造を示す平面図。 図1の3-3線の断面図。 図1の4-4線の断面図。 同半導体装置の半導体素子であって、半導体素子のレイアウトを模式的に示す平面図。 同半導体装置の回路構成を示す回路図。 半導体素子のアクティブ領域及びソースパッドを模式的に示す平面図。 半導体素子のアクティブ領域及びソースパッドを模式的に示す平面図。 半導体素子の一部を構成するMISFETの構造を模式的に示す断面図。 図9の一つのトレンチゲート構造及びその周辺の拡大図。 MISFETのエピタキシャル層を模式的に示す平面図。 半導体素子の一部を構成する低電圧CMOSFETの構造を模式的に示す断面図。 半導体素子の一部を構成するMOSキャパシタの構造を模式的に示す断面図。 半導体素子の一部を構成するポリシリコン抵抗の構造を模式的に示す断面図。 半導体素子の一部を構成する高電圧Nチャネル型MOSFETの構造を模式的に示す断面図。 半導体素子の一部を構成する高電圧Pチャネル型MOSFETの構造を模式的に示す断面図。 半導体素子の一部を構成するNPNトランジスタの構造を模式的に示す断面図。 半導体装置の製造方法を示すフローチャート。 半導体装置の製造工程の一部を示す図。 図19Aの次の工程を示す図。 図19Bの次の工程を示す図。 図19Cの次の工程を示す図。 図19Dの次の工程を示す図。 図19Eの次の工程を示す図。 第2実施形態の半導体装置であって、半導体素子のアクティブ領域及びソースパッドを模式的に示す平面図。 同半導体素子のアクティブ領域及びソースパッドを模式的に示す平面図。 図21のソースパッドに接続された第1ワイヤの側面図。 第3実施形態の半導体装置であって、半導体素子のMISFETの一部の構造を模式的に示す断面図。 第4実施形態の半導体装置であって、半導体素子のアクティブ領域及びソースパッドを模式的に示す平面図。 同半導体素子のアクティブ領域及びソースパッドを模式的に示す平面図。 同半導体素子のエピタキシャル層を模式的に示す平面図。 同半導体素子のエピタキシャル層を模式的に示す平面図。 同半導体素子のエピタキシャル層を模式的に示す平面図。 同半導体素子のMISFETの製造工程の一部を示す図。 図27Aの次の工程を示す図。 図27Bの次の工程を示す図。 図27Cの次の工程を示す図。 図27Dの次の工程を示す図。 図27Eの次の工程を示す図。 図27Fの次の工程を示す図。 図27Gの次の工程を示す図。 図27Hの次の工程を示す図。 図27Iの次の工程を示す図。 図27Jの次の工程を示す図。 変形例の半導体装置の半導体素子のアクティブ領域及びソースパッドを模式的に示す平面図。 同半導体素子のアクティブ領域及びソースパッドを模式的に示す平面図。 図28A及び図28Bの半導体素子に設けられた放熱部材の側面図。 変形例の半導体装置の半導体素子のアクティブ領域及びソースパッドを模式的に示す平面図。 同半導体素子のアクティブ領域及びソースパッドを模式的に示す平面図。 図30Aの半導体素子を有する半導体装置の内部構造を模式的に示す平面図。 図30Bの半導体素子を有する半導体装置の内部構造を模式的に示す平面図。 図30Bの半導体素子を有する半導体装置の内部構造を模式的に示す平面図。 変形例の半導体装置の半導体素子のアクティブ領域及びソースパッドを模式的に示す平面図。 同半導体素子のアクティブ領域及びソースパッドを模式的に示す平面図。 図32Aの半導体素子を有する半導体装置の内部構造を模式的に示す平面図。 図32Bの半導体素子を有する半導体装置の内部構造を模式的に示す平面図。 変形例の半導体装置の半導体素子のアクティブ領域及びソースパッドを模式的に示す平面図。 同半導体素子のアクティブ領域及びソースパッドを模式的に示す平面図。 図34Aの半導体素子を有する半導体装置の内部構造を模式的に示す平面図。 図34Bの半導体素子を有する半導体装置の内部構造を模式的に示す平面図。 変形例の半導体装置の内部構造を模式的に示す平面図。 図36の半導体装置の半導体素子のアクティブ領域及びソースパッドを模式的に示す平面図。 変形例の半導体装置の内部構造を模式的に示す平面図。 変形例の半導体素子のMISFETの一部の構造を模式的に示す断面図。 ソースパッドのパッド厚と、最大主応力との関係を示すグラフ。 ソースパッドのパッド厚と、TDDB故障時間との関係を示すグラフ。 半導体装置の第1適用例に関する説明図。 半導体装置の第2適用例に関する説明図。 半導体装置の第3適用例に関する説明図。 半導体装置の第4適用例に関する説明図。 半導体装置の第5適用例に関する説明図。
 以下、半導体装置の実施形態について図面を参照して説明する。以下に示す実施形態は、技術的思想を具体化するための構成や方法を例示するものであって、各構成部品の材質、形状、構造、配置、寸法等を下記のものに限定するものではない。以下の実施形態は、種々の変更を加えることができる。
 本明細書において、「部材Aが部材Bと接続された状態」とは、部材Aと部材Bとが物理的に直接的に接続される場合、並びに、部材A及び部材Bが、電気的な接続状態に影響を及ぼさない他の部材を介して間接的に接続される場合を含む。
 同様に、「部材Cが部材Aと部材Bとの間に設けられた状態」とは、部材Aと部材C、あるいは部材Bと部材Cとが直接的に接続される場合、並びに、部材Aと部材C、あるいは部材Bと部材Cとが、電気的な接続状態に影響を及ぼさない他の部材を介して間接的に接続される場合を含む。
 (第1実施形態)
 図1(a)~図3に示すように、半導体装置1は、リードフレーム10と、リードフレーム10に実装された半導体素子20と、リードフレーム10の一部及び半導体素子20を封止する封止樹脂30とを有する。半導体素子20は、例えば誘導性負荷に接続されるトランジスタを含み、トランジスタをオンオフする。半導体装置1は、例えば、半導体素子20のオン抵抗が30mΩ以下であることが好ましい。半導体素子20のオン抵抗の一例は、28mΩである。半導体装置1は、例えば車載電装品の制御回路に用いられる。車載電装品の一例は、エンジン、空調装置、操舵装置等が挙げられる。封止樹脂30のサイズとしては、横方向Xの寸法が約6.6mmであり、縦方向Yの寸法が約6.1mmであり、厚さ方向Zの寸法が約2.3mmである。なお、半導体装置1は、車載電装品以外の機器(例えば、空気調和機の室外機)の制御装置に用いられてもよい。
 封止樹脂30は、横方向Xの側面である第1側面31及び第2側面32と、縦方向Yの側面である第3側面33及び第4側面34と、厚さ方向Zの側面である第5側面35及び第6側面36とを有する。封止樹脂30は、フィラーが分散配合された熱硬化性樹脂により形成されている。熱硬化性樹脂の一例は、エポキシ樹脂である。フィラーの一例は、シリカフィラーである。エポキシ樹脂に対するフィラーの配合比の一例は、85~90体積%である。封止樹脂30は、線膨張係数が10ppm/Kよりも大きく15ppm/Kよりも小さい材料が用いられることが好ましい。封止樹脂30の線膨張係数は、例えばフィラーの配合比によって変更することができる。本実施形態では、封止樹脂30の線膨張係数は、12ppm/Kである。
 リードフレーム10は、第1リードフレーム11、第2リードフレーム12、及び第3リードフレーム13を有する。各リードフレーム11,12,13は、例えば銅(Cu)により形成されている。各リードフレーム11,12,13の外表面には、ニッケル(Ni)メッキが施されている。図3及び図4では、第1リードフレーム11及び第2リードフレーム12のメッキ層14の一例を示している。
 図1(a)及び図2に示すように、第1リードフレーム11は、出力端子OUTを含んで構成されている。第1アイランド部11a及び第1端子部11bを有する。第1アイランド部11a及び第1端子部11bは、一体的に形成されている。なお、第1アイランド部11a及び第1端子部11bが個別に形成された後、互いに連結されてもよい。
 第1アイランド部11aは、平面視において略矩形状に形成されている。第1アイランド部11aの縦方向Yの一部は、封止樹脂30の第3側面33から縦方向Yに突出している。図1(b)(c)に示すように、第1アイランド部11aは、封止樹脂30の第6側面36から露出している。第1アイランド部11aは、封止樹脂30内に位置する本体部11cと、封止樹脂30内において第3側面33付近の位置に設けられた幅狭部11dと、幅狭部11dから縦方向Yに延びる先端部11eとを有する。先端部11eの一部は、封止樹脂30の第3側面33から突出している。本実施形態では、先端部11eの横方向Xの寸法は、本体部11cの横方向Xの寸法よりも小さい。先端部11eの縦方向Yの先端縁には、第3側面33に向けて凹む凹部11fが設けられている。第1アイランド部11aは、幅狭部11dによって横方向Xに凹部が形成されることになるため、封止樹脂30との密着性が向上するとともに封止樹脂30に対する第1アイランド部11aの縦方向Yへの移動を抑制することができる。
 図1(a)(c)に示すように、第1アイランド部11aの本体部11cにおいて封止樹脂30の第6側面36から露出する部分の面積は、平面視における本体部11cの面積よりも小さい。詳述すると、厚さ方向Zにおいて本体部11cのうち封止樹脂30の第5側面35側の部分は、本体部11cのうち封止樹脂30の第6側面36側の部分よりも横方向Xに長くなっている。これにより、本体部11cのうち封止樹脂30の第5側面35側の部分は、厚さ方向Zにおいて封止樹脂30によって挟み込まれるため、第1リードフレーム11が厚さ方向Zに移動することを抑制することができる。
 なお、第1アイランド部11aの形状は任意に変更可能である。例えば、幅狭部11d及び凹部11fの少なくとも一方を省略してもよい。また、先端部11eの横方向Xの寸法は、本体部11cの横方向Xの寸法以上であってもよい。また、先端部11eが出力端子OUTを構成してもよい。また、第1アイランド部11aの本体部11cにおいて封止樹脂30の第6側面36から露出する部分の面積と、平面視における本体部11cの面積とが互いに等しくてもよい。
 図4に示すように、出力端子OUTを構成する第1端子部11bは、封止樹脂30の第4側面34から縦方向Yに突出している。第1端子部11bのうち封止樹脂30の第4側面34から突出している部分は、厚さ方向Zにおいて第1アイランド部11aよりも封止樹脂30の第5側面35側に位置している。第1端子部11bは、第1アイランド部11aに接続された部分から封止樹脂30の第5側面35側に折り曲げられる第1屈曲部11gと、封止樹脂30の第4側面34に向かうにつれて第5側面35に向けて延びるように傾斜する傾斜部11hと、封止樹脂30の第4側面34付近で再び折り曲げられる第2屈曲部11iと、厚さ方向Zと直交しかつ縦方向Yに延びる先端部11jとを有する。先端部11jの一部は、封止樹脂30の第4側面34から突出している。本実施形態では、第1屈曲部11g、傾斜部11h、第2屈曲部11i、及び先端部11jは、一体的に形成されている。
 図2に示すように、第2リードフレーム12は、入力端子INを構成している。第2リードフレーム12は、封止樹脂30の第1側面31側かつ第4側面34側に配置されている。第2リードフレーム12は、第2アイランド部12a及び第2端子部12bを有する。第2アイランド部12a及び第2端子部12bは、一体的に形成されている。なお、第2アイランド部12a及び第2端子部12bが個別に形成された後、互いに連結されてもよい。
 第2アイランド部12aは、平面視において横方向Xの長さが縦方向Yの長さよりも長い矩形状に形成されている。第2アイランド部12aは、縦方向Yにおいて、第1アイランド部11aよりも封止樹脂30の第4側面34側に配置されている。第2アイランド部12aは、横方向Xにおいて、第1端子部11bよりも封止樹脂30の第1側面31側に配置されている。第2アイランド部12aは、厚さ方向Zにおいて、第1アイランド部11aよりも封止樹脂30の第5側面35側に配置されている。
 第2端子部12bは、第2アイランド部12aにおいて封止樹脂30の第1側面31寄りの部分から縦方向Yに向けて延びている。第2端子部12bは、封止樹脂30の第4側面34から突出している。第2端子部12bにおいて封止樹脂30の第4側面34から突出している部分の縦方向Yの長さは、第1端子部11bにおいて封止樹脂30の第4側面34から突出している部分の縦方向Yの長さよりも長い。第2端子部12bは、その先端部が第1アイランド部11aの厚さ方向Zの位置と同じになるように折り曲げられて形成されている。
 第3リードフレーム13は、接地端子GNDを構成している。第3リードフレーム13は、第3アイランド部13a及び第3端子部13bを有する。第3アイランド部13a及び第3端子部13bは、一体的に形成されている。なお、第3アイランド部13a及び第3端子部13bが個別に形成された後、互いに連結されてもよい。
 第3アイランド部13aは、平面視において横方向Xの長さが縦方向Yの長さよりも長い矩形状に形成されている。第3アイランド部13aは、縦方向Yにおいて、第1アイランド部11aよりも封止樹脂30の第4側面34側に配置されている。第3アイランド部13aは、横方向Xにおいて、第1端子部11bよりも封止樹脂30の第2側面32側に配置されている。第3アイランド部13aは、厚さ方向Zにおいて、第1アイランド部11aよりも封止樹脂30の第5側面35側に配置されている(図3参照)。
 第3端子部13bは、第3アイランド部13aにおいて封止樹脂30の第2側面32寄りの部分から縦方向Yに向けて延びている。第3端子部13bは、封止樹脂30の第4側面34から突出している。第3端子部13bにおいて封止樹脂30の第4側面34から突出している部分の縦方向Yの長さは、第1端子部11bにおいて封止樹脂30の第4側面34から突出している部分の縦方向Yの長さよりも長く、第2端子部12bにおいて封止樹脂30の第4側面34から突出している部分の縦方向Yの長さと等しい。第3端子部13bは、その先端部が第1アイランド部11aの厚さ方向Zの位置と同じになるように折り曲げられて形成されている(図3参照)。
 図2及び図3に示すように、第1リードフレーム11の本体部11cの表面11xには、半導体素子20が実装されている。詳述すると、本体部11cの表面11xには、半田SDが塗布されている。半田SD上には、半導体素子20が載置されている。図2に示すように、半導体素子20は、縦方向Yにおいて本体部11cのうち封止樹脂30の第4側面34寄り(縦方向Yにおいて第2アイランド12a及び第3アイランド13a寄り)の部分に配置されている。半導体素子20は、横方向Xにおいて本体部11cの中央に配置されている。
 本実施形態の半導体素子20は、パワーMOSFET又はIGBTである。半導体素子20は、平面視において横方向Xが縦方向Yに対して長手方向となる矩形状に形成されている。本実施形態の半導体素子20のサイズとしては、縦方向Yの寸法が2.25mmであり、横方向Xの寸法が2.68mmである。なお、半導体素子20の平面視における形状又は寸法はこれに限定されない。例えば、半導体素子20は、縦方向Yの寸法と横方向Xの寸法とが互いに等しい正方形に形成されてもよい。
 半導体素子20の表面20xには、電極パッドの一例であるソースパッド21、及び制御電極パッドの一例であるゲートパッド22が設けられている。半導体素子20の裏面20y(図3参照)、すなわち半導体素子20において第1アイランド部11aと対向する面には、ドレイン電極が設けられている。ドレイン電極は、半田SDを介して第1アイランド部11a(第1リードフレーム11)に電気的に接続されている。
 ソースパッド21には、接続部材の一例である第1ワイヤ41の一方の端部が接続されている。第1ワイヤ41の他方の端部は、第3リードフレーム13の第3アイランド部13aに接続されている。第1ワイヤ41は、例えばウェッジボンディングによってソースパッド21及び第3アイランド部13aにそれぞれ接続されている。本実施形態では、第1ワイヤ41の本数は1本である。本実施形態の第1ワイヤ41は、アルミニウム(Al)が用いられたアルミワイヤである。第1ワイヤ41の線径は、例えば100μm以上であることが好ましい。第1ワイヤ41の線径は、例えば300μm~400μmであることがさらに好ましい。本実施形態では、第1ワイヤ41の線径は、約300μmである。なお、第1ワイヤ41は、銅(Cu)が用いられた銅ワイヤであってもよい。
 図2に示すように、ゲートパッド22には、第2ワイヤ42の一方の端部が接続されている。第2ワイヤ42の他方の端部は、第2リードフレーム12の第2アイランド部12aに接続されている。第2ワイヤ42は、例えばウェッジボンディングによってゲートパッド22及び第2アイランド部12aにそれぞれ接続されている。本実施形態では、第2ワイヤ42の本数は1本である。第2ワイヤ42の材料は、例えばアルミニウム(Al)、銅(Cu)が用いられる。本実施形態の第2ワイヤ42には、アルミニウムが用いられている。第2ワイヤ42の線径は、第1ワイヤ41の線径よりも小さい。第2ワイヤ42の線径は、例えば125μmである。
 図2及び図5に示すように、半導体素子20は、平面視において矩形状の基板50を有する。基板50は、縦方向Yに沿う第1側面51及び第2側面52と、横方向Xに沿う第3側面53及び第4側面54とを有する。第1側面51は基板50のうち封止樹脂30の第1側面31側の側面であり、第2側面52は基板50のうち封止樹脂30の第2側面32側の側面であり、第3側面53は基板50のうち封止樹脂30の第3側面33側の側面であり、第4側面54は基板50のうち封止樹脂30の第4側面34側の側面である。
 半導体素子20は、基板50の表層部に作りこまれた機能素子の一例としてのパワーMISFET(Metal Insulator Semiconductor Field Effect Transistor)を複数有するスイッチング回路23を有する。半導体素子20は、スイッチング回路23を制御する制御回路の一例として、過電流保護(OCD:Over Current Detection)回路24、過熱保護(TSD:Thermal Shut Down)回路25、低電圧誤動作防止(UVLO:Under Voltage Lock Out)回路26、温度センサ27、及び電流センサ28をさらに有する。過電流保護回路24、過熱保護回路25、低電圧誤動作防止回路26、温度センサ27、及び電流センサ28は、いずれも基板50の表層部に作り込まれている。つまり、半導体素子20は、スイッチング回路23(パワーMISFET)、過電流保護回路24、過熱保護回路25、低電圧誤動作防止回路26、温度センサ27、及び電流センサ28が共通の基板50の表層部に作り込まれたIPS(Intelligent Power Switch)である。
 スイッチング回路23は、基板50に設定されたアクティブ領域29内に形成されている。アクティブ領域29は、平面視においてゲートパッド22及び温度センサ27を避けるような略L字形状に形成されている。詳述すると、アクティブ領域29は、平面視の形状として、基板50の第1側面51に一番近い第1辺29a、基板50の第3側面53に一番近い第2辺29b、基板50の第2側面52に一番近い第3辺29c、及び基板50の第4側面54に一番近い第4辺29dと、アクティブ領域29の切欠き部分を構成する第5辺29e及び第6辺29fとを有する。第5辺29eは縦方向Yに延びる辺であり、第6辺29fは横方向Xに延びる辺である。第1辺29aの一方の端部は第2辺29bに繋がり、第1辺29aの他方の端部は第6辺29fに繋がっている。第2辺29bにおいて第1辺29aとは反対側の端部は第3辺29cと繋がっている。第3辺29cにおいて第2辺29bとは反対側の端部は第4辺29dと繋がっている。第4辺29dにおいて第3辺29cとは反対側の端部は第5辺29eと繋がっている。第5辺29eにおいて第4辺29dとは反対側の端部は第6辺29fと繋がっている。図5から分かるとおり、第1辺29aの長さは第3辺29cの長さよりも短く、第2辺29bの長さは第4辺29dの長さよりも長い。アクティブ領域29は、ソースパッド21により被覆されている。ソースパッド21は、平面視において略L字状に形成されている。詳述すると、ソースパッド21は、基板50において第3側面53寄りに設けられている。ソースパッド21は、基板50においてゲートパッド22が配置される側の領域、すなわち基板50の第1側面51側かつ第2側面52側の領域が切り欠かれることにより、平面視において略L字状に形成されている。本実施形態では、ソースパッド21の形状は、アクティブ領域29の形状と相似形状である。なお、ソースパッド21の形状及びアクティブ領域29の形状は任意に変更可能である。一例では、ソースパッド21の形状は、アクティブ領域29の形状と異なってもよい。
 また図2及び図5に示すように、半導体素子20には、制御回路領域29LGがソースパッド21及びゲートパッド22を避けるように形成されている。制御回路領域29LGは、ソースパッド21及びゲートパッド22よりも基板50の第4側面54側の第1部分と、第1部分から基板50の第3側面53側に向けて延びる第2部分とを含む。この第2部分は、横方向Xにおいてゲートパッド22とソースパッド21との間に形成されている。制御回路領域29LG内には、過電流保護回路24、過熱保護回路25、低電圧誤動作防止回路26、及び温度センサ27が設けられている。過電流保護回路24、過熱保護回路25、及び低電圧誤動作防止回路26は、制御回路領域29LGのうちのアクティブ領域29よりも基板50の第4側面54側の領域に設けられている。過電流保護回路24、過熱保護回路25、及び低電圧誤動作防止回路26は、横方向Xに一列に配置されている。低電圧誤動作防止回路26は、制御回路領域29LGのうちの過電流保護回路24及び過熱保護回路25よりも基板50の第1側面51側に配置されている。低電圧誤動作防止回路26の一部は、縦方向Yにおいてゲートパッド22と隣り合っている。
 温度センサ27は、制御回路領域29LG内に設けられている。温度センサ27の位置は、半導体装置1を駆動させた場合においてソースパッド21の外部の領域で最も温度が高くなる位置に設定される。温度センサ27の位置は、例えばシミュレーション等により、半導体装置1を駆動させた場合における基板50の温度分布に基づいて設定される。本実施形態では、温度センサ27は、アクティブ領域29の第5辺29eと第6辺29fとの交点付近に配置されている。
 電流センサ28は、基板50において過電流保護回路24とソースパッド21との間に配置されている。電流センサ28は、アクティブ領域29内に設けられている。電流センサ28は、縦方向Yにおいてソースパッド21よりも過電流保護回路24寄りに配置されている。
 次に、図6を用いて、半導体装置1の電気的な構成について説明する。図6は、半導体装置1の回路構成の一例を示している。図6では、出力端子OUT及び接地端子GNDに、バッテリ2及び誘導性負荷3が外部接続されている例を示している。また図6では、誘導性負荷3がコイルLを含むリレーである例を示している。
 スイッチング回路23は、出力端子OUTと接地端子GNDとの間に接続されている。スイッチング回路23は、電力用トランジスタの一例である上記パワーMISFET(以下、「MISFET23a」)を含む。MISFET23aは、制御端子としてのゲート端子G、ドレイン端子D、及びソース端子Sを有する。スイッチング回路23は、MISFET23aのドレイン端子Dが出力端子OUTに接続され、ソース端子Sが接地端子GNDに接続されるように設けられている。なお、スイッチング回路23は、複数のパワーMISFETを含むが、図6では説明の便宜上、1つのMISFET23aのみを示している。
 入力端子INとMISFET23aのゲート端子Gとの間には、入力配線43が接続されている。接地端子GNDとMISFET23aのソース端子Sとの間には、グランド配線44が接続されている。入力配線43とグランド配線44との間には、入力端子IN側から順に、ダイオードD1、第1抵抗R1、過電流保護回路24、過熱保護回路25、低電圧誤動作防止回路26、及び第2抵抗R2が互いに並列に接続されている。入力配線43において第1抵抗R1と過電流保護回路24との間には、第3抵抗R3が直列に接続されている。入力配線43において低電圧誤動作防止回路26と第2抵抗R2との間には、第4抵抗R4が直列に接続されている。
 電流センサ28は、過電流保護回路24に電気的に接続されている。電流センサ28は、例えばスイッチング回路23に流れる電流を検出する。電流センサ28により検出された電流値は、過電流保護回路24に与えられる。過電流保護回路24は、電流センサ28から与えられた電流値に基づいて駆動される。一例では、過電流保護回路24は、短絡によってスイッチング回路23に所定値以上の電流(過電流)が流れると、過電流保護回路24により電流を制限し、回路を保護する。
 温度センサ27は、過熱保護回路25に電気的に接続されている。温度センサ27は、基板50の温度を検出する。温度センサ27により検出された基板50の温度は、過熱保護回路25に与えられる。過熱保護回路25は、温度センサ27から与えられる基板50の温度に基づいて駆動される。一例では、過熱保護回路25は、基板50の温度が所定値以上になると、過電流保護回路24によりスイッチング回路23を停止し、回路を保護する。その結果、基板50の温度上昇が抑制される。
 低電圧誤動作防止回路26は、入力配線43とグランド配線44との間の電位差が所定値以下の場合に、スイッチング回路23が動作することを禁止し、上記電位差が所定値以上の場合にスイッチング回路23が動作することを許可するように構成されている。
 MISFET23aのゲート端子Gとドレイン端子Dとの間には、クランプダイオードD2が電気的に接続されている。クランプダイオードD2は、2つのダイオードが逆バイアス接続されることによって形成されている。2つのダイオードは、ツェナーダイオードを含んでいてもよい。なお、クランプダイオードD2を構成するダイオードの個数は任意に変更可能である。
 入力端子INがハイレベルのとき、半導体装置1のMISFET23aがオンし、バッテリ2から誘導性負荷3のコイルLとMISFET23aを介して電流が流れる。
 次に、入力端子INがハイレベルからローレベルに変化すると、MISFET23aがオフする。このとき、誘導性負荷3が流す電流によって、出力端子OUTの電圧Voutが上昇する。出力端子OUTの電圧Voutは、バッテリ2からクランプダイオードD2によって決まる電圧(例えば、48V)まで上昇する。出力電圧Voutの上昇によりクランプダイオードD2を介して抵抗R2に流れる電流により、MISFET23aのゲート電圧が少し上昇する。これにより、MISFET23aを介して電流が流れる。このように、ゲート電圧を発生させてMISFET23aに少量の電流を流す状態、すなわちアクティブクランプ状態となる。このアクティブクランプ状態は、バッテリ2からMISFET23aへの電流が0Aになるまで継続し、出力電圧Voutはバッテリ2の電圧まで低下する。
 〔第1ワイヤのソースパッドへの接続〕
 図7及び図8は、基板50の一部を示す拡大平面図である。図7では、アクティブ領域29を実線で示し、ソースパッド21を二点鎖線で示している。図8では、アクティブ領域29を破線で示し、ソースパッド21を実線で示している。
 本願発明者は、半導体装置1のアクティブクランプ耐量Eacの向上に対して半導体素子20のソースパッド21に接続される第1ワイヤ41の接続位置に着目した。そして本願発明者は、第1ワイヤ41が半導体素子20のアクティブ領域29の重心位置GCを含む接続位置に接続されると、アクティブクランプ耐量Eacが向上する知見を得た。この点に鑑みて、本実施形態では、第1ワイヤ41は、アクティブ領域29の重心位置GCと重なるようにソースパッド21に接続されている。
 ここで、アクティブ領域29の重心位置GCは次のように求められる。
 図7に示すように、まず、アクティブ領域29を2つの領域である第1領域RA1及び第2領域RA2に分割する。第1領域RA1及び第2領域RA2は、矩形状の領域となることが好ましい。次に、第1領域RA1の重心位置GA1及び第2領域RA2の重心位置GA2を求める。図7に示すとおり、第1領域RA1及び第2領域RA2はそれぞれ矩形状であるため、第1領域RA1の重心位置GA1は第1領域RA1の対角線の交点であり、第2領域RA2の重心位置GA2は第2領域RA2の対角線の交点である。次に、第1領域RA1の面積SA1及び第2領域RA2の面積SA2をそれぞれ求める。次に、重心位置GA1と重心位置GA2とを結ぶ線分LAにおいて、重心位置GA1とアクティブ領域29の重心位置GCとの間の距離DA1、及び重心位置GA2とアクティブ領域29の重心位置GCとの間の距離DA2と、第1領域RA1の面積SA1及び第2領域RA2の面積SA2との関係に基づいてアクティブ領域29の重心位置GCを求める。詳述すると、距離DA1に対する距離DA2の比(DA2/DA1)と、第1領域RA1の面積SA1に対する第2領域RA2の面積SA2の比の逆比(SA1/SA2)とが等しい(DA2/DA1=SA1/SA2)。これにより、各距離DA1,DA2の少なくとも一方を求めることにより、アクティブ領域29の重心位置GCが求められる。また、図7に示すとおり、ソースパッド21は、アクティブ領域29の重心位置GCを覆うように設けられている。
 図7に示す一点鎖線の領域RXは、ウェッジボンディング装置(図示略)において第1ワイヤ41をソースパッド21に超音波接合するためのツールヘッドを示している(以下、ウェッジRXという)。ウェッジボンディング装置は、ウェッジRXの中心をアクティブ領域29の重心位置GC上に位置するようにウェッジRXを移動させる。ウェッジRXに通された第1ワイヤ41の端部は、図8に示すとおり、アクティブ領域29の重心位置GCに重なるように接続されている。すなわち、第1ワイヤ41のソースパッド21への接触領域(ウェッジRX)は、アクティブ領域29の重心位置GCを含んでいる。本実施形態では、第1ワイヤ41のソースパッド21への接続領域(ウェッジRX)の中心位置は、アクティブ領域29の重心位置GCと一致している。
 また、図2及び図8に示すように、第1ワイヤ41においてソースパッド21に接続された接続部分41aは、半導体装置1の平面視において横方向X及び縦方向Yとは異なる方向に延びている。本実施形態では、接続部分41aは、半導体素子20から第3アイランド部13aに向けて延びている。
 図8に示すように、第1ワイヤ41の接続部分41aを取り囲む二点鎖線の領域RSは、第1ワイヤ41の線径のばらつき、ウェッジボンディング装置による第1ワイヤ41のソースパッド21への接続位置のばらつきを考慮したマージンとなる。すなわち、第1ワイヤ41の接続部分41aは、領域RS内に必ず位置する。例えば、領域RSをソースパッド21から表面保護膜88を開口させた開口89(ともに図9参照)として設定してもよい。開口89は、領域RSよりも広くなるように設定されることが好ましい。
 すなわち、第1実施形態において、図7に示すように、アクティブ領域29は、小さい四角形状の第1領域RA1と大きい四角形状の第2領域RA2とを合わせた略L字形状である。接続部材としての第1ワイヤ41とソースパッド21とは、第1領域RA1の重心位置GA1と第2領域RA2の重心位置GA2とを結ぶ線分LA上の位置において互いに接続される。
 また、半導体素子20はトランジスタを含む。半導体装置は、トランジスタのオン、オフを制御するための第2リードフレーム(外部制御端子)12と、接続部材としての第1ワイヤ41に接続される第3リードフレーム(外部端子)13とを備えている。図2に示されるように、第2リードフレーム12は小さい四角形状の第1領域RA1側に配置され、第3リードフレーム13は大きいな四角形状の第2領域RA2側に配置される。言い換えると、第2リードフレーム12は第2領域RA2よりも第1領域RA1に近い位置に配置され、第3リードフレーム13は第1領域RA1よりも第2領域RA2に近い位置に配置される。
 また、図2及び図5に示すように、半導体素子20は第2リードフレーム(外部制御端子)12に接続されるゲートパッド(制御金属パッド)22を備えている。ゲートパッド22は、小さい四角形状の第1領域RA1の辺(第1辺29a)の延長線と大きい四角形状の第2領域RA2の辺(第4辺29d)の延長線とによって囲まれた領域のうち、トランジスタが位置しない四角形状の領域に配置されている。
 また、図5に示すように、ソースパッド21も略L字形状である。ソースパッド21は、アクティブ領域29に含まれる小さい四角形状の第1領域RA1と大きい四角形状の第2領域RA2とに渡って形成されている。ソースパッド21は、ソースパッド21において第2領域RA2から最も離間している第1辺29aが横方向Xにおいてゲートパッド22が設けられた位置と一致するように構成されている。詳細には、ゲートパッド22は図5に示すように横方向Xにおいて左辺と右辺とを有しており、横方向Xにおいてゲートパッド22の左辺はゲートパッド22の右辺よりも第2領域RA2から離間した位置を延びている。ソースパッド21の第1辺29aは、横方向Xにおいてゲートパッド22の左辺と右辺との間の位置に一致している。
 また、温度センサ27はゲートパッド22とソースパッド21との間に配置させている。
 〔MISFETの構造〕
 図9~図11を参照して、MISFET23aの詳細な構造について説明する。
 図9に示すように、MISFET23aが形成される基板50は、例えばシリコン基板が用いられる。基板50は、n型の半導体基板61と、半導体基板61上に形成されたn型のエピタキシャル層62とが含まれる。半導体基板61及びエピタキシャル層62によって、ドレイン領域63が形成されている。基板50の表面はエピタキシャル層62によって形成されており、基板50の裏面は半導体基板61により形成されている。エピタキシャル層62の厚さの一例は、9.5μmである。
 基板50の表面側には、ソースパッド21が形成されており、基板50の裏面側には、ドレイン電極64が形成されている。基板50のアクティブ領域29における表面側には、複数のトレンチゲート構造65が設けられている。複数のトレンチゲート構造65は、エピタキシャル層62の表層部に作り込まれており、エピタキシャル層62を掘り下げて形成されたトレンチ66と、ゲート絶縁膜67を挟んでトレンチ66に埋め込まれたゲート電極68及び埋め込み電極69とを有する。
 図10に示すように、ゲート電極68及び埋め込み電極69は、トレンチ66の深さ方向においてゲート絶縁膜67によって分離(絶縁)されている。ゲート電極68は、トレンチ66の開口側に配置され、埋め込み電極69は、ゲート電極68よりもトレンチ66の底部側に配置されている。ゲート絶縁膜67の一例は、シリコン酸化膜である。
 ゲート絶縁膜67は、埋め込み電極69に接する厚膜部67aと、ゲート電極68に接する薄膜部67bとを含む。ゲート絶縁膜67の厚膜部67aは、その一方側表面(ドレイン領域63側の表面)及びその反対の他方側表面がトレンチ66の内壁に沿って形成されており、緻密度の高いシリコン酸化膜上に緻密度の低いシリコン酸化膜が積層された積層構造を有している。ゲート絶縁膜67の厚膜部67aの厚さT1は、薄膜部67bの厚さT2よりも厚い(T2<T1)。厚膜部67aの厚さT1は、ゲート絶縁膜67におけるゲート電極68と埋め込み電極69とを分離している分離部分67cの厚さT3よりも厚い(T3<T1)。分離部分67cの厚さT3は、薄膜部67bの厚さT2よりも厚い(T2<T3<T1)。なお、厚膜部67aの厚さT1、薄膜部67bの厚さT2、及び分離部分67cの厚さT3はそれぞれ任意に変更可能である。例えば薄膜部67bの厚さT2と分離部分67cの厚さT3とは互いに等しくてもよい。
 ゲート電極68は、例えばポリシリコンからなる。ゲート電極68の下端部には、埋め込み電極69に向けて開口する凹部68aが形成されている。凹部68aには、埋め込み電極69の上端部69aが収容されている。このように、埋め込み電極69の上端部69aは、ゲート絶縁膜67の薄膜部67bを介してゲート電極68と対向している。埋め込み電極69は、例えばポリシリコンからなる。本実施形態では、埋め込み電極69は、ゲート絶縁膜67の厚膜部67a及び分離部分67cで覆われることにより、外部から電気的にフローティングしている。なお、埋め込み電極69は、ソースパッド21と同電位(グランド電位)であってもよい。埋め込み電極69の断面視において、上端部69aの幅寸法D1は、埋め込み電極69において上端部69aよりも下側(基板50の裏面側)の部分の幅寸法D2よりも小さい。
 図9及び図10では、トレンチ66が、エピタキシャル層62の表面に対して略垂直に形成された例を示している。しかし、トレンチ66の深さ方向において、トレンチ66の底部に向かうにつれて開口幅が徐々に狭くなる断面視でテーパ状のトレンチ66が形成されてもよい。また、図9及び図10では、トレンチ66の底部は、エピタキシャル層62の表面に対して平行となる平坦部を有する例を示している。しかし、トレンチ66の底部がトレンチ66の側面から外方に向かって湾曲状に形成されてもよい。
 トレンチゲート構造65の側方(両側面側)には、基板50の表面側から深さ方向に向けて、n型のソース領域70、p型のボディ領域71、及びドレイン領域63(エピタキシャル層62)が順に設けられている。ソース領域70、ボディ領域71、及びドレイン領域63は、いずれもトレンチゲート構造65に接するように形成されており、ゲート絶縁膜67を挟んでゲート電極68に対向している。さらに、ドレイン領域63は、ゲート絶縁膜67を挟んで埋め込み電極69に対向している。
 ボディ領域71は、隣り合うトレンチゲート構造65間において、一方側のトレンチゲート構造65と他方側のトレンチゲート構造65とによって共有されている。ソース領域70は、ボディ領域71の表面から露出するように設けられている。ソース領域70の平面形状は、電流経路となるチャネル形成領域72の平面形状に対応している。ソース領域70の下方において、トレンチゲート構造65の側面を形成するボディ領域71がチャネル形成領域72である。チャネル形成領域72におけるチャネルの形成は、トレンチゲート構造65(ゲート電極68)により制御される。
 図11は、MISFET23aのエピタキシャル層62の平面構造の一例である。図11に示すように、隣り合うトレンチゲート構造65に挟まれたボディ領域71(図10参照)において複数のソース領域70が一方のトレンチゲート構造65側と他方のトレンチゲート構造65側とに交互に形成されている。各ソース領域70の面積は同じである。このように、本実施形態のMISFET23aでは、単位面積当たりに占めるチャネル形成領域72の面積の割合が50%程度である。
 ここで、各トレンチゲート構造65間の領域全域にチャネル形成領域72が存在する場合を、単位面積当たりに占めるチャネル形成領域72の面積の割合が100%であるとしている。また、チャネル形成領域72の面積とは、平面視において電流経路となる領域の面積で定義される。具体的には、チャネル形成領域72の面積とは、平面視においてソース領域70がボディ領域71を挟んでドレイン領域63(エピタキシャル層62)に対向する対向面積で定義される。また単位面積当たりに占めるチャネル形成領域72の面積の割合とは、トレンチゲート構造65間に予め定められた領域内に占めるチャネル形成領域72の面積の割合である。また予め定められた領域とは、トレンチゲート構造65間の幅と、トレンチゲート構造65の長さ方向に沿う任意の長さとを乗じることによって得られた所定面積の領域である。
 また、複数のトレンチゲート構造65間には、ボディ領域71においてソース領域70以外の部分の表面から露出するようにp型のボディコンタクト領域73が形成されている。ボディコンタクト領域73は、トレンチゲート構造65の側面に接するように形成されており、その一部がゲート絶縁膜67を挟んでゲート電極68と対向している。本実施形態では、ボディコンタクト領域73の深さとソース領域70の深さとが互いに等しい。
 なお、ボディコンタクト領域73及びソース領域70の深さはそれぞれ任意に変更可能である。一例では、ボディコンタクト領域73の深さがソース領域70の深さよりも深くてもよい。また、MISFET23aからボディコンタクト領域73を省略してもよい。この場合、ボディ領域71がエピタキシャル層62の表面から露出する構成となる。
 また、図9に示すように、エピタキシャル層62には、MISFET23aを形成する領域をその他の領域から区画する素子分離構造としてのDTI(Deep Trench Isolation)構造90が形成されている。例えば、DTI構造90は、エピタキシャル層62の表面を法線方向から見た平面視(以下、単に「平面視」)において、略環状に形成されている。DTI構造90は、エピタキシャル層62を掘り下げて形成されたトレンチ91と、ゲート絶縁膜67を挟んでトレンチ91に埋め込まれた絶縁体92とを有する。絶縁体92の一例は、ポリシリコンである。なお、絶縁体92として酸化シリコンであってもよい。なお、本実施形態では、素子分離構造としてDTI構造90が形成された例について説明したが、素子分離構造は、MISFET23aを形成する領域を区画する環状のp型拡散領域を含む拡散分離方式、つまりpn接続分離方式を利用したものであってもよい。
 エピタキシャル層62の表面上には、層間絶縁膜74が形成されている。層間絶縁膜74は、酸化シリコン膜及び窒化シリコン膜の少なくとも一方を含む。層間絶縁膜74は、エピタキシャル層62の表面側から第1層間絶縁膜75、第2層間絶縁膜76、第3層間絶縁膜77、及び第4層間絶縁膜78が順に積層された積層構造を有する。第1層間絶縁膜75、第2層間絶縁膜76、第3層間絶縁膜77、及び第4層間絶縁膜78は、例えば酸化シリコンや窒化シリコン等の絶縁体により形成されている。第1層間絶縁膜75、第2層間絶縁膜76、第3層間絶縁膜77、及び第4層間絶縁膜78は、例えば、高密度プラズマCVD法によるUSG(HDP-USG:High Density Plasma-CVD-Undoped Silica Glass)が用いられてもよい。第1層間絶縁膜75は、エピタキシャル層62の表面を覆っている。第1層間絶縁膜75は、ゲート電極68の上面とエピタキシャル層62の表面との高低差によって形成された凹部79に入り込んでいる。第1層間絶縁膜75の厚さTF1は例えば13500Åであり、第2層間絶縁膜76の厚さTF2は例えば8000Åであり、第3層間絶縁膜77の厚さTF3は例えば13500Åであり、第4層間絶縁膜78の厚さTF4は例えば10000Åである。
 第1層間絶縁膜75上には、ファーストメタル(第1メタル層)として、第1ソース電極80が形成されている。第1ソース電極80は、例えばアルミニウム(Al)、銅(Cu)、チタン(Ti)、タングステン(W)、及びタンタル(Ta)を含む群から選択される1つ又は複数の金属種を含む電極膜である。第1ソース電極80の厚さは、例えば4000Åである。第1ソース電極80は、対応するコンタクト81を介してソース領域70及びボディコンタクト領域73に電気的に接続されている。第1ソース電極80は、第2層間絶縁膜76により覆われている。
 またトレンチゲート構造65とDTI構造90との間のボディ領域71には、ボディコンタクト領域73が形成される一方、ソース領域70が形成されていない。このため、トレンチゲート構造65とDTI構造90との間のボディ領域71上のコンタクト81は、ボディコンタクト領域73に電気的に接続されている。このコンタクト81に電気的に接続されるように第1層間絶縁膜75上には配線93が形成されている。配線93は、DTI構造90を覆うように延びている。配線93には、コンタクト94が電気的接続されている。コンタクト94は、絶縁体92に接続されている。また図9では図示していないが、配線93は、第1ソース電極80に接続されている。
 第3層間絶縁膜77上には、セカンドメタル(第2メタル層)として、第2ソース電極82が形成されている。第2ソース電極82は、例えばアルミニウム(Al)、銅(Cu)、チタン(Ti)、タングステン(W)、及びタンタル(Ta)を含む群から選択される1つ又は複数の金属種を含む電極膜である。第2ソース電極82の厚さは、例えば8000Åである。第2ソース電極82は、対応するコンタクト83を介して第1ソース電極80に電気的に接続されている。第2ソース電極82の外周部は、第4層間絶縁膜78により覆われている。
 第4層間絶縁膜78の表面上には、パッシベーション膜84が形成されている。パッシベーション膜84は、例えば窒化シリコン及び酸化シリコンの少なくとも一方を含む。パッシベーション膜84は、酸化シリコン膜と、酸化シリコン膜上に形成された窒化シリコン膜とを含む積層膜であってもよい。本実施形態のパッシベーション膜84は、窒化シリコン膜からなる。パッシベーション膜84の厚さは、例えば11000Åである。
 ソースパッド21は、第4層間絶縁膜78及びパッシベーション膜84を貫通する開口部85に設けられている。ソースパッド21は、開口部85内において第2ソース電極82と接触する内周部86と、開口部85を乗り越えてパッシベーション膜84の表面上を覆う外周部87とを有する。ソースパッド21の内周部86の厚さは、例えば42000Åである。
 ソースパッド21の表面上には、表面保護膜88が形成されている。表面保護膜88の一例は、ポリイミドを含む膜である。表面保護膜88は、ソースパッド21の内周部86の一部と外周部87の一部とを覆っている。表面保護膜88には、第1ワイヤ41をソースパッド21に接続するための開口89が設けられている。
 〔制御回路を構成する半導体素子の構造〕
 図12~図17を参照して、半導体装置1のMISFET23aを制御する制御回路である過電流保護回路24、過熱保護回路25、及び低電圧誤動作防止回路26を構成する制御半導体素子の構造について説明する。制御半導体素子としては、例えば、低電圧CMOS(Complementary MOS:相補型MOS)FET、MOSキャパシタ、ポリシリコン抵抗、高電圧Pチャネル型MOSFET、高電圧Nチャネル型MOSFET、及びNPNトランジスタが挙げられる。これら制御半導体素子は、MISFET23aと同様に基板50に設けられている。なお、以下の説明において、n型不純物(n型)というときには、5価の元素(例えば、燐(P)、砒素(As)等)が主たる不純物として含まれ、p型不純物(p型)というときには、3価の元素(例えばホウ素(B)、インジウム(In)、ガリウム(Ga)等)が主たる不純物として含まれるとする。
 図12に示す低電圧CMOSFETは、CMOSトランジスタが形成されるCMOS領域100を有する。基板50のエピタキシャル層62には、CMOS領域100を他の領域から区画する素子分離構造としてのDTI構造101が形成されている。DTI構造101は、エピタキシャル層62の表面の法線方向から見た平面視(以下、単に「平面視」)において、略環状に形成されている。DTI構造101は、エピタキシャル層62に形成されたトレンチ101aに埋め込まれた絶縁体101bを含む。絶縁体101bの一例は、ポリシリコンである。なお、絶縁体101bとして酸化シリコンであってもよい。なお、本実施形態では、素子分離構造としてDTI構造101が形成された例について説明したが、素子分離構造はCMOS領域100を区画する環状のp型拡散領域を含む拡散分離方式、つまりpn接続分離方式を利用したものであってもよい。
 CMOS領域100には、DTI構造101から間隔をあけてp型の高電圧ウェル領域である第1Pウェル領域102が形成されている。DTI構造101と第1Pウェル領域102との間隔を確保するため、エピタキシャル層62の表層部には、p型の低電圧ウェル領域である第2Pウェル領域103が形成されている。第2Pウェル領域103は、DTI構造101と隣り合うように略環状に形成されている。なお、DTI構造101が略環状に代えてストライプ状に形成されている場合、第2Pウェル領域103は、各DTI構造101に隣り合うようにストライプ状に形成される。第2Pウェル領域103の不純物濃度は、第1Pウェル領域102の不純物濃度よりも高い。
 第1Pウェル領域102内においてエピタキシャル層62の表層部には、2つのn型のウェル領域である第1Nウェル領域104及び第2Nウェル領域105が形成されている。第1Nウェル領域104は、第2Nウェル領域105を取り囲むように形成されている。第1Nウェル領域104の厚さは、第1Pウェル領域102の厚さよりも薄い。第2Nウェル領域105の厚さは、第1Nウェル領域104の厚さよりも薄い。第1Nウェル領域104の不純物濃度は、第1Pウェル領域102の不純物濃度よりも高い。第2Nウェル領域105の不純物濃度は、第1Nウェル領域104の不純物濃度よりも高い。なお、以降の説明において、厚さとはエピタキシャル層62の表面の法線方向の長さである。
 第2Nウェル領域105内においてエピタキシャル層62の表層部には、p型のソース領域106、p型のドレイン領域107、及びn型のコンタクト領域108が形成されている。ソース領域106、ドレイン領域107、及びコンタクト領域108は、間隔をあけて形成されている。ソース領域106は、コンタクト領域108とドレイン領域107との間に形成されている。ソース領域106、ドレイン領域107、及びコンタクト領域108の不純物濃度はそれぞれ、第2Nウェル領域105の不純物濃度よりも高い。
 またCMOS領域100内においてエピタキシャル層62の表層部には、p型の低電圧ウェル領域である第3Pウェル領域109が第1Nウェル領域104と間隔をあけて形成されている。第3Pウェル領域109は、第2Pウェル領域103と一体化されている。第3Pウェル領域109の表層部には、n型のソース領域110、n型のドレイン領域111、及びp型のコンタクト領域112が形成されている。ソース領域110、ドレイン領域111、及びコンタクト領域112は、互いに間隔をあけて形成されている。コンタクト領域112は、第3Pウェル領域109において第3Pウェル領域109と隣接するDTI構造101寄り(第2Pウェル領域103)に形成されている。言い換えれば、コンタクト領域112は、第3Pウェル領域109のうち第2Pウェル領域103が一体化された領域に形成されている。すなわち、コンタクト領域112は、第2Pウェル領域103のコンタクト領域を兼ねている。ソース領域110は、ドレイン領域111とコンタクト領域112との間に形成されている。
 CMOS領域100内におけるエピタキシャル層62の表面及びDTI構造101のトレンチ101aと絶縁体101bとの間には、絶縁膜113が形成されている。絶縁膜113の一例は、シリコン酸化膜である。絶縁膜113上には、第2Nウェル領域105に対向する第1ゲート電極114と、第3Pウェル領域109に対向する第2ゲート電極115とが形成されている。各ゲート電極114,115は、例えば不純物が添加されたポリシリコンである。各ゲート電極114,115の両側面は、例えば酸化シリコンや窒化シリコン等の絶縁材料を含むサイドウォール116,117で覆われている。
 CMOS領域100内におけるエピタキシャル層62上には、MISFET23aと同様に、層間絶縁膜74と、パッシベーション膜84とがこの順に積層されている。第1層間絶縁膜75上には、ファーストメタルとして、第1ソース電極118、第1ドレイン電極119、第1ゲート電極(図示略)、第2ソース電極120、第2ドレイン電極121、第2ゲート電極(図示略)、バックゲート電極122、及びグランド電極123が形成されている。これら電極は、例えばアルミニウム、銅、チタン、タングステン、及びタンタルを含む群から選択される1又は複数の金属種を含む電極膜である。
 第1ソース電極118は、第2Nウェル領域105のソース領域106にコンタクトを介して電気的に接続され、第1ドレイン電極119は、第2Nウェル領域105のドレイン領域107にコンタクトを介して電気的に接続され、バックゲート電極122は、第2Nウェル領域105のコンタクト領域108にコンタクトを介して電気的に接続されている。このように、p型のMOSFETが形成されている。
 第2ソース電極120は、第3Pウェル領域109のソース領域110にコンタクトを介して電気的に接続され、第2ドレイン電極121は、第3Pウェル領域109のドレイン領域111にコンタクトを介して電気的に接続されている。このようにして、n型のMOSFETが形成されている。
 グランド電極123は、第2Pウェル領域103のコンタクト領域112にコンタクトを介して電気的に接続されている。グランド電極123は、コンタクトを介してDTI構造101の絶縁体101bと電気的に接続されている。また第3Pウェル領域109のコンタクト領域112に電気的に接続されるグランド電極123は、第3Pウェル領域109に形成されるn型のMOSFETのバックゲートになる。このように、DTI構造101、第3Pウェル領域109、及び第1Pウェル領域102は、グランド電位になる。
 第3層間絶縁膜77上には、セカンドメタルとして、第3ソース電極、第3ドレイン電極、第3ゲート電極、第4ソース電極、及び第4ゲート電極が形成されている(いずれも図示略)。第3ソース電極は、第1ソース電極118と電気的に接続され、第3ドレイン電極は、第1ドレイン電極119及び第2ドレイン電極121に電気的に接続され、第3ゲート電極は、第1ゲート電極114と電気的に接続されている。また、第4ソース電極は、第2ソース電極120と電気的に接続され、第4ゲート電極は、第2ゲート電極と電気的に接続されている。このように第3ドレイン電極を介して第1ドレイン電極119と第2ドレイン電極121とが電気的に接続されることにより、CMOSトランジスタが形成されている。
 図13に示すMOSキャパシタは、キャパシタが形成されるキャパシタ領域130を有する。基板50のエピタキシャル層62には、キャパシタ領域130を他の領域から区画する素子分離構造としてのDTI構造131が形成されている。DTI構造131は、低電圧CMOSFETのDTI構造101(図12参照)と同一の構造であり、トレンチ131aに絶縁体131bが埋めこまれた構造である。絶縁体131bの一例は、ポリシリコンである。なお、絶縁体131bは、酸化シリコンであってもよい。なお、本実施形態では、素子分離構造としてDTI構造131が形成された例について説明したが、素子分離構造はキャパシタ領域130を区画する環状のp型拡散領域を含むpn接続分離方式を利用したものであってもよい。
 キャパシタ領域130には、p型の高電圧ウェル領域である第1Pウェル領域132と、p型の低電圧ウェル領域である第2Pウェル領域133とが形成されている。第1Pウェル領域132は、DTI構造131から間隔をあけて形成されている。第2Pウェル領域133は、DTI構造131と第1Pウェル領域132との間隔を確保するため、第1Pウェル領域132を跨いでDTI構造131と隣接するように形成されている。第2Pウェル領域133の厚さは、第1Pウェル領域132の厚さよりも薄い。第2Pウェル領域133の不純物濃度は、第1Pウェル領域132の不純物濃度よりも高い。第2Pウェル領域133の表層部には、p型のコンタクト領域134が形成されている。
 第1Pウェル領域132内においてエピタキシャル層62の表層部には、3つのn型のウェル領域である第1Nウェル領域135、第2Nウェル領域136、及び第3Nウェル領域137が形成されている。第1Nウェル領域135は、第2Nウェル領域136を取り囲むように形成されている。第2Nウェル領域136は、第3Nウェル領域137を取り囲むように形成されている。第1Nウェル領域135の厚さは、第1Pウェル領域132の厚さよりも薄い。第2Nウェル領域136の厚さは、第1Nウェル領域135の厚さよりも薄い。第3Nウェル領域137の厚さは、第2Nウェル領域136の厚さよりも薄い。第1Nウェル領域135の不純物濃度は、第1Pウェル領域132の不純物濃度よりも高い。第2Nウェル領域136の不純物濃度は、第1Nウェル領域135の不純物濃度よりも高い。第3Nウェル領域137の不純物濃度は、第2Nウェル領域136の不純物濃度よりも高い。第2Nウェル領域136において第3Nウェル領域137外の表層部には、n型のコンタクト領域138が形成されている。コンタクト領域138の不純物濃度は、第2Nウェル領域136の不純物濃度よりも高い。
 キャパシタ領域130内におけるエピタキシャル層62の表面及びDTI構造131のトレンチ131aと絶縁体131bとの間には、絶縁膜139が形成されている。絶縁膜139の一例は、シリコン酸化膜である。絶縁膜139上には、ゲート電極140が形成されている。ゲート電極140は、第3Nウェル領域137の全体を覆うとともに第2Nウェル領域136の一部を覆うように形成されている。ゲート電極140は、例えば不純物が添加されたポリシリコンである。ゲート電極140の両端面は、例えば酸化シリコンや窒化シリコン等の絶縁材料を含むサイドウォール141で覆われている。
 キャパシタ領域130内におけるエピタキシャル層62上には、MISFET23aと同様に、層間絶縁膜74と、パッシベーション膜84とがこの順に積層されている。第1層間絶縁膜75上には、ファーストメタルとして、第1電極142、第1ゲート電極143、及びグランド電極144が形成されている。これら電極は、例えばアルミニウム、銅、チタン、タングステン、及びタンタルを含む群から選択される1又は複数の金属種を含む電極膜である。
 第1電極142は、第2Nウェル領域136のコンタクト領域138にコンタクトを介して電気的に接続され、第1ゲート電極143は、ゲート電極140にコンタクトを介して電気的に接続されている。グランド電極144は、第2Pウェル領域133のコンタクト領域134にコンタクトを介して電気的に接続されている。グランド電極144は、コンタクトを介してDTI構造131の絶縁体131bと電気的に接続されている。このように、DTI構造131及び第2Pウェル領域133は、グランド電位になる。
 第3層間絶縁膜77上には、セカンドメタルとして、第2電極及び第2ゲート電極が形成されている(いずれも図示略)。第2電極は、第1電極142と電気的に接続され、第2ゲート電極は、第1ゲート電極143と電気的に接続されている。
 図14に示すポリシリコン抵抗は、抵抗が形成される抵抗領域150を有する。基板50のエピタキシャル層62には、抵抗領域150を他の領域から区画する素子分離構造としてのDTI構造151が形成されている。DTI構造151は、低電圧CMOSFETのDTI構造101(図12参照)と同一の構造であり、トレンチ151aに絶縁体151bが埋め込まれた構造である。絶縁体151bの一例は、ポリシリコンである。なお、絶縁体151bは、酸化シリコンであってもよい。なお、本実施形態では、素子分離構造としてDTI構造151が形成された例について説明したが、素子分離構造は抵抗領域150を区画する環状のp型拡散領域を含むpn接続分離方式を利用したものであってもよい。
 抵抗領域150には、p型の高電圧ウェル領域である第1Pウェル領域152と、p型の低電圧ウェル領域である第2Pウェル領域153とが形成されている。第1Pウェル領域152は、DTI構造151から間隔をあけて形成されている。第2Pウェル領域153は、DTI構造151と第1Pウェル領域152との間隔を確保するため、第1Pウェル領域152を跨いでDTI構造151と隣接するように形成されている。第2Pウェル領域153の厚さは、第1Pウェル領域152の厚さよりも薄い。第2Pウェル領域153の不純物濃度は、第1Pウェル領域152の不純物濃度よりも高い。第2Pウェル領域153の表層部には、p型のコンタクト領域154が形成されている。
 抵抗領域150内におけるエピタキシャル層62の表面及びDTI構造151のトレンチ151aと絶縁体151bとの間には、絶縁膜155が形成されている。絶縁膜155の一例は、シリコン酸化膜である。絶縁膜155上には、第1ポリシリコン抵抗156及び第2ポリシリコン抵抗157が互いに間隔をあけて形成されている。第1ポリシリコン抵抗156及び第2ポリシリコン抵抗157は、第1Pウェル領域152と対向している。第1ポリシリコン抵抗156の両側面は、例えば酸化シリコンや窒化シリコン等の絶縁材料を含むサイドウォール156aで覆われ、第2ポリシリコン抵抗157の両側面は、第1ポリシリコン抵抗156と同様にサイドウォール157aで覆われている。本実施形態では、第1ポリシリコン抵抗156がポリシリコンに添加された不純物の濃度が低く、すなわち高抵抗であり、第2ポリシリコン抵抗157がポリシリコンに添加された不純物の濃度が低い、すなわち低抵抗である。なお、抵抗領域150に形成されるポリシリコン抵抗の数及び種類は任意に変更可能である。例えば、第1ポリシリコン抵抗156及び第2ポリシリコン抵抗157の一方を省略してもよい。
 抵抗領域150内におけるエピタキシャル層62上には、MISFET23aと同様に、層間絶縁膜74と、パッシベーション膜84とがこの順に積層されている。第1層間絶縁膜75上には、ファーストメタルとして、グランド電極158が形成されている。グランド電極は、例えばアルミニウム、銅、チタン、タングステン、及びタンタルを含む群から選択される1又は複数の金属種を含む電極膜である。グランド電極158は、複数のコンタクトを介してDTI構造151の絶縁体151b及びコンタクト領域154に電気的に接続されている。このように、DTI構造151、第2Pウェル領域153、及び第1Pウェル領域152は、グランド電位になる。
 図15に示す高電圧Nチャネル型MOSFETは、Nチャネル型MOSFETが形成されるNMOS領域160を有する。基板50のエピタキシャル層62には、NMOS領域160を他の領域から区画する素子分離構造としてのDTI構造161が形成されている。DTI構造161は、低電圧CMOSFETのDTI構造101(図12参照)と同一の構造であり、トレンチ161aに絶縁体161bが埋め込まれた構造である。絶縁体161bの一例は、ポリシリコンである。なお、絶縁体161bは、酸化シリコンであってもよい。なお、本実施形態では、素子分離構造としてDTI構造161が形成された例について説明したが、素子分離構造はNMOS領域160を区画する環状のp型拡散領域を含むpn接続分離方式を利用したものであってもよい。
 NMOS領域160には、DTI構造161から間隔をあけてp型の低電圧ウェル領域である第1Pウェル領域162が形成されている。DTI構造161と第1Pウェル領域162との間隔を確保するため、エピタキシャル層62の表層部には、p型の低電圧ウェル領域である第2Pウェル領域163が形成されている。第2Pウェル領域163は、DTI構造161と隣り合うように略環状に形成されている。なお、DTI構造161が略環状に代えてストライプ状に形成されている場合、第2Pウェル領域163は、各DTI構造161に隣り合うようにストライプ状に形成される。第2Pウェル領域163の不純物濃度は、第1Pウェル領域162の不純物濃度よりも高い。
 NMOS領域160内においてエピタキシャル層62の表層部には、n型のウェル領域であるNウェル領域164が形成されている。Nウェル領域164は、第1Pウェル領域162内に形成されている。Nウェル領域164の厚さは、第1Pウェル領域162の厚さよりも薄い。Nウェル領域164の不純物濃度は、第1Pウェル領域162の不純物濃度よりも高い。Nウェル領域164の表層部には、n型のドレイン領域165が形成されている。ドレイン領域165の不純物濃度は、Nウェル領域164の不純物濃度よりも高い。
 またNMOS領域160内においてエピタキシャル層62の表層部には、p型の低電圧ウェル領域である第3Pウェル領域166が形成されている。第3Pウェル領域166は、Nウェル領域164と間隔をあけて形成されている。第3Pウェル領域166は、第2Pウェル領域163と一体に形成されている。第3Pウェル領域166の厚さは、第1Pウェル領域162の厚さ及びNウェル領域164の厚さよりも薄い。第3Pウェル領域166の表層部には、n型のソース領域167及びp型のコンタクト領域168が形成されている。ソース領域167及びコンタクト領域168は互いに間隔をあけて形成されている。コンタクト領域168は、第3Pウェル領域166のうち第2Pウェル領域163が一体化された領域に形成されている。すなわち、第2Pウェル領域163のコンタクト領域を兼ねている。
 NMOS領域160内におけるエピタキシャル層62の表面及びDTI構造161のトレンチ161aと絶縁体161bとの間には、絶縁膜169が形成されている。絶縁膜169の一例は、シリコン酸化膜である。絶縁膜169上には、第3Pウェル領域166、第1Pウェル領域162、及びNウェル領域164に跨って対向するゲート電極170が形成されている。ゲート電極170は、例えば不純物が添加されたポリシリコンである。ゲート電極170の両側面は、例えば酸化シリコンや窒化シリコン等の絶縁材料を含むサイドウォール171で覆われている。
 NMOS領域160内におけるエピタキシャル層62上には、MISFET23aと同様に、層間絶縁膜74と、パッシベーション膜84とがこの順に積層されている。第1層間絶縁膜75上には、ファーストメタルとして、第1ソース電極172、第1ドレイン電極173、第1ゲート電極174、及びグランド電極175が形成されている。これら電極は、例えばアルミニウム、銅、チタン、タングステン、及びタンタルを含む群から選択される1又は複数の金属種を含む電極膜である。
 第1ソース電極172は、ソース領域167に電気的に接続され、第1ドレイン電極173は、ドレイン領域165に電気的に接続され、第1ゲート電極174は、ゲート電極170に電気的に接続されている。また、グランド電極175は、複数のコンタクトを介して第2Pウェル領域163のコンタクト領域168及びDTI構造161の絶縁体161bに電気的に接続されている。このように、DTI構造161、第2Pウェル領域163、及び第1Pウェル領域162は、グランド電位になる。
 第3層間絶縁膜77上には、セカンドメタルとして、第2ソース電極、第2ドレイン電極、及び第2ゲート電極が形成されている(いずれも図示略)。第2ソース電極は、第1ソース電極172に電気的に接続され、第2ドレイン電極は、第1ドレイン電極173に電気的に接続され、第2ゲート電極は、第1ゲート電極174に電気的に接続されている。これら電極は、例えばファーストメタルを形成する電極(第1ソース電極172等)と同じ材料にて形成されている。
 図16に示す高電圧Pチャネル型MOSFETは、Pチャネル型MOSFETが形成されるPMOS領域180が形成されている。基板50のエピタキシャル層62には、PMOS領域180を他の領域から区画する素子分離構造としてのDTI構造181が形成されている。DTI構造181は、低電圧CMOSFETのDTI構造101(図12参照)と同一の構造であり、トレンチ181aに絶縁体181bが埋め込まれた構造である。絶縁体181bの一例は、ポリシリコンである。なお、絶縁体181bは、酸化シリコンであってもよい。なお、本実施形態では、素子分離構造としてDTI構造181が形成された例について説明したが、素子分離構造はPMOS領域180を区画する環状のp型拡散領域を含むpn接続分離方式を利用したものであってもよい。
 PMOS領域180内においてエピタキシャル層62の表層部には、p型の高電圧ウェル領域であるPウェル領域182と、n型のウェル領域であるNウェル領域183とが形成されている。Pウェル領域182及びNウェル領域183は、DTI構造181から間隔をあけて形成されている。Pウェル領域182とNウェル領域183とは互いに間隔をあけて形成されている。Nウェル領域183の厚さは、Pウェル領域182の厚さよりも薄い。Pウェル領域182の表層部には、p型のドレイン領域184が形成されている。Nウェル領域183の表層部には、p型のソース領域185が形成されている。
 PMOS領域180内においてエピタキシャル層62の表層部には、n型のコンタクト領域186が形成されている。コンタクト領域186は、略環状に形成され、Pウェル領域182とDTI構造181との間においてPウェル領域182及びDTI構造181から間隔をあけて形成され、Nウェル領域183とDTI構造181との間においてNウェル領域183及びDTI構造181から間隔をあけて形成されている。
 PMOS領域180内におけるエピタキシャル層62の表面及びDTI構造181のトレンチ181aと絶縁体181bとの間には、絶縁膜187が形成されている。絶縁膜187の一例は、シリコン酸化膜である。絶縁膜187上には、Nウェル領域183、エピタキシャル層62、及びPウェル領域182に跨って対向するゲート電極188が形成されている。ゲート電極188は、例えば不純物が添加されたポリシリコンである。ゲート電極188の両側面は、例えば酸化シリコンや窒化シリコン等の絶縁材料を含むサイドウォール189で覆われている。
 PMOS領域180内におけるエピタキシャル層62上には、MISFET23aと同様に、層間絶縁膜74と、パッシベーション膜84とがこの順に積層されている。第1層間絶縁膜75上には、ファーストメタルとして、第1ソース電極190、第1ドレイン電極191、及び第1ゲート電極192が形成されている。これら電極は、例えばアルミニウム、銅、チタン、タングステン、及びタンタルを含む群から選択される1又は複数の金属種を含む電極膜である。
 第1ソース電極190は、ソース領域185とコンタクトを介して電気的に接続され、第1ドレイン電極191は、ドレイン領域184とコンタクトを介して電気的に接続され、第1ゲート電極192は、ゲート電極188とコンタクトを介して電気的に接続されている。
 第3層間絶縁膜77上には、セカンドメタルとして、第2ソース電極、第2ドレイン電極、及び第2ゲート電極が形成されている(いずれも図示略)。第2ソース電極は、第1ソース電極190と電気的に接続され、第2ドレイン電極は、第1ドレイン電極191と電気的に接続され、第2ゲート電極は、第1ゲート電極192と電気的に接続されている。これら電極は、例えばファーストメタルを形成する電極(第1ソース電極190等)と同じ材料により形成されている。
 図17に示すNPNトランジスタは、バイポーラトランジスタを形成するトランジスタ領域200を有する。基板50のエピタキシャル層62には、トランジスタ領域200を他の領域から区画する素子分離構造としてのDTI構造201が形成されている。DTI構造201は、低電圧CMOSFETのDTI構造101(図12参照)と同一の構造であり、トレンチ201aに絶縁体201bが埋め込まれた構造である。絶縁体201bの一例は、ポリシリコンである。なお、絶縁体201bは、酸化シリコンであってもよい。なお、本実施形態では、素子分離構造としてDTI構造201が形成された例について説明したが、素子分離構造はトランジスタ領域200を区画する環状のp型拡散領域を含むpn接続分離方式を利用したものであってもよい。
 トランジスタ領域200には、DTI構造201から間隔をあけてp型の低電圧ウェル領域である第1Pウェル領域202が形成されている。DTI構造201と第1Pウェル領域202との間隔を確保するため、エピタキシャル層62の表層部には、p型の低電圧ウェル領域である第2Pウェル領域203が形成されている。第2Pウェル領域203は、DTI構造201と隣り合うように略環状に形成されている。なお、DTI構造201が略環状に代えてストライプ状に形成されている場合、第2Pウェル領域203は、各DTI構造201に隣り合うようにストライプ状に形成される。第2Pウェル領域203の不純物濃度は、第1Pウェル領域202の不純物濃度よりも高い。第2Pウェル領域203の表層部には、環状のp型のコンタクト領域204が形成されている。コンタクト領域204の不純物濃度は、第2Pウェル領域203の不純物濃度よりも高い。
 トランジスタ領域200内においてエピタキシャル層62の表層部には、n型のウェル領域であるNウェル領域205が形成されている。Nウェル領域205は、第1Pウェル領域202内に形成されている。Nウェル領域205の厚さは、第1Pウェル領域202の厚さよりも薄い。Nウェル領域205の不純物濃度は、第1Pウェル領域202の不純物濃度よりも高い。
 Nウェル領域205内においてエピタキシャル層62の表層部には、p型のベース領域206が形成されている。Nウェル領域205は、ベース領域206を取り囲むように形成されている。ベース領域206の厚さは、Nウェル領域205の厚さよりも薄い。ベース領域206の表層部には、p型のベースコンタクト領域207及びn型のエミッタ領域208が形成されている。ベースコンタクト領域207及びエミッタ領域208は、互いに間隔をあけて形成されている。ベースコンタクト領域207及びエミッタ領域208の不純物濃度はそれぞれ、Nウェル領域205の不純物濃度よりも高い。またNウェル領域205においてベース領域206の外部には、環状のn型のコレクタ領域209が形成されている。コレクタ領域209の不純物濃度は、Nウェル領域205の不純物濃度よりも高い。
 トランジスタ領域200内におけるエピタキシャル層62の表面及びDTI構造201のトレンチ201aと絶縁体201bとの間には、絶縁膜210が形成されている。絶縁膜210の一例は、シリコン酸化膜である。
 トランジスタ領域200内におけるエピタキシャル層62上には、MISFET23aと同様に、層間絶縁膜74と、パッシベーション膜84とがこの順に積層されている。第1層間絶縁膜75上には、ファーストメタルとして、第1エミッタ電極211、第1コレクタ電極212、第1ベース電極213、及びグランド電極214が形成されている。これら電極は、例えばアルミニウム、銅、チタン、タングステン、及びタンタルを含む群から選択される1又は複数の金属種を含む電極膜である。
 第1エミッタ電極211は、エミッタ領域208にコンタクトを介して電気的に接続され、第1コレクタ電極212は、コレクタ領域209にコンタクトを介して電気的に接続され、第1ベース電極213は、ベースコンタクト領域207にコンタクトを介して電気的に接続されている。また、グランド電極214は、第2Pウェル領域203のコンタクト領域204にコンタクトを介して電気的に接続されている。グランド電極214は、複数のコンタクトを介してDTI構造201の絶縁体201bに電気的に接続されている。このように、DTI構造201、第2Pウェル領域203、及び第1Pウェル領域202は、グランド電位になる。
 第3層間絶縁膜77上には、セカンドメタルとして、第2エミッタ電極、第2コレクタ電極、及び第2ベース電極が形成されている(いずれも図示略)。第2エミッタ電極は、第1エミッタ電極211に電気的に接続され、第2コレクタ電極は、第1コレクタ電極212に電気的に接続され、第2ベース電極は、第1ベース電極213に電気的に接続されている。これら電極は、例えばファーストメタルを形成する電極(第1エミッタ電極211等)と同じ材料にて形成されている。
 〔半導体装置の製造方法〕
 図18~図19Fを参照して、半導体装置1の製造方法について説明する。
 図18に示すように、半導体装置1の製造方法は、素子実装工程(ステップS1)、第1ワイヤ接続工程(ステップS2)、第2ワイヤ接続工程(ステップS3)、モールド工程(ステップS4)、フレーム分離工程(ステップS5)、及び端子折曲工程(ステップS6)を含む。
 図19Aに示す素子実装工程では、まずリードフレーム10を含むフレームFLが用意される。フレームFLは、第1リードフレーム11、第2リードフレーム12、及び第3リードフレーム13がそれぞれ外枠部FL1に連結されて構成されている。また第1リードフレーム11の第1端子部11bは、連結部FL2(ダイバー)によって第2リードフレーム12の第2端子部12b及び第3リードフレーム13の第3端子部13bのそれぞれと連結されている。フレームFLにおいて、第1端子部11bは第1屈曲部11g、傾斜部11h、第2屈曲部11i、及び先端部11jが既に形成された状態である。またフレームFLにおいて、第2端子部12b及び第3端子部13bが第1端子部11bの先端部11jと同じ位置となるように設けられている。またフレームFLは、ニッケルメッキ処理が予め施されている。
 次に、フレームFLの各第1アイランド部11aに半田SD(図19Aでは図示略、図3参照)が塗布される。そして各半田SD上に半導体素子20が実装される。一例では、ダイボンダ装置(図示略)によって、半導体素子20がピックアップされ、第1アイランド部11aの半田SD上に半導体素子20が固着される。
 図19Bに示す第1ワイヤ接続工程では、ウェッジボンディングにより第1ワイヤ41を半導体素子20のソースパッド21及び第3リードフレーム13の第3アイランド部13aに接続する。詳述すると、ウェッジボンディングを実行するウェッジボンディング装置(図示略)は、第1ワイヤ41を、まずソースパッド21に接続し(ファーストボンディング)、次に、第3アイランド部13aに接続する(セカンドボンディング)。
 ここで、図7及び図8を用いて説明したとおり、第1ワイヤ41におけるソースパッド21の接続部分41aは、半導体素子20のアクティブ領域29の重心位置GCを含む。このとき、接続部分41aは、ウェッジボンディング装置によって、第3リードフレーム13の第3アイランド部13aに向けて延びるように形成されている。
 図19Cに示す第2ワイヤ接続工程では、ウェッジボンディングにより第2ワイヤ42を半導体素子20のゲートパッド22及び第2リードフレーム12の第2アイランド部12aに接続する。
 図19Dに示すモールド工程では、例えばモールド成形装置によって封止樹脂30を成形する。一例では、モールド成形装置の金型のキャビティ内に、第2ワイヤ接続工程により製造された組立体が載せられた状態で、溶融したエポキシ樹脂が金型のキャビティに流し込まれる。これにより、半導体素子20、第1ワイヤ41、及び第2ワイヤ42(ともに図19C参照)を封止する封止樹脂30が形成される。
 図19Eに示すフレーム分離工程では、例えばプレス成形装置によってフレームFL(図19D参照)からリードフレーム10が分離される。詳述すると、第1リードフレーム11、第2リードフレーム12、及び第3リードフレーム13が外枠部FL1(図19D参照)からカットされ、第1リードフレーム11の第1端子部11bと、第2リードフレーム12の第2端子部12b及び第3リードフレーム13の第3端子部13bとを繋ぐ連結部FL2(図19D参照)がカットされる。
 図19Fに示す端子折曲工程では、例えばプレス成形装置によって第2リードフレーム12の第2端子部12b及び第3リードフレーム13の第3端子部13bのうちの封止樹脂30から突出した部分が折り曲げられる。以上の工程を経て、図1に示す半導体装置1を得ることができる。
 本実施形態によれば、以下の効果が得られる。
 (1-1)第1ワイヤ41がソースパッド21に接続されている領域、すなわち第1ワイヤ41の接続部分41aは、トランジスタ形成領域であるアクティブ領域29の重心位置GCを含む。この構成によれば、第1ワイヤ41の接続部分41aがソースパッド21においてアクティブ領域29の重心位置GCとは異なる箇所に接続される場合と比較して、アクティブクランプ耐量Eacを向上させることができる。
 (1-2)第1ワイヤ41の接続部分41aは、第2リードフレーム12の第2アイランド部12aに向けて延びている。このため、半導体素子20と第2アイランド部12aとを接続する第1ワイヤ41の中間部分が折り曲げられるが、その折り曲げ度合を小さくすることができる。したがって、半導体装置1の信頼性を高めることができる。
 (1-3)第1リードフレーム11の第1アイランド部11aの表面にはメッキ層14が形成されている。この構成によれば、第1アイランド部11aに半田SDが塗布されたときに半田SDの濡れ性が低下するため、半田SDが第1アイランド部11aの表面に広がり難くなる。このため、半田SDの厚さが過度に薄くなることが抑制されるため、半導体素子20と第1アイランド部11aとを適切に接続することができる。
 (1-4)第1ワイヤ41はアルミニウムを含んで構成され、第2リードフレーム12は銅を含んで構成されている。第1ワイヤ41が接続される第2リードフレーム12の第2アイランド部12aの表面にはメッキ層14が形成されている。この構成によれば、第1ワイヤ41と第2アイランド部12aとの接続部分の腐食を抑制することができる。
 (1-5)第2ワイヤ42はアルミニウムを含んで構成され、第3リードフレーム13は銅を含んで構成されている。第2ワイヤ42が接続される第3リードフレーム13の第3アイランド部13aの表面にはメッキ層14が形成されている。この構成によれば、第2ワイヤ42と第3アイランド部13aとの接続部分の腐食を抑制することができる。
 (1-6)温度センサ27は、半導体装置1が駆動した場合にアクティブ領域29におけるソースパッド21の外部の領域のうち最も熱が集中する箇所に配置されている。これにより、半導体装置1の温度を高精度に検出することができる。
 (1-7)一般的に、電力用トランジスタを含まないLSIを封止する封止樹脂(以下、比較封止樹脂)の線膨張係数は8ppm/K~10ppm/Kである。そして本願発明者は、比較封止樹脂を用いた半導体装置を例えば温度サイクル試験を実施した。温度サイクル試験は、温度条件として-65℃~150℃を約1000サイクルにわたり変化させた。その結果、半導体素子のソースパッドと第3リードフレームの第3アイランド部とに接続される第1ワイヤに孔食が発生することが分かった。なお、第1ワイヤは、半導体装置1の第1ワイヤ41と同様のものが用いられている。
 このことから、第1ワイヤの表面は自然酸化膜により保護されているが、温度サイクル試験によって第1ワイヤの線膨張係数と封止樹脂の線膨張係数との差に基づいて第1ワイヤに負荷が加えられることにより、自然酸化膜が破れて封止樹脂の塩素イオンが第1ワイヤと結合した結果、第1ワイヤに孔食が発生したと考えられる。
 その点、本実施形態では、封止樹脂30として線膨張係数が10ppm/Kよりも大きい材料を用いた。より詳細には、線膨張係数が12ppm/Kの封止樹脂30を用いた。これにより、第1ワイヤ41の線膨張係数と封止樹脂30の線膨張係数との差が小さくなるため、温度サイクル試験による第1ワイヤ41への負荷が小さくなる。これにより、第1ワイヤ41の自然酸化膜が破れることが抑制されるため、第1ワイヤ41の孔食の発生を抑制することができる。
 一方、本実施形態では、封止樹脂30の線膨張係数を大きくするため、フィラーの配合率を高くしている。しかし、フィラーの配合率を過度に高くすると、封止樹脂30の成形性が過度に低下してしまう。具体的には、封止樹脂30の線膨張係数が15ppm/K以上の場合、封止樹脂30の成形性が過度に低下してしまう。
 その点、本実施形態の封止樹脂30は、15ppm/Kよりも小さい線膨張係数の封止樹脂30を用いているため、封止樹脂30の成形性の低下を抑制することができる。このように、本実施形態では、第1ワイヤ41の孔食の発生を抑制するとともに封止樹脂30の成形性の低下を抑制することができる。
 (1-8)MISFET23aでは、単位面積当たりに占めるチャネル形成領域72の面積の割合が100%未満である。本実施形態のMISFET23aにおける単位面積当たりに占めるチャネル形成領域72の面積の割合は、50%程度である。このため、上記割合が100%の場合と比較して、アクティブ領域29の熱の発生を抑制することができる。したがって、アクティブクランプ耐量Eacを向上させることができる。
 (1-9)MISFET23aのソースパッド21の表面は、凹凸形状により形成されている。この構成によれば、ソースパッド21と封止樹脂30との密着性を向上させることができる。
 (第2実施形態)
 図20~図22を参照して、第2実施形態の半導体装置1について説明する。本実施形態の半導体装置1は、第1実施形態の半導体装置1と比較して、ソースパッド21に対する第1ワイヤ41の接続構造が異なる。以下の説明において、第1実施形態の半導体装置1と共通の構成要素については同一符号を付し、その説明を省略する。図20及び図21は、基板50の一部を示す拡大平面図である。図20では、アクティブ領域29を実線で示し、ソースパッド21を二点鎖線で示している。図21では、アクティブ領域29を破線で示し、ソースパッド21を実線で示している。
 本願発明者は、半導体装置1のアクティブクランプ耐量Eacの向上に対して半導体素子20に接続される第1ワイヤ41の半導体素子20のアクティブ領域29に対するソースパッド21の接続位置に着目した。そして本願発明者は、第1ワイヤ41がソースパッド21の2箇所で接続される場合、アクティブ領域29を互いに等しい面積に分割された2つの分割領域それぞれの重心位置に対応するソースパッド21の位置に第1ワイヤ41が接続されると、アクティブクランプ耐量Eacが向上する知見を得た。この点に鑑みて、図21に示すように、本実施形態では、第1ワイヤ41は、ソースパッド21に2箇所の接続箇所で接続されている。この2箇所の接続箇所は、アクティブ領域29の面積を2等分した場合の分割されたアクティブ領域29のそれぞれの重心位置GB1,GB2である。
 ここで、アクティブ領域29の重心位置GB1,GB2は次のように求められる。
 図20に示すように、まず、ソースパッド21を互いに等しい面積となる2つの分割領域(第1領域RB1及び第2領域RB2)に分割する。図20に示すとおり、第1領域RB1及び第2領域RB2の少なくとも一方は、矩形状とは異なる領域となってもよい。図20に示す第1領域RB1は、矩形状の凸部を有する領域となる。一方、第2領域RB2は、矩形状の領域となる。
 次に、第1領域RB1の重心位置GB1及び第2領域RB2の重心位置GB2を求める。図20に示すとおり、第2領域RB2は矩形状であるため、第2領域RB2の重心位置GB2は第2領域RB2の対角線の交点となる。一方、第1領域RB1は矩形状ではないため、第1領域RB1をさらに第1分割領域RB11及び第2分割領域RB12に分割する。詳述すると、第1領域RB1のうちの矩形状の凸部となる領域を第1分割領域RB11とし、第1領域RB1の残りの領域(矩形状の領域)を第2分割領域RB12とする。そして第1分割領域RB11の重心位置GB11及び第2分割領域RB12の重心位置GB12を求める。第1分割領域RB11の重心位置GB11は、第1分割領域RB11の対角線の交点となる。第2分割領域RB12の重心位置GB12は、第2分割領域RB12の対角線の交点となる。次に、第1分割領域RB11の面積SB1及び第2分割領域RB12の面積SB2をそれぞれ求める。次に、重心位置GB11と重心位置GB12とを結ぶ線分LBにおいて、重心位置GB11と重心位置GB1との間の距離DB1、及び重心位置GB12と重心位置GB1との間の距離DB2と、第1分割領域RB11の面積SB1及び第2分割領域RB12の面積SB2との関係に基づいて第1領域RB1の重心位置GB1を求める。詳述すると、距離DB1に対する距離DB2の比(DB2/DB1)と、第1分割領域RB11の面積SB1に対する第2分割領域RB12の面積SB2の比の逆比(SB1/SB2)とが等しい(DB2/DB1=SB1/SB2)。これにより、各距離DB1,DB2の少なくとも一方を求めることにより、第1領域RB1の重心位置GB1を求める。また、図20に示すとおり、ソースパッド21は、分割されたアクティブ領域29のそれぞれの重心位置GB1,GB2(第1領域RB1の重心位置GB1及び第2領域RB2の重心位置GB2)を覆うように設けられている。
 図20に示される2つの一点鎖線の領域RYは、ウェッジボンディング装置(図示略)において第1ワイヤ41をソースパッド21に超音波接合するためのツールヘッド(以下、ウェッジRYという)を示している。ウェッジボンディング装置は、ウェッジRYがアクティブ領域29の第1領域RB1の重心位置GB1上に位置するようにウェッジRYを移動させて、ソースパッド21に第1ワイヤ41の端部を接続する。これにより、ウェッジRYに通された第1ワイヤ41の端部は、図21に示すとおり、第1領域RB1の重心位置GB1に重なるように接続されている。すなわち、第1ワイヤ41のソースパッド21への第1接続部分41b(接続領域)は、第1領域RB1の重心位置GB1を含んでいる。本実施形態では、第1接続部分41bの中心位置と第1領域RB1の重心位置GB1とが一致している。次に、ウェッジボンディング装置は、ウェッジRYをソースパッド21から離間させることにより第1ワイヤ41がソースパッド21から離れるようになる(図22参照)。そしてウェッジボンディング装置は、ウェッジRYがアクティブ領域29の第2領域RB2の重心位置GB2上に位置するようにウェッジRYを移動させて、ソースパッド21に第1ワイヤ41を接続する(図22参照)。これにより、ウェッジRYに通された第1ワイヤ41は、図21に示すとおり、第2領域RB2の重心位置GB2に重なるように接続されている。すなわち、第1ワイヤ41のソースパッド21への第2接続部分41c(接続領域)は、第2領域RB2の重心位置GB2を含んでいる。本実施形態では、第2接続部分41cの中心位置と第2領域RB2の重心位置GB2とが一致している。また図22に示すとおり、第1ワイヤ41において第1接続部分41bと第2接続部分41cとの間の部分は、ソースパッド21から上方に離間している。
 また、図21に示すように、第1ワイヤ41においてソースパッド21に接続された第1接続部分41b及び第2接続部分41cはそれぞれ、半導体装置1の平面視において横方向X及び縦方向Yとは異なる方向に延びている。詳述すると、第1接続部分41b及び第2接続部分41cはそれぞれ、半導体素子20から第2アイランド部12a(図2参照)に向けて延びている。なお、第1接続部分41bが延びる方向及び第2接続部分41cが延びる方向はそれぞれ任意に変更可能である。一例では、第1接続部分41bが延びる方向と第2接続部分41cが延びる方向とは互いに異なってもよい。
 図21に示すように、第1ワイヤ41の第1接続部分41b及び第2接続部分41cを取り囲む二点鎖線の領域RSは、第1ワイヤ41の線径のばらつき、ウェッジボンディング装置による第1ワイヤ41のソースパッド21への接続位置のばらつきを考慮したマージンとなる。すなわち、第1ワイヤ41の第1接続部分41b及び第2接続部分41cは、領域RS内に必ず位置する。本実施形態では、領域RSは、アクティブ領域29の第5辺29eと第6辺29fとの交点付近を含む。本実施形態では、温度センサ27は、半導体装置1の平面視において領域RSに隣接するように設けられている。
 本実施形態によれば、第1実施形態の効果に加え、以下の効果が得られる。
 (2-1)アクティブ領域29を互いに等しい面積に分割された2つの分割領域である第1領域RB1及び第2領域RB2のそれぞれの重心位置GB1,GB2に第1ワイヤ41がそれぞれ接続される。これにより、半導体装置1の駆動時におけるアクティブ領域29における熱の集中が低減されるため、アクティブクランプ耐量Eacを向上させることができる。
 (第3実施形態)
 図23を参照して、第3実施形態の半導体装置1について説明する。本実施形態の半導体装置1は、第1実施形態の半導体装置1と比較して、MISFET23aの構造の一部が異なる。以下の説明において、第1実施形態の半導体装置1と共通の構成要素については同一符号を付し、その説明を省略する。また以下では第1実施形態のMISFET23aと異なる点を詳細に説明する。
 図23に示すように、第1メタル層としての第1ソース電極80において少なくともソースパッド21と対向する部分には、1又は複数の第1スリット220が設けられている。第1スリット220は、第1ソース電極80を貫通するものであり、トレンチゲート構造65が延びる方向(紙面奥行き方向)に延びている。本実施形態の第1スリット220は、トレンチゲート構造65と対向している。
 第2メタル層としての第2ソース電極82において少なくともソースパッド21と対向する部分には、1又は複数の第2スリット221が設けられている。第2スリット221は、第2ソース電極82を貫通するものであり、トレンチゲート構造65が延びる方向に延びている。
 第2スリット221は、少なくとも一部が第1スリット220と対向するように設けられている。第2スリット221の幅寸法DS2及び第1スリット220の幅寸法DS1はそれぞれ任意に変更可能である。本実施形態では、第2スリット221の幅寸法DS2及び第1スリット220の幅寸法DS1は互いに等しい。また本実施形態では、第2スリット221の全体が第1スリット220と対向している。
 第1スリット220には、第2層間絶縁膜76が埋め込まれている。第2スリット221には、第4層間絶縁膜78が埋め込まれている。第4層間絶縁膜78は、第2スリット221を乗り越えて第2ソース電極82の第2スリット221周縁を覆っている。このように、半導体素子20において第1スリット220及び第2スリット221が設けられている部分には、第1層間絶縁膜75~第4層間絶縁膜78からなる支持柱222が設けられる。支持柱222は、第1層間絶縁膜75、第2層間絶縁膜76、第3層間絶縁膜77、及び第4層間絶縁膜78が順に積層されて構成されている。支持柱222の上端部は、ソースパッド21により覆われている。これにより、支持柱222は、ソースパッド21を支持している。
 このような第1スリット220及び第2スリット221を含む構成は、少なくともソースパッド21の周縁に設けられることが好ましい。本実施形態では、第1スリット220及び第2スリット221を含む構成は、ソースパッド21の全体的に設けられている。詳述すると、MISFET23aは、第1スリット220及び第2スリット221を含む構成が多数組み合せられることにより形成されている。第1スリット220及び第2スリット221を含む構成の一例は、3個のトレンチゲート構造65と3個のトレンチゲート構造65のうちの1つのトレンチゲート構造65に対応する位置に第1スリット220及び第2スリット221が設けられた構成である。MISFET23aは、複数の第1スリット220及び第2スリット221を含む構成を組み合せることにより構成されている。
 本実施形態のソースパッド21は、銅(Cu)からなる。ソースパッド21の厚さは、約4μm以上であることが好ましい。またソースパッド21の厚さは、約20μm以下であることが好ましい。本実施形態のソースパッド21の厚さは、約8μmである。ソースパッド21は、銅のメッキ成長により形成することができる。ソースパッド21を構成する銅の表面には、ニッケル(Ni)メッキを含む接続層21aが形成されている。本実施形態の接続層21aは、ニッケルパラジウム(NiPd)メッキにより形成されている。なお、ソースパッド21は、アルミニウム合金(例えばAlCu)であってもよい。
 (作用)
 本実施形態の作用について説明する。
 例えば半導体装置が誘導性負荷に接続され、半導体装置のスイッチング素子(MISFET)のターンオフ時に誘導性負荷から放出されるエネルギーを吸収する機能が要求される場合、誘導性負荷に蓄積されたエネルギーをどれだけ吸収できるかの指標としてアクティブクランプ耐量Eacが知られている。
 ところで、半導体装置に与えられるエネルギーが所定値を超えると、半導体装置は温度上昇によって故障するおそれがある。このように、アクティブクランプ耐量Eacは、熱による半導体装置の故障で主に決められている。このため、例えば半導体装置にエネルギーが与えられるときに基板において過渡的及び局所的に高温になる部分が生じる結果、その部分で故障が発生し易く、エネルギーを吸収できなくなるおそれがある。これにより、アクティブクランプ耐量Eacを向上させることが困難となる。
 このような問題に対して、半導体装置の過渡的なエネルギーを吸収するため、半導体装置の電力用電極パッド(ソースパッド)を放熱性に優れた銅に変更し、かつソースパッドの厚さを厚くすることが考えられる。これにより、アクティブクランプ耐量Eacを向上させることができる。
 しかし、半導体装置の製造時においてソースパッドに熱が加えられた場合、銅からなるソースパッドは、アルミニウムからなるソースパッドと比較して延び易い。これにより、特にソースパッドの外周縁がソースパッド内に形成された層間絶縁膜をエピタキシャル層に向けて押し付けてしまう。その結果、ソースパッドの外部領域において、例えばファーストメタルがパッシベーション膜から飛び出てしまう、パッシベーションクラックが発生する場合がある。
 このような実情に鑑みて、本実施形態では、第1ソース電極80に第1スリット220が形成され、第2ソース電極82に第2スリット221が形成されている。これにより、第1ソース電極80が変形してもその変形が第1スリット220で途切れ、第2ソース電極82が変形してもその変形が第2スリット221で途切れるため、第1ソース電極80及び第2ソース電極82のそれぞれの変形量を低減することができる。
 加えて、第1スリット220及び第2スリット221を繋ぐようにソースパッド21を支持する支持柱222が形成されているため、ソースパッド21の熱による変形に対して支持柱222が支持するため、第1ソース電極80及び第2ソース電極82の変形を抑制することができる。したがって、パッシベーションクラックの発生を抑制することができる。
 本実施形態によれば、上記の作用及び効果に加え、以下の効果が得られる。
 (3-1)例えばソースパッド21がアルミニウムからなる場合、ソースパッド21はスパッタリングにより形成されるため、ソースパッド21を十分に厚くすることが困難である。このため、ソースパッド21の熱容量を大きくすることが困難であり、半導体装置に熱が瞬間的に与えられる場合に十分に放熱することができないおそれがある。このため、アクティブクランプ耐量Eacを十分に向上させることに対して改善の余地がある。
 その点、本実施形態では、ソースパッド21は、メッキ成長させた銅からなる。これにより、ソースパッド21の厚さを、アルミニウムからなるソースパッド21よりも厚くすることができる。したがって、ソースパッド21の熱容量を大きくすることができるため、アクティブクランプ耐量Eacを向上させることができる。加えて、ソースパッド21を厚くすることができることにより、第1ワイヤ41がソースパッド21に接続されるとき、その衝撃が層間絶縁膜74に伝わることを抑制することができる。
 (3-2)ソースパッド21の銅の表面にはニッケルメッキが形成されている。第1ワイヤ41はアルミニウムからなる。これにより、ソースパッド21と第1ワイヤ41との接続部分が腐食することを抑制することができる。
 (第4実施形態)
 図24~図27Kを参照して、第4実施形態の半導体装置1について説明する。本実施形態の半導体装置1は、第1実施形態の半導体装置1と比較して、MISFET23aの構造が異なる。以下の説明において、第1実施形態の半導体装置1と共通の構成要素については同一符号を付し、その説明を省略する。なお、本実施形態のMISFET23aでは、チャネル形成領域72が異なるため、説明の便宜上、図27J及び図27Kでは、層間絶縁膜74、第1ソース電極80、第2ソース電極82、及びソースパッド21を簡略化して示している。本実施形態では、第1ソース電極80、第2ソース電極82、及びソースパッド21を含む構成をソースメタル230と規定する。
 本実施形態のMISFET23aは、単位面積当たりに占めるチャネル形成領域72の面積の割合が異なる複数の機能素子形成領域231を有する。本実施形態では、MISFET23aのアクティブ領域29が複数の機能素子形成領域231から構成されている。複数の機能素子形成領域231は、単位面積当たりに占めるチャネル形成領域72の面積の割合が相対的に小さい第1機能素子形成領域232と、単位面積当たりに占めるチャネル形成領域72の面積の割合が相対的に高い第2機能素子形成領域233とを含む。また本実施形態の複数の機能素子形成領域231は、単位面積当たりに占めるチャネル形成領域72の面積の割合が、第1機能素子形成領域232よりも大きく、かつ第2機能素子形成領域233よりも小さい第3機能素子形成領域234を含む。
 第1機能素子形成領域232は、単位面積当たりに占めるチャネル形成領域72の面積の割合が、第2機能素子形成領域233及び第3機能素子形成領域234よりも小さいため、その発熱量も比較的小さい。一方、第1機能素子形成領域232は、比較的小さいチャネル形成領域72によってオン抵抗が、第2機能素子形成領域233及び第3機能素子形成領域234よりも大きくなる。
 これとは反対に、第2機能素子形成領域233及び第3機能素子形成領域234は、単位面積当たりに占めるチャネル形成領域72の面積の割合が、第1機能素子形成領域232よりも大きいため、その発熱量も比較的大きい。一方、第2機能素子形成領域233及び第3機能素子形成領域234は、比較的大きい面積のチャネル形成領域72によってオン抵抗が、第1機能素子形成領域232よりも小さくなる。
 第1~第3機能素子形成領域232~234の各発熱量の大小関係は、第1機能素子形成領域232の発熱量<第3機能素子形成領域234の発熱量<第2機能素子形成領域233の発熱量となる。第1~第3機能素子形成領域232~234の各オン抵抗の大小関係は、第2機能素子形成領域233のオン抵抗<第3機能素子形成領域234のオン抵抗<第1機能素子形成領域232のオン抵抗となる。また第1~第3機能素子形成領域232~234の各アクティブクランプ耐量Eacの大小関係は、第2機能素子形成領域233のアクティブクランプ耐量Eac<第3機能素子形成領域234のアクティブクランプ耐量Eac<第1機能素子形成領域232のアクティブクランプ耐量Eacとなる。
 本実施形態の半導体装置1(MISFET23a)では、第1機能素子形成領域232、第2機能素子形成領域233、及び第3機能素子形成領域234の配列パターンを工夫することにより、半導体装置1(半導体素子20)全体における温度上昇を抑えながらも、優れたアクティブクランプ耐量Eac及びオン抵抗の両立を可能とする半導体装置1を提供しようとするものである。半導体装置1は、特に、ソースパッド21において温度上昇し易い部分に第1機能素子形成領域232を配置し、それ以外の部分に第2機能素子形成領域233及び第3機能素子形成領域234を配置することにより、上記目的を達成しようとするものである。
 例えば、ソースパッド21において温度上昇し易く、温度上昇を抑制すべき領域としては、ソースパッド21の周縁から内方に向かって所定距離だけ間隔を隔てた内方領域や、複数のチャネル形成領域72(複数の機能素子形成領域231)によりその周囲が取り囲まれている領域や、平面視において第1ワイヤ41が接続していない領域や、これらの領域が選択的に組み合わされた領域を例示できる。これらの領域では、熱が放散され難く、熱がこもり易い傾向にある。特に、ソースパッド21の内方領域は、温度が上昇し易く、他の部分に比べ比較的高温になる傾向にある。
 そこで、本実施形態では、アクティブ領域29の内方領域に第1機能素子形成領域232が配置され、アクティブ領域29の外方領域に第2機能素子形成領域233及び第3機能素子形成領域234が配置されている。これにより、アクティブ領域29の内方から外方に向けて、単位面積当たりに占めるチャネル形成領域72の面積の割合が徐々に増加する構成となる。
 また、アクティブ領域29において第1ワイヤ41がソースパッド21に接続される箇所は、ソースパッド21を通じて第1ワイヤ41に放熱されるため、アクティブ領域29の温度が低下し易い。この点を鑑みて、第1ワイヤ41がソースパッド21に接続される箇所は、発熱量が最も多い第2機能素子形成領域233が配置される。
 以下、複数の機能素子形成領域231の配列について詳細に説明する。図24及び図25は、複数の機能素子形成領域231の配置態様の一例であり、アクティブ領域29を区分する領域の大きさや数は任意に変更可能である。
 図24及び図25に示すように、複数の機能素子形成領域231は、複数(本実施形態では4つ)の第1機能素子形成領域232を含む第1機能素子形成領域ユニットU1と、複数(本実施形態では4つ)の第2機能素子形成領域233を含む第2機能素子形成領域ユニットU2と、複数(本実施形態では4つ)の第3機能素子形成領域234を含む第3機能素子形成領域ユニットU3とを含む。
 本実施形態では、第1~第3機能素子形成領域ユニットU1~U3は、概ね同一面積の平面視矩形状を成しており、予め定められたレイアウトでアクティブ領域29をマトリクス状(縦方向及び横方向に規則正しい格子状)に敷き詰めるように配置されている。言い換えると、第1~第3機能素子形成領域ユニットU1~U3は、アクティブ領域29をマトリクス状に区画する複数の矩形状の領域内に予め定められたレイアウトで配置されている。
 詳述すると、第1~第3機能素子形成領域ユニットU1~U3は、半導体装置1が駆動した場合のアクティブ領域29の各領域の発熱を例えばシミュレーションにより求め、求められた各領域の発熱量に応じて配置される。例えば、発熱量が第1閾値以下となる領域には第2機能素子形成領域ユニットU2が配置され、発熱量が第1閾値よりも大きい第2閾値以上となる領域には第1機能素子形成領域ユニットU1が配置され、発熱量が第1閾値よりも大きく第2閾値よりも小さい領域には第3機能素子形成領域ユニットU3が配置される。
 図24では、第1ワイヤ41がソースパッド21に1箇所で接続された場合のアクティブ領域29における第1~第3機能素子形成領域ユニットU1~U3の配置態様を示している。
 図24に示すように、第1機能素子形成領域ユニットU1は、熱の発生を抑制すべき領域に設けられている。第1機能素子形成領域ユニットU1は、アクティブ領域29の内方領域に配置されている。第3機能素子形成領域ユニットU3は、第1機能素子形成領域ユニットU1と隣接する領域に設けられている。第2機能素子形成領域ユニットU2は、第3機能素子形成領域ユニットU3と隣接する領域のうち第1機能素子形成領域ユニットU1とは反対側に隣接する領域に設けられている。
 またアクティブ領域29において第1ワイヤ41がソースパッド21に接続される領域(一点鎖線の領域)を含む領域では、第2機能素子形成領域ユニットU2が設けられている。これら第2機能素子形成領域ユニットU2の周囲の領域には、第1機能素子形成領域ユニットU1が設けられている。これら第1機能素子形成領域ユニットU1の周囲の領域には、第3機能素子形成領域ユニットU3が設けられている。
 図25では、第1ワイヤ41がソースパッド21に2箇所で接続された場合のアクティブ領域29における第1~第3機能素子形成領域ユニットU1~U3の配置態様を示している。
 図25に示すように、第1機能素子形成領域ユニットU1は、熱の発生を抑制すべき領域に設けられている。第1機能素子形成領域ユニットU1は、アクティブ領域29の内方領域に配置されている。一例では、第1機能素子形成領域ユニットU1は、アクティブ領域29において第1ワイヤ41がソースパッド21に接続される2箇所の領域(一点鎖線の領域)の間の内方領域に設けられている。第3機能素子形成領域ユニットU3は、第1機能素子形成領域ユニットU1と隣接する領域に設けられている。
 またアクティブ領域29において第1ワイヤ41がソースパッド21に接続される2箇所の領域を含む領域(ウェッジRYが配置されている領域)では、第2機能素子形成領域ユニットU2が設けられている。これら第2機能素子形成領域ユニットU2の周囲の領域には、第1機能素子形成領域ユニットU1が設けられている。これら第2機能素子形成領域ユニットU2の周囲の領域には、第1機能素子形成領域ユニットU1が設けられている。これら第1機能素子形成領域ユニットU1の周囲の領域には、第3機能素子形成領域ユニットU3が設けられている。
 なお、アクティブ領域29における外方領域は、図24及び図25に示す第2機能素子形成領域ユニットU2及び第3機能素子形成領域ユニットU3の配置態様に限られず、第2機能素子形成領域ユニットU2及び第3機能素子形成領域ユニットU3のいずれか一方が配置されていればよい。
 次に、図26A~図26Cを参照して、第1~第3機能素子形成領域ユニットU1~U3の平面構造について説明する。
 図26A~図26Cに示すように、第1~第3機能素子形成領域ユニットU1~U3は、単位面積当たりに占めるチャネル形成領域72の面積の割合が調整されて、第1~第3機能素子形成領域232~234のレイアウトが変更されている。
 図26Aに示す第1機能素子形成領域ユニットU1は、単位面積当たりに占めるチャネル形成領域72の面積の割合が25%程度とされた複数の機能素子形成領域231を含む。図26Bに示す第2機能素子形成領域ユニットU2は、単位面積当たりに占めるチャネル形成領域72の面積の割合が75%程度とされた複数の機能素子形成領域231を含む。図26Cに示す第3機能素子形成領域ユニットU3は、単位面積当たりに占めるチャネル形成領域72の面積の割合が50%程度とされた複数の機能素子形成領域231を含む。
 図26A~図26Cに示すとおり、本実施形態では、複数のチャネル形成領域72が、千鳥状又は葛折状を基調としたレイアウトで第1~第3機能素子形成領域232~234に形成されている。
 図26Aに示すとおり、第1機能素子形成領域ユニットU1の各第1機能素子形成領域232において、複数のチャネル形成領域72は、トレンチゲート構造65の長さ方向に沿って千鳥状に配列されている。各トレンチゲート構造65においては、複数のチャネル形成領域72は、トレンチゲート構造65の長さ方向に沿って、各トレンチゲート構造65の一方の側面側及び他方の側面側に交互に間隔を空けて配列されている。複数のチャネル形成領域72は、トレンチゲート構造65と交差する横方向の一方の側面側又は他方の側面側のみに配置されている。このような構成により、第1機能素子形成領域ユニットU1では、単位面積当たりに占めるチャネル形成領域72の面積の割合が25%程度とされている。第1機能素子形成領域ユニットU1では、トレンチゲート構造65の一方の側面側又は他方の側面側に他のチャネル形成領域72から間隔を空けてチャネル形成領域72が配置されているため、熱の発生源を効果的に分散させることができる。
 また、一方の側面側に配置されたチャネル形成領域72が、トレンチゲート構造65を挟んで他方の側面側に配置されたチャネル形成領域72に対向しない。したがって、トレンチゲート構造65と交差する横方向において、複数の熱の発生源がトレンチゲート構造65を挟んで対向することがない。これにより、一つのチャネル形成領域72で発生した熱が他のチャネル形成領域72に伝わるのを抑制することができるため、熱干渉の発生を効果的に抑制することができる。このように、第1機能素子形成領域ユニットU1は、温度上昇を効果的に抑制することができる構成となっている。
 図26Bに示すように、第2機能素子形成領域ユニットU2の各第2機能素子形成領域233は、図26Aに示す構成において、ソース領域70とボディコンタクト領域73を入れ替えた構成である。詳述すると、チャネル形成領域72は、トレンチゲート構造65の長さ方向に沿って延長している。トレンチゲート構造65と交差する横方向において、一方のトレンチゲート構造65側に形成されたチャネル形成領域72と他方のトレンチゲート構造65側に形成されたチャネル形成領域72とが一体的に形成されている。これにより、葛折状のチャネル形成領域72が各第2機能素子形成領域233内に形成されている。このような構成により、第2機能素子形成領域ユニットU2では、単位面積当たりに占めるチャネル形成領域72の面積の割合が75%程度とされている。
 図26Cに示すように、第3機能素子形成領域ユニットU3の各第3機能素子形成領域234は、図26Aに示す構成において、トレンチゲート構造65の長さ方向において、チャネル形成領域72の長さを2倍程にわたり延長したものである。このような構成により、第3機能素子形成領域ユニットU3では、単位面積当たりに占めるチャネル形成領域72の面積の割合が50%程度とされている。本実施形態における第1~第3機能素子形成領域ユニットU3の断面構造は、図9に示すMISFET23aの断面構造と概ね同じ構造である。
 (MISFETの製造方法)
 図27A~図27Kを参照して、MISFET23aの製造方法の一例について説明する。図27A~図27Kは、図26Aの27-27線に対応する部分の縦断面図である。
 まず、図27Aに示すように、半導体基板61と、半導体基板61上に形成されたエピタキシャル層62とを含むウェハ状の基板50が準備される。
 次に、図27Bに示すように、トレンチ66を形成すべき領域に選択的に開口241を有するハードマスク240がエピタキシャル層62上に形成される。そして、ハードマスク240を介するエッチングにより、エピタキシャル層62の表層部が選択的に除去される。これにより、複数のトレンチ66が形成される。トレンチ66が形成された後、ハードマスク240が除去される。
 次に、図27Cに示すように、例えば熱酸化法により、トレンチ66の内壁面に酸化シリコンからなる熱酸化膜242が形成される。
 次に、図27Dに示すように、エピタキシャル層62上に、導電体としてのポリシリコン膜244が堆積される。ポリシリコン膜244は、トレンチ66を埋めてエピタキシャル層62の表面を覆う。この後、ポリシリコン膜244に、n型不純物を注入し、熱処理によって拡散させる(ドライブイン)。n型不純物としては、例えば、燐(P)、砒素(As)等が挙げられる。
 次に、図27Eに示すように、ポリシリコン膜244がエッチングされる。ポリシリコン膜244のエッチングは、エッチング面がトレンチ66の各深さ方向の途中に達するまで継続される。これにより、トレンチ66には、残ったポリシリコン膜244からなる埋め込み電極69が形成される。
 次に、図27Fに示すように、トレンチ66の開口と埋め込み電極69の上端部69aとの間に位置する厚いゲート絶縁膜67がエッチングされる。厚いゲート絶縁膜67は、トレンチ66の各内壁面に一部が残存するように除去される。このとき、埋め込み電極69の上端部69aの一部は、厚いゲート絶縁膜67から露出する。この場合、実施されるエッチングは、ウェットエッチングであってもよい。
 次に、図27Gに示すように、基板50が熱酸化処理されることによって、トレンチ66の露出側面及び基板50の表面に熱酸化膜242が形成される。この際、埋め込み電極69の露出した上端部69aの一部も酸化されて熱酸化膜242が形成される。埋め込み電極69の上端部69aでは、不純物が導入されたポリシリコンにより、トレンチ66の露出面側よりも酸化が進む結果、比較的厚い熱酸化膜242が形成される。この工程では、埋め込み電極69の上端部69aとトレンチ66の側面との間に、ゲート絶縁膜67の厚膜部67a及び薄膜部67bにより凹部245が形成される。
 次に、図27Hに示すように、基板50上に、導電体としてのポリシリコン膜246が堆積される。ポリシリコン膜246は、トレンチ66を埋めて、基板50の表面を覆う。ポリシリコン膜246は、トレンチ66内の凹部245に入り込み、トレンチ66の埋め込み電極69の上端部69aとの間で、それらの間を下方に向かって延びる突起部を形成することにより、埋め込み電極69に向けて開口する凹部68aが形成される。この後、ポリシリコン膜246に不純物を注入し、熱処理によって拡散させる(ドライブイン)。次に、ポリシリコン膜246がエッチングされる。
 ポリシリコン膜246のエッチングは、エッチング面が基板50の表面よりもややトレンチ66内に入った位置になるまで続けられる。これにより、トレンチ66にはそれぞれ、残ったポリシリコン膜246からなるゲート電極68が形成される。またゲート電極68の上には、凹部247が形成される。
 次に、図27Iに示すように、ボディ領域71を形成すべき領域に選択的に開口するイオン注入マスク(図示略)が基板50上に形成される。そして、イオン注入マスクを介してp型不純物がエピタキシャル層62の表層部に注入される。これにより、エピタキシャル層62の表層部にボディ領域71が形成される。ボディ領域71が形成された後、イオン注入マスクが除去される。次に、基板50に、n型不純物及びp型不純物が順に注入される。その後、注入された不純物イオンを、熱処理によって拡散させる(ドライブイン)。これにより、n型のソース領域70及びp型のボディコンタクト領域73が形成される。次に、図27Jに示すように、例えばCVD法によって、窒化シリコン膜及び酸化シリコン膜が順に堆積される。これにより、層間絶縁膜74が形成される。
 ここで、ソース領域70は、ソース領域70を形成すべき領域に選択的に開口を有するイオン注入マスクを介してn型不純物の注入によって形成される。これにより、平面視において、単位面積当たりに占める面積の割合が相対的に小さくされたソース領域70と、平面視において、単位面積当たりに占める面積の割合が相対的に大きくされたソース領域70とが選択的に形成される。つまり、第1機能素子形成領域232(第1機能素子形成領域ユニットU1)と、第2機能素子形成領域233(第2機能素子形成領域ユニットU2)と、第3機能素子形成領域234(第3機能素子形成領域ユニットU3)とが形成される。
 またボディコンタクト領域73は、ボディコンタクト領域73を形成すべき領域に選択的に開口を有するイオン注入マスクを介するp型不純物の注入によって形成される。
 次に、反応性イオンエッチング(Reactive Ion Etching:RIE)によって、層間絶縁膜74が選択的にエッチングされて、コンタクトホール248が形成される。そして図27Kに示すように、コンタクトホール248にコンタクト81,83(図27Kでは図示略)が埋設された後、基板50上の領域を覆うように電極膜(図示略)が形成される。この電極膜がパターニングされることにより、ソースパッド21(ソースメタル230)及びゲートパッド22(図5参照)が形成される。また基板50の半導体基板61を覆うように電極膜(図示略)が形成される。この電極膜がパターニングされることにより、ドレイン電極64が形成される。以上の工程を経て、半導体装置1(MISFET23a)が得られる。
 本実施形態によれば、以下の効果が得られる。
 (4-1)アクティブ領域29において熱の発生を抑制すべき領域に、発熱量が少なくかつアクティブクランプ耐量Eacが大きい構成の第1機能素子形成領域ユニットU1が配置されている。これにより、アクティブ領域29の温度上昇を抑制することができ、アクティブ領域29における熱の発生を抑制すべき領域が過渡的かつ局所的に高温になることを抑制することができる。またアクティブ領域29に第1機能素子形成領域ユニットU1が配置されるため、例えばアクティブ領域29が第2機能素子形成領域ユニットU2及び第3機能素子形成領域ユニットU3からなる構成と比較して、アクティブクランプ耐量Eacを向上させやすくなる。
 (4-2)アクティブ領域29において熱の発生を抑制すべき領域以外の領域、例えばアクティブ領域29の外方領域に、単位面積当たりに占めるチャネル形成領域72の面積の割合が第1機能素子形成領域ユニットU1よりも大きい第2機能素子形成領域ユニットU2又は第3機能素子形成領域ユニットU3が配置されている。これにより、第1機能素子形成領域ユニットU1よりもチャネル形成領域72の面積が大きく、面積の大きい電流経路を確保することができるため、第1機能素子形成領域ユニットU1を併せて用いても、電流経路がアクティブ領域29の全体から見て減少することを抑制することができる。これにより、アクティブ領域29において熱の発生を抑制すべき領域以外の領域を利用して、半導体素子20のオン抵抗の増加を抑制することができる。
 (4-3)アクティブ領域29において、第1ワイヤ41がソースパッド21に接続される箇所に対応する領域に、発熱量が多くかつアクティブクランプ耐量Eacが小さい構成の第2機能素子形成領域ユニットU2が配置されている。この構成によれば、アクティブ領域29の熱がソースパッド21を通じて第1ワイヤ41に移動するため、アクティブ領域29における第1ワイヤ41がソースパッド21に接続される箇所に対応する領域では温度が上昇し難い。このため、発熱量が多い第2機能素子形成領域ユニットU2を用いることにより、半導体素子20のオン抵抗の増加の抑制に寄与することができる。
 (4-4)アクティブ領域29は、第1機能素子形成領域ユニットU1、第2機能素子形成領域ユニットU2、及び第3機能素子形成領域ユニットU3により構成されている。これにより、アクティブ領域29が例えば2種類の機能素子形成領域ユニットから構成される場合と比較して、半導体素子20のオン抵抗及びアクティブクランプ耐量Eacを調整し易くなる。
 また、アクティブ領域29の一部では、第1機能素子形成領域ユニットU1と第2機能素子形成領域ユニットU2との間に第3機能素子形成領域ユニットU3が配置されている。これにより、オン抵抗やアクティブクランプ耐量Eacが急激に変化することを抑制することができる。
 (変形例)
 上記各実施形態に関する説明は、本発明の半導体装置が取り得る形態の例示であり、その形態を制限することを意図していない。本発明の半導体装置は、例えば以下に示される上記各実施形態の変形例、及び相互に矛盾しない少なくとも2つの変形例が組み合わせられた形態を取り得る。
 〔実施形態の組み合わせ〕
 ・上記第2実施形態と上記第3実施形態とを組み合わせてもよい。すなわち、上記第2実施形態の半導体装置1のソースパッド21直下の層間絶縁膜74、第1ソース電極80、及び第2ソース電極82の構造を上記第3実施形態の層間絶縁膜74、第1ソース電極80、及び第2ソース電極82の構造に置き換えてもよい。
 ・上記第3実施形態と上記第4実施形態とを組み合わせてもよい。すなわち、上記第3実施形態の半導体装置1のアクティブ領域29を上記第4実施形態のような単位面積当たりに占めるチャネル形成領域72の面積の割合が異なる複数の機能素子形成領域231を有する構造に置き換えてもよい。
 〔放熱部材の追加〕
 ・アクティブクランプ耐量Eacを向上させるためには、半導体装置1の放熱性を向上させる必要がある。そこで、上記各実施形態において、ソースパッド21に放熱部材250を接続することにより、半導体装置1の放熱性を向上させることができる。一例として、図28A及び図28Bに示すように、ソースパッド21に複数の放熱部材250が接続される。図28Aは、第1ワイヤ41のソースパッド21への接続箇所が1箇所の場合の放熱部材250の配置態様を示し、図28Bは、第1ワイヤ41のソースパッド21への接続箇所が2箇所の場合の放熱部材250の配置態様を示している。
 図28A及び図28Bに示すように、複数の放熱部材250は、アクティブ領域29において、熱の発生を抑制すべき領域に対応するソースパッド21の領域に接続されている。詳述すると、図28Aでは、複数の放熱部材250は、アクティブ領域29の内方領域に対応するソースパッド21の領域に接続されている。具体的には、複数の放熱部材250は、第1ワイヤ41の接続部分41a(一点鎖線)の一部を取り囲むように配置されている。なお、第1ワイヤ41との干渉を避けるため、第1ワイヤ41が延びる方向には放熱部材250が配置されていない。
 図28Bでは、第1ワイヤ41の端部となる第1接続部分41b及び第2接続部分41c(ともに一点鎖線)の一部を取り囲むように配置されている。なお、第1ワイヤ41との干渉を避けるため、第1ワイヤ41が延びる方向には放熱部材250が配置されていない。また複数の放熱部材250は、アクティブ領域29の内方領域、すなわちアクティブ領域29において第1ワイヤ41の第1接続部分41bと第2接続部分41cとの間の領域であって、第1ワイヤ41と縦方向Yに隣り合う領域に対応するソースパッド21の領域に接続されている。
 このような放熱部材250は、ウェッジボンディング又はボールボンディングによってワイヤがソースパッド21に接続されることにより形成される。すなわち放熱部材250の形状は、ワイヤが接続されるときの接続部分の形状と同一形状である。放熱部材250は、例えば銅またはアルミニウムからなる。また例えば、放熱部材250は、第1ワイヤ41がソースパッド21に接続されることにより形成されてもよい。
 図29は、放熱部材250の一例を示している。図29に示す放熱部材250は、ボールボンディングによってワイヤがソースパッド21に接続された場合のものである。
 また図28A及び図28Bの複数の放熱部材250の配置態様は一例であり、その配置態様は任意に変更可能である。例えば、複数の放熱部材250は、図28A及び図28Bに示すアクティブ領域29における複数の第3機能素子形成領域ユニットU3が配置される領域に対応するソースパッド21の領域の少なくとも1つに接続されてもよい。
 ・上記第1~第3実施形態において、1又は複数の放熱部材250がソースパッド21上に接続されてもよい。この構成によれば、ソースパッド21を介して半導体装置1の放熱性が向上するため、アクティブクランプ耐量Eacを向上させることができる。
 〔接続部材の接続位置〕
 ・上記第1実施形態において、図7に示すように、接続部材としての第1ワイヤ41とソースパッド21とは、第1領域RA1の重心位置GA1と第2領域RA2の重心位置GA2とを結ぶ線分LA上の位置において互いに接続される。第1ワイヤ41とソースパッド21とは、第1領域RA1の重心位置GA1と第2領域RA2の重心位置GA2との2箇所において互いに接続されてもよい。
 〔アクティブ領域の形状と重心位置〕
 ・上記各実施形態において、アクティブ領域29の形状は任意に変更可能である。アクティブ領域29は、次の(A)~(C)のように変更することができる。これら(A)~(C)のアクティブ領域29の重心位置についても併せて説明する。
 (A)図30A及び図30Bに示すように、アクティブ領域29の形状は凹形状である。図30Aでは、第1ワイヤ41がソースパッド21に1箇所で接続される場合を示している。図30Aに示すように、アクティブ領域29を凹部29xを埋めた長方形状の第1領域RD1と、矩形状の凹部29xに対応する第2領域RD2とに分割する。次に、第1領域RD1の重心位置GD1及び第2領域RD2の重心位置GD2を求める。図30Aに示すとおり、第1領域RD1及び第2領域RD2はそれぞれ矩形状であるため、第1領域RD1の重心位置GD1は第1領域RD1の対角線の交点であり、第2領域RD2の重心位置GD2は第2領域RD2の対角線の交点である。次に、第1領域RD1の面積SD1及び第2領域RD2の面積SD2をそれぞれ求める。次に、重心位置GD1と重心位置GD2とを結ぶ線分LDにおいて、重心位置GD1とアクティブ領域29の重心位置GDとの間の距離DD1、及び重心位置GD2とアクティブ領域29の重心位置GDとの間の距離DD2と、第1領域RD1の面積SD1及び第2領域RD2の面積SD2との関係に基づいてアクティブ領域29の重心位置GDを求める。詳述すると、距離DD1に対する距離DD2の比(DD2/DD1)と、第1領域RD1の面積SD1に対する第2領域RD2の面積SD2の比の逆比(SD1/SD2)とが等しい(DD2/DD1=SD1/SD2)。これにより、各距離DD1,DD2の少なくとも一方を求めることにより、アクティブ領域29の重心位置GDが求められる。また、図30Aに示すとおり、ソースパッド21は、アクティブ領域29の重心位置GDを覆うように設けられている。
 図30Aに示される一点鎖線の領域RXは、ウェッジボンディング装置(図示略)において第1ワイヤ41をソースパッド21に超音波接合するためのツールヘッドを示している(以下、ウェッジRXという)。ウェッジボンディング装置は、ウェッジRXがアクティブ領域29の重心位置GD上に位置するようにウェッジRXを移動させる。ウェッジRXに通された第1ワイヤ41の端部は、アクティブ領域29の重心位置GDに重なるように接続されている。すなわち、第1ワイヤ41のソースパッド21への接触領域は、アクティブ領域29の重心位置GDを含んでいる。図30Aでは、第1ワイヤ41のソースパッド21への接触領域(ウェッジRX)の中心位置がアクティブ領域29の重心位置GDと一致している。なお、この変形例において、第1ワイヤ41のソースパッド21への接触領域(ウェッジRX)はアクティブ領域29の重心位置GDを含んでいればよく、第1ワイヤ41のソースパッド21への接触領域(ウェッジRX)の中心位置がアクティブ領域29の重心位置GDと異なる位置であってもよい。
 図31Aは、図30Aのアクティブ領域29及び第1ワイヤ41のソースパッド21への接触領域(ウェッジRX)を用いた半導体装置1の一例を示している。図31Aに示すように、図30Aのアクティブ領域29と比較してゲートパッド22の形成のためにアクティブ領域29の一部が切り欠かれているが、第1ワイヤ41のソースパッド21への接触領域(ウェッジRX)の中心位置がアクティブ領域29の重心位置GDと一致している点は変わらない。また図31Aに示すとおり、アクティブ領域29の凹部29xは、横方向Xに凹むように形成されている。制御回路領域29LGは、アクティブ領域29のうちのゲートパッド22が形成される切欠部29wと凹部29xとにわたって形成されている。また、温度センサ27は、凹部29xにおける縦方向Yの中央かつ横方向Xにおける凹部29xの底面29xaと隣接した箇所に設けられる。図31Aに示すとおり、温度センサ27は、平面視において第1ワイヤ41と重ならない位置、すなわち第1ワイヤ41よりも横方向Xにおけるゲートパッド22側の位置に設けられている。
 図30Bでは、第1ワイヤ41がソースパッド21に2箇所で接続される場合を示している。図30Bに示すように、アクティブ領域29を等面積となるような2つの領域(第1領域RE1及び第2領域RE2)に分割する。図30Bに示すとおり、第1領域RE1及び第2領域RE2は、略L字状に形成される。次に、第1領域RE1の重心位置GE1及び第2領域RE2の重心位置GE2を求める。第1領域RE1を、2つの矩形状の領域である第1分割領域RE11及び第2分割領域RE12に分割する。そして第1分割領域RE11の重心位置GE11及び第2分割領域RE12の重心位置GE12を求める。第1分割領域RE11は矩形状であるため、第1分割領域RE11の対角線の交点が第1分割領域RE11の重心位置GE11である。第2分割領域RE12は矩形状であるため、第2分割領域RE12の対角線の交点が分割領域RE12の第2重心位置GE12である。次に、第1分割領域RE11の面積SE1及び第2分割領域RE12の面積SE2をそれぞれ求める。次に、重心位置GE11と重心位置GE12とを結ぶ線分LE1において、重心位置GE11と重心位置GE1との間の距離DE1、及び重心位置GE12と重心位置GE1との間の距離DE2と、第1分割領域RE11の面積SE1及び第2分割領域RE12の面積SE2との関係に基づいて第1領域RE1の重心位置GE1を求める。詳述すると、距離DE1に対する距離DE2の比(DE2/DE1)と、第1分割領域RE11の面積SE1に対する第2分割領域RE12の面積SE2の比の逆比(SE1/SE2)とが等しい(DE2/DE1=SE1/SE2)。これにより、各距離DE1,DE2の少なくとも一方を求めることにより、第1領域RE1の重心位置GE1を求める。また第2領域RE2についても第1領域RE1の重心位置GE1の求め方と同様に、第1分割領域RE21の重心位置GE21及び第2分割領域RE22の重心位置GE22を結ぶ線分LE2において、第1分割領域RE21の面積SE21及び第2分割領域RE22の面積SE22に基づいて重心位置GE2を求める。また、図30Bに示すとおり、ソースパッド21は、分割されたアクティブ領域29のそれぞれの重心位置GE1,GE2(第1領域RE1の重心位置GE1及び第2領域RE2の重心位置GE2)を覆うように設けられている。
 図30Bに示される2つの一点鎖線の領域RYは、ウェッジボンディング装置(図示略)において第1ワイヤ41をソースパッド21に超音波接合するためのツールヘッド(以下、ウェッジRYという)を示している。ウェッジボンディング装置は、ウェッジRYがアクティブ領域29の第1領域RE1の重心位置GE1上に位置するようにウェッジRYを移動させて、ソースパッド21に第1ワイヤ41の端部を接続する。これにより、ウェッジRYに通された第1ワイヤ41の端部は、第1領域RB1の重心位置GB1に重なるように接続されている。すなわち、第1ワイヤ41のソースパッド21への第1接続部分41bは、第1領域RE1の重心位置GE1を含んでいる。図30Bでは、第1接続部分41bの中心位置が第1領域RE1の重心位置GE1と一致している。次に、ウェッジボンディング装置は、ウェッジRYをソースパッド21から離間させることにより第1ワイヤ41がソースパッド21から離れるようになる。そしてウェッジボンディング装置は、ウェッジRYがアクティブ領域29の第2領域RB2の重心位置GB2上に位置するようにウェッジRYを移動させて、ソースパッド21に第1ワイヤ41を接続する。これにより、ウェッジRYに通された第1ワイヤ41は、第2領域RE2の重心位置GE2に重なるように接続されている。すなわち、第1ワイヤ41のソースパッド21への第2接続部分41cは、第2領域RE2の重心位置GE2を含んでいる。図30Bでは、第2接続部分41cの中心位置が第2領域RE2の重心位置GE2と一致している。なお、この変形例において、第1接続部分41bは第1領域RE1の重心位置GE1を含んでいればよく、第1接続部分41bの中心位置が第1領域RE1の重心位置GE1と異なる位置であってもよい。また第2接続部分41cは第2領域RE2の重心位置GE2を含んでいればよく、第2接続部分41cの中心位置が第2領域RE2の重心位置GE2と異なる位置であってもよい。
 図31Bは、図30Bのアクティブ領域29及び第1ワイヤ41のソースパッド21への接触領域(ウェッジRX)を用いた半導体装置1の一例を示している。アクティブ領域29の形状や制御回路領域29LGの形状、及び温度センサ27の位置は、図31Aと同様である。図31Bに示すとおり、温度センサ27は、平面視において第1ワイヤ41と重ならない位置、すなわち第1ワイヤ41よりも横方向Xにおけるゲートパッド22側の位置に設けられている。
 また、温度センサ27の位置は、図31A及び図31Bに示す位置に限定されず、任意に変更可能である。一例では、図31Cに示すように、温度センサ27は、半導体素子20の駆動時においてアクティブ領域29のうちの最も温度が高くなる領域に接近するように設けられてもよい。詳述すると、図31Cに示すアクティブ領域29は、凹部29xの底面29xaの縦方向Yの中央部から横方向Xに向けて凹む第2凹部29vを有する。制御回路領域29LGは、第2凹部29vに入り込む凸部29uを有する。温度センサ27は、凸部29uの先端部に設けられている。図31Cに示すとおり、温度センサ27は、平面視において第1ワイヤ41と重ならない位置、すなわち第1ワイヤ41よりも横方向Xにおけるゲートパッド22側の位置に設けられている。
 (B)図32A及び図32Bに示すように、アクティブ領域29の形状は凸形状である。図32Aでは、第1ワイヤ41がソースパッド21に1箇所で接続される場合を示している。図32Aに示すように、アクティブ領域29を凸部29yを除く長方形状の第1領域RF1と、矩形状の凸部29yに対応する第2領域RF2とに分割する。次に、第1領域RF1の重心位置GF1及び第2領域RF2の重心位置GF2を求める。図32Aに示すとおり、第1領域RF1及び第2領域RF2はそれぞれ矩形状であるため、第1領域RF1の重心位置GF1は第1領域RF1の対角線の交点であり、第2領域RF2の重心位置GF2は第2領域RF2の対角線の交点である。次に、第1領域RF1の面積SF1及び第2領域RF2の面積SF2をそれぞれ求める。次に、重心位置GF1と重心位置GF2とを結ぶ線分LFにおいて、重心位置GF1とアクティブ領域29の重心位置GFとの間の距離DF1、及び重心位置GF2とアクティブ領域29の重心位置GFとの間の距離DF2と、第1領域RF1の面積SF1及び第2領域RF2の面積SF2との関係に基づいてアクティブ領域29の重心位置GFを求める。詳述すると、距離DF1に対する距離DF2の比(DF2/DF1)と、第1領域RF1の面積SF1に対する第2領域RF2の面積SF2の比の逆比(SF1/SF2)とが等しい(DF2/DF1=SF1/SF2)。これにより、各距離DF1,DF2の少なくとも一方を求めることにより、アクティブ領域29の重心位置GFが求められる。また、図32Aに示すとおり、ソースパッド21は、アクティブ領域29の重心位置GFを覆うように設けられている。
 図32Aの一点鎖線にて示される領域RXは、ウェッジボンディング装置(図示略)において第1ワイヤ41をソースパッド21に超音波接合するためのツールヘッドを示している(以下、ウェッジRXという)。ウェッジボンディング装置は、ウェッジRXがアクティブ領域29の重心位置GF上に位置するようにウェッジRXを移動させる。ウェッジRXに通された第1ワイヤ41の端部は、アクティブ領域29の重心位置GFに重なるように接続されている。すなわち、第1ワイヤ41のソースパッド21への接触領域は、アクティブ領域29の重心位置GFを含んでいる。図32Aでは、第1ワイヤ41のソースパッド21への接触領域(ウェッジRX)の中心位置がアクティブ領域29の重心位置GFと一致している。なお、この変形例において、第1ワイヤ41のソースパッド21への接触領域(ウェッジRX)はアクティブ領域29の重心位置GFを含んでいればよく、第1ワイヤ41のソースパッド21への接触領域(ウェッジRX)の中心位置がアクティブ領域29の重心位置GFと異なる位置であってもよい。
 図33Aは、図32Aのアクティブ領域29及び第1ワイヤ41のソースパッド21への接触領域(ウェッジRX)を用いた半導体装置1の一例を示している。図33Aでは、アクティブ領域29の凸部29yが縦方向Yにおいて第2リードフレーム12及び第3リードフレーム13側となるように半導体素子20が設けられている。図33Aに示すように、図32Aのアクティブ領域29と比較して温度センサ27の配置のためにアクティブ領域29の一部が切り欠かれているが、第1ワイヤ41のソースパッド21への接触領域(ウェッジRX)の中心位置がアクティブ領域29の重心位置GDと一致している点は変わらない。また図33Aに示すとおり、アクティブ領域29における凸部29yに対してゲートパッド22側と反対側に隣り合う領域には、縦方向Yに凹むように形成された凹部29tを有する。制御回路領域29LGは、縦方向Yにおいてアクティブ領域29と並べられ、アクティブ領域29の凸部29yを横方向X及び縦方向Yから取り囲むように形成されている。制御回路領域29LGは、アクティブ領域29の凹部29tに入り込む凸部29sを有する。温度センサ27は、凸部29sの先端部に設けられる。図33Aに示すとおり、温度センサ27は、平面視において第1ワイヤ41と重ならない位置、すなわち第1ワイヤ41よりも横方向Xにおけるゲートパッド22側とは反対側の位置に設けられている。
 図32Bでは、第1ワイヤ41がソースパッド21に2箇所で接続される場合を示している。図32Bに示すように、アクティブ領域29を等面積となるような2つの領域(第1領域RG1及び第2領域RG2)に分割する。図32Bに示すとおり、第1領域RG1及び第2領域RG2は、略L字状に形成される。次に、第1領域RG1の重心位置GG1及び第2領域RG2の重心位置GG2を求める。第1領域RG1を、2つの矩形状の領域である第1分割領域RG11及び第2分割領域RG12に分割する。そして第1分割領域RG11の重心位置GG11及び第2分割領域RG12の重心位置GG12を求める。第1分割領域RG11は矩形状であるため、第1分割領域RG11の対角線の交点が第1分割領域RG11の重心位置GG11である。第2分割領域RG12は矩形状であるため、第2分割領域RG12の対角線の交点が分割領域RG12の第2重心位置GG12である。次に、第1分割領域RG11の面積SG1及び第2分割領域RG12の面積SG2をそれぞれ求める。次に、重心位置GG11と重心位置GG12とを結ぶ線分LG1において、重心位置GG11と重心位置GG1との間の距離DG1、及び重心位置GG12と重心位置GG1との間の距離DG2と、第1分割領域RG11の面積SG1及び第2分割領域RG12の面積SG2との関係に基づいて第1領域RG1の重心位置GG1を求める。詳述すると、距離DG1に対する距離DG2の比(DG2/DG1)と、第1分割領域RG11の面積SG1に対する第2分割領域RG12の面積SG2の比の逆比(SG1/SG2)とが等しい(DG2/DG1=SG1/SG2)。これにより、各距離DG1,DG2の少なくとも一方を求めることにより、第1領域RG1の重心位置GG1を求める。また第2領域RG2についても第1領域RG1の重心位置GG1の求め方と同様に、第1分割領域RG21の重心位置GG21及び第2分割領域RG22の重心位置GG22を結ぶ線分LG2において、第1分割領域RG21の面積SG21及び第2分割領域RG22の面積SG22に基づいて重心位置GG2を求める。また、図32Bに示すとおり、ソースパッド21は、分割されたアクティブ領域29のそれぞれの重心位置GG1,GG2(第1領域RG1の重心位置GG1及び第2領域RG2の重心位置GG2)を覆うように設けられている。
 図32Bに示される2つの二点鎖線の領域RYは、ウェッジボンディング装置(図示略)において第1ワイヤ41をソースパッド21に超音波接続するためのツールヘッド(以下、ウェッジRYという)を示している。ウェッジボンディング装置は、ウェッジRYがアクティブ領域29の第1領域RG1の重心位置GG1上に位置するようにウェッジRYを移動させて、ソースパッド21に第1ワイヤ41の端部を接続する。これにより、ウェッジRYに通された第1ワイヤ41の端部は、第1領域RG1の重心位置GG1に重なるように接続されている。すなわち、第1ワイヤ41のソースパッド21への第1接続部分41bは、第1領域RG1の重心位置GG1を含んでいる。図32Bでは、第1接続部分41bの中心位置が第1領域RG1の重心位置GG1と一致している。次に、ウェッジボンディング装置は、ウェッジRYをソースパッド21から離間させることにより第1ワイヤ41がソースパッド21から離れるようになる。そしてウェッジボンディング装置は、ウェッジRYがアクティブ領域29の第2領域RG2の重心位置GG2上に位置するようにウェッジRYを移動させて、ソースパッド21に第1ワイヤ41を接続する。これにより、ウェッジRYに通された第1ワイヤ41は、第2領域RG2の重心位置GG2に重なるように接続されている。すなわち、第1ワイヤ41のソースパッド21への第2接続部分41cは、第2領域RG2の重心位置GG2を含んでいる。図32Bでは、第2接続部分41cの中心位置が第2領域RG2の重心位置GG2と一致している。なお、この変形例において、第1接続部分41bは第1領域RG1の重心位置GG1を含んでいればよく、第1接続部分41bの中心位置が第1領域RG1の重心位置GG1と異なる位置であってもよい。また第2接続部分41cは第2領域RG2の重心位置GG2を含んでいればよく、第2接続部分41cの中心位置が第2領域RG2の重心位置GG2と異なる位置であってもよい。
 図33Bは、図32Bのアクティブ領域29及び第1ワイヤ41のソースパッド21への接触領域(ウェッジRX)を用いた半導体装置1の一例を示している。図33Bでは、アクティブ領域29の凸部29yが横方向Xに延び、横方向Xにおいて凸部29yが第2リードフレーム12側となるように半導体素子20が設けられている。図33Bに示すように、図32Bのアクティブ領域29と比較して温度センサ27の配置のためにアクティブ領域29の一部が切り欠かれているが、第1ワイヤ41のソースパッド21への接触領域(ウェッジRX)の中心位置がアクティブ領域29の重心位置GDと一致している点は変わらない。また図33Bに示すとおり、アクティブ領域29における凸部29yに対してゲートパッド22側と反対側に隣り合う領域には、縦方向Yに凹むように形成された凹部29rを有する。凹部29rは、第3リードフレーム13に向けて斜めに凹むように形成されている。制御回路領域29LGは、横方向Xにおいてアクティブ領域29と並べられ、アクティブ領域29の凸部29yを横方向X及び縦方向Yから取り囲むように形成されている。ゲートパッド22は、縦方向Yにおいてアクティブ領域29の凸部29yよりも第2リードフレーム12側であって、横方向Xにおいて制御回路領域29LGとアクティブ領域29との間に形成されている。制御回路領域29LGは、アクティブ領域29の凹部29rに入り込む凸部29qを有する。温度センサ27は、凸部29qの先端部に設けられる。図33Bに示すとおり、温度センサ27は、平面視において第1ワイヤ41と重ならない位置、すなわち横方向Xにおいて第1ワイヤ41とゲートパッド22との間の位置に設けられている。
 (C)図34A及び図34Bに示すように、アクティブ領域29の形状は、複数の矩形状が組み合わせられた形状である。図34Aでは、第1ワイヤ41がソースパッド21に1箇所で接続される場合を示している。図34Aに示すように、アクティブ領域29を矩形状の第1領域RH1と、凸形状の第2領域RH2とに分割する。次に、第1領域RH1の重心位置GH1及び第2領域RH2の重心位置GH2を求める。図34Aに示すとおり、第1領域RH1は矩形状であるため、第1領域RH1の重心位置GH1は第1領域RH1の対角線の交点である。第2領域RH2は凸形状であるため、図33Aのアクティブ領域29と同様に、第2領域RH2を2つの矩形状の領域である第1分割領域RH21及び第2分割領域RH22に分割する。そして第1分割領域RH21の重心位置GH21及び第2分割領域RH22の重心位置GH22を求める。第1分割領域RH21は矩形状であるため、第1分割領域RH21の対角線の交点が第1分割領域RH21の重心位置GH21である。第2分割領域RH22は矩形状であるため、第2分割領域RH22の対角線の交点が第2分割領域RH22の第2重心位置GH22である。次に、第1分割領域RH21の面積SH21及び第2分割領域RH22の面積SH22をそれぞれ求める。次に、重心位置GH21と重心位置GH22とを結ぶ線分LH1において、重心位置GH21と重心位置GH2との間の距離DH21、及び重心位置GH22と重心位置GH2との間の距離DH22と、第1分割領域RH21の面積SH21及び第2分割領域RH22の面積SH22との関係に基づいて第2領域RH2の重心位置GH2を求める。詳述すると、距離DH21に対する距離DH22の比(DH22/DH21)と、第1分割領域RH21の面積SH21に対する第2分割領域RH22の面積SH22の比の逆比(SH21/SH22)とが等しい(DH22/DH21=SH21/SH22)。これにより、各距離DH21,DH22の少なくとも一方を求めることにより、第2領域RH2の重心位置GH2を求める。
 次に、第1領域RH1の重心位置GH1と第2領域RH2の重心位置GH2とを結ぶ線分LH2において、重心位置GH1とアクティブ領域29の重心位置GHとの間の距離DH1、及び重心位置GH2とアクティブ領域29の重心位置GHとの間の距離DH2と、第1領域RH1の面積SH1及び第2領域RH2の面積SH2との関係に基づいてアクティブ領域29の重心位置GHを求める。詳述すると、距離DH1に対する距離DH2の比(DH1/DH2)と、第1領域RH1の面積SH1に対しる第2領域RH2の面積SH2の比の逆比(SH1/SH2)とが等しい(DH2/DH1=SH1/SH2)。これにより、各距離DH1,DH2の少なくとも一方を求めることにより、アクティブ領域29の重心位置GHを求める。
 図34Aの一点鎖線により示す領域RXは、ウェッジボンディング装置(図示略)において第1ワイヤ41をソースパッド21に超音波接合するためのツールヘッドを示している(以下、ウェッジRXという)。ウェッジボンディング装置は、ウェッジRXがアクティブ領域29の重心位置GD上に位置するようにウェッジRXを移動させる。ウェッジRXに通された第1ワイヤ41の端部は、アクティブ領域29の重心位置GHに重なるように接続されている。すなわち、第1ワイヤ41のソースパッド21への接触領域は、アクティブ領域29の重心位置GHを含んでいる。図34Aでは、第1ワイヤ41のソースパッド21への接触領域(ウェッジRX)の中心位置がアクティブ領域29の重心位置GHと一致している。なお、この変形例において、第1ワイヤ41のソースパッド21への接触領域(ウェッジRX)はアクティブ領域29の重心位置GHを含んでいればよく、第1ワイヤ41のソースパッド21への接触領域(ウェッジRX)の中心位置がアクティブ領域29の重心位置GHと異なる位置であってもよい。
 図35Aは、図34Aのアクティブ領域29及び第1ワイヤ41のソースパッド21への接触領域(ウェッジRX)を用いた半導体装置1の一例を示している。図35Aでは、アクティブ領域29における第1領域RH1及び第2領域RH2が横方向Xに並べられ、かつ第2領域RH2の第2分割領域RH22が第2リードフレーム12側となるように半導体素子20が設けられている。図35Aに示すとおり、ゲートパッド22は、第2分割領域RH22に対して第1領域RH1とは反対側に第2分割領域RH22と隣り合うように形成されている。また制御回路領域29LGは、縦方向Yにおいてアクティブ領域29と並べられ、アクティブ領域29の第2分割領域RH22と第1領域RH1との横方向Xの間に入り込む凸部29pを有する。温度センサ27は、凸部29pの先端部に設けられる。図35Aに示すとおり、温度センサ27は、平面視において第1ワイヤ41と重ならない位置、すなわち第1ワイヤ41よりも縦方向Yにおける第2リードフレーム12側の位置に設けられている。
 図34Bでは、第1ワイヤ41がソースパッド21に2箇所で接続される場合を示している。図34Bに示すように、アクティブ領域29を等面積となるような2つの領域(第1領域RJ1及び第2領域RJ2)に分割する。図34Bに示すとおり、第1領域RJ1は略L字状に形成され、第2領域RJ2は凸形状に形成される。次に、第1領域RJ1の重心位置GJ1及び第2領域RJ2の重心位置GJ2を求める。第1領域RJ1を、2つの矩形状の領域である第1分割領域RJ11及び第2分割領域RJ12に分割する。そして第1分割領域RJ11の重心位置GJ11及び第2分割領域RJ12の重心位置GJ12を求める。第1分割領域RJ11は矩形状であるため、第1分割領域RJ11の対角線の交点が第1分割領域RJ11の重心位置GJ11である。第2分割領域RJ12は矩形状であるため、第2分割領域RJ12の対角線の交点が分割領域RJ12の重心位置GJ12である。次に、第1分割領域RJ11の面積SJ11及び第2分割領域RJ12の面積SJ12をそれぞれ求める。次に、重心位置GJ11と重心位置GJ12とを結ぶ線分LJ1において、重心位置GJ11と重心位置GJ1との間の距離DJ11、及び重心位置GJ12と重心位置GJ1との間の距離DJ12と、第1分割領域RJ11の面積SJ11及び第2分割領域RJ12の面積SJ12との関係に基づいて第1領域RJ1の重心位置GJ1を求める。詳述すると、距離DJ11に対する距離DJ12の比(DJ12/DJ11)と、第1分割領域RJ11の面積SJ11に対する第2分割領域RJ12の面積SJ12の比の逆比(SJ11/SJ12)とが等しい(DJ12/DJ11=SJ11/SJ12)。これにより、各距離DJ11,DJ12の少なくとも一方を求めることにより、第1領域RJ1の重心位置GJ1を求める。
 また、第2領域RJ2を、2つの矩形状の領域である第1分割領域RJ21及び第2分割領域RJ22に分割する。そして第1分割領域RJ21の重心位置GJ21及び第2分割領域RJ22の重心位置GJ22を求める。第1分割領域RJ21は矩形状であるため、第1分割領域RJ21の対角線の交点が第1分割領域RJ21の重心位置GJ21である。第2分割領域RJ22は矩形状であるため、第2分割領域RJ22の対角線の交点が分割領域RJ22の第2重心位置GJ22である。次に、第1分割領域RJ21の面積SJ21及び第2分割領域RJ22の面積SJ22をそれぞれ求める。次に、重心位置GJ21と重心位置GJ22とを結ぶ線分LJ2において、重心位置GJ21と重心位置GJ2との間の距離DJ21、及び重心位置GJ22と重心位置GJ2との間の距離DJ22と、第1分割領域RJ21の面積SJ21及び第2分割領域RJ22の面積SJ22との関係に基づいて第2領域RJ2の重心位置GJ2を求める。詳述すると、距離DJ21に対する距離DJ22の比(DJ22/DJ21)と、第1分割領域RJ21の面積SJ21に対する第2分割領域RJ22の面積SJ22の比の逆比(SJ21/SJ22)とが等しい(DJ22/DJ21=SJ21/SJ22)。これにより、各距離DJ21,DJ22の少なくとも一方を求めることにより、第2領域RJ2の重心位置GJ2を求める。
 図34Bに示される2つの一点鎖線の領域RYは、ウェッジボンディング装置(図示略)において第1ワイヤ41をソースパッド21に超音波接続するためのツールヘッド(以下、ウェッジRYという)を示している。ウェッジボンディング装置は、ウェッジRYがアクティブ領域29の第1領域RJ1の重心位置GJ1上に位置するようにウェッジRYを移動させて、ソースパッド21に第1ワイヤ41の端部を接続する。これにより、ウェッジRYに通された第1ワイヤ41の端部は、第1領域RJ1の重心位置GJ1に重なるように接続されている。すなわち、第1ワイヤ41のソースパッド21への第1接続部分41bは、第1領域RJ1の重心位置GJ1を含んでいる。図34Bでは、第1接続部分41bの中心位置が第1領域RJ1の重心位置GJ1と一致している。次に、ウェッジボンディング装置は、ウェッジRYをソースパッド21から離間させることにより第1ワイヤ41がソースパッド21から離れるようになる。そしてウェッジボンディング装置は、ウェッジRYがアクティブ領域29の第2領域RJ2の重心位置GJ2上に位置するようにウェッジRYを移動させて、ソースパッド21に第1ワイヤ41を接続する。これにより、ウェッジRYに通された第1ワイヤ41は、第2領域RJ2の重心位置GJ2に重なるように接続されている。すなわち、第1ワイヤ41のソースパッド21への第2接続部分41cは、第2領域RJ2の重心位置GJ2を含んでいる。図34Bでは、第2接続部分41cの中心位置が第2領域RJ2の重心位置GJ2と一致している。なお、この変形例において、第1接続部分41bは第1領域RJ1の重心位置GJ1を含んでいればよく、第1接続部分41bの中心位置が第1領域RJ1の重心位置GJ1と異なる位置であってもよい。また第2接続部分41cは第2領域RJ2の重心位置GJ2を含んでいればよく、第2接続部分41cの中心位置が第2領域RJ2の重心位置GJ2と異なる位置であってもよい。
 図35Bは、図34Bのアクティブ領域29及び第1ワイヤ41のソースパッド21への接触領域(ウェッジRX)を用いた半導体装置1の一例を示している。図35Bのアクティブ領域29及び制御回路領域29LGの形状、並びに温度センサ27の位置は、図35Aと同じである。図35Bに示すとおり、温度センサ27は、平面視において第1ワイヤ41と重ならない位置、すなわち第1ワイヤ41よりも縦方向Yにおける第2リードフレーム12側の位置に設けられている。
 〔複数本の第1ワイヤ〕
 ・上記第2実施形態では、第1ワイヤ41が1本であったが、第1ワイヤ41の本数はこれに限定されない。例えば、図36に示すように、2本の第1ワイヤ41A,41Bによって半導体素子20と第3リードフレーム13とを接続してもよい。この場合、図37に示すように、アクティブ領域29を上記第2実施形態と同様に等面積の第1領域RB1及び第2領域RB2に分割した場合に、第1領域RB1及び第2領域RB2が縦方向Yに並べられ、かつ第2領域RB2が第3リードフレーム13側となるように半導体素子20が設けられている。またゲートパッド22は、第2領域RB2のうちの縦方向Yの第3リードフレーム13側の端部と横方向Xに隣り合うように形成されている。ゲートパッド22は、第2領域RB2よりも第2リードフレーム12側に形成されている。また温度センサ27のアクティブ領域29に対する位置は、上記第2実施形態と同様である。
 また、図37では、アクティブ領域29を上記第2実施形態と同様に等面積の第1領域RB1及び第2領域RB2に分割し、第1領域RB1の重心位置GB1及び第2領域RB2の重心位置GB2を求める。図37に示すように、第1ワイヤ41Aは、第1領域RB1の重心位置GB1に対応するソースパッド21の領域に接続され、第1ワイヤ41Bは、第2領域RB2の重心位置GB2に対応するソースパッド21の領域に接続されている。なお、図36に示すように、温度センサ27は、平面視において2本の第1ワイヤ41A,41Bと重ならないような位置に設けられている。すなわち、温度センサ27は、第1ワイヤ41Aよりも横方向Xの第2リードフレーム12側に位置し、第1ワイヤ41Bよりも縦方向Yのゲートパッド22側とは反対側に位置する。
 〔第1接続部材の変形例〕
 ・上記各実施形態において、第1接続部材として第1ワイヤ41が用いられているが、これに限られない。第1接続部材として第1ワイヤ41に代えて、例えば図38に示す接続板(以下、「クリップ45」)が用いられてもよい。クリップ45は、半導体素子20に接続される素子接続部46と、第3リードフレーム13の第3アイランド部13aに接続されるリード接続部47と、素子接続部46とリード接続部47とを連結する連結部48とを有する。
 素子接続部46は、半導体素子20のソースパッド21に例えば半田により接続されている。素子接続部46は、平面視において帯状に形成されている。素子接続部46には、第1突起46a及び第2突起46bが形成されている。第1突起46a及び第2突起46bは、素子接続部46の他の部分よりもソースパッド21に接近するように設けられている。第1突起46aは、第1領域RB1の重心位置GB1を含むウェッジRYを含む位置に配置され、第2突起46bは、第2領域RB2の重心位置GB2を含むウェッジRYを含む位置に配置されている。
 リード接続部47は、矩形平板状に形成されている。リード接続部47は、半田によって第3リードフレーム13の第3アイランド部13aに接続されている。
 連結部48は、縦方向Yに沿って延びている。図38では、連結部48の横方向Xの大きさは、縦方向Yにおいてリード接続部47から素子接続部46に向かうにつれて大きくなるように形成されている。連結部48は、素子接続部46及びリード接続部47のそれぞれから折り曲げられることにより、厚さ方向Zにおいて素子接続部46及びリード接続部47よりも半導体素子20から離間する位置に配置されている。
 クリップ45の材料としては、例えば、銅(Cu)、アルミニウム(Al)、銅合金、アルミニウム合金等を用いることができる。クリップ45の表面の略全面にわたり、めっき層により覆われている。めっき層の材料としては、例えば、銀(Ag)、ニッケル(Ni)、錫(Sn)、それらを含む合金等を用いることができる。なお、複数のめっき層を用いることもできる。また、クリップ45の形状は、図38に示すクリップ45の形状に限られず、任意に変更可能である。
 〔MISFETの構造〕
 ・上記各実施形態において、MISFET23aの構造は任意に変更可能である。一例では、図39に示すMISFET23aの構造であってもよい。図39のMISFET23aは、上記各実施形態のMISFET23aと比較して、ゲート電極の構造及びソースパッド21の構造が異なる。
 図39に示すとおり、トレンチ66にはゲート電極260のみが埋め込まれている。すなわち、図39のMISFET23aは、上記各実施形態のMISFET23aから埋め込み電極69が省略された構造となる。この構成に応じて、ゲート電極260には、凹部68aは形成されていない。またトレンチ66の深さは任意に変更可能である。例えば図39に示すMISFET23aのトレンチ66は、上記各実施形態のMISFET23aのトレンチ66の深さよりも浅く形成されてもよい。なお、図39に示すように、ボディコンタクト領域73の厚さがソース領域70の厚さよりも厚くてもよい。
 図39に示すように、ソースパッド270は、複数の積層構造からなる。詳述すると、ソースパッド270は、エピタキシャル層62上及び層間絶縁膜74上を覆う第1保護層271と、第1保護層271を覆う第1電極層272と、第1電極層272を覆う第2保護層273と、第2保護層273を覆う第2電極層274とを含んで構成されている。また第2電極層274上には、第1ワイヤ41が接続するための接続層275が形成されている。接続層275は、ニッケルパラジウム(NiPd)合金メッキにより形成されている。
 第1保護層271及び第2保護層273は、例えば窒化チタン(TiN)からなる。第1保護層271及び第2保護層273のそれぞれの厚さは、第1電極層272及び第2電極層274のそれぞれの厚さよりも薄い。第1電極層272及び第2電極層274は、例えばアルミニウム又はアルミニウム合金からなる。一例では、第1電極層272は、AlSiCuからなる。第2電極層274は、AlCuからなる。なお、第1電極層272及び第2電極層274は、銅からなる構成であってもよい。また、第1保護層271及び第2保護層273のそれぞれのビッカーズ硬さは、第1電極層272及び第2電極層274のそれぞれのビッカーズ硬さよりも大きい。これにより、第1電極層272及び第2電極層274に比べ、第1保護層271及び第2保護層273が変形し難くなる。
 このようなソースパッド270の構成によれば、例えばウェッジボンディングにより第1ワイヤ41がソースパッド270に接続されるときにソースパッド270に加えられる力や振動によってゲート絶縁膜67にかかる応力を低減することができる。したがって、ゲート絶縁膜67にクラックが発生することを抑制することができる。
 また、ソースパッド270の厚さTspは、16000Å以上であり、20000Å以上であることが好ましい。
 図40は、ソースパッド270の厚さTspと、第1ワイヤ41をソースパッド270に接続するときのゲート絶縁膜67にかかる応力(最大主応力)との関係を示すグラフである。図40のグラフから分かるとおり、ソースパッド270の厚さTspを厚くするにつれてゲート絶縁膜67にかかる応力が低減される。特に、厚さTspが20000Åよりも薄い場合、厚さTspが薄くなるにつれてゲート絶縁膜67にかかる応力の増加度合が大きい。一方、厚さTspが20000Åよりも厚い場合、厚さTspが薄くなってもゲート絶縁膜67にかかる応力の増加度合が小さい。
 図41は、ソースパッド270の厚さTspと、TDDB故障時間との関係を示すグラフである。ここで、TDDB故障時間とは、例えば、TDDB(Time Dependent Dielectric Breakdown:経時的絶縁破壊)試験によって累積故障が0.1%となるまでの時間である。
 図41から分かるとおり、ソースパッド270の厚さTspが8000Å以上かつ16000Å未満の場合には、第1ワイヤ41をソースパッド270に接続するときにゲート絶縁膜67にかかる応力が大きくなり、ゲート絶縁膜67にダメージが発生してしまうため、短時間で半導体素子20が故障してしまう。一方、ソースパッド21の厚さTspが16000Å以上の場合、特に厚さTspが16000Å以上かつ20000Å以下の範囲において、厚さTspが厚くなるにつれてTDDB故障時間が急激に長くなる。すなわち、厚さTspが16000Å以上かつ20000Å以下の範囲で厚くなるにつれて半導体素子20が急激に故障し難くなる。このように、ソースパッド270の厚さTspが16000Å以上、特に20000Å以上であることにより、半導体素子20が故障し難くなる。
 〔封止樹脂〕
 ・上記各実施形態において、封止樹脂30に、アルミニウム(Al)及びマグネシウム(Mg)が含有されたイオントラップ材料が添加されてもよい。この構成によれば、封止樹脂30の塩化物イオン(Cl)をイオントラップ材料が捕捉することにより、塩化物イオンが第1ワイヤ41と結合して孔食を発生させることを抑制することができる。
 〔リードフレーム〕
 ・上記各実施形態において、リードフレーム10におけるメッキ層14が形成される箇所は任意に変更可能である。例えば、リードフレーム10において部分的にメッキ層14が形成されてもよい。一例では、第1リードフレーム11の第1アイランド部11a、第2リードフレーム12の第2アイランド部12a、及び第3リードフレーム13の第3アイランド部13aのそれぞれにメッキ層14が形成される。第1リードフレーム11の第1端子部11b、第2リードフレーム12の第2端子部12b、及び第3リードフレーム13の第3端子部13bの少なくとも1つにはメッキ層14が形成されない。
 〔機能素子形成領域〕
 ・上記第1~第3実施形態において、単位面積当たりに占めるチャネル形成領域72の面積の割合は、50%に限られず、任意に変更可能である。例えば、単位面積当たりに占めるチャネル形成領域72の面積の割合は、25%又は75%であってもよい。単位面積当たりに占めるチャネル形成領域72の面積の割合は、アクティブクランプ耐量Eacとオン抵抗との兼ね合いに基づいて設定される。なお、単位面積当たりに占めるチャネル形成領域72の面積の割合は、例えば20%以上かつ80%以下であることが好ましい。
 ・上記第4実施形態において、アクティブ領域29において温度センサ27と隣り合う領域に、発熱量の多い第2機能素子形成領域ユニットU2を配置してもよい。これにより、温度センサ27付近がアクティブ領域29において温度が最も高くなるように調整することができる。
 ・上記第4実施形態において、複数の機能素子形成領域231が第1~第3機能素子形成領域232~234から構成されているが、複数の機能素子形成領域231の種類はこれに限定されない。機能素子形成領域231の種類数は任意に変更可能である。例えば、機能素子形成領域231の種類は、2種類の機能素子形成領域から構成されてもよいし、4種類以上の機能素子形成領域から構成されてもよい。また、上記第4実施形態における単位面積当たりに占めるチャネル形成領域72の面積の割合は、25%、50%、75%であったが、これに限られず、他の数値(例えば、30%、60%、80%等)であってもよい。
 〔半導体装置1の適用例〕
 図42~図46を参照して、半導体装置1を適用する回路を例示して説明する。
 (第1適用例)
 図42に示すように、半導体装置1は、非同期整流型のスイッチング電源回路280を構成することができる。スイッチング電源回路280は、1個の半導体装置1と、インダクタ281と、平滑用のコンデンサ282とを有する。スイッチング電源回路280は、半導体装置1を駆動して入力電圧Vinから所望の出力電圧Voutを生成する。
 (第2適用例)
 図43に示すように、半導体装置1は、同期整流型のスイッチング電源回路290を構成することができる。スイッチング電源回路290は、インバータ部291と、インダクタ292と、平滑用のコンデンサ293とを有する。インバータ部291は、上側スイッチング素子294U及び下側スイッチング素子294Lを有する。上側スイッチング素子294Uのソース端子と下側スイッチング素子294Lのドレイン端子とは電気的に接続されている。上側スイッチング素子294Uのゲート端子及び下側スイッチング素子294Lのゲート端子は、ゲート駆動回路295に接続されている。スイッチング電源回路290は、上側スイッチング素子294U及び下側スイッチング素子294Lを相補的(排他的)に駆動して入力電圧Vinから所望の出力電圧Voutを生成する。半導体装置1は、上側スイッチング素子294U及び下側スイッチング素子294Lの少なくとも一方に適用することができる。例えば半導体装置1が下側スイッチング素子294Lに適用された場合、インバータ部291のうち下側スイッチング素子294Lとゲート駆動回路295のうちの下側スイッチング素子294Lを駆動させるゲート駆動回路とが半導体装置1に置き換えられる。
 (第3適用例)
 半導体装置1は、Hブリッジ型コンバータに適用することができる。図44は、Hブリッジ型コンバータの一例であるHブリッジ型昇降圧コンバータ回路(以下、単に「コンバータ回路300」)の回路構成を示している。
 コンバータ回路300は、第1インバータ部301、第2インバータ部302、入力キャパシタ303、出力キャパシタ304、インダクタンス305、及びゲート駆動回路306を備え、入力電圧Viを出力電圧Voに昇降圧する。
 第1インバータ部301は、上側スイッチング素子301U及び下側スイッチング素子301Lを有する。上側スイッチング素子301Uのソース端子と下側スイッチング素子301Lのドレイン端子とは電気的に接続されている。第1インバータ部301は、入力キャパシタ303と並列に接続されている。詳述すると、上側スイッチング素子301Uのドレイン端子は入力キャパシタ303の第1端子に電気的に接続され、下側スイッチング素子301Lのソース端子は入力キャパシタ303の第2端子に電気的に接続されている。
 第2インバータ部302は、上側スイッチング素子302U及び下側スイッチング素子302Lを有する。上側スイッチング素子302Uのソース端子と下側スイッチング素子302Lのドレイン端子とは電気的に接続されている。第2インバータ部302は、出力キャパシタ304と並列に接続されている。詳述すると、上側スイッチング素子302Uのドレイン端子は出力キャパシタ304の第1端子に電気的に接続され、下側スイッチング素子302Lのソース端子は出力キャパシタ304の第2端子に電気的に接続されている。
 インダクタンス305は、第1インバータ部301及び第2インバータ部302に接続されている。詳述すると、インダクタンス305の第1端子は第1インバータ部301における上側スイッチング素子301Uのソース端子と下側スイッチング素子301Lのドレイン端子との接続点に接続されている。インダクタンス305の第2端子は第2インバータ部302における上側スイッチング素子302Uのソース端子と下側スイッチング素子302Lのドレイン端子との接続点に接続されている。
 ゲート駆動回路306は、各スイッチング素子301U,301L,302U,302Lのゲート端子にそれぞれ電気的に接続されている。ゲート駆動回路306は、各スイッチング素子301U,301L,302U,302Lのオンオフを制御する。
 半導体装置1は、各スイッチング素子301U,301L,302U,302Lのうちの少なくとも一つに適用することができる。例えば、半導体装置1が第1インバータ部301の下側スイッチング素子301Lに適用された場合、第1インバータ部301のうち下側スイッチング素子301Lとゲート駆動回路306のうちの下側スイッチング素子301Lを駆動させるゲート駆動回路とが半導体装置1に置き換えられる。
 (第4適用例)
 半導体装置1は、図45に示すフルブリッジ型インバータ回路(以下、単に「インバータ回路310」)に適用することができる。インバータ回路310は、第1インバータ部311、第2インバータ部312、入力キャパシタ313、及びゲート駆動回路314を備え、入力電圧Viを、第1インバータ部311と第2インバータ部312との間の出力電圧Voに変換する。
 第1インバータ部311は、上側スイッチング素子311U及び下側スイッチング素子311Lを有する。上側スイッチング素子311Uのソース端子と下側スイッチング素子311Lのドレイン端子とは電気的に接続されている。第1インバータ部311は、入力キャパシタ313と並列に接続されている。詳述すると、上側スイッチング素子311Uのドレイン端子は入力キャパシタ313の第1端子に電気的に接続され、下側スイッチング素子311Lのソース端子は入力キャパシタ313の第2端子に電気的に接続されている。
 第2インバータ部312は、上側スイッチング素子312U及び下側スイッチング素子312Lを有する。上側スイッチング素子312Uのソース端子と下側スイッチング素子312Lのドレイン端子とは電気的に接続されている。第2インバータ部312は、第1インバータ部311と並列に接続されている。詳述すると、上側スイッチング素子312Uのドレイン端子は上側スイッチング素子311Uのドレイン端子に電気的に接続され、下側スイッチング素子312Lのソース端子は下側スイッチング素子311Lのソース端子に電気的に接続されている。出力電圧Voは、上側スイッチング素子311Uのソース端子と下側スイッチング素子311Lのドレイン端子との接続点と、上側スイッチング素子312Uのソース端子と下側スイッチング素子312Lのドレイン端子との接続点との間から得られる電圧で規定されている。
 ゲート駆動回路314は、各スイッチング素子311U,311L,312U,312Lのゲート端子にそれぞれ電気的に接続されている。ゲート駆動回路314は、各スイッチング素子311U,311L,312U,312Lのオンオフを制御する。
 半導体装置1は、各スイッチング素子311U,311L,312U,312Lのうちの少なくとも一つに適用することができる。例えば、半導体装置1が第1インバータ部311の下側スイッチング素子311Lに適用された場合、第1インバータ部311のうち下側スイッチング素子311Lと、ゲート駆動回路314のうちの下側スイッチング素子311Lを駆動させるゲート駆動回路とが半導体装置1に置き換えられる。
 (第5適用例)
 半導体装置1は、図46に示す3相交流インバータ回路(以下、単に「3相インバータ回路320」)に適用することができる。
 3相インバータ回路320は、3相交流モータ(以下、単に「モータ327」)のU相、V相、及びW相のコイルに電気的に接続されたパワー駆動部321、パワー駆動部321を制御するゲート駆動回路325、及びパワー駆動部321と電源ESとに接続されたコンバータ部326を備える。コンバータ部326は、正側電力端子EP及び負側電力端子ENを有する。
 パワー駆動部321は、モータ327のU相、V相、及びW相のコイルに供給する電力を制御する。パワー駆動部321は、U相インバータ部322、V相インバータ部323、及びW相インバータ部324を有する。U相インバータ部322、V相インバータ部323、及びW相インバータ部324は、正側電力端子EPと負側電力端子ENとの間において互いに並列に接続されている。
 U相インバータ部322は、上側スイッチング素子322U及び下側スイッチング素子322Lを有する。上側スイッチング素子322Uのドレイン端子は正側電力端子EPに電気的に接続されている。上側スイッチング素子322Uのソース端子と下側スイッチング素子322Lのドレイン端子とは電気的に接続されている。下側スイッチング素子322Lのソース端子は負側電力端子ENに接続されている。上側スイッチング素子322Uにはスナバダイオード322Aが逆並列に接続され、下側スイッチング素子322Lにはスナバダイオード322Bが逆並列に接続されている。詳述すると、スナバダイオード322Aのアノードが上側スイッチング素子322Uのソース端子に電気的に接続され、スナバダイオード322Aのカソードが上側スイッチング素子322Uのドレイン端子に電気的に接続されている。スナバダイオード322Bのアノードが下側スイッチング素子322Lのソース端子に電気的に接続され、スナバダイオード322Bのカソードが下側スイッチング素子322Lのドレイン端子に電気的に接続されている。
 V相インバータ部323は、上側スイッチング素子323U及び下側スイッチング素子323Lを有する。上側スイッチング素子323Uのドレイン端子は正側電力端子EPに電気的に接続されている。上側スイッチング素子323Uのソース端子と下側スイッチング素子323Lのドレイン端子とは電気的に接続されている。下側スイッチング素子323Lのソース端子は負側電力端子ENに接続されている。上側スイッチング素子323Uにはスナバダイオード323Aが逆並列に接続され、下側スイッチング素子323Lにはスナバダイオード323Bが逆並列に接続されている。詳述すると、スナバダイオード323Aのアノードが上側スイッチング素子323Uのソース端子に電気的に接続され、スナバダイオード323Aのカソードが上側スイッチング素子323Uのドレイン端子に電気的に接続されている。スナバダイオード323Bのアノードが下側スイッチング素子323Lのソース端子に電気的に接続され、スナバダイオード323Bのカソードが下側スイッチング素子323Lのドレイン端子に電気的に接続されている。
 W相インバータ部324は、上側スイッチング素子324U及び下側スイッチング素子324Lを有する。上側スイッチング素子324Uのドレイン端子は正側電力端子EPに電気的に接続されている。上側スイッチング素子324Uのソース端子と下側スイッチング素子324Lのドレイン端子とは電気的に接続されている。下側スイッチング素子324Lのソース端子は負側電力端子ENに接続されている。上側スイッチング素子324Uにはスナバダイオード324Aが逆並列に接続され、下側スイッチング素子324Lにはスナバダイオード324Bが逆並列に接続されている。詳述すると、スナバダイオード324Aのアノードが上側スイッチング素子324Uのソース端子に電気的に接続され、スナバダイオード324Aのカソードが上側スイッチング素子324Uのドレイン端子に電気的に接続されている。スナバダイオード324Bのアノードが下側スイッチング素子324Lのソース端子に電気的に接続され、スナバダイオード324Bのカソードが下側スイッチング素子324Lのドレイン端子に電気的に接続されている。
 ゲート駆動回路325は、各スイッチング素子322U,322L,323U,323L,324U,324Lのゲート端子にそれぞれ電気的に接続されている。ゲート駆動回路325は、各スイッチング素子322U,322L,323U,323L,324U,324Lのオンオフを制御する。
 半導体装置1は、各スイッチング素子322U,322L,323U,323L,324U,324Lのうちの少なくとも一つに適用することができる。例えば、半導体装置1がU相インバータ部322の下側スイッチング素子322Lに適用された場合、U相インバータ部322のうち下側スイッチング素子322Lと、ゲート駆動回路325のうちの下側スイッチング素子322Lを駆動させるゲート駆動回路とが半導体装置1に置き換えられる。
 〔付記〕
 上記実施形態及び上記変形例から把握できる技術的思想について以下に記載する。
 (付記1-1)
 アクティブ領域は、小さい四角形状の第1領域と大きい四角形状の第2領域とを合わせた略L字形状であり、接続部材としての第1ワイヤとソースパッドとは、前記第1領域の重心位置と前記第2領域の重心位置とを結ぶ線分上の位置において互いに接続される、半導体装置。
 (付記1-2)
 半導体素子はトランジスタを含み、前記半導体装置は、トランジスタのオン、オフを制御するための第2リードフレームと、前記第1ワイヤに接続される第3リードフレームとを備えており、前記第2リードフレームは前記第1領域側に配置され、前記第3リードフレームは前記第2領域側に配置される、付記1-1に記載の半導体装置。
 (付記1-3)
 前記半導体素子は前記第2リードフレームに接続されるゲートパッドを備えており、前記ゲートパッドは、前記第1領域RA1の辺(第1辺)の延長線と前記第2領域の辺(第4辺)の延長線とによって囲まれた領域のうち、前記トランジスタが位置しない四角形状の領域に配置されている、付記1-2に記載の半導体装置。
 (付記1-4)
 ソースパッドも略L字形状であり、前記ソースパッドは、前記アクティブ領域に含まれる前記第1領域と前記第2領域とに渡って形成されており、前記ソースパッドは、該ソースパッドにおいて前記第2領域から最も離間している第1辺が横方向において前記ゲートパッドが設けられた位置と一致するように構成されている、付記1-3に記載の半導体装置。
 (付記1-5)
 温度センサは前記ゲートパッドと前記ソースパッドとの間に配置させている、付記1-3に記載の半導体装置。
 (付記1-6)
 前記第1ワイヤと前記ソースパッドとは、前記第1領域の重心位置と前記第2領域の重心位置との2箇所において互いに接続されている、付記1-1に記載の半導体装置。
 (付記2-1)
 トランジスタが形成されたトランジスタ形成領域を含む基板と、前記トランジスタ形成領域上の電極パッドとを有する半導体素子と、前記電極パッドに1箇所で接続されている第1接続部材と、を有し、前記トランジスタ形成領域は、その平面視において、四角形の縦方向の中央に凹む1つの凹部又は横方向の中央に凹む1つの凹部を有する凹形状に形成され、前記電極パッドは、前記平面視において前記トランジスタ形成領域の重心を覆うように設けられ、前記平面視において、前記第1接続部材が前記電極パッドに接続された接続領域は、前記トランジスタ形成領域の重心位置を含む、半導体装置。
 (付記2-2)
 前記接続領域の中心位置は、前記トランジスタ形成領域の重心位置と一致している、付記2-1に記載の半導体装置。
 (付記2-3)
 トランジスタが形成されたトランジスタ形成領域を含む基板と、前記トランジスタ形成領域上の電極パッドとを有する半導体素子と、前記電極パッドに複数箇所で接続されている第1接続部材と、を有し、前記トランジスタ形成領域は、その平面視において、四角形の縦方向の中央に凹む1つの凹部又は横方向の中央に凹む1つの凹部を有する凹形状に形成され、かつ、前記第1接続部材の接続箇所の数に応じて互いに等しい面積の複数の分割領域に分割され、前記電極パッドは、前記平面視において前記複数の分割領域それぞれの重心を覆うように設けられ、前記平面視において、前記第1接続部材が前記電極パッドに接続された接続領域は、前記複数の分割領域それぞれの重心位置を含む、半導体装置。
 (付記2-4)
 トランジスタが形成されたトランジスタ形成領域を含む基板と、前記トランジスタ形成領域上の電極パッドとを有する半導体素子と、前記電極パッドに接続されている複数の第1接続部材と、を有し、前記トランジスタ形成領域は、その平面視において、四角形の縦方向の中央に凹む1つの凹部又は横方向の中央に凹む1つの凹部を有する凹形状に形成され、かつ、前記第1接続部材の数に応じて互いに等しい面積の複数の分割領域に分割され、前記電極パッドは、前記平面視において前記複数の分割領域それぞれの重心を覆うように設けられ、前記平面視において前記複数の第1接続部材が前記電極パッドにそれぞれ接続された接続領域は、前記複数の分割領域それぞれの重心位置を含む、半導体装置。
 (付記2-5)
 前記第1接続部材の数は、2つであり、前記トランジスタ形成領域は、前記凹部が前記縦方向の中央に設けられる場合、前記縦方向の中央において前記横方向に延びる仮想線によって2つの前記分割領域に分割され、前記凹部が前記横方向の中央に設けられる場合、前記横方向の中央において前記縦方向に延びる仮想線によって2つの前記分割領域に分割される、付記4に記載の半導体装置。
 (付記2-6)
 前記半導体素子のうちの前記トランジスタ形成領域とは異なる領域に形成され、前記半導体装置に流れる電流を制御する制御回路領域をさらに有する、付記2-1~2-5のいずれか1つに記載の半導体装置。
 (付記2-7)
 前記制御回路領域の少なくとも一部は、前記トランジスタ形成領域の凹部内に配置されている、付記2-6に記載の半導体装置。
 (付記2-8)
 前記制御回路領域には、温度センサが設けられている、付記2-6又は2-7に記載の半導体装置。
 (付記2-9)
 前記温度センサは、前記平面視において、前記制御回路領域のうちの前記第1接続部材と重ならない部分に配置されている、付記2-8に記載の半導体装置。
 (付記2-10)
 前記温度センサは、前記凹部内に配置された前記制御回路領域のうちの前記凹部の底面と隣接した箇所に設けられている、付記2-8又は2-9に記載の半導体装置。
 (付記2-11)
 前記トランジスタ形成領域は、前記凹部として第1凹部及び第2凹部を有し、前記第2凹部は、前記第1凹部の底面から凹んでおり、前記制御回路領域の少なくとも一部は、前記第2凹部内に位置しており、前記温度センサは、前記制御回路領域のうちの前記第2凹部内に位置する箇所に設けられている、付記2-8又は2-9に記載の半導体装置。
 (付記2-12)
 前記半導体素子は、電力用トランジスタと、前記電力用トランジスタの制御端子に接続された制御電極パッドとを有し、前記制御電極パッドは、前記トランジスタ形成領域のうちの前記凹部とは異なる箇所において切り欠かれた領域に配置されている、付記2-1~2-11のいずれか1つに記載の半導体装置。
 1…半導体装置11…第1リードフレーム11a…第1アイランド部12…第2リードフレーム12a…第2アイランド部13…第3リードフレーム13a…第3アイランド部14…メッキ層20…半導体素子21…ソースパッド(電極パッド)21a…接続層22…ゲートパッド(制御電極パッド)23a…MISFET(電力用トランジスタ)27…温度センサ29…アクティブ領域(トランジスタ形成領域)30…封止樹脂41…第1ワイヤ(第1接続部材)41a…接続部分41b…第1接続部分41c…第2接続部分42…第2ワイヤ(第2接続部材)50…基板66…トレンチ72…チャネル形成領域74…層間絶縁膜80…第1ソース電極(第1メタル層、メタル層)81…コンタクト82…第2ソース電極(第2メタル層、メタル層)83…コンタクト220…第1スリット221…第2スリット231…機能素子形成領域232…第1機能素子形成領域233…第2機能素子形成領域270…ソースパッド(電極パッド)271…第1保護層272…第1電極層273…第2保護層274…第2電極層275…接続層GC,GD,GF,GH…重心位置GB1,GE1,GG1,GJ1…トランジスタ形成領域を互いに等しい面積に分割した領域の重心位置GB2,GE2,GG2,GJ2…トランジスタ形成領域を互いに等しい面積に分割した領域の重心位置RX,RY…ウェッジ(接続領域)

Claims (33)

  1.  トランジスタが形成された四角形以外の形状のトランジスタ形成領域を含む基板と、前記トランジスタ形成領域上の電極パッドとを有する半導体素子と、
     前記電極パッドに1箇所で接続されている第1接続部材と、
     を有し、
     前記電極パッドは、その平面視において前記トランジスタ形成領域の重心を覆うように設けられ、
     前記平面視において、前記第1接続部材が前記電極パッドに接続された接続領域は、前記トランジスタ形成領域の重心位置を含む
     半導体装置。
  2.  前記接続領域の中心位置は、前記トランジスタ形成領域の重心位置と一致している
     請求項1に記載の半導体装置。
  3.  トランジスタが形成された四角形以外の形状のトランジスタ形成領域を含む基板と、前記トランジスタ形成領域上の電極パッドとを有する半導体素子と、
     前記電極パッドに複数箇所で接続されている第1接続部材と、
     を有し、
     前記トランジスタ形成領域は、前記第1接続部材の接続箇所の数に応じて互いに等しい面積の複数の分割領域に分割され、
     前記電極パッドは、その平面視において前記複数の分割領域それぞれの重心を覆うように設けられ、
     前記平面視において、前記第1接続部材が前記電極パッドに接続された接続領域は、前記複数の分割領域それぞれの重心位置を含む
     半導体装置。
  4.  トランジスタが形成された四角形以外の形状のトランジスタ形成領域を含む基板と、前記トランジスタ形成領域上の電極パッドとを有する半導体素子と、
     前記電極パッドに接続されている複数の第1接続部材と、
     を有し、
     前記トランジスタ形成領域は、前記第1接続部材の数に応じて互いに等しい面積の複数の分割領域に分割され、
     前記電極パッドは、その平面視において前記複数の分割領域それぞれの重心を覆うように設けられ、
     前記平面視において前記複数の第1接続部材が前記電極パッドにそれぞれ接続された接続領域は、前記複数の分割領域それぞれの重心位置を含む
     半導体装置。
  5.  前記複数の分割領域は、正方形に近づくように等分割される
     請求項3又は4に記載の半導体装置。
  6.  前記接続領域の中心位置は、前記分割領域それぞれの重心位置と一致している
     請求項3~5のいずれか一項に記載の半導体装置。
  7.  前記半導体素子は、電力用トランジスタと、前記電力用トランジスタの制御端子に接続された制御電極パッドとを有し、
     前記半導体素子が実装された第1リードフレームと、
     前記制御電極パッドに一端が接続された第2接続部材の他端が接続される第2リードフレームと、
     前記半導体素子に一端が接続された前記第1接続部材の他端が接続された第3リードフレームと、
     を有する
     請求項1~6のいずれか一項に記載の半導体装置。
  8.  前記第1リードフレーム及び前記第3リードフレームは、銅を含んで構成され、
     前記第1接続部材は、アルミニウムを含んで構成され、
     前記第1リードフレーム及び前記第3リードフレームの少なくとも一方の表面は、メッキ層を有する
     請求項7に記載の半導体装置。
  9.  前記第1リードフレームは、前記半導体素子が実装される第1アイランド部を有し、
     前記第1アイランド部のうち前記半導体素子が実装される表面に、メッキ層を有する
     請求項8に記載の半導体装置。
  10.  前記第3リードフレームは、前記第1接続部材が接続される第3アイランド部を有し、
     前記第3アイランド部のうち前記第1接続部材が接続される表面に、メッキ層を有する
     請求項8又は9に記載の半導体装置。
  11.  銅を含んで構成される前記第2リードフレームは、前記第2接続部材が接続される第2アイランド部を有し、
     前記第2接続部材は、アルミニウムを含んで構成され、
     前記第2アイランド部のうち前記第2接続部材が接続される表面に、メッキ層を有する
     請求項7~10のいずれか一項に記載の半導体装置。
  12.  前記第1接続部材は、ウェッジボンディングによって前記電極パッドに接続されるものであり、前記電極パッドに接続された接続部分を有し、
     平面視において、前記接続部分は、前記半導体素子から前記第3アイランド部に向けて延びている
     請求項10に記載の半導体装置。
  13.  前記基板において前記電極パッドの外部に設けられた温度センサを有し、
     前記温度センサは、前記半導体装置が駆動する場合に前記電極パッドの外部の領域のうち最も熱が集中する箇所に配置されている
     請求項1~12のいずれか一項に記載の半導体装置。
  14.  前記基板には、複数のトレンチと、前記複数のトレンチそれぞれに沿って配列され、電流経路となるチャネル形成領域を含む複数の機能素子形成領域とが形成され、
     前記複数の機能素子形成領域は、単位面積当たりに占める前記チャネル形成領域の面積が相対的に小さい第1機能素子形成領域と、単位面積当たりに占める前記チャネル形成領域の面積が相対的に大きい第2機能素子形成領域とを含み、
     前記第1機能素子形成領域は、前記複数の機能素子形成領域のうち熱の発生を抑制すべき領域に設けられている
     請求項1~13のいずれか一項に記載の半導体装置。
  15.  前記第1接続部材は、前記複数の機能素子形成領域に電気的に接続され、
     前記第1機能素子形成領域は、前記複数の機能素子形成領域のうち前記第1接続部材が電気的に接続された領域に設けられている
     請求項14に記載の半導体装置。
  16.  前記第1接続部材は、前記電極パッドに複数箇所で接続されており、
     前記第2機能素子形成領域は、前記第1接続部材が前記複数の機能素子形成領域に接続された前記第1機能素子形成領域のうちの隣り合う前記第1機能素子形成領域の間の領域に設けられている
     請求項2又は3を引用する請求項15に記載の半導体装置。
  17.  前記機能素子形成領域と前記電極パッドとの間には、前記機能素子形成領域と前記電極パッドとを電気的に接続するメタル層が形成されており、
     前記メタル層において少なくとも前記電極パッドと対向する部分には、1又は複数のスリットが設けられている
     請求項14~16のいずれか一項に記載の半導体装置。
  18.  前記メタル層は、第1メタル層と、前記第1メタル層と電気的に接続されるコンタクトを通じて前記第1メタル層と積層するように設けられた第2メタル層とを有し、
     前記第1メタル層及び前記第2メタル層において少なくとも前記電極パッドと対向する部分にはそれぞれ、1又は複数のスリットが設けられ、
     前記第1メタル層のスリットと、前記第2メタル層のスリットとは前記第1メタル層及び前記第2メタル層の積層方向において対向している
     請求項17に記載の半導体装置。
  19.  前記機能素子形成領域上に形成され、前記第1メタル層及び前記第2メタル層を覆う層間絶縁膜を有し、
     前記層間絶縁膜は、前記第1メタル層のスリットと前記第2メタル層のスリットとに埋め込まれている
     請求項18に記載の半導体装置。
  20.  前記電極パッドは、銅を含んで構成されている
     請求項1~19のいずれか一項に記載の半導体装置。
  21.  前記電極パッドの表面には、前記第1接続部材を接続する接続層が設けられている
     請求項1~20のいずれか一項に記載の半導体装置。
  22.  前記電極パッドの厚さは、16000Å以上である
     請求項1~21のいずれか一項に記載の半導体装置。
  23.  前記電極パッドの厚さは、20000Å以上である
     請求項22に記載の半導体装置。
  24.  前記第1接続部材は、アルミニウムであり、
     少なくとも前記半導体素子及び前記第1接続部材を封止する封止樹脂を有し、
     前記封止樹脂の線膨張係数は、10ppm/Kよりも大きくかつ15ppm/Kよりも小さい
     請求項1~23のいずれか一項に記載の半導体装置。
  25.  前記封止樹脂の線膨張係数は、12ppm/Kである
     請求項24に記載の半導体装置。
  26.  前記封止樹脂は、アルミニウム及びマグネシウムが含有されたイオントラップ材料が添加されている
     請求項24又は25に記載の半導体装置。
  27.  前記電極パッドは、
     層間絶縁膜上を覆う第1保護層と、
     前記第1保護層上を覆う第1電極層と、
     前記第1電極層上を覆う第2保護層と、
     前記第2保護層上を覆う第2電極層と、
     を有し、
     前記第1保護層及び前記第2保護層のそれぞれのビッカーズ硬さは、前記第1電極層及び前記第2電極層のそれぞれのビッカーズ硬さよりも大きい
     請求項1~26のいずれか一項に記載の半導体装置。
  28.  前記第1電極層及び前記第2電極層は、アルミニウム、又はアルミニウム合金からなり、
     前記第1保護層及び前記第2保護層は、窒化チタンからなる
     請求項27に記載の半導体装置。
  29.  前記第1接続部材は、前記電極パッドにウェッジボンディングされているアルミワイヤである
     請求項1~28のいずれか一項に記載の半導体装置。
  30.  前記アルミワイヤの線径は、300μm以上かつ400μm以下である
     請求項29に記載の半導体装置。
  31.  前記第1接続部材は、前記電極パッドにウェッジボンディングされている銅ワイヤである
     請求項1~30のいずれか一項に記載の半導体装置。
  32.  前記半導体素子は、電力用トランジスタと、前記電力用トランジスタを制御する制御回路とを有する
     請求項1~31のいずれか一項に記載の半導体装置。
  33.  当該半導体装置のオン抵抗が30mΩ以下である
     請求項1~32のいずれか一項に記載の半導体装置。
PCT/JP2019/015863 2018-04-11 2019-04-11 半導体装置 WO2019198800A1 (ja)

Priority Applications (6)

Application Number Priority Date Filing Date Title
JP2020513453A JP7346385B2 (ja) 2018-04-11 2019-04-11 半導体装置
CN201980023618.0A CN111937126B (zh) 2018-04-11 2019-04-11 半导体装置
DE112019001917.1T DE112019001917T5 (de) 2018-04-11 2019-04-11 Halbleiterbauteil
US17/044,658 US20210098346A1 (en) 2018-04-11 2019-04-11 Semiconductor device
JP2023143401A JP2023158057A (ja) 2018-04-11 2023-09-05 半導体装置
US18/510,204 US20240087996A1 (en) 2018-04-11 2023-11-15 Semiconductor device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2018-076113 2018-04-11
JP2018076113 2018-04-11

Related Child Applications (2)

Application Number Title Priority Date Filing Date
US17/044,658 A-371-Of-International US20210098346A1 (en) 2018-04-11 2019-04-11 Semiconductor device
US18/510,204 Continuation US20240087996A1 (en) 2018-04-11 2023-11-15 Semiconductor device

Publications (1)

Publication Number Publication Date
WO2019198800A1 true WO2019198800A1 (ja) 2019-10-17

Family

ID=68163703

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2019/015863 WO2019198800A1 (ja) 2018-04-11 2019-04-11 半導体装置

Country Status (5)

Country Link
US (2) US20210098346A1 (ja)
JP (2) JP7346385B2 (ja)
CN (1) CN111937126B (ja)
DE (1) DE112019001917T5 (ja)
WO (1) WO2019198800A1 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2021132111A (ja) * 2020-02-19 2021-09-09 株式会社デンソー 半導体モジュール
EP4057359A1 (en) * 2021-03-08 2022-09-14 Nexperia B.V. Semiconductor device comprising mutually separated trench structures
JP7495583B2 (ja) 2020-09-17 2024-06-04 ローム株式会社 半導体装置

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7225722B2 (ja) * 2018-11-16 2023-02-21 富士電機株式会社 リードフレーム、半導体装置及び半導体装置の製造方法
JP7134137B2 (ja) * 2019-05-31 2022-09-09 三菱電機株式会社 半導体装置
EP3761357A1 (en) * 2019-07-04 2021-01-06 Infineon Technologies Austria AG Semiconductor device
EP4160622A1 (en) * 2021-09-30 2023-04-05 Infineon Technologies Austria AG Device for controlling trapped ions with reinforced ion trap metal layer
CN113690319B (zh) * 2021-10-25 2022-05-03 陕西亚成微电子股份有限公司 一种能够抑制寄生的纵向bcd器件及其制备方法
CN113690318B (zh) * 2021-10-25 2022-05-03 陕西亚成微电子股份有限公司 一种纵向bcd器件及其制备方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013507007A (ja) * 2009-10-02 2013-02-28 アーカンソー パワー エレクトロニクス インターナショナル インコーポレイテッド 半導体装置およびその形成方法
JP2014003095A (ja) * 2012-06-15 2014-01-09 Denso Corp 半導体装置
JP2016111060A (ja) * 2014-12-02 2016-06-20 ローム株式会社 半導体装置および半導体装置の製造方法
JP2017147433A (ja) * 2015-12-16 2017-08-24 ローム株式会社 半導体装置

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6963140B2 (en) * 2003-03-17 2005-11-08 Analog Power Intellectual Properties Transistor having multiple gate pads
JP4248953B2 (ja) * 2003-06-30 2009-04-02 株式会社ルネサステクノロジ 半導体装置およびその製造方法
JP5712231B2 (ja) * 2011-02-15 2015-05-07 シャープ株式会社 半導体装置
WO2015178024A1 (ja) * 2014-05-23 2015-11-26 パナソニックIpマネジメント株式会社 炭化珪素半導体装置
US9941266B2 (en) * 2015-12-16 2018-04-10 Rohm Co., Ltd. Semiconductor device
TWI620407B (zh) * 2016-12-23 2018-04-01 Actron Technology Corporation 車用整流器封裝模組及模組中溫度感測器的連接狀態偵測方法
WO2018159018A1 (ja) * 2017-03-01 2018-09-07 住友電気工業株式会社 半導体装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013507007A (ja) * 2009-10-02 2013-02-28 アーカンソー パワー エレクトロニクス インターナショナル インコーポレイテッド 半導体装置およびその形成方法
JP2014003095A (ja) * 2012-06-15 2014-01-09 Denso Corp 半導体装置
JP2016111060A (ja) * 2014-12-02 2016-06-20 ローム株式会社 半導体装置および半導体装置の製造方法
JP2017147433A (ja) * 2015-12-16 2017-08-24 ローム株式会社 半導体装置

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2021132111A (ja) * 2020-02-19 2021-09-09 株式会社デンソー 半導体モジュール
JP7306294B2 (ja) 2020-02-19 2023-07-11 株式会社デンソー 半導体モジュール
JP7495583B2 (ja) 2020-09-17 2024-06-04 ローム株式会社 半導体装置
EP4057359A1 (en) * 2021-03-08 2022-09-14 Nexperia B.V. Semiconductor device comprising mutually separated trench structures

Also Published As

Publication number Publication date
US20240087996A1 (en) 2024-03-14
US20210098346A1 (en) 2021-04-01
CN111937126A (zh) 2020-11-13
DE112019001917T5 (de) 2020-12-24
JP2023158057A (ja) 2023-10-26
CN111937126B (zh) 2024-02-13
JPWO2019198800A1 (ja) 2021-04-22
JP7346385B2 (ja) 2023-09-19

Similar Documents

Publication Publication Date Title
WO2019198800A1 (ja) 半導体装置
JP7208966B2 (ja) 半導体装置
JP6510310B2 (ja) 半導体装置
JP5390064B2 (ja) 半導体装置
US8564112B2 (en) Semiconductor device
US20160005854A1 (en) Semiconductor device and a manufacturing method of the same
US9941266B2 (en) Semiconductor device
US20170110395A1 (en) Semiconductor device
JP2016004877A (ja) 半導体装置および電子装置
JP6769458B2 (ja) 半導体装置
JP2017063124A (ja) 半導体装置およびその製造方法
JP5795282B2 (ja) 電子装置
CN110197826B (zh) 半导体装置及其制造方法以及电力变换装置
JP2017059637A (ja) 半導体装置、および当該半導体装置を備えるインバータ装置
JP2021122076A (ja) 半導体装置
JP6925250B2 (ja) 半導体装置およびその製造方法
JP6963982B2 (ja) 半導体装置およびその製造方法
JP5315378B2 (ja) Dc/dcコンバータ用半導体装置
JP7463483B2 (ja) 半導体装置
US9537486B2 (en) Semiconductor device and power conversion device using the same
JPWO2018159018A1 (ja) 半導体装置
JP5648095B2 (ja) 半導体装置
JP2011228719A (ja) Dc/dcコンバータ用半導体装置
WO2023090137A1 (ja) 半導体素子および半導体装置
JP2008085369A (ja) 半導体装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 19786183

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2020513453

Country of ref document: JP

Kind code of ref document: A

122 Ep: pct application non-entry in european phase

Ref document number: 19786183

Country of ref document: EP

Kind code of ref document: A1